CN112908999A - 半浮栅存储器的制造工艺及半浮栅存储器 - Google Patents

半浮栅存储器的制造工艺及半浮栅存储器 Download PDF

Info

Publication number
CN112908999A
CN112908999A CN202110321932.6A CN202110321932A CN112908999A CN 112908999 A CN112908999 A CN 112908999A CN 202110321932 A CN202110321932 A CN 202110321932A CN 112908999 A CN112908999 A CN 112908999A
Authority
CN
China
Prior art keywords
substrate
semi
semiconductor
floating gate
gate memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110321932.6A
Other languages
English (en)
Inventor
张卫
朱宝
陈琳
孙清清
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fudan University
Shanghai IC Manufacturing Innovation Center Co Ltd
Original Assignee
Fudan University
Shanghai IC Manufacturing Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fudan University, Shanghai IC Manufacturing Innovation Center Co Ltd filed Critical Fudan University
Priority to CN202110321932.6A priority Critical patent/CN112908999A/zh
Publication of CN112908999A publication Critical patent/CN112908999A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/20DRAM devices comprising floating-body transistors, e.g. floating-body cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明提供了一种半浮栅存储器的制造工艺,包括:提供衬底;在衬底的上表面生成隧穿层和第一半导体,第一半导体包括覆盖端和邻接端,邻接端设于衬底且一侧邻接隧穿层,覆盖端覆盖隧穿层,第一半导体与隧穿层平行,且与衬底构成二极管结构;在第一半导体上间隔设置金属纳米晶。本发明通过第一半导体与衬底构成二极管结构,当导通时,实现了快速数据写入和存储功能,由于二极管结构和隧穿层的性能,金属纳米晶内的电荷不容易返流回衬底,从而增加了存储时间。最重要的,通过间隔设置金属纳米晶以在出现泄漏时其它位置的电荷依然可以固定在金属纳米晶中,有效地增强电荷保持能力,增加了存储器的刷新时间。另外,本发明还提供了半浮栅存储器。

Description

半浮栅存储器的制造工艺及半浮栅存储器
技术领域
本发明涉及半导体存储技术领域,尤其涉及一种半浮栅存储器的制造工艺及半浮栅存储器。
背景技术
现今主流的存储技术分为两类:挥发性存储技术和非挥发性存储技术。
其中,挥发性存储技术主要是静态存储器SRAM(Static Random-Access Memory)和动态随机存储器DRAM(dynamic random access memory)。挥发性存储器有着纳米级的写入速度,但其数据保持能力只有毫秒级,使的其只能用在缓存等有限的存储领域。
对于非挥发性存储技术,比如闪存技术,其数据保持能力可以达到10年,然而相对缓慢的写入操作,极大地限制了其在高速缓存领域的应用。所以,在此背景下,一种基于二维半导体材料的半浮栅存储器应运而生,这种半浮栅存储器采用范德瓦尔斯异质结作为电荷存储的电子开关,极大地改善了电荷写入速度以及数据刷新时间。然而,在这种半浮栅存储器中,其主要组成材料均为二维半导体,而且均是通过机械剥离这种低产量方法形成的,也就是说很难制备出大面积的半浮栅存储器,同时这种机械剥离工艺也无法与集成电路工艺兼容。
公开号为CN 104465381B的中国专利公开了一种平面沟道的半浮栅器件的制造工艺,通过采用后栅工艺来制备平面沟道的半浮栅器件,在形成源接触区和漏接触区后,先刻蚀掉多晶硅控制栅牺牲材料,然后使金属控制栅材料占据原来的多晶硅控制栅牺牲材料的位置,形成金属控制栅,可以避免金属控制栅在源接触区和漏接触区的高温退火过程中被损伤,提高了平面沟道的半浮栅器件的性能,还利用自对准工艺来制造半浮栅器件的源接触区和漏接触区,工艺过程简单且稳定,降低了生产成本。但是,并没有提及到一种半浮栅存储器能够加快数据写入的同时增加了数据的保存时间。
因此,有必要提供一种半浮栅存储器及其制造工艺,用于解决现有技术中存在的上述问题。
发明内容
本发明的目的在于提供一种半浮栅存储器的制造工艺及半浮栅存储器,加快了数据写入速度的同时增加了数据的保存时间,且增强了电荷的保存能力,增加存储器的刷新时间。
为实现上述目的,本发明提供的技术方案如下:
一种半浮栅存储器的制造工艺,包括以下步骤:
S01:提供衬底;
S02:在所述衬底的上表面生成隧穿层和第一半导体,所述第一半导体包括覆盖端和邻接端,所述邻接端设于所述衬底且一侧邻接所述隧穿层,所述覆盖端覆盖所述隧穿层,所述第一半导体与所述隧穿层平行,且与所述衬底构成二极管结构;
S03:在所述第一半导体上间隔设置金属纳米晶。
本发明提供的半浮栅存储器的制造工艺有益效果:通过所述第一半导体与所述衬底构成所述二极管结构,当所述二极管结构导通后,大部分电荷会通过所述二极管结构快速流入金属纳米晶中,从而实现快速数据写入和存储功能,由于所述二极管结构和所述隧穿层的性能,金属纳米晶内的电荷不容易返流回衬底,从而增加了存储时间。最重要的,通过间隔设置金属纳米晶以在出现泄漏时其它位置的电荷依然可以固定在金属纳米晶中,有效地增强电荷保持能力,增加了存储器的刷新时间,此外所述半浮栅存储器的制造工艺简单,可以大面积生产,与现有集成电路制造工艺兼容。
优选地,还包括步骤S04,所述步骤S04包括:在所述金属纳米晶上依次设置阻挡层和栅极,所述阻挡层覆盖所述金属纳米晶,且填充相邻的所述金属纳米晶之间形成的间隙;所述隧穿层、所述第一半导体、所述金属纳米晶、所述阻挡层和所述栅极依次层叠设于所述衬底的上表面,形成叠层结构,所述叠层结构与所述衬底结合形成凸形结构。其有益效果在于:所述阻挡层将所述金属纳米晶间隔开,以在某个位置出现泄漏时其它位置的电荷依然可以固定在金属纳米晶中,有效地增强电荷保持能力,增加了存储器的刷新时间,并实现了制造工艺与集成电路的制造工艺兼容。
优选地,所述步骤S04还包括:在所述叠层结构的两侧分别设置侧墙,所述侧墙分别与所述叠层结构的两侧连接,所述侧墙的一端设于所述衬底。
优选地,所述侧墙、所述栅极与所述衬底组合形成腔室,所述阻挡层、所述半浮栅、所述隧穿层和所述第一半导体均位于所述腔室内。其有益效果在于:形成腔室可有效对内部结构进行保护,提高了整体结构的性能。
优选地,在所述衬底的两侧边且位于所述侧墙的下端注入离子形成源区和漏区,所述源区和所述漏区分别与两侧的所述侧墙抵接。其有益效果在于:源区和漏区通过在衬底的两侧边且位于侧墙的下端注入离子形成,减少了源区和漏区占用的空间,使结构更加的紧凑。
一种半浮栅存储器,包括:
衬底;
隧穿层,设于所述衬底的上表面;
第一半导体,包括覆盖端和邻接端,所述邻接端设于所述衬底且一侧邻接所述隧穿层,所述覆盖端覆盖所述隧穿层,所述第一半导体与所述衬底构成二极管结构;
金属纳米晶,间隔设于所述第一半导体。
本发明提供的半浮栅存储器有益效果:第一半导体与衬底构成二极管结构,从而当二极管结构导通时,实现电荷快速的流入至金属纳米晶内存储,由于二极管结构和隧穿层的性能,金属纳米晶内的电荷不容易返流回衬底,从而增加了存储时间,最重要的,通过间隔设置金属纳米晶以在出现泄漏时其它位置的电荷依然可以固定在金属纳米晶中,有效地增强电荷保持能力,增加了存储器的刷新时间。
优选地,还包括阻挡层、栅极和侧墙;
所述阻挡层覆盖所述金属纳米晶,且填充相邻的所述金属纳米晶形成的间隙,所述栅极覆盖所述阻挡层,所述栅极、所述阻挡层、所述金属纳米晶、所述第一半导体和所述隧穿层依次层叠设于所述衬底,形成叠层结构,所述叠层结构与所述衬底结合形成凸形结构;
所述侧墙设于所述叠层结构的两侧,且分别与所述叠层结构的两侧连接,所述侧墙的一端设于所述衬底。其有益效果在于:结构简单,易于微缩,使集成密度的进一步提高。
优选地,所述侧墙、所述栅极与所述衬底组合形成腔室,所述阻挡层、所述金属纳米晶、所述隧穿层和所述第一半导体均位于所述腔室内。其有益效果在于:形成腔室可有效对内部结构进行保护,提高了整体结构的性能。
优选地,还包括源区和漏区,所述源区和所述漏区均设于所述衬底,且所述源区和所述漏区分别与两侧的所述侧墙抵接。其有益效果在于:源区和漏区设于衬底且抵接侧墙,减少了源区和漏区占用的空间,使结构更加的简单紧凑。
优选地,所述衬底组成的材料包括第一导电材料,所述第一半导体组成的材料包括第二导电材料,所述第一导电材料和所述第二导电材料的导电类型相反。其有益效果在于:使衬底与第一半导体构成二极管结构,实现了电荷通过二极管结构流入半浮栅内,通过依次设置的方式,得到了能够快速储存,并数据保存时间较长的半浮栅存储器。
附图说明
图1为本发明半浮栅存储器的制造工艺流程图;
图2为本发明半浮栅存储器的制造工艺中在衬底上设置隧穿层且显露出部分衬底后形成的结构示意图;
图3为本发明半浮栅存储器的制造工艺中设置半导体材料后形成的结构示意图;
图4为本发明半浮栅存储器的制造工艺中设置金属纳米晶阵列后的结构示意图;
图5为本发明半浮栅存储器的制造工艺中制备阻挡层和栅极后形成的结构示意图;
图6为本发明半浮栅存储器的制造工艺中形成的叠层结构示意图;
图7为本发明半浮栅存储器的制造工艺中设置侧墙后形成的结构示意图;
图8为本发明的半浮栅存储器一个实施例的结构示意图。
附图标号说明:
衬底100、源区101、漏区102;
隧穿层200;
半导体材料300、邻接端301、覆盖端302;
纳米晶400;阻挡层500;栅极600;侧墙700。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。除非另外定义,此处使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本文中使用的“包括”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。
针对现有技术存在的问题,本发明的实施例提供了一种半浮栅存储器的制造工艺,参考图1所示,包括以下步骤:
S01:提供衬底;
S02:在所述衬底的上表面生成隧穿层和第一半导体,所述第一半导体包括覆盖端和邻接端,所述邻接端设于所述衬底且一侧邻接所述隧穿层,所述覆盖端覆盖所述隧穿层,所述第一半导体与所述隧穿层平行,且与所述衬底构成二极管结构;
S03:在所述第一半导体上间隔设置金属纳米晶。
需要说明的是,在本实施例中,提供的所述衬底100为p型硅衬底100,在实际应用中,所述衬底100可选用Si、Ge、SiGe、GaAs、GaSb、AlAs、InAs、InP、GaN、SiC、InGaAs、InSb或InGaSb材料制作。参考图2所示,然先采用原子沉积工艺在所述衬底100上生长一层绝缘介质作为所述隧穿层200,可有效阻碍电荷的流通,接着采用光刻胶作为掩膜,通过干法蚀刻如离子铣蚀刻、等离子蚀刻、反应离子蚀刻、激光烧蚀、电感耦合等离子体蚀刻,或者通过使用蚀刻剂溶液的湿法蚀刻去除部分所述隧穿层200,直至显露出所述衬底100的部分上表面。
参考图3所示,进一步的采用化学气相沉积工艺在所述隧穿层200和显露出的所述衬底100的上表面生长一层轻掺杂的半导体材料300形成具有所述覆盖端302和所述邻接端301的所述第一半导体,在本实施例中,轻掺杂的半导体材料300选用n型多晶硅。从而使所述第一半导体与所述衬底100构成二极管结构。
在本实施例中,所述第一半导体可选用Si、Ge、SiGe、GaAs、GaSb、AlAs、InAs、InP、GaN、SiC、InGaAs、InSb或InGaSb材料制作,只要所述衬底100的导电类型和所述第一半导体的导电类型相反即可,依次实施的制备工艺可以是物理气相沉积、化学气相沉积或脉冲激光沉积中的任意一种。
进一步的,参考图4所示,采用物理气相沉积工艺在所述第一半导体上生长一层金薄膜,然后放置于快速热退火炉中对所述金薄膜进行退火,将所述金薄膜团聚成为相互分散的金纳米晶400,所述金属纳米晶400与所述第一半导体共同作为存储器的半浮栅材料。
进一步的,在所述步骤S04:在所述金属纳米晶400上依次设置阻挡层500和栅极600,所述栅极600、所述阻挡层500、所述金属纳米晶400、所述第一半导体和所述隧穿层200依次层叠设于所述衬底100的上表面,形成叠层结构,所述叠层结构与所述衬底100结合形成凸形结构。
具体的,采用原子层沉积方法在所述第一半导体和金属纳米晶400表面淀积所述阻挡层500将所述金属纳米晶400包裹起来,在本实施例中,所述金属纳米晶400采用金纳米晶材料,所述阻挡层500采用Al2O3材料制作,在实际应用中,所述金属纳米晶400材料可以是选自Au、Pt、Pd、Ni中的至少一种,所述阻挡层500还可以选择SiO2、ZrO2、HfZrO、HfO2、HfAlO、HfSiO及其任意组合的一种。然后在所述阻挡层500表面利用物理气相沉积方法形成所述栅极600,在本实施例中,所述栅极600采用TiN材料,在实际应用中,所述栅极600可选用TiN、TaN、Ru、Co及其任意组合的的一种,也可以选择重掺杂的多晶硅设置所述栅极600。
参考图5所示,在所述栅极600上旋涂光刻胶,并通过曝光和显影的光刻工艺将光刻胶形成用于限定所述叠层结构的形状图案,然后参考图6所示,通过干法蚀刻:如离子铣蚀刻、等离子蚀刻、反应离子蚀刻、激光烧蚀,或者通过使用蚀刻剂溶液的湿法蚀刻,去除左右两侧部分的所述隧穿层200、所述第一半导体、所述金属纳米晶400、所述阻挡层500和所述栅极600,形成所述叠层结构。
参考图7所示,通过在溶剂中溶解或灰化去除光刻胶,然后采用化学气相沉积的方法在所述衬底100和所述叠层结构的表面生长侧墙700材料,接着通过光刻和干法刻蚀的方法去除部分所述侧墙700材料,从而在所述叠层结构两侧形成所述侧墙700。参考图8所示,最后采用离子注入工艺在所述衬底100的两侧边且位于所述侧墙700的下端注入离子,从而在所述叠层结构的两侧形成源极区域和漏极区域作为源极和漏极。
在本实施方式中,采用Si3N4材料制备形成所述侧墙700,但是本发明不限定于此,还可以选择SiO2或SiON。值得说明的是,当所述栅极600施加负电极,所述衬底100和所述第一半导体构成的二极管结构导通,大量的正电荷从所述衬底100迅速流入所述第一半导体中,接着流入第一半导体的部分正电荷被所述金属纳米晶400所俘获,在本实施例中,所述金属纳米晶400采用金纳米晶材料,由于所述金纳米晶400的功函数比所述第一半导体的功函数大,所以正电荷相当于束缚在所述金纳米晶中,完成了数据的快速存储。在实际应用中,所述金属纳米晶400材料可以是选自Au、Pt、Pd、Ni中的至少一种。
在本发明公开的另一个实施例中,一种半浮栅存储器,参考图8所示,包括:衬底100,隧穿层200,设于所述衬底100的上表面,第一半导体,所述第一半导体具有上下设置的覆盖端302和邻接端301,所述邻接端301设于所述衬底100的上表面,且所述邻接端301的一侧邻接所述隧穿层200的侧边。可以理解的是,所述隧穿层200与所述邻接端301的侧边接触,覆盖所述衬底100。所述覆盖端302覆盖所述隧穿层200,所述第一半导体与所述衬底100构成二极管结构,金属纳米晶400以阵列形式间隔设置,覆盖在所述第一半导体,共同作为储存器的半浮栅材料。
需要说明的是,通过以阵列形式间隔设置所述金属纳米晶400,在某一位置的所述金属纳米晶400出现泄漏时,其它位置的电荷依然可以固定在未泄漏处的所述金属纳米晶中400,从而有效地增强电荷保持能力,增加了存储器的刷新时间。
另外,所述第一半导体与所述衬底100构成二极管结构,从而当二极管结构导通时,实现电荷快速的流入至金属纳米晶400内存储,由于二极管结构和所述隧穿层200的性能,金属纳米晶400内的电荷不容易返流回所述衬底100,从而增加了存储时间。所述衬底组成的材料包括第一导电材料,所述第一半导体组成的材料包括第二导电材料,所述第一导电材料和所述第二导电材料的导电类型相反,从而组合构成所述二极管结构。
优选地,如图8所示,还包括设置的阻挡层500、栅极600和侧墙700,所述阻挡层500覆盖设置所述金属纳米晶400,所述栅极600覆盖所述阻挡层500,所述栅极600、所述阻挡层500、所述金属纳米晶400、所述第一半导体和所述隧穿层200依次层叠设于所述衬底100的上表面,形成叠层结构。所述叠层结构与所述衬底100结合形成凸形结构,所述侧墙700设于所述叠层结构的两侧,且分别与所述叠层结构的两侧连接,所述侧墙700的一端设于所述衬底100。形成凸形结构的结构简单,易于微缩,使集成密度的进一步提高。
进一步优选地,如图8所示,所述侧墙700、所述栅极600与所述衬底100组合形成腔室,所述阻挡层500、所述金属纳米晶400、所述隧穿层200和所述第一半导体均设于所述腔室内。形成腔室可有效对内部结构进行保护,提高了整体结构的可靠性和安全性。
优选的,如图8所示,还包括源区101和漏区102,所述源区101和所述漏区102均设于所述衬底100,所述源区101与一侧的所述侧墙700抵接,所述漏区102与另一侧的所述侧墙700抵接,即源区101为设置在所述衬底100的源极区域部分,所述漏区102为设置在所述衬底100的漏极区域部分。
通过将所述源区101和所述漏区102设于所述衬底100的上表面且抵接所述侧墙700,即在所述侧墙700的下端设置所述源区101和所述漏区102,减少了所述源区101和所述漏区102占用的空间,使结构更加的紧凑简单。
虽然在上文中详细说明了本发明的实施方式,但是对于本领域的技术人员来说显而易见的是,能够对这些实施方式进行各种修改和变化。但是,应理解,这种修改和变化都属于权利要求书中所述的本发明的范围和精神之内。而且,在此说明的本发明可有其它的实施方式,并且可通过多种方式实施或实现。

Claims (10)

1.一种半浮栅存储器的制造工艺,其特征在于,包括:
S01:提供衬底;
S02:在所述衬底的上表面生成隧穿层和第一半导体,所述第一半导体包括覆盖端和邻接端,所述邻接端设于所述衬底且一侧邻接所述隧穿层,所述覆盖端覆盖所述隧穿层,所述第一半导体与所述隧穿层平行,且与所述衬底构成二极管结构;
S03:在所述第一半导体上间隔设置金属纳米晶。
2.根据权利要求1所述的半浮栅存储器的制造工艺,其特征在于:
还包括步骤S04,所述步骤S04包括:在所述金属纳米晶上依次设置阻挡层和栅极,所述阻挡层覆盖所述金属纳米晶,且填充相邻的所述金属纳米晶之间形成的间隙;
所述隧穿层、所述第一半导体、所述金属纳米晶、所述阻挡层和所述栅极依次层叠设于所述衬底的上表面,形成叠层结构,所述叠层结构与所述衬底结合形成凸形结构。
3.根据权利要求2所述的半浮栅存储器的制造工艺,其特征在于:
所述步骤S04还包括:在所述叠层结构的两侧分别设置侧墙,所述侧墙分别与所述叠层结构的两侧连接,所述侧墙的一端设于所述衬底。
4.根据权利要求3所述的半浮栅存储器的制造工艺,其特征在于:
所述侧墙、所述栅极与所述衬底组合形成腔室,所述阻挡层、所述半浮栅、所述隧穿层和所述第一半导体均位于所述腔室内。
5.根据权利要求4所述的半浮栅存储器的制造工艺,其特征在于:
所述步骤S04进一步包括:在所述衬底的两侧边且位于所述侧墙的下端注入离子形成源区和漏区,所述源区和所述漏区分别与两侧的所述侧墙抵接。
6.一种半浮栅存储器,其特征在于,采用权利要求1-5中任一项所述的半浮栅存储器制造工艺制备而成,所述半浮栅存储器包括:
衬底;
隧穿层,设于所述衬底的上表面;
第一半导体,包括覆盖端和邻接端,所述邻接端设于所述衬底且一侧邻接所述隧穿层,所述覆盖端覆盖所述隧穿层,所述第一半导体与所述衬底构成二极管结构;
金属纳米晶,间隔设于所述第一半导体。
7.根据权利要求6所述的半浮栅存储器,其特征在于,还包括:
阻挡层、栅极和侧墙;
所述阻挡层覆盖所述金属纳米晶,且填充相邻的所述金属纳米晶形成的间隙,所述栅极覆盖所述阻挡层,所述栅极、所述阻挡层、所述金属纳米晶、所述第一半导体和所述隧穿层依次层叠设于所述衬底,形成叠层结构,所述叠层结构与所述衬底结合形成凸形结构;
所述侧墙设于所述叠层结构的两侧,且分别与所述叠层结构的两侧连接,所述侧墙的一端设于所述衬底。
8.根据权利要求7所述的半浮栅存储器,其特征在于:
所述侧墙、所述栅极与所述衬底组合形成腔室,所述阻挡层、所述金属纳米晶、所述隧穿层和所述第一半导体均位于所述腔室内。
9.根据权利要求8所述的半浮栅存储器,其特征在于,还包括:
源区和漏区,所述源区和所述漏区均设于所述衬底,且所述源区和所述漏区分别与两侧的所述侧墙抵接。
10.根据权利要求6所述的半浮栅存储器,其特征在于:
所述衬底组成的材料包括第一导电材料,所述第一半导体组成的材料包括第二导电材料,所述第一导电材料和所述第二导电材料的导电类型相反。
CN202110321932.6A 2021-03-25 2021-03-25 半浮栅存储器的制造工艺及半浮栅存储器 Pending CN112908999A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110321932.6A CN112908999A (zh) 2021-03-25 2021-03-25 半浮栅存储器的制造工艺及半浮栅存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110321932.6A CN112908999A (zh) 2021-03-25 2021-03-25 半浮栅存储器的制造工艺及半浮栅存储器

Publications (1)

Publication Number Publication Date
CN112908999A true CN112908999A (zh) 2021-06-04

Family

ID=76106507

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110321932.6A Pending CN112908999A (zh) 2021-03-25 2021-03-25 半浮栅存储器的制造工艺及半浮栅存储器

Country Status (1)

Country Link
CN (1) CN112908999A (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050122775A1 (en) * 2002-07-23 2005-06-09 Asahi Glass Company, Limited Novolatile semiconductor memory device and manufacturing process of the same
US20090140317A1 (en) * 2007-12-03 2009-06-04 Interuniversitair Microelektronica Centrum (Imec) Multiple Layer floating gate non-volatile memory device
CN101692463A (zh) * 2009-09-24 2010-04-07 复旦大学 一种混合纳米晶存储器的电容结构及其制备方法
CN102208442A (zh) * 2010-06-03 2011-10-05 复旦大学 一种适合于半导体闪存器件的栅叠层结构及制备方法
CN102315223A (zh) * 2010-07-07 2012-01-11 中国科学院微电子研究所 高性能平面浮栅闪存器件结构及其制作方法
CN103137626A (zh) * 2011-11-29 2013-06-05 中国科学院微电子研究所 一种平面浮栅闪存器件及其制备方法
CN104347519A (zh) * 2013-07-31 2015-02-11 飞思卡尔半导体公司 使用栅极优先方法集成非易失性存储器和高k及金属栅极
CN104347518A (zh) * 2013-07-30 2015-02-11 飞思卡尔半导体公司 分裂栅非易失性存储器单元
CN110600380A (zh) * 2019-08-29 2019-12-20 长江存储科技有限责任公司 一种半浮栅晶体管的制备方法
CN111477624A (zh) * 2020-04-27 2020-07-31 复旦大学 一种基于纵向隧穿晶体管的半浮栅存储器及其制备方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050122775A1 (en) * 2002-07-23 2005-06-09 Asahi Glass Company, Limited Novolatile semiconductor memory device and manufacturing process of the same
US20090140317A1 (en) * 2007-12-03 2009-06-04 Interuniversitair Microelektronica Centrum (Imec) Multiple Layer floating gate non-volatile memory device
CN101692463A (zh) * 2009-09-24 2010-04-07 复旦大学 一种混合纳米晶存储器的电容结构及其制备方法
CN102208442A (zh) * 2010-06-03 2011-10-05 复旦大学 一种适合于半导体闪存器件的栅叠层结构及制备方法
CN102315223A (zh) * 2010-07-07 2012-01-11 中国科学院微电子研究所 高性能平面浮栅闪存器件结构及其制作方法
CN103137626A (zh) * 2011-11-29 2013-06-05 中国科学院微电子研究所 一种平面浮栅闪存器件及其制备方法
CN104347518A (zh) * 2013-07-30 2015-02-11 飞思卡尔半导体公司 分裂栅非易失性存储器单元
CN104347519A (zh) * 2013-07-31 2015-02-11 飞思卡尔半导体公司 使用栅极优先方法集成非易失性存储器和高k及金属栅极
CN110600380A (zh) * 2019-08-29 2019-12-20 长江存储科技有限责任公司 一种半浮栅晶体管的制备方法
CN111477624A (zh) * 2020-04-27 2020-07-31 复旦大学 一种基于纵向隧穿晶体管的半浮栅存储器及其制备方法

Similar Documents

Publication Publication Date Title
WO2014177045A1 (zh) 一种半浮栅器件及其制造方法
KR20200011005A (ko) 하이-k 퍼스트 기술의 임베디드 강유전성 메모리
US9263595B2 (en) Non-volatile memories and methods of fabrication thereof
CN109742073A (zh) 一种具有高电荷保持能力的半浮栅晶体管及其制备方法
US20200303519A1 (en) Field Effect Transistor Based on Vertically Integrated Gate-All-Round Multiple Nanowire Channels
CN111477624B (zh) 一种基于纵向隧穿晶体管的半浮栅存储器及其制备方法
CN111490046B (zh) 一种高擦写速度半浮栅存储器及其制备方法
CN112909000B (zh) 半浮栅存储器及其制造工艺
CN112908999A (zh) 半浮栅存储器的制造工艺及半浮栅存储器
CN111477626B (zh) 一种半浮栅存储器及其制备方法
CN112838089B (zh) 半浮栅存储器及其制造方法
US12114478B2 (en) Semiconductor structure and method for preparing same
CN111477625B (zh) 一种基于缺陷俘获材料的半浮栅存储器及其制备方法
CN111477627B (zh) 一种基于双浮栅材料的半浮栅存储器及其制备方法
CN111540741B (zh) 基于浮栅与控制栅连接通道的半浮栅存储器及其制备方法
CN112908998B (zh) 半浮栅存储器的制造方法及半浮栅存储器
CN115132775A (zh) 半导体结构及其制造方法
CN113161360B (zh) 一种半浮栅存储器的制造工艺及半浮栅存储器
CN111477685A (zh) 基于半导体衬底的凹槽型场效应正反馈晶体管及制备方法
CN111508960B (zh) 一种低操作电压半浮栅存储器及其制备方法
CN111540739B (zh) 一种基于双隧穿晶体管的半浮栅存储器及其制备方法
CN111564443B (zh) 一种高集成密度半浮栅存储器及其制备方法
TWI847572B (zh) 半導體結構及其形成方法
CN111540740B (zh) 基于pn结和肖特基二极管的半浮栅存储器及其制备方法
US20230276633A1 (en) Ferroelectric memory device and method of fabricating the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20210604

RJ01 Rejection of invention patent application after publication