CN1128452C - 电阻布线板及其制造方法 - Google Patents

电阻布线板及其制造方法 Download PDF

Info

Publication number
CN1128452C
CN1128452C CN98800845A CN98800845A CN1128452C CN 1128452 C CN1128452 C CN 1128452C CN 98800845 A CN98800845 A CN 98800845A CN 98800845 A CN98800845 A CN 98800845A CN 1128452 C CN1128452 C CN 1128452C
Authority
CN
China
Prior art keywords
electrode
wiring board
resistance
substrate
resistance wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN98800845A
Other languages
English (en)
Other versions
CN1229515A (zh
Inventor
犬塚敦
富岡聰志
古川成男
檜森剛司
木村涼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1229515A publication Critical patent/CN1229515A/zh
Application granted granted Critical
Publication of CN1128452C publication Critical patent/CN1128452C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C17/00Apparatus or processes specially adapted for manufacturing resistors
    • H01C17/06Apparatus or processes specially adapted for manufacturing resistors adapted for coating resistive material on a base
    • H01C17/065Apparatus or processes specially adapted for manufacturing resistors adapted for coating resistive material on a base by thick film techniques, e.g. serigraphy
    • H01C17/06506Precursor compositions therefor, e.g. pastes, inks, glass frits
    • H01C17/06513Precursor compositions therefor, e.g. pastes, inks, glass frits characterised by the resistive component
    • H01C17/06533Precursor compositions therefor, e.g. pastes, inks, glass frits characterised by the resistive component composed of oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C17/00Apparatus or processes specially adapted for manufacturing resistors
    • H01C17/28Apparatus or processes specially adapted for manufacturing resistors adapted for applying terminals
    • H01C17/281Apparatus or processes specially adapted for manufacturing resistors adapted for applying terminals by thick film techniques
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/167Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed resistors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/107Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by filling grooves in the support with conductive material

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)
  • Non-Adjustable Resistors (AREA)
  • Apparatuses And Processes For Manufacturing Resistors (AREA)

Abstract

本发明揭示一种电阻布线板及其制造方法,在形成于生片上的电极图案间形成阶差图案,对这种阶差图案填充电阻糊并进行烧结。此外,为了提高电阻体(3)的厚度精度,借助于研磨电阻布线板的表面,能做成电极(1)的表面和电阻体(3)的表面的高度与绝缘基片(2)的表面高度相同或者更低,谋得减低高度。用包含1.5~2.5wt%的TiO2和1.5~2.5wt%的MnO和1.5~4.5wt%的SiO2的生片作为基片材料,用包含60wt%以上的Pd-Ag电极糊构成电极,所以能不损耗热传导率并能同时一起烧结基片材料和电极糊。本发明能实现面向低高度化、电阻值精度高而且超负载特性好的电阻布线板。

Description

电阻布线板及其制造方法
技术领域
本发明涉及各种电子元件。特别涉及用于片状电阻器等中的电阻布线板及其制造方法。
背景技术
如图8所示,在1600℃左右对氧化铝等进行烧结后的绝缘基片4上印刷银(Ag)等的电极糊后,在850℃左右进行烧结并形成电极5,然后印刷RuO2等的电阻糊、绝缘保护膜用玻璃糊,在650℃左右进行烧结并形成电阻体6,得到以往的电阻布线板
另一方面,利用在玻璃氧化铝等的低温烧结用基片的生片上印刷电极糊和电阻糊等的方法形成图案,并在900℃左右进行烧结,得到作为多层生片板使用的场合的电阻布线板。
例如,如已公开的日本特开平1-22379号公报所示,因电阻值的精度极大地依存于这些图案的位置和形状精度,所以为了防止图案的渗出,在绝缘基片上形成电极后形成基于抗焊料剂的外周壁并将电阻体提供给该凹坑,以提高电阻值的精度。
但是,包括这样在形成电极后形成电阻用的凹坑的电阻布线板的以往的方法中,构成电阻布线板的电极和电阻体的接触面位于比绝缘基片表面高的位置上。因此,电极表面或者电阻体表面位于比绝缘基片表面高的位置上,存在妨碍电阻布线板减低高度的课题。
此外,在用电阻布线板作为片状电阻的场合,为了提高元件安装密度,虽然向着生片面安装电极面的面朝下方式是有利的,但如前所述在以往的方式中因电阻体表面位于比电极表面高的位置上,所以基于面朝下方式的安装是困难的。
此外,只要将电阻体提供给凹坑,电阻体厚度会产生偏差,或者难于将电阻体充填到凹坑的端部,因此存产生电阻值偏差的课题。
此外,在为减低电阻布线板高度而用玻璃氧化铝等的低温烧结基片进行与电极一起同时烧结的场合,导致绝缘基片的热传导率降低,存在电阻体发热造成过负载等的课题。
发明概述
为解决前述的课题,本发明的目的是提供以电极表面和电阻体表面的高度等于或者低于电阻布线板表面的高度为特征,电阻值的精度高、超负载特性好,并且也适用于面朝下安装的电阻布线板。
为达到这种目的,本发明在电极间形成电阻体的电阻布线板中,在用包含60wt%以上的Pd-Ag电极构成电极的同时,用包含1.5~2.5wt%的TiO2和1.5~2.5wt%的MnO和1.5~4.5wt%的SiO2的氧化铝质基片构成绝缘基片,在所述氧化铝质基片和所述电极的边界上设置比氧化铝质基片的内部包含更多的Mn元素的边界相,因此,因能用热传导率优良的电极一体型基片构成,所以能得到超负载特性优良的电阻布线板。
此外,因在设置在绝缘基片上的凹部中形成电阻体,并在所述电阻体的两端部近旁,分别具有电气连接的电极,所述电极的表面和所述电阻体的表面的高度等于或者低于所述布线基板的表面的高度,所以不比电阻布线板厚,能得到减低高度的电阻布线板。
附图简要说明
图1(a)-(e)是表示本发明实施例2、8、10、13的电阻布线板的结构的图。
图2(a)-(e)是表示本发明实施例3、11的电阻布线板的结构的图。
图3(a)-(e)是表示本发明实施例4的电阻布线板的结构的图。
图4(a)-(e)是表示本发明实施例5的电阻布线板的结构的图。
图5(a)-(e)是表示本发明实施例6的电阻布线板的结构的图。
图6(a)-(e)是表示本发明实施例7、12的电阻布线板的结构的图。
图7(a)-(e)是表示本发明实施例7、12的其它的电阻布线板的结构的图。
图8(a)-(e)是表示以往的电阻布线板的结构的图。
图9是附图的参照标号一览表。
实施发明的最佳方式
下面,参照附图对本发明的实施例进行说明。
实施例1
由包含下列工序的制造方法可得到本发明实施例1的电阻布线板:利用刮刀法对由铝粉和表1所示的添加物以及丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用表1所示组成的Pd-Ag糊并用网印法形成电极图案的第2工序,用能得到致密烧结基片的温度对用第2工序得到的生片进行烧结的第3工序,在用第3工序得到的烧结体上的电极间在印刷作为电阻材料的氧化钌系列电阻糊后,印刷电阻保护膜用的玻璃糊并用650℃进行烧结的第4工序。
用包含60wt%以上的Pd-Ag系列或者Pd电极,包含1.5~2.5wt%的TiO2和1.5~2.5wt%的MnO和1.5~4.5wt%的SiO2的氧化铝质基片和用玻璃覆盖的氧化钌系列的电阻体,构成这样得到的本发明品(试样1~10)。
此外,作为比较,用玻璃氧化铝的生片和Ag糊以及氧化钌系列的电阻糊、玻璃糊,经过与本发明品相同的工序,得到比较品1。为了评价它们的超负载特性,以1秒接通(ON)、10秒断开(OFF)作为1周期,向电阻提供1/16W的功率,求得1万周期后的电阻值的变化率。此外,进行形成的电极的抗拉强度试验,考察绝缘基片和电极间的粘接强度。比较其结果并列在表1中。
                                             表1
绝缘基片(wt%)   电极的Pd含有量(wt%) 断线过载试验电阻值变化率(%)  电极抗拉强度(kgf/mm2)
TiO2 MnO  SiO2
试样1 1.5 1.5  1.5   100 -2.2  3.8
试样2 2.5 1.5  1.5   100 -2.5  3.7
试样3 1.5 2.5  1.5   100 -3.3  3.8
试样4 2.5 2.5  1.5   100 -2.2  3.9
试样5 2.0 1.5  3.0   80 -2.8  3.9
试样6 2.0 2.5  4.5   80 -3.8  3.7
试样7 1.5 1.5  4.5   80 -3.9  3.9
试样8  2.5   1.5   4.5     60    -5.1     3.7
试样9  1.5   2.5   4.5     60    -5.5     3.7
试样10  2.5   2.5   4.5     60    -6.2     3.8
比较品1  玻璃氧化铝     0     722     3.1
与比较品1进行比较,可见超负载特性、粘接强度优良。
实施例2
由包含下列工序的制造方法可得到本发明实施例2的电阻布线板:利用刮刀法对由用94∶2∶2∶2的重量比混合铝:TiO2∶MnO∶SiO2后的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用Pd糊并用网印法形成电极图案的第2工序,在用第2工序得到的生片上的电极图案间,由成形模形成40μm深的阶差的第3工序,用能得到致密烧结基片的温度对用第3工序得到的成形体进行烧结的第4工序,对用第4工序得到的烧结体上的阶差充填氧化钌系列电阻糊、玻璃糊后,用650℃进行烧结的第5工序。
如图1所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样11),并且形成电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
作为比较,在用1600℃烧结后的96氧化铝烧结基片上,用Ag糊印刷电极图案后用850℃进行烧结,接着,在电极间印刷氧化钌系列电阻糊、玻璃糊后用650℃进行烧结,得到电阻布线板(比较品2)。
比较试样11和比较品2的最大厚度和测定50个电阻体的电阻值时的偏差,并列在表2中。
                     表2
  最大厚度(μm)   电阻值偏差(%)
试样11   200   ±6
比较品2   230   ±12
相对于试样11的最大厚度200μm,比较品2的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小约50%,可见对电阻值的高精度化是有效的。
实施例3
由包含下列工序的制造方法可得到本发明实施例3的电阻布线板:利用刮刀法对与实施例2相同组成的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用Pd糊并用网印法形成电极图案的第2工序,由成形模形成40μm深的阶差,使第2工序中得到的生片上的电极图案和阶差底面重叠的第3工序,用能得到致密烧结基片的温度对用第3工序得到的成形体进行烧结的第4工序,在用第4工序得到的烧结体上的阶差间充填氧化钌系列电阻糊、玻璃糊后,用650℃进行烧结的第5工序。
如图2所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样12),电极1的一部分不仅与图1所示的电阻体3的侧面,而且也与电阻体3的底面连接,并且电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
也就是说,在形成成形模带来的阶差时,因冲压成形模使电极1的一部分也残存在底面上,所以即使成形模冲压时的位置偏移造成残存在底面上的电极1的面积多少有些偏差,电极1间的距离也能做得固定,能将电阻值的偏差抑制到最小。
比较试样12和比较品2的最大厚度和测定50个电阻体的电阻值时的偏差,并列在表3中。
                    表3
  最大厚度(μm)   电阻值偏差(%)
 试样12   198   ±4.8
 比较品2   230   ±12
相对于试样12的最大厚度198μm,比较品2的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小60%左右,可见对电阻值的高精度化是有效的。
实施例4
由包含下列工序的制造方法可得到本发明实施例4的电阻布线板:基于利用刮刀法对与实施例2相同组成的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用Pd糊并用网印法形成电极图案的第2工序,用第2工序得到的生片上的电极图案间由成形模形成具有随着变为中央部而加深的曲面,并且最小深度为40μm、最大深度为50μm的阶差的第3工序,用能得到致密烧结基片的温度对用第3工序得到的成形体进行烧结的第4工序,对用第4工序得到的烧结体上的阶差充填氧化钌系列电阻糊、玻璃糊后,用650℃进行烧结的第5工序。
这里,为了得到厚度为10μm的电阻体,以40到50μm作为阶差。因根据电阻糊的特性,考虑到电阻糊经过干燥、烧结其厚度减小到25%左右,所以需要相对于所要的电阻体的膜厚设计阶差的深度。
如图3所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样13),并构成阶差形状具有随着电极1的一部分成为中央而深度加大的曲面,而且电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
因此,能无空隙地充填电阻体3,因能抑制图2所示阶差形状中存在边角的场合
下容易产生的边角空孔,所以能将电阻值的偏差抑制到最小。
比较试样13和比较品2的最大厚度和测定50个电阻体的电阻值时的偏差,并在表4中。
                   表4
  最大厚度(μm)   电阻值偏差(%)
试样13   200   ±4.2
比较品2   230   ±12
相对于试样13的最大厚度200μm,比较品2的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小到35%左右,可见对电阻值的高精度化是有效的。
实施例5
由包含下列工序的制造方法可得到本发明实施例5的电阻布线板:利用刮刀法对与实施例2相同组成的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用Pd糊并用网印法形成电极图案的第2工序,用第2工序得到的生片上的电极图案间由成形模形成具有两端部局部变深的曲面,并且最小深度为40μm、最大深度为50μm的阶差的第3工序,用能得到致密烧结基片的温度对用第3工序得到的成形体进行烧结的第4工序,对用第4工序得到的烧结体上的阶差充填氧化钌系列电阻糊、玻璃糊后,用650℃进行烧结的第5工序。
如图4所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样14),并构成阶差形状为电极1的一部分在两端部设置局部加凹坑,而且电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
因此,能促进电阻糊流平,而且能加大电极1的表面和电阻体3的表面的高低差。
比较试样14和比较品2的最大厚度和测定50个电阻体的电阻值时的偏差,并列在表5中。
                          表5
最大厚度(μm) 电阻值偏差(%) 电极表面与电阻值表面的高低差(μm)
  试样14 200 ±5.0 90
  试样11 200 ±6.0 70
  比较品2 230 ±12 --
相对于试样14的最大厚度200μm,比较品2的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小到40%左右,可见对电阻值的高精度化是有效的。
此外,成为试样14的电阻体表面最大高度的两端部和电极表面的距离是90μm,在试样11中却是70μm,即使试样14向着印刷电路板安装电阻体形成面也能在电阻体和印刷电路板之间保持充分距离,可见有利于面朝下安装。
实施例6
由包含下列工序的制造方法可得到本发明实施例6的电阻布线板:利用刮刀法对与实施例2相同组成的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,用加粗连接到生片上的面的一对平板状的成形模夹住并加压用第1工序得到的生片的第2工序,在用第2工序得到的生片上,用Pd糊并用网印法形成电极图案的第3工序,用第3工序得到的生片上的电极图案间由成形模形成深度为40μm的阶差的第4工序,用能得到致密烧结基片的温度对用第4工序得到的成形体进行烧结的第5工序,对用第5工序得到的烧结体上的阶差充填氧化钌系列电阻糊、玻璃糊后,用650℃进行烧结的第6工序。
如图5所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样15),并构成在绝缘基片2和电极1的边界面上设置无数微小的坑点,而且电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
因此,因在绝缘基片2和电极1的边界面上产生锚定效果,增强电极的粘接强度,同时利用凹凸使电极和绝缘基片的接触面积增大,改善热传导,所以能改善超负载特性。
比较试样15和比较品2的最大厚度和电极的粘接强度、超负载特性,并列在表6中。
                                 表6
 最大厚度(μm) 电阻值偏差(%) 断线过载试验电阻值变化率(%) 电极抗拉强度(kgf/mm2)
试样15  210 ±6.0 -1.1 4.2
试样11  200 ±6.0 -2.2 3.9
比较品2  230 ±12 -1.6 3.2
相对于试样15的最大厚度210μm,比较品2的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小到50%左右,可见对电阻值的高精度化是有效的。
此外,表6分别示出了试样15的电极抗拉强度、超负载特性,可见比试样11和比较品优良。
实施例7
由包含下列工序的制造方法可得到本发明实施例7的电阻布线板:利用刮刀法对与实施例2相同组成的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上开孔的的第2工序,在用第2工序得到的生片的孔中充填Pd电极糊,并用Pd糊在生片上形成电极图案,使之根据需要充填在孔中的Pd电极糊接触的第3工序,在用第3工序得到的生片上的没有印刷电极图案的面上由成形模形成深度为40μm的阶差的第4工序,用能得到致密烧结基片的温度对用第4工序得到的成形体进行烧结的第5工序,对用第5工序得到的烧结体上的阶差间充填氧化钌系列电阻糊、玻璃糊后,用650℃进行烧结的第6工序。
如图6和图7所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样16、17),在没有形成电阻体3的面上通过穿孔或者通孔形成电极1。电极1和电阻体3的接触面积均匀,而且电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
此外,因与图6所示的相比,图7所示的电极1露出面积增加,所以能够可靠地连接。
比较试样16、17和比较品2的最大厚度和测定50个电阻体的电阻值时的偏差,并列在表7中。
                    表7
最大厚度(μm) 电阻值偏差(%)
试样16 196 ±4.5
试样17 198 ±4.5
比较品2 230 ±12
相对于试样16、17的最大厚度196、198μm,比较品2的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小到38%左右,可见对电阻值的高精度化是有效的。
实施例8
由包含下列工序的制造方法可得到本发明实施例8的电阻布线板:利用刮刀法对与实施例2相同组成的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用Pd糊并用网印法形成电极图案的第2工序,用第2工序得到的生片上的电极图案间由成形模形成40μm深的阶差的第3工序,用能得到致密烧结基片的温度对用第3工序得到的成形体进行烧结的第4工序,在用第4工序得到的烧结体上的阶差间充填氧化钌系列电阻糊的第5工序,研磨用第5工序得到的基板表面的第6工序,用650℃烧结用第6工序得到的基片的第7工序,将用第7工序得到的烧结件充填玻璃糊并用650℃进行烧结的第8工序。
如图1所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样18),并构成电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
比较试样18和比较品2的最大厚度和测定50个电阻体的电阻值时的偏差,并列在表8中。
                  表8
最大厚度(μm) 电阻值偏差(%)
试样18 198 ±4.8
比较品2 230 ±12
相对于试样18的最大厚度198μm,比较品2的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小到40%左右,可见对电阻值的高精度化是有效的。
此外,如前所述,生片和电极糊的烧结温度在用于使基片充分致密的下限的1100℃以上,而且在以Pd的熔点作为界限的1500℃以下为佳。因为在TiO2、MnO和SiO2不到1.5wt%的场合,即使电极材料能烧结的上限温度是1500℃也不能得到致密的绝缘基片,而且当TiO2、MnO多于2.5wt%,SiO2多于4.5wt%时,绝缘材料的热传导率降低并且超负载特性劣化,所以添加1.5~2.5wt%的TiO2、1.5~2.5wt%的MnO、1.5~4.5wt%的SiO2为佳。电极糊也可以对应于基片烧结温度在Pd上添加Ag,直到40wt%为止。也就是说,当在电极糊上添加40wt%以上Ag时,在作为基片的烧结温度的下限的1100℃熔融,一部分电极之间相互接触,所以添加到40wt%为止为佳,而且电极糊在基片烧结温度的1100℃到1500℃形成电极,即使不添加Ag也可。
利用微组分分析,确认在氧化铝质基片和电极的边界上存在包含比氧化铝质基片的内部更多的Mn的反应相,可知氧化铝质基片和电极可靠地接合。
如前所述,为了从外部确保电气绝缘性,在氧化钌那样的电阻材料上形成作为保护层的玻璃层以构成电阻体,但是也可以用树脂层代替玻璃层。此外,形成电阻体的阶差的深度随着加深而成形体歪斜,因而以生片的厚度的一半以下为佳,考虑到模具的脱模性等,即使在阶差中有倾斜也不脱离本发明的本质。
此外,如前所述,虽然在绝缘基片上只配置1个电阻体,但是如网络电阻、多片状电阻等那样在绝缘基片上配置多个电阻体,或者利用导电体构成电路的场合,也能借助于设置多个阶差在成形模上实施,不会丧失本发明的有效性。
此外,如前所述,用MnO2、Mn2O3代替MnO也能得到同样的结果。
此外,在实施例1到实施例8中,即使在使用表1所示成分的原料粉的场合也能得到同样的效果。
实施例9
由包含下列工序的制造方法可得到本发明实施例9的电阻布线板:利用刮刀法对由铝粉和表9所示的添加物以及丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用在Pd中混合1wt%的Pt后的导电糊对电极进行网印法印刷的第2工序,用能得到致密烧结基片的温度对用第2工序得到的生片进行烧结的第3工序,在用第3工序得到的烧结体上的电极间在印刷作为电阻材料的氧化钌系列电阻糊后,印刷电阻保护膜用的玻璃糊并用650℃进行烧结的第4工序。
用至少包含Pt的Pd-Pt系列或者Pt电极,由1.5~2.5wt%的TiO2粉、1.5~2.5wt%的MnO2粉、0.5~4.0wt%的Si粉和氧化铝粉形成的氧化铝质基片,和用玻璃覆盖的氧化钌系列的电阻体,构成这样得到的本发明品(试样19~28)。
作为比较,用与试样25相当的量的SiO2粉代替Si粉,经过同样的过程得到比较品3。
作为比较,用玻璃氧化铝的生片和Ag糊以及氧化钌系列的电阻糊、玻璃糊,经过与本发明品同样地工序得到比较品4。
为了评价它们的超负载特性,以1秒接通(ON)、10秒断开(OFF)作为1周期,向电阻提供1/16W的功率,求得1万周期后的电阻值的变化率。此外,用焊锡将铜制的金属柱焊接在电极上,并用测量仪表测定将其横压时的强度,比较其结果,列在表9中。
                                            表9
绝缘基片的添加物(wt%) 断线过载试验电阻值变化率(%) 电极横压强度(kgf)
TiO2   MnO   SiO2
试样19 1.5   1.5   1.5 -2.1 1.2
试样20 2.5   1.5   0.5 -2.6 1.2
试样21 1.5   2.5   0.5 -3.5 1.3
试样22 2.5   2.5   0.5 -2.5 1.5
试样23 2.0   1.5   1.5 -3.0 1.8
试样24 2.0   2.5   1.5 -3.5 2.0
试样25 1.5   1.5   4.0 -4.1 2.8
试样26 2.5   1.5   4.0 -5.0 2.6
试样27 1.5   1.5   4.0 -5.4 2.5
试样28 2.5   2.5   4.0 -6.0 2.5
比较品3 使用SiO2粉末(相当于试样25的成分) -2.4 0.9
比较品4 玻璃氧化铝  72 1.5
与比较品3进行比较,可见本发明品电极横压强度优良。
与比较品4进行比较,可见本发明品超负载特性优良。
此外,生片和电极糊的烧结温度在使基片充分致密的下限的1100℃以上,而且在以Pd的熔点作为界限的1500℃以下为佳。
实施例10
经历下列工序可得到本发明实施例10的电阻布线板:基于利用刮刀法对由用93∶1.5∶1.5∶4.0的重量比混合铝:TiO2∶MnO2∶Si后的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用含有1wt%的Pt的Pd糊对电极进行网印法印刷的第2工序,在用第2工序得到的生片上的电极图案间,由成形模形成40μm深的阶差的第3工序,用能得到致密烧结基片的温度对用第3工序得到的成形体进行烧结的第4工序,对用第4工序得到的烧结体上的阶差间充填氧化钌系列电阻糊、玻璃糊后,用650℃进行烧结的第5工序。
如图1所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样29),并构成电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
作为比较,添加与试样29相当的量的SiO2粉代替添加Si粉,经过同样的过程得到比较品5。
比较试样29和比较品4、5的最大厚度和测定50个电阻体的电阻值时的偏差和横压强度,并列在表10中。
                      表10
最大厚度(μm) 电阻值偏差(%)   电极横压强度(kgf)
  试样29 200 ±7   2.6
  比较品4 230 ±13   1.5
  比较品5 200 ±8   1.1
试样29与比较品5相比,可见电极横压强度优良。
此外,相对于试样29的最大厚度为200μm,比较品4的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减少到50%左右,可见对电阻值的高精度化是有效的。
实施例11
经历下列工序可得到本发明实施例11的电阻布线板:利用刮刀法对用与实施例10相同组成的的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用Pd糊对电极进行网印法印刷的第2工序,由成形模形成40μm深的阶差,使用第2工序得到的生片上的电极图案和阶差底面重叠的第3工序,用能得到致密烧结基片的温度对用第3工序得到的成形体进行烧结的第4工序,对用第4工序得到的烧结体上的阶差间充填氧化钌系列电阻糊、玻璃糊后,用650℃进行烧结的第5工序。
如图2所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样30),并构成电极1的一部分不仅与图1所示的电阻体3的侧面,而且也与电阻体3的底面连接,并且电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
作为比较,添加与试样29相当的量的SiO2粉代替添加Si粉,经过同样的过程得到比较品6。
比较试样30和比较品4、6的最大厚度和测定50个电阻体的电阻值时的偏差和横压强度,并列在表11中。
                       表11
最大厚度(μm) 电阻值偏差(%)     电极横压强度(kgf)
  试样30 196 ±5.2     2.4
  比较品4 230 ±13     1.5
  比较品6 202 ±9     1.2
本发明与比较品6相比,可见电极横压强度优良。
此外,相对于试样30的最大厚度196μm,比较品4的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小到30%左右,可见对电阻值的高精度化是有效的。
实施例12
经历下列工序可得到本发明实施例12的电阻布线板:利用刮刀法对与实施例10相同组成的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上开孔的的第2工序,在用第2工序得到的生片的孔中充填Pd电极糊,并用Pd糊在生片上形成电极图案,使之根据需要与充填在孔中的Pd电极糊接触的第3工序,在用第3工序得到的生片上的没有印刷电极图案的面上由成形模形成深度为40μm的阶差的第4工序,用能得到致密烧结基片的温度对用第4工序得到的成形体进行烧结的第5工序,对用第5工序得到的烧结体上的阶差间充填氧化钌系列电阻糊、玻璃糊后,用650℃进行烧结的第6工序。
如图6和图7所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样31、32),并构成在没有形成电阻体3的面上通过穿孔或者通孔形成电极1。电极1和电阻体3的接触面积均匀,而且电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
作为比较,添加与试样30相当的量的SiO2粉代替添加Si粉,经过同样的过程得到比较品7。
比较试样31、32和比较品4、7的最大厚度和测定50个电阻体的电阻值时的偏差和横压强度,并列在表12中。
                         表12
最大厚度(μm) 电阻值偏差(%)     电极横压强度(kgf)
  试样31 193 ±5.2     2.4
  试样32 202 ±5.4     2.3
  比较品4 230 ±13     1.5
  比较品7 200 ±8     1.2
本发明与比较品7相比,可见电极横压强度优良。
此外,相对于试样31、32的最大厚度193、202μm,比较品4的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小到40%左右,可见对电阻值的高精度化是有效的。
实施例13
经历下列工序可得到本发明实施例8的电阻布线板:利用刮刀法对与实施例10相同组成的原料粉和丁缩醛树脂、增塑剂、溶剂进行混合、分散得到的膏剂,形成生片的第1工序,在用第1工序得到的生片上,用Pd糊并用网印法形成电极图案的第2工序,用第2工序得到的生片上的电极图案间由成形模形成40μm深的阶差的第3工序,用能得到致密烧结基片的温度对用第3工序得到的成形体进行烧结的第4工序,对用第4工序得到的烧结体上的阶差充填氧化钌系列电阻糊的第5工序,研磨用第5工序得到的基片表面的第6工序,用650℃烧结用第6工序得到的基板的第7工序充填用第7工序得到的烧结玻璃糊并用650℃进行烧结的第8工序。
如图1所示,用电极1、绝缘基片2和电阻体3构成这样得到的本发明品(试样33),并且构成电极1和电阻体3的表面的高度等于或者低于绝缘基片2的表面的高度。
作为比较,添加与试样29相当的量的SiO2粉代替添加Si粉,经过同样的过程得到比较品8。
比较试样33和比较品4、8的最大厚度和测定50个电阻体的电阻值时的偏差和横压强度,并列在表13中。
                      表13
最大厚度(μm) 电阻值偏差(%)     电极横压强度(kgf)
  试样33 198 ±3.9     2.4
  比较品4 230 ±13     1.5
  比较品8 199 ±4.1     1.2
本发明与比较品8相比,可见电极横压强度优良。
此外,相对于试样33的最大厚度198μm,比较品4的最大厚度为230μm,可见采用本发明,则在减低电阻布线板高度上是有效的。此外,电阻值的偏差减小到30%左右,可见对电阻值的高精度化是有效的。
此外,如前所述,生片和电极糊的烧结温度在用于使基片充分致密的下限的1100℃以上,而且在以Pd的熔点作为界限的1500℃以下为佳。此外,因在TiO2、MnO和SiO2不到1.5wt%的场合,即使电极材料能烧结的上限温度是1500℃也不能得到致密的绝缘基片,而且当TiO2、MnO多于2.5wt%,SiO2多于4.0wt%时,绝缘材料的热传导率降低并且超负载特性劣化,所以添加1.5~2.5wt%的TiO2、1.5~2.5wt%的MnO、1.5~4.0wt%的SiO2为佳。此外,电极糊也以对应于基片烧结温度添加1%以上Pt为佳。也就是说,为了确保电极粘接强度高温时可靠性并改善焊锡抗蚀性,电极糊添加1%以上Pt为佳,此外,在电极粘接强度不是必要的场合,也可以不添加Pt。
利用微组分分析,确认在氧化铝质基片和电极的边界上存在包含比氧化铝质基片的内部更多的Mn的反应相,可知氧化铝质基片和电极可靠地接合。
如前所述,为了从外部确保电气绝缘性,在氧化钌那样的电阻材料上形成作为保护层的玻璃层以构成电阻体,但是也可以用树脂层代替玻璃层。此外,考虑到模具的脱模性等,即使形成电阻体的阶差有倾斜也不脱离本发明的本质。
工业上的实用性
如前所述,采用本发明,则有得到电极粘接强度优良,能减低高度且电阻值精度高、超负载特性优良的电阻布线板的效果。

Claims (12)

1.一种电阻布线板,其特征在于,包括
绝缘基片,所述绝缘基片具有基片上表面、基片下表面和通过在所述基片上表面中的开口设置在绝缘基片上的凹部,所述凹部具有中央和两端,
设置在凹部内的电阻材料,所述电阻材料具有两端和电阻体上表面,
设置在所述电阻体的上表面上的保护膜,所述保护膜具有保护膜上表面,和
2个电气连接所述电阻材料的两端之一的电极,每个电极具有电极上表面,
其中,每个电极的上表面和所述保护膜上表面的高度等于或者低于所述基片上表面的高度。
2.如权利要求1所述的电阻布线板,其特征在于,
所述电极接触所述电阻材料的侧面和底面。
3.如权利要求1所述的电阻布线板,其特征在于,
使凹部中凹地弯曲,使得在中央部的凹部比在两端部深。
4.如权利要求1所述的电阻布线板,其特征在于,
所述凹部在两端部附近具有加深的部分,把每个电极的一部分做成在一个所述加深的部分中。
5.如权利要求1所述的电阻布线板,其特征在于,还包括
在所述电极和所述绝缘基片之间的边界面,在所述绝缘基片上所述边界面具有多个凹凸。
6.如权利要求1所述的电阻布线板,其特征在于,
通过辅助孔或者通孔,将所述电极设置在基片下表面上。
7.如权利要求1所述的电阻布线板,其特征在于,
所述电极是包含60wt%以上Pd的Pd-Ag电极,
所述绝缘基片是包含1.5~2.5wt%的TiO2、1.5~2.5wt%的MnO和1.5~4.5wt%的SiO2的氧化铝基片,
所述电阻布线板在所述氧化铝基片和所述电极的边界上还包括反应相,所述反应相具有一提高的Mn浓度,该浓度大于所述氧化铝基片剩余部分中Mn的体浓度。
8.如权利要求1所述的电阻布线板,其特征在于,
所述电极是包含不小于1wt%的Pt的Pd-Pt电极,
所述绝缘基片是具有1.5~2.5wt%的TiO2、1.5~2.5wt%的MnO2、0.5~4.0wt%的Si的氧化铝基片,
所述电阻布线板在所述氧化铝基片和所述电极的边界上还包括反应相,所述反应相具有一提高的Mn浓度,该浓度大于所述氧化铝基片剩余部分中Mn的体浓度。
9.一种电阻布线板的制造方法,其特征在于,包括下述工序:
(a)形成生片;
(b)在所述的生片上形成电极图案;
(c)在所述的的生片上的所述电极图案间由成形模形成凹部;
(d)对在形成所述凹部的所述工序中形成的所述基片进行烧结;
(e)对在所述经烧结的基片上的所述凹部充填电阻材料以形成电阻体;和
(f)在电阻体的上面上形成保护膜。
10.如权利要求9所述的电阻布线板的制造方法,其特征在于,
所述制造方法的步骤按照所述工序(a)、工序(b)、工序(c)、工序(d)、工序(e)、工序(f)的顺序进行。
11.如权利要求10所述的电阻布线板的制造方法,其特征在于,
所述生片包含1.5~2.5wt%的TiO2、1.5~2.5wt%的MnO和1.5~4.5wt%的SiO2
用包含60wt%以上Pd的Pd-Ag电极糊形成所述电极图案,
在1100~1500℃温度下烧结所述Pd-Ag电极糊。
12.如权利要求10所述的电阻布线板的制造方法,其特征在于,
所述生片包含1.5~2.5wt%的TiO2、1.5~2.5wt%的MnO、0.5~4.0wt%的Si,
用包含1wt%以上Pt的Pd-Pt电极糊,形成所述电极图案,
在1100~1500℃温度下烧结所述Pd-Pt电极糊。
CN98800845A 1997-06-16 1998-06-12 电阻布线板及其制造方法 Expired - Fee Related CN1128452C (zh)

Applications Claiming Priority (9)

Application Number Priority Date Filing Date Title
JP158372/97 1997-06-16
JP15837297 1997-06-16
JP158372/1997 1997-06-16
JP13163798 1998-05-14
JP131637/98 1998-05-14
JP131637/1998 1998-05-14
JP137986/98 1998-05-20
JP13798698 1998-05-20
JP137986/1998 1998-05-20

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CNB021475199A Division CN1279552C (zh) 1997-06-16 1998-06-12 电阻布线板及其制造方法

Publications (2)

Publication Number Publication Date
CN1229515A CN1229515A (zh) 1999-09-22
CN1128452C true CN1128452C (zh) 2003-11-19

Family

ID=27316338

Family Applications (2)

Application Number Title Priority Date Filing Date
CN98800845A Expired - Fee Related CN1128452C (zh) 1997-06-16 1998-06-12 电阻布线板及其制造方法
CNB021475199A Expired - Fee Related CN1279552C (zh) 1997-06-16 1998-06-12 电阻布线板及其制造方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CNB021475199A Expired - Fee Related CN1279552C (zh) 1997-06-16 1998-06-12 电阻布线板及其制造方法

Country Status (5)

Country Link
US (1) US6166620A (zh)
EP (1) EP0923085A4 (zh)
JP (1) JP3532926B2 (zh)
CN (2) CN1128452C (zh)
WO (1) WO1998058390A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103632778A (zh) * 2012-08-24 2014-03-12 旺诠股份有限公司 芯片式排列电阻器及其制造方法
CN109640520A (zh) * 2018-12-10 2019-04-16 江门崇达电路技术有限公司 一种埋阻电路板的制作方法

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6171921B1 (en) * 1998-06-05 2001-01-09 Motorola, Inc. Method for forming a thick-film resistor and thick-film resistor formed thereby
US6329065B1 (en) * 1998-08-31 2001-12-11 Kyocera Corporation Wire board and method of producing the same
DE10302800A1 (de) 2003-01-24 2004-08-12 Epcos Ag Verfahren zur Herstellung eines Bauelements
JP5179064B2 (ja) * 2007-01-30 2013-04-10 太陽社電気株式会社 チップ抵抗器の製造方法及びチップ抵抗器
JP4889525B2 (ja) * 2007-03-02 2012-03-07 ローム株式会社 チップ抵抗器、およびその製造方法
CN101811209A (zh) * 2010-04-14 2010-08-25 宁波江丰电子材料有限公司 靶材组件的制作方法
US8164499B1 (en) * 2010-06-11 2012-04-24 Lattice Semiconductor Corporation Shared-array multiple-output digital-to-analog converter
JP6087279B2 (ja) 2011-05-17 2017-03-01 ローム株式会社 チップ抵抗器の製造方法
JP5660216B2 (ja) * 2011-07-15 2015-01-28 株式会社村田製作所 薄膜デバイスおよび薄膜デバイスの製造方法
JP2013058783A (ja) * 2012-11-14 2013-03-28 Taiyosha Electric Co Ltd チップ抵抗器
JP6227877B2 (ja) * 2013-02-26 2017-11-08 ローム株式会社 チップ抵抗器、およびチップ抵抗器の製造方法
US9633768B2 (en) * 2013-06-13 2017-04-25 Rohm Co., Ltd. Chip resistor and mounting structure thereof
CN103971868A (zh) * 2014-05-29 2014-08-06 昆山福烨电子有限公司 一种新型薄膜电阻
US20160027562A1 (en) * 2014-07-24 2016-01-28 Qualcomm Incorporated Precision resistor tuning and testing by inkjet technology
CN107251168B (zh) * 2015-03-04 2019-05-17 株式会社村田制作所 基板嵌入用ntc热敏电阻及其制造方法
US10290403B2 (en) * 2016-12-15 2019-05-14 National Cheng Kung University Methods of fabricating chip resistors using aluminum terminal electrodes
EP3451352B1 (en) * 2017-08-28 2020-05-27 Hochschule Für Angewandte Wissenschaften München High-precision additive formation of electrical resistors
GB201719994D0 (en) * 2017-11-30 2018-01-17 Pilkington Group Ltd Conductive pattern sheet, glazing having the same, vehicle having the glazing, method of manufacturing the sheet and method of manufacturing the glazing
US20220367089A1 (en) * 2019-11-25 2022-11-17 Panasonic Intellectual Property Management Co., Ltd. Chip resistor
JP2021044585A (ja) * 2020-12-10 2021-03-18 ローム株式会社 チップ抵抗器
CN114050014B (zh) * 2021-11-11 2022-06-21 衢州顺络电路板有限公司 多边形截面的pcb板载电阻及其成型工艺

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2475379A (en) * 1946-12-18 1949-07-05 Corning Glass Works Electric heating device
US3434877A (en) * 1965-07-16 1969-03-25 Rca Corp Metallic connection and the method of making same
US4016525A (en) * 1974-11-29 1977-04-05 Sprague Electric Company Glass containing resistor having a sub-micron metal film termination
US4015230A (en) * 1975-02-03 1977-03-29 Matsushita Electric Industrial Co., Ltd. Humidity sensitive ceramic resistor
JPS61288401A (ja) * 1985-06-14 1986-12-18 株式会社村田製作所 薄膜抵抗体
JPS61286263A (ja) * 1985-06-14 1986-12-16 日本特殊陶業株式会社 低温焼結磁器組成物
US4792781A (en) * 1986-02-21 1988-12-20 Tdk Corporation Chip-type resistor
JP2669826B2 (ja) * 1987-07-17 1997-10-29 日本ペイント株式会社 着色表示装置の製造方法
JPS6442359A (en) * 1987-08-11 1989-02-14 Narumi China Corp Black alumina ceramic composition
US4949065A (en) * 1987-09-21 1990-08-14 Matsushita Electric Industrial Co., Ltd. Resistor composition, resistor produced therefrom, and method of producing resistor
JPH02260503A (ja) * 1989-03-31 1990-10-23 Seiko Epson Corp 湿度センサ
KR970006424B1 (ko) * 1990-02-22 1997-04-28 가부시키가이샤 무라타세이사큐쇼 정특성더미스터와 그 제조방법
JPH04209502A (ja) * 1990-12-05 1992-07-30 Matsushita Electric Ind Co Ltd 抵抗体の製造方法
JPH0529176A (ja) * 1991-07-19 1993-02-05 Rohm Co Ltd 電子部品の端子電極
JP3108492B2 (ja) * 1991-12-19 2000-11-13 ティーディーケイ株式会社 抵抗体チップ
JP3255985B2 (ja) * 1992-08-11 2002-02-12 コーア株式会社 厚膜正特性サーミスタ組成物、その製造方法および厚膜正特性サーミスタ
JPH06326246A (ja) * 1993-05-13 1994-11-25 Mitsubishi Electric Corp 厚膜回路基板及びその製造方法
JPH07106729A (ja) * 1993-09-30 1995-04-21 Murata Mfg Co Ltd 厚膜回路部品の製造方法
JPH07283006A (ja) * 1994-04-13 1995-10-27 Alps Electric Co Ltd 電気素子基板及びその製造方法
JPH07335402A (ja) * 1994-06-06 1995-12-22 Sumitomo Metal Mining Co Ltd チップ抵抗器上面電極形成用ペースト
US5955938A (en) * 1995-03-09 1999-09-21 Sumitomo Metal (Smi) Electronics Devices, Inc. RuO2 resistor paste, substrate and overcoat system
JPH10189318A (ja) * 1996-12-27 1998-07-21 Hokuriku Electric Ind Co Ltd ネットワーク抵抗器の製造方法
JPH11195505A (ja) * 1997-12-26 1999-07-21 E I Du Pont De Nemours & Co 厚膜抵抗体及びその製造方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103632778A (zh) * 2012-08-24 2014-03-12 旺诠股份有限公司 芯片式排列电阻器及其制造方法
CN105810376A (zh) * 2012-08-24 2016-07-27 旺诠股份有限公司 芯片式排列电阻器的制造方法
CN103632778B (zh) * 2012-08-24 2016-12-21 旺诠股份有限公司 芯片式排列电阻器
CN109640520A (zh) * 2018-12-10 2019-04-16 江门崇达电路技术有限公司 一种埋阻电路板的制作方法
CN109640520B (zh) * 2018-12-10 2021-07-23 江门崇达电路技术有限公司 一种埋阻电路板的制作方法

Also Published As

Publication number Publication date
CN1229515A (zh) 1999-09-22
WO1998058390A1 (fr) 1998-12-23
CN1480961A (zh) 2004-03-10
US6166620A (en) 2000-12-26
JP3532926B2 (ja) 2004-05-31
CN1279552C (zh) 2006-10-11
EP0923085A1 (en) 1999-06-16
EP0923085A4 (en) 2005-12-28

Similar Documents

Publication Publication Date Title
CN1128452C (zh) 电阻布线板及其制造方法
CN1172871C (zh) 玻璃-陶瓷组合物,陶瓷电子部件和制造多层陶瓷电子部件的方法
CN1214545A (zh) 半导体封装及其制造方法
CN1305807C (zh) 包含通过烧结原料形成的烧结体的制品及其制备方法
CN1127095C (zh) 电阻器及其制造方法
CN1913044A (zh) 用于ltcc电路和器件的厚膜导电组合物
CN101065842A (zh) 电子元器件及其制造方法
CN1906758A (zh) 复合陶瓷基板
CN1523681A (zh) 半导体发光装置及其制造方法和电子图像拾取装置
EP1890340A1 (en) Porcelain enameled substrate for light-emitting device mounting, method for producing same, light-emitting device module, illuminating device, display and traffic signal device
CN1076857C (zh) 固体电解电容器及其制造方法
CN1477704A (zh) 弹性导电树脂及电子装置
CN1661740A (zh) 通路导体用导电性糊和用其的陶瓷配线板及其制造方法
CN1716578A (zh) 半导体装置及其制造方法
CN1747087A (zh) 陶瓷电子部件及其制造方法
CN1898813A (zh) 厚膜电极和多层陶瓷电子器件
CN1393968A (zh) 火花塞
CN1969016A (zh) 高介电性弹性体组合物及电介体天线
CN1203495C (zh) 片状正温度系数热敏电阻
CN1137159A (zh) 薄膜电容及其制造方法和混合电路基板及其装配方法
CN1175480C (zh) 半导体装置及其制造方法
CN1198495C (zh) 多层陶瓷基板的制造方法
CN1637959A (zh) 静电防护部件的制造方法
CN1630919A (zh) 具有低电阻值的芯片电阻器及其制造方法
CN101040356A (zh) 固体电解电容器及其制造方法、使用该固体电解电容器的数字信号处理基板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20031119