CN110610983A - 抗辐照器件及制备方法 - Google Patents

抗辐照器件及制备方法 Download PDF

Info

Publication number
CN110610983A
CN110610983A CN201910840776.7A CN201910840776A CN110610983A CN 110610983 A CN110610983 A CN 110610983A CN 201910840776 A CN201910840776 A CN 201910840776A CN 110610983 A CN110610983 A CN 110610983A
Authority
CN
China
Prior art keywords
oxide layer
radiation
layer
positive charge
thickness
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910840776.7A
Other languages
English (en)
Inventor
翟亚红
李珍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN201910840776.7A priority Critical patent/CN110610983A/zh
Publication of CN110610983A publication Critical patent/CN110610983A/zh
Priority to CN202010241064.6A priority patent/CN111384154A/zh
Priority to CN202010240885.8A priority patent/CN111627980A/zh
Priority to CN202010240884.3A priority patent/CN111293167A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

抗辐照器件及制备方法,涉及电子器件技术。本发明的抗辐照器件包括辐照敏感氧化层及硅衬底,其特征在于,所述硅衬底和辐照敏感氧化层之间设置有超薄氧化层和正电荷抑制层,且按照硅衬底、超薄氧化层、正电荷抑制层、辐照敏感氧化层的顺序重叠设置。本发明通过削弱二氧化硅与硅界面处捕获的正电荷的电场,从而降低二氧化硅的表面态Dit,达到抗电离辐照的效果。

Description

抗辐照器件及制备方法
技术领域
本发明涉及电子器件技术。
背景技术
空间带电辐射粒子主要包括重离子、电子、质子及X射线等。这些带电粒子与晶体管器件发生相互作用,产生电离辐射效应、单粒子效应和位移辐射效应等。对于采用SiO2作为绝缘材料和钝化层的晶体管器件,在不同类型辐射粒子的作用下,会在氧化物层中产生大量电子—空穴对,因在氧化物中电子的迁移率远高于空穴。在电场的作用下,电子以很快的速度向电极终端漂移,而迁移率较低的正电荷被氧化物陷阱所捕获,形成正氧化物电荷。另外,空穴在二氧化硅层迁移过程中,会与含氢缺陷发生反应,释放氢离子。氢离子会逐渐输运到Si/SiO2界面,与Si-H键发生反应,H++Si-H→Si悬挂键+H2↑,进而造成界面态缺陷。氧化物俘获正电荷和界面态均会改变载流子的复合速率,对于双极型晶体管,氧化物俘获正电荷和界面态会增加双极晶体管基区的空间电荷区复合速率,导致基极电流增加,双极晶体管电流增益降低;而对于NMOS场效应晶体管,电离辐射导致的氧化物俘获正电荷和界面态会使其开启电压降低,使晶体管器件的性能发生退化。
发明内容
本发明所要解决的技术问题是,提供一种抗辐照器件及制备方法,能够在空间辐照下保持良好的器件性能。
本发明解决所述技术问题采用的技术方案是,抗辐照器件,包括辐照敏感氧化层及硅衬底,其特征在于,所述硅衬底和辐照敏感氧化层之间设置有超薄氧化层和正电荷抑制层,且按照硅衬底、超薄氧化层、正电荷抑制层、辐照敏感氧化层的顺序重叠设置。
所述正电荷抑制层材料为Al2O3,厚度为超薄氧化层材料为SiO2,厚度为2~20nm。氧化层材料为SiO2,厚度为15~50nm。
本发明还提供一种抗辐照器件的制备方法,包括辐照敏感氧化层部分的制备工艺,其特征在于,所述辐照敏感氧化层部分的制备工艺包括下述步骤:
1)清洗衬底硅片,并在硅衬底上生长超薄氧化层,所述超薄氧化层材料为SiO2,厚度为2~20nm;
2)在超薄氧化层上生长正电荷抑制层,所述正电荷抑制层材料为Al2O3,厚度为
3)在正电荷抑制层上生长氧化层,所述氧化层材料为SiO2,厚度为15~50nm;
4)在纯Ar气氛中快速退火,使Al形成受主态。
进一步的,所述步骤4)为:在纯Ar气氛中900摄氏度快速退火30s,使Al形成受主态,然后在纯H2气氛中400摄氏度退火1小时,形成H钝化层。
本发明的有益效果是,通过削弱二氧化硅与硅界面处捕获的正电荷的电场,从而降低二氧化硅的表面态Dit,达到抗电离辐照的效果。
附图说明
图1是本发明的抗辐射原理示意图。其中,(a)为铝(Al)键未被电子占据的受主态示意图;(b)为铝(Al)键被电子占据的受主态示意图,其中圆形阴影为Al受主电场示意图。
图2是本发明的制备流程中的生长超薄氧化层的示意图。
图3是本发明的制备流程中的生长正电荷抑制层的示意图。
图4是本发明的制备流程中的生长氧化层的示意图。
具体实施方式
附图中示出了根据本发明实施例的各种结构示意图。这些图并非是按比例绘制的,其中为了清楚表达的目的,放大了某些细节,并且可能省略了某些细节。图中所示出的各种区域、层的形状以及它们之间的相对大小、位置关系仅是示例性的,实际中可能由于制造公差或技术限制而有所偏差,并且本领域技术人员根据实际所需可以另外设计具有不同形状、大小、相对位置的区域/层。
图1(a)-1(b)示出了根据本发明的一种抗辐射加固的氧化层结构原理示意图,其中,(a)为铝(Al)键未被电子占据的受主态示意图;(b)为铝(Al)键被电子占据的受主态示意图,其中圆形阴影为Al受主电场。具体地为,位于非常薄的SiO2表面的单层Al-O键会引入受主态(Al-induced acceptor states),捕获电子,从而在界面处产生负的固定电荷,Al-O键倾向于作为受主接受电子,在二氧化硅表面的Al键接受电子后产生电场,削弱二氧化硅与硅界面处捕获的正电荷的电场,从而降低二氧化硅的表面态Dit,达到了抗电离辐照的效果。
图2~4以截面图的形式示出了本发明的辐照敏感氧化层部分的制备工艺,包括下述步骤:
(1)参见图2,采用RCA清洗硅片101后,在HF清洗液中快速漂洗一下,去离子水冲洗,甩干,快速热氧化方法生长超薄氧化层102,材料为SiO2(厚度2~20nm);
(2)参见图3,在超薄氧化层上生长正电荷抑制层103,材料为Al2O3,具体地,可以采用ALD的方法生长(1~10周期)的Al2O3(厚度),或采用溅射的方法溅射一层Al(厚度)自然氧化;
(3)参见图4,在正电荷抑制层103上生长氧化层104,材料为SiO2,具体地采用PECVD方法生长SiO2(厚度15~50nm)。然后在纯Ar气氛中900摄氏度快速退火30s,使Al形成受主态。在纯H2气氛中400摄氏度退火1小时,形成H钝化层。最终形成的结构为抗辐照氧化层结构115。

Claims (5)

1.抗辐照器件,包括辐照敏感氧化层及硅衬底,其特征在于,所述硅衬底和辐照敏感氧化层之间设置有超薄氧化层和正电荷抑制层,且按照硅衬底、超薄氧化层、正电荷抑制层、辐照敏感氧化层的顺序重叠设置。
2.如权利要求1所述的抗辐照器件,其特征在于,所述正电荷抑制层材料为Al2O3,厚度为超薄氧化层材料为SiO2,厚度为2~20nm。
3.如权利要求1所述的抗辐照器件,其特征在于,氧化层材料为SiO2,厚度为15~50nm。
4.抗辐照器件的制备方法,包括辐照敏感氧化层部分的制备工艺,其特征在于,所述辐照敏感氧化层部分的制备工艺包括下述步骤:
1)清洗衬底硅片,并在硅衬底上生长超薄氧化层,所述超薄氧化层材料为SiO2,厚度为2~20nm;
2)在超薄氧化层上生长正电荷抑制层,所述正电荷抑制层材料为Al2O3,厚度为
3)在正电荷抑制层上生长氧化层,所述氧化层材料为SiO2,厚度为15~50nm;
4)在纯Ar气氛中快速退火,使Al形成受主态。
5.如权利要求4所述的抗辐照器件的制备方法,其特征在于,所述步骤4)为:在纯Ar气氛中900℃快速退火30s,使Al形成受主态,然后在纯H2气氛中400摄氏度退火1小时,形成H钝化层。
CN201910840776.7A 2019-09-06 2019-09-06 抗辐照器件及制备方法 Pending CN110610983A (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201910840776.7A CN110610983A (zh) 2019-09-06 2019-09-06 抗辐照器件及制备方法
CN202010241064.6A CN111384154A (zh) 2019-09-06 2020-03-31 抗辐照双极器件
CN202010240885.8A CN111627980A (zh) 2019-09-06 2020-03-31 抗辐照双极器件的制备方法
CN202010240884.3A CN111293167A (zh) 2019-09-06 2020-03-31 抗辐照器件及制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910840776.7A CN110610983A (zh) 2019-09-06 2019-09-06 抗辐照器件及制备方法

Publications (1)

Publication Number Publication Date
CN110610983A true CN110610983A (zh) 2019-12-24

Family

ID=68892504

Family Applications (4)

Application Number Title Priority Date Filing Date
CN201910840776.7A Pending CN110610983A (zh) 2019-09-06 2019-09-06 抗辐照器件及制备方法
CN202010240884.3A Pending CN111293167A (zh) 2019-09-06 2020-03-31 抗辐照器件及制备方法
CN202010241064.6A Pending CN111384154A (zh) 2019-09-06 2020-03-31 抗辐照双极器件
CN202010240885.8A Pending CN111627980A (zh) 2019-09-06 2020-03-31 抗辐照双极器件的制备方法

Family Applications After (3)

Application Number Title Priority Date Filing Date
CN202010240884.3A Pending CN111293167A (zh) 2019-09-06 2020-03-31 抗辐照器件及制备方法
CN202010241064.6A Pending CN111384154A (zh) 2019-09-06 2020-03-31 抗辐照双极器件
CN202010240885.8A Pending CN111627980A (zh) 2019-09-06 2020-03-31 抗辐照双极器件的制备方法

Country Status (1)

Country Link
CN (4) CN110610983A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111384154A (zh) * 2019-09-06 2020-07-07 电子科技大学 抗辐照双极器件

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112599529A (zh) * 2020-12-10 2021-04-02 电子科技大学 一种铪基铁电抗重离子辐照的多层加固电容结构

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6621114B1 (en) * 2002-05-20 2003-09-16 Advanced Micro Devices, Inc. MOS transistors with high-k dielectric gate insulator for reducing remote scattering
US7029981B2 (en) * 2004-06-25 2006-04-18 Intersil Americas, Inc. Radiation hardened bipolar junction transistor
CN101950757A (zh) * 2010-07-13 2011-01-19 中国科学院上海微系统与信息技术研究所 基于soi衬底的高介电常数材料栅结构及其制备方法
JP5638413B2 (ja) * 2011-02-08 2014-12-10 東京エレクトロン株式会社 マスクパターンの形成方法
CN104646985A (zh) * 2013-11-25 2015-05-27 辽宁益盛达机电设备制造有限公司 背光机下料气缸带旋转电机机构
EP3422415B1 (en) * 2014-02-28 2023-08-02 LFoundry S.r.l. Semiconductor device comprising a laterally diffused mos transistor
CN104576398B (zh) * 2014-12-12 2018-04-10 北京时代民芯科技有限公司 一种具有抗辐照性能的vdmos器件制造方法
CN205752146U (zh) * 2016-07-04 2016-11-30 北京思众电子科技有限公司 半导体芯片的钝化膜结构及电路板
CN106653601B (zh) * 2016-11-14 2019-10-25 北京时代民芯科技有限公司 一种抗低剂量率辐照的双极器件制造方法
CN108039320A (zh) * 2017-11-13 2018-05-15 北京时代民芯科技有限公司 一种纳秒级抗辐照npn型双极晶体管制造方法
CN108417615A (zh) * 2018-02-13 2018-08-17 重庆中科渝芯电子有限公司 一种高压衬底pnp双极结型晶体管及其制造方法
CN110610983A (zh) * 2019-09-06 2019-12-24 电子科技大学 抗辐照器件及制备方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111384154A (zh) * 2019-09-06 2020-07-07 电子科技大学 抗辐照双极器件
CN111627980A (zh) * 2019-09-06 2020-09-04 电子科技大学 抗辐照双极器件的制备方法

Also Published As

Publication number Publication date
CN111293167A (zh) 2020-06-16
CN111627980A (zh) 2020-09-04
CN111384154A (zh) 2020-07-07

Similar Documents

Publication Publication Date Title
JP6321861B2 (ja) ワイドバンドギャップ半導体材料含有のエミッタ領域を有する太陽電池
CN105789047B (zh) 一种增强型AlGaN/GaN高电子迁移率晶体管的制备方法
JP5594336B2 (ja) 半導体装置およびその製造方法
CN102227000B (zh) 基于超级结的碳化硅mosfet器件及制备方法
WO2013056556A1 (zh) I层钒掺杂的pin型核电池及其制作方法
CN109285896B (zh) 一种太阳能电池及其制备方法
US20130048070A1 (en) Tunnel photovoltaic
CN111293167A (zh) 抗辐照器件及制备方法
TWI557930B (zh) 量子井結構太陽能電池及其製造方法
CN102376874B (zh) 基于二维电子气材料的半导体磁敏型传感器及其制作方法
CN103928309B (zh) N沟道碳化硅绝缘栅双极型晶体管的制备方法
JPS6224957B2 (zh)
JPS61252661A (ja) 光電変換装置
JP5681835B1 (ja) 炭化珪素半導体装置の製造方法
CN107180759A (zh) 一种增强型P型栅GaN HEMT器件的制作方法
US7193294B2 (en) Semiconductor substrate comprising a support substrate which comprises a gettering site
CN111029404A (zh) 基于鳍形栅结构的p-GaN/AlGaN/GaN增强型器件及其制作方法
CN115148819A (zh) 抗单粒子栅极损伤的功率mosfet栅极结构及制备方法
CN103280409A (zh) 一种结型场效应晶体管的制造方法
JP4609026B2 (ja) Soiウェーハの製造方法
CN104037240A (zh) SiC MOS电容及制造方法
CN110459340A (zh) 一种h-3碳化硅pn型同位素电池及其制造方法
CN219959011U (zh) 一种含透明电极的碳化硅探测器芯片
CN110729353B (zh) 一种碳化硅功率器件堆叠栅介质及制造方法
CN103928322A (zh) 穿通型碳化硅绝缘栅双极型晶体管的制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20191224