CN108206008A - 像素电路、驱动方法、电致发光显示面板及显示装置 - Google Patents

像素电路、驱动方法、电致发光显示面板及显示装置 Download PDF

Info

Publication number
CN108206008A
CN108206008A CN201810026813.6A CN201810026813A CN108206008A CN 108206008 A CN108206008 A CN 108206008A CN 201810026813 A CN201810026813 A CN 201810026813A CN 108206008 A CN108206008 A CN 108206008A
Authority
CN
China
Prior art keywords
switching transistor
signal line
pole
coupled
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810026813.6A
Other languages
English (en)
Other versions
CN108206008B (zh
Inventor
董甜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201810026813.6A priority Critical patent/CN108206008B/zh
Publication of CN108206008A publication Critical patent/CN108206008A/zh
Priority to PCT/CN2018/117758 priority patent/WO2019137105A1/zh
Priority to JP2019563824A priority patent/JP2021510207A/ja
Priority to US16/617,565 priority patent/US20200184893A1/en
Priority to EP18899135.0A priority patent/EP3739565A4/en
Application granted granted Critical
Publication of CN108206008B publication Critical patent/CN108206008B/zh
Priority to JP2023067448A priority patent/JP2023093602A/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/062Waveforms for resetting a plurality of scan lines at a time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明公开了一种像素电路、驱动方法、电致发光显示面板及显示装置,可以通过复位模块在复位阶段对驱动晶体管的第一极与第二极进行复位,之后通过数据写入模块将数据信号写入驱动晶体管的栅极,以及通过驱动晶体管生成驱动电流以驱动发光器件发光。这样可以在每次写入数据信号之前使驱动晶体管的第一极的电压设置为固定电压,以及使驱动晶体管的第二极的电压设置为固定电压,从而可以避免上一帧残留的电压对本帧发光造成影响,进而可以提高显示面板的发光均一性。

Description

像素电路、驱动方法、电致发光显示面板及显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路、驱动方法、电致发光显示面板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)是当今平板显示器研究领域的热点之一,与液晶显示器(Liquid Crystal Display,LCD)相比,OLED显示器具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。目前,在手机、平板电脑、数码相机等显示领域,OLED显示器已经开始取代传统的LCD显示器。与LCD利用稳定的电压控制亮度不同,OLED属于电流驱动,需要稳定的电流来控制其发光。一般通过设置像素电路以驱动OLED发光。目前,在像素电路驱动OLED发光时,驱动晶体管的第一极与第二极的电压会受上一帧显示时电压的影响,存在亮度不一致的问题。
发明内容
本发明实施例提供一种像素电路、驱动方法、电致发光显示面板及显示装置,用以解决亮度不一致的问题。
因此,本发明实施例提供了一种像素电路,包括:复位模块、数据写入模块、电容模块、驱动晶体管以及发光器件;
所述驱动晶体管的栅极与所述电容模块耦接,所述驱动晶体管的第一极与所述复位模块耦接,所述驱动晶体管的第二极分别与所述复位模块以及所述发光器件的第一电极耦接;
所述复位模块用于在复位阶段对所述驱动晶体管的第一极与第二极进行复位;
所述数据写入模块用于在数据写入阶段将数据信号提供给所述驱动晶体管的栅极;
所述电容模块用于存储所述驱动晶体管的栅极的电压;
所述驱动晶体管用于在发光阶段生成驱动电流以驱动所述发光器件发光。
可选地,在本发明实施例提供的上述像素电路中,所述复位模块还与所述驱动晶体管的栅极耦接,用于在所述复位阶段对所述驱动晶体管的栅极进行复位,以及用于在阈值补偿阶段对所述驱动晶体管的阈值电压进行补偿。
可选地,在本发明实施例提供的上述像素电路中,所述复位模块包括:第一开关晶体管、第二开关晶体管以及第三开关晶体管;
所述第一开关晶体管的栅极与第一扫描信号线耦接,所述第一开关晶体管的第一极与第一参考信号线耦接,所述第一开关晶体管的第二极与所述驱动晶体管的第二极耦接;
所述第二开关晶体管的栅极与第二扫描信号线耦接,所述第二开关晶体管的第一极与第二参考信号线耦接,所述第二开关晶体管的第二极与所述驱动晶体管的第一极耦接;
所述第三开关晶体管的栅极与第三扫描信号线耦接,所述第三开关晶体管的第一极与第三参考信号线耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接。
可选地,在本发明实施例提供的上述像素电路中,所述第一开关晶体管与所述第三开关晶体管的有源层的材料包括金属氧化物半导体材料;
所述第二开关晶体管的有源层的材料包括低温多晶硅材料。
可选地,在本发明实施例提供的上述像素电路中,所述第一扫描信号线的信号与所述第三扫描信号线的信号相同;和/或,
所述第一参考信号线的信号与所述第三参考信号线的信号相同。
可选地,在本发明实施例提供的上述像素电路中,所述电容模块包括:存储电容与分压电容:
所述存储电容耦接于所述驱动晶体管的栅极与第一极之间;
所述分压电容耦接于所述驱动晶体管的第一极与第二参考信号线之间。
可选地,在本发明实施例提供的上述像素电路中,所述数据写入模块包括第四开关晶体管;
所述第四开关晶体管的栅极与第四扫描信号线耦接,所述第四开关晶体管的第一极与数据信号线耦接用于接收所述数据信号,所述第四开关晶体管的第二极与所述驱动晶体管的栅极耦接。
可选地,在本发明实施例提供的上述像素电路中,所述第四开关晶体管的有源层的材料包括金属氧化物半导体材料。
可选地,在本发明实施例提供的上述像素电路中,所述像素电路还包括:发光控制模块;所述驱动晶体管的第二极与所述复位模块分别通过所述发光控制模块与所述发光器件的第一电极耦接;其中,所述发光控制模块用于控制所述驱动晶体管的第二极与所述发光器件的第一电极导通或断开。
可选地,在本发明实施例提供的上述像素电路中,所述发光控制模块包括:第五开关晶体管;
所述第五开关晶体管的栅极与发光控制信号线耦接,所述第五开关晶体管的第一极与所述驱动晶体管的第二极耦接,所述第五开关晶体管的第二极与所述发光器件的第一电极耦接。
可选地,在本发明实施例提供的上述像素电路中,所述第五开关晶体管的有源层的材料包括低温多晶硅材料。
可选地,在本发明实施例提供的上述像素电路中,所述发光控制信号线的信号与第二扫描信号线的信号相同。
可选地,在本发明实施例提供的上述像素电路中,所述驱动晶体管的有源层的材料包括低温多晶硅材料。
相应地,本发明实施例还提供了一种像素电路,包括:第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第五开关晶体管、驱动晶体管、存储电容、分压电容以及发光器件;
所述第一开关晶体管的栅极与第一扫描信号线耦接,所述第一开关晶体管的第一极与第一参考信号线耦接,所述第一开关晶体管的第二极与所述驱动晶体管的第二极耦接;
所述第二开关晶体管的栅极与第二扫描信号线耦接,所述第二开关晶体管的第一极与第二参考信号线耦接,所述第二开关晶体管的第二极与所述驱动晶体管的第一极耦接;
所述第三开关晶体管的栅极与第三扫描信号线耦接,所述第三开关晶体管的第一极与第三参考信号线耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第四开关晶体管的栅极与第四扫描信号线耦接,所述第四开关晶体管的第一极与数据信号线藕接,所述第四开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第五开关晶体管的栅极与发光控制信号线耦接,所述第五开关晶体管的第一极分别与所述驱动晶体管的第二极以及所述第一开关晶体管的第二极耦接,所述第五开关晶体管的第二极与所述发光器件的第一电极耦接;
所述存储电容耦接于所述驱动晶体管的栅极与第一极之间;
所述分压电容耦接于所述驱动晶体管的第一极与第二参考信号线之间。
可选地,在本发明实施例提供的上述像素电路中,所述第一开关晶体管、所述第三开关晶体管以及所述第四开关晶体管的有源层的材料包括金属氧化物半导体材料;
所述第二开关晶体管、所述第五开关晶体管以及所述驱动晶体管的有源层的材料包括低温多晶硅材料。
可选地,在本发明实施例提供的上述像素电路中,所述第一扫描信号线的信号与所述第三扫描信号线的信号相同;和/或,
所述第一参考信号线的信号与所述第三参考信号线的信号相同。
可选地,在本发明实施例提供的上述像素电路中,所述发光控制信号线的信号与所述第二扫描信号线的信号相同。
相应地,本发明实施例还提供了一种电致发光显示面板,包括:像素电路、数据信号线、第一扫描信号线、第二扫描信号线、第三扫描信号线、第四扫描信号线、发光控制信号线、第一参考电压线、第二参考电压线、第三参考电压线;
所述像素电路包括:第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第五开关晶体管、驱动晶体管、存储电容、分压电容以及发光器件;其中,
所述第一开关晶体管的栅极与向其施加当前对应信号的第一扫描信号线耦接,所述第一开关晶体管的第一极与所述第一参考信号线耦接,所述第一开关晶体管的第二极与所述驱动晶体管的第二极耦接;
所述第二开关晶体管的栅极与向其施加当前对应信号的第二扫描信号线耦接,所述第二开关晶体管的第一极与所述第二参考信号线耦接,所述第二开关晶体管的第二极与所述驱动晶体管的第一极耦接;
所述第三开关晶体管的栅极与向其施加当前对应信号的第三扫描信号线耦接,所述第三开关晶体管的第一极与所述第三参考信号线耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第四开关晶体管的栅极与向其施加当前对应信号的第四扫描信号线耦接,所述第四开关晶体管的第一极与向其施加当前对应信号的数据信号线耦接,所述第四开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第五开关晶体管的栅极与向其施加当前对应信号的发光控制信号线耦接,所述第五开关晶体管的第一极分别与所述驱动晶体管的第二极以及所述第一开关晶体管的第二极耦接,所述第五开关晶体管的第二极与所述发光器件的第一电极耦接;
所述存储电容耦接于所述驱动晶体管的栅极与第一极之间;
所述分压电容耦接于所述驱动晶体管的第一极与所述第二参考信号线之间。
可选地,在本发明实施例提供的上述电致发光显示面板中,与同一所述像素电路耦接的第一扫描信号线与第三扫描信号线的信号相同;和/或,
所述第一参考信号线的信号与所述第三参考信号线的信号相同。
可选地,在本发明实施例提供的上述电致发光显示面板中,与同一所述像素电路耦接的发光控制信号线与第二扫描信号线的信号相同。
相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述任一种电致发光显示面板。
相应地,本发明实施例还提供了一种本发明实施例提供的上述任一种像素电路的驱动方法,包括:
复位阶段,所述复位模块对所述驱动晶体管的第一极与第二极进行复位;
数据写入阶段,所述数据写入模块将所述数据信号提供给所述驱动晶体管的栅极;
发光阶段,所述电容模块存储所述驱动晶体管的栅极的电压,所述驱动晶体管生成驱动电流以驱动所述发光器件发光。
可选地,在本发明实施例提供的上述方法中,所述方法还包括:在所述复位阶段,所述复位模块对所述驱动晶体管的栅极进行复位;
在所述复位阶段之后,且在所述数据写入阶段之前,所述方法还包括:阈值补偿阶段,所述复位模块对所述驱动晶体管的阈值电压进行补偿。
可选地,在本发明实施例提供的上述方法中,在所述复位阶段,分别控制所述复位模块中的第一开关晶体管导通并将所述第一参考信号线的信号提供给所述驱动晶体管的第二极,第二开关晶体管导通并将所述第二参考信号线的信号提供给所述驱动晶体管的第一极,第三开关晶体管导通并将所述第三参考信号线的信号提供给所述驱动晶体管的栅极;
在所述阈值补偿阶段,分别控制所述复位模块中的第二开关晶体管截止,第一开关晶体管导通并将所述第一参考信号线的信号提供给所述驱动晶体管的第二极,第三开关晶体管导通并将所述第三参考信号线的信号提供给所述驱动晶体管的栅极;所述驱动晶体管导通进行阈值补偿。
可选地,在本发明实施例提供的上述方法中,所述方法还包括:在所述复位阶段与所述发光阶段,所述发光控制模块将所述驱动晶体管的第二极与所述发光器件的第一电极导通。
本发明有益效果如下:
本发明实施例提供的像素电路、驱动方法、电致发光显示面板及显示装置,可以通过复位模块在复位阶段对驱动晶体管的第一极与第二极进行复位,之后通过数据写入模块将数据信号写入驱动晶体管的栅极,以及通过驱动晶体管生成驱动电流以驱动发光器件发光。这样可以在每次写入数据信号之前使驱动晶体管的第一极的电压设置为固定电压,以及使驱动晶体管的第二极的电压设置为固定电压,从而可以避免上一帧残留的电压对本帧发光造成影响,进而可以提高显示面板的发光均一性。
附图说明
图1为本发明实施例提供的像素电路的结构示意图之一;
图2为本发明实施例提供的像素电路的结构示意图之二;
图3a为本发明实施例提供的像素电路的具体结构示意图之一;
图3b为本发明实施例提供的像素电路的具体结构示意图之二;
图4a为本发明实施例提供的像素电路的具体结构示意图之三;
图4b为本发明实施例提供的像素电路的具体结构示意图之四;
图5a为实施例一中的电路时序图;
图5b为实施例二中的电路时序图;
图5c为实施例三中的电路时序图;
图5d为实施例四中的电路时序图;
图6为本发明实施例提供的驱动方法的流程图;
图7为本发明实施例提供的电致发光显示面板的结构示意图之一;
图8为本发明实施例提供的电致发光显示面板的结构示意图之二。
具体实施方式
为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的像素电路、驱动方法、电致发光显示面板及显示装置的具体实施方式进行详细地说明。应当理解,下面所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。并且在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
本发明实施例提供的一种像素电路,如图1所示,复位模块1、数据写入模块2、电容模块3、驱动晶体管M0以及发光器件L;
驱动晶体管M0的栅极G与电容模块3耦接,驱动晶体管M0的第一极S与复位模块1耦接,驱动晶体管M0的第二极D分别与复位模块1以及发光器件L的第一电极耦接;
复位模块1用于在复位阶段对驱动晶体管M0的第一极S与第二极D进行复位;
数据写入模块2用于在数据写入阶段将数据信号Data提供给驱动晶体管M0的栅极G;
电容模块3用于存储驱动晶体管M0的栅极G的电压;
驱动晶体管M0用于在发光阶段生成驱动电流以驱动发光器件L发光。
本发明实施例提供的像素电路,可以通过复位模块在复位阶段对驱动晶体管的第一极与第二极进行复位,之后通过数据写入模块将数据信号写入驱动晶体管的栅极,以及通过驱动晶体管生成驱动电流以驱动发光器件发光。这样可以在每次写入数据信号之前使驱动晶体管的第一极的电压设置为固定电压,以及使驱动晶体管的第二极的电压设置为固定电压,从而可以避免上一帧残留的电压对本帧发光造成影响,进而可以提高显示面板的发光均一性。
一般驱动晶体管驱动发光器件在某一灰阶下发光一段时间后,由于偏压应力会使驱动晶体管的特性,例如阈值电压与迁移率等发生偏移。然而,驱动晶体管在不同灰阶下驱动发光器件发光时的偏压应力不尽相同,导致驱动晶体管的特性在不同灰阶下偏移不同,这样导致在高低灰阶切换显示时,会由于迟滞效应而导致短期残像问题出现。在具体实施时,在本发明实施例提供的上述像素电路中,如图2所示,复位模块1还与驱动晶体管M0的栅极G耦接,用于在复位阶段对驱动晶体管M0的栅极G进行复位,以及用于在阈值补偿阶段对驱动晶体管M0的阈值电压进行补偿。这样可以在每一帧的数据信号写入之前,通过使驱动晶体管M0的栅极G的电压进行复位,即使其栅极G的电压变为固定电压,并且使驱动晶体管M0的第一极S的电压变为固定电压,以及使驱动晶体管M0的第二极D的电压变为固定电压,可以在每次写入数据信号Data时,使驱动晶体管M0的栅极G通过同一电压进行跳变,以及使其第一极S的电压通过同一电压进行跳变,从而可以改善因迟滞效应导致的短期残像的问题。
下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。
一般采用低温多晶硅(Low Temperature Poly-Silicon,LTPS)材料作为有源层的晶体管的迁移率高且可以做得更薄更小、功耗更低等,在具体实施时,驱动晶体管的有源层的材料可以包括低温多晶硅材料。
可选地,在具体实施时,在本发明实施例提供的上述像素电路中,如图1至图4b所示,驱动晶体管M0可以为P型晶体管;其中,驱动晶体管M0的第一极S作为其源极,驱动晶体管M0的第二极D作为其漏极。并且在驱动晶体管M0处于饱和状态时,电流由驱动晶体管M0的源极流向其漏极。
在具体实施时,在本发明实施例提供的上述像素电路中,如图1至图4b所示,发光器件L的第二电极与低电压电源端ELVSS耦接。该低电压电源端ELVSS的电压一般接地或为负值,其具体电压值需要根据实际应用环境来设计确定,在此不作限定。
在具体实施时,在本发明实施例提供的上述像素电路中,发光器件可以为电致发光二极管,其中,电致发光二极管的阳极为发光器件的第一电极,电致发光二极管的阴极为发光器件的第二电极,并且其在驱动晶体管处于饱和状态时产生的电流的作用下实现发光。另外,一般发光器件具有发光阈值电压VL,在发光器件两极的电压差大于或等于发光阈值电压VL时进行发光。其中,电致发光二极管可以包括:有机发光二极管或量子点发光二极管,在此不作限定。
在具体实施时,在本发明实施例提供的像素电路中,如图3a至图4b所示,数据写入模块2可以包括:第四开关晶体管M4;其中,第四开关晶体管M4的栅极与第四扫描信号线Scan4耦接,第四开关晶体管M4的第一极与数据信号线DATA耦接用于接收数据信号,第四开关晶体管M4的第二极与驱动晶体管M0的栅极G耦接。
在具体实施时,在本发明实施例提供的像素电路中,第四开关晶体管在数据写入阶段受第四扫描信号线的信号的控制处于导通状态,可以将数据信号线的数据信号写入驱动晶体管的栅极。
一般采用金属氧化物半导体材料作为有源层的晶体管的漏电流较小,因此为了降低漏电流,在具体实施时,在本发明实施例提供的像素电路中,第四开关晶体管的有源层的材料可以包括金属氧化物半导体材料,例如可以为IGZO(Indium Gallium Zinc Oxide,铟镓锌氧化物),当然,也可以为其他金属氧化物半导体材料,在此不作限定。这样可以减少第四开关晶体管M4截止时的漏电流,从而在发光器件L发光时,有利于减少第四开关晶体管M4的漏电流对驱动晶体管M0的干扰,进而可以避免影响驱动晶体管M0驱动发光器件发光的驱动电流。
以上仅是举例说明本发明实施例提供的像素电路中数据写入模块的具体结构,在具体实施时,数据写入模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
在具体实施时,在本发明实施例提供的像素电路中,如图3a至图4b所示,复位模块1可以包括:第一开关晶体管M1、第二开关晶体管M2以及第三开关晶体管M3;
第一开关晶体管M1的栅极与第一扫描信号线Scan1耦接,第一开关晶体管M1的第一极与第一参考信号线Vref1耦接,第一开关晶体管M1的第二极与驱动晶体管M0的第二极D耦接;
第二开关晶体管M2的栅极与第二扫描信号线Scan2耦接,第二开关晶体管M2的第一极与第二参考信号线Vref2耦接,第二开关晶体管M2的第二极与驱动晶体管M0的第一极S耦接;
第三开关晶体管M3的栅极与第三扫描信号线Scan3耦接,第三开关晶体管M3的第一极与第三参考信号线Vref3耦接,第三开关晶体管M3的第二极与驱动晶体管M0的栅极G耦接。
在具体实施时,在本发明实施例提供的像素电路中,第一开关晶体管在复位阶段受第一扫描信号线的信号的控制处于导通状态,可以将第一参考信号线的信号提供给驱动晶体管的第二极,以在复位阶段对驱动晶体管的第二极进行复位。第二开关晶体管在复位阶段受第二扫描信号线的信号的控制处于导通状态,可以将第二参考信号线的信号提供给驱动晶体管的第一极,以在复位阶段对驱动晶体管的第一极进行复位。第三开关晶体管在复位阶段受第三扫描信号线的信号的控制处于导通状态,可以将第三参考信号线的信号提供给驱动晶体管的栅极,以在复位阶段对驱动晶体管的栅极进行复位。第三开关晶体管在阈值补偿阶段受第三扫描信号线的信号的控制处于导通状态,可以将第三参考信号线的信号提供给驱动晶体管的栅极;第一开关晶体管在阈值补偿阶段受第一扫描信号线的信号的控制处于导通状态,可以将第一参考信号线的信号提供给驱动晶体管的第二极;驱动晶体管在阈值补偿阶段导通以实现阈值补偿。
在具体实施时,在本发明实施例提供的像素电路中,第一开关晶体管的有源层的材料可以包括金属氧化物半导体材料。这样可以减少第一开关晶体管截止时的漏电流,从而在发光器件发光时,有利于减少第一开关晶体管的漏电流对驱动晶体管的干扰,进而可以避免影响驱动晶体管驱动发光器件发光的驱动电流。
在具体实施时,在本发明实施例提供的像素电路中,第三开关晶体管的有源层的材料可以包括金属氧化物半导体材料。这样可以减少第三开关晶体管截止时的漏电流,从而在发光器件发光时,有利于减少第三开关晶体管的漏电流对驱动晶体管的干扰,进而可以避免影响驱动晶体管驱动发光器件发光的驱动电流。
在具体实施时,在本发明实施例提供的像素电路中,第二开关晶体管的有源层的材料可以包括低温多晶硅材料,这样可以使第二开关晶体管的迁移率高且可以做得更薄更小、功耗更低等。
为了减少信号线的设置,节省信号线数量,节省布线空间,在具体实施时,在本发明实施例提供的像素电路中,可以使第一参考信号线的信号与第三参考信号线的信号设置为相同。可选地,使第一参考信号线与第三参考信号线设置为一条信号线。具体地,如图3b与图4b所示,第一开关晶体管M1的第一极与第三开关晶体管M3的第一极可以均与第一参考信号线Vref1耦接。当然,第一开关晶体管的第一极与第三开关晶体管的第一极也可以均与第三参考信号线耦接,在此不作限定。
为了减少信号线的设置,节省信号线数量,节省布线空间,在具体实施时,在本发明实施例提供的像素电路中,可以使第一扫描信号线的信号与第三扫描信号线的信号设置为相同。可选地,使第一扫描信号线与第三扫描信号线设置为一条信号线。具体地,如图3b与图4b所示,第一开关晶体管M1的栅极与第三开关晶体管M3的栅极可以均与第一扫描信号线Scan1耦接,此时,第一开关晶体管M1与第三开关晶体管M3为同一类型晶体管,即可以均为N型晶体管,在此不作限定。当然,第一开关晶体管的栅极与第三开关晶体管的栅极也可以均与第三扫描信号线耦接,在此不作限定。
为了进一步减少信号线的设置,节省信号线数量,节省布线空间,在具体实施时,在本发明实施例提供的像素电路中,使第一扫描信号线的信号与第三扫描信号线的信号设置为相同,并且,使第一参考信号线的信号与第三参考信号线的信号设置为相同。具体地,如图3b与图4b所示,第一开关晶体管M1的第一极与第三开关晶体管M3的第一极可以均与第一参考信号线Vref1耦接,并且,第一开关晶体管M1的栅极与第三开关晶体管M3的栅极可以均与第一扫描信号线Scan1耦接。
在具体实施时,在本发明实施例提供的上述像素电路中,第二参考信号线的信号的电压Vref2一般为正值,例如第二参考信号线的信号可以为高电压电源端ELVDD的信号。第一参考信号线的信号的电压Vref1优选为负值,第三参考信号线的信号的电压Vref3一般为负值,其中,第一参考信号线的电压Vref1与低电压电源端的电压Vss一般满足公式:Vref1-Vss<VL。并且,上述信号线的信号的具体电压值需要根据实际应用环境来设计确定,在此不作限定。
以上仅是举例说明本发明实施例提供的像素电路中复位模块的具体结构,在具体实施时,复位模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
在具体实施时,在本发明实施例提供的像素电路中,如图3a至图4b所示,电容模块3可以包括:存储电容C1与分压电容C2:
存储电容C1耦接于驱动晶体管M0的栅极G与第一极S之间;
分压电容C2耦接于驱动晶体管M0的第一极S与第二参考信号线Vref2之间。
在具体实施时,在本发明实施例提供的像素电路中,存储电容可以保持驱动晶体管的栅极与驱动晶体管的第一极的电压稳定,可以在输入驱动晶体管的栅极与驱动晶体管的第一极的信号的作用下进行充放电,也可以在驱动晶体管的第一极处于浮接状态时,将驱动晶体管的栅极变化的电压差耦合至驱动晶体管的第一极。
以上仅是举例说明本发明实施例提供的像素电路中电容模块的具体结构,在具体实施时,电容模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
为了避免阈值补偿阶段对发光器件的性能的影响,在具体实施时,在本发明实施例提供的上述像素电路中,如图2所示,像素电路还可以包括:发光控制模块4;驱动晶体管M0的第二极D与复位模块1分别通过发光控制模块4与发光器件L的第一电极耦接;其中,发光控制模块4用于控制驱动晶体管M0的第二极D与发光器件L的第一电极导通或断开。这样可以在复位阶段对发光器件L进行复位,以及在发光阶段使驱动晶体管M0产生的驱动电流流向发光器件L,以驱动发光器件L发光。
在具体实施时,在本发明实施例提供的像素电路中,如图4a与图4b所示,发光控制模块4可以包括:第五开关晶体管M5;
第五开关晶体管M5的栅极与发光控制信号线EMIT耦接,第五开关晶体管M5的第一极分别与驱动晶体管M0的第二极D以及第一开关晶体管的第一极耦接,第五开关晶体管M5的第二极与发光器件L的第一电极耦接。
在具体实施时,在本发明实施例提供的像素电路中,第五开关晶体管可以在复位阶段受发光控制信号线的信号的控制处于导通状态,以将驱动晶体管的第二极与发光器件的第一电极导通,以对发光器件进行复位。第五开关晶体管可以在发光阶段受发光控制信号线的信号的控制处于导通状态,以将驱动晶体管的第二极与发光器件的第一电极导通,以将驱动晶体管产生的驱动电流输出给发光器件,驱动发光器件发光。
在具体实施时,在本发明实施例提供的像素电路中,第五开关晶体管的有源层的材料可以包括低温多晶硅材料,以使第五开关晶体管可以做得更薄更小、功耗更低等。
为了进一步减少信号线的设置,节省信号线数量,节省布线空间,在具体实施时,在本发明实施例提供的像素电路中,可以使发光控制信号线的信号与第二扫描信号线的信号设置为相同。可选地,使发光控制信号线与第二扫描信号线设置为一条信号线。具体地,如图4b所示,第二开关晶体管M2的栅极与第五开关晶体管M5的栅极均与发光控制信号线EMIT耦接。当然,第二开关晶体管的栅极与第五开关晶体管的栅极也可以均与第二扫描信号线耦接,在此不作限定。
以上仅是举例说明本发明实施例提供的像素电路中发光控制模块的具体结构,在具体实施时,发光控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
一般采用金属氧化物半导体材料或低温多晶硅材料作为有源层时,可以采用掺杂工艺对有源层进行离子掺杂,以使形成的晶体管的类型为P型或N型。在具体实施时,在本发明实施例提供的像素电路中,可以根据实际应用环境将上述各开关晶体管设置为P型晶体管或N型晶体管,在此不作限定。
可选地,在具体实施时,在本发明实施例提供的像素电路中,如图3a至图4b所示,可以将第一开关晶体管M1、第三开关晶体管M3以及第四开关晶体管M4设置为N型晶体管,将第二开关晶体管M2与第五开关晶体管M5设置为P型晶体管。
为了进一步降低漏电流,可以使开关晶体管采用双栅极结构。在具体实施时,可以将第一开关晶体管、第三开关晶体管以及第四开关晶体管优选设置为双栅极结构。这样可以在发光器件发光时,减少对驱动晶体管的干扰,从而可以避免影响驱动晶体管驱动发光器件发光的驱动电流。并且,在本发明实施例提供的像素电路中,从降低漏电流的角度考虑,任意开关晶体管可以设置为双栅极结构,在此不作限定。
具体地,在本发明实施例提供的像素电路中,P型晶体管在低电位信号作用下导通,在高电位信号作用下截止;N型晶体管在高电位信号作用下导通,在低电位信号作用下截止。
具体地,在本发明实施例提供的像素电路中,上述各开关晶体管的第一极可以作为其源极,第二极作为其漏极,或者上述各开关晶体管的第一极可以作为其漏极,第二极作为其源极,在此不作具体区分。
进一步地,在具体实施时,在本发明实施例提供的像素电路中,可以使第一开关晶体管、第三开关晶体管以及第四开关晶体管的有源层的材料均设置为金属氧化物半导体材料,即将第一开关晶体管、第三开关晶体管以及第四开关晶体管均设置为氧化物型晶体管,这样可以使第一开关晶体管、第三开关晶体管以及第四开关晶体管漏电流较小。并且,采用金属氧化物半导体材料作为有源层以制备晶体管的工艺可以与现有技术中制备氧化物型晶体管(Oxide Thin Film Transistor)的工艺相同,在此不作赘述。以及使第二开关晶体管、第五开关晶体管以及驱动晶体管的有源层的材料设置为低温多晶硅材料,即将驱动晶体管、第二开关晶体管以及第五开关晶体管均设置为LTPS型晶体管,这样可以使其第二开关晶体管、第五开关晶体管以及驱动晶体管迁移率较高且可以做得更薄更小、功耗更低等。并且,采用低温多晶硅作为有源层以制备晶体管的工艺可以与现有技术中制备LTPS型晶体管的工艺相同,在此不作赘述。这样通过将LTPS型晶体管与氧化物型晶体管这两种制备晶体管的工艺进行结合制备低温多晶硅氧化物的LTPO像素电路,可以使驱动晶体管的栅极的漏电流较小,以及使功耗较低。从而将该像素电路应用于电致发光显示面板中,在显示面板降低刷新频率进行显示时,可以保证显示的均一性。
下面结合电路时序图对本发明实施例提供的像素电路的工作过程作以描述。下述描述中以1表示高电位,0表示低电位。需要说明的是,1和0是逻辑电位,其仅是为了更好的解释本发明实施例的具体工作过程,而不是具体的电压值。
实施例一、
以图3b所示的像素电路为例,对应的输入时序图如图5a所示。具体地,主要选取如图5a所示的输入时序图中的复位阶段T1、数据写入阶段T2和发光阶段T3共三个阶段。
在复位阶段T1,Scan1=1,Scan2=0,Scan4=0。
由于Scan1=1,因此第一开关晶体管M1与第三开关晶体管M3均导通。导通的第一开关晶体管M1将第一参考信号线Vref1的信号提供给驱动晶体管M0的第二极D,以对驱动晶体管M0的第二极D以及发光器件L进行复位,以避免相邻两个显示帧之间的发光干扰。。导通的第三开关晶体管M3将第一参考信号线Vref1的信号提供给驱动晶体管M0的栅极G,以对驱动晶体管M0的栅极G进行复位。由于Scan2=0,因此第二开关晶体管M2导通,以将第二参考信号线Vref2的信号提供给驱动晶体管M0的第一极S,以对驱动晶体管M0的第一极S进行复位。当然,在复位模块仅对驱动晶体管M0的第一极S与第二极D复位时,可以不设置第三开关晶体管M3。由于Scan4=0,因此第四开关晶体管M4截止。
在数据写入阶段T2,Scan1=0,Scan2=1,Scan4=1。
由于Scan4=1,因此第四开关晶体管M4导通,以将数据信号线DATA的数据信号写入驱动晶体管M0的栅极G,使驱动晶体管M0的栅极G的电压为数据信号的电压Vdata,并通过存储电容C1进行存储。由于Scan1=0,因此第一开关晶体管M1与第三开关晶体管M3均截止。由于Scan2=1,因此第二开关晶体管M2截止。
在发光阶段T3,Scan1=0,Scan2=0,Scan4=0。
由于Scan2=0,因此第二开关晶体管M2导通,以将第二参考信号线Vref2的信号提供给驱动晶体管M0的第一极S,使其第一极S的电压为Vref2。驱动晶体管M0在其第一极S的电压Vref2与其栅极G的电压Vdata的控制下产生驱动电流IL,且IL=K[Vdata-Vref2-Vth]2,以通过驱动电流IL驱动发光器件L发光。并且,Vth为驱动晶体管M0的阈值电压,K为结构参数,且μn代表驱动晶体管M0的迁移率,Cox为单位面积栅氧化层电容,为驱动晶体管M0的宽长比,相同结构中这些数值相对稳定,可以算作常量。
在复位阶段中通过对驱动晶体管的第一极与第二极进行复位,在数据写入阶段将数据信号写入驱动晶体管的栅极,以及在发光阶段通过驱动晶体管驱动发光器件发光。这样可以在每次写入数据信号之前使驱动晶体管的第一极的电压设置为固定电压,以及使驱动晶体管的第二极的电压设置为固定电压,从而可以避免上一帧残留的电压对本帧发光造成影响,进而可以提高显示面板的发光均一性。
由于工艺制程和器件老化等原因,会使驱动晶体管的阈值电压Vth产生漂移,这样就导致了流过每个发光器件的驱动电流受Vth漂移的影响而发生变化导致显示亮度不均,从而影响整个图像的显示效果。并且由于流过每个发光器件的驱动电流与驱动晶体管的第一极连接的第二参考电压信号线的电压Vref2相关,使得驱动电流还受第二参考信号线的IRDrop(压降)的影响,造成不同区域的发光器件出现亮度不均匀现象。
以下通过实施例对改善驱动晶体管的阈值电压Vth与IR Drop的影响的具体实现方式进行说明。但读者应知,其具体实现方式不局限于此。
实施例二、
以图3b所示的像素电路为例对其工作过程进行说明,其对应的输入时序图如图5b所示。具体地,主要选取如图5b所示的输入时序图中的复位阶段T1、阈值补偿阶段T2、数据写入阶段T3和发光阶段T4共四个阶段。
在复位阶段T1,Scan1=1,Scan2=0,Scan4=0。
由于Scan1=1,因此第一开关晶体管M1与第三开关晶体管M3均导通。导通的第一开关晶体管M1将第一参考信号线Vref1的信号提供给驱动晶体管M0的第二极D,以对驱动晶体管M0的第二极D与发光器件L进行复位,以避免相邻两个显示帧之间的发光干扰。导通的第三开关晶体管M3将第一参考信号线Vref1的信号提供给驱动晶体管M0的栅极G,以对驱动晶体管M0的栅极G进行复位。由于Scan2=0,因此第二开关晶体管M2导通,并将第二参考信号线Vref2的信号提供给驱动晶体管M0的第一极S,以对驱动晶体管M0的第一极S进行复位,以及通过存储电容C1存储第二参考信号线Vref2的信号的电压Vref2。由于Scan4=0,因此第四开关晶体管M4截止。
在阈值补偿阶段T2,Scan1=1,Scan2=1,Scan4=0。
由于Scan1=1,因此第一开关晶体管M1与第三开关晶体管M3均导通。导通的第三开关晶体管M3将第一参考信号线Vref1的信号提供给驱动晶体管M0的栅极,使驱动晶体管M0的栅极电压为Vref1。导通的第一开关晶体管M1将第一参考信号线Vref1的信号提供给驱动晶体管M0的第二极D,使驱动晶体管M0的第二极D的电压为Vref1。由于Scan2=1,因此第二开关晶体管M2截止。存储电容C1可以瞬间保持驱动晶体管M0的第一极的电压Vref2,从而使驱动晶体管M0在Vref1与Vref2的作用下导通,以使驱动晶体管M0的第一极S的电压通过导通的驱动晶体管M0放电,直至驱动晶体管M0的第一极S的电压变为:Vref1-Vth时,驱动晶体管M0截止,将驱动晶体管M0的阈值电压Vth写入存储电容C1。从而实现对驱动晶体管M0的阈值电压Vth的补偿,且该补偿过程亦不会对发光器件L造成影响。由于Scan4=0,因此第四开关晶体管M4截止。
在数据写入阶段T3,Scan1=0,Scan2=1,Scan4=1。
由于Scan4=1,因此第四开关晶体管M4导通,以将数据信号的电压Vdata提供给驱动晶体管M0的栅极G,使驱动晶体管M0的栅极G的电压变为Vdata。由于Scan2=1,因此第二开关晶体管M2截止。因此驱动晶体管M0的第一极S处于浮接状态,由于存储电容C1的耦合作用以及分压电容C2的分压作用,可以使驱动晶体管M0的第一极S的电压变为:其中c1代表存储电容C1的电容值,c2代表分压电容C2的电容值。由于Scan1=0,因此第一开关晶体管M1与第三开关晶体管M3均截止。
在发光阶段T4,Scan1=0,Scan2=0,Scan4=0。
由于Scan2=0,因此第二开关晶体管M2导通,并将第二参考信号线Vref2的电压Vref2提供给驱动晶体管M0的第一极S,使驱动晶体管M0的第一极S的电压为Vref2。根据存储电容C的电荷在跳变前后的电荷守恒原则,驱动晶体管M0的栅极G的电压变为:因此,驱动晶体管M0处于饱和状态,根据饱和状态电流特性,驱动晶体管M0产生驱动发光器件L发光的驱动电流IL满足公式:其中,Vgs为驱动晶体管M0的栅源电压,即并且,K为结构参数,且μn代表驱动晶体管M0的迁移率,Cox为单位面积栅氧化层电容,为驱动晶体管M0的宽长比,相同结构中这些数值相对稳定,可以算作常量。驱动晶体管M0产生的驱动电流IL提供给发光器件L,驱动发光器件L发光。通过上述驱动电流IL满足的公式可知,驱动晶体管M0驱动发光器件L发光的驱动电流IL仅与数据信号Data的电压Vdata以及第一参考信号线Vref1的电压Vref1有关,而与驱动晶体管M0的阈值电压Vth以及第二参考信号线Vref2的电压Vref2无关,可以解决由于驱动晶体管M0的工艺制程以及长时间的操作造成的阈值电压Vth漂移以及IR Drop对驱动发光器件L的驱动电流IL的影响,从而使发光器件L的驱动电流IL保持稳定,进而保证了发光器件L的正常工作。
图3a所示的像素电路的工作过程可以参考图3b所示的像素电路的工作过程,在此不作赘述。
实施例三、
以图4a所示的像素电路为例对其工作过程进行说明,其对应的输入时序图如图5c所示。具体地,主要选取如图5c所示的输入时序图中的复位阶段T1、阈值补偿阶段T2、数据写入阶段T3和发光阶段T4共四个阶段。
在复位阶段T1,Scan1=1,Scan2=0,Scan3=0,Scan4=0,EM=0。
由于Scan1=1,因此第一开关晶体管M1导通,并将第一参考信号线Vref1的信号提供给驱动晶体管M0的第二极D,以对驱动晶体管M0的第二极D进行复位。由于Scan2=0,因此第二开关晶体管M2导通,并将第二参考信号线Vref2的信号提供给驱动晶体管M0的第一极S,以对驱动晶体管M0的第一极S进行复位,以及通过存储电容C1存储第二参考信号线Vref2的信号的电压Vref2。由于EM=0,因此第五开关晶体管M5导通,并将驱动晶体管M0的第二极D与发光器件L的第一电极导通,以将第一参考信号线Vref1的信号提供给发光器件L,对发光器件L进行复位,以避免相邻两个显示帧之间的发光干扰。由于Scan4=0,因此第四开关晶体管M4截止。由于Scan3=0,因此第三开关晶体管M3截止。
在阈值补偿阶段T2,Scan1=1,Scan2=1,Scan3=1,Scan4=0,EM=1。
由于Scan3=1,因此第三开关晶体管M3导通,并将第三参考信号线Vref3的信号提供给驱动晶体管M0的栅极G,使驱动晶体管M0的栅极电压为Vref3。由于Scan1=1,因此第一开关晶体管M1导通,并将第一参考信号线Vref1的信号提供给驱动晶体管M0的第二极D,使驱动晶体管M0的第二极D的电压为Vref1。由于Scan2=1,因此第二开关晶体管M2截止。由于EM=1,因此第五开关晶体管M5截止。存储电容C1可以瞬间保持驱动晶体管M0的第一极的电压Vref2,从而使驱动晶体管M0在Vref3与Vref2的作用下导通,以使驱动晶体管M0的第一极S的电压通过导通的驱动晶体管M0放电,直至驱动晶体管M0的第一极S的电压变为:Vref3-Vth时,驱动晶体管M0截止,将驱动晶体管M0的阈值电压Vth写入存储电容C1。从而实现对驱动晶体管M0的阈值电压Vth的补偿,且该补偿过程亦不会对发光器件L造成影响。由于Scan4=0,因此第四开关晶体管M4截止。
在数据写入阶段T3,Scan1=0,Scan2=1,Scan3=0,Scan4=1,EM=1。
由于Scan4=1,因此第四开关晶体管M4导通,以将数据信号的电压Vdata提供给驱动晶体管M0的栅极G,使驱动晶体管M0的栅极G的电压变为Vdata。由于Scan2=1,因此第二开关晶体管M2截止。由于Scan3=0,因此第三开关晶体管M3截止。因此驱动晶体管M0的第一极S处于浮接状态,由于存储电容C1的耦合作用以及分压电容C2的分压作用,可以使驱动晶体管M0的第一极S的电压变为:其中c1代表存储电容C1的电容值,c2代表分压电容C2的电容值。由于Scan1=0,因此第一开关晶体管M1截止。由于EM=1,因此第五开关晶体管M5截止。
在发光阶段T4,Scan1=0,Scan2=0,Scan3=0,Scan4=0,EM=0。
由于Scan2=0,因此第二开关晶体管M2导通,并将第二参考信号线Vref2的电压Vref2提供给驱动晶体管M0的第一极S,使驱动晶体管M0的第一极S的电压为Vref2。根据存储电容C的电荷在跳变前后的电荷守恒原则,驱动晶体管M0的栅极G的电压变为:因此,驱动晶体管M0处于饱和状态,根据饱和状态电流特性,驱动晶体管M0产生驱动发光器件L发光的驱动电流IL满足公式:其中,Vgs为驱动晶体管M0的栅源电压,即并且,K为结构参数,且μn代表驱动晶体管M0的迁移率,Cox为单位面积栅氧化层电容,为驱动晶体管M0的宽长比,相同结构中这些数值相对稳定,可以算作常量。由于EM=0,因此第五开关晶体管M5导通,并将驱动晶体管M0的第二极D与发光器件L导通,以将驱动晶体管M0产生的驱动电流IL提供给发光器件L,驱动发光器件L发光。通过上述驱动电流IL满足的公式可知,驱动晶体管M0驱动发光器件L发光的驱动电流IL仅与数据信号Data的电压Vdata以及第一参考信号线Vref1的电压Vref1有关,而与驱动晶体管M0的阈值电压Vth以及第二参考信号线Vref2的电压Vref2无关,可以解决由于驱动晶体管M0的工艺制程以及长时间的操作造成的阈值电压Vth漂移以及IRDrop对驱动发光器件L的驱动电流IL的影响,从而使发光器件L的驱动电流IL保持稳定,进而保证了发光器件L的正常工作。
当然,在复位阶段中,还可以改变第三扫描信号线的信号,以控制第三开关晶体管导通,以对驱动晶体管的栅极进行复位,使其栅极的电压变为Vref3。这样在复位阶段中使驱动晶体管的栅极的电压为Vref3,第二极的电压为Vref1,第一极的电压为Vref2,可以同时对驱动晶体管的三个极进行复位。在阈值补偿阶段,使驱动晶体管的栅极的电压为Vref3,使其第二极的电压为Vref1,驱动晶体管的第一极的电压变为Vref3-Vth,即在每帧数据写入阶段之前,使驱动晶体管的栅极可以为固定电压Vref3,使驱动晶体管的第一极可以为固定电压Vref3-Vth,以及使驱动晶体管的第二极可以为固定电压Vref1。从而在每次写入数据信号时,可以使驱动晶体管的栅极通过同一固定电压进行跳变,以及使其第一极的电压通过同一固定电压进行跳变,进而可以改善因迟滞效应导致的短期残像的问题。
实施例四、
以图4b所示的像素电路为例对其工作过程进行说明,其对应的输入时序图如图5d所示。具体地,主要选取如图5d所示的输入时序图中的复位阶段T1、阈值补偿阶段T2、数据写入阶段T3和发光阶段T4共四个阶段。
在复位阶段T1,Scan1=1,Scan4=0,EM=0。
由于Scan1=1,因此第一开关晶体管M1与第三开关晶体管M3均导通。导通的第一开关晶体管M1将第一参考信号线Vref1的信号提供给驱动晶体管M0的第二极D,以对驱动晶体管M0的第二极D进行复位。导通的第三开关晶体管M3将第一参考信号线Vref1的信号提供给驱动晶体管M0的栅极G,以对驱动晶体管M0的栅极G进行复位。由于EM=0,因此第二开关晶体管M2与第五开关晶体管M5均导通。导通的第二开关晶体管M2将第二参考信号线Vref2的信号提供给驱动晶体管M0的第一极S,以对驱动晶体管M0的第一极S进行复位,以及通过存储电容C1存储第二参考信号线Vref2的信号的电压Vref2。导通的第五开关晶体管M5将驱动晶体管M0的第二极D与发光器件L的第一电极导通,以将第一参考信号线Vref1的信号提供给发光器件L,对发光器件L进行复位,以避免相邻两个显示帧之间的发光干扰。由于Scan4=0,因此第四开关晶体管M4截止。
在阈值补偿阶段T2,Scan1=1,Scan4=0,EM=1。
由于Scan1=1,因此第一开关晶体管M1与第三开关晶体管M3均导通。导通的第三开关晶体管M3将第一参考信号线Vref1的信号提供给驱动晶体管M0的栅极,使驱动晶体管M0的栅极电压为Vref1。导通的第一开关晶体管M1将第一参考信号线Vref1的信号提供给驱动晶体管M0的第二极D,使驱动晶体管M0的第二极D的电压为Vref1。由于EM=1,因此第二开关晶体管M2与第五开关晶体管M5均截止。存储电容C1可以瞬间保持驱动晶体管M0的第一极的电压Vref2,从而使驱动晶体管M0在Vref1与Vref2的作用下导通,以使驱动晶体管M0的第一极S的电压通过导通的驱动晶体管M0放电,直至驱动晶体管M0的第一极S的电压变为:Vref1-Vth时,驱动晶体管M0截止,从而将驱动晶体管M0的阈值电压Vth写入存储电容C1。从而实现对驱动晶体管M0的阈值电压Vth的补偿,且该补偿过程亦不会对发光器件L造成影响。由于Scan4=0,因此第四开关晶体管M4截止。
在数据写入阶段T3,Scan1=0,Scan4=1,EM=1。
由于Scan4=1,因此第四开关晶体管M4导通,以将数据信号Data的电压Vdata提供给驱动晶体管M0的栅极G,使驱动晶体管M0的栅极G的电压变为Vdata。由于EM=1,因此第二开关晶体管M2与第五开关晶体管M5均截止。因此驱动晶体管M0的第一极S处于浮接状态,由于存储电容C1的耦合作用以及分压电容C2的分压作用,可以使驱动晶体管M0的第一极S的电压变为:其中c1代表存储电容C1的电容值,c2代表分压电容C2的电容值。由于Scan1=0,因此第一开关晶体管M1与第三开关晶体管M3均截止。
在发光阶段T4,Scan1=0,Scan4=0,EM=0。
由于EM=0,因此第二开关晶体管M2与第五开关晶体管M5均导通。导通的第二开关晶体管M2将第二参考信号线Vref2的电压Vref2提供给驱动晶体管M0的第一极S,使驱动晶体管M0的第一极S的电压为Vref2。根据存储电容C的电荷在跳变前后的电荷守恒原则,驱动晶体管M0的栅极G的电压变为:因此,驱动晶体管M0处于饱和状态,根据饱和状态电流特性,驱动晶体管M0产生驱动发光器件L发光的驱动电流IL满足公式:其中,Vgs为驱动晶体管M0的栅源电压,即并且,K为结构参数,且μn代表驱动晶体管M0的迁移率,Cox为单位面积栅氧化层电容,为驱动晶体管M0的宽长比,相同结构中这些数值相对稳定,可以算作常量。导通的第五开关晶体管M5将驱动晶体管M0的第二极D与发光器件L导通,以将驱动晶体管M0产生的驱动电流IL提供给发光器件L,驱动发光器件L发光。通过上述驱动电流IL满足的公式可知,驱动晶体管M0驱动发光器件L发光的驱动电流IL仅与数据信号Data的电压Vdata以及第一参考信号线Vref1的电压Vref1有关,而与驱动晶体管M0的阈值电压Vth以及第二参考信号线Vref2的电压Vref2无关,可以解决由于驱动晶体管M0的工艺制程以及长时间的操作造成的阈值电压Vth漂移以及IR Drop对驱动发光器件L的驱动电流IL的影响,从而使发光器件L的驱动电流IL保持稳定,进而保证了发光器件L的正常工作。
在复位阶段中,通过使驱动晶体管的栅极与第二极的电压分别变为Vref1,驱动晶体管的第一极的电压变为Vref2,可以同时对驱动晶体管的三个极进行复位。在阈值补偿阶段,使驱动晶体管的栅极与第二极的电压分别均为Vref1,驱动晶体管的第一极的电压变为Vref1-Vth,即在每帧数据写入阶段之前,使驱动晶体管的栅极可以为固定电压Vref1,使驱动晶体管的第一极可以为固定电压Vref1-Vth,以及使驱动晶体管的第二极可以为固定电压Vref1。从而在每次写入数据信号时,可以使驱动晶体管的栅极通过同一固定电压进行跳变,以及使其第一极的电压通过同一固定电压进行跳变,进而可以改善因迟滞效应导致的短期残像的问题。
基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述像素电路的驱动方法,如图6所示,包括:
S601、复位阶段,复位模块对驱动晶体管的第一极与第二极进行复位;
S602、数据写入阶段,数据写入模块将数据信号提供给驱动晶体管的栅极;
S603、发光阶段,电容模块存储驱动晶体管的栅极的电压,驱动晶体管生成驱动电流以驱动发光器件发光。
本发明实施例提供的上述驱动方法,可以通过复位模块在复位阶段对驱动晶体管的第一极与第二极进行复位,之后通过数据写入模块将数据信号写入驱动晶体管的栅极,以及通过驱动晶体管生成驱动电流以驱动发光器件发光。这样可以在每次写入数据信号之前使驱动晶体管的第一极的电压设置为固定电压,以及使驱动晶体管的第二极的电压设置为固定电压,从而可以避免上一帧残留的电压对本帧发光造成影响,进而可以提高显示面板的发光均一性。
在具体实施时,在本发明实施例提供的上述驱动方法中,还可以包括:在复位阶段,复位模块对驱动晶体管的栅极进行复位。
并且在复位阶段之后,且在数据写入阶段之前,本发明实施例提供的上述驱动方法还可以包括:阈值补偿阶段,复位模块对驱动晶体管的阈值电压进行补偿。
在具体实施时,在复位模块包括第一开关晶体管、第二开关晶体管以及第三开关晶体管时,在本发明实施例提供的上述驱动方法中,在复位阶段,分别控制复位模块中的第一开关晶体管导通并将第一参考信号线上的信号提供给驱动晶体管的第二极,第二开关晶体管导通并将第二参考信号线上的信号提供给驱动晶体管的第一极,第三开关晶体管导通并将第三参考信号线上的信号提供给驱动晶体管的栅极。
并且,在阈值补偿阶段,分别控制复位模块中的第二开关晶体管截止,第一开关晶体管导通并将第一参考信号线上的信号提供给驱动晶体管的第二极,第三开关晶体管导通并将第三参考信号线上的信号提供给驱动晶体管的栅极;驱动晶体管导通进行阈值补偿。
在具体实施时,本发明实施例提供的上述驱动方法还可以包括:在复位阶段与发光阶段,发光控制模块将驱动晶体管的第二极与发光器件的第一电极导通。
在具体实施时,通过复位阶段、阈值补偿阶段、数据写入阶段以及发光阶段的作用,可以使驱动晶体管驱动发光器件发光的驱动电流仅与数据信号的电压以及第一参考信号线的信号的电压有关,而与驱动晶体管的阈值电压以及第二参考信号线的信号的电压无关,可以避免驱动晶体管的阈值电压以及第二参考信号线的信号的IR Drop对流过发光器件的驱动电流的影响,从而使驱动发光器件发光的工作电流保持稳定,进而可以提高显示面板中显示画面亮度的均匀性。
基于同一发明构思,本发明实施例还提供了一种电致发光显示面板,如图7所示,可以包括:像素电路PX、数据信号线DATA、第一扫描信号线Scan1、第二扫描信号线Scan2、第三扫描信号线Scan3、第四扫描信号线Scan4、发光控制信号线EMIT、第一参考电压线Vref1、第二参考电压线Vref2、第三参考电压线Vref3;
像素电路PX可以包括:第一开关晶体管M1、第二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5、驱动晶体管M0、存储电容C1、分压电容C2以及发光器件L;其中,
第一开关晶体管M1的栅极与向其施加当前对应信号的第一扫描信号线Scan1耦接,第一开关晶体管M1的第一极与第一参考信号线Vref1耦接,第一开关晶体管M1的第二极与驱动晶体管M0的第二极D耦接;
第二开关晶体管M2的栅极与向其施加当前对应信号的第二扫描信号线Scan2耦接,第二开关晶体管M2的第一极与第二参考信号线Vref2耦接,第二开关晶体管M2的第二极与驱动晶体管M0的第一极S耦接;
第三开关晶体管M3的栅极与向其施加当前对应信号的第三扫描信号线Scan3耦接,第三开关晶体管M3的第一极与第三参考信号线Vref3耦接,第三开关晶体管M3的第二极与驱动晶体管M0的栅极G耦接;
第四开关晶体管M4的栅极与向其施加当前对应信号的第四扫描信号线Scan4耦接,第四开关晶体管M4的第一极与向其施加当前对应信号的数据信号线DATA耦接,第四开关晶体管M4的第二极与驱动晶体管M0的栅极G耦接;
第五开关晶体管M5的栅极与向其施加当前对应信号的发光控制信号线EMIT耦接,第五开关晶体管M5的第一极分别与驱动晶体管M0的第二极D以及第一开关晶体管M1的第二极耦接,第五开关晶体管M5的第二极与发光器件L的第一电极耦接;
存储电容C1耦接于驱动晶体管M0的栅极G与第一极S之间;
分压电容C2耦接于驱动晶体管M0的第一极S与第二参考信号线Vref2之间。
本发明实施例提供的电致发光显示面板,通过各信号线输入对应的信号,以控制像素电路中第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第五开关晶体管、驱动晶体管、存储电容、分压电容以及发光器件相互配合工作,从而可以实现电致发光显示面板的发光显示。
在具体实施时,在本发明实施例提供的电致发光显示面板中,还可以包括栅极驱动电路;其中,通过栅极驱动电路向第一扫描信号线、第二扫描信号线,第三扫描信号线以及第四扫描信号线提供对应的栅极扫描信号。
在具体实施时,在本发明实施例提供的电致发光显示面板中,还可以包括发光控制电路;其中,通过发光控制电路向发光控制信号线提供对应的发光控制信号。
在具体实施时,在本发明实施例提供的电致发光显示面板中,还可以包括源极驱动电路;其中,通过源极驱动电路向数据信号线提供对应的数据信号。
在具体实施时,本发明实施例提供的电致发光显示面板中的像素电路的工作过程可以参见前述像素电路的实施,重复之处在此不再赘述。
在具体实施时,本发明实施例提供的电致发光显示面板通过将LTPS型晶体管与氧化物型晶体管这两种制备晶体管的工艺进行结合,在降低刷新频率进行显示时,可以保证显示的均一性。
在具体实施时,在本发明实施例提供的电致发光显示面板中,数据信号线与第二参考信号线可以分别与像素电路中的开关晶体管的第一极和第二极同材质且同层设置;并且,第一至第四扫描信号线、发光控制信号线、第一与第三参考信号线可以分别与像素电路中的开关晶体管的栅极同材质且同层设置。这样可以采用一次构图工艺同时形成数据信号线、第二参考信号线以及像素电路中的开关晶体管的第一极和第二极的图形,以及采用另一次构图工艺同时形成各扫描信号线、第一与第三参考信号线、发光控制信号线以及像素电路中的开关晶体管的栅极的图形,可以简化制备工艺,降低电致发光显示面板的厚度。
在具体实施时,在数据信号线与第二参考信号线以及像素电路中的开关晶体管的第一极和第二极同材质且同层设置时,在本发明实施例提供的电致发光显示面板中,数据信号线可以沿像素电路形成的像素单元的列方向延伸,第二参考信号线沿像素单元的列方向延伸。当然,第二参考信号线也可以采用网格状结构设置在电致发光显示面板中。
在具体实施时,在各扫描信号线、各参考信号线、发光控制信号线以及像素电路中的开关晶体管的栅极同材质且同层设置时,在本发明实施例提供的电致发光显示面板中,各扫描信号线、第一与第三参考信号线、发光控制信号线可以沿像素单元的行方向延伸。并且,由于相邻两行像素单元之间的间隙一般比相邻两列像素单元之间的间隙大,因此将各参考信号线分别沿像素单元的行方向延伸,可以进一步优化电致发光显示面板的版图设计。
为了进一步减少信号线的设置,节省布线空间,在具体实施时,在本发明实施例提供的电致发光显示面板中,可以使与同一像素电路耦接的第一扫描信号线与第三扫描信号线的信号设置为相同。可选地,使与同一像素电路耦接的第一扫描信号线与第三扫描信号线设置为一条信号线。这样可以进一步优化电致发光显示面板的版图设计。具体地,如图8所示,第一开关晶体管M1的栅极与第三开关晶体管M3的栅极均与第一扫描信号线Scan1耦接。
为了进一步减少信号线的设置,节省布线空间,在具体实施时,在本发明实施例提供的电致发光显示面板中,可以使与同一像素电路耦接的发光控制信号线与第二扫描信号线的信号设置为相同。可选地,使与同一像素电路耦接的发光控制信号线与第二扫描信号线设置为一条信号线。这样可以进一步优化电致发光显示面板的版图设计。具体地,如图8所示,第二开关晶体管M2与第五开关晶体管M5均与发光控制信号线EMIT耦接。
为了进一步减少信号线的设置,节省布线空间,在具体实施时,在本发明实施例提供的电致发光显示面板中,可以使第一参考信号线的信号与第三参考信号线的信号设置为相同。可选地,使第一参考信号线与第三参考信号线也设置为一条信号线。这样可以进一步优化电致发光显示面板的版图设计。具体地,如图8所示,第一开关晶体管M1与第三开关晶体管M3均与第一参考信号线Vref1耦接。
本发明实施例提供的电致发光显示面板中的发光器件的阴极可以与现有技术中的设计相同,例如可以是采用一整面的阴极层设计,在此不作赘述。
在具体实施时,本发明实施例提供的电致发光显示面板可以为有机发光显示面板;或者,也可以为量子点发光显示面板,在此不作限定。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述电致发光显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。该显示装置的实施可以参见上述像素电路的实施例,重复之处不再赘述。
本发明实施例提供的像素电路、驱动方法、电致发光显示面板及显示装置,可以通过复位模块在复位阶段对驱动晶体管的第一极与第二极进行复位,之后通过数据写入模块将数据信号写入驱动晶体管的栅极,以及通过驱动晶体管生成驱动电流以驱动发光器件发光。这样可以在每次写入数据信号之前使驱动晶体管的第一极的电压设置为固定电压,以及使驱动晶体管的第二极的电压设置为固定电压,从而可以避免上一帧残留的电压对本帧发光造成影响,进而可以提高显示面板的发光均一性。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (25)

1.一种像素电路,其特征在于,包括:复位模块、数据写入模块、电容模块、驱动晶体管以及发光器件;
所述驱动晶体管的栅极与所述电容模块耦接,所述驱动晶体管的第一极与所述复位模块耦接,所述驱动晶体管的第二极分别与所述复位模块以及所述发光器件的第一电极耦接;
所述复位模块用于在复位阶段对所述驱动晶体管的第一极与第二极进行复位;
所述数据写入模块用于在数据写入阶段将数据信号提供给所述驱动晶体管的栅极;
所述电容模块用于存储所述驱动晶体管的栅极的电压;
所述驱动晶体管用于在发光阶段生成驱动电流以驱动所述发光器件发光。
2.如权利要求1所述的像素电路,其特征在于,所述复位模块还与所述驱动晶体管的栅极耦接,用于在所述复位阶段对所述驱动晶体管的栅极进行复位,以及用于在阈值补偿阶段对所述驱动晶体管的阈值电压进行补偿。
3.如权利要求2所述的像素电路,其特征在于,所述复位模块包括:第一开关晶体管、第二开关晶体管以及第三开关晶体管;
所述第一开关晶体管的栅极与第一扫描信号线耦接,所述第一开关晶体管的第一极与第一参考信号线耦接,所述第一开关晶体管的第二极与所述驱动晶体管的第二极耦接;
所述第二开关晶体管的栅极与第二扫描信号线耦接,所述第二开关晶体管的第一极与第二参考信号线耦接,所述第二开关晶体管的第二极与所述驱动晶体管的第一极耦接;
所述第三开关晶体管的栅极与第三扫描信号线耦接,所述第三开关晶体管的第一极与第三参考信号线耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接。
4.如权利要求3所述的像素电路,其特征在于,所述第一开关晶体管与所述第三开关晶体管的有源层的材料包括金属氧化物半导体材料;
所述第二开关晶体管的有源层的材料包括低温多晶硅材料。
5.如权利要求3所述的像素电路,其特征在于,所述第一扫描信号线的信号与所述第三扫描信号线的信号相同;和/或,
所述第一参考信号线的信号与所述第三参考信号线的信号相同。
6.如权利要求1所述的像素电路,其特征在于,所述电容模块包括:存储电容与分压电容:
所述存储电容耦接于所述驱动晶体管的栅极与第一极之间;
所述分压电容耦接于所述驱动晶体管的第一极与第二参考信号线之间。
7.如权利要求1所述的像素电路,其特征在于,所述数据写入模块包括第四开关晶体管;
所述第四开关晶体管的栅极与第四扫描信号线耦接,所述第四开关晶体管的第一极与数据信号线耦接用于接收所述数据信号,所述第四开关晶体管的第二极与所述驱动晶体管的栅极耦接。
8.如权利要求7所述的像素电路,其特征在于,所述第四开关晶体管的有源层的材料包括金属氧化物半导体材料。
9.如权利要求1所述的像素电路,其特征在于,所述像素电路还包括:发光控制模块;所述驱动晶体管的第二极与所述复位模块分别通过所述发光控制模块与所述发光器件的第一电极耦接;其中,所述发光控制模块用于控制所述驱动晶体管的第二极与所述发光器件的第一电极导通或断开。
10.如权利要求9所述的像素电路,其特征在于,所述发光控制模块包括:第五开关晶体管;
所述第五开关晶体管的栅极与发光控制信号线耦接,所述第五开关晶体管的第一极与所述驱动晶体管的第二极耦接,所述第五开关晶体管的第二极与所述发光器件的第一电极耦接。
11.如权利要求10所述的像素电路,其特征在于,所述第五开关晶体管的有源层的材料包括低温多晶硅材料。
12.如权利要求10所述的像素电路,其特征在于,所述发光控制信号线的信号与第二扫描信号线的信号相同。
13.如权利要求1-12任一项所述的像素电路,其特征在于,所述驱动晶体管的有源层的材料包括低温多晶硅材料。
14.一种像素电路,其特征在于,包括:第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第五开关晶体管、驱动晶体管、存储电容、分压电容以及发光器件;
所述第一开关晶体管的栅极与第一扫描信号线耦接,所述第一开关晶体管的第一极与第一参考信号线耦接,所述第一开关晶体管的第二极与所述驱动晶体管的第二极耦接;
所述第二开关晶体管的栅极与第二扫描信号线耦接,所述第二开关晶体管的第一极与第二参考信号线耦接,所述第二开关晶体管的第二极与所述驱动晶体管的第一极耦接;
所述第三开关晶体管的栅极与第三扫描信号线耦接,所述第三开关晶体管的第一极与第三参考信号线耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第四开关晶体管的栅极与第四扫描信号线耦接,所述第四开关晶体管的第一极与数据信号线藕接,所述第四开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第五开关晶体管的栅极与发光控制信号线耦接,所述第五开关晶体管的第一极分别与所述驱动晶体管的第二极以及所述第一开关晶体管的第二极耦接,所述第五开关晶体管的第二极与所述发光器件的第一电极耦接;
所述存储电容耦接于所述驱动晶体管的栅极与第一极之间;
所述分压电容耦接于所述驱动晶体管的第一极与第二参考信号线之间。
15.如权利要求14所述的像素电路,其特征在于,所述第一开关晶体管、所述第三开关晶体管以及所述第四开关晶体管的有源层的材料包括金属氧化物半导体材料;
所述第二开关晶体管、所述第五开关晶体管以及所述驱动晶体管的有源层的材料包括低温多晶硅材料。
16.如权利要求14所述的像素电路,其特征在于,所述第一扫描信号线的信号与所述第三扫描信号线的信号相同;和/或,
所述第一参考信号线的信号与所述第三参考信号线的信号相同。
17.如权利要求14所述的像素电路,其特征在于,所述发光控制信号线的信号与所述第二扫描信号线的信号相同。
18.一种电致发光显示面板,其特征在于,包括:像素电路、数据信号线、第一扫描信号线、第二扫描信号线、第三扫描信号线、第四扫描信号线、发光控制信号线、第一参考电压线、第二参考电压线、第三参考电压线;
所述像素电路包括:第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第五开关晶体管、驱动晶体管、存储电容、分压电容以及发光器件;其中,
所述第一开关晶体管的栅极与向其施加当前对应信号的第一扫描信号线耦接,所述第一开关晶体管的第一极与所述第一参考信号线耦接,所述第一开关晶体管的第二极与所述驱动晶体管的第二极耦接;
所述第二开关晶体管的栅极与向其施加当前对应信号的第二扫描信号线耦接,所述第二开关晶体管的第一极与所述第二参考信号线耦接,所述第二开关晶体管的第二极与所述驱动晶体管的第一极耦接;
所述第三开关晶体管的栅极与向其施加当前对应信号的第三扫描信号线耦接,所述第三开关晶体管的第一极与所述第三参考信号线耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第四开关晶体管的栅极与向其施加当前对应信号的第四扫描信号线耦接,所述第四开关晶体管的第一极与向其施加当前对应信号的数据信号线耦接,所述第四开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第五开关晶体管的栅极与向其施加当前对应信号的发光控制信号线耦接,所述第五开关晶体管的第一极分别与所述驱动晶体管的第二极以及所述第一开关晶体管的第二极耦接,所述第五开关晶体管的第二极与所述发光器件的第一电极耦接;
所述存储电容耦接于所述驱动晶体管的栅极与第一极之间;
所述分压电容耦接于所述驱动晶体管的第一极与所述第二参考信号线之间。
19.如权利要求18所述的电致发光显示面板,其特征在于,与同一所述像素电路耦接的第一扫描信号线与第三扫描信号线的信号相同;和/或,
所述第一参考信号线的信号与所述第三参考信号线的信号相同。
20.如权利要求18所述的电致发光显示面板,其特征在于,与同一所述像素电路耦接的发光控制信号线与第二扫描信号线的信号相同。
21.一种显示装置,其特征在于,包括如权利要求18-20任一项所述的电致发光显示面板。
22.一种如权利要求1-13任一项所述的像素电路的驱动方法,其特征在于,包括:
复位阶段,所述复位模块对所述驱动晶体管的第一极与第二极进行复位;
数据写入阶段,所述数据写入模块将所述数据信号提供给所述驱动晶体管的栅极;
发光阶段,所述电容模块存储所述驱动晶体管的栅极的电压,所述驱动晶体管生成驱动电流以驱动所述发光器件发光。
23.如权利要求22所述的方法,其特征在于,所述方法还包括:在所述复位阶段,所述复位模块对所述驱动晶体管的栅极进行复位;
在所述复位阶段之后,且在所述数据写入阶段之前,所述方法还包括:阈值补偿阶段,所述复位模块对所述驱动晶体管的阈值电压进行补偿。
24.如权利要求23所述的方法,其特征在于,在所述复位阶段,分别控制所述复位模块中的第一开关晶体管导通并将所述第一参考信号线的信号提供给所述驱动晶体管的第二极,第二开关晶体管导通并将所述第二参考信号线的信号提供给所述驱动晶体管的第一极,第三开关晶体管导通并将所述第三参考信号线的信号提供给所述驱动晶体管的栅极;
在所述阈值补偿阶段,分别控制所述复位模块中的第二开关晶体管截止,第一开关晶体管导通并将所述第一参考信号线的信号提供给所述驱动晶体管的第二极,第三开关晶体管导通并将所述第三参考信号线的信号提供给所述驱动晶体管的栅极;所述驱动晶体管导通进行阈值补偿。
25.如权利要求22所述的方法,其特征在于,所述方法还包括:在所述复位阶段与所述发光阶段,所述发光控制模块将所述驱动晶体管的第二极与所述发光器件的第一电极导通。
CN201810026813.6A 2018-01-11 2018-01-11 像素电路、驱动方法、电致发光显示面板及显示装置 Active CN108206008B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN201810026813.6A CN108206008B (zh) 2018-01-11 2018-01-11 像素电路、驱动方法、电致发光显示面板及显示装置
PCT/CN2018/117758 WO2019137105A1 (zh) 2018-01-11 2018-11-27 像素电路、驱动方法、电致发光显示面板及显示装置
JP2019563824A JP2021510207A (ja) 2018-01-11 2018-11-27 画素回路、駆動方法、電界発光表示パネル及び表示装置
US16/617,565 US20200184893A1 (en) 2018-01-11 2018-11-27 Pixel circuit, drive method, electroluminescent light emitting display panel, and display apparatus
EP18899135.0A EP3739565A4 (en) 2018-01-11 2018-11-27 PIXEL CIRCUIT, CONTROL PROCESS, ELECTROLUMINESCENT LIGHT-Emitting DISPLAY BOARD AND DISPLAY DEVICE
JP2023067448A JP2023093602A (ja) 2018-01-11 2023-04-17 画素回路、駆動方法、電界発光表示パネル及び表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810026813.6A CN108206008B (zh) 2018-01-11 2018-01-11 像素电路、驱动方法、电致发光显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN108206008A true CN108206008A (zh) 2018-06-26
CN108206008B CN108206008B (zh) 2019-12-31

Family

ID=62605217

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810026813.6A Active CN108206008B (zh) 2018-01-11 2018-01-11 像素电路、驱动方法、电致发光显示面板及显示装置

Country Status (5)

Country Link
US (1) US20200184893A1 (zh)
EP (1) EP3739565A4 (zh)
JP (2) JP2021510207A (zh)
CN (1) CN108206008B (zh)
WO (1) WO2019137105A1 (zh)

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108154845A (zh) * 2018-03-15 2018-06-12 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示装置
CN109087609A (zh) * 2018-11-13 2018-12-25 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
WO2019137105A1 (zh) * 2018-01-11 2019-07-18 京东方科技集团股份有限公司 像素电路、驱动方法、电致发光显示面板及显示装置
CN110223640A (zh) * 2019-06-26 2019-09-10 昆山国显光电有限公司 一种像素驱动电路及显示装置
CN110648631A (zh) * 2019-09-30 2020-01-03 昆山国显光电有限公司 像素电路、方法、显示面板及装置
CN111261110A (zh) * 2020-03-09 2020-06-09 深圳市华星光电半导体显示技术有限公司 Amoled像素驱动电路、像素驱动方法及显示面板
WO2020114086A1 (zh) * 2018-12-05 2020-06-11 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
WO2020140694A1 (en) * 2019-01-04 2020-07-09 Boe Technology Group Co., Ltd. Pixel-driving circuit and method, and a display utilizing the same
CN111445854A (zh) * 2020-05-11 2020-07-24 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN111933080A (zh) * 2020-08-20 2020-11-13 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN112086070A (zh) * 2020-09-17 2020-12-15 武汉华星光电技术有限公司 像素驱动电路及显示面板
CN113314073A (zh) * 2021-05-17 2021-08-27 上海天马微电子有限公司 显示面板及显示装置
CN113707091A (zh) * 2021-09-07 2021-11-26 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
WO2022110220A1 (zh) * 2020-11-30 2022-06-02 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
CN114582288A (zh) * 2020-12-01 2022-06-03 乐金显示有限公司 有机发光显示设备
CN114882838A (zh) * 2022-04-29 2022-08-09 天宜微电子(北京)有限公司 像素电路、显示装置及其驱动方法
CN114898701A (zh) * 2022-04-20 2022-08-12 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
WO2022193355A1 (zh) * 2021-03-16 2022-09-22 武汉华星光电半导体显示技术有限公司 像素驱动电路、显示面板及显示装置
WO2023005648A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板和显示装置
US11810506B2 (en) 2021-02-10 2023-11-07 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit, driving method for same, and display apparatus

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10332446B2 (en) * 2015-12-03 2019-06-25 Innolux Corporation Driving circuit of active-matrix organic light-emitting diode with hybrid transistors
CN109686314B (zh) * 2019-03-01 2021-01-29 京东方科技集团股份有限公司 像素电路、显示基板和显示装置
CN109830208B (zh) * 2019-03-28 2020-08-25 厦门天马微电子有限公司 像素电路及其驱动方法、显示面板和显示装置
CN113628585B (zh) * 2021-08-31 2022-10-21 上海视涯技术有限公司 像素驱动电路及其驱动方法、硅基显示面板和显示装置
US20240274072A1 (en) * 2022-03-25 2024-08-15 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuitry, pixel driving method and display device
US12057067B2 (en) * 2022-03-31 2024-08-06 Meta Platforms Technologies, Llc Self-compensation of driving transistor threshold voltage using body effect
CN114927098B (zh) * 2022-05-07 2024-04-19 重庆邮电大学 一种像素驱动电路及像素驱动方法
CN117075407A (zh) * 2023-08-18 2023-11-17 上海天马微电子有限公司 驱动基板、显示面板和显示装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120019498A1 (en) * 2010-07-22 2012-01-26 Samsung Mobile Display Co., Ltd Pixel and organic light emitting display device using the same
CN104183215A (zh) * 2013-05-22 2014-12-03 三星显示有限公司 像素和使用像素的有机发光显示器
CN104538401A (zh) * 2014-12-23 2015-04-22 深圳市华星光电技术有限公司 Tft基板结构
CN104751799A (zh) * 2015-04-10 2015-07-01 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN105427803A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN205282057U (zh) * 2016-01-04 2016-06-01 京东方科技集团股份有限公司 像素驱动电路、显示面板和显示装置
CN106783921A (zh) * 2016-12-22 2017-05-31 深圳市华星光电技术有限公司 有机发光显示面板及其制作方法
CN107078135A (zh) * 2014-02-25 2017-08-18 乐金显示有限公司 具有多种类型的薄膜晶体管的显示器背板
CN107403804A (zh) * 2016-05-17 2017-11-28 群创光电股份有限公司 显示设备
CN107564468A (zh) * 2016-07-01 2018-01-09 三星显示有限公司 像素、级电路和具有该像素和级电路的有机发光显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4300490B2 (ja) * 2007-02-21 2009-07-22 ソニー株式会社 表示装置及びその駆動方法と電子機器
JP5287210B2 (ja) * 2008-12-17 2013-09-11 ソニー株式会社 表示装置および電子機器
KR101396004B1 (ko) * 2011-08-17 2014-05-16 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR101549284B1 (ko) * 2011-11-08 2015-09-02 엘지디스플레이 주식회사 유기발광다이오드 표시장치
US9489882B2 (en) * 2014-02-25 2016-11-08 Lg Display Co., Ltd. Display having selective portions driven with adjustable refresh rate and method of driving the same
KR20160000087A (ko) * 2014-06-23 2016-01-04 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN104200771B (zh) * 2014-09-12 2017-03-01 上海天马有机发光显示技术有限公司 像素电路、阵列基板及显示装置
JP2016075836A (ja) * 2014-10-08 2016-05-12 Nltテクノロジー株式会社 画素回路、その駆動方法及び表示装置
US10127859B2 (en) * 2016-12-29 2018-11-13 Lg Display Co., Ltd. Electroluminescent display
CN107591124B (zh) * 2017-09-29 2019-10-01 上海天马微电子有限公司 像素补偿电路、有机发光显示面板及有机发光显示装置
CN108206008B (zh) * 2018-01-11 2019-12-31 京东方科技集团股份有限公司 像素电路、驱动方法、电致发光显示面板及显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120019498A1 (en) * 2010-07-22 2012-01-26 Samsung Mobile Display Co., Ltd Pixel and organic light emitting display device using the same
CN104183215A (zh) * 2013-05-22 2014-12-03 三星显示有限公司 像素和使用像素的有机发光显示器
CN107078135A (zh) * 2014-02-25 2017-08-18 乐金显示有限公司 具有多种类型的薄膜晶体管的显示器背板
CN104538401A (zh) * 2014-12-23 2015-04-22 深圳市华星光电技术有限公司 Tft基板结构
CN104751799A (zh) * 2015-04-10 2015-07-01 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN105427803A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN205282057U (zh) * 2016-01-04 2016-06-01 京东方科技集团股份有限公司 像素驱动电路、显示面板和显示装置
CN107403804A (zh) * 2016-05-17 2017-11-28 群创光电股份有限公司 显示设备
CN107564468A (zh) * 2016-07-01 2018-01-09 三星显示有限公司 像素、级电路和具有该像素和级电路的有机发光显示装置
CN106783921A (zh) * 2016-12-22 2017-05-31 深圳市华星光电技术有限公司 有机发光显示面板及其制作方法

Cited By (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019137105A1 (zh) * 2018-01-11 2019-07-18 京东方科技集团股份有限公司 像素电路、驱动方法、电致发光显示面板及显示装置
CN108154845A (zh) * 2018-03-15 2018-06-12 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示装置
CN109087609A (zh) * 2018-11-13 2018-12-25 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
US11361711B2 (en) 2018-11-13 2022-06-14 Boe Technology Group Co., Ltd. Pixel circuit and driving method thereof, display substrate, and display apparatus
US11132951B2 (en) 2018-12-05 2021-09-28 Mianyang Boe Optoelectronics Technology Co., Ltd. Pixel circuit, pixel driving method and display device
WO2020114086A1 (zh) * 2018-12-05 2020-06-11 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
WO2020140694A1 (en) * 2019-01-04 2020-07-09 Boe Technology Group Co., Ltd. Pixel-driving circuit and method, and a display utilizing the same
CN110223640A (zh) * 2019-06-26 2019-09-10 昆山国显光电有限公司 一种像素驱动电路及显示装置
CN110648631A (zh) * 2019-09-30 2020-01-03 昆山国显光电有限公司 像素电路、方法、显示面板及装置
CN111261110A (zh) * 2020-03-09 2020-06-09 深圳市华星光电半导体显示技术有限公司 Amoled像素驱动电路、像素驱动方法及显示面板
US11380258B2 (en) 2020-03-09 2022-07-05 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd AMOLED pixel driving circuit, pixel driving method, and display panel
CN111445854A (zh) * 2020-05-11 2020-07-24 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
US11749202B2 (en) 2020-05-11 2023-09-05 Boe Technology Group Co., Ltd. Display panel having a pixel driving circuit with different transistor types
CN111445854B (zh) * 2020-05-11 2021-11-05 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
WO2021227788A1 (zh) * 2020-05-11 2021-11-18 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN111933080A (zh) * 2020-08-20 2020-11-13 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN112086070A (zh) * 2020-09-17 2020-12-15 武汉华星光电技术有限公司 像素驱动电路及显示面板
WO2022110220A1 (zh) * 2020-11-30 2022-06-02 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
JP7466511B2 (ja) 2020-12-01 2024-04-12 エルジー ディスプレイ カンパニー リミテッド 有機発光表示装置
CN114582288A (zh) * 2020-12-01 2022-06-03 乐金显示有限公司 有机发光显示设备
JP2022087805A (ja) * 2020-12-01 2022-06-13 エルジー ディスプレイ カンパニー リミテッド 有機発光表示装置
CN114582288B (zh) * 2020-12-01 2024-06-04 乐金显示有限公司 有机发光显示设备
US12067943B2 (en) 2021-02-10 2024-08-20 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit, driving method for same, and display apparatus
US11810506B2 (en) 2021-02-10 2023-11-07 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit, driving method for same, and display apparatus
WO2022193355A1 (zh) * 2021-03-16 2022-09-22 武汉华星光电半导体显示技术有限公司 像素驱动电路、显示面板及显示装置
CN113314073B (zh) * 2021-05-17 2022-04-08 上海天马微电子有限公司 显示面板及显示装置
CN113314073A (zh) * 2021-05-17 2021-08-27 上海天马微电子有限公司 显示面板及显示装置
WO2023005648A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板和显示装置
US12118939B2 (en) 2021-07-30 2024-10-15 Boe Technology Group Co., Ltd. Pixel circuit and driving method therefor, array substrate, and display device
CN113707091A (zh) * 2021-09-07 2021-11-26 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN114898701A (zh) * 2022-04-20 2022-08-12 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
CN114898701B (zh) * 2022-04-20 2024-04-09 京东方科技集团股份有限公司 像素电路、其驱动方法及显示装置
US11651733B1 (en) 2022-04-29 2023-05-16 TianYi Microelectronics (Beijing) Co., Ltd. Pixel circuit, display device and driving method thereof
CN114882838A (zh) * 2022-04-29 2022-08-09 天宜微电子(北京)有限公司 像素电路、显示装置及其驱动方法

Also Published As

Publication number Publication date
JP2023093602A (ja) 2023-07-04
WO2019137105A1 (zh) 2019-07-18
CN108206008B (zh) 2019-12-31
JP2021510207A (ja) 2021-04-15
EP3739565A1 (en) 2020-11-18
EP3739565A4 (en) 2021-08-25
US20200184893A1 (en) 2020-06-11

Similar Documents

Publication Publication Date Title
CN108206008B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
CN107591124B (zh) 像素补偿电路、有机发光显示面板及有机发光显示装置
US10733933B2 (en) Pixel driving circuit and driving method thereof, display panel and display device
US10297195B2 (en) Pixel circuit and driving method thereof, array substrate, display panel and display device
CN108711398B (zh) 像素电路及其驱动方法、阵列基板、显示面板
US10964261B2 (en) Pixel circuitry, driving method thereof and display device
CN107068057B (zh) 一种像素驱动电路、其驱动方法及显示面板
WO2020052287A1 (zh) 像素电路及其驱动方法、显示装置
CN111105751B (zh) 显示设备、用于驱动显示设备的方法以及电子装置
CN104751804A (zh) 一种像素电路、其驱动方法及相关装置
CN115691421A (zh) 像素电路及其驱动方法、阵列基板和显示装置
CN105185305A (zh) 一种像素电路、其驱动方法及相关装置
CN104809989A (zh) 一种像素电路、其驱动方法及相关装置
CN109559686B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
CN110100275B (zh) 像素阵列基板及其驱动方法、显示面板、显示装置
CN113035133A (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
CN107452338A (zh) 一种像素电路、其驱动方法、显示面板及显示装置
US11798473B2 (en) Pixel driving circuit and display panel
CN114627815B (zh) 具有源极跟随器的tft像素阈值电压补偿电路
CN106297663B (zh) 一种像素电路、其驱动方法及相关装置
US10140922B2 (en) Pixel driving circuit and driving method thereof and display device
CN114093319A (zh) 像素补偿电路、像素驱动方法及显示装置
CN114627817A (zh) 像素电路、像素驱动方法及显示装置
US20210210013A1 (en) Pixel circuit and driving method, display panel, display device
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant