CN114627817A - 像素电路、像素驱动方法及显示装置 - Google Patents

像素电路、像素驱动方法及显示装置 Download PDF

Info

Publication number
CN114627817A
CN114627817A CN202210139130.8A CN202210139130A CN114627817A CN 114627817 A CN114627817 A CN 114627817A CN 202210139130 A CN202210139130 A CN 202210139130A CN 114627817 A CN114627817 A CN 114627817A
Authority
CN
China
Prior art keywords
signal
switching element
transistor
scan
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210139130.8A
Other languages
English (en)
Inventor
卢昭阳
李荣荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Changsha HKC Optoelectronics Co Ltd
Original Assignee
HKC Co Ltd
Changsha HKC Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Changsha HKC Optoelectronics Co Ltd filed Critical HKC Co Ltd
Priority to CN202210139130.8A priority Critical patent/CN114627817A/zh
Publication of CN114627817A publication Critical patent/CN114627817A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

本公开涉及一种像素电路、像素驱动方法及显示装置。像素电路包括发光元件、第一电容、第二电容、驱动晶体管及第一至第四开关元件;第一开关元件响应发光信号,以将第一电源信号施加到驱动晶体管的第一端;第二开关元件响应第一扫描信号,以将驱动晶体管的第一端分别与驱动晶体管的控制端和第一电容的第一端连接;第三开关元件响应第二扫描信号,以将数据信号施加至驱动晶体管的控制端和第一电容的第一端;第四开关元件响应第三扫描信号,以将复位信号施加至驱动晶体管的第二端;第一电容的第二端、第二电容的第一端、发光元件的第一端与驱动晶体管的第二端连接;发光元件的第二端和第二电容的第二端连接第二电源信号。本方案能够提高显示均匀性。

Description

像素电路、像素驱动方法及显示装置
技术领域
本公开属于显示技术领域,具体涉及一种像素电路、像素驱动方法及显示装置。
背景技术
OLED(Organic Light Emitting Diode,有机发光二极管)显示面板具有高亮度、宽视角、响应速度快、低功耗等优点,目前已被广泛地应用于高性能显示领域中。
目前,在OLED显示器面板中,其像素电路常采用2T1C电路,即:包括两个晶体管和一个电容,两个晶体管分别为开关晶体管和驱动晶体管。由于晶体管存在阈值电压漂移的问题,OLED存在器件老化的问题,以及VDD金属走线的电压降(IR_Drop)等不良因素会导致发光电流不一致,进而产生显示亮度差异。此外,OLED的老化还会造成显示残影。
发明内容
本公开的目的在于提供一种像素电路、像素驱动方法及显示装置,能够提高显示均匀性并降低显示残影。
本公开第一方面提供了一种像素电路,包括发光元件、第一电容、第二电容、驱动晶体管及第一至第四开关元件,其中,所述第一开关元件,用于响应发光信号,以将第一电源信号施加到所述驱动晶体管的第一端;所述第二开关元件,用于响应第一扫描信号,以将所述驱动晶体管的第一端分别与所述驱动晶体管的控制端和所述第一电容的第一端连接;所述第三开关元件,用于响应第二扫描信号,以将数据信号施加至所述驱动晶体管的控制端和所述第一电容的第一端;所述第四开关元件,用于响应第三扫描信号,以将复位信号施加至所述驱动晶体管的第二端;所述第一电容的第二端、所述第二电容的第一端、所述发光元件的第一端与驱动晶体管的第二端连接;所述发光元件的第二端和所述第二电容的第二端连接第二电源信号。
在本公开的一种示例性实施例中,所述第一至第四开关元件分别对应包括第一至第四晶体管;其中,所述第一晶体管的控制端连接所述发光信号,第一端连接所述第一电源信号,第二端与所述驱动晶体管的第一端连接;所述第二晶体管的控制端连接所述第一扫描信号,第一端与所述驱动晶体管的第一端连接,第二端与第一节点连接;所述第三晶体管的控制端连接所述第二扫描信号,第一端连接所述数据信号,第二端与第一节点连接;所述第四晶体管的控制端连接所述第三扫描信号,第一端连接复位信号,第二端与第二节点连接;所述第一电容的第一端连接所述第一节点,第二端连接所述第二节点;所述第二电容的第一端连接所述第二节点,第二端连接所述第二电源信号;所述发光元件的第一端连接所述第二节点,第二端连接所述第二电源信号。
在本公开的一种示例性实施例中,所述驱动晶体管及所述第一至第四晶体管均为氧化物薄膜晶体管。
在本公开的一种示例性实施例中,所述驱动晶体管及所述第一至第四晶体管均为N型薄膜晶体管;其中,所述第一电源信号为直流高电平信号,所述第二电源信号为直流低电平信号。
在本公开的一种示例性实施例中,所述发光元件为有机发光二极管,所述有机发光二极管的阳极与所述第二节点连接,所述有机发光二极管的阴极连接第二电源信号。
本公开第二方面提供了一种像素驱动方法,用于驱动前述的像素电路,所述像素驱动方法包括:在复位阶段,利用所述第二扫描信号打开第三开关元件,利用所述第三扫描打开所述第四开关元件,同时,利用所述发光信号关闭所述第一开关元件,利用第一扫描信号关闭第二开关元件;在补偿阶段,利用所述第一扫描信号打开所述第二开关元件,利用所述第二扫描信号打开所述第三开关元件,同时,利用所述发光信号关闭所述第一开关元件,利用所述第三扫描信号关闭所述第四开关元件;在数据写入阶段,利用第二扫描信号打开所述第三开关元件,同时,利用所述发光信号关闭所述第一开关元件,利用所述第一扫描信号关闭所述第二开关元件,利用所述第三扫描信号关闭所述第四开关元件;在发光阶段,利用发光信号打开所述第一开关元件,同时,利用所述第一扫描信号关闭所述第二开关元件,利用所述第二扫描信号关闭所述第三开关元件,第三扫描信号关闭所述第四开关元件。
在本公开的一种示例性实施例中,所述第一电源信号为直流高电平信号,所述第二电源信号为直流低电平信号;其中,在所述复位阶段,所述第二扫描信号和所述第三扫描信号为高电平,所述发光信号和第一扫描信号为低电平;在所述补偿阶段,所述第一扫描信号和第二扫描信号为高电平,所述发光信号和所述第三扫描信号为低电平;在所述数据写入阶段,所述第二扫描信号为高电平,所述发光信号、所述第一扫描信号和所述第三扫描信号为低电平;在所述发光阶段,所述发光信号为高电平,所述第一扫描信号、所述第二扫描信号和所述第三扫描信号为低电平。
在本公开的一种示例性实施例中,所述第一电源信号为直流高电平信号,所述第二电源信号为直流低电平信号;其中,在所述复位阶段,所述第二扫描信号和所述第三扫描信号为低电平,所述发光信号和第一扫描信号为高电平;在所述补偿阶段,所述第一扫描信号和第二扫描信号为低电平,所述发光信号和所述第三扫描信号为高电平;在所述数据写入阶段,所述第二扫描信号为低电平,所述发光信号、所述第一扫描信号和所述第三扫描信号为高电平;在所述发光阶段,所述发光信号为低电平,所述第一扫描信号、所述第二扫描信号和所述第三扫描信号为高电平。
本公开第二方面提供了一种显示装置,所述显示装置包括基板和多个像素组,所述基板具有显示区,所述多个像素组位于所述显示区,其特征在于,所述像素组包括:前述的像素电路;发光信号线,与所述第一开关元件电连接,用于提供所述发光信号;第一电源信号线,与所述第一开关元件电连接,用于提供所述第一电源信号;第一扫描线,与所述第二开关元件电连接,用于提供所述第一扫描信号;第二扫描线,与所述第三开关元件电连接,用于提供所述第二扫描信号;第三扫描线,与所述第四开关元件电连接,用于提供所述第三扫描信号;数据信号线,与所述第三开关元件电连接,用于提供所述数据信号;复位信号线,与所述第四开关元件电连接,用于提供所述复位信号;第二电源信号线,与所述发光元件的第二端电连接,用于提供第二电源信号。
在本公开的一种示例性实施例中,所述基板还具有环绕所述显示区设置的非显示区;所述显示装置还包括位于所述非显示区的栅极驱动电路,所述栅极驱动电路与所述发光信号线、所述第一扫描线、所述第二扫描线和所述第三扫描线连接。
本公开方案的像素电路、像素驱动方法及显示装置,可用于实现像素补偿。该像素电路可包括发光元件、第一电容、第二电容、驱动晶体管及第一至第四开关元件,通过扫描信号来控制四个开关元件及驱动晶体管打开或关闭,来实现电路复位阶段、补偿阶段、数据写入阶段、发光阶段;此像素电路在发光阶段可以消除阈值电压Vth,OLED老化等不良因子,这样可以弥补2T1C电路所面临的显示问题,不仅可以增强显示画面效果,并确保亮度均一性高,而且还能延长OLED使用寿命。
本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本公开的实践而习得。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出了本公开实施例一所述的像素电路的模块连接示意图。
图2示出了本公开实施例一所述的像素电路的示意图。
图3示出了图2中像素电路在复位阶段的等效电路图。
图4示出了图2中像素电路在补偿阶段的等效电路图。
图5示出了图2中像素电路在数据写入阶段的等效电路图。
图6示出了图2中像素电路在发光阶段的等效电路图。
图7示出了图2中像素电路的驱动时序示意图。
附图标记说明:
1、第一开关元件;2、第二开关元件;3、第三开关元件;4、第四开关元件;T5、驱动晶体管;L、发光元件;C1、第一电容;C2、第二电容;T1、第一晶体管;T2、第二晶体管;T3、第三晶体管;T4、第四晶体管;Scan1、第一扫描信号;Scan2、第二扫描信号;Scan3、第三扫描信号;VDD、第一电源信号;Vdata、数据信号;Vsus、复位信号;EM、发光信号;G、第一节点;S、第二节点;t1、复位阶段;t2、补偿阶段;t3、数据写入阶段;t4、发光阶段。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本公开将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。
在本公开中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知方法、装置、实现或者操作以避免模糊本公开的各方面。
实施例一
本公开实施例提供了一种像素电路,用于实现像素补偿。如图1所示,像素电路可包括发光元件L、第一电容C1、第二电容C2、驱动晶体管T5及第一至第四开关元件4。
应当理解的是,发光元件L、第一电容C1和第二电容C2均具有第一端和第二端,驱动晶体管T5除了具有第一端和第二端,其还具有控制端。其中,第一至第四开关元件4与发光元件L、第一电容C1、第二电容C2、驱动晶体管T5之间的关系如下所示。
第一开关元件1,用于响应发光信号EM,以将第一电源信号VDD施加到驱动晶体管T5的第一端。
第二开关元件2,用于响应第一扫描信号Scan1,以将驱动晶体管T5的第一端分别与驱动晶体管T5的控制端和第一电容C1的第一端连接。
第三开关元件3,用于响应第二扫描信号Scan2,以将数据信号Vdata施加至驱动晶体管T5的控制端和第一电容C1的第一端。
第四开关元件4,用于响应第三扫描信号Scan3,以将复位信号Vsus施加至驱动晶体管T5的第二端。
第一电容C1的第二端、第二电容C2的第一端、发光元件L的第一端与驱动晶体管T5的第二端连接;发光元件L的第二端和第二电容C2的第二端连接第二电源信号。
在本公开的实施例中,通过三个扫描信号以及一个发光信号EM来控制四个开关元件及驱动晶体管T5打开或关闭,从而可实现电路复位阶段t1、补偿阶段t2、数据写入阶段t3、发光阶段t4;此像素电路在发光阶段t4可以消除驱动晶体管T5的阈值电压Vth,发光元件L老化等不良因子,这样可以弥补2T1C电路所面临的显示问题,不仅可以增强显示画面效果,并确保亮度均一性高,而且还能减少对发光元件L的损坏,从而延长发光元件L使用寿命。
示例地,第一扫描信号Scan1由第一扫描线提供,第二扫描信号Scan2由第二扫描线提供,第三扫描信号Scan3由第三扫描线提供,发光信号EM由发光信号线提供;数据信号Vdata由数据信号线提供;复位信号Vsus由复位信号线提供。
示例地,结合图1和图2所示,第一开关元件1包括第一晶体管T1,第二开关元件2包括第二晶体管T2,第三开关元件3包括第三晶体管T3,第四开关元件4包括第四晶体管T4。
应当理解的是,第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4与驱动晶体管T5相同,均具有第一端、第二端和控制端。各晶体管的控制端对应为晶体管的栅极,第一端和第二端中的一者对应为晶体管的源极,另一者对应为晶体管的漏极。
示例地,本公开实施例的驱动晶体管T5、第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4可均为氧化物薄膜晶体管,即:各晶体管的有源层的材料可为氧化物,例如,可采用IGZO(Indium Gallium Zinc Oxide,铟锌氧化物)等金属氧化物材料,相比a-Si(非晶硅)薄膜晶体管,IGZO薄膜晶体管在性能上主要有3大优势,分别是高精度、低功耗与高触控性能,主要的供货目标是平板电脑、超级本这些电子显示产品。Oxide TFT漏电流小,功耗低,可以节省电量。
此外,IGZO薄膜晶体管相比于低温多晶硅(LTPS)薄膜晶体管,无需通过照射激光使半导体层结晶,因此具有可轻松加大玻璃基板尺寸的特点,由于IGZO薄膜晶体管制程工艺与a-Si薄膜晶体管制程工艺相似度极高,加上IGZO薄膜晶体管的电子迁移率高,可以应用与生产LCD(Liquid Crystal Display,液晶显示装置)以及OLED显示装置。
举例而言,各晶体管可为底栅型,即:晶体管的栅极位于有源层的下方(靠近玻璃基板的一侧),以能够适当减薄产品,但不限于此,各晶体管也可为顶栅型,视具体情况而定。
此外,各晶体管可为增强型或耗尽型晶体管,本公开实施例对此不做具体限定。
示例地,像素电路中所有晶体管可为N型薄膜晶体管,即:驱动晶体管T5、第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4可均为N型薄膜晶体管,则各个晶体管的驱动电压对应为高电平电压;前述第一电源信号VDD可为直流高电平信号,第二电源信号VSS可为直流低电平信号。
应当理解的是,像素电路中各晶体管不限于前述提到的N型薄膜晶体管,也可以均为P型薄膜晶体管,或者部分为N型薄膜晶体管,部分为P型薄膜晶体管。在晶体管为P型晶体管时,其驱动电压可对应为低电平电压。
示例地,发光元件L可为电流驱动型发光元件,由流经驱动晶体管T5的电流控制其进行发光,例如:发光元件L可为有机发光二极管(OLED),也就是说,此像素电路可应用于OLED显示装置。发光元件L的第一端为OLED的阳极,发光元件L的第二端为OLED的阴极。
下面结合图2并以各晶体管均为N型薄膜晶体管、第一电源信号VDD为直流高电平信号、第二电源信号VSS为直流低电平信号、发光元件L的第一端为OLED的阳极,发光元件L的第二端为OLED的阴极为例对像素电路中各结构的连接关系进行详细说明。
第一至第四开关元件4分别对应包括第一至第四晶体管T4;其中,
第一晶体管T1的控制端连接发光信号EM,第一端连接第一电源信号VDD,第二端与驱动晶体管T5的第一端连接。
第二晶体管T2的控制端连接第一扫描信号Scan1,第一端与驱动晶体管T5的第一端连接,第二端与第一节点G连接。
第三晶体管T3的控制端连接第二扫描信号Scan2,第一端连接数据信号Vdata,第二端与第一节点G连接。
第四晶体管T4的控制端连接第三扫描信号Scan3,第一端连接复位信号Vsus,第二端与第二节点S连接。
第一电容C1的第一端连接第一节点G,第二端连接第二节点S。第二电容C2的第一端连接第二节点S,第二端连接第二电源信号。发光元件L的第一端连接第二节点S,第二端连接第二电源信号。即,发光元件L的阳极连接第二节点S,阴极连接第一节点G。
基于此,本公开实施例的像素电路采用5T2C结构来实现电路复位阶段t1、补偿阶段t2、数据写入阶段t3和发光阶段t4,这样设计在消除阈值电压Vth,OLED老化、VDD差异等因素对显示影响的同时,这样可以弥补2T1C所面临的显示问题,不仅可以增强显示画面效果,并确保亮度均一性高。
实施例二
如图1-图7所示,基于实施例一提到的像素电路,本公开示例的实施例二还提供了一种像素驱动方法,像素驱动方法可包括:
在复位阶段t1,利用第二扫描信号Scan2打开第三开关元件3,利用第三扫描打开第四开关元件4,同时,利用发光信号EM关闭第一开关元件1,利用第一扫描信号Scan1关闭第二开关元件2。
在补偿阶段t2,利用第一扫描信号Scan1打开第二开关元件2,利用第二扫描信号Scan2打开第三开关元件3,同时,利用发光信号EM关闭第一开关元件1,利用第三扫描信号Scan3关闭第四开关元件4。
在数据写入阶段t3,利用第二扫描信号Scan2打开第三开关元件3,同时,利用发光信号EM关闭第一开关元件1,利用第一扫描信号Scan1关闭第二开关元件2,利用第三扫描信号Scan3关闭第四开关元件4。
在发光阶段t4,利用发光信号EM打开第一开关元件1,同时,利用第一扫描信号Scan1关闭第二开关元件2,利用第二扫描信号Scan2关闭第三开关元件3,第三扫描信号Scan3关闭第四开关元件4。
下面结合图7所示的像素电路的工作时序图对图2所示的像素电路对应的像素驱动方法(即:工作过程)进行详细说明。
图7所示的像素电路的工作时序图绘示了第一扫描信号Scan1、第二扫描信号Scan2、第三扫描信号Scan3、发光信号EM和数据信号Vdata在四个时段的电平状态。图7对应于驱动晶体管T5和第一至第四晶体管T4为N型晶体管时的电平状态。
结合参考图3和图7,在复位阶段t1:第二扫描信号Scan2和第三扫描信号Scan3为高电平,发光信号EM和第一扫描信号Scan1为低电平;使得第三晶体管T3和第四晶体管T4打开,同时,使得第一晶体管T1和第二晶体管T2关闭;在另一些实施例中,第一至第四晶体管T4为P型晶体管时,第二扫描信号Scan2和第三扫描信号Scan3为低电平,发光信号EM和第一扫描信号Scan1为高电平。
在此阶段,第一节点G写入数据信号Vdata的电压,此时数据信号Vdata的电压设置为Vref。第二节点S写入复位信号Vsus的电压,复位信号Vsus的电压为直流低电压,以确保OLED不发光。具体电压如下:VG=Vref,VS=Vsus。
可以理解的是,在该阶段第二节点S的电压由复位信号Vsus提供,而非第一电源信号VDD。由于第一电源信号VDD一般为高压直流,若由第一电源电压VDD为第二节点S提供所需的复位信号Vsus,则第一电源信号VDD会产生较大的变化,从而增加功耗。即,本实施例中,第一电源信号VDD可以一直保持高压直流状态,而无需在多个变化较大的状态之间来回切换,从而有利于降低功耗。
结合参考图4和图7,在补偿阶段t2,第一扫描信号Scan1和第二扫描信号Scan2为高电平,发光信号EM和第三扫描信号Scan3为低电平;使得第二晶体管T2和第三晶体管T3打开,第一晶体管T1和第四晶体管T4关闭。在另一些实施例中,第一至第四晶体管T4为P型晶体管时,第一扫描信号Scan1和第二扫描信号Scan2为低电平,发光信号EM和第三扫描信号Scan3为高电平。
在该阶段,第一节点G持续写入数据信号Vdata的电压,数据信号Vdata的电压仍设置为Vref。第一节点G开始向第二节点S充电,当第二节点S电压充电至Vref-Vth时,驱动晶体管T5关闭。即,在第一节点G开始向第二节点S充电的过程中,第一节点G与第二节点S的电压差需大于驱动晶体管T5的阈值电压Vth。进一步地,在该阶段,发光信号EM的电压为低电平,第一晶体管T1关闭,发光元件L不发光。
具体电压如下:VG=Vref,VS=Vref-Vth,VC1=VG-VS=Vth。
可以理解的是,在该阶段,驱动晶体管T5所需的漏源电压由数据信号Vdata通过第三晶体管T3和第四晶体管T4提供,而非由第一电源信号VDD提供。因此,第一电源信号VDD可以一直保持高压直流状态,而无需在多个变化较大的状态之间来回切换,从而有利于降低功耗。此外,在该阶段时,当第二节点S电压达到Vref-Vth时,由于无法再满足驱动晶体管T5导通的条件,使得驱动晶体管T5截止,而不会继续增加第二节点S的电压,避免发光元件L在该阶段产生发光的风险。
结合参考图5和图7,在数据写入阶段t3,第二扫描信号Scan2为高电平,发光信号EM、第一扫描信号Scan1和第三扫描信号Scan3为低电平,使得第三晶体管T3打开,第一晶体管T1、第二晶体管T2和第四晶体管T4关闭。在另一些实施例中,第一至第四晶体管T4为P型晶体管时,第二扫描信号Scan2为低电平,发光信号EM、第一扫描信号Scan1和第三扫描信号Scan3为高电平。
在该阶段,由于复位信号EM电压为低电平,第一晶体管T1关闭,发光元件L不发光。数据信号Vdata的电压设置为VData。因电容耦合原因,第一节点G的电压变化量会影响第二节点S的变化量;此时第一节点G变化量为ΔV=VData-Vref,那么第二节点S电压变化量ΔV1=ΔV*C1/(C1+C2),那么此时第二节点S的电压为:VS=Vref-Vth+(VData-Vref)C1/(C1+C2)。
即,VS=VData*C1/(C1+C2)+Vref*C2/(C1+C2)-Vth
具体电压如下:VG=VData;
VS=VData*C1/(C1+C2)+Vref*C2/(C1+C2)-Vth;
VC1=VG-VS=(VData-Vref)*C2/(C1+C2)。
结合参考图6和图7,在发光阶段t4,发光信号EM为高电平,第一扫描信号Scan1、第二扫描信号Scan2和第三扫描信号Scan3为低电平;以使第一晶体管T1打开,第二晶体管T2、第三晶体管T3和第四晶体管T4关闭。在另一些实施例中,第一至第四晶体管T4为P型晶体管时,发光信号EM为低电平,第一扫描信号Scan1、第二扫描信号Scan2和第三扫描信号Scan3为高电平。
在该阶段,第一电源信号VDD写入,发光元件L发光。第二节点S的电压VS=VOLED+VSS。因耦合作用第二节点S电压变化量等于第一节点G电压变化量。
由于第二节点S变化量为:
VOLED+VSS-[Vref-Vth+(VData-Vref)C1/(C1+C2)]。
那么第一节点G电压为具体电压如下:
Figure BDA0003505902540000111
OLED的电流计算公式如下:
Figure BDA0003505902540000112
将第一节点G,第二节点S的电压代入公式得下:
Figure BDA0003505902540000113
μn为电子迁移率,COX为驱动晶体管T5的单位面积电容,W/L代表驱动晶体管T5沟道宽度与长度之比,这些参数相对比较稳定;基于此,从OLED的电流计算公式可以了解OLED的电流只与数据信号的电压VData和Vref有关,μnCOXW/L为与工艺和驱动设计有关的常数。
综上,在本示例实施方式中,OLED的驱动电流与驱动晶体管T5的阈值电压Vth、发光元件L的电压Voled、第一电源信号VDD的电压没有关系,则驱动晶体管T5的阈值电压的漂移,发光元件L的寿命退化以及第一电源信号VDD的差异不会对其源极电流即有机发光二极管OLED的驱动电流Ioled产生影响,保证了驱动电流的均匀性和稳定性,因此可以使OLED显示装置的亮度更加均匀,降低残影产生,增强显示效果。
实施例三
本实施例还提供了一种显示装置,其可为OLED显示装置。其中,显示装置可包括基板和多个像素组(图中未示出),此基板的材质可为玻璃,但不限于此,也可为聚酰亚胺(PI)视具体情况而定。
基板可具有显示区,而多个像素组位于显示区。其中,像素组可包括像素电路,具体参考实施例一的内容,在此不作重复赘述。此像素组还可包括:发光信号线,与第一开关元件电连接,用于提供发光信号;第一电源信号线,与第一开关元件电连接,用于提供第一电源信号;第一扫描线,与第二开关元件电连接,用于提供第一扫描信号;第二扫描线,与第三开关元件电连接,用于提供第二扫描信号;第三扫描线,与第四开关元件电连接,用于提供第三扫描信号;数据信号线,与第三开关元件电连接,用于提供数据信号;复位信号线,与第四开关元件电连接,用于提供复位信号;第二电源信号线,与发光元件的第二端电连接,用于提供第二电源信号。
示例地,基板还具有环绕显示区设置的非显示区;显示装置还包括位于非显示区的栅极驱动电路,栅极驱动电路与发光信号线、第一扫描线、第二扫描线和第三扫描线连接。
基于此可知,本实施例的显示装置采用的是GDL(Gate Driver less)技术,GDL技术即较少的栅极驱动电路的技术,是将扫描线的驱动电路(即:栅极驱动电路)制作在基板的非显示区上,使之能替代外接集成电路板(Integrated Circuit,简称IC)来完成扫描线的驱动。
GDL技术能减少外接IC的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使本实施例的显示装置更适合制作窄边框或无边框的显示产品。此外,采用GDL技术将栅极驱动电路制作在薄膜晶体管阵列基板上,节省空间及驱动IC的成本。
本公开实施例的显示装置可为AMOLED(Active-matrix organic light-emittingdiode,有源矩阵有机发光二极体)显示,具有机身薄、省电、色彩鲜艳,画质强等众多优点,得到了广泛的应用。如:OLED电视、移动电话、笔记本电脑屏幕等,在平板显示领域中逐渐占主导地位。
在本说明书的描述中,参考术语“一些实施例”、“示例地”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本公开的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本公开的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本公开的限制,本领域的普通技术人员在本公开的范围内可以对上述实施例进行变化、修改、替换和变型,故但凡依本公开的权利要求和说明书所做的变化或修饰,皆应属于本公开专利涵盖的范围之内。

Claims (10)

1.一种像素电路,包括发光元件、第一电容、第二电容、驱动晶体管及第一至第四开关元件,其特征在于,
所述第一开关元件,用于响应发光信号,以将第一电源信号施加到所述驱动晶体管的第一端;
所述第二开关元件,用于响应第一扫描信号,以将所述驱动晶体管的第一端分别与所述驱动晶体管的控制端和所述第一电容的第一端连接;
所述第三开关元件,用于响应第二扫描信号,以将数据信号施加至所述驱动晶体管的控制端和所述第一电容的第一端;
所述第四开关元件,用于响应第三扫描信号,以将复位信号施加至所述驱动晶体管的第二端;
所述第一电容的第二端、所述第二电容的第一端、所述发光元件的第一端与所述驱动晶体管的第二端连接;
所述发光元件的第二端和所述第二电容的第二端连接第二电源信号。
2.根据权利要求1所述的像素电路,其特征在于,所述第一至第四开关元件分别对应包括第一至第四晶体管;其中,
所述第一晶体管的控制端连接所述发光信号,第一端连接所述第一电源信号,第二端与所述驱动晶体管的第一端连接;
所述第二晶体管的控制端连接所述第一扫描信号,第一端与所述驱动晶体管的第一端连接,第二端与第一节点连接;
所述第三晶体管的控制端连接所述第二扫描信号,第一端连接所述数据信号,第二端与第一节点连接;
所述第四晶体管的控制端连接所述第三扫描信号,第一端连接复位信号,第二端与第二节点连接;
所述第一电容的第一端连接所述第一节点,第二端连接所述第二节点;
所述第二电容的第一端连接所述第二节点,第二端连接所述第二电源信号;
所述发光元件的第一端连接所述第二节点,第二端连接所述第二电源信号。
3.根据权利要求2所述的像素电路,其特征在于,所述驱动晶体管及所述第一至第四晶体管均为氧化物薄膜晶体管。
4.根据权利要求2所述的像素电路,其特征在于,所述驱动晶体管及所述第一至第四晶体管均为N型薄膜晶体管;
其中,所述第一电源信号为直流高电平信号,所述第二电源信号为直流低电平信号。
5.根据权利要求2所述的像素电路,其特征在于,所述发光元件为有机发光二极管,所述有机发光二极管的阳极与所述第二节点连接,所述有机发光二极管的阴极连接所述第二电源信号。
6.一种像素驱动方法,用于驱动如权利要求1所述的像素电路,其特征在于,所述像素驱动方法包括:
在复位阶段,利用所述第二扫描信号打开所述第三开关元件,利用所述第三扫描打开所述第四开关元件,同时,利用所述发光信号关闭所述第一开关元件,利用所述第一扫描信号关闭所述第二开关元件;
在补偿阶段,利用所述第一扫描信号打开所述第二开关元件,利用所述第二扫描信号打开所述第三开关元件,同时,利用所述发光信号关闭所述第一开关元件,利用所述第三扫描信号关闭所述第四开关元件;
在数据写入阶段,利用所述第二扫描信号打开所述第三开关元件,同时,利用所述发光信号关闭所述第一开关元件,利用所述第一扫描信号关闭所述第二开关元件,利用所述第三扫描信号关闭所述第四开关元件;
在发光阶段,利用所述发光信号打开所述第一开关元件,同时,利用所述第一扫描信号关闭所述第二开关元件,利用所述第二扫描信号关闭所述第三开关元件,利用所述第三扫描信号关闭所述第四开关元件。
7.根据权利要求6所述的像素驱动方法,其特征在于,所述第一电源信号为直流高电平信号,所述第二电源信号为直流低电平信号;其中,
在所述复位阶段,所述第二扫描信号和所述第三扫描信号为高电平,所述发光信号和第一扫描信号为低电平;
在所述补偿阶段,所述第一扫描信号和第二扫描信号为高电平,所述发光信号和所述第三扫描信号为低电平;
在所述数据写入阶段,所述第二扫描信号为高电平,所述发光信号、所述第一扫描信号和所述第三扫描信号为低电平;
在所述发光阶段,所述发光信号为高电平,所述第一扫描信号、所述第二扫描信号和所述第三扫描信号为低电平。
8.根据权利要求6所述的像素驱动方法,其特征在于,所述第一电源信号为直流高电平信号,所述第二电源信号为直流低电平信号;其中,
在所述复位阶段,所述第二扫描信号和所述第三扫描信号为低电平,所述发光信号和第一扫描信号为高电平;
在所述补偿阶段,所述第一扫描信号和第二扫描信号为低电平,所述发光信号和所述第三扫描信号为高电平;
在所述数据写入阶段,所述第二扫描信号为低电平,所述发光信号、所述第一扫描信号和所述第三扫描信号为高电平;
在所述发光阶段,所述发光信号为低电平,所述第一扫描信号、所述第二扫描信号和所述第三扫描信号为高电平。
9.一种显示装置,所述显示装置包括基板和多个像素组,所述基板具有显示区,所述多个像素组位于所述显示区,其特征在于,所述像素组包括:
如权利要求1所述的像素电路;
发光信号线,与所述第一开关元件电连接,用于提供所述发光信号;
第一电源信号线,与所述第一开关元件电连接,用于提供所述第一电源信号;
第一扫描线,与所述第二开关元件电连接,用于提供所述第一扫描信号;
第二扫描线,与所述第三开关元件电连接,用于提供所述第二扫描信号;
第三扫描线,与所述第四开关元件电连接,用于提供所述第三扫描信号;
数据信号线,与所述第三开关元件电连接,用于提供所述数据信号;
复位信号线,与所述第四开关元件电连接,用于提供所述复位信号;
第二电源信号线,与所述发光元件的第二端电连接,用于提供第二电源信号。
10.根据权利要求9所述的显示装置,其特征在于,
所述基板还具有环绕所述显示区设置的非显示区;
所述显示装置还包括位于所述非显示区的栅极驱动电路,所述栅极驱动电路与所述发光信号线、所述第一扫描线、所述第二扫描线和所述第三扫描线连接。
CN202210139130.8A 2022-02-15 2022-02-15 像素电路、像素驱动方法及显示装置 Pending CN114627817A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210139130.8A CN114627817A (zh) 2022-02-15 2022-02-15 像素电路、像素驱动方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210139130.8A CN114627817A (zh) 2022-02-15 2022-02-15 像素电路、像素驱动方法及显示装置

Publications (1)

Publication Number Publication Date
CN114627817A true CN114627817A (zh) 2022-06-14

Family

ID=81898056

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210139130.8A Pending CN114627817A (zh) 2022-02-15 2022-02-15 像素电路、像素驱动方法及显示装置

Country Status (1)

Country Link
CN (1) CN114627817A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115331629A (zh) * 2022-08-30 2022-11-11 惠科股份有限公司 像素电路和像素驱动方法
CN115512657A (zh) * 2022-11-23 2022-12-23 惠科股份有限公司 像素驱动电路及其驱动方法、显示面板
CN116758865A (zh) * 2023-06-29 2023-09-15 重庆惠科金渝光电科技有限公司 显示面板及其驱动方法、电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140070105A (ko) * 2012-11-30 2014-06-10 삼성디스플레이 주식회사 화소부 및 이를 포함하는 유기 전계 발광 표시 장치
CN106782325A (zh) * 2017-03-02 2017-05-31 深圳市华星光电技术有限公司 像素补偿电路及驱动方法、显示装置
CN106991968A (zh) * 2017-05-27 2017-07-28 京东方科技集团股份有限公司 像素补偿电路及补偿方法、显示装置
CN107393470A (zh) * 2017-08-31 2017-11-24 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板和显示装置
WO2018157443A1 (zh) * 2017-03-02 2018-09-07 深圳市华星光电技术有限公司 像素补偿电路及驱动方法、显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140070105A (ko) * 2012-11-30 2014-06-10 삼성디스플레이 주식회사 화소부 및 이를 포함하는 유기 전계 발광 표시 장치
CN106782325A (zh) * 2017-03-02 2017-05-31 深圳市华星光电技术有限公司 像素补偿电路及驱动方法、显示装置
WO2018157443A1 (zh) * 2017-03-02 2018-09-07 深圳市华星光电技术有限公司 像素补偿电路及驱动方法、显示装置
CN106991968A (zh) * 2017-05-27 2017-07-28 京东方科技集团股份有限公司 像素补偿电路及补偿方法、显示装置
CN107393470A (zh) * 2017-08-31 2017-11-24 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板和显示装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115331629A (zh) * 2022-08-30 2022-11-11 惠科股份有限公司 像素电路和像素驱动方法
US11961482B2 (en) 2022-08-30 2024-04-16 HKC Corporation Limited Pixel circuit having a reset sub-circuit for resetting a plurality of sub-pixels and driving method thereof
CN115512657A (zh) * 2022-11-23 2022-12-23 惠科股份有限公司 像素驱动电路及其驱动方法、显示面板
CN115512657B (zh) * 2022-11-23 2023-02-28 惠科股份有限公司 像素驱动电路及其驱动方法、显示面板
US11990094B1 (en) 2022-11-23 2024-05-21 HKC Corporation Limited Pixel driving circuit and driving method therefor, and display panel
WO2024109023A1 (zh) * 2022-11-23 2024-05-30 惠科股份有限公司 像素驱动电路及其驱动方法、显示面板
CN116758865A (zh) * 2023-06-29 2023-09-15 重庆惠科金渝光电科技有限公司 显示面板及其驱动方法、电子设备

Similar Documents

Publication Publication Date Title
US11735113B2 (en) Pixel driving circuit, method of driving the same and display device
US11881164B2 (en) Pixel circuit and driving method thereof, and display panel
CN107358915B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN108206008B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
CN205920745U (zh) 像素电路、显示面板及显示设备
CN103218970B (zh) Amoled像素单元及其驱动方法、显示装置
WO2019184266A1 (zh) Amoled像素驱动电路、驱动方法及终端
CN113674690B (zh) 像素驱动电路、显示面板、显示装置以及驱动方法
US20220415273A1 (en) Simultaneous emission pixel compensation circuit and display panel
EP3654324A1 (en) Amoled pixel driving circuit and pixel driving method
CN106097964A (zh) 像素电路、显示面板、显示设备及驱动方法
US11302254B2 (en) Pixel circuit compensation method and device, and display device
WO2015085699A1 (zh) Oled像素电路及驱动方法、显示装置
CN114627817A (zh) 像素电路、像素驱动方法及显示装置
CN107452338A (zh) 一种像素电路、其驱动方法、显示面板及显示装置
US11749193B2 (en) Pixel circuit, method for driving a pixel circuit, display panel, and display apparatus
US20240038174A1 (en) Pixel drive circuit and display panel
CN214377609U (zh) 像素电路、显示面板及显示装置
CN114093319A (zh) 像素补偿电路、像素驱动方法及显示装置
CN106652910B (zh) 像素电路及其驱动方法和有机发光显示器
CN114093320A (zh) 像素电路、像素驱动方法及显示装置
US11942036B2 (en) Pixel circuit, pixel circuit driving method and display device
CN114822413A (zh) 像素电路、像素驱动方法及显示装置
WO2024045484A1 (zh) 像素电路及其驱动方法和显示面板
CN113113461B (zh) 阵列基板、像素电路、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20220614

RJ01 Rejection of invention patent application after publication