CN104900189A - 移位寄存器单元及其驱动方法、移位寄存器和显示装置 - Google Patents

移位寄存器单元及其驱动方法、移位寄存器和显示装置 Download PDF

Info

Publication number
CN104900189A
CN104900189A CN201510346044.4A CN201510346044A CN104900189A CN 104900189 A CN104900189 A CN 104900189A CN 201510346044 A CN201510346044 A CN 201510346044A CN 104900189 A CN104900189 A CN 104900189A
Authority
CN
China
Prior art keywords
controlling vertex
clock signal
control
output
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510346044.4A
Other languages
English (en)
Other versions
CN104900189B (zh
Inventor
马占洁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510346044.4A priority Critical patent/CN104900189B/zh
Publication of CN104900189A publication Critical patent/CN104900189A/zh
Priority to US15/306,598 priority patent/US9881543B2/en
Priority to PCT/CN2015/093561 priority patent/WO2016201862A1/zh
Application granted granted Critical
Publication of CN104900189B publication Critical patent/CN104900189B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种移位寄存器单元及其驱动方法、移位寄存器和显示装置。移位寄存器单元包括第一移位寄存模块和第二移位寄存模块;第一移位寄存模块包括:第一输入模块,将起始信号输入到第一控制节点;第二输入模块,将第一电平输入到第二控制节点;第一输出控制模块,将第二电平输入到第一控制节点;第二输出控制模块,将第一时钟信号输入到第二控制节点;第一输出模块,将第一时钟信号输入到第一输出端;以及,第二输出模块,将第一电平输入到第一输出端;所述第二移位寄存模块包括第二输出端、第三输入模块、第四输入模块、第三输出控制模块、第四输出控制模块、第三输出模块以及第四输出模块。本发明可以减少晶体管的个数,利于实现窄边框。

Description

移位寄存器单元及其驱动方法、移位寄存器和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器单元及其驱动方法、移位寄存器和显示装置。
背景技术
针对OLED(Organic Light-Emitting Diode,有机发光二极管)显示器的特殊时序需求,需要其在像素发光阶段设置一个常开型移位寄存器(发光控制移位寄存器)来控制像素发光处于常开状态。目前使用的发光型移位寄存器结构比较复杂,需要很多管子结构,不利于窄边框型显示器设计需求。
发明内容
本发明的主要目的在于提供一种移位寄存器单元及其驱动方法、移位寄存器和显示装置,以减少晶体管的个数,利于实现窄边框。
为了达到上述目的,本发明提供了一种移位寄存器单元,包括第一移位寄存模块和第二移位寄存模块;所述第一移位寄存模块包括:
起始信号输入端和第一输出端;
第一输入模块,与所述起始信号输入端连接,用于在第一时钟信号的控制下将起始信号输入到第一控制节点;
第二输入模块,用于在所述第一时钟信号的控制下将第一电平输入到第二控制节点;
第一输出控制模块,用于在第二时钟信号和所述第二控制节点的控制下,将第二电平输入到所述第一控制节点;
第二输出控制模块,用于在所述第一控制节点的控制下,将所述第一时钟信号输入到所述第二控制节点;
第一输出模块,用于在所述第一控制节点的控制下,将所述第一时钟信号输入到所述第一输出端;以及,
第二输出模块,用于在所述第二控制节点的控制下,将所述第一电平输入到所述第一输出端;
所述第二移位寄存模块包括:
第二输出端;
第三输入模块,与所述第一控制节点连接,用于在所述第二时钟信号的控制下,控制将所述第一控制节点的信号输入到第三控制节点;
第四输入模块,用于在所述第二时钟信号的控制下将第一电平输入到第四控制节点;
第三输出控制模块,用于在第一时钟信号和所述第四控制节点的控制下,将所述第二电平输入到所述第三控制节点;
第四输出控制模块,用于在所述第三控制节点的控制下,将所述第二时钟信号输入到所述第四控制节点;
第三输出模块,用于在所述第三控制节点的控制下,将所述第二时钟信号输入到所述第二输出端;以及,
第四输出模块,用于在所述第四控制节点的控制下,将所述第一电平输入到所述第二输出端;
所述第一时钟信号和所述第二时钟信号反相。
实施时,所述第一输入模块,接入所述第一时钟信号和所述起始信号,与所述第一控制节点连接,具体用于在所述第一时钟信号的控制下,在第一起始阶段和第一维持阶段控制所述第一控制节点接入所述起始信号,在第一维持阶段控制所述第一控制节点的电位维持无效;
所述第二输入模块,接入所述第一时钟信号和所述第一电平,与第二控制节点连接,具体用于在第一起始阶段和第一维持阶段控制所述第二控制节点接入所述第一电平;
所述第一输出控制模块,分别接入所述第二电平和所述第二时钟信号,并分别与所述第一控制节点和所述第二控制节点连接,具体用于在所述第二时钟信号和所述第二控制节点的控制下,在第一维持阶段进一步控制所述第一控制节点接入所述第二电平;
所述第二输出控制模块,接入所述第一时钟信号,并分别与所述第一控制节点和所述第二控制节点连接,用于在所述第一控制节点的控制下在第一输出阶段控制将所述第一时钟信号输入到所述第二控制节点;
所述第一输出模块,接入所述第一时钟信号,分别与所述第一控制节点和所述第一输出端连接,具体用于在所述第一控制节点的控制下,控制将所述第一时钟信号输出至所述第一输出端;
所述第二输出模块,接入所述第一电平,分别与所述第二控制节点和所述第一输出端连接,具体用于在所述第二控制节点的控制下,控制所述第一输出端输出所述第一电平。
实施时,所述第三输入模块,接入所述第二时钟信号,并分别与所述第一控制节点和所述第三控制节点连接,具体用于在第一输出阶段通过所述第二时钟信号下拉所述第一控制节点的电位,并在所述第二时钟信号的控制下在第二起始阶段控制将所述第一控制节点的信号输入到第三控制节点,在第二维持阶段控制所述第三控制节点的电位维持无效;
所述第四输入模块,接入所述第二时钟信号和所述第一电平,与第四控制节点连接,具体用于在第二起始阶段和第二维持阶段控制所述第四控制节点接入所述第一电平;
所述第三输出控制模块,分别接入所述第二电平和所述第一时钟信号,并分别与所述第三控制节点和所述第四控制节点连接,具体用于在所述第一时钟信号和所述第四控制节点的控制下,在第二维持阶段进一步控制所述第三控制节点接入所述第二电平;
所述第四输出控制模块,接入所述第二时钟信号,并分别与所述第三控制节点和所述第四控制节点连接,用于在所述第三控制节点的控制下在第二输出阶段控制将所述第二时钟信号输入到所述第四控制节点接入;
所述第三输出模块,接入所述第二时钟信号,分别与所述第三控制节点和所述第二输出端连接,具体用于在所述第三控制节点的控制下,控制将所述第二时钟信号输出至所述第二输出端;
所述第四输出模块,接入所述第一电平,分别与所述第四控制节点和所述第二输出端连接,具体用于在所述第四控制节点的控制下,控制所述第二输出端输出所述第一电平;
所述第一输出阶段为所述第二起始阶段;
所述第二输出阶段比所述第一输出阶段延迟半个时钟周期;
所述第二维持阶段比所述第一维持阶段延迟半个时钟周期。
实施时,所述第一输入模块包括:第一输入晶体管,栅极接入所述第一时钟信号,第一极接入所述起始信号,第二极与所述第一控制节点连接;以及,
第一电容,第一端与所述输入晶体管的第一极连接,第二端接入所述第一时钟信号。
实施时,所述第二输入模块包括:第二输入晶体管,栅极接入所述第一时钟信号,第一极接入所述第一电平,第二极与所述第二控制节点连接。
实施时,所述第一输出控制模块包括:
第一控制晶体管,栅极与第二控制节点连接,第一极接入所述第二电平;以及,
第二控制晶体管,栅极接入所述第二时钟信号,第一极与所述第一控制晶体管的第二极连接,第二极与所述第一控制节点连接。
实施时,所述第二输出控制模块包括:第三控制晶体管,栅极与所述第一控制节点连接,第一极与所述第二控制节点连接,第二极接入所述第一时钟信号。
实施时,所述第一输出模块包括:第一输出晶体管,栅极与所述第一控制节点连接,第一极与所述第一输出端连接,第二极接入所述第一时钟信号。
实施时,所述第二输出模块包括:第二输出晶体管,栅极与所述第二控制节点连接,第一极接入所述第一电平,第二极与所述第一输出端连接;以及,
第二电容,第一端接入所述第一电平,第二端与所述第二控制节点连接。
实施时,所述第三输入模块包括:第三输入晶体管,栅极接入所述第二时钟信号,第一极与所述第一控制节点连接,第二极与所述第三控制节点连接;以及,
第三电容,第一极接入所述第二时钟信号,第二极与所述第一控制节点连接。
实施时,所述第四输入模块包括:第四输入晶体管,栅极接入所述第二时钟信号,第一极接入所述第一电平,第二极与所述第四控制节点连接。
实施时,所述第三输出控制模块包括:
第四控制晶体管,栅极与所述第四控制节点连接,第一极接入第二电平;以及,
第五控制晶体管,栅极接入所述第二时钟信号,第一极与所述第四控制晶体管的第二极连接,第二极与所述第三控制节点连接。
实施时,所述第四输出控制模块包括:第六控制晶体管,栅极与所述第三控制节点连接,第一极与所述第四控制节点连接,第二极接入所述第二时钟信号。
实施时,所述第三输出模块包括:第三输出晶体管,栅极与所述第三控制节点连接,第一极与所述第二输出端连接,第二极接入所述第二时钟信号。
实施时,所述第四输出模块包括:栅极与所述第四控制节点连接,第一极接入所述第一电平,第二极与所述第二输出端连接;以及,
第四电容,第一端接入所述第一电平,第二端与所述第四控制节点连接。
本发明还提供了一种移位寄存器单元的驱动方法,包括:
在第一时钟信号的控制下,第一输入模块将起始信号输入到第一控制节点;
在所述第一时钟信号的控制下,第二输入模块将第一电平输入到第二控制节点;
在第二时钟信号和所述第二控制节点的控制下,第一输出控制模块将第二电平输入到所述第一控制节点;
在所述第一控制节点的控制下,第二输出控制模块所述第一时钟信号输入到所述第二控制节点;
在所述第一控制节点的控制下,第一输出模块将所述第一时钟信号输入到所述第一输出端;
在所述第二控制节点的控制下,第二输出模块将所述第一电平输入到所述第一输出端;
在所述第二时钟信号的控制下,第三输入模块控制将所述第一控制节点的信号输入到第三控制节点;
在所述第二时钟信号的控制下,第四输入模块将第一电平输入到第四控制节点;
在第一时钟信号和所述第四控制节点的控制下,第三输出控制模块将所述第二电平输入到所述第三控制节点;
在所述第三控制节点的控制下,第四输出控制模块将所述第二时钟信号输入到所述第四控制节点;
在所述第三控制节点的控制下,第三输出模块将所述第二时钟信号输入到所述第二输出端;以及,
在所述第四控制节点的控制下,第四输出模块将所述第一电平输入到所述第二输出端。
本发明还提供了一种移位寄存器,包括多级上述的移位寄存器单元;
除了第一级移位寄存器单元之外,每一级移位寄存器单元包括的起始信号输入端与相邻上一级移位寄存器单元的第三控制节点连接。
本发明还提供了一种显示装置,其特征在于,包括上述的移位寄存器。
与现有技术相比,本发明所述的移位寄存器单元及其驱动方法、移位寄存器和显示装置,控制由一级移位寄存器单元的第三控制节点提供相邻下一级移位寄存器单元的起始信号,保证行间信号传递效果不受显示区影响,输出效果更好,产品良率会更高,同时本申请移位寄存器单元使用的晶体管的个数较小,利于实现窄边框。
附图说明
图1是本发明实施例所述的移位寄存器单元的结构图;
图2是本发明实施例所述的移位寄存器的工作时序图;
图3是本发明一具体实施例所述的移位寄存器单元的电路图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1所示,本发明实施例所述的移位寄存器单元,包括第一移位寄存模块和第二移位寄存模块;所述第一移位寄存模块包括:
输入起始信号STV的起始信号输入端;
第一输出端Output_1;
第一输入模块11,与所述起始信号输入端连接,用于在第一时钟信号CLK的控制下将起始信号STV输入到第一控制节点A;
第二输入模块12,用于在所述第一时钟信号CK的控制下将第一电平V1输入到第二控制节点B;
第一输出控制模块21,用于在第二时钟信号CKB和所述第二控制节点B的控制下,将第二电平V2输入到所述第一控制节点A;
第二输出控制模块22,用于在所述第一控制节点A的控制下,将所述第一时钟信号CK输入到所述第二控制节点B;
第一输出模块31,用于在所述第一控制节点A的控制下,将所述第一时钟信号CK输入到所述第一输出端Output_1;以及,
第二输出模块32,用于在所述第二控制节点B的控制下,将所述第一电平V1输入到所述第一输出端Output_1;
所述第二移位寄存模块包括:
第二输出端Output_2;
第三输入模块13,与所述第一控制节点A连接,用于在所述第二时钟信号CKB的控制下,控制将所述第一控制节点A的信号输入到第三控制节点C;
第四输入模块14,用于在所述第二时钟信号的控制下将第一电平V1输入到第四控制节点D;
第三输出控制模块23,用于在第一时钟信号CK和所述第四控制节点D的控制下,将所述第二电平V2输入到所述第三控制节点C;
第四输出控制模块24,用于在所述第三控制节点C的控制下,将所述第二时钟信号CKB输入到所述第四控制节点D;
第三输出模块33,用于在所述第三控制节点C的控制下,将所述第二时钟信号CKB输入到所述第二输出端Output_2;以及,
第四输出模块34,用于在所述第四控制节点D的控制下,将所述第一电平V1输入到所述第二输出端Output_2;
所述第一时钟信号CK和所述第二时钟信号CKB反相。
在本发明实施例所述的移位寄存器单元中,由所述第一控制节点为相邻下一级移位寄存模块提供起始信号,保证行间信号传递效果不受显示区影响,输出效果更好,产品良率会更高。
具体的,所述第一输入模块,接入所述第一时钟信号和所述起始信号,与所述第一控制节点连接,具体用于在所述第一时钟信号的控制下,在第一起始阶段控制所述第一控制节点接入所述起始信号,在第一维持阶段控制所述第一控制节点的电位维持无效;
所述第二输入模块,接入所述第一时钟信号和所述第一电平,与第二控制节点连接,具体用于在第一起始阶段和第一维持阶段控制所述第二控制节点接入所述第一电平;
所述第一输出控制模块,分别接入所述第二电平和所述第二时钟信号,并分别与所述第一控制节点和所述第二控制节点连接,具体用于在所述第二时钟信号和所述第二控制节点的控制下,在第一维持阶段进一步控制所述第一控制节点接入所述第二电平;
所述第二输出控制模块,接入所述第一时钟信号,并分别与所述第一控制节点和所述第二控制节点连接,用于在所述第一控制节点的控制下在第一输出阶段控制将所述第一时钟信号输入到第二控制节点;
所述第一输出模块,接入所述第一时钟信号,分别与所述第一控制节点和所述第一输出端连接,具体用于在所述第一控制节点的控制下,控制所述第一输出端输出所述第一时钟信号;
所述第二输出模块,接入所述第一电平,分别与所述第二控制节点和所述第一输出端连接,具体用于在所述第二控制节点的的控制下,控制所述第一输出端输出所述第一电平。
具体的,所述第三输入模块,接入所述第二时钟信号,并分别与所述第一控制节点和所述第三控制节点连接,具体用于在第一输出阶段通过所述第二时钟信号下拉所述第一控制节点的电位,并在所述第二时钟信号的控制下在第二起始阶段控制将所述第一控制节点的信号输入到第三控制节点,在第二维持阶段控制所述第三控制节点的电位维持无效;
所述第四输入模块,接入所述第二时钟信号和所述第一电平,与第四控制节点连接,具体用于在第二起始阶段和第二维持阶段控制所述第四控制节点接入所述第一电平;
所述第三输出控制模块,分别接入所述第二电平和所述第一时钟信号,并分别与所述第三控制节点和所述第四控制节点连接,具体用于在所述第一时钟信号和所述第四控制节点的控制下,在第二维持阶段进一步控制所述第三控制节点接入所述第二电平;
所述第四输出控制模块,接入所述第二时钟信号,并分别与所述第三控制节点和所述第四控制节点连接,用于在所述第三控制节点的控制下,在第二输出阶段控制将所述第二时钟信号输入到所述第四控制节点;
所述第三输出模块,接入所述第二时钟信号,分别与所述第三控制节点和所述第二输出端连接,具体用于当所述第三控制节点的电位有效时控制将所述第二时钟信号输出至所述第二输出端;
所述第四输出模块,接入所述第一电平,分别与所述第四控制节点和所述第二输出端连接,具体用于在所述第四控制节点的控制下,控制所述第二输出端输出所述第二电平;
所述第一输出阶段为所述第二起始阶段;
所述第二输出阶段比所述第一输出阶段延迟半个时钟周期;
所述第二维持阶段比所述第一维持阶段延迟半个时钟周期。
在具体操作时,当本发明实施例所述的移位寄存器单元包括的晶体管是p型晶体管时,所述第一电平V1可以是低电平VGL,所述第二电平V2可以是高电平VGH。
具体的,如图2所示,当所述第一电平V1为低电平VGL,所述第二电平V2为高电平VGH时,
所述第一输入模块11,接入所述第一时钟信号CK和所述起始信号STV,与所述第一控制节点A连接,具体用于在所述第一时钟信号CK的控制下,在第一起始阶段a控制所述第一控制节点接入所述起始信号(在第一起始阶段a所述起始信号为低电平),在第一维持阶段(所述第一维持阶段包括图2中的阶段c、阶段d、阶段e、阶段f及阶段f之后至下一帧开始前的时间段)控制所述第一控制节点A的电位维持为高电平;
所述第二输入模块12,接入所述第一时钟信号CK和所述低电平VGL,与第二控制节点B连接,具体用于在第一起始阶段a和第一维持阶段控制所述第二控制节点B接入低电平VGL;
所述第一输出控制模块21,分别接入所述高电平VGH和所述第二时钟信号CKB,并分别与所述第一控制节点A和所述第二控制节点B连接,具体用于在所述第二时钟信号CKB和所述第二控制节点B的控制下,在第一维持阶段包括的阶段d进一步控制所述第一控制节点A接入所述高电平VGH;
所述第二输出控制模块22,接入所述第一时钟信号CK,并分别与所述第一控制节点A和所述第二控制节点B连接,用于在所述第一控制节点A的控制下在第一输出阶段b控制将所述第一时钟信号CK输入到所述第二控制节点B;
所述第一输出模块31,接入所述第一时钟信号CK,分别与所述第一控制节点A和所述第一输出端Output_1连接,具体用于在所述第一控制节点A的控制下,控制将所述第一时钟信号CK输出至所述第一输出端Output_1;
所述第二输出模块32,接入所述低电平VGL,分别与所述第二控制节点B和所述第一输出端Output_1连接,具体用于在所述第二控制节点B的控制下,控制将低电平VGL输出至所述第一输出端Output_1;
所述第三输入模块13,接入所述第二时钟信号CKB,并分别与所述第一控制节点A和所述第三控制节点C连接,具体用于在所述第二时钟信号CKB的控制下在第一输出阶段b控制将所述第二时钟信号CKB输入到所述第一控制节点A所述第二时钟信号CKB,在第二起始阶段控制将所述第三控制节点A的信号输入到所述第三控制节点C,在第二维持阶段控制所述第三控制节点C的电位维持为高电平;所述第二起始阶段即为第一输出阶段b,也可以理解为第二起始阶段比第一起始阶段a延迟半个时钟周期;所述第二维持阶段比所述第一维持阶段延迟半个时钟周期;
所述第四输入模块14,接入所述第二时钟信号CKB和所述低电平VGL,与第四控制节点D连接,具体用于在第二起始阶段和第二维持阶段控制所述第四控制节点D接入所述低电平VGL;
所述第三输出控制模块23,分别接入所述高电平VGH和所述第一时钟信号CK,并分别与所述第三控制节点C和所述第四控制节点D连接,具体用于在所述第一时钟信号CK和所述第四控制节点D的控制下,在第二维持阶段包括的阶段e进一步控制所述第三控制节点C接入所述高电平VGH;
所述第四输出控制模块24,接入所述第二时钟信号CKB,并分别与所述第三控制节点C和所述第四控制节点D连接,用于在所述第三控制节点C的控制下在第二输出阶段控制将所述第二时钟信号CKB输入到所述第四控制节点D;所述第二输出阶段比所述第一输出阶段b延迟半个时钟周期;
所述第三输出模块33,接入所述第二时钟信号CKB,分别与所述第三控制节点C和所述第二输出端Output_2连接,具体用于在所述第三控制节点C的控制下,控制将所述第二时钟信号CKB输出至所述第二输出端Output_2;
所述第四输出模块34,接入所述低电平VGL,分别与所述第四控制节点D和所述第二输出端Output_2连接,具体用于在所述第四控制节点D的控制下,控制所述第二输出端Output_2输出所述低电平VGL。
具体的,所述第一输入模块包括:第一输入晶体管,栅极接入所述第一时钟信号,第一极接入所述起始信号,第二极与所述第一控制节点连接;以及,
第一电容,第一端与所述输入晶体管的第一极连接,第二端接入所述第一时钟信号。
在实际操作时,当所述第一输入模块包含于一移位寄存器包括的第一行移位寄存器单元时,由于不需要在特定的阶段由时钟信号通过电容改变相邻上一级移位寄存器单元的控制节点的电位,因此该第一输入模块可以不包括第一电容。
具体的,所述第二输入模块包括:第二输入晶体管,栅极接入所述第一时钟信号,第一极接入所述第一电平,第二极与所述第二控制节点连接。
具体的,所述第一输出控制模块包括:
第一控制晶体管,栅极与第二控制节点连接,第一极接入所述第二电平;以及,
第二控制晶体管,栅极接入所述第二时钟信号,第一极与所述第一控制晶体管的第二极连接,第二极与所述第一控制节点连接。
具体的,所述第二输出控制模块包括:第三控制晶体管,栅极与所述第一控制节点连接,第一极与所述第二控制节点连接,第二极接入所述第一时钟信号。
具体的,所述第一输出模块包括:第一输出晶体管,栅极与所述第一控制节点连接,第一极与所述第一输出端连接,第二极接入所述第一时钟信号。
具体的,所述第二输出模块包括:第二输出晶体管,栅极与所述第二控制节点连接,第一极接入所述第一电平,第二极与所述第一输出端连接;以及,
第二电容,第一端接入所述第一电平,第二端与所述第二控制节点连接。
具体的,所述第三输入模块包括:第三输入晶体管,栅极接入所述第二时钟信号,第一极与所述第一控制节点连接,第二极与所述第三控制节点连接;以及,
第三电容,第一极接入所述第二时钟信号,第二极与所述第一控制节点连接。
具体的,所述第四输入模块包括:第四输入晶体管,栅极接入所述第二时钟信号,第一极接入所述第一电平,第二极与所述第四控制节点连接。
具体的,所述第三输出控制模块包括:
第四控制晶体管,栅极与所述第四控制节点连接,第一极接入第二电平;以及,
第五控制晶体管,栅极接入所述第二时钟信号,第一极与所述第四控制晶体管的第二极连接,第二极与所述第三控制节点连接。
具体的,所述第四输出控制模块包括:第六控制晶体管,栅极与所述第三控制节点连接,第一极与所述第四控制节点连接,第二极接入所述第二时钟信号。
具体的,所述第三输出模块包括:第三输出晶体管,栅极与所述第三控制节点连接,第一极与所述第二输出端连接,第二极接入所述第二时钟信号。
具体的,所述第四输出模块包括:栅极与所述第四控制节点连接,第一极接入所述第一电平,第二极与所述第二输出端连接;以及,
第四电容,第一端接入所述第一电平,第二端与所述第四控制节点连接。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中第一极可以为源极或漏极,第二极可以为漏极或源极。此外,按照晶体管的特性区分可以将晶体管分为n型晶体管或p型晶体管。在本发明实施例提供的驱动电路中,所有晶体管均是以p型晶体管为例进行的说明,可以想到的是在采用n型晶体管实现时是本领域技术人员可在没有做出创造性劳动前提下轻易想到的,因此也是在本发明的实施例保护范围内的。
具体的,如图3所示,所述第一输入模块包括:第一输入晶体管M1,栅极接入所述第一时钟信号CK,源极接入所述起始信号STV,漏极与所述第一控制节点A连接;
所述第二输入模块包括:第二输入晶体管M2,栅极接入所述第一时钟信号CK,源极接入低电平VGL,漏极与所述第二控制节点B连接;
所述第一输出控制模块包括:
第一控制晶体管M3,栅极与第二控制节点B连接,源极接入高电平VGH;以及,
第二控制晶体管M4,栅极接入所述第二时钟信号CKB,源极与所述第一控制晶体管M3的漏极连接,漏极与所述第一控制节点A连接;
所述第二输出控制模块包括:第三控制晶体管M5,栅极与所述第一控制节点A连接,源极与所述第二控制节点B连接,漏极接入所述第一时钟信号CK;
具体的,述第一输出模块包括:第一输出晶体管M6,栅极与所述第一控制节点A连接,源极与所述第一输出端Output_1连接,漏极接入所述第一时钟信号CK;
所述第二输出模块包括:第二输出晶体管M7,栅极与所述第二控制节点B连接,源极接入所述低电平VGL,漏极与所述第一输出端Output_1连接;以及,
第一存储电容C1,第一端接入所述低电平VGL,第二端与所述第二控制节点B连接;
所述第三输入模块包括:第三输入晶体管M8,栅极接入所述第二时钟信号CKB,源极与所述第一控制节点A连接,漏极与所述第三控制节点C连接;以及,
输入电容C2,源极接入所述第二时钟信号CKB,漏极与所述第一控制节点A连接;
所述第四输入模块包括:第四输入晶体管M9,栅极接入所述第二时钟信号CKB,源极接入所述低电平VGL,漏极与所述第四控制节点D连接;
所述第三输出控制模块包括:
第四控制晶体管M10,栅极与所述第四控制节点D连接,源极接入高电平VGH;以及,
第五控制晶体管M11,栅极接入所述第二时钟信号CKB,源极与所述第四控制晶体管M10的漏极连接,漏极与所述第三控制节点C连接;
所述第四输出控制模块包括:第六控制晶体管M12,栅极与所述第三控制节点C连接,源极与所述第四控制节点D连接,漏极接入所述第二时钟信号CKB;
所述第三输出模块包括:第三输出晶体管M13,栅极与所述第三控制节点C连接,源极与所述第二输出端Output_2连接,漏极接入所述第二时钟信号CKB;
所述第四输出模块包括:第四输出晶体管M14,栅极与所述第四控制节点D连接,源极接入所述低电平VGL,漏极与所述第二输出端Output_2连接;以及,
第二存储电容C3,第一端接入所述低电平VGL,第二端与所述第四控制节点D连接;
在图3中,所用的晶体管都为p型TFT。
如图2所示,如图3所示的移位寄存器单元的工作过程如下:
在阶段a:STV接入低压开启信号,CK为低压开启信号,CKB为高压关闭信号,当CK为低压开启信号时,CK所控制的M1、M2和M5打开,当M1打开时,STV接入的低压开启信号写入到第一控制节点A,并存储在C2上;此时由第一控制节点A控制的M6打开,将CK的低压开启信号输入到Output_1;同时CK控制的M2也开启,将VGL输入到第二控制节点B,同时给C1充电;同时第一控制节点A控制的M6开启,将CK的低压开启信号也传输给第二控制节点B,CK的低压开启信号和VGL相同,因此不会影响第二控制节点B的电位;此时第二控制节点B控制的M7打开,将VGL也输出到Output_1,增强输出效果;
此时第一控制节点A的电位是低压信号,该电压信号会传输到M8的源极,但是此时M8由CKB的高压关闭信号控制,不会影响第二移位寄存模块的状态;
在阶段b:CKB为低压开启信号,CK变成高压关闭信号;在第一移位寄存模块中的第一控制节点A会通过C2的作用,受到第二移位寄存模块中CKB的低压开启信号的影响,导致第一控制节点A的电位也下拉,增强M6的输出,同时也加强了第二移位寄存模块中CKB控制的M8的输出;M6的加强输出将此时CK的高压关闭信号输出到第一移位寄存模块的输出端Output_1,使Output_1上为高压关闭信号;同时第二移位寄存模块中的M10开启,将第一控制节点A的低压信号写入到第三控制节点C;此时在第一移位寄存模块中,第一控制节点A的低压信号同时将M5打开,将CK的高压关闭信号输入到第二控制节点B,同时给C1充电,使得M7关闭;在第二移位寄存模块中,第三控制节点C的电位为低电平,使得M13开启,将CKB的低压开启信号输出到第二移位寄存模块的输出端Output_2上;同时第三控制节点C控制的M12开启,将CKB的低压开启信号写入到第四控制节点D;同时CKB控制的M9也开启,将VGL也输出到第四控制节点D,增强第四控制节点D的输出;由第四控制节点D控制的晶体管M14开启,将VGL也输出到第二移位寄存模块的输出端Output_2,加强其输出效果。
在阶段c:STV接入高压关闭信号,CKB为高压关闭信号,CK为低压开启信号,此时在第一移位寄存模块中,CK控制的晶体管将打开;M1的开启,将STV接入的高压关闭信号写入到第一控制节点A,使得晶体管M6和M5关闭;M2的开启,将VGL写入到第二控制节点B,使M7开启,将VGL写入到第一移位寄存模块的输出端Output_1;
此时第二移位寄存模块将完阶段b动作,即通过第二级移位寄存器单元中与起始信号输入端连接的电容和CK进行第三控制节点C的下拉,将M13的源极的CKB的高压关闭信号进行传输,完成第二移位寄存模块的VGH输出动作;
在阶段d:STV接入高压关闭信号,CK为高压关闭信号,CKB为低压开启信号。在第一移位寄存模块中,第二控制节点B保存阶段c的VGL,将M7和M3打开,M7的开启,将持续将VGL输入到第一移位寄存模块的输出端Output_1;M3的开启将VGH传输到M4的源极,此时CKB控制的M4也打开,便将VGH通过M4传输到第一控制节点A,稳定第一控制节点A的电位,稳定M6的关闭,稳定Output_1的输出;
此时第二移位寄存模块中CKB控制的M8打开,将第一控制节点A的VGH写入到第三控制节点C,完成第一移位寄存模块的阶段c;
第一移位寄存模块在阶段e的工作过程与在阶段c的工作过程相同,第一移位寄存模块在阶段f的时序与阶段d的时序相同。
本发明实施例所述的移位寄存器单元的驱动方法包括:
在第一时钟信号的控制下,第一输入模块将起始信号输入到第一控制节点;
在所述第一时钟信号的控制下,第二输入模块将第一电平输入到第二控制节点;
在第二时钟信号和所述第二控制节点的控制下,第一输出控制模块将第二电平输入到所述第一控制节点;
在所述第一控制节点的控制下,第二输出控制模块所述第一时钟信号输入到所述第二控制节点;
在所述第一控制节点的控制下,第一输出模块将所述第一时钟信号输入到所述第一输出端;
在所述第二控制节点的控制下,第二输出模块将所述第一电平输入到所述第一输出端;
在所述第二时钟信号的控制下,第三输入模块控制所述第一控制节点与第三控制节点连接;
在所述第二时钟信号的控制下,第四输入模块将第一电平输入到第四控制节点;
在第一时钟信号和所述第四控制节点的控制下,第三输出控制模块将所述第二电平输入到所述第三控制节点;
在所述第三控制节点的控制下,第四输出控制模块将所述第二时钟信号输入到所述第四控制节点;
在所述第三控制节点的控制下,第三输出模块将所述第二时钟信号输入到所述第二输出端;以及,
在所述第四控制节点的控制下,第四输出模块将所述第一电平输入到所述第二输出端。
本发明实施例所述的移位寄存器,包括多级上述的移位寄存器单元;
除了第一级移位寄存器单元之外,每一级移位寄存器单元包括的起始信号输入端与相邻上一级移位寄存器单元的第三控制节点连接。
本发明实施例所述的显示装置包括上述的移位寄存器。
所述显示装置可以包括液晶显示装置,例如液晶面板、液晶电视、手机、液晶显示器。除了液晶显示装置外,所述显示装置还可以包括有机发光显示器或者其他类型的显示装置,比如电子阅读器等。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (18)

1.一种移位寄存器单元,其特征在于,包括第一移位寄存模块和第二移位寄存模块;所述第一移位寄存模块包括:
起始信号输入端和第一输出端;
第一输入模块,与所述起始信号输入端连接,用于在第一时钟信号的控制下将起始信号输入到第一控制节点;
第二输入模块,用于在所述第一时钟信号的控制下将第一电平输入到第二控制节点;
第一输出控制模块,用于在第二时钟信号和所述第二控制节点的控制下,将第二电平输入到所述第一控制节点;
第二输出控制模块,用于在所述第一控制节点的控制下,将所述第一时钟信号输入到所述第二控制节点;
第一输出模块,用于在所述第一控制节点的控制下,将所述第一时钟信号输入到所述第一输出端;以及,
第二输出模块,用于在所述第二控制节点的控制下,将所述第一电平输入到所述第一输出端;
所述第二移位寄存模块包括:
第二输出端;
第三输入模块,与所述第一控制节点连接,用于在所述第二时钟信号的控制下,控制将所述第一控制节点的信号输入到第三控制节点;
第四输入模块,用于在所述第二时钟信号的控制下将第一电平输入到第四控制节点;
第三输出控制模块,用于在第一时钟信号和所述第四控制节点的控制下,将所述第二电平输入到所述第三控制节点;
第四输出控制模块,用于在所述第三控制节点的控制下,将所述第二时钟信号输入到所述第四控制节点;
第三输出模块,用于在所述第三控制节点的控制下,将所述第二时钟信号输入到所述第二输出端;以及,
第四输出模块,用于在所述第四控制节点的控制下,将所述第一电平输入到所述第二输出端;
所述第一时钟信号和所述第二时钟信号反相。
2.如权利要求1所述的移位寄存器单元,其特征在于,
所述第一输入模块,接入所述第一时钟信号和所述起始信号,与所述第一控制节点连接,具体用于在所述第一时钟信号的控制下,在第一起始阶段和第一维持阶段控制所述第一控制节点接入所述起始信号,在第一维持阶段控制所述第一控制节点的电位维持无效;
所述第二输入模块,接入所述第一时钟信号和所述第一电平,与第二控制节点连接,具体用于在第一起始阶段和第一维持阶段控制所述第二控制节点接入所述第一电平;
所述第一输出控制模块,分别接入所述第二电平和所述第二时钟信号,并分别与所述第一控制节点和所述第二控制节点连接,具体用于在所述第二时钟信号和所述第二控制节点的控制下,在第一维持阶段进一步控制所述第一控制节点接入所述第二电平;
所述第二输出控制模块,接入所述第一时钟信号,并分别与所述第一控制节点和所述第二控制节点连接,用于在所述第一控制节点的控制下在第一输出阶段控制将所述第一时钟信号输入到所述第二控制节点;
所述第一输出模块,接入所述第一时钟信号,分别与所述第一控制节点和所述第一输出端连接,具体用于在所述第一控制节点的控制下,控制将所述第一时钟信号输出至所述第一输出端;
所述第二输出模块,接入所述第一电平,分别与所述第二控制节点和所述第一输出端连接,具体用于在所述第二控制节点的控制下,控制所述第一输出端输出所述第一电平。
3.如权利要求2所述的移位寄存器单元,其特征在于,
所述第三输入模块,接入所述第二时钟信号,并分别与所述第一控制节点和所述第三控制节点连接,具体用于在第一输出阶段通过所述第二时钟信号下拉所述第一控制节点的电位,并在所述第二时钟信号的控制下在第二起始阶段控制将所述第一控制节点的信号输入到第三控制节点,在第二维持阶段控制所述第三控制节点的电位维持无效;
所述第四输入模块,接入所述第二时钟信号和所述第一电平,与第四控制节点连接,具体用于在第二起始阶段和第二维持阶段控制所述第四控制节点接入所述第一电平;
所述第三输出控制模块,分别接入所述第二电平和所述第一时钟信号,并分别与所述第三控制节点和所述第四控制节点连接,具体用于在所述第一时钟信号和所述第四控制节点的控制下,在第二维持阶段进一步控制所述第三控制节点接入所述第二电平;
所述第四输出控制模块,接入所述第二时钟信号,并分别与所述第三控制节点和所述第四控制节点连接,用于在所述第三控制节点的控制下在第二输出阶段控制将所述第二时钟信号输入到所述第四控制节点接入;
所述第三输出模块,接入所述第二时钟信号,分别与所述第三控制节点和所述第二输出端连接,具体用于在所述第三控制节点的控制下,控制将所述第二时钟信号输出至所述第二输出端;
所述第四输出模块,接入所述第一电平,分别与所述第四控制节点和所述第二输出端连接,具体用于在所述第四控制节点的控制下,控制所述第二输出端输出所述第一电平;
所述第一输出阶段为所述第二起始阶段;
所述第二输出阶段比所述第一输出阶段延迟半个时钟周期;
所述第二维持阶段比所述第一维持阶段延迟半个时钟周期。
4.如权利要求3所述的移位寄存器单元,其特征在于,所述第一输入模块包括:第一输入晶体管,栅极接入所述第一时钟信号,第一极接入所述起始信号,第二极与所述第一控制节点连接;以及,
第一电容,第一端与所述输入晶体管的第一极连接,第二端接入所述第一时钟信号。
5.如权利要求3所述的移位寄存器单元,其特征在于,所述第二输入模块包括:第二输入晶体管,栅极接入所述第一时钟信号,第一极接入所述第一电平,第二极与所述第二控制节点连接。
6.如权利要求3所述的移位寄存器单元,其特征在于,所述第一输出控制模块包括:
第一控制晶体管,栅极与第二控制节点连接,第一极接入所述第二电平;以及,
第二控制晶体管,栅极接入所述第二时钟信号,第一极与所述第一控制晶体管的第二极连接,第二极与所述第一控制节点连接。
7.如权利要求3所述的移位寄存器单元,其特征在于,所述第二输出控制模块包括:第三控制晶体管,栅极与所述第一控制节点连接,第一极与所述第二控制节点连接,第二极接入所述第一时钟信号。
8.如权利要求3所述的移位寄存器单元,其特征在于,所述第一输出模块包括:第一输出晶体管,栅极与所述第一控制节点连接,第一极与所述第一输出端连接,第二极接入所述第一时钟信号。
9.如权利要求3所述的移位寄存器单元,其特征在于,所述第二输出模块包括:第二输出晶体管,栅极与所述第二控制节点连接,第一极接入所述第一电平,第二极与所述第一输出端连接;以及,
第二电容,第一端接入所述第一电平,第二端与所述第二控制节点连接。
10.如权利要求3所述的移位寄存器单元,其特征在于,所述第三输入模块包括:第三输入晶体管,栅极接入所述第二时钟信号,第一极与所述第一控制节点连接,第二极与所述第三控制节点连接;以及,
第三电容,第一极接入所述第二时钟信号,第二极与所述第一控制节点连接。
11.如权利要求3所述的移位寄存器单元,其特征在于,所述第四输入模块包括:第四输入晶体管,栅极接入所述第二时钟信号,第一极接入所述第一电平,第二极与所述第四控制节点连接。
12.如权利要求3所述的移位寄存器单元,其特征在于,所述第三输出控制模块包括:
第四控制晶体管,栅极与所述第四控制节点连接,第一极接入第二电平;以及,
第五控制晶体管,栅极接入所述第二时钟信号,第一极与所述第四控制晶体管的第二极连接,第二极与所述第三控制节点连接。
13.如权利要求3所述的移位寄存器单元,其特征在于,所述第四输出控制模块包括:第六控制晶体管,栅极与所述第三控制节点连接,第一极与所述第四控制节点连接,第二极接入所述第二时钟信号。
14.如权利要求3所述的移位寄存器单元,其特征在于,所述第三输出模块包括:第三输出晶体管,栅极与所述第三控制节点连接,第一极与所述第二输出端连接,第二极接入所述第二时钟信号。
15.如权利要求3所述的移位寄存器单元,其特征在于,所述第四输出模块包括:栅极与所述第四控制节点连接,第一极接入所述第一电平,第二极与所述第二输出端连接;以及,
第四电容,第一端接入所述第一电平,第二端与所述第四控制节点连接。
16.一种移位寄存器单元的驱动方法,其特征在于,包括:
在第一时钟信号的控制下,第一输入模块将起始信号输入到第一控制节点;
在所述第一时钟信号的控制下,第二输入模块将第一电平输入到第二控制节点;
在第二时钟信号和所述第二控制节点的控制下,第一输出控制模块将第二电平输入到所述第一控制节点;
在所述第一控制节点的控制下,第二输出控制模块将所述第一时钟信号输入到所述第二控制节点;
在所述第一控制节点的控制下,第一输出模块将所述第一时钟信号输入到所述第一输出端;
在所述第二控制节点的控制下,第二输出模块将所述第一电平输入到所述第一输出端;
在所述第二时钟信号的控制下,第三输入模块控制将所述第一控制节点的信号输入到第三控制节点;
在所述第二时钟信号的控制下,第四输入模块将第一电平输入到第四控制节点;
在第一时钟信号和所述第四控制节点的控制下,第三输出控制模块将所述第二电平输入到所述第三控制节点;
在所述第三控制节点的控制下,第四输出控制模块将所述第二时钟信号输入到所述第四控制节点;
在所述第三控制节点的控制下,第三输出模块所述第二时钟信号输入到所述第二输出端;以及,
在所述第四控制节点的控制下,第四输出模块将所述第一电平输入到所述第二输出端。
17.一种移位寄存器,其特征在于,包括多级如权利要求1至15中任一权利要求所述的移位寄存器单元;
除了第一级移位寄存器单元之外,每一级移位寄存器单元包括的起始信号输入端与相邻上一级移位寄存器单元的第三控制节点连接。
18.一种显示装置,其特征在于,包括权利要求17所述的移位寄存器。
CN201510346044.4A 2015-06-19 2015-06-19 移位寄存器单元及其驱动方法、移位寄存器和显示装置 Active CN104900189B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510346044.4A CN104900189B (zh) 2015-06-19 2015-06-19 移位寄存器单元及其驱动方法、移位寄存器和显示装置
US15/306,598 US9881543B2 (en) 2015-06-19 2015-11-02 Shift register unit, method for driving the same, shift register, and display device
PCT/CN2015/093561 WO2016201862A1 (zh) 2015-06-19 2015-11-02 移位寄存器单元及其驱动方法、移位寄存器和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510346044.4A CN104900189B (zh) 2015-06-19 2015-06-19 移位寄存器单元及其驱动方法、移位寄存器和显示装置

Publications (2)

Publication Number Publication Date
CN104900189A true CN104900189A (zh) 2015-09-09
CN104900189B CN104900189B (zh) 2017-08-01

Family

ID=54032823

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510346044.4A Active CN104900189B (zh) 2015-06-19 2015-06-19 移位寄存器单元及其驱动方法、移位寄存器和显示装置

Country Status (3)

Country Link
US (1) US9881543B2 (zh)
CN (1) CN104900189B (zh)
WO (1) WO2016201862A1 (zh)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105243995A (zh) * 2015-11-25 2016-01-13 上海天马有机发光显示技术有限公司 移位寄存器及其驱动方法、栅极驱动电路及其相关器件
CN105513531A (zh) * 2016-03-02 2016-04-20 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
WO2016201862A1 (zh) * 2015-06-19 2016-12-22 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN106409259A (zh) * 2016-11-10 2017-02-15 信利(惠州)智能显示有限公司 双向移位寄存器、多级串接移位寄存装置和液晶显示面板
CN107886913A (zh) * 2016-09-30 2018-04-06 乐金显示有限公司 选通驱动电路和使用该选通驱动电路的显示装置
WO2018145472A1 (zh) * 2017-02-08 2018-08-16 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示面板
CN109616056A (zh) * 2018-08-24 2019-04-12 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
WO2019223336A1 (zh) * 2018-05-25 2019-11-28 京东方科技集团股份有限公司 显示装置、栅极驱动电路、移位寄存器及其控制方法
CN113450861A (zh) * 2021-06-28 2021-09-28 上海中航光电子有限公司 移位寄存单元、电路及驱动方法、显示面板和显示装置
CN113763886A (zh) * 2021-10-29 2021-12-07 京东方科技集团股份有限公司 移位寄存器、驱动电路、显示面板以及显示设备
US11355068B2 (en) 2018-08-29 2022-06-07 Hefei Xinsheng Optoelectronics Technology Co., Ltd Shift register unit, gate drive circuit and drive method
US11640795B2 (en) 2018-08-29 2023-05-02 Boe Technology Group Co., Ltd. Shift register unit, gate drive circuit and drive method

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105957556A (zh) * 2016-05-11 2016-09-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN106057143A (zh) * 2016-05-30 2016-10-26 京东方科技集团股份有限公司 移位寄存器及其操作方法、栅极驱动电路和显示装置
CN106486065B (zh) * 2016-12-29 2019-03-12 上海天马有机发光显示技术有限公司 移位寄存单元、寄存器、有机发光显示面板和驱动方法
CN108417183B (zh) * 2017-02-10 2020-07-03 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN106910453A (zh) * 2017-05-09 2017-06-30 京东方科技集团股份有限公司 移位寄存器、其驱动方法、栅极集成驱动电路及显示装置
CN107103870A (zh) * 2017-06-27 2017-08-29 上海天马有机发光显示技术有限公司 移位寄存单元、其驱动方法及显示面板
CN107784977B (zh) * 2017-12-11 2023-12-08 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN108172192B (zh) * 2018-03-20 2020-11-03 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示设备
CN108573734B (zh) * 2018-04-28 2019-10-25 上海天马有机发光显示技术有限公司 一种移位寄存器及其驱动方法、扫描驱动电路和显示装置
CN110858469B (zh) 2018-08-23 2021-02-09 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
WO2020140292A1 (zh) 2019-01-04 2020-07-09 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN112133254B (zh) * 2019-06-25 2021-12-17 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置和控制方法
CN110808012B (zh) * 2019-11-28 2021-02-26 京东方科技集团股份有限公司 像素电路、移位寄存器单元、栅极驱动电路和显示装置
CN210956110U (zh) * 2019-12-24 2020-07-07 北京京东方技术开发有限公司 一种显示装置
KR20220016350A (ko) * 2020-07-30 2022-02-09 삼성디스플레이 주식회사 스캔 드라이버 및 표시 장치
CN111754944B (zh) * 2020-07-30 2021-11-09 京东方科技集团股份有限公司 移位寄存单元及其驱动方法、栅极驱动电路和显示装置
CN114255701B (zh) * 2020-09-25 2022-12-20 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、驱动电路和显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020044625A1 (en) * 2000-08-29 2002-04-18 Kim Byeong Koo Shift register circuit
CN101221818A (zh) * 2006-10-03 2008-07-16 三菱电机株式会社 移位寄存器电路以及包括该移位寄存器电路的图像显示装置
JP2014074922A (ja) * 2013-11-29 2014-04-24 Japan Display Inc 表示装置
CN104299595A (zh) * 2014-11-06 2015-01-21 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器和显示装置
CN104318888A (zh) * 2014-11-06 2015-01-28 京东方科技集团股份有限公司 阵列基板栅极驱动单元、方法、电路和显示装置
CN104318904A (zh) * 2014-11-20 2015-01-28 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器、显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006106320A (ja) 2004-10-05 2006-04-20 Alps Electric Co Ltd 液晶表示装置の駆動回路
CN101939791A (zh) 2008-02-19 2011-01-05 夏普株式会社 移位寄存器电路和显示装置以及移位寄存器电路的驱动方法
KR101544052B1 (ko) 2009-02-11 2015-08-13 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
CN102486909B (zh) * 2010-12-06 2014-03-26 群康科技(深圳)有限公司 显示器
CN102651239B (zh) * 2012-03-29 2014-06-18 京东方科技集团股份有限公司 一种移位寄存器、驱动电路及显示装置
CN102708926B (zh) * 2012-05-21 2015-09-16 京东方科技集团股份有限公司 一种移位寄存器单元、移位寄存器、显示装置和驱动方法
TWI571842B (zh) * 2012-11-01 2017-02-21 友達光電股份有限公司 閘極掃描器驅動電路及其移位暫存器
CN103413514A (zh) * 2013-07-27 2013-11-27 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器和显示装置
CN104900189B (zh) * 2015-06-19 2017-08-01 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020044625A1 (en) * 2000-08-29 2002-04-18 Kim Byeong Koo Shift register circuit
CN101221818A (zh) * 2006-10-03 2008-07-16 三菱电机株式会社 移位寄存器电路以及包括该移位寄存器电路的图像显示装置
JP2014074922A (ja) * 2013-11-29 2014-04-24 Japan Display Inc 表示装置
CN104299595A (zh) * 2014-11-06 2015-01-21 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器和显示装置
CN104318888A (zh) * 2014-11-06 2015-01-28 京东方科技集团股份有限公司 阵列基板栅极驱动单元、方法、电路和显示装置
CN104318904A (zh) * 2014-11-20 2015-01-28 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器、显示装置

Cited By (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016201862A1 (zh) * 2015-06-19 2016-12-22 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
US9881543B2 (en) 2015-06-19 2018-01-30 Boe Technology Group Co., Ltd. Shift register unit, method for driving the same, shift register, and display device
CN105243995B (zh) * 2015-11-25 2017-09-01 上海天马有机发光显示技术有限公司 移位寄存器及其驱动方法、栅极驱动电路及其相关器件
CN105243995A (zh) * 2015-11-25 2016-01-13 上海天马有机发光显示技术有限公司 移位寄存器及其驱动方法、栅极驱动电路及其相关器件
US10074315B2 (en) 2016-03-02 2018-09-11 Boe Technology Group Co., Ltd. Shift register unit, driving method, gate driving circuit and display device
WO2017148018A1 (zh) * 2016-03-02 2017-09-08 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
US10438541B2 (en) 2016-03-02 2019-10-08 Boe Technology Group Co., Ltd. Shift register unit, driving method, gate driving circuit and display device
CN105513531A (zh) * 2016-03-02 2016-04-20 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN107886913A (zh) * 2016-09-30 2018-04-06 乐金显示有限公司 选通驱动电路和使用该选通驱动电路的显示装置
CN107886913B (zh) * 2016-09-30 2020-06-30 乐金显示有限公司 选通驱动电路和使用该选通驱动电路的显示装置
CN106409259A (zh) * 2016-11-10 2017-02-15 信利(惠州)智能显示有限公司 双向移位寄存器、多级串接移位寄存装置和液晶显示面板
WO2018145472A1 (zh) * 2017-02-08 2018-08-16 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示面板
US10540925B2 (en) 2017-02-08 2020-01-21 Boe Technology Group Co., Ltd. Shift register unit circuit, method for driving the same, gate drive circuit and display device
WO2019223336A1 (zh) * 2018-05-25 2019-11-28 京东方科技集团股份有限公司 显示装置、栅极驱动电路、移位寄存器及其控制方法
US11443682B2 (en) 2018-05-25 2022-09-13 Hefei Boe Display Technology Co., Ltd. Display device, gate drive circuit, shift register including two shift register units and control method thereof
US11645969B2 (en) 2018-05-25 2023-05-09 Hefei Boe Display Technology Co., Ltd. Display device, gate drive circuit, shift register and control method thereof
US11996030B2 (en) 2018-05-25 2024-05-28 Hefei Boe Display Technology Co., Ltd. Display device, gate drive circuit, shift register including two units and control method thereof
CN109616056A (zh) * 2018-08-24 2019-04-12 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US11043168B2 (en) 2018-08-24 2021-06-22 Chengdu Boe Optoelectronics Technology Co., Ltd. Shift register and method for driving the same, gate driving circuit and display apparatus
US11355068B2 (en) 2018-08-29 2022-06-07 Hefei Xinsheng Optoelectronics Technology Co., Ltd Shift register unit, gate drive circuit and drive method
US11640795B2 (en) 2018-08-29 2023-05-02 Boe Technology Group Co., Ltd. Shift register unit, gate drive circuit and drive method
CN113450861A (zh) * 2021-06-28 2021-09-28 上海中航光电子有限公司 移位寄存单元、电路及驱动方法、显示面板和显示装置
CN113450861B (zh) * 2021-06-28 2024-03-12 上海中航光电子有限公司 移位寄存单元、电路及驱动方法、显示面板和显示装置
CN113763886A (zh) * 2021-10-29 2021-12-07 京东方科技集团股份有限公司 移位寄存器、驱动电路、显示面板以及显示设备

Also Published As

Publication number Publication date
US9881543B2 (en) 2018-01-30
WO2016201862A1 (zh) 2016-12-22
US20170186360A1 (en) 2017-06-29
CN104900189B (zh) 2017-08-01

Similar Documents

Publication Publication Date Title
CN104900189A (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN202677790U (zh) 移位寄存器单元、移位寄存器和显示装置
CN203773916U (zh) 移位寄存器单元、移位寄存器和显示装置
CN103198783B (zh) 移位寄存器单元、移位寄存器和显示装置
CN102915698B (zh) 移位寄存器单元、栅极驱动电路和显示装置
CN102819998B (zh) 移位寄存器和显示装置
CN104766580B (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN103280200B (zh) 移位寄存器单元、栅极驱动电路与显示器件
CN104835442B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
KR101486175B1 (ko) 어레이 기판 행 구동 유닛, 어레이 기판 행 구동 회로 및 디스플레이 장치
CN104392704A (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN103985352A (zh) 补偿像素电路及显示装置
US10971104B2 (en) Shift register and method for driving the same, gate driving circuit, and display device
CN104575429A (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN104157239A (zh) 像素电路、像素电路的驱动方法和显示装置
CN107274856A (zh) 一种移位寄存器及其驱动方法、栅极驱动电路
CN104850270A (zh) 触控模组的驱动方法、驱动电路、触控模组、面板和装置
CN202736497U (zh) 移位寄存器单元、移位寄存器和显示装置
CN104036724A (zh) 像素电路、像素电路的驱动方法和显示装置
CN105632446A (zh) Goa单元及其驱动方法、goa电路、显示装置
CN103474038A (zh) 移位寄存器单元及其驱动方法、移位寄存器与显示装置
CN103151011A (zh) 一种移位寄存器单元及栅极驱动电路
CN110299116B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN104036725A (zh) 像素电路及其驱动方法、有机发光显示面板及显示装置
CN110689858B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant