CN104726935B - Ga2O3系晶体膜的成膜方法和晶体层叠结构体 - Google Patents

Ga2O3系晶体膜的成膜方法和晶体层叠结构体 Download PDF

Info

Publication number
CN104726935B
CN104726935B CN201410810880.9A CN201410810880A CN104726935B CN 104726935 B CN104726935 B CN 104726935B CN 201410810880 A CN201410810880 A CN 201410810880A CN 104726935 B CN104726935 B CN 104726935B
Authority
CN
China
Prior art keywords
film
crystal
main surface
crystalline
crystalline film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410810880.9A
Other languages
English (en)
Other versions
CN104726935A (zh
Inventor
佐佐木公平
东胁正高
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Institute of Information and Communications Technology
Tamura Corp
Original Assignee
National Institute of Information and Communications Technology
Tamura Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National Institute of Information and Communications Technology, Tamura Corp filed Critical National Institute of Information and Communications Technology
Publication of CN104726935A publication Critical patent/CN104726935A/zh
Application granted granted Critical
Publication of CN104726935B publication Critical patent/CN104726935B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B23/00Single-crystal growth by condensing evaporated or sublimed materials
    • C30B23/02Epitaxial-layer growth
    • C30B23/025Epitaxial-layer growth characterised by the substrate
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B23/00Single-crystal growth by condensing evaporated or sublimed materials
    • C30B23/02Epitaxial-layer growth
    • C30B23/06Heating of the deposition chamber, the substrate or the materials to be evaporated
    • C30B23/063Heating of the substrate
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/186Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/20Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/16Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02414Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • H01L29/7787Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT with wide bandgap charge-carrier supplying layer, e.g. direct single heterostructure MODFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7838Field effect transistors with field effect produced by an insulated gate without inversion channel, e.g. buried channel lateral MISFETs, normally-on lateral MISFETs, depletion-mode lateral MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Recrystallisation Techniques (AREA)
  • Physical Vapour Deposition (AREA)
  • Thin Film Transistor (AREA)

Abstract

提供能在量产时以足够的生长速度形成晶体品质、表面的平坦性优异的Ga2O3系晶体膜的Ga2O3系晶体膜的成膜方法和包括通过该成膜方法形成的Ga2O3系晶体膜的晶体层叠结构体。作为一实施方式,提供在Ga2O3系基板(10)的面方位为(001)的主面(11)上以750℃以上的生长温度使Ga2O3系晶体膜(12)外延生长的Ga2O3系晶体膜(12)的成膜方法。

Description

Ga2O3系晶体膜的成膜方法和晶体层叠结构体
技术领域
本发明涉及Ga2O3系晶体膜的成膜方法和晶体层叠结构体。
背景技术
以往,已知在Ga2O3系基板上使Ga2O3系晶体膜外延生长的技术 (例如,参照专利文献1)。
根据专利文献1,在主面的面方位为(001)的Ga2O3系基板上以生长温度700℃使Ga2O3系晶体膜生长的情况下,Ga2O3系晶体膜的生长速度大致为90nm/h。另外,在主面的面方位为(010)的Ga2O3系基板上以生长温度700℃使Ga2O3系晶体膜生长的情况下,Ga2O3系晶体膜的生长速度大致为130nm/h。
现有技术文献
专利文献
专利文献1:国际公开第2013/035464号
发明内容
发明要解决的问题
Ga2O3系晶体膜的生长速度在考虑Ga2O3系晶体膜的量产性的情况下是越高越好,最低也要求0.1μm/h程度的速度。另一方面,即使Ga2O3系晶体膜的生长速度高,若晶体品质、表面的平坦性不充分,则也不堪实用。
因此,本发明的目的之一在于,提供能在量产时以足够的生长速度形成晶体品质、表面的平坦性优异的Ga2O3系晶体膜的Ga2O3系晶体膜的成膜方法和包括通过该成膜方法形成的Ga2O3系晶体膜的晶体层叠结构体。
用于解决问题的方案
为了达到上述目的,本发明的一方面提供下述[1]~[3]的Ga2O3系晶体膜的成膜方法。
[1]一种Ga2O3系晶体膜的成膜方法,在Ga2O3系基板的面方位为(001)的主面上以750℃以上的生长温度使Ga2O3系晶体膜外延生长。
[2]根据上述[1]所述的Ga2O3系晶体膜的成膜方法,其中,上述Ga2O3系晶体膜的主面具有RMS值为1nm以下的平坦性。
[3]根据上述[1]或[2]所述的Ga2O3系晶体膜的成膜方法,其中,上述Ga2O3系晶体膜为Ga2O3晶体膜。
另外,为了达到上述目的,本发明的另一方面提供下述[4]、[5] 的晶体层叠结构体。
[4]一种晶体层叠结构体,其包括:Ga2O3系基板,其主面的面方位为(001);以及Ga2O3系晶体膜,其在上述Ga2O3系基板的上述主面上通过外延晶体生长而形成,其主面具有RMS值为1nm以下的平坦性。
[5]根据上述[4]所述的晶体层叠结构体,其中,上述Ga2O3系晶体膜为Ga2O3晶体膜。
发明效果
根据本发明,能够提供能在量产时以足够的生长速度形成晶体品质、表面的平坦性优异的Ga2O3系晶体膜的Ga2O3系晶体膜的成膜方法和包括通过该成膜方法形成的Ga2O3系晶体膜的晶体层叠结构体。
附图说明
图1是第1实施方式所涉及的晶体层叠结构体的垂直剖面图。
图2(a)、图2(b)是示出分别在主面的面方位为(010)、(-201) 的Ga2O3基板的主面上使Ga2O3晶体膜外延生长时的Ga2O3晶体膜的生长温度与主面的平坦性的关系的坐标图。
图3(a)、图3(b)是示出分别在主面的面方位为(101)、(001) 的Ga2O3基板的主面上使Ga2O3晶体膜外延生长时的Ga2O3晶体膜的生长温度与主面的平坦性的关系的坐标图。
图4是示出在面方位为(001)的Ga2O3基板的主面上使Ga2O3晶体膜外延生长时的Ga2O3晶体膜的生长温度与生长速度的关系的坐标图。
图5是示出在主面的面方位为(001)的Ga2O3基板的主面上使 Ga2O3晶体膜外延生长而形成的晶体层叠结构体的通过X射线摇摆曲线测定而得到的X射线衍射光谱的坐标图。
图6是示出在主面的面方位为(001)的Ga2O3基板的主面上使 Ga2O3晶体膜外延生长而形成的晶体层叠结构体的通过2θ-ω扫描而得到的X射线衍射光谱的坐标图。
图7是第2实施方式所涉及的高电子迁移率晶体管的垂直剖面图。
图8是第3实施方式所涉及的MESFET的垂直剖面图。
图9是第4实施方式所涉及的肖特基势垒二极管的垂直剖面图。
图10是第5实施方式所涉及的MOSFET的垂直剖面图。
附图标记说明
1…晶体层叠结构体,10…Ga2O3系基板,11…主面,12…Ga2O3系晶体膜
具体实施方式
〔第1实施方式〕
(晶体层叠结构体的构成)
图1是第1实施方式所涉及的晶体层叠结构体的垂直剖面图。晶体层叠结构体1具有Ga2O3系基板10和在Ga2O3系基板10上通过外延晶体生长而形成的Ga2O3系晶体膜12。
Ga2O3系基板10是包含Ga2O3系单晶体的基板。在此,所谓Ga2O3系单晶体,是指Ga2O3单晶体或者添加了Al、In等元素的Ga2O3单晶体。例如,也可以是作为添加了Al和In的Ga2O3单晶体的 (GaxAlyIn(1-x-y))2O3(0<x≤1,0≤y<1,0<x+y≤1)单晶体。在添加了Al的情况下,带隙会变宽,在添加了In的情况下,带隙会变窄。此外,上述的Ga2O3单晶体例如具有β型的晶体结构。另外,Ga2O3系基板10也可以含有Si等导电型杂质。
Ga2O3系基板10的主面11的面方位为(001)。
Ga2O3系基板10例如是将通过FZ(Floating Zone:浮区)法、 EFG(Edge DefinedFilm Fed Growth:限边馈膜生长)法等熔体生长法生成的Ga2O3系单晶体的块状晶体切成片并对表面进行研磨从而形成的。
Ga2O3系晶体膜12与Ga2O3系基板10同样地包含Ga2O3系单晶体。另外,Ga2O3系晶体膜12是在Ga2O3系基板10的主面11上通过外延晶体生长而形成的,因此,Ga2O3系晶体膜12的主面13的面方位与 Ga2O3系基板10的主面11相同,为(001)。另外,Ga2O3系晶体膜12 也可以含有Si等导电型杂质。
Ga2O3系晶体膜12例如是通过MBE(Molecular Beam Epitaxy:分子束外延)法等物理气相生长法、CVD(Chemical Vapor Deposition:化学气相沉积)法等化学气相生长法形成的。
Ga2O3系晶体膜12是以750℃以上的生长温度通过外延生长形成的。通过使生长温度为750℃以上,Ga2O3系晶体膜12的主面13 的平坦性会变高。具体地说,主面13的RMS值为1nm以下。
在此,RMS值是作为平坦性的指标的数值,通过以下方式得到:利用原子力显微镜测定表示Ga2O3晶体膜的主面的铅垂方向的高度和水平方向的位置的关系的曲线,求出对从其平均线至曲线为止的偏差的平方进行平均而得到的值的平方根。
若RMS值较大,则例如在使用晶体层叠结构体1制造肖特基二极管、MESFET(Metal-Semiconductor Field Effect Transistor:金属 -半导体场效应晶体管)的情况下,有可能在形成于Ga2O3系晶体膜 12上的肖特基电极中发生电场集中,引起元件耐压的下降。这是由电场集中到由Ga2O3系晶体膜12的主面13的凹凸形成的肖特基电极的底面的凹凸的凸部所致。作为用于抑制该电场集中的肖特基电极的底面的表面粗糙度的条件,已知RMS值为1nm以下。即,若Ga2O3系晶体膜12的主面13的RMS值为1nm以下,则能够抑制肖特基电极中的电场集中。
另外,通过使生长温度为750℃以上,能得到晶体品质高的Ga2O3系晶体膜12。此外,若生长温度超过900℃,则所供应的Ga 的再蒸发会急激增加,与生长温度为600℃时相比,生长速度下降至1/10以下。这样,从原料使用效率这方面出发,优选生长温度较低。因此,优选Ga2O3系晶体膜12的生长温度为900℃以下。
Ga2O3系晶体膜12的晶体品质和主面的平坦性优异,因此,在 Ga2O3系晶体膜12上能够形成高品质的金属―半导体界面和绝缘膜―半导体界面。因此,能够将晶体层叠结构体1用于高品质的半导体装置的制造。
(Ga2O3系晶体膜的评价)
以下,示出关于Ga2O3系晶体膜的主面的平坦性、生长速度、晶体品质的评价结果。此外,在本评价中,使用Ga2O3基板作为Ga2O3系基板,通过MBE法形成厚度大致为100~300nm的Ga2O3晶体膜作为Ga2O3系晶体膜。另外,使用臭氧作为Ga2O3晶体膜的氧源。
图2(a)、图2(b)是示出分别在主面的面方位为(010)、(-201) 的Ga2O3基板的主面上使Ga2O3晶体膜外延生长时的Ga2O3晶体膜的生长温度与主面的平坦性的关系的坐标图。
图3(a)、图3(b)是示出分别在主面的面方位为(101)、(001) 的Ga2O3基板的主面上使Ga2O3晶体膜外延生长时的Ga2O3晶体膜的生长温度与主面的平坦性的关系的坐标图。
图2(a)、图2(b)和图3(a)、图3(b)的横轴表示Ga2O3晶体膜的生长温度(℃),纵轴表示Ga2O3晶体膜的主面的RMS值 (nm)。此外,RMS值是从1μm见方的区域中的原子力显微镜像算出的。
图2(b)和图3(a)示出:在Ga2O3基板的主面的面方位为(-201) 或者(101)的情况下,无论是哪一生长温度均无法得到平坦性优异的(例如,主面的RMS值为1nm以下)的Ga2O3晶体膜。在Ga2O3晶体膜的平坦性低的情况下,也可以考虑通过研磨加工提高平坦性的方法,但随着工序的增加,制造成本会增加,因此不优选。
另外,图2(a)示出:在Ga2O3基板的主面的面方位为(010) 的情况下,在生长温度大致为550~650℃时,Ga2O3晶体膜的主面的RMS值为1nm以下。然而,在生长温度为550~650℃程度时,无法得到晶体品质高的Ga2O3晶体膜。具体地说,例如,在以生长温度600℃形成的情况下,Ga2O3晶体膜的蚀坑密度为106cm-2程度,而在以生长温度700℃形成的情况下减少至104cm-2程度(即,缺陷减少至1/100)。此外,通过使Ga2O3基板的蚀坑密度为104cm-2程度,生长温度为700℃以上,能得到与Ga2O3基板相同程度的品质的 Ga2O3晶体膜。
并且,根据图2(a),在700℃以上的区域,无法得到主面的RMS 值为1nm以下的Ga2O3晶体膜。这一点表示:在Ga2O3基板的主面的面方位为(010)的情况下,得到晶体品质和主面的平坦性均优异的Ga2O3晶体膜是困难的。
另外,图3(b)示出:在Ga2O3基板的主面的面方位为(001) 的情况下,在生长温度为750℃以上时,Ga2O3晶体膜的主面的RMS 值为1nm以下。
此外,在取代Ga2O3基板而使用其它Ga2O3系基板的情况下和在取代Ga2O3晶体膜而形成其它Ga2O3系晶体膜的情况下,也均能得到与上述的评价结果同样的评价结果。即,可以说在Ga2O3系基板的主面的面方位为(001)的情况下,在Ga2O3系晶体膜的生长温度为 750℃以上时,主面的RMS值为1nm以下。
图4是示出在主面的面方位为(001)的Ga2O3基板的主面上使 Ga2O3晶体膜外延生长时的Ga2O3晶体膜的生长温度与生长速度的关系的坐标图。
图4的横轴表示Ga2O3晶体膜的生长温度(℃),纵轴表示Ga2O3晶体膜的生长速度(μm/h)。
根据图4可知,虽然Ga2O3系晶体膜的主面的RMS值为1nm以下的750℃以上的生长温度时的生长速度低于600~700℃的相对较低的生长温度时的生长速度,但能得到0.4μm/h程度的值,Ga2O3晶体膜的量产性没有问题。
此外,在取代Ga2O3基板而使用其它Ga2O3系基板的情况下和在取代Ga2O3晶体膜而形成其它Ga2O3系晶体膜的情况下,也均能得到与上述的评价结果同样的评价结果。即,在Ga2O3系基板的主面的面方位为(001)的情况下,在Ga2O3系晶体膜的生长温度为750℃以上时,能得到0.4μm/h程度的生长速度。
图5是示出在主面的面方位为(001)的Ga2O3基板的主面上使 Ga2O3晶体膜外延生长而形成的晶体层叠结构体的通过X射线摇摆曲线测定而得到的X射线衍射光谱的坐标图。
图5的横轴表示X射线的入射角ω(degree:度),纵轴表示X射线的衍射强度(任意单位)。
图5示出Ga2O3基板(无Ga2O3晶体膜)的光谱和分别以600℃、 650℃、700℃、725℃、750℃及775℃使Ga2O3晶体膜外延生长而形成的晶体层叠结构体的光谱。在此,图5的各光谱所包含的衍射峰值为(002)面的衍射峰值。
图5示出:任一晶体层叠结构体的衍射峰值均具有与Ga2O3基板的衍射峰值大致相同的半值宽度。这一点表示:无论以600~775 ℃中的哪一生长温度使Ga2O3晶体膜生长,均能得到晶轴方向的偏差小的Ga2O3晶体膜。
此外,在取代Ga2O3基板而使用其它Ga2O3系基板的情况下和在取代Ga2O3晶体膜而形成其它Ga2O3系晶体膜的情况下,也均能得到与上述的评价结果同样的评价结果。即,在Ga2O3系基板的主面的面方位为(001)的情况下,无论以600~775℃中的哪一生长温度使Ga2O3系晶体膜生长,均能够得到晶轴方向的偏差小的Ga2O3系晶体膜。
图6是示出在主面的面方位为(001)的Ga2O3基板的主面上使 Ga2O3晶体膜外延生长而形成的晶体层叠结构体的通过2θ-ω扫描而得到的X射线衍射光谱的坐标图。
图6的横轴表示X射线的入射方位与反射方位所成的角2θ (degree),纵轴表示X射线的衍射强度(任意单位)。
图6示出Ga2O3基板(无Ga2O3晶体膜)的光谱和分别以600℃、 650℃、700℃、725℃、750℃及775℃使Ga2O3晶体膜外延生长而形成的晶体层叠结构体的光谱。
图6示出:以600~725℃的生长温度使Ga2O3晶体膜生长而形成的晶体层叠结构体的光谱中可见的异相的存在所导致的(-401)面的衍射峰值在以750℃以上的生长温度使Ga2O3晶体膜生长而形成的晶体层叠结构体的光谱中消失了。这一点表示:通过以750℃以上的生长温度使Ga2O3晶体膜生长,能得到单相的Ga2O3晶体膜。此外,2θ=26°附近的较宽的峰值是由来自X射线衍射装置的基板支架的衍射所致。
另外,以750℃的生长温度形成的Ga2O3晶体膜的蚀坑密度为 104cm-2程度,与作为104cm-2程度的Ga2O3基板的蚀坑密度大致相等。这一点表示:Ga2O3晶体膜具有与Ga2O3基板相同程度的高晶体品质。
此外,在取代Ga2O3基板而使用其它Ga2O3系基板的情况下和在取代Ga2O3晶体膜而形成其它Ga2O3系晶体膜的情况下,也均能得到与上述的评价结果同样的评价结果。即,在Ga2O3系基板的主面的面方位为(001)的情况下,通过以750℃以上的生长温度使Ga2O3系晶体膜生长,能得到单相的Ga2O3系晶体膜。
并且,综合从图5的X射线衍射光谱得到的评价结果和从图6的 X射线衍射光谱得到的评价结果可知,通过以750℃以上的生长温度使Ga2O3系晶体膜生长,能得到晶体品质优异的Ga2O3系晶体膜。
〔第2实施方式〕
在第2实施方式中,对作为包括第1实施方式所涉及的Ga2O3系基板10和Ga2O3系晶体膜12的半导体装置之一的高电子迁移率晶体管(High Electron Mobility Transistor:HEMT)进行说明。
图7是第2实施方式所涉及的高电子迁移率晶体管的垂直剖面图。该高电子迁移率晶体管2包括第1实施方式所涉及的Ga2O3系基板10和Ga2O3系晶体膜12。而且,高电子迁移率晶体管2包括Ga2O3系晶体膜12的主面13上的电子供应层21、电子供应层21上的栅极电极23、源极电极24和漏极电极25。栅极电极23配置在源极电极24 与漏极电极25之间。
栅极电极23与电子供应层21的主面22接触而形成肖特基接触。另外,源极电极24和漏极电极25与电子供应层21的主面22接触而形成欧姆接触。
在本实施方式中,Ga2O3系基板10含有Mg等II族的元素,具有高电阻。另外,Ga2O3系晶体膜12为i型,作为电子渡越层发挥功能。
电子供应层21例如包含添加了Si、Sn等供体的β-(AlGa)2O3单晶体,在Ga2O3系晶体膜12上通过外延生长而形成。
Ga2O3系晶体膜12和电子供应层21在带隙的大小上是不同的,因此,在其界面上会发生能带的不连续,从电子供应层21的供体产生的电子聚集到Ga2O3系晶体膜12侧而分布于界面附近的区域,形成被称为二维电子气的电子层。
这样,在电子供应层21中,会产生:因与栅极电极23之间的肖特基接触而产生的第1空乏层;以及因二维电子气的形成而导致的第2空乏层。电子供应层21具有第1空乏层和第2空乏层相接触这样的厚度。
并且,对栅极电极23施加电压,由此,使第1空乏层和第2空乏层的厚度变化来调节二维电子气的浓度,控制漏极电流。
Ga2O3系晶体膜12的厚度没有特别限定,但优选为1nm以上。另外,电子供应层21的厚度与掺杂浓度相应地设定为0.001~1μm。
在高电子迁移率晶体管2中,Ga2O3系晶体膜12的主面13的平坦性高,因此,形成在Ga2O3系晶体膜12上的电子供应层21的主面22 的平坦性也高,能抑制与电子供应层21形成肖特基接触的栅极电极 23中的电场集中。因此,能抑制高电子迁移率晶体管2的耐压性能的下降。
〔第3实施方式〕
在第3实施方式中,对作为包括第1实施方式所涉及的Ga2O3系基板10和Ga2O3系晶体膜12的半导体装置之一的MESFET (Metal-Semiconductor Field Effect Transistor)进行说明。
图8是第3实施方式所涉及的MESFET的垂直剖面图。该 MESFET3包括第1实施方式所涉及的Ga2O3系基板10和Ga2O3系晶体膜12。而且,MESFET3包括Ga2O3系晶体膜12上的栅极电极31、源极电极32和漏极电极33。栅极电极31配置在源极电极32与漏极电极33之间。
栅极电极31与Ga2O3系晶体膜12的主面13接触而形成肖特基接触。另外,源极电极32和漏极电极33与Ga2O3系晶体膜12的主面13 接触而形成欧姆接触。
在本实施方式中,Ga2O3系基板10含有Mg等II族的元素,具有高电阻。
在本实施方式中,Ga2O3系晶体膜12为n型,与源极电极32及漏极电极33的接触部附近的供体浓度高于其它部分的供体浓度。
通过控制施加到栅极电极31的偏置电压,能够使Ga2O3系晶体膜12内的栅极电极31下的空乏层的厚度变化,控制漏极电流。
在MESFET3中,Ga2O3系晶体膜12的主面13的平坦性高,因此,能抑制与Ga2O3系晶体膜12形成肖特基接触的栅极电极31中的电场集中。因此,能够抑制MESFET3的耐压性能的下降。
〔第4实施方式〕
在第4实施方式中,对作为包括第1实施方式所涉及的Ga2O3系基板10和Ga2O3系晶体膜12的半导体装置之一的肖特基势垒二极管进行说明。
图9是第4实施方式所涉及的肖特基势垒二极管的垂直剖面图。该肖特基势垒二极管4包括第1实施方式所涉及的Ga2O3系基板10和 Ga2O3系晶体膜12。而且,肖特基势垒二极管4包括Ga2O3系晶体膜 12的主面13上的肖特基电极41、Ga2O3系基板10的与主面11相反一侧的主面14上的欧姆电极42。
肖特基电极41与Ga2O3系晶体膜12的主面13接触而形成肖特基接触。另外,欧姆电极42与Ga2O3系基板10的主面14接触而形成欧姆接触。
在本实施方式中,Ga2O3系基板10和Ga2O3系晶体膜12为n型, Ga2O3系晶体膜12的供体浓度低于Ga2O3系基板10的供体浓度。
当对肖特基势垒二极管4施加正向电压(肖特基电极41侧为正电位)时,从Ga2O3系基板10向Ga2O3系晶体膜12移动的电子会增加。由此,正向电流从肖特基电极41流向欧姆电极42。
另一方面,当对肖特基势垒二极管4施加反向电压(肖特基电极41侧为负电位)时,流过肖特基势垒二极管4的电流几乎为零。
在肖特基势垒二极管4中,Ga2O3系晶体膜12的主面13的平坦性高,因此,能抑制与Ga2O3系晶体膜12形成肖特基接触的肖特基电极41中的电场集中。因此,能抑制肖特基势垒二极管4的耐压性能的下降。
〔第5实施方式〕
在第5实施方式中,对作为包括第1实施方式所涉及的Ga2O3系基板10和Ga2O3系晶体膜12的半导体装置之一的MOSFET (Metal-oxide-Semiconductor Field EffectTransistor)进行说明。
图10是第5实施方式所涉及的MOSFET的垂直剖面图。该 MOSFET5包括第1实施方式所涉及的Ga2O3系基板10和Ga2O3系晶体膜12。而且,MOSFET5包括Ga2O3系晶体膜12上的氧化物绝缘膜 52、栅极电极51、源极电极53和漏极电极54。氧化物绝缘膜52、栅极电极51配置在源极电极53与漏极电极54之间。
栅极电极51隔着氧化物绝缘膜52形成在Ga2O3系晶体膜12的主面13上。另外,源极电极53和漏极电极54与Ga2O3系晶体膜12的主面13接触而形成欧姆接触。
在本实施方式中,Ga2O3系基板10含有Mg等II族的元素,具有高电阻。
通过控制施加到栅极电极51的偏置电压,能够控制流过Ga2O3系晶体膜12内的漏极电流。
在MOSFET5中,Ga2O3系晶体膜12的主面13的平坦性高,因此,能够使Ga2O3系晶体膜12与氧化物绝缘膜52的界面陡峭,抑制电场集中、沟道迁移率的下降等。
(实施方式的效果)
根据上述实施方式,能在量产时以足够的生长速度形成晶体品质、主面的平坦性优异的Ga2O3系晶体膜。另外,Ga2O3系晶体膜的晶体品质和主面的平坦性优异,因此,能够在Ga2O3系晶体膜上使品质良好的晶体膜生长。因此,能够将包括本实施方式所涉及的 Ga2O3系晶体膜的晶体层叠结构体用于高品质的半导体装置的制造。
以上,说明了本发明的实施方式,但本发明不限于上述实施方式,能在不脱离发明的宗旨的范围内进行种种变形实施。
另外,上面所述的实施方式并非限定权利要求所涉及的发明。另外,应当注意,实施方式中所说明的特征的组合并不全都是用于解决发明的问题的方案所必需的。

Claims (5)

1.一种Ga2O3系晶体膜的成膜方法,其特征在于,
在Ga2O3系基板的面方位为(001)的主面上,通过MBE法以750℃以上且775℃以下的生长温度使Ga2O3系晶体膜外延生长。
2.根据权利要求1所述的Ga2O3系晶体膜的成膜方法,其中,
上述Ga2O3系晶体膜的主面具有在1μm见方区域中的RMS值为1nm以下的平坦性。
3.根据权利要求1或2所述的Ga2O3系晶体膜的成膜方法,其中,
上述Ga2O3系晶体膜为Ga2O3晶体膜。
4.一种晶体层叠结构体,其特征在于,包括:
Ga2O3系基板,其主面的面方位为(001);以及
外延生长膜,其在上述Ga2O3系基板的上述主面上形成,其主面具有在1μm见方区域中的RMS值为1nm以下的平坦性,由单相的Ga2O3系晶体构成。
5.根据权利要求4所述的晶体层叠结构体,其中,
由上述Ga2O3系晶体构成的外延生长膜是由Ga2O3晶体构成的外延生长膜。
CN201410810880.9A 2013-12-24 2014-12-23 Ga2O3系晶体膜的成膜方法和晶体层叠结构体 Active CN104726935B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013-265771 2013-12-24
JP2013265771A JP5892495B2 (ja) 2013-12-24 2013-12-24 Ga2O3系結晶膜の成膜方法、及び結晶積層構造体

Publications (2)

Publication Number Publication Date
CN104726935A CN104726935A (zh) 2015-06-24
CN104726935B true CN104726935B (zh) 2020-02-18

Family

ID=52144568

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410810880.9A Active CN104726935B (zh) 2013-12-24 2014-12-23 Ga2O3系晶体膜的成膜方法和晶体层叠结构体

Country Status (4)

Country Link
US (1) US9245749B2 (zh)
EP (1) EP2889398B1 (zh)
JP (1) JP5892495B2 (zh)
CN (1) CN104726935B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5984069B2 (ja) * 2013-09-30 2016-09-06 株式会社タムラ製作所 β−Ga2O3系単結晶膜の成長方法、及び結晶積層構造体
JP2017041593A (ja) * 2015-08-21 2017-02-23 株式会社タムラ製作所 Ga2O3系結晶膜の形成方法
JP6744523B2 (ja) * 2015-12-16 2020-08-19 株式会社タムラ製作所 半導体基板、並びにエピタキシャルウエハ及びその製造方法
US20170179987A1 (en) * 2015-12-18 2017-06-22 Intel Corporation Embedded port in wearable mobile electronic device
WO2018045175A1 (en) * 2016-09-01 2018-03-08 Hrl Laboratories, Llc Normally-off gallium oxide based vertical transistors with p-type algan blocking layers
CN106876484B (zh) * 2017-01-23 2019-10-11 西安电子科技大学 高击穿电压氧化镓肖特基二极管及其制作方法
US10930743B2 (en) * 2017-06-28 2021-02-23 Flosfia Inc. Layered structure, semiconductor device including layered structure, and semiconductor system including semiconductor device
JP7065440B2 (ja) * 2017-09-04 2022-05-12 株式会社Flosfia 半導体装置の製造方法および半導体装置
CN107785241B (zh) * 2017-10-09 2019-08-02 哈尔滨工业大学 一种在硅衬底上制备β-氧化镓薄膜的方法
JP7160318B2 (ja) * 2018-08-01 2022-10-25 国立研究開発法人物質・材料研究機構 半導体装置および半導体装置の製造方法
JP7162833B2 (ja) * 2018-08-01 2022-10-31 国立研究開発法人物質・材料研究機構 半導体装置の製造方法
TWI700737B (zh) * 2018-09-05 2020-08-01 財團法人工業技術研究院 半導體元件及其製造方法
KR102255421B1 (ko) * 2020-08-11 2021-05-24 충남대학교산학협력단 단결정 산화갈륨의 결함 평가방법
JP7461325B2 (ja) 2021-09-13 2024-04-03 株式会社豊田中央研究所 酸化ガリウム系半導体基板の表面処理方法および半導体装置
WO2023073404A1 (en) 2021-10-27 2023-05-04 Silanna UV Technologies Pte Ltd Methods and systems for heating a wide bandgap substrate
WO2023084274A1 (en) 2021-11-10 2023-05-19 Silanna UV Technologies Pte Ltd Epitaxial oxide materials, structures, and devices
US11522103B1 (en) 2021-11-10 2022-12-06 Silanna UV Technologies Pte Ltd Epitaxial oxide materials, structures, and devices
WO2023084275A1 (en) 2021-11-10 2023-05-19 Silanna UV Technologies Pte Ltd Ultrawide bandgap semiconductor devices including magnesium germanium oxides
KR102546042B1 (ko) * 2021-12-22 2023-06-22 주식회사루미지엔테크 HVPE법에 따른 Ga2O3 결정막 증착방법, 증착장치 및 이를 사용한 Ga2O3 결정막 증착 기판
WO2023149180A1 (ja) * 2022-02-02 2023-08-10 信越化学工業株式会社 結晶性酸化物膜、積層構造体、半導体装置、及び結晶性酸化物膜の製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7393411B2 (en) * 2003-02-24 2008-07-01 Waseda University β-Ga2O3 single crystal growing method, thin-film single crystal growing method, Ga2O3 light-emitting device, and its manufacturing method
JP2005235961A (ja) * 2004-02-18 2005-09-02 Univ Waseda Ga2O3系単結晶の導電率制御方法
JP5003033B2 (ja) * 2006-06-30 2012-08-15 住友電気工業株式会社 GaN薄膜貼り合わせ基板およびその製造方法、ならびにGaN系半導体デバイスおよびその製造方法
JP2008156141A (ja) * 2006-12-21 2008-07-10 Koha Co Ltd 半導体基板及びその製造方法
JP2008303119A (ja) * 2007-06-08 2008-12-18 Nippon Light Metal Co Ltd 高機能性Ga2O3単結晶膜及びその製造方法
JP2009091212A (ja) * 2007-10-10 2009-04-30 Nippon Light Metal Co Ltd 酸化ガリウム単結晶基板及びその製造方法
JP2010123920A (ja) * 2008-10-20 2010-06-03 Sumitomo Electric Ind Ltd 窒化物系半導体発光素子を作製する方法、及びエピタキシャルウエハを作製する方法
JP5136615B2 (ja) * 2010-09-08 2013-02-06 住友電気工業株式会社 Iii族窒化物半導体発光素子を製造する方法
WO2013035845A1 (ja) * 2011-09-08 2013-03-14 株式会社タムラ製作所 Ga2O3系半導体素子
JP5866727B2 (ja) * 2011-09-08 2016-02-17 株式会社タムラ製作所 β−Ga2O3単結晶膜の製造方法及び結晶積層構造体
EP2754736A4 (en) * 2011-09-08 2015-06-24 Tamura Seisakusho Kk CRYSTALLINE LAMINATE STRUCTURE AND MANUFACTURING METHOD THEREOF

Also Published As

Publication number Publication date
US20150179445A1 (en) 2015-06-25
JP2015120620A (ja) 2015-07-02
CN104726935A (zh) 2015-06-24
JP5892495B2 (ja) 2016-03-23
EP2889398B1 (en) 2019-06-12
EP2889398A1 (en) 2015-07-01
US9245749B2 (en) 2016-01-26

Similar Documents

Publication Publication Date Title
CN104726935B (zh) Ga2O3系晶体膜的成膜方法和晶体层叠结构体
JP7037142B2 (ja) ダイオード
Sasaki et al. Device-quality β-Ga2O3 epitaxial films fabricated by ozone molecular beam epitaxy
JP5543672B2 (ja) 結晶積層構造体
US8426893B2 (en) Epitaxial substrate for electronic device and method of producing the same
KR102171509B1 (ko) n형 질화알루미늄 단결정 기판 및 수직형 질화물 반도체 디바이스
US9337381B2 (en) Semiconductor buffer structure, semiconductor device including the semiconductor buffer structure, and method of manufacturing the semiconductor device using the semiconductor buffer structure
KR102573938B1 (ko) 화합물 반도체 기판
WO2013035464A1 (ja) 結晶積層構造体及びその製造方法
JP5189771B2 (ja) GaN系半導体素子
Liao et al. Ultra-wide bandgap semiconductor materials
KR20150088781A (ko) 반도체 마이크로와이어 또는 나노와이어를 가진 광전기 장치 및 이를 제조하는 방법
US8878190B2 (en) Semiconductor device and method for manufacturing the same
JP2014527302A (ja) 酸化物半導体基板上の縦型電界効果トランジスタおよびその製造方法
CN204792696U (zh) 半导体组件和半导体器件
US9620598B2 (en) Electronic device including a channel layer including gallium nitride
TW202135326A (zh) 具有降低電流崩潰及功率添加效率增強之氮化鎵高電子遷移率電晶體
KR20130112868A (ko) 반도체 소자용 에피택셜 기판, 반도체 소자용 에피택셜 기판의 제조방법, 및 반도체 소자
US10332975B2 (en) Epitaxial substrate for semiconductor device and method for manufacturing same
JP5384450B2 (ja) 化合物半導体基板
JP6482732B2 (ja) 炭化珪素エピタキシャル基板および炭化珪素半導体装置
JP2008198787A (ja) GaN系半導体素子
KR100801372B1 (ko) 화합물 반도체 소자, 화합물 반도체 소자의 제조 방법 및다이오드
Conibeer Si and other group IV quantum dot based materials for tandem solar cells
US20160013327A1 (en) Nitride semiconductor diode

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant