CN104505033A - 栅极驱动电路、阵列基板及显示装置 - Google Patents

栅极驱动电路、阵列基板及显示装置 Download PDF

Info

Publication number
CN104505033A
CN104505033A CN201410797938.0A CN201410797938A CN104505033A CN 104505033 A CN104505033 A CN 104505033A CN 201410797938 A CN201410797938 A CN 201410797938A CN 104505033 A CN104505033 A CN 104505033A
Authority
CN
China
Prior art keywords
circuit
connects
gate driver
pull
point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410797938.0A
Other languages
English (en)
Inventor
曹尚操
戴超
李长晔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201410797938.0A priority Critical patent/CN104505033A/zh
Priority to US14/418,598 priority patent/US9704437B2/en
Priority to PCT/CN2015/071245 priority patent/WO2016095321A1/zh
Publication of CN104505033A publication Critical patent/CN104505033A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种栅极驱动电路、阵列基板及显示装置,属于显示技术领域,解决了现有的GOA电路输出的栅极驱动信号的波形质量较差的技术问题。该栅极驱动电路用于向Gn输出栅极驱动信号,包括上拉电路、下传晶体管和下拉电路;其中,上拉电路用于向所述栅极驱动电路中的基准点输出高电位,所述上拉电路的第一输入端连接Gn-1,所述上拉电路第二输入端连接Gn-2,所述上拉电路的输出端连接所述基准点。本发明可用于液晶显示器或OLED显示器等显示装置。

Description

栅极驱动电路、阵列基板及显示装置
技术领域
本发明涉及显示技术领域,具体地说,涉及一种栅极驱动电路、阵列基板及显示装置。
背景技术
目前,在液晶显示器以及有机发光二极管(Organic Light-Emitting Diode,简称OLED)显示器中,普遍采用薄膜晶体管(Thin Film Transistor,简称TFT)来驱动各个像素单元。
另一方面,运用Gate Driver on Array(简称GOA)技术可以将用于驱动薄膜晶体管的栅极驱动电路制作在阵列基板上,以替代原有的外接集成电路,能够减少外接集成电路的焊接工序,提高生产效率,降低生产成本,还能够实现窄边框,甚至无边框的显示产品。
但现有的GOA电路输出的栅极驱动信号的波形质量较差,这将导致显示器显示的图像质量较差。
发明内容
本发明的目的在于提供一种栅极驱动电路、阵列基板及显示装置,以解决现有的GOA电路输出的栅极驱动信号的波形质量较差的技术问题。
本发明提供一种栅极驱动电路,用于向第n条扫描线输出栅极驱动信号;
所述栅极驱动电路包括上拉电路、下传晶体管和下拉电路;
所述上拉电路用于向所述栅极驱动电路中的基准点输出高电位,所述上拉电路的第一输入端连接第n-1条扫描线,所述上拉电路第二输入端连接第n-2条扫描线,所述上拉电路的输出端连接所述基准点;
所述下传晶体管的栅极连接所述基准点,所述下传晶体管的源极连接时钟信号线,所述下传晶体管的漏极连接第n条扫描线,当所述基准点和所述时钟信号线均为高电位时,所述下传晶体管的漏极向第n条扫描线输出高电位;
所述下拉电路用于向所述基准点以及第n条扫描线输出低电位,所述下拉电路的第一输入端连接第n+1条扫描线,所述下拉电路的输出端连接所述基准点。
进一步的是,所述栅极驱动电路还包括连接于所述基准点与第n条扫描线之间的耦合电容。
优选的是,所述上拉电路包括第一晶体管和第二晶体管;
所述第一晶体管的栅极连接第n-1条扫描线,源极连接第一信号线,漏极连接所述基准点;
所述第二晶体管的栅极连接第n-2条扫描线,源极连接所述第一信号线,漏极连接所述基准点。
进一步的是,所述下拉电路还设置有第二输入端,且所述下拉电路的第二输入端连接第n+2条扫描线。
优选的是,所述下拉电路包括第三晶体管和第四晶体管;
所述第三晶体管的栅极连接第n+1条扫描线,源极连接第二信号线,漏极连接所述基准点;
所述第四晶体管的栅极连接第n+2条扫描线,源极连接所述第二信号线,漏极连接所述基准点。
优选的是,在正向扫描时,所述第一信号线输出高电位,所述第二信号线输出低电位;
在反向扫描时,所述第一信号线输出低电位,所述第二信号线输出高电位。
进一步的是,所述栅极驱动电路还包括第一下拉维持电路和第二下拉维持电路;
在正向扫描时,所述第一下拉维持电路用于维持所述基准点及第n条扫描线的低电位;
在反向扫描时,所述第二下拉维持电路用于维持所述基准点及第n条扫描线的低电位。
本发明还提供一种阵列基板,包括若干级连的上述的栅极驱动电路,每个所述栅极驱动电路用于向一条扫描线输出栅极驱动信号。
进一步的是,在相邻的四个栅极驱动电路中,各个栅极驱动电路的下传晶体管的源极分别与四条时钟信号线一一对应连接,所述四条时钟信号线依次输出高电位。
本发明还提供一种显示装置,包括上述的阵列基板。
本发明带来了以下有益效果:本发明提供的栅极驱动电路中,上拉电路具有第一输入端和第二输入端,分别连接第n-1条扫描线和第n-2条扫描线。在第n-2条扫描线输出栅极驱动信号时,可通过上拉电路为基准点(即下传晶体管的栅极)进行第一次充电;在第n-1条扫描线输出栅极驱动信号时,可通过上拉电路为基准点进行第二次充电。
因为对基准点进行了两次充电,所以基准点能够达到更高的电位。在时钟信号线处于高电位,下传晶体管的漏极输出栅极驱动信号时,能够使下传晶体管的栅极与源极之间的电势差Vgs显著提高,以降低下传晶体管的输出阻抗,从而优化了输出至第n条扫描线的栅极驱动信号的波形,改善了显示器的显示效果。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍:
图1是本发明实施例提供的栅极驱动电路的示意图;
图2是本发明实施例一提供的栅极驱动电路的电路图;
图3是本发明实施例提供的栅极驱动电路的波形图;
图4是本发明实施例二提供的栅极驱动电路的电路图;
图5是本发明实施例三提供的阵列基板中级连栅极驱动电路的示意图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
如图1所示,本发明实施例提供一种栅极驱动电路,用于向第n条扫描线Gn输出栅极驱动信号。该栅极驱动电路包括上拉电路、下传晶体管和下拉电路。
上拉电路用于向栅极驱动电路中的基准点Q输出高电位,上拉电路的第一输入端连接第n-1条扫描线Gn-1,上拉电路第二输入端连接第n-2条扫描线Gn-2,上拉电路的输出端连接Q点。
下传晶体管T的栅极连接Q点,T的源极连接时钟信号线CK,T的漏极连接Gn,当Q点和CK均为高电位时,T的漏极向Gn输出高电位(栅极驱动信号)。
下拉电路用于在Gn输出栅极驱动信号之后,向Q点以及Gn输出低电位,下拉电路的第一输入端连接第n+1条扫描线Gn+1,下拉电路的输出端连接Q点。
本发明实施例提供的栅极驱动电路中,上拉电路具有第一输入端和第二输入端,分别连接Gn-1和Gn-2。在Gn-2输出栅极驱动信号时,可通过上拉电路为Q点(即T的栅极)进行第一次充电;在Gn-1输出栅极驱动信号时,可通过上拉电路为Q点进行第二次充电。
因为对Q点进行了两次充电,所以Q点能够达到更高的电位。在CK处于高电位,T的漏极输出栅极驱动信号时,能够使T的栅极与源极之间的电势差Vgs显著提高,以降低T的输出阻抗,从而优化了输出至Gn的栅极驱动信号的波形,改善了显示器的显示效果。
实施例一:
本实施例提供的栅极驱动电路,该栅极驱动电路优选的以GOA技术实现。该栅极驱动电路包括上拉电路、下传晶体管和下拉电路。
如图2所示,上拉电路包括第一晶体管T1和第二晶体管T2。T1的栅极连接STn-1,T1的源极连接第一信号线Vf,T1的漏极连接Q点。T2的栅极连接STn-2,T2的源极连接Vf(高电位),T2的漏极连接Q点。
本实施例中设置有两个下传晶体管T21、T22,分别对应连接Gn和STn。T21的栅极连接Q点,T21的源极连接时钟信号线,T21的漏极连接Gn。T22的栅极连接Q点,T22的源极连接时钟信号线,T22的漏极连接STn。
可以看出,T21和T22的用途是相同的,Gn和STn输出的信号也是相同的。其中,Gn输出的栅极驱动信号用于驱动显示区域中的薄膜晶体管,而STn输出的信号用于在多个级连的栅极驱动电路之间传递(参照图5)。其他栅极驱动电路中的STn-2、STn-1、STn+1、STn+2等也与STn的功能相同。将输出信号完全相同的Gn和STn分开,可以避免Gn与STn之间相互干扰,以保证Gn输出的栅极驱动信号的波形的质量。
本发明实施例提供的栅极驱动电路中,上拉电路的第一输入端和第二输入端分别连接STn-1和STn-2。在STn-2输出高电位时,可通过上拉电路为Q点(即T21、T22的栅极)进行第一次充电;在STn-1输出高电位时,可通过上拉电路为Q点进行第二次充电。
因为对Q点进行了两次充电,所以Q点能够达到更高的电位。在CK处于高电位,T21、T22的漏极输出栅极驱动信号时,能够使T21、T22的栅极与源极之间的电势差Vgs显著提高,以降低T21、T22的输出阻抗,从而优化了输出至Gn及STn的栅极驱动信号的波形,改善了显示器的显示效果。
进一步的是,本实施例中,还设置有耦合电容C,C连接于Q点与STn之间。在上拉电路为Q点充电时,使耦合电容C的两端保持有一定的电势差。当STn输出高电位信号时,由于耦合电容C的耦合作用,能够使Q点的电位进一步升高,从而能够进一步提高T21、T22的Vgs,降低T21、T22的输出阻抗,优化输出至Gn及STn的栅极驱动信号的波形,改善了显示器的显示效果。
本实施例中,下拉电路包括第一输入端和第二输入端。下拉电路的第一输入端连接STn+1,第二输入端连接第n+2条扫描线STn+2,下拉电路的输出端连接Q点。具体的,下拉电路包括第三晶体管T3和第四晶体管T4。T3的栅极连接STn+1,T3的源极连接第二信号线Vr,T3的漏极连接Q点。T4的栅极连接STn+2,T4的源极连接Vr(低电位),T4的漏极连接Q点。在STn+1输出高电位时,可通过下拉电路对Q点进行第一次下拉;在STn+2输出高电位时,可通过下拉电路对Q点进行第二次下拉。通过两次下拉,保证Q点及Gn处于低电位,避免Gn出现信号波动及干扰。
本发明实施例提供的栅极驱动电路还能够实现正向扫描和反相扫描两种扫描方式。
此外,本实施例中还进一步设置有第一下拉维持电路和第二下拉维持电路。第一下拉维持电路用于在正向扫描过程中,在Gn输出栅极驱动信号之后,维持Q点及Gn、STn的低电位。第二下拉维持电路用于在反向扫描过程中,在Gn输出栅极驱动信号之后,维持Q点及Gn、STn的低电位。
如图2所示,第一下拉维持电路主要由低电位信号线Vss以及晶体管T51、T54、T43、T33、T36、T56、T52等器件组成。第二下拉维持电路主要由Vss以及晶体管T61、T64、T42、T32、T35、T66、T62等器件组成。其中,信号线LC1与Vf输出的信号相同,信号线LC2与Vr输出的信号相同。
在正向扫描时,Vf、LC1输出高电位,Vr、LC2输出低电位,其波形图如图3所示。
在第一扫描周期,STn-2输出高电位,T2打开,Vf通过T2向Q点充电。同时,T51和T56打开,拉低K点的电位。由于Q点被充电后处于高电位,所以T52和T62打开,拉低P点及K点的电位,T32、T33、T35、T36、T42和T43均处于关闭状态。此外,虽然T22和T21也被打开,但此时CK(对应于图3中的CK3)输出低电位,所以Gn和STn处于低电位。
在第二扫描周期,STn-1输出高电位,T1打开,Vf通过T1继续对Q点充电。同时,T64打开,将P点电位释放至与LC2相同,继续保持低电位。T32、T33、T35、T36、T42和T43均处于关闭状态。此外,CK继续输出低电位,所以Gn和STn继续处于低电位。
在第三扫描周期,STn-1和STn-2均为低电位,T2和T1关闭。Q点仍保持为高电位,使T22和T21打开,同时CK输出高电位,使Gn输出栅极驱动信号,STn也输出高电位。并且,在C的耦合作用下,Q点抬升到更高电位,进一步提高T22、T21的Vgs,且Vgs能够基本保持不变,保持栅极驱动信号的顺利输出。此外,T52和T62继续打开,拉低P点和K点的电位,使T32、T33、T35、T36、T42和T43继续处于关闭状态。
在第四扫描周期,CK输出低电位。STn+1输出高电位,T3打开,对Q点进行下拉。同时,T54打开,从而以最快的速度向K点充电,使T36、T33、T43快速打开,分别拉低Gn、STn、Q点的电位,进而使T22和T21关闭。
在第五扫描周期,STn+2输出高电位为高,T4打开,对Q点再一次进行下拉。因为第一下拉维持电路中的LC1会通过T51向K点持续输出高电位,所以K点在这一帧余下的时间内会一直保持在高电位,使T36、T33、T43持续打开,从而能够维持Gn、STn、Q点的低电位。
在反向扫描时,Vf、LC1输出低电位,Vr、LC2输出高电位,其波形图如图3所示。
在第一扫描周期,STn+2输出高电位,T4打开,Vr通过T4向Q点充电。同时,T61和T66打开,拉低P点的电位。由于Q点被充电后处于高电位,所以T52和T62打开,拉低K点及P点的电位,T32、T33、T35、T36、T42和T43均处于关闭状态。此外,虽然T22和T21也被打开,但此时CK(对应于图3中的CK3)输出低电位,所以Gn和STn处于低电位。
在第二扫描周期,STn+1输出高电位,T3打开,Vr通过T3继续对Q点充电。同时,T54打开,将K点电位释放至与LC1相同,继续保持低电位。T32、T33、T35、T36、T42和T43均处于关闭状态。此外,CK继续输出低电位,所以Gn和STn继续处于低电位。
在第三扫描周期,STn+1和STn+2均为低电位,T3和T4关闭。Q点仍保持为高电位,使T22和T21打开,同时CK输出高电位,使Gn输出栅极驱动信号,STn也输出高电位。并且,在C的耦合作用下,Q点抬升到更高电位,进一步提高T22、T21的Vgs,且Vgs能够基本保持不变,保持栅极驱动信号的顺利输出。此外,T52和T62继续打开,拉低P点和K点的电位,使T32、T33、T35、T36、T42和T43继续处于关闭状态。
在第四扫描周期,CK输出低电位。STn-1输出高电位,T1打开,对Q点进行下拉。同时,T64打开,从而以最快的速度向P点充电,使T35、T32、T42快速打开,分别拉低Gn、STn、Q点的电位,进而使T22和T21关闭。
在第五扫描周期,STn-2输出高电位为高,T2打开,对Q点再一次进行下拉。因为第二下拉维持电路中的LC2会通过T61持续向P点输出高电位,所以P点在这一帧余下的时间内会一直保持在高电位,使T35、T32、T42持续打开,从而能够维持Gn、STn、Q点的低电位。
由于器件负载的差异,正向扫描时与反相扫描时的显示效果会有所差异。将本发明实施例提供的栅极驱动电路进行级连,能够实现正向扫描和反相扫描两种扫描模式,从而使显示效果达到最优。
实施例二:
如图4所示,本实施例与实施例一基本相同,其不同点在于,本实施例在实施例一的基础上,将晶体管T56连接于K点与Vr之间,T66连接于P点与Vr之间,并且T66的栅极连接STn-2。此外,增设了晶体管T10和T12,T10连接于K点与Vf之间,T12连接于P点与Vf之间,T10和T12的栅极连接STn+2。而在P点与K点之间还连接有T55,T55栅极连接Q点。在第一下拉维持电路中,将T54的栅极改为连接至LC2;在第二下拉维持电路中,将T64的栅极改为连接至LC1。
在正向扫描时,Vf、LC1输出高电位,Vr、LC2输出低电位,其波形图如图3所示。在第二下拉维持电路中,T64始终打开,所以P点始终处于低电位。
在第一扫描周期,STn-2输出高电位,T2打开,Vf通过T2向Q点充电。同时,T66和T56打开,拉低K点和P点的电位。由于Q点被充电后处于高电位,所以T52、T62打开,也能够起到拉低P点和K点的电位的作用,T32、T33、T35、T36、T42和T43均处于关闭状态。Q点被充电后还能够打开T55,连通K点和P点,使K点和P点共同保持在低电位。此外,虽然T22和T21也被打开,但此时CK(对应于图3中的CK3)输出低电位,所以Gn和STn处于低电位。
在第二扫描周期,STn-1输出高电位,T1打开,Vf通过T1继续对Q点充电。T32、T33、T35、T36、T42和T43继续处于关闭状态。此外,CK继续输出低电位,所以Gn和STn继续处于低电位。
在第三扫描周期,STn-1和STn-2均为低电位,T2和T1关闭。Q点仍保持为高电位,使T22和T21打开,同时CK输出高电位,使Gn输出栅极驱动信号,STn也输出高电位。并且,在C的耦合作用下,Q点抬升到更高电位,进一步提高T22、T21的Vgs,且Vgs能够基本保持不变,保持栅极驱动信号的顺利输出。此外,T52和T62继续打开,拉低P点和K点的电位,使T32、T33、T35、T36、T42和T43继续处于关闭状态。
在第四扫描周期,CK输出低电位。STn+1输出高电位,T3打开,Vr对Q点进行下拉,使T55关闭,断开P点和K点之间的连接。同时,T52、T62也关闭,LC1通过T51向K点输入高电位,使T36、T33、T43打开,分别拉低Gn、STn、Q点的电位,进而使T22和T21关闭。
在第五扫描周期,STn+2输出高电位为高,T4和T10打开,对Q点再一次进行下拉,Vf也可以通过T10继续想K点输入高电位。因为第一下拉维持电路中的LC1会通过T51向K点持续输出高电位,所以K点在这一帧余下的时间内会一直保持在高电位,使T36、T33、T43持续打开,从而能够维持Gn、STn、Q点的低电位。
在反向扫描时,Vf、LC1输出低电位,Vr、LC2输出高电位,其波形图如图3所示。在第一下拉维持电路中,T54始终打开,所以K点始终处于低电位。
在第一扫描周期,STn+2输出高电位,T4打开,Vr通过T4向Q点充电。同时,T10和T12打开,拉低K点和P点的电位。由于Q点被充电后处于高电位,所以T52、T62打开,也能够起到拉低P点和K点的电位的作用,T32、T33、T35、T36、T42和T43均处于关闭状态。Q点被充电后还能够打开T55,连通K点和P点,使K点和P点共同保持在低电位。此外,虽然T22和T21也被打开,但此时CK(对应于图3中的CK3)输出低电位,所以Gn和STn处于低电位。
在第二扫描周期,STn+1输出高电位,T3打开,Vr通过T3继续对Q点充电。T32、T33、T35、T36、T42和T43继续处于关闭状态。此外,CK继续输出低电位,所以Gn和STn继续处于低电位。
在第三扫描周期,STn+1和STn+2均为低电位,T3和T4关闭。Q点仍保持为高电位,使T22和T21打开,同时CK输出高电位,使Gn输出栅极驱动信号,STn也输出高电位。并且,在C的耦合作用下,Q点抬升到更高电位,进一步提高T22、T21的Vgs,且Vgs能够基本保持不变,保持栅极驱动信号的顺利输出。此外,T52和T62继续打开,拉低P点和K点的电位,使T32、T33、T35、T36、T42和T43继续处于关闭状态。
在第四扫描周期,CK输出低电位。STn-1输出高电位,T1打开,Vf对Q点进行下拉,使T55关闭,断开P点和K点之间的连接。同时,T52、T62也关闭,LC2通过T61向P点输入高电位,使T35、T32、T42打开,分别拉低Gn、STn、Q点的电位,进而使T22和T21关闭。
在第五扫描周期,STn-2输出高电位为高,T2和T66打开,对Q点再一次进行下拉,Vf也可以通过T66继续想P点输入高电位。因为第二下拉维持电路中的LC2会通过T61向P点持续输出高电位,所以P点在这一帧余下的时间内会一直保持在高电位,使T35、T32、T42持续打开,从而能够维持Gn、STn、Q点的低电位。
本实施例相比于实施例一,对K点、P点的电位控制更加精确,进一步提高了栅极驱动信号的波形质量。此外,本实施例中对正向扫描与反相扫描的切换也更加灵活,可以一帧转换一次,也可以多帧转换一次。
实施例三:
本发明实施例提供一种阵列基板,该阵列基板可以采用GOA技术,其中设置有若干级连的上述实施例一或实施例二中的栅极驱动电路,如图5所示,每个栅极驱动电路用于向一条扫描线输出栅极驱动信号。
进一步的是,在相邻的四个栅极驱动电路中,各个栅极驱动电路的下传晶体管的源极分别与四条时钟信号线CK1、CK2、CK3、CK4一一对应连接,四条时钟信号线依次输出高电位(波形参照图3),从而实现各条扫描线依次输出栅极驱动信号,并且具有正向扫描和反相扫描两种扫描模式。
本发明实施例还提供一种显示装置,该显示装置可以为窄边框的液晶显示器,其中包括彩膜基板和本实施例提供的阵列基板。
本实施例提供的显示装置也可以是包括上述阵列基板的OLED显示器。通过采用GOA,实现窄边框甚至无边框的显示产品。
本实施例提供的阵列基板及显示装置,与上述实施例一、实施例二提供的栅极驱动电路具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。
虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (10)

1.一种栅极驱动电路,用于向第n条扫描线输出栅极驱动信号;
所述栅极驱动电路包括上拉电路、下传晶体管和下拉电路;
所述上拉电路用于向所述栅极驱动电路中的基准点输出高电位,所述上拉电路的第一输入端连接第n-1条扫描线,所述上拉电路第二输入端连接第n-2条扫描线,所述上拉电路的输出端连接所述基准点;
所述下传晶体管的栅极连接所述基准点,所述下传晶体管的源极连接时钟信号线,所述下传晶体管的漏极连接第n条扫描线,当所述基准点和所述时钟信号线均为高电位时,所述下传晶体管的漏极向第n条扫描线输出高电位;
所述下拉电路用于向所述基准点以及第n条扫描线输出低电位,所述下拉电路的第一输入端连接第n+1条扫描线,所述下拉电路的输出端连接所述基准点。
2.如权利要求1所述的栅极驱动电路,其特征在于,还包括连接于所述基准点与第n条扫描线之间的耦合电容。
3.如权利要求1所述的栅极驱动电路,其特征在于,所述上拉电路包括第一晶体管和第二晶体管;
所述第一晶体管的栅极连接第n-1条扫描线,源极连接第一信号线,漏极连接所述基准点;
所述第二晶体管的栅极连接第n-2条扫描线,源极连接所述第一信号线,漏极连接所述基准点。
4.如权利要求3所述的栅极驱动电路,其特征在于,所述下拉电路还设置有第二输入端,且所述下拉电路的第二输入端连接第n+2条扫描线。
5.如权利要求4所述的栅极驱动电路,其特征在于,所述下拉电路包括第三晶体管和第四晶体管;
所述第三晶体管的栅极连接第n+1条扫描线,源极连接第二信号线,漏极连接所述基准点;
所述第四晶体管的栅极连接第n+2条扫描线,源极连接所述第二信号线,漏极连接所述基准点。
6.如权利要求5所述的栅极驱动电路,其特征在于,在正向扫描时,所述第一信号线输出高电位,所述第二信号线输出低电位;
在反向扫描时,所述第一信号线输出低电位,所述第二信号线输出高电位。
7.如权利要求6所述的栅极驱动电路,其特征在于,还包括第一下拉维持电路和第二下拉维持电路;
在正向扫描时,所述第一下拉维持电路用于维持所述基准点及第n条扫描线的低电位;
在反向扫描时,所述第二下拉维持电路用于维持所述基准点及第n条扫描线的低电位。
8.一种阵列基板,包括若干级连的如权利要求1至7任一项所述的栅极驱动电路,每个所述栅极驱动电路用于向一条扫描线输出栅极驱动信号。
9.如权利要求8所述的阵列基板,其特征在于,在相邻的四个栅极驱动电路中,各个栅极驱动电路的下传晶体管的源极分别与四条时钟信号线一一对应连接,所述四条时钟信号线依次输出高电位。
10.一种显示装置,包括如权利要求8或9所述的阵列基板。
CN201410797938.0A 2014-12-18 2014-12-18 栅极驱动电路、阵列基板及显示装置 Pending CN104505033A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201410797938.0A CN104505033A (zh) 2014-12-18 2014-12-18 栅极驱动电路、阵列基板及显示装置
US14/418,598 US9704437B2 (en) 2014-12-18 2015-01-21 Gate driving circuit, array substrate, and display device
PCT/CN2015/071245 WO2016095321A1 (zh) 2014-12-18 2015-01-21 栅极驱动电路、阵列基板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410797938.0A CN104505033A (zh) 2014-12-18 2014-12-18 栅极驱动电路、阵列基板及显示装置

Publications (1)

Publication Number Publication Date
CN104505033A true CN104505033A (zh) 2015-04-08

Family

ID=52946700

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410797938.0A Pending CN104505033A (zh) 2014-12-18 2014-12-18 栅极驱动电路、阵列基板及显示装置

Country Status (3)

Country Link
US (1) US9704437B2 (zh)
CN (1) CN104505033A (zh)
WO (1) WO2016095321A1 (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105118431A (zh) * 2015-08-31 2015-12-02 上海和辉光电有限公司 像素驱动电路及其驱动方法和显示装置
CN105204249A (zh) * 2015-10-29 2015-12-30 深圳市华星光电技术有限公司 阵列基板上的扫描驱动电路及阵列基板
CN106373541A (zh) * 2016-12-06 2017-02-01 南京华东电子信息科技股份有限公司 具有正反向扫描功能的栅极驱动电路
CN106683628A (zh) * 2016-12-27 2017-05-17 深圳市华星光电技术有限公司 一种显示面板的扫描线驱动方法及扫描线驱动装置
CN106710503A (zh) * 2016-12-30 2017-05-24 深圳市华星光电技术有限公司 扫描驱动电路及显示装置
CN108172170A (zh) * 2017-11-30 2018-06-15 南京中电熊猫平板显示科技有限公司 一种触发驱动电路及有机发光显示装置
CN109509423A (zh) * 2018-05-28 2019-03-22 友达光电股份有限公司 栅极驱动电路
US10475404B2 (en) 2016-12-27 2019-11-12 Shenzhen China Star Optoelectronics Technology Co., Ltd Driving method of scan lines in display panel and driving device thereof
CN114242016A (zh) * 2021-12-20 2022-03-25 惠科股份有限公司 扫描驱动电路、阵列基板和显示终端
CN114267307A (zh) * 2021-11-30 2022-04-01 惠科股份有限公司 驱动电路、栅极驱动电路及显示面板

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104517575B (zh) * 2014-12-15 2017-04-12 深圳市华星光电技术有限公司 移位寄存器及级传栅极驱动电路
CN106251817B (zh) * 2016-08-31 2019-01-18 深圳市华星光电技术有限公司 一种goa驱动电路
CN111724750A (zh) * 2020-04-23 2020-09-29 福建华佳彩有限公司 一种gip电路及其控制方法和gip输出信号检测电路

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101064194A (zh) * 2006-04-25 2007-10-31 三菱电机株式会社 移位寄存器电路及具备该电路的图像显示装置
CN101228590A (zh) * 2005-07-26 2008-07-23 皇家飞利浦电子股份有限公司 多输入电路
KR20090113738A (ko) * 2008-04-28 2009-11-02 엘지디스플레이 주식회사 쉬프트 레지스터
CN101887757A (zh) * 2010-07-08 2010-11-17 友达光电股份有限公司 移位寄存器电路及移位寄存器
CN102723064A (zh) * 2012-03-28 2012-10-10 北京大学深圳研究生院 驱动电路单元、栅极驱动电路及显示装置
CN103021318A (zh) * 2012-12-14 2013-04-03 京东方科技集团股份有限公司 移位寄存器及其工作方法、栅极驱动装置、显示装置
CN103680388A (zh) * 2013-12-26 2014-03-26 深圳市华星光电技术有限公司 用于平板显示的可修复的goa电路及显示装置
KR20140050304A (ko) * 2012-10-19 2014-04-29 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100917009B1 (ko) 2003-02-10 2009-09-10 삼성전자주식회사 트랜지스터의 구동 방법과 쉬프트 레지스터의 구동 방법및 이를 수행하기 위한 쉬프트 레지스터
CN101976580B (zh) * 2010-10-12 2015-06-03 友达光电股份有限公司 可增加驱动能力的第n级移位寄存器及其方法
TWI426486B (zh) * 2010-12-16 2014-02-11 Au Optronics Corp 運用於電荷分享畫素的整合面板型閘極驅動電路
CN103646636B (zh) 2013-12-18 2015-11-25 合肥京东方光电科技有限公司 移位寄存器、栅极驱动电路及显示装置
CN103700355B (zh) * 2013-12-20 2016-05-04 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN103928007B (zh) 2014-04-21 2016-01-20 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
CN103985369B (zh) 2014-05-26 2017-02-15 深圳市华星光电技术有限公司 阵列基板行驱动电路及液晶显示装置
CN104299589B (zh) * 2014-10-29 2016-05-25 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、驱动方法及显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101228590A (zh) * 2005-07-26 2008-07-23 皇家飞利浦电子股份有限公司 多输入电路
CN101064194A (zh) * 2006-04-25 2007-10-31 三菱电机株式会社 移位寄存器电路及具备该电路的图像显示装置
KR20090113738A (ko) * 2008-04-28 2009-11-02 엘지디스플레이 주식회사 쉬프트 레지스터
CN101887757A (zh) * 2010-07-08 2010-11-17 友达光电股份有限公司 移位寄存器电路及移位寄存器
CN102723064A (zh) * 2012-03-28 2012-10-10 北京大学深圳研究生院 驱动电路单元、栅极驱动电路及显示装置
KR20140050304A (ko) * 2012-10-19 2014-04-29 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
CN103021318A (zh) * 2012-12-14 2013-04-03 京东方科技集团股份有限公司 移位寄存器及其工作方法、栅极驱动装置、显示装置
CN103680388A (zh) * 2013-12-26 2014-03-26 深圳市华星光电技术有限公司 用于平板显示的可修复的goa电路及显示装置

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105118431A (zh) * 2015-08-31 2015-12-02 上海和辉光电有限公司 像素驱动电路及其驱动方法和显示装置
CN105204249B (zh) * 2015-10-29 2018-07-17 深圳市华星光电技术有限公司 阵列基板上的扫描驱动电路及阵列基板
CN105204249A (zh) * 2015-10-29 2015-12-30 深圳市华星光电技术有限公司 阵列基板上的扫描驱动电路及阵列基板
CN106373541A (zh) * 2016-12-06 2017-02-01 南京华东电子信息科技股份有限公司 具有正反向扫描功能的栅极驱动电路
CN106373541B (zh) * 2016-12-06 2019-02-01 南京华东电子信息科技股份有限公司 具有正反向扫描功能的栅极驱动电路
US10475404B2 (en) 2016-12-27 2019-11-12 Shenzhen China Star Optoelectronics Technology Co., Ltd Driving method of scan lines in display panel and driving device thereof
WO2018120285A1 (zh) * 2016-12-27 2018-07-05 深圳市华星光电技术有限公司 一种显示面板的扫描线驱动方法及扫描线驱动装置
CN106683628A (zh) * 2016-12-27 2017-05-17 深圳市华星光电技术有限公司 一种显示面板的扫描线驱动方法及扫描线驱动装置
WO2018120332A1 (zh) * 2016-12-30 2018-07-05 深圳市华星光电技术有限公司 扫描驱动电路及显示装置
CN106710503A (zh) * 2016-12-30 2017-05-24 深圳市华星光电技术有限公司 扫描驱动电路及显示装置
US10262577B2 (en) 2016-12-30 2019-04-16 Shenzhen China Star Optoelectronics Technology Co., Ltd Scanning driver circuit and display device with the same
CN106710503B (zh) * 2016-12-30 2019-11-22 深圳市华星光电技术有限公司 扫描驱动电路及显示装置
CN108172170A (zh) * 2017-11-30 2018-06-15 南京中电熊猫平板显示科技有限公司 一种触发驱动电路及有机发光显示装置
CN109509423A (zh) * 2018-05-28 2019-03-22 友达光电股份有限公司 栅极驱动电路
CN109509423B (zh) * 2018-05-28 2022-02-11 友达光电股份有限公司 栅极驱动电路
CN114267307A (zh) * 2021-11-30 2022-04-01 惠科股份有限公司 驱动电路、栅极驱动电路及显示面板
CN114242016A (zh) * 2021-12-20 2022-03-25 惠科股份有限公司 扫描驱动电路、阵列基板和显示终端

Also Published As

Publication number Publication date
WO2016095321A1 (zh) 2016-06-23
US20160247455A1 (en) 2016-08-25
US9704437B2 (en) 2017-07-11

Similar Documents

Publication Publication Date Title
CN104505033A (zh) 栅极驱动电路、阵列基板及显示装置
CN103310755B (zh) 阵列基板行驱动电路
CN106128379B (zh) Goa电路
CN105489180B (zh) Goa电路
CN103730094B (zh) Goa电路结构
CN102800289B (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
CN104464671B (zh) 一种扫描驱动电路
CN104882107B (zh) 栅极驱动电路
US10460652B2 (en) Scan driver circuit and liquid crystal display device having the circuit
CN104766576B (zh) 基于p型薄膜晶体管的goa电路
CN107958656A (zh) Goa电路
CN104376824A (zh) 用于液晶显示的goa电路及液晶显示装置
CN109961737A (zh) Goa电路和显示装置
CN103680451A (zh) 用于液晶显示的goa电路及显示装置
CN203325416U (zh) 阵列基板行驱动电路
CN107221299B (zh) 一种goa电路及液晶显示器
CN105469754A (zh) 降低馈通电压的goa电路
CN106782395A (zh) Goa电路的驱动方法和驱动装置
CN106297667A (zh) 像素电路及其驱动方法、阵列基板以及显示装置
CN105047155B (zh) 液晶显示装置及其goa扫描电路
CN104157260A (zh) 基于igzo制程的栅极驱动电路
CN106710548A (zh) Cmos goa电路
CN103985369A (zh) 阵列基板行驱动电路及液晶显示装置
CN105630242B (zh) 移位暂存电路
CN106782374A (zh) Goa电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20150408

RJ01 Rejection of invention patent application after publication