CN109509423A - 栅极驱动电路 - Google Patents

栅极驱动电路 Download PDF

Info

Publication number
CN109509423A
CN109509423A CN201811622236.3A CN201811622236A CN109509423A CN 109509423 A CN109509423 A CN 109509423A CN 201811622236 A CN201811622236 A CN 201811622236A CN 109509423 A CN109509423 A CN 109509423A
Authority
CN
China
Prior art keywords
transistor
voltage
driving circuit
stage
gate driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811622236.3A
Other languages
English (en)
Other versions
CN109509423B (zh
Inventor
邓名扬
林志隆
蔡孟杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN109509423A publication Critical patent/CN109509423A/zh
Application granted granted Critical
Publication of CN109509423B publication Critical patent/CN109509423B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)

Abstract

一种栅极驱动电路,其包括多个单级栅极驱动电路。各级单级栅极驱动电路包括一双向扫描控制单元、一扫描信号输出单元、一稳压单元、一第一电压抬升单元及一第二电压抬升单元。扫描信号输出单元耦接至双向扫描控制单元,输出扫描信号。稳压单元耦接至双向扫描控制单元及扫描信号输出单元,依据第一时钟信号及第二时钟信号稳定扫描信号。第一电压抬升单元耦接至双向扫描控制单元,依据前二级单级栅极驱动电路的第一参考电压及前一级单级栅极驱动电路的第二参考电压调整扫描信号。第二电压抬升单元耦接至双向扫描控制单元,依据后二级单级栅极驱动电路的第三参考电压及后一级单级栅极驱动电路的第四参考电压调整扫描信号。

Description

栅极驱动电路
技术领域
本发明涉及一种栅极驱动电路,特别涉及一种用于显示装置的栅极驱动电路。
背景技术
现有技术中,显示面板通常包括多条栅极线与多条数据线。这些栅极线与这些数据线以相互垂直的方式交错设置。在每个栅极线与数据线相交的位置设有一个或多个像素。经由以扫描信号控制栅极线上的栅极晶体管的开关来选择是否要让数据线上的信号写入像素中,而达到显示像素的目的。
随着人们对显示装置解析度的要求越来越高,显示装置中的栅极线与数据线数量势必随之增加,而使得栅极线与栅极线之间的扫描时间缩短。扫描时间缩短将使得栅极驱动电路输出到栅极线的扫描信号的上升时间(rising time)与下降(following time)显得更加重要。倘若上升时间/下降时间过长,会使得耦接栅极线的开关晶体管来不及开启/关闭,使得像素无法被写入正确的数据,进而影响到显示装置的画面品质。
因此,如何缩短栅极驱动电路输出的扫描信号的上升时间与下降时间,已然成为业界努力的目标之一。
发明内容
本发明的目的是提出一种栅动驱动电路,其能够缩短所输出的扫描信号的上升时间与下降时间。
本发明实施例公开了一种栅极驱动电路,其包括多个单级栅极驱动电路。各单级栅极驱动电路包括一双向扫描控制单元、一扫描信号输出单元、一稳压单元以一第一电压抬升单元及一第二电压抬升单元。双向扫描控制单元用以接收一第一扫描控制信号及一第二扫描控制信号。扫描信号输出单元耦接至双向扫描控制单元,用以输出一扫描信号。稳压单元耦接至双向扫描控制单元及扫描信号输出单元。稳压单元依据一第一时钟信号及一第二时钟信号稳定扫描信号。第一电压抬升单元耦接至双向扫描控制单元,第一电压抬升单元依据一前二级单级栅极驱动电路的一第一参考电压及一前一级单级栅极驱动电路的一第二参考电压调整扫描信号。第二电压抬升单元耦接至双向扫描控制单元,第二电压抬升单元依据一后二级单级栅极驱动电路的一第三参考电压及一后一级单级栅极驱动电路的一第四参考电压调整扫描信号。
依据本发明的实施例,栅极驱动电路能够输出具有较短的上升时间与下降时间的扫描信号,使得在栅极线上的栅极晶体管能够在扫描时间内正确地开启或关闭,进而让显示装置中的像素能够被正确地写入或不写入,达到提升显示装置的画面品质的效果。
为了对本发明的上述及其他方面有更佳的了解,下文特举实施例,并配合附图进行详细说明。
附图说明
图1为依据本发明一实施例的一种栅极驱动电路的方块图;
图2为依据本发明一实施例的栅极驱动电路中的其中一单级栅极驱动电路的方块图;以及
图3为依据本发明一实施例的栅极驱动电路中的其中一单级栅极驱动电路的操作时序图。
附图标记说明:
1:栅极驱动电路
10_1~10_K:单级栅极驱动电路
102:双向扫描控制单元
104:扫描信号输出单元
106:稳压单元
108a:第一电压抬升单元
108b:第二电压抬升单元
U2D:第一扫描控制信号
D2U:第二扫描控制信号
G[1]~G[K]:扫描信号
CK:第一时钟信号
XCK:第二时钟信号
Vr1:第一参考电压
Vr2:第二参考电压
Vr3:第三参考电压
Vr4:第四参考电压
A[N]:第一操作电压
B[N]:第二操作电压
M1:第一晶体管
M2:第二晶体管
M3:第三晶体管
M4:第四晶体管
Msc1:第一扫描控制晶体管
Msc2:第二扫描控制晶体管
Md1:驱动晶体管
Mst1:第一稳压晶体管
Mst2:第二稳压晶体管
Mst3:第四稳压晶体管
Mst4:第四稳压晶体管
C1:第一电容
C2:第二电容
Cd:驱动电容
Cst:稳压电容
具体实施方式
请参照图1,图1为依据本发明一实施例的栅极驱动电路的方块图。栅极驱动电路1包括多个单级栅极驱动电路10_1~10_K,其中K为单级栅极驱动电路的数量,K为一正整数。栅极驱动电路1可设置于一显示装置(未示出)中。显示装置可包括多条栅极线(未示出)与多条数据线(未示出),这些栅极线与这些数据线相互交错设置。栅极驱动电路1可耦接至这些栅极线。进一步来说,栅极驱动电路1的单级栅极驱动电路10_1~10_K分别耦接至其中一条栅极线,以提供一扫描信号G[1]~G[K]给栅极线的栅极晶体管(未示出)。
各级单级栅极驱动电路10_1~10_K包括一双向扫描控制单元102、一扫描信号输出单元104、一稳压单元106、一第一电压抬升单元108a以及一第二电压抬升单元108b。需要理解的是,由于各级单级栅极驱动电路10_1~10_K具有类似的电路结构,故下文以单级栅极驱动电路10_N作为代表性的示例进行说明。
双向扫描控制单元102用以接收一第一扫描控制信号U2D及一第二扫描控制信号D2U。例如,当第一扫描控制信号U2D为高电平,第二扫描控制信号D2U为低电平时,显示装置执行一第一方向的扫描;反之,当第一扫描控制信号U2D为低电平,第二扫描控制信号D2U为高电平时,显示装置执行一第二方向的扫描。一般来说,第一方向与第二方向是相反的,例如,第一方向为由上至下,第二方向为由下至上。
扫描信号输出单元104耦接至双向扫描控制单元102,用以输出扫描信号G[N]。扫描信号G[N]可输出至栅极线的栅极晶体管,使得栅极晶体管可受控于扫描信号G[N]开启或关闭。
稳压单元106耦接至双向扫描控制单元102及扫描信号输出单元104,且依据一第一时钟信号及一第二时钟信号稳定扫描信号G[N]。第一时钟信号与第二时钟信号不相同。在本实施例中,第一时钟信号与第二时钟信号实质上反向。例如当第一时钟信号为高电平时,第二时钟信号为低电平;反之,当第一时钟信号为低电平时,第二时钟信号为高电平。然而,考虑到实际电路的需求,第一时钟信号与第二时钟信号并不受限于上述限制。
第一电压抬升单元108a耦接至双向扫描控制单元102,且依据一前二级单级栅极驱动电路10_N-2的一第一参考电压Vr1及一前一级单级栅极驱动电路10_N-1的一第二参考电压Vr2调整扫描信号G[N]。
第二电压抬升单元108b耦接至双向扫描控制单元102,且依据一后二单级栅极驱动电路10_N+2的一第三参考电压Vr3及一后一级单级栅极驱动电路10_N+1的一第四参考电压Vr4调整扫描信号G[N]。
关于单级栅极驱动电路10_1~10_K的细部结构,将在下文进一步说明。
请参照图2,图2为依据本发明一实施例的栅极驱动电路中的其中一级单级栅极驱动电路的方块图。由于单级栅极驱动电路10_1~10_K具有类似的电路结构,本实施例仅以单级栅极驱动电路10_N为代表性的示例进行说明。
双向扫描控制单元102包括一第一扫描控制晶体管Msc1以及一第二扫描晶体管Msc2。
第一扫描控制晶体管Msc1耦接至扫描信号输出单元104、第一电压抬升单元108a及稳压单元106。第一扫描控制晶体管Msc1可用以接收第一扫描控制信号U2D。
第二扫描控制晶体管Msc2耦接至扫描信号输出单元104、第二电压抬升单元108b、稳压单元106及第一扫描控制晶体管Msc1。第二扫描控制晶体管Msc2可用以接收第二扫描控制信号D2U。
扫描信号输出单元104包括一驱动晶体管Md1以及一驱动电容Cd。驱动晶体管Md1的一栅极耦接至双向扫描控制单元102。驱动晶体管Md1除栅极以外的一端接收第一时钟信号CK。驱动晶体管Md1除栅极以外的另一端用以输出扫描信号G[N]。驱动电容Cd一端耦接至驱动晶体管Md1的栅极及双向扫描控制单元102。驱动电容Cd的另一端耦接至驱动晶体管Md1且用以输出扫描信号G[N]。
稳压单元106包括一第一稳压晶体管Mst1、一第二稳压晶体管Mst2、一第三稳压晶体管Mst3、一第四稳压晶体管Mst4以及一稳压电容Cst。
第一稳压晶体管Mst1耦接至扫描信号输出单元104,并依据第二时钟信号XCK开启或关闭。第二稳压晶体管Mst2耦接至扫描信号输出单元104及第一稳压晶体管Mst1。第三稳压晶体管Mst3耦接至第一稳压晶体管Mst1、第二稳压晶体管Mst2及双向扫描控制单元102。第四稳压晶体管Mst4耦接至第一稳压晶体管Mst1、第二稳压晶体管Mst2、第三稳压晶体管Mst3及双向扫描控制单元102。稳压电容Cst的一端耦接至第一稳压晶体管Mst1、第二稳压晶体管Mst2、第三稳压晶体管Mst3及第四稳压晶体管Mst4。稳压电容Cst的另一端耦接至第一时钟信号CK。
第一电压抬升单元108a包括一第一晶体管M1、一第二晶体管M2以及一第一电容C1。
第一晶体管M1依据第一参考电压Vr1开启或关闭。第二晶体管M2耦接至第一晶体管M1。第二晶体管M2依据第一时钟信号CK开启或关闭。
第一电容C1的一端耦接至第一晶体管M1、第二晶体管M2及双向描控制单元102的第一扫描控制晶体管Msc1,并用以输出一第一操作电压A[N],使得第一扫描控制晶体管Msc1可依据第一扫描控制信号U2D及第一操作电压A[N]开启或关闭。第一电容C1的另一端耦接至第二参考电压Vr2。
在本实施例中,第一参考电压Vr1为前二级单级栅极驱动电路10_N-2输出的扫描信号G[N-2],第二参考电压Vr2为前一级单级栅极驱动电路10_N-1输出的扫描信号G[N-1]。
第二电压抬升单元108b包括一第三晶体管M3、一第四晶体管M4以及一第二电容C2。
第三晶体管M3依据第三参考电压Vr3开启或关闭。第四晶体管M4耦接至第三晶体管M3。第四晶体管M4依据第一时钟信号CK开启或关闭。
第二电容C2的一端耦接至第三晶体管M3、第四晶体管M4及双向描控制单元102的第二扫描控制晶体管Msc2,并用以输出一第二操作电压B[N],使得第二扫描控制晶体管Msc2可依据第二扫描控制信号D2U及第二操作电压B[N]开启或关闭。第二电容C2的另一端耦接至第四参考电压Vr4。
在本实施例中,第三参考电压Vr3为后二级单级栅极驱动电路10_N+2输出的扫描信号G[N+2],第四参考电压Vr4为后一级单级栅极驱动电路10_N+1输出的扫描信号G[N+1]。
在一实施例中,在执行第一方向的扫描的期间,主要经由第一电压抬升单元108a对(节点)栅极电压Q[N]充电,进而调整扫描信号G[N];反之,在执行第二方向的扫描的期间,主要经由第二电压抬升单元108b对(节点)栅极电压Q[N]Q[N]充电,进而调整扫描信号G[N]。
请参照图3,图3为依据本发明一实施例的栅极驱动电路中的其中一级单级栅极驱动电路的操作时序图。本实施例例如是图2所示的单级栅极驱动电路10_N于执行第一方向的扫描(即第一扫描信号U2D为高电平,第二扫描信号D2U为低电平)的期间的操作时序图。
在一第一阶段S1,前二级单级栅极驱动电路10_N-2的扫描信号G[N-2]为高电平,前一级单级栅极驱动电路10_N-1的扫描信号G[N-1]为低电平,第一时钟信号CK为低电平,第二时钟信号XCK为高电平。CK1与XCK1为另一组时钟信号,分别与第一时钟信号CK及第二时钟信号XCK的相位相差90度,在本实施例中可用于控制单级栅极驱动电路10_N的前一级单级栅极驱动电路10_N-1及后一级单级栅极驱动电路10_N+1的操作时序。在一实施例中,一组时钟信号CK、XCK用以控制奇数级的单级栅极驱动电路10_1、10_3等,另一组时钟信号CK1、XCK1用以控制偶数级的单级栅极驱动电路10_2、10_4等。在另一实施例中,一组时钟信号CK、XCK用以控制偶数级的单级栅极驱动电路10_2、10_4等,另一组时钟信号CK1、XCK1用以控制奇数级的单级栅极驱动电路10_1、10_3等。第一扫描控制晶体管Msc1、第一晶体管M1、驱动晶体管Md1、第一稳压晶体管Mst1及第四稳压晶体管Mst4开启。第二扫描晶体管Msc2、第二晶体管M2、第三晶体管M3、第四晶体管M4、第二稳压晶体管Mst2及第三稳压晶体管Mst3关闭。第一操作电压A[N]会经由前二级单级栅极驱动电路10_N-2的扫描信号G[N-2]对第一电容C1充电而由一初始电平V0抬升至一第一操作电平V1'。驱动晶体管Md1的栅极电压Q[N]会经由第一扫描信号U2D对驱动电容Cd充电而由初始电平V0抬升至第一步阶电平V1,且第一步阶电平低于第一操作电平V1'(差值约等于第一扫描控制晶体管Msc1的临界电压)。
在一第二阶段S2,前二级单级栅极驱动电路10_N-2的扫描信号G[N-2]由高电平降为低电平,前一级单级栅极驱动电路10_N-1的扫描信号G[N-1]为高电平,第一时钟信号CK为低电平,第二时钟信号XCK由高电平降为低电平。第一扫描控制晶体管Msc1、驱动晶体管Md1、第一稳压晶体管Mst1及第四稳压晶体管Mst4开启。第二扫描晶体管Msc2、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第二稳压晶体管Mst2及第三稳压晶体管Mst3关闭。第一操作电压A[N]会经由前一级单级栅极驱动电路10_N-1的扫描信号G[N-1]对第一电容C1充电而由第一操作电平V1'抬升至一第二操作电平V2'。由于第一扫描控制晶体管Msc1的栅极端的电压升高,使得第一扫描控制信号U2D所施加的高于一高栅极电平Vgh的电压得以通过第一扫描控制晶体管Msc1,进而使得驱动晶体管Md1的栅极电压Q[N]由第一步阶电平V1抬升至一第二步阶电平V2。
在一第三阶段S3,前二级单级栅极驱动电路10_N-2的扫描信号G[N-2]为低电平,前一级单级栅极驱动电路10_N-1的扫描信号G[N-1]由高电平降为低电平,第一时钟信号CK为高电平,第二时钟信号XCK为低电平。第二晶体管M2、第四晶体管M4、驱动晶体管Md1及第四稳压晶体管Mst4开启。第一扫描控制晶体管Msc1、第二扫描晶体管Msc2、第一晶体管M1、第三晶体管M3、第一稳压晶体管Mst1、第二稳压晶体管Mst2及第三稳压晶体管Mst3关闭。由于第一电容C1通过第二晶体管M2放电,而使得第一操作电压A[N]降为初始电平V0。驱动晶体管Md1的栅极电压Q[N]会经由第一时钟信号CK对驱动电容Cd充电而由第二步阶电平V2抬升至一第三步阶电平V3。单级栅极驱动电路10_N的扫描信号G[N]在第三阶段被输出。在经过第一阶段S1及第二阶段S2后,驱动晶体管Md1的栅极电压(波形)在第三阶段S3中会被抬升至更高的电压(第三步阶电平V3),以调整扫描信号G[N]的波形,使得扫描信号G[N]的波形的上升时间与下降时间得以缩短。
在一第四阶段S4,前二级单级栅极驱动电路10_N-2的扫描信号G[N-2]为低电平,前一级单级栅极驱动电路10_N-1的扫描信号G[N-1]为低电平,第一时钟信号CK为低电平,第二时钟信号XCK为低电平。驱动晶体管Md1及第四稳压晶体管Mst4开启。第一扫描控制晶体管Msc1、第二扫描晶体管Msc2、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第一稳压晶体管Mst1、第二稳压晶体管Mst2及第三稳压晶体管Mst3关闭。驱动晶体管Md1的栅极电压Q[N]会因第一时钟信号CK降为低电平而被由第三步阶电平V3下拉至一第四步阶电平V4。在一些实施例中,第四步阶电平V4可等于或略低于第二步阶电平V2。
在一第五阶段S5,前二级单级栅极驱动电路10_N-2的扫描信号G[N-2]为低电平,前一级单级栅极驱动电路10_N-1的扫描信号G[N-1]为低电平,第一时钟信号CK为低电平,第二时钟信号XCK由高电平降为低电平。第二扫描晶体管Msc2、第三晶体管M3及第一稳压晶体管Mst1开启。第一扫描控制晶体管Msc1、第一晶体管M1、第二晶体管M2、第四晶体管M4、驱动晶体管Md1、第二稳压晶体管Mst2、第三稳压晶体管Mst3及第四稳压晶体管Mst4关闭。经由驱动电容Cd通过第一稳压晶体管Mst1放电,第一电容C1通过第二扫描晶体管Msc2放电,使得驱动晶体管Md1的栅极电压Q[N]由第四步阶电平V4下拉至初始电平V0。
在一第六阶段S6,前二级单级栅极驱动电路10_N-2的扫描信号G[N-2]为低电平,前一级单级栅极驱动电路10_N-1的扫描信号G[N-1]为低电平。第二晶体管M2、第四晶体管M4、第二稳压晶体管Mst2及第三稳压晶体管Mst3开启。第一扫描控制晶体管Msc1、第二扫描晶体管Msc2、第一晶体管M1、第二晶体管M2、驱动晶体管Md1、第一稳压晶体管Mst1及第四稳压晶体管Mst4关闭。驱动晶体管Md1的栅极电压Q[N]会被耦合到低栅极电平Vgl(即本实施例中的低电平),而维持在初始电平V0。
以上各实施例所述的高电平可等于一高栅极电平Vgh,而低电平可等于一低栅极电平Vgl,且高栅极电平Vgh高于低栅极电平Vgl。熟悉此技艺者可轻易地理解,高栅极电平Vgh、低栅极电平Vgl、初始电平V0、第一步阶电平V1、第二步阶电平V2、第三步阶电平V3、第四步阶电平V4、第一操作电平V1'以及第二操作电平V2'可依据实际电路需求而进行设计。
在一实施例中,第一扫描控制信号U2D高于高栅极电平Vgh。在一实施例中,第一扫描控制信号U2D为15伏特、20伏特或25伏特,第二扫描控制信号D2U为-12伏特。在一实施例中,于各级单级栅极驱动电路10_1~10_K中,第一电容C1的电容值大于或等于第一扫描控制晶体管Msc1的一栅-源电容与一栅-漏电容的电容值之和,第二电容C2的电容值大于或等于第二扫描控制晶体管Msc2的一栅-源电容与一栅-漏电容的电容值之和,其中栅-源电容为栅极与源极之间的寄生电容,栅-漏电容为栅极与漏极之间的寄生电容。
依据本发明的实施例,栅极驱动电路1能够经由将驱动晶体管Md1的栅极电压抬升至较高的电压电平,以调整扫描信号G[1]~G[K]的电压波形,而得以输出具有较短的上升时间与下降时间的扫描信号G[1]~G[K],使得在栅极线上的栅极晶体管能够在扫描时间内正确地开启或关闭,进而让显示装置中的像素能够被正确地写入或不写入,达到提升显示装置的画面品质的效果。
综上所述,虽然本发明已通过实施例公开如上,然而其并非用以限定本发明。本发明所属技术领域中普通技术人员,在不脱离本发明的精神和范围内,应当可进行各种的更动与润饰。因此,本发明的保护范围应以随附权利要求范围所界定者为准。

Claims (10)

1.一种用于显示装置的栅极驱动电路,包括:
多级单级栅极驱动电路,每级该单级栅极驱动电路包括:
一双向扫描控制单元,用以接收一第一扫描控制信号及一第二扫描控制信号;
一扫描信号输出单元,耦接至该双向扫描控制单元,该扫描信号输出单元用以输出一扫描信号;
一稳压单元,耦接至该双向扫描控制单元及该扫描信号输出单元,该稳压单元依据一第一时钟信号及一第二时钟信号稳定该扫描信号;
一第一电压抬升单元,耦接至该双向扫描控制单元,该第一电压抬升单元依据一前二级单级栅极驱动电路的一第一参考电压及一前一级单级栅极驱动电路的一第二参考电压调整该扫描信号;以及
一第二电压抬升单元,耦接至该双向扫描控制单元,该第二电压抬升单元依据一后二级单级栅极驱动电路的一第三参考电压及一后一级单级栅极驱动电路的一第四参考电压调整该扫描信号。
2.如权利要求1所述的栅极驱动电路,其中该第一电压抬升单元包括:
一第一晶体管,依据该第一参考电压开启或关闭;
一第二晶体管,耦接至该第一晶体管,该第二晶体管依据该第一时钟信号开启或关闭;以及
一第一电容,该第一电容的一端耦接至该第一晶体管、该第二晶体管及该双向扫描控制单元,用以输出一第一操作电压至该双向扫描控制单元,该第一电容的另一端接收该第二参考电压,
其中该第二电压抬升单元包括:
一第三晶体管,依据该第三参考电压开启或关闭;
一第四晶体管,耦接至该第三晶体管,该第四晶体管依据第一时钟信号开启或关闭;以及
一第二电容,该第二电容的一端耦接至该第三晶体管、该第四晶体管及该双向扫描控制单元,用以输出一第二操作电压至该双向扫描控制单元,该第二电容的另一端接收该第四参考电压。
3.如权利要求2所述的栅极驱动电路,其中每级该单级栅极驱动电路的该扫描信号输出单元包括:
一驱动晶体管,该驱动晶体管的一栅极耦接该双向扫描控制单元;
一驱动电容,该驱动电容的一端耦接该驱动晶体管的该栅极及该双向扫描控制单元,该驱动电容的另一端耦接该驱动晶体管且用以输出该扫描信号,
其中该第一参考电压为该前二级单级栅极驱动电路输出的该扫描信号,该第二参考电压为该前一级单级栅极驱动电路输出的该扫描信号,该第三参考电压为该后二级单级栅极驱动电路输出的该扫描信号,该第四参考电压为该后一级单级栅极驱动电路输出的该扫描信号。
4.如权利要求3所述的栅极驱动电路,其中各该驱动晶体管的该栅极的电压波形包括一第一阶段、一第二阶段及一第三阶段,于该第一阶段,各该驱动晶体管的该栅极的电压波形由一初始电平抬升至一第一步阶电平,于该第二阶段,各该驱动晶体管的该栅极的电压波形由该第一步阶电平抬升至一第二步阶电平,于该第三阶段,各该驱动晶体管的该栅极的电压波形由该第二步阶电平抬升至一第三步阶电平。
5.如权利要求3所述的栅极驱动电路,其中于该第一阶段,该第一参考电压为高电平,该第二参考电压为低电平,该第三参考电压及该第四参考电压为低电平,该第一时钟信号为低电平;于该第二阶段,该第一参考电压由高电平转为低电平,该第二参考电压为高电平,该第三参考电压及该第四参考电压为低电平,该第一时钟信号为低电平;于该第三阶段,该第一参考电压为低电平,该第二参考电压由高电平转为低电平,该第三参考电压为低电平,该第四参考电压油低电平转为高电平,该第一时钟信号为高电平。
6.如权利要求2所述的栅极驱动电路,其中该第一晶体管及该第三晶体管的宽长度比大于或等于143,该第二晶体管及该第四晶体管的宽长比大于或等于25,或该第一晶体管M1及该第三晶体管M3的宽长度比大于或等于143,该第二晶体管M2及该第四晶体管M4的宽长比大于或等于25。
7.如权利要求2所述的栅极驱动电路,其中各该双向扫描控制单元包括:
一第一扫描控制晶体管,耦接该扫描信号输出单元、该电压抬升单元及该稳压单元,该第一扫描控制晶体管依据该第一扫描控制信号及该第一操作电压开启或关闭;以及
一第二扫描控制晶体管,耦接该扫描信号输出单元、该电压抬升单元及该稳压单元,该第一扫描控制晶体管、该第一扫描控制晶体管依据该第一扫描控制信号及该第二操作电压开启或关闭。
8.如权利要求7所述的栅极驱动电路,其中于各该单级栅极驱动电路中,该第一电容的电容值大于或等于该第一扫描控制晶体管的一栅-源电容与一栅-漏电容的电容值之和,该第二电容的电容值大于或等于该第二扫描控制晶体管的一栅-源电容与一栅-漏电容的电容值之和。
9.如权利要求1所述的栅极驱动电路,其中各该稳压单元包括:
一第一稳压晶体管,耦接该扫描信号输出单元,并依据该第二时钟信号开启或关闭;
一第二稳压晶体管,耦接该扫描信号输出单元及该第一稳压晶体管;
一第三稳压晶体管,耦接该第一稳压晶体管、该第二稳压晶体管及该双向扫描控制单元;
一第四稳压晶体管,耦接该第一稳压晶体管、该第二稳压晶体管、该第三稳压晶体管及该双向扫描控制单元;以及
一稳压电容,该稳压电容的一端耦接该第一稳压晶体管、该第二稳压晶体管、该第三稳压晶体管及该第四稳压晶体管,该稳压电容的另一端耦接该第一时钟信号。
10.如权利要求1所述的栅极驱动电路,其中该第一扫描控制信号或第二扫描控制信号的电平大于或等于第一时钟信号的高电平。
CN201811622236.3A 2018-05-28 2018-12-28 栅极驱动电路 Active CN109509423B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW107118145A TWI682374B (zh) 2018-05-28 2018-05-28 閘極驅動電路
TW107118145 2018-05-28

Publications (2)

Publication Number Publication Date
CN109509423A true CN109509423A (zh) 2019-03-22
CN109509423B CN109509423B (zh) 2022-02-11

Family

ID=65756618

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811622236.3A Active CN109509423B (zh) 2018-05-28 2018-12-28 栅极驱动电路

Country Status (2)

Country Link
CN (1) CN109509423B (zh)
TW (1) TWI682374B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112102768A (zh) * 2020-10-15 2020-12-18 武汉华星光电技术有限公司 Goa电路及显示面板
CN113314067A (zh) * 2021-06-08 2021-08-27 武汉华星光电技术有限公司 栅极驱动电路及显示面板
CN114333701A (zh) * 2022-01-10 2022-04-12 信利(仁寿)高端显示科技有限公司 一种栅极驱动电路及方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120162170A1 (en) * 2010-12-28 2012-06-28 Hitachi Displays, Ltd. Bidirectional shift register and image display device using the same
KR20130028274A (ko) * 2011-09-09 2013-03-19 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
CN103680388A (zh) * 2013-12-26 2014-03-26 深圳市华星光电技术有限公司 用于平板显示的可修复的goa电路及显示装置
CN104269151A (zh) * 2014-10-22 2015-01-07 友达光电股份有限公司 一种可实现信号双向传输的栅极驱动电路
CN104505033A (zh) * 2014-12-18 2015-04-08 深圳市华星光电技术有限公司 栅极驱动电路、阵列基板及显示装置
CN106782280A (zh) * 2016-12-30 2017-05-31 友达光电股份有限公司 移位寄存器与栅极驱动电路
CN107767833A (zh) * 2017-11-17 2018-03-06 武汉华星光电技术有限公司 一种goa电路

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5419762B2 (ja) * 2010-03-18 2014-02-19 三菱電機株式会社 シフトレジスタ回路
KR101340197B1 (ko) * 2011-09-23 2013-12-10 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
TWI475538B (zh) * 2012-08-29 2015-03-01 Giantplus Technology Co Ltd 雙向掃描驅動電路
TWI587190B (zh) * 2015-11-04 2017-06-11 友達光電股份有限公司 觸控顯示裝置及其移位暫存器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120162170A1 (en) * 2010-12-28 2012-06-28 Hitachi Displays, Ltd. Bidirectional shift register and image display device using the same
KR20130028274A (ko) * 2011-09-09 2013-03-19 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
CN103680388A (zh) * 2013-12-26 2014-03-26 深圳市华星光电技术有限公司 用于平板显示的可修复的goa电路及显示装置
CN104269151A (zh) * 2014-10-22 2015-01-07 友达光电股份有限公司 一种可实现信号双向传输的栅极驱动电路
CN104505033A (zh) * 2014-12-18 2015-04-08 深圳市华星光电技术有限公司 栅极驱动电路、阵列基板及显示装置
CN106782280A (zh) * 2016-12-30 2017-05-31 友达光电股份有限公司 移位寄存器与栅极驱动电路
CN107767833A (zh) * 2017-11-17 2018-03-06 武汉华星光电技术有限公司 一种goa电路

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112102768A (zh) * 2020-10-15 2020-12-18 武汉华星光电技术有限公司 Goa电路及显示面板
CN112102768B (zh) * 2020-10-15 2023-05-30 武汉华星光电技术有限公司 Goa电路及显示面板
CN113314067A (zh) * 2021-06-08 2021-08-27 武汉华星光电技术有限公司 栅极驱动电路及显示面板
WO2022257170A1 (zh) * 2021-06-08 2022-12-15 武汉华星光电技术有限公司 栅极驱动电路及显示面板
CN114333701A (zh) * 2022-01-10 2022-04-12 信利(仁寿)高端显示科技有限公司 一种栅极驱动电路及方法

Also Published As

Publication number Publication date
CN109509423B (zh) 2022-02-11
TW202004714A (zh) 2020-01-16
TWI682374B (zh) 2020-01-11

Similar Documents

Publication Publication Date Title
JP7315469B2 (ja) シフトレジスタユニットおよびその駆動方法、ゲート駆動回路および表示装置
JP7282677B2 (ja) シフトレジスタユニット、ゲート駆動回路、表示装置及び駆動方法
CN102467891B (zh) 移位寄存器单元、栅极驱动装置及液晶显示器
KR101368822B1 (ko) 게이트 구동회로 및 이를 갖는 표시 장치
CN103413531B (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
CN104882168B (zh) 移位寄存单元、移位寄存器、栅极驱动电路和显示装置
CN104240765B (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN103928001A (zh) 一种栅极驱动电路和显示装置
CN107507597A (zh) 影像显示面板及其栅极驱动电路
US8610655B2 (en) Method for removing noise, switching circuit for performing the same and display device having the switching circuit
CN105185342B (zh) 栅极驱动基板和使用栅极驱动基板的液晶显示器
CN103280200A (zh) 移位寄存器单元、栅极驱动电路与显示器件
CN104464628A (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN109509423A (zh) 栅极驱动电路
CN101083062A (zh) 液晶显示器件及其驱动方法
JP2021516839A (ja) シフトレジスタユニット及び駆動方法、ゲート駆動回路及び表示装置
CN104715730B (zh) 一种栅极驱动电路及显示装置
CN102870163B (zh) 移位寄存器电路和显示装置及移位寄存器电路的驱动方法
US11132934B2 (en) Shift register unit comprising input circuit, output circuit, and first node control circuit, gate driving circuit, display device, and driving method
CN101587700A (zh) 液晶显示器及驱动液晶显示器的方法
CN109545156B (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN103065592A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路与显示器件
CN109345999A (zh) 栅极驱动器电路
CN105788553A (zh) 基于ltps半导体薄膜晶体管的goa电路
CN103854622A (zh) 一种栅极驱动电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant