TWI682374B - 閘極驅動電路 - Google Patents

閘極驅動電路 Download PDF

Info

Publication number
TWI682374B
TWI682374B TW107118145A TW107118145A TWI682374B TW I682374 B TWI682374 B TW I682374B TW 107118145 A TW107118145 A TW 107118145A TW 107118145 A TW107118145 A TW 107118145A TW I682374 B TWI682374 B TW I682374B
Authority
TW
Taiwan
Prior art keywords
transistor
voltage
stage
drive circuit
gate drive
Prior art date
Application number
TW107118145A
Other languages
English (en)
Other versions
TW202004714A (zh
Inventor
鄧名揚
林志隆
蔡孟杰
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW107118145A priority Critical patent/TWI682374B/zh
Priority to CN201811622236.3A priority patent/CN109509423B/zh
Application granted granted Critical
Publication of TWI682374B publication Critical patent/TWI682374B/zh
Publication of TW202004714A publication Critical patent/TW202004714A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

一種閘極驅動電路包括多個單級閘極驅動電路。各級單級閘極驅動電路包括一雙向掃描控制單元、一掃描訊號輸出單元、一穩壓單元、一第一電壓抬升單元及一第二電壓抬升單元。掃描訊號輸出單元耦接至雙向掃描控制單元,輸出掃描訊號。穩壓單元耦接至雙向掃描控制單元及掃描訊號輸出單元,依據第一時脈信號及第二時脈信號穩定掃描訊號。第一電壓抬升單元耦接至雙向掃描控制單元,依據前二級單級閘極驅動電路的第一參考電壓及前一級單級閘極驅動電路的第二參考電壓調整掃描訊號。第二電壓抬升單元耦接至雙向掃描控制單元,依據後二級單級閘極驅動電路的第三參考電壓及後一級單級閘極驅動電路的第四參考電壓調整掃描訊號。

Description

閘極驅動電路
本發明是有關於一種閘極驅動電路,特別是關於一種用於顯示裝置的閘極驅動電路。
現有技術中,顯示面板通常包括多條閘極線與多條資料線。此些閘極線與此些資料線以相互垂直的方式交錯設置。在每個閘極線與資料線相交的位置設有一個或多個畫素。藉由以掃描信號控制閘極線上的閘極電晶體的開關來選擇是否要讓資料線上的信號寫入畫素中,而達到顯示畫素的目的。
隨著人們對顯示裝置解析度的要求越來越高,顯示裝置中的閘極線與資料線數量勢必隨之增加,而使得閘極線與閘極線之間的掃描時間縮短。掃描時間縮短將使得閘極驅動電路輸出到閘極線的掃描訊號的上升時間(rising time)與下降(following time)顯得更加重要。倘若上升時間/下降時間過長,會使得耦接閘極線的開關電晶體來不及開啟/關閉,使得畫素無法被寫入正確的資料,進而影響到顯示裝置的畫面品質。
因此,如何縮短閘極驅動電路輸出的掃描訊號的上升時間與下降時間,已然成為業界努力的目標之一。
本發明的目的是提出一種閘動驅動電路,能夠縮短所輸出的掃描訊號的上升時間與下降時間。
本發明實施例係揭露一種閘極驅動電路,包括複數個單級閘極驅動電路。各單級閘極驅動電路包括一雙向掃描控制單元、一掃描訊號輸出單元、一穩壓單元以一第一電壓抬升單元及一第二電壓抬升單元。雙向掃描控制單元用以接收一第一掃描控制信號及一第二掃描控制信號。掃描訊號輸出單元耦接至雙向掃描控制單元,用以輸出一掃描訊號。穩壓單元耦接至雙向掃描控制單元及掃描訊號輸出單元。穩壓單元依據一第一時脈信號及一第二時脈信號穩定掃描訊號。第一電壓抬升單元耦接至雙向掃描控制單元,第一電壓抬升單元依據一前二級單級閘極驅動電路的一第一參考電壓及一前一級單級閘極驅動電路的一第二參考電壓調整掃描訊號。第二電壓抬升單元耦接至雙向掃描控制單元,第二電壓抬升單元依據一後二級單級閘極驅動電路的一第三參考電壓及一後一級單級閘極驅動電路的一第四參考電壓調整掃描訊號。
依據本發明的實施例,閘極驅動電路能夠輸出具有較短的上升時間與下降時間的掃描訊號,使得在閘極線上的閘極電晶體能夠在掃描時間內正確地開啟或關閉,進而讓顯示裝置中的畫素能夠被正確地寫入或不寫入,達到提升顯示裝置的畫面品質的效果。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
1‧‧‧閘極驅動電路
10_1~10_K‧‧‧單級閘極驅動電路
102‧‧‧雙向掃描控制單元
104‧‧‧掃描訊號輸出單元
106‧‧‧穩壓單元
108a‧‧‧第一電壓抬升單元
108b‧‧‧第二電壓抬升單元
U2D‧‧‧第一掃描控制信號
D2U‧‧‧第二掃描控制信號
G[1]~G[K]‧‧‧掃描訊號
CK‧‧‧第一時脈信號
XCK‧‧‧第二時脈信號
Vr1‧‧‧第一參考電壓
Vr2‧‧‧第二參考電壓
Vr3‧‧‧第三參考電壓
Vr4‧‧‧第四參考電壓
A[N]‧‧‧第一操作電壓
B[N]‧‧‧第二操作電壓
M1‧‧‧第一電晶體
M2‧‧‧第二電晶體
M3‧‧‧第三電晶體
M4‧‧‧第四電晶體
Msc1‧‧‧第一掃描控制電晶體
Msc2‧‧‧第二掃描控制電晶體
Md‧‧‧驅動電晶體
Mst1‧‧‧第一穩壓電晶體
Mst2‧‧‧第二穩壓電晶體
Mst3‧‧‧第四穩壓電晶體
Mst4‧‧‧第四穩壓電晶體
C1‧‧‧第一電容
C2‧‧‧第二電容
Cd‧‧‧驅動電容
Cst‧‧‧穩壓電容
第1圖繪示依據本發明一實施例的一種閘極驅動電路的方塊圖;第2圖繪示依據本發明一實施例的閘極驅動電路中的其中一單級閘極驅動電路的方塊圖;以及第3圖繪示依據本發明一實施例的閘極驅動電路中的其中一單級閘極驅動電路的操作時序圖。
請參照第1圖,第1圖繪示依據本發明一實施例的閘極驅動電路的方塊圖。閘極驅動電路1包括多個單級閘極驅動電路10_1~10_K,其中K為單級閘極驅動電路的數量,K為一正整數。閘極驅動電路1可設置於一顯示裝置(未繪示)中。顯示裝置可包括多條閘極線(未繪示)與多條資料線(未繪示),此些閘極線與此些資料線相互交錯設置。閘極驅動電路1可耦接至此些閘極線。進一步來說,閘極驅動電路1的單級閘極驅動電路10_1~10_K分別耦接至其中一條閘極線,以提供一掃描訊號G[1]~G[K]給閘極線的閘極電晶體(未繪示)。
各級單級閘極驅動電路10_1~10_K包括一雙向掃描控制單元102、一掃描訊號輸出單元104、一穩壓單元106、 一第一電壓抬升單元108a以及一第二電壓抬升單元108b。需要理解的是,由於各級單級閘極驅動電路10_1~10_K具有類似的電路結構,故下文係以單級閘極驅動電路10_N作為代表性的示例進行說明。
雙向掃描控制單元102用以接收一第一掃描控制信號U2D及一第二掃描控制信號D2U。例如,當第一掃描控制信號U2D為高準位,第二掃描控制信號D2U為低準位時,顯示裝置執行一第一方向的掃描;反之,當第一掃描控制信號U2D為低準位,第二掃描控制信號D2U為高準位時,顯示裝置執行一第二方向的掃描。一般來說,第一方向與第二方向是相反的,例如,第一方向為由上至下,第二方向為由下至上。
掃描訊號輸出單元104耦接至雙向掃描控制單元102,用以輸出掃描訊號G[N]。掃描訊號G[N]可輸出至閘極線的閘極電晶體,使得閘極電晶體可受控於掃描訊號G[N]開啟或關閉。
穩壓單元106耦接至雙向掃描控制單元102及掃描訊號輸出單元104,且依據一第一時脈信號及一第二時脈信號穩定掃描訊號G[N]。第一時脈信號與第二時脈信號不相同。在本實施例中,第一時脈信號與第二時脈信號實質上反向。例如當第一時脈信號為高準位時,第二時脈信號為低準位;反之,當第一時脈信號為低準位時,第二時脈信號為高準位。然而,考量到實際電路的需求,第一時脈信號與第二時脈信號並不受限於上述限制。
第一電壓抬升單元108a耦接至雙向掃描控制單元102,且依據一前二級單級閘極驅動電路10_N-2的一第一參考電壓Vr1及一前一級單級閘極驅動電路10_N-1的一第二參考電壓Vr2調整掃描訊號G[N]。
第二電壓抬升單元108b耦接至雙向掃描控制單元102,且依據一後二單級閘極驅動電路10_N+2的一第三參考電壓Vr3及一後一級單級閘極驅動電路10_N+1的一第四參考電壓Vr4調整掃描訊號G[N]。
關於單級閘極驅動電路10_1~10_K的細部結構,將在下文進一步說明。
請參照第2圖,第2圖繪示依據本發明一實施例的閘極驅動電路中的其中一級單級閘極驅動電路的方塊圖。由於單級閘極驅動電路10_1~10_K具有類似的電路結構,本實施例僅以單級閘極驅動電路10_N為代表性的示例進行說明。
雙向掃描控制單元102包括一第一掃描控制電晶體Msc1以及一第二掃描電晶體Msc2。
第一掃描控制電晶體Msc1耦接至掃描訊號輸出單元104、第一電壓抬升單元108a及穩壓單元106。第一掃描控制電晶體Msc1可用以接收第一掃描控制信號U2D。
第二掃描控制電晶體Msc2耦接至掃描訊號輸出單元104、第二電壓抬升單元108b、穩壓單元106及第一掃描控制 電晶體Msc1。第二掃描控制電晶體Msc2可用以接收第二掃描控制信號D2U。
掃描訊號輸出單元104包括一驅動電晶體Md以及一驅動電容Cd。驅動電晶體Md的一閘極耦接至雙向掃描控制單元102。驅動電晶體Md除閘極以外的一端接收第一時脈信號CK。驅動電晶體Md除閘極以外的另一端用以輸出掃描訊號G[N]。驅動電容Cd一端耦接至驅動電晶體Md的閘極及雙向掃描控制單元102。驅動電容Cd的另一端耦接至驅動電晶體Md且用以輸出掃描訊號G[N]。
穩壓單元106包括一第一穩壓電晶體Mst1、一第二穩壓電晶體Mst2、一第三穩壓電晶體Mst3、一第四穩壓電晶體Mst4以及一穩壓電容Cst。
第一穩壓電晶體Mst1耦接至掃描訊號輸出單元104,並依據第二時脈信號XCK開啟或關閉。第二穩壓電晶體Mst2耦接至掃描訊號輸出單元104及第一穩壓電晶體Mst1。第三穩壓電晶體Mst3耦接至第一穩壓電晶體Mst1、第二穩壓電晶體Mst2及雙向掃描控制單元102。第四穩壓電晶體Mst4耦接至第二穩壓電晶體Mst2、第三穩壓電晶體Mst3及雙向掃描控制單元102。穩壓電容Cst的一端耦接至第一穩壓電晶體Mst1、第二穩壓電晶體Mst2、第三穩壓電晶體Mst3及第四穩壓電晶體Mst4。穩壓電容Cst的另一端耦接至第一時脈信號CK。
第一電壓抬升單元108a包括一第一電晶體M1、一第二電晶體M2以及一第一電容C1。
第一電晶體M1依據第一參考電壓Vr1開啟或關閉。第二電晶體M2耦接至第一電晶體M1。第二電晶體M2依據第一時脈信號CK開啟或關閉。
第一電容C1的一端耦接至第一電晶體M1、第二電晶體M2及雙向描控制單元102的第一掃描控制電晶體Msc1,並用以輸出一第一操作電壓A[N],使得第一掃描控制電晶體Msc1可依據第一掃描控制信號U2D及第一操作電壓A[N]開啟或關閉。第一電容C1的另一端耦接至第二參考電壓Vr2。
在本實施例中,第一參考電壓Vr1為前二級單級閘極驅動電路10_N-2輸出的掃描訊號G[N-2],第二參考電壓Vr2為前一級單級閘極驅動電路10_N-1輸出的掃描訊號G[N-1]。
第二電壓抬升單元108b包括一第三電晶體M3、一第四電晶體M4以及一第二電容C2。
第三電晶體M3依據第三參考電壓Vr3開啟或關閉。第四電晶體M4耦接至第三電晶體M3。第四電晶體M4依據第一時脈信號CK開啟或關閉。
第二電容C2的一端耦接至第三電晶體M3、第四電晶體M4及雙向描控制單元102的第二掃描控制電晶體Msc2,並用以輸出一第二操作電壓B[N],使得第二掃描控制電晶體Msc2 可依據第二掃描控制信號D2U及第二操作電壓B[N]開啟或關閉。第二電容C2的另一端耦接至第四參考電壓Vr4。
在本實施例中,第三參考電壓Vr3為後二級單級閘極驅動電路10_N+2輸出的掃描訊號G[N+2],第四參考電壓Vr4為後一級單級閘極驅動電路10_N+1輸出的掃描訊號G[N+1]。
在一實施例中,在執行第一方向的掃描的期間,主要藉由第一電壓抬升單元108a對(節點)閘極電壓Q[N]充電,進而調整掃描訊號G[N];反之,在執行第二方向的掃描的期間,主要藉由第二電壓抬升單元108b對(節點)閘極電壓Q[N]充電,進而調整掃描訊號G[N]。
請參照第3圖,第3圖繪示依據本發明一實施例的閘極驅動電路中的其中一級單級閘極驅動電路的操作時序圖。本實施例例如是第2圖所示的單級閘極驅動電路10_N於執行第一方向的掃描(即第一掃描信號U2D為高準位,第二掃描信號D2U為低準位)的期間的操作時序圖。
在一第一階段S1,前二級單級閘極驅動電路10_N-2的掃描訊號G[N-2]為高準位,前一級單級閘極驅動電路10_N-1的掃描訊號G[N-1]為低準位,第一時脈信號CK為低準位,第二時脈信號XCK為高準位。CK1與XCK1為另一組時脈信號,分別與第一時脈信號CK及第二時脈信號XCK的相位相差90度,在本實施例中可用於控制單級閘極驅動電路10_N 的前一級單級閘極驅動電路10_N-1及後一級單級閘極驅動電路10_N+1的操作時序。在一實施例中,一組時脈信號CK、XCK係用以控制奇數級的單級閘極驅動電路10_1、10_3等,另一組時脈信號CK1、XCK1係用以控制偶數級的單級閘極驅動電路10_2、10_4等。在另一實施例中,一組時脈信號CK、XCK係用以控制偶數級的單級閘極驅動電路10_2、10_4等,另一組時脈信號CK1、XCK1係用以控制奇數級的單級閘極驅動電路10_1、10_3等。第一掃描控制電晶體Msc1、第一電晶體M1、驅動電晶體Md、第一穩壓電晶體Mst1及第四穩壓電晶體Mst4開啟。第二掃描電晶體Msc2、第二電晶體M2、第三電晶體M3、第四電晶體M4、第二穩壓電晶體Mst2及第三穩壓電晶體Mst3關閉。第一操作電壓A[N]會藉由前二級單級閘極驅動電路10_N-2的掃描訊號G[N-2]對第一電容C1充電而由一初始準位V0抬升至一第一操作準位V1'。驅動電晶體Md的閘極電壓Q[N]會藉由第一掃描信號U2D對驅動電容Cd充電而由初始準位V0抬升至第一步階準位V1,且第一步階準位低於第一操作準位V1'(差值約等於第一掃描控制電晶體Msc1的臨界電壓)。
在一第二階段S2,前二級單級閘極驅動電路10_N-2的掃描訊號G[N-2]由高準位降為低準位,前一級單級閘極驅動電路10_N-1的掃描訊號G[N-1]為高準位,第一時脈信號CK為低準位,第二時脈信號XCK由高準位降為低準位。第一掃描控制電晶體Msc1、驅動電晶體Md、第一穩壓電晶體Mst1及第四 穩壓電晶體Mst4開啟。第二掃描電晶體Msc2、第一電晶體M1、第二電晶體M2、第三電晶體M3、第四電晶體M4、第二穩壓電晶體Mst2及第三穩壓電晶體Mst3關閉。第一操作電壓A[N]會藉由前一級單級閘極驅動電路10_N-1的掃描訊號G[N-1]對第一電容C1充電而由第一操作準位V1'抬升至一第二操作準位V2'。由於第一掃描控制電晶體Msc1的閘極端的電壓升高,使得第一掃描控制信號U2D所施加的高於一高閘極準位Vgh的電壓得以通過第一掃描控制電晶體Msc1,進而使得驅動電晶體Md的閘極電壓Q[N]由第一步階準位V1抬升至一第二步階準位V2。
在一第三階段S3,前二級單級閘極驅動電路10_N-2的掃描訊號G[N-2]為低準位,前一級單級閘極驅動電路10_N-1的掃描訊號G[N-1]由高準位降為低準位,第一時脈信號CK為高準位,第二時脈信號XCK為低準位。第二電晶體M2、第四電晶體M4、驅動電晶體Md及第四穩壓電晶體Mst4開啟。第一掃描控制電晶體Msc1、第二掃描電晶體Msc2、第一電晶體M1、第三電晶體M3、第一穩壓電晶體Mst1、第二穩壓電晶體Mst2及第三穩壓電晶體Mst3關閉。由於第一電容C1通過第二電晶體M2放電,而使得第一操作電壓A[N]降為初始準位V0。驅動電晶體Md的閘極電壓Q[N]會藉由第一時脈信號CK對驅動電容Cd充電而由第二步階準位V2抬升至一第三步階準位V3。單級閘極驅動電路10_N的掃描訊號G[N]在第三階段被輸出。在經過第一階段S1及第二階段S2後,驅動電晶體Md的閘極電壓(波形)在第三階段S3 中會被抬升至更高的電壓(第三步階準位V3),以調整掃描訊號G[N]的波形,使得掃描訊號G[N]的波形的上升時間與下降時間得以縮短。
在一第四階段S4,前二級單級閘極驅動電路10_N-2的掃描訊號G[N-2]為低準位,前一級單級閘極驅動電路10_N-1的掃描訊號G[N-1]為低準位,第一時脈信號CK為低準位,第二時脈信號XCK為低準位。驅動電晶體Md及第四穩壓電晶體Mst4開啟。第一掃描控制電晶體Msc1、第二掃描電晶體Msc2、第一電晶體M1、第二電晶體M2、第三電晶體M3、第四電晶體M4、第一穩壓電晶體Mst1、第二穩壓電晶體Mst2及第三穩壓電晶體Mst3關閉。驅動電晶體Md的閘極電壓Q[N]會因第一時脈信號CK降為低準位而被由第三步階準位V3下拉至一第四步階準位V4。在一些實施例中,第四步階準位V4可等於或略低於第二步階準位V2。
在一第五階段S5,前二級單級閘極驅動電路10_N-2的掃描訊號G[N-2]為低準位,前一級單級閘極驅動電路10_N-1的掃描訊號G[N-1]為低準位,第一時脈信號CK為低準位,第二時脈信號XCK由高準位降為低準位。第二掃描電晶體Msc2、第三電晶體M3及第一穩壓電晶體Mst1開啟。第一掃描控制電晶體Msc1、第一電晶體M1、第二電晶體M2、第四電晶體M4、驅動電晶體Md、第二穩壓電晶體Mst2、第三穩壓電晶體Mst3及第四穩壓電晶體Mst4關閉。藉由驅動電容Cd通過第一穩壓電晶 體Mst1放電,使得驅動電晶體Md的閘極電壓Q[N]由第四步階準位V4下拉至初始準位V0。
在一第六階段S6,前二級單級閘極驅動電路10_N-2的掃描訊號G[N-2]為低準位,前一級單級閘極驅動電路10_N-1的掃描訊號G[N-1]為低準位。第二電晶體M2、第四電晶體M4、第二穩壓電晶體Mst2及第三穩壓電晶體Mst3開啟。第一掃描控制電晶體Msc1、第二掃描電晶體Msc2、第一電晶體M1、第二電晶體M2、驅動電晶體Md、第一穩壓電晶體Mst1及第四穩壓電晶體Mst4關閉。驅動電晶體Md的閘極電壓Q[N]會被耦合到低閘極準位Vgl(即本實施例中的低準位),而維持在初始準位V0。
以上各實施例所述的高準位可等於一高閘極準位Vgh,而低準位可等於一低閘極準位Vgl,且高閘極準位Vgh高於低閘極準位Vgl。熟悉此技藝者可輕易地理解,高閘極準位Vgh、低閘極準位Vgl、初始準位V0、第一步階準位V1、第二步階準位V2、第三步階準位V3、第四步階準位V4、第一操作準位V1'以及第二操作準位V2'可依據實際電路需求而進行設計。
在一實施例中,第一掃描控制信號U2D高於高閘極準位Vgh。在一實施例中,第一掃描控制信號U2D為15伏特、20伏特或25伏特,第二掃描控制信號D2U為-12伏特。在一實施例中,於各級單級閘極驅動電路10_1~10_K中,第一電容C1的電容值大於或等於第一掃描控制電晶體Msc1的一閘-源電容與一閘-汲電容的電容值之和,第二電容C2的電容值大於或等於第二掃描 控制電晶體Msc2的一閘-源電容與一閘-汲電容的電容值之和,其中閘-源電容係為閘極與源極之間的寄生電容,閘-汲電容係為閘極與汲極之間的寄生電容。
在一實施例中,第一電晶體M1及第三電晶體M3的寬長比大於或等於143,第二電晶體M2及第四電晶體M4的寬長比大於或等於25。
依據本發明的實施例,閘極驅動電路1能夠藉由將驅動電晶體Md的閘極電壓抬升至較高的電壓準位,以調整掃描訊號G[1]~G[K]的電壓波形,而得以輸出具有較短的上升時間與下降時間的掃描訊號G[1]~G[K],使得在閘極線上的閘極電晶體能夠在掃描時間內正確地開啟或關閉,進而讓顯示裝置中的畫素能夠被正確地寫入或不寫入,達到提升顯示裝置的畫面品質的效果。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
1‧‧‧閘極驅動電路
10_1~10_K‧‧‧單級閘極驅動電路
102‧‧‧雙向掃描控制單元
104‧‧‧掃描訊號輸出單元
106‧‧‧穩壓單元
108a‧‧‧第一電壓抬升單元
108b‧‧‧第二電壓抬升單元
U2D‧‧‧第一掃描控制信號
D2U‧‧‧第二掃描控制信號
G[1]~G[K]‧‧‧掃描訊號
Vr1‧‧‧第一參考電壓
Vr2‧‧‧第二參考電壓
Vr3‧‧‧第三參考電壓
Vr4‧‧‧第四參考電壓

Claims (10)

  1. 一種用於顯示裝置的閘極驅動電路,包括:複數級單級閘極驅動電路,各級該單級閘極驅動電路包括:一雙向掃描控制單元,用以接收一第一掃描控制信號及一第二掃描控制信號;一掃描訊號輸出單元,耦接至該雙向掃描控制單元,該掃描訊號輸出單元用以輸出一掃描訊號;一穩壓單元,耦接至該雙向掃描控制單元及該掃描訊號輸出單元,該穩壓單元依據一第一時脈信號及一第二時脈信號穩定該掃描訊號;一第一電壓抬升單元,耦接至該雙向掃描控制單元,該第一電壓抬升單元依據一前二級單級閘極驅動電路的一第一參考電壓及一前一級單級閘極驅動電路的一第二參考電壓調整該掃描訊號;以及一第二電壓抬升單元,耦接至該雙向掃描控制單元,該第二電壓抬升單元依據一後二級單級閘極驅動電路的一第三參考電壓及一後一級單級閘極驅動電路的一第四參考電壓調整該掃描訊號。
  2. 如申請專利範圍第1項所述之閘極驅動電路,其中該第一電壓抬升單元包括:一第一電晶體,依據該第一參考電壓開啟或關閉;一第二電晶體,耦接至該第一電晶體,該第二電晶體依據該第一時脈信號開啟或關閉;以及 一第一電容,該第一電容的一端耦接至該第一電晶體、該第二電晶體及該雙向掃描控制單元,用以輸出一第一操作電壓至該雙向掃描控制單元,該第一電容的另一端接收該第二參考電壓,其中該第二電壓抬升單元包括:一第三電晶體,依據該第三參考電壓開啟或關閉;一第四電晶體,耦接至該第三電晶體,該第四電晶體依據該第一時脈信號開啟或關閉;以及一第二電容,該第二電容的一端耦接至該第三電晶體、該第四電晶體及該雙向掃描控制單元,用以輸出一第二操作電壓至該雙向掃描控制單元,該第二電容的另一端接收該第四參考電壓。
  3. 如申請專利範圍第2項所述之閘極驅動電路,其中各級該單級閘極驅動電路的該掃描訊號輸出單元包括:一驅動電晶體,該驅動電晶體的一閘極耦接該雙向掃描控制單元;一驅動電容,該驅動電容的一端耦接該驅動電晶體的該閘極及該雙向掃描控制單元,該驅動電容的另一端耦接該驅動電晶體且用以輸出該掃描訊號,其中該第一參考電壓為該前二級單級閘極驅動電路輸出的該掃描訊號,該第二參考電壓為該前一級單級閘極驅動電路輸出的該掃描訊號,該第三參考電壓為該後二級單級閘極驅動電路輸出 的該掃描訊號,該第四參考電壓為該後一級單級閘極驅動電路輸出的該掃描訊號。
  4. 如申請專利範圍第3項所述之閘極驅動電路,其中各該驅動電晶體的該閘極的電壓波形包括一第一階段、一第二階段及一第三階段,於該第一階段,各該驅動電晶體的該閘極的電壓波形由一初始準位抬升至一第一步階準位,於該第二階段,各該驅動電晶體的該閘極的電壓波形由該第一步階準位抬升至一第二步階準位,於該第三階段,各該驅動電晶體的該閘極的電壓波形由該第二步階準位抬升至一第三步階準位。
  5. 如申請專利範圍第3項所述之閘極驅動電路,其中於該第一階段,該第一參考電壓為高準位,該第二參考電壓為低準位,該第三參考電壓及該第四參考電壓為低準位,該第一時脈信號為低準位;於該第二階段,該第一參考電壓由高準位轉為低準位,該第二參考電壓為高準位,該第三參考電壓及該第四參考電壓為低準位,該第一時脈信號為低準位;於該第三階段,該第一參考電壓為低準位,該第二參考電壓由高準位轉為低準位,該第三參考電壓為低準位,該第四參考電壓由低準位轉為高準位,該第一時脈信號為高準位。
  6. 如申請專利範圍第2項所述之閘極驅動電路,其中該些第一電晶體及該些第三電晶體的寬長比大於或等於143,該些第二電晶體及該些第四電晶體的寬長比大於或等於25。
  7. 如申請專利範圍第2項所述之閘極驅動電路,其中各該雙向掃描控制單元包括:一第一掃描控制電晶體,耦接該掃描訊號輸出單元、該電壓抬升單元及該穩壓單元,該第一掃描控制電晶體依據該第一掃描控制信號及該第一操作電壓開啟或關閉;以及一第二掃描控制電晶體,耦接該掃描訊號輸出單元、該電壓抬升單元、該穩壓單元及該第一掃描控制電晶體,該第二掃描控制電晶體依據該第二掃描控制信號及該第二操作電壓開啟或關閉。
  8. 如申請專利範圍第7項所述之閘極驅動電路,其中於各該單級閘極驅動電路中,該第一電容的電容值大於或等於該第一掃描控制電晶體的一閘-源電容與一閘-汲電容的電容值之和,該第二電容的電容值大於或等於該第二掃描控制電晶體的一閘-源電容與一閘-汲電容的電容值之和。
  9. 如申請專利範圍第1項所述之閘極驅動電路,其中各該穩壓單元包括:一第一穩壓電晶體,耦接該掃描訊號輸出單元,並依據該第二時脈信號開啟或關閉;一第二穩壓電晶體,耦接該掃描訊號輸出單元及該第一穩壓電晶體;一第三穩壓電晶體,耦接該第一穩壓電晶體、該第二穩壓電晶體及該雙向掃描控制單元; 一第四穩壓電晶體,耦接該第一穩壓電晶體、該第二穩壓電晶體、該第三穩壓電晶體及該雙向掃描控制單元;以及一穩壓電容,該穩壓電容的一端耦接該第二穩壓電晶體、該第三穩壓電晶體及該第四穩壓電晶體,該穩壓電容的另一端耦接該第一時脈信號。
  10. 如申請專利範圍第1項所述之閘極驅動電路,其中該第一掃描控制信號或第二掃描控制訊號之準位大於或等於第一時脈信號之高準位。
TW107118145A 2018-05-28 2018-05-28 閘極驅動電路 TWI682374B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW107118145A TWI682374B (zh) 2018-05-28 2018-05-28 閘極驅動電路
CN201811622236.3A CN109509423B (zh) 2018-05-28 2018-12-28 栅极驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107118145A TWI682374B (zh) 2018-05-28 2018-05-28 閘極驅動電路

Publications (2)

Publication Number Publication Date
TWI682374B true TWI682374B (zh) 2020-01-11
TW202004714A TW202004714A (zh) 2020-01-16

Family

ID=65756618

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107118145A TWI682374B (zh) 2018-05-28 2018-05-28 閘極驅動電路

Country Status (2)

Country Link
CN (1) CN109509423B (zh)
TW (1) TWI682374B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112102768B (zh) * 2020-10-15 2023-05-30 武汉华星光电技术有限公司 Goa电路及显示面板
CN113314067B (zh) * 2021-06-08 2022-05-17 武汉华星光电技术有限公司 栅极驱动电路及显示面板
CN114333701B (zh) * 2022-01-10 2023-03-28 信利(仁寿)高端显示科技有限公司 一种栅极驱动电路及方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201314653A (zh) * 2011-09-23 2013-04-01 Hydis Tech Co Ltd 移位寄存器及利用該移位寄存器的閘極驅動電路
JP5419762B2 (ja) * 2010-03-18 2014-02-19 三菱電機株式会社 シフトレジスタ回路
TWI475538B (zh) * 2012-08-29 2015-03-01 Giantplus Technology Co Ltd 雙向掃描驅動電路
TWI587190B (zh) * 2015-11-04 2017-06-11 友達光電股份有限公司 觸控顯示裝置及其移位暫存器

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5618821B2 (ja) * 2010-12-28 2014-11-05 株式会社ジャパンディスプレイ 双方向シフトレジスタ及びこれを用いた画像表示装置
KR101893189B1 (ko) * 2011-09-09 2018-08-30 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
CN103680388B (zh) * 2013-12-26 2015-11-11 深圳市华星光电技术有限公司 用于平板显示的可修复的goa电路及显示装置
CN104269151A (zh) * 2014-10-22 2015-01-07 友达光电股份有限公司 一种可实现信号双向传输的栅极驱动电路
CN104505033A (zh) * 2014-12-18 2015-04-08 深圳市华星光电技术有限公司 栅极驱动电路、阵列基板及显示装置
TWI607450B (zh) * 2016-12-30 2017-12-01 友達光電股份有限公司 移位暫存器與採用其之閘極驅動電路
CN107767833A (zh) * 2017-11-17 2018-03-06 武汉华星光电技术有限公司 一种goa电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5419762B2 (ja) * 2010-03-18 2014-02-19 三菱電機株式会社 シフトレジスタ回路
TW201314653A (zh) * 2011-09-23 2013-04-01 Hydis Tech Co Ltd 移位寄存器及利用該移位寄存器的閘極驅動電路
TWI475538B (zh) * 2012-08-29 2015-03-01 Giantplus Technology Co Ltd 雙向掃描驅動電路
TWI587190B (zh) * 2015-11-04 2017-06-11 友達光電股份有限公司 觸控顯示裝置及其移位暫存器

Also Published As

Publication number Publication date
CN109509423A (zh) 2019-03-22
CN109509423B (zh) 2022-02-11
TW202004714A (zh) 2020-01-16

Similar Documents

Publication Publication Date Title
KR102486445B1 (ko) 표시 장치
KR101368822B1 (ko) 게이트 구동회로 및 이를 갖는 표시 장치
US7595783B2 (en) Shift register
WO2019134221A1 (zh) Goa电路
TWI407443B (zh) 移位暫存器
US9583065B2 (en) Gate driver and display device having the same
JP4748414B2 (ja) アナログバッファ及びこれを有する表示装置並びにアナログバッファの駆動方法
KR20100083370A (ko) 게이트 구동회로 및 이를 갖는 표시장치
TWI682374B (zh) 閘極驅動電路
TW201839739A (zh) 閘極驅動電路與採用其之顯示裝置
KR20090004201A (ko) 액정 표시 장치 및 그의 구동 방법
KR101022581B1 (ko) 아날로그 버퍼 및 그를 이용한 액정 표시 장치 및 그 구동방법
US20120026152A1 (en) Over-drivable output buffer, source driver circuit having the same, and methods therefor
TWI668682B (zh) 閘極驅動器電路
KR20120082209A (ko) 게이트 구동 회로 및 그것을 포함하는 표시 장치
JP4964877B2 (ja) アナログ出力回路およびデータ信号線駆動回路ならびに表示装置、電位書き込み方法
US7750880B2 (en) Automatic digital variable resistor and display device having the same
US9934743B2 (en) Drive device, drive method, display device and display method
US11527215B2 (en) Display device having gate driving circuit
US20090302903A1 (en) Driving apparatus, liquid crystal display having the same and driving method thereof
JP6740486B2 (ja) チャージシェアを有する走査駆動回路及び表示パネル
US11615758B2 (en) Display driver
KR101084803B1 (ko) 아날로그 버퍼 및 그의 구동 방법
KR101102036B1 (ko) 아날로그 버퍼와 그를 이용한 액정 표시 장치 및 그 구동방법
KR101167303B1 (ko) 아날로그 버퍼 및 그의 구동방법