CN103905046A - 一种9级十位流水线adc电路 - Google Patents

一种9级十位流水线adc电路 Download PDF

Info

Publication number
CN103905046A
CN103905046A CN201310501026.XA CN201310501026A CN103905046A CN 103905046 A CN103905046 A CN 103905046A CN 201310501026 A CN201310501026 A CN 201310501026A CN 103905046 A CN103905046 A CN 103905046A
Authority
CN
China
Prior art keywords
circuit
adc
input
output
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310501026.XA
Other languages
English (en)
Other versions
CN103905046B (zh
Inventor
贾蒙
陈波
张烨
姚鹏
左艳君
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xinxiang University
Original Assignee
Xinxiang University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xinxiang University filed Critical Xinxiang University
Priority to CN201310501026.XA priority Critical patent/CN103905046B/zh
Publication of CN103905046A publication Critical patent/CN103905046A/zh
Application granted granted Critical
Publication of CN103905046B publication Critical patent/CN103905046B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明为一种9级十位流水线ADC电路,在模块电路的设计中,为了避免普通CMOS开关导通电阻变化引入的非线性,首先,ADC整体结构上,使用9级流水线单元,每级采用相同的1.5位结构,使得电路更加模块化。使用数字校正技术放宽子模数转换器SubADC设计要求,降低非理想因素的影响。其次,对模块电路进行优化设计以减小ADC误差。使用单电容采样保持电路和栅压自举开关,提高采样线性度和精度;采用运放失调消除的开关电容MDAC电路结构,提高余量产生放大精度;数字校正使用全加器电路实现,结构简单。

Description

一种9级十位流水线ADC电路
技术领域
本发明涉及一种流水线ADC电路,具体涉及一种9级十位的流水线ADC电路。
背景技术
20世纪90年代以来,数字技术的应用越来越广泛。有以下几个原因使数字技术比传统的模拟技术更优越:第一,由于对噪声和电源变化等干扰不敏感,数字处理方式能够达到比模拟处理方式更高的精度;第二,数字信号能够方便的保存而不会产生失真和丧失完整性;第三,数字信号处理方式使得更复杂的处理算法能够比较方便的实现,也利于产品的升级和更新换代;第四,计算机辅助设计技术的发展使数字技术能够非常方便和有效的实现设计自动化;第五,更重要的是大规模集成电路工艺的发展使数字信号处理速度越来越高,集成的功能越来越多,集成度越来越高,实现成本越来越低,数字集成电路已经开始逐渐取代原有的模拟电路。随着微处理器的运算速度和数据管理能力的提高,数字信号处理的技术和理论日趋强大和完善,数字技术发挥着越来越重要的作用。
尽管数字技术具有很多的优势,但是自然界中都是连续变化的模拟量,而计算机所处理和传送的是不连续的数字信号,因此模拟量经传感器转换成为电信号的模拟量后,需经模/数(analog/digital)转换变成数字信号,才可输入到数字系统中进行处理和控制。所以模数转换器(ADC)性能的好坏,直接影响转换模拟量的精确度和后续数字系统的处理。ADC已成为电子技术发展的关键和瓶颈所在。ADC在模拟IC领域的重要性越来越大,随着集成电路设计和制造水平的提高,ADC在工艺,结构,性能上都有很大的进步,但是依然不能满足数字系统的要求。
ADC的类型有并行(Flash),逐次逼近型(SAR),折叠型(Folding),积分型,还有近来发展起来的过采样Σ-Δ型和流水线(Pipelined)型。流水线ADC采用多级结构级联而成,每一级进行低精度的量化,然后把量化的模拟余量送到下一级进行同样的转换,从而像一个生产线。把每一级的低精度输出组合在一起,就得到了最终高精度的数字输出值。一个模拟采样值从输入到输出要经过N级,但是总体来看,由于流水线结构的每一级都具有采样保持电路,所以各级可以并行工作,这样,在同一时间里,所有级都在同时处理不同的采样值,从而采样的速率就等于最终数字量化码转换的速率,提高了转换效率。
在电路精度允许的情况下,如果要提高流水线ADC的分辨率,只需要级联更多的子级即可。但是实际当中由于增益误差,比较器失调,运放有限增益等原因,流水线ADC的精度会受到限制。
在流水线ADC中,非理想特性和误差是必须要考虑的因素,需通过结构的优化来提高实际流水线ADC的性能,减小误差和非理想特性的影响。流水线ADC中的主要误差来源包括,开关非线性、比较器失调,运放非理想特性:包括有限增益误差、失调等、电容失配误差、这些因素会带来MDAC增益误差,还存在热噪声、时钟馈通等非理想因素影响,使得流水线ADC传输特性非理想化。
本申请发明一种对流水线ADC电路,能够有效减少模拟电路,提高数字电路的应用,同时提高ADC转换精度和效率,能够有效地减少误差和非理想特性对电路的影响。
发明的内容
为了实现上述目的,本发明采用如下技术方案:
一种具有数字校正模块的流水线ADC电路,包括采样保持电路(S/H),9级流水单元处理模块,时钟产生电路模块,延时处理模块和数字校正模块。
该保持采样电路采用翻转围绕式电路结构,整个电路在采样相和保持相只使用一个电容;
该9级流水单元处理模块用于将采样的模拟信号转换为10位的数字信号;
该时钟产生电路模块用于产生2相非重叠时钟信号;
该延时处理模块用于将9个流水线单元输出的数字信号对齐;
该数字校正模块用于对每一单元的数字输出叠位相加完成校正。
如上所述的流水线ADC电路,其特征还在于:该9级流水单元处理模块由输入采样保持模块、子模数转换器SubADC和增益数模转换器MDAC构成。
如上所述的流水线ADC电路,其特征还在于:该子模数转换器(SubADC)还包括两个比较器,输入电压通过两个比较器与基准电平进行比较,输出两位的温度计码通过编码电路,完成模数转换。
如上所述的流水线ADC电路,其特征还在于:该增益数模转换器MDAC还包括SubDAC电路和运算放大器。
如上所述的流水线ADC电路,其特征还在于:该保持采样电路还包括一个自举开关。
附图说明
图1、本发明涉及的流水线ADC整体电路示意图
图2、本发明涉及的9级10位流水单元处理结构图
图2-1、本发明涉及的流水线ADC的原理结构图
图2-2、本发明涉及的增益数模转换器MDAC示意图
图2-3、本发明涉及的增益数模转换器MDAC流水线每一级结构示意图
图2-4、本发明涉及的流水线ADC的前8级1.5位单元SubADC电路图
图2-5、本发明涉及的流水线ADC的最后一级单元SubADC电路图
图2-6、本发明涉及的流水线ADC的比较器电路
图2-7、本发明涉及的SubADC编码电路和真值表(前8级1.5位单元)
图2-8、本发明涉及的SubADC编码电路和真值表(最后一级1.5位单元)
图2-9、本发明涉及的流水线ADC的MDAC电路
图2-10、本发明涉及的流水线ADC的SubDAC电路
图2-11、本发明涉及的流水线ADC的SubDAC真值表
图2-12、本发明涉及的流水线ADC的运算放大器电路
图3、本发明涉及的流水线ADC的采样保持电路示意图
图3-A、采样保持电路中自举开关电路示意图
图3-B、采样保持电路中电流传输器电路示意图
图3-C、采样保持电路中电流传输器构成的缓冲器电路示意图
图4、本发明涉及的CLK模块电路示意图
图5、本发明涉及的延时模块电路示意图
图6、本发明涉及的数字校正模块算法示意图
图7、本发明涉及的数字校正模块结构
图8、本发明涉及的数字校正模块电路示意图
图9、本发明涉及的数字校正模块电路中加法器电路和真值表示意图
具体实施方式
本发明涉及的流水线ADC采用0.6μmBiCMOS工艺下的流水线ADC,流水线ADC系统采用2.5V电源,模拟信号的输入范围为-1V-1V,转换速率为2M/s。该流水线ADC包括采样保持电路、9级10位流水单元处理模块、外部时钟产生电路模块和延时和数字校正电路模块。
系统的整体电路设计如图1所示。输入模拟量VIN通过采样保持电路(S/H),经过9级流水线单元处理,每级单元的两位数字输出经过延时模块(DELAY)在时间上“对齐”后,并行输入数字校正模块(Digital Correction),产生10位流水线ADC输出D9-D0。其中,外部4MHz时钟CLK-IN通过非重叠时钟产生模块(CLK-GEN)产生4相2MHz非交叠时钟输出,CLK1和CLK2作为各级采样保持驱动时钟,CLK11和CLK22作为各级数字输出锁存时钟,并且作为延时电路(DELAY)的时钟驱动。流水线ADC相邻两级要采用相位相反的时钟信号驱动,这样才能保证各单元交替的工作在采样和输出保持阶段,例如:第一级单元输出余量信号时,第二级单元必须工作在采样阶段,采样第一级的模拟输出OUT1。这样流水线式的工作方式就得到实现。一个模拟输入值从进入流水线ADC,到得出对应的数字量,须经过5个周期的时间,但是由于流水线的每一级同时在工作,处理不同时间的信号,因此,流水线数字输出速率与采样速率是一样的,为2Mps。
各个模块的具体电路和完成功能如下:
1、采样保持电路
本申请使用运放为核心组成的采样保持电路,采用翻转围绕式电路结构,整个电路在采样相和保持相只使用一个电容,因此不存在电容匹配的问题。对比电荷分配式采样保持电路,翻转围绕式采样保持电路的理想反馈系数为1,为电荷分配式采样保持电路的2倍,同时对运放的增益带宽的要求降低了50%。
采样保持电路整体结构如图3所示,电路工作原理为:两个反向时钟驱动采样保持电路,CLK2为高时,电路在采样相,CLK1为高时,电路在保持相。在采样相开关S1和S3接通,S2断开,使得运放复位,输入电压被采样到电容C两端,由于输入输出短接,失调电压被存储在了采样电容上,从而消除了运放失调电压的影响。在保持相只有开关S2接通,通过运放的反馈回路,输出C的采样电压值,并被保持到下一次采样相为止。由于不存在电容匹配,采样电容的优化主要考虑噪声的影响。其中,开关S1不同于另两个开关,S2和S3都是普通的CMOS开关。由于S1是整个流水线ADC输入模拟电压的入口,因此它的开关特性显的尤为重要,本申请采用自举栅压开关,是为了减小开关S1导通电阻随输入电压的变化,也就是减少开关S1的非线性失真。KG模块为自举开关,CMOS开关模为SCH模块,OP为运算放大器。
(1)自举开关
通常电路中采用CMOS开关,但MOS管的物理特性决定了它不是一个理想的开关,MOS管的导通电阻受到其栅源电压的影响,而在采样保持电路中更是如此,因为在流水线ADC的采样保持电路中,输入为模拟信号,而加在CMOS开关管栅极的采样时钟信号,当开关导通时,栅极电压为恒定的高电平,因此CMOS管的栅源电压随着输入信号的变化而变化,进而影响导通电阻的变化。使得开关引入了非线性误差,通过MOS管的输入信号会有谐波失真。而对于采样保持电路来说,这种误差是不允许的,否则会在模拟信号输入ADC一开始就产生误差,使得后续电路的精度都变得没有意义。自举开关是通过把充电的电容与输入信号串联,给MOS管提供栅极电压,这样MOS管的栅源电压差值就为电容上的电压值,这个电压为一定值,解决了开关管的非线性问题。
具体电路工作原理如图3-A,M7和M8是一个基本的CMOS开关管,来控制输入输出电压的传输。电路的上下两部分结构一样,上部分电路驱动N开关管M7,下部分电路驱动P开关管M8,采样时钟为CLK,保持时钟为其反相信号XCLK。从上半部分来说,电容C1两端通过传输门开关与输入Vin和M7的栅极分别相连,在保持阶段,CLK为0,M3接通,M7的栅极通过M3接负电源,保证开关管在保持阶段稳定的关闭。传输门A1和A2关闭,电容C1一端通过M1接负电源Vss,另一端通过M2接到共模电平Vcm,电容被充电,充电后C1两端电压为Vcm-Vss;在采样阶段,CLK为1,传输门A1,A2接通,M1、M2、M3断开。输入Vin与C1串联,通过A1接到M7栅极,这样M7栅极电压为Vin+Vcm-Vss,实现了栅极电压随着输入电压变化而浮动。
Vgs,m7=Vin+Vcm-Vss-Vin=Vcm-Vss     (4.1)
M7的栅源电压为Vcm-Vss,这是一个定值,从而解决了开关的非线性失真。下半部分电路是同样的原理,采样阶段,M8的栅级电压为Vin+Vcm-VDD
Vgs,m8=Vin+Vcm-VDD-Vin=Vcm-VDD     (4.2)
本申请设计的流水线ADC使用±2.5V供电,Vcm=0,可以看出,在采样阶段,M7和M8始终保持导通状态,并且栅源电压恒定,导通电阻不变。
(2)电流传输器
在本申请涉及的1.5位流水线ADC系统结构中,输入每一级单元的信号需要驱动SubADC和MDAC电路,为了提高输入信号驱动能力,在每一级单元的输入端加入缓冲器,由电流传输器来实现。
公式4-3为第二代电流传输器(Current Conveyor II)电路,是一个3端电流模器件,X和Y为输入,Z为输出。电流传输器特性为:Y端口为电压输入端,理想情况下阻抗无穷大,端口输入电流为零;X端口为电流输入端,理想情况下输入阻抗无穷小,跟随Y端口电压;Z端口的电流输出跟随X端口的电流。用矩阵表示为:
I y V x I z = 0 0 0 a v 0 0 0 a i 0 · V y I x V z - - - ( 4.3 )
其中av=1-εv,ai=1-εi,εv和εi分别表示电压和电流追踪的误差。理想情况下,误差为0,X端电压完全等于Y端电压,Z端电流也完全等于X端电流。实际电路中会存在一定的误差。
如图3-B所示,本申请的电流传输器采用运放构成的输出电流反馈式CCII电路,其工作原理为:晶体管M4-M8和M10,M11构成了一个运算放大器,M5栅极为运放负端,M6栅极为运放正端,X为运放输出端,同时也是运放的负输入端,这样形成电压-电压负反馈,使得X端输入阻抗降低近似为零,X端电压精确跟随Y端电压。流过M10和M11的电流与流过M12,M13的电流是相同的,因此Z端复制了X端的电流。M9和C1做为频率补偿。M1-M3为电路提供偏置电压。这种CCII电路的实现形式在噪声、线性度和电压跟随精度方面都有很好的性能。
本申请涉及的流水线ADC中,电流传输器被用来作为电压缓冲器,连接成图3-C的结构。高阻抗的Y端作为输入,低阻抗的X端口电压跟随Y端口电压,具有很强的驱动能力,作为缓冲器输出。通过电容连接X端和Z端,使得输出电压稳定的更快,并且能减少噪声干扰。
2、流水单元处理模块
图2是10位流水线系统级的结构图。在实际的每一级流水线结构中,不再有单独的采样保持模块,整个流水线ADC只在模拟信号输入端有单独采样保持模块S/H。模拟信号经过采样保持电路的采样,输入到第一级流水线单元中,量化的两位数字量输入到延时模块中,模拟余量输出到第二级进行处理,依次类推。整个电路在两相非交叠时钟的驱动下工作,由外部输入的时钟信号,通过非交叠时钟产生电路模块,产生非交叠的时钟,控制各级在采样和量化之间交替工作,同时控制延时电路把各级的2位数字输出在时间上“对齐”,把18位的数字信号送到数字校正模块进行叠位相加的数字校正,最终得到10位的数字量。下面具体描述本申请中的流水单元处理模块的工作原理和电路示意图。
图2-1是流水线ADC的基本原理结构图。其核心由N级单元串联而成。每级流水线包括采样保持电路,子模数转换器(SubADC)、子数模转换器(SubDAC)、减法电路和增益电路。每一级产生B位的数字输出,最终通过数字校正产生ADC数字输出。非重叠时钟电路用来产生一对互不交叠的时钟信号。每一级单元输入的模拟量分为两路,一路通过采样保持电路,子ADC进行B位的低精度量化,B位量化值一方面作为该级的数字输出,同时通过子DAC转换成为模拟量,与另一路输入的模拟量相减,得到余量,并把余量放大2B倍,作为该级的模拟输出,送到下一级进行转换。每一级的模拟输出实际上就是它本身低精度量化后的量化误差。最后一级的结构与其它级不一样,由于不需要余量放大,所以最后一级只包括采样保持和子ADC。一个采样值转换成数字量需要经过N级流水线的处理,从高位到低位逐次转换。各级转换出的B位精度的数字量,经过数字处理模块,进行对准(延时),校正,最终的得到完整的数字输出。
流水线ADC是由两个非交叠的时钟驱动,当第一级对输入信号取样时,第二级就对上个周期第一级产生的残余进行量化,以此类推。这样流水线ADC的每一级都同时工作,不需要等待一个完整的数字量产生,再进行下一步输入采样。而是交替的在采样和量化之间工作。理论上来说,只要增加流水线的级数,流水线ADC的精度就会提高,但是由于实际当中增益误差,比较器失调,运放有限增益等影响,流水线ADC的精度会受到限制,不能单纯通过增加子级来提高精度,可以通过改进误差影响,采用数字修正和自校准来提高流水线ADC的精度。
本申请使用增益数模转换器MDAC(Multiplying DAC)模块同时实现原理图中几个子模块的功能。如图2-2所示,第一级的取样保持电路包含到前级SHA中,而第一级的SubDAC和残余产生放大电路与第二级的取样保持S/H电路合并在一起,形成增益数模转换器MDAC,这个模块同时实现了上述子模块的所有功能。第二级与第三级合并,依次类推。这样,重新组合之后整个流水线就只有三种子模块:输入SHA、模数转换器SubADC和增益数模转换器MDAC。增益数模转换器MDAC包含了SubDAC,余量产生放大,采样保持模块的全部功能,通常采用运放组成的开关电容电路来构成,可以实现数模转换和余量产生放大的全部功能。图2-3所示为增益数模转换器MDAC流水线每一级结构示意图。
(1)SubADC电路
SubADC电路把输入该流水线ADC单元的模拟信号进行量化编码,转化为两位的数字输出。本申请中的9级流水线ADC每一级都采用1.5位结构,因此每个SubADC只有两个比较电平,最后一级单元由于不需要产生模拟余量,所以最后一级单元的SubADC是一个标准的两位Flash结构的ADC,含有三个比较电平。COMP模块为比较器,ENCODER模块为温度计码转换为二进制码的编码电路,DFF为上升沿D触发器。
图2-4的SubADC电路的工作原理为:外部基准REF通过电阻R1和R2分压产生两个基准比较电平,输入电压通过两个比较器与基准电平进行比较,输出两位的温度计码A1A0,通过编码电路,成为二进制码B1B0,完成模数转换。但是由于比较器电路没有采用动态锁存比较器,比较器在采样和保持相都工作,因此在时钟的半个周期内,比较器会输出无效的数字码,为了使得输出的正确数字码保持一个时钟周期,用D触发器来完成锁存的功能,在该级单元采样相时,对数字码进行锁存,得到D1D0的两位单元数字输出。
最后一级单元的SubADC电路工作原理一样,最后通过D触发器对转换数据进行锁存输出。
对于1.5位/级单元的流水线ADC来说,允许的比较器失调为Vref/4,因此对于比较器失调的要求降低。但对于ADC应用,比较器的摆率是影响ADC转换速率的重要因素。为了提高比较器的摆率,本申请中的比较器电路如图2-6,由两个子比较器组合而成,加上输出端的正反馈锁存,提高整体比较器的增益与响应速度。
比较器的正输入端为IN,负端为参考电压输入REF,输出为OUT端。比较器电路的工作原理为:M1和M2为电路提供偏置,其中M3-M9和M17,M19构成了一个三级开环子比较器,正端为M5栅极,负端为M6栅极,其输出为B+,;M10-M16和M18,M22够成相同结构的子比较器,正端为M12栅极,负端为M13栅极,输出为B-。这样把两个子比较器的正负输入端串联连接,构成整体比较器的正负输入端。在输出端B+和B-之间交叉连接的晶体管M20和M21,构成并联电流正反馈,在正反馈的作用下,B-和B+端的差值会被迅速放大,直至两端电压稳定,进一步提高了比较器的摆率。在输出端加入反相器增加比较器的大电容驱动能力。
在1.5位/级单元中,SubADC的比较器个数为2个,输出的数字位数为2位,比较器的输出为温度计码,必须通过编码电路转换成为对应的二进制码。从真值表可以得出输入输出逻辑关系为F1=AB,
Figure BDA0000400055810000082
其中A为比较器输出的高位,B为低位,F1为SubADC输出的高位二进制码,F2为其低位。
最后一级的SubADC结构不一样,三个比较电平。因此用于最后一级的编码电路如图2-8,ABC分别为输入温度计码的高低位,F1F2分别为输出二进制的高低位。从真值表可以得到逻辑关系为F1=BC,
Figure BDA0000400055810000081
(2)MDAC电路
MDAC电路是实现模拟余量信号产生与放大功能的重要模块。对于1.5位单元,理论上MDAC模块的输出电压Vout=2(Vin-Vref),它也就是该流水线单元的输出,送到下一级单元处理。因此,MDAC电路的性能对于整个流水线ADC的精度有很大的决定作用。如果MDAC的输出精度不够,也就是与理论上的输入输出关系存在较大的误差,那么这个误差就会在流水线ADC一级级传递下去,最终这个误差被不断放大,使得流水线ADC性能严重下降,甚至后级单元输出无效数字码。
对于本申请的10位流水线ADC来说,采用9级1.5位单元。第一级流水线单元的MDAC要保证有9位的精度,因为其后级联的单元数量最多,它的误差经过后面所有级单元的放大之后,仍必须小于1LSB,这样才不影响整个ADC的精度。流水线中的每一级的精度要求并不一样,后级并不需要很高的精度,而前级对精度的要求就比较高。这个问题通常解决办法是在前几级使用分辨率高的单元结构,比如2.5位/级、3.5位/级等。但是这样使得流水线单元存在两种或者更多的单元结构,不易模块化,成本较高。因此本设计每级都采用1.5位单元,通过合理的设计,使得MDAC的精度满足要求。
MDAC的电路结构如图2-9所示,由运放和电容组成的开关电容电路结构来实现。SubADC模块电路完成两位数字量到模拟参考电压Vref的转换。KG模块是自举开关,SCH模块为CMOS开关。在MDAC的输入端采用自举开关是为了保证模拟信号传输的线性度,保证开关导通电阻R恒定,从而在输入信号对电容C1的充电过程中,R与C1组成的RC网络的时常数不会随着输入信号的变化而改变。从一方面保证MDAC的精度。
SubDAC电路
SubDAC电路负责把SubADC输出的两位数字信号转换为相应的模拟信号,以便与之前输入单元的模拟信号相减。整个数模变换的过程实际上相当于选通一个三路开关,输出相应的模拟量。开关的控制信号是经过码型转换的数字量,对应不同的数字量,选通相应的模拟电压信号输出。
图2-10为SubDAC的电路,输入D1,D0为SubADC输出的数字量,也就是1.5位单元的2位输出数字量。其中SCH模块为CMOS管和非门组成的简单开关CON为控制端口,当CON为高时,开关把IN和OUT端接通,反之CON为低时,开关把IN和OUT端断开。因为三路开关的输入端都接外部基准电压分压所得的电压信号,输入为定值,因此不需要采用自举开关,使用CMOS开关即可,这样电路也比较简单。
在1.5位流水线单元ADC中SubDAC的模拟量输出需偏移+Vref/4,最终模拟量应该为-Vref/2,0和+Vref/2。本申请中转换范围为±1V,即Vref=1。因此在电路中开关S1的输入信号为0.5V基准电压,S2的输入为0V,S3的输入为-0.5V。三个开关S1,S2,S3的控制信号依次为A,B,C,通过真值表可以得出他们与输入D1,D0的逻辑为A=D1,B=D0,
Figure BDA0000400055810000091
运算放大器
运算放大器作为采样电路和MDAC的核心,是整个流水线ADC最重要的器件。理想的采样电路和MDAC模块的性能是在运放开环增益无穷大的情况下得到。但是实际中运放的开环增益总是有限,这就限制了运放输出精度,从而影响由运放组成的模块的精度。另一方面,运放的带宽和摆率决定了可以采用的最大时钟频率。因此开环增益与摆率成为流水线ADC中运放的重要指标,应尽量提高运放的增益与摆率,满足流水线ADC精度和速度要求。
本申请采用轨对轨运算放大器,其具有大的输入输出动态范围,低失调,高增益的特性,都能很好满足流水线ADC的需要。图2-12为轨对轨运放的电路。运放采用单一NMOS差分对,带前馈补偿的轨对轨rail-to-rail恒定跨导输入级,折叠共源共栅中间级,和前馈AB类输出级。
NMOS或者PMOS差分对的输入共模电压范围有限,由于阈值电压的限制,使得输入电平达不到轨对轨范围。本文采用单一类型的两对NMOS差分对作为输入级电路,晶体管1和2是一对NMOS差分对,输入电压IN+和IN-一路直接连接这个差分对的栅,另一路分别通过9,11和10,12PMOS管构成的源极跟随器,经直流电平转移,接到另一对NMOS差分对3和4的栅极。5-8分别为两对差分对提供尾电流。23-34为整个电路提供电流和电压偏置,为每个晶体管建立适当的静态工作点。
为了解决输入级跨导随共模电平变化的问题,采用晶体管13-22组成的前馈补偿电路来恒定输入级的跨导。其中,两对输入差分对的栅极输入分别控制着13,14和19,20的开关。当输入共模电平Vcm接近负电源电压VSS时,1,2和19,20截止,只有3,4仍然工作,对输出电流有贡献,总的输入级跨导gm,tot=gm3,4;当Vcm处于中间电压范围时,输入级的晶体管都处于工作状态,但由于加到差分对3,4栅极信号与前馈补偿中的13,14管的信号极性正好相反,并且它们具有相同的宽长比,所以13,14抵消了3,4的输出电流,使得只有差分对1,2对输出电流有贡献。因此总的输入级跨导gm,tot=gm1,2;当Vcm接近正电源电压VDD时,由于PMOS管9,10截止,差分对3,4不工作,只有差分对1,2对输出电流有贡献,这时总的输入级跨导为gm,tot=gm1,2。输入级的两对NMOS差分对宽长比相同,因此gm3,4=gm1,2。从而在整个共模电平内输入级的跨导保持了恒定。这种输入级电路由于采用单一类型的NMOS差分对,因此不存在与PMOS差分对匹配的问题,具有较强的鲁棒性。
运放的中间级采用宽摆幅的共源共栅结构,35-40作为输入NMOS差分对管的电流源负载,39-42构成了宽摆幅共源共栅电流镜,并且完成了双端输出向单端输出的转换。由于40,42只需两个过驱动电压分压就能工作,并且只要合适设置35-38的偏置,36,38的正常工作的分压也能小到两个过驱动电压。因此中间级的输出具有宽摆幅。
运放输出级采用前馈AB类结构,47-52为偏置电路,为43-46晶体管提供偏置。43和45组成浮动电流源,44,46构成AB类控制电路,控制AB类轨对轨输出级晶体管53,54。流过AB类控制电路的电流等于浮动电流源确定的电流,因此保证了输出级晶体管53,54栅极电压的恒定,输出级静态电流不受输入共模电压影响,并且对电源电压的变化不敏感。
3、外部时钟产生电路模块
非重叠时钟产生电路通过外部时钟产生2相非重叠时钟信号CLK1,CLK2,以驱动各级单元交替工作在采样和保持周期,使各单元同时工作,因此产生两相的非重叠时钟是实现“流水线”的根本所在。
如图4所示CLK模块电路。通过一个外部时钟输入,产生两个相位相反的时钟信号输出。其原理是通过一个RS触发器产生两相不重叠的时钟信号。上下两路中的或非门和其后的两个反相器的输出A,B交叉耦合到或非门的输入端,构成了一个RS触发器,CLK输入端相当于置位端S,输入端相当于复位端R,那么A点就是RS触发器的端,B点就是RS触发器的Q端,这样A点的信号与CLK相反,B点信号与CLK相同,这就实现了两相非交叠时钟的产生,从A,B端到输出分别加入了两个反相器,是为了提高转换速度,对时钟信号整形。
4、延时和数字校正电路模块
延时电路:延时电路是为了把9个流水线单元的输出数字信号进行对齐。因为当一个采样的模拟信号进入流水线ADC系统时,第一级单元总是先处理这个模拟信号,因而最先产生数字输出,第9级是最后处理这个模拟采样值的单元,数字输出也是最后,相邻单元数字输出相差半个周期。这9级的18位的数字输出要在时间上对齐,才能送到下一级的数字校正单元进行处理并最终输出。
延时对齐是通过上边沿D触发器的级联来实现,每一级单元的数字输出通过不同数量的D触发器的延时,最终到输出。每一个D触发器可以认为是一个寄存器,通过CP端来控制数据的录入。如图5所示电路,从第一级单元到最后一级单元的数字输出通路上的D触发器数量依次减少,每一行的D触发器都由一个相同的时钟来控制,相邻行的时钟都是反相的,奇数行时钟为CLK1,偶数行时钟为CLK2,相位相差半个周期。
数字校正电路:数字校正电路对每一单元的数字输出叠位相加完成校正。9级流水线单元,有18位输出,经过数字校正,叠位相加得到最终的10位数字输出。
如图6所示,数字校正模块的实现是通过带进位功能的2位加法器级联完成的。如图7所示,由于从第一级到最后一级,数字输出由高位到低位加法器从低位向高位进位,每级的输出依次移位相加,即本级0位和下级1位相加。第一级的1位和最后一级的0位不需要加运算,但是为了信号延时的统一,所以把它们分别与0相加。
电路如图8所示,ADDER模块是加法器电路,完成两位二进制加法功能。B11-B90是延时模块的18位输出值。使用10个加法器级联,每一单元的两位数字输出叠位相加,即本单元的低位与下一单元的高位相加,依次类推,第9级单元的低位就是最终的流水线ADC的最低位数字量,但是为了10位数字量具有相同的延时,把它与数字0相加。第一级的高位同样与0相加。这样经过数字校正,得到流水线ADC的最终10位数字输出D9-D0。
其中加法器如图9所示,I1,I2分别为加数和被加数输入,CI端为低位进位输入,C-out为进位输出(记为CO),D为全加和。从真值表可以得出输入输出的逻辑关系为 D = I 1 · CO ‾ + I 2 · CO ‾ + CI · CO ‾ + I 1 · I 2 · CI , CO=I1·I2+CI·I2+CI·I1。
本申请发明的这种电路设计能够优化模块电路的设计、提高模数转换器的速度,同时采用数字自校准技术进一步提高ADC的线性度和精度。

Claims (5)

1.一种有数字校正模块的流水线ADC电路,包括采样保持电路,9级流水单元处理模块,时钟产生电路模块,延时处理模块和数字校正模块,其特征在于:
该保持采样电路采用翻转围绕式电路结构,整个电路在采样相和保持相只使用一个电容;
该9级流水单元处理模块用于将采样的模拟信号转换为10位的数字信号;
该时钟产生电路模块用于产生2相非重叠时钟信号;
该延时处理模块用于将9个流水线单元输出的数字信号对齐;
该数字校正模块用于对每一单元的数字输出叠位相加完成校正。
2.如权利要求1所述的流水线ADC电路,其特征还在于:该9级流水单元处理模块由输入采样保持模块、子模数转换器SubADC和增益数模转换器MDAC构成。
3.如权利要求2所述的流水线ADC电路,其特征还在于:该子模数转换器(SubADC)还包括两个比较器,输入电压通过两个比较器与基准电平进行比较,输出两位的温度计码通过编码电路,完成模数转换。
4.如权利要求2所述的流水线ADC电路,其特征还在于:该增益数模转换器MDAC还包括SubDAC电路和运算放大器。
5.如权利要求1所述的流水线ADC电路,其特征还在于:该保持采样电路还包括一个自举开关。
CN201310501026.XA 2013-10-22 2013-10-22 一种9级十位流水线adc电路 Expired - Fee Related CN103905046B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310501026.XA CN103905046B (zh) 2013-10-22 2013-10-22 一种9级十位流水线adc电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310501026.XA CN103905046B (zh) 2013-10-22 2013-10-22 一种9级十位流水线adc电路

Publications (2)

Publication Number Publication Date
CN103905046A true CN103905046A (zh) 2014-07-02
CN103905046B CN103905046B (zh) 2018-03-30

Family

ID=50996220

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310501026.XA Expired - Fee Related CN103905046B (zh) 2013-10-22 2013-10-22 一种9级十位流水线adc电路

Country Status (1)

Country Link
CN (1) CN103905046B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103916126A (zh) * 2013-10-22 2014-07-09 新乡学院 一种具有数字校正模块的流水线adc电路
CN104836541A (zh) * 2015-03-10 2015-08-12 遵义师范学院 一种用于adc的gbw可调的全差分运算放大器
CN110417399A (zh) * 2018-04-27 2019-11-05 瑞昱半导体股份有限公司 时钟传输装置及其方法
CN110504966A (zh) * 2019-08-19 2019-11-26 苏州迅芯微电子有限公司 一种模数转换器的校准系统及方法
CN111464186A (zh) * 2020-04-28 2020-07-28 合肥工业大学 一种高速Pipeline-SAR型的模数转换电路
CN112994699A (zh) * 2021-03-04 2021-06-18 北京大学(天津滨海)新一代信息技术研究院 失调校准装置、逐次逼近型模数转换装置及失调校准方法
CN113271104A (zh) * 2021-04-30 2021-08-17 澳门大学 流水线模数转换电路
CN113659983A (zh) * 2021-07-19 2021-11-16 清华大学深圳国际研究生院 一种基于压控振荡器的模数转换器及提高其线性度的方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1174552C (zh) * 2001-08-22 2004-11-03 中国科学院半导体研究所 高速a/d转换器中无冗余位的数字校正方法
CN100574112C (zh) * 2005-12-01 2009-12-23 复旦大学 可抑制比较器失调影响的流水线结构模数转换器
CN1877999A (zh) * 2006-07-06 2006-12-13 复旦大学 适用于欠采样输入的流水线模数转换器
CN101499802B (zh) * 2008-02-03 2014-04-23 深圳艾科创新微电子有限公司 一种改进型折叠结构adc
CN101552609B (zh) * 2009-02-12 2012-09-26 苏州通创微芯有限公司 一种流水线模数转换器
CN101777916B (zh) * 2009-12-23 2012-12-26 中国电子科技集团公司第五十八研究所 一种电荷耦合流水线模数转换器
CN101783580B (zh) * 2009-12-24 2012-01-04 浙江大学 采样保持电路中抑制衬底偏置效应的高频开关电路
CN102420612B (zh) * 2011-12-16 2013-11-13 电子科技大学 一种可抑制采样时间失配的时间交织模数转换器
CN103916126A (zh) * 2013-10-22 2014-07-09 新乡学院 一种具有数字校正模块的流水线adc电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
王睿等: ""一种数字CMOS工艺制造的10位100MS/s流水线ADC"", 《固体电子学研究与进展》 *

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103916126A (zh) * 2013-10-22 2014-07-09 新乡学院 一种具有数字校正模块的流水线adc电路
CN104836541A (zh) * 2015-03-10 2015-08-12 遵义师范学院 一种用于adc的gbw可调的全差分运算放大器
CN104836541B (zh) * 2015-03-10 2018-01-09 遵义师范学院 一种用于adc的gbw可调的全差分运算放大器
CN110417399A (zh) * 2018-04-27 2019-11-05 瑞昱半导体股份有限公司 时钟传输装置及其方法
CN110504966A (zh) * 2019-08-19 2019-11-26 苏州迅芯微电子有限公司 一种模数转换器的校准系统及方法
CN110504966B (zh) * 2019-08-19 2022-12-09 苏州迅芯微电子有限公司 一种模数转换器的校准系统及方法
CN111464186A (zh) * 2020-04-28 2020-07-28 合肥工业大学 一种高速Pipeline-SAR型的模数转换电路
CN112994699A (zh) * 2021-03-04 2021-06-18 北京大学(天津滨海)新一代信息技术研究院 失调校准装置、逐次逼近型模数转换装置及失调校准方法
CN113271104A (zh) * 2021-04-30 2021-08-17 澳门大学 流水线模数转换电路
CN113271104B (zh) * 2021-04-30 2024-05-07 澳门大学 流水线模数转换电路
CN113659983A (zh) * 2021-07-19 2021-11-16 清华大学深圳国际研究生院 一种基于压控振荡器的模数转换器及提高其线性度的方法
CN113659983B (zh) * 2021-07-19 2023-11-24 清华大学深圳国际研究生院 一种基于压控振荡器的模数转换器及提高其线性度的方法

Also Published As

Publication number Publication date
CN103905046B (zh) 2018-03-30

Similar Documents

Publication Publication Date Title
CN103905046A (zh) 一种9级十位流水线adc电路
CN101640539B (zh) Sigma-Delta模数转换器
CN106817131B (zh) 基于动态振铃式运算放大器的高速流水线-逐次逼近型adc
CN104283558B (zh) 高速比较器直流失调数字辅助自校准系统及控制方法
US20050140537A1 (en) Architecture for an algorithmic analog-to-digital converter
CN102332919B (zh) 一种模数转换器
CN104426547B (zh) 10位流水线模数转换器
CN102647189A (zh) 动态比较器
WO2017091928A1 (zh) 基于动态振铃式运算放大器的高速流水线-逐次逼近型adc
CN111900988B (zh) 一种复合式三阶噪声整形逐次逼近型模数转换器
CN106921391B (zh) 系统级误差校正sar模拟数字转换器
CN111865319A (zh) 一种基于四输入比较器的超低功耗逐次逼近型模数转换器
CN102394634B (zh) 数模混合控制体偏置型c类反相器
Aytar et al. Employing threshold inverter quantization (TIQ) technique in designing 9-Bit folding and interpolation CMOS analog-to-digital converters (ADC)
CN103916126A (zh) 一种具有数字校正模块的流水线adc电路
CN1561000B (zh) 抑制输入共模漂移的流水线结构模数转换器
Mahdavi A 12 bit 76MS/s SAR ADC with a Capacitor Merged Technique in 0.18 µm CMOS Technology
Megha et al. Implementation of low power flash ADC by reducing comparators
CN102801425B (zh) 一种基于双压控振荡器环路的Sigma-Delta模数转换器
CN108233931B (zh) 采样保持与比较锁存电路
US11716091B2 (en) Multi-bit resolution sub-pipeline structure for measuring jump magnitude of transmission curve
CN111034052A (zh) 用于在不具有附加有源电路的sar adc中启用宽输入共模范围的方法和装置
Kumar et al. Low-power and low glitch area current steering DAC
Zahrai et al. A low-power hybrid ADC architecture for high-speed medium-resolution applications
CN106559081B (zh) 电流舵型数模转换器及电子装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180330

Termination date: 20181022

CF01 Termination of patent right due to non-payment of annual fee