CN102956492A - 半导体结构及其制作方法、mos晶体管及其制作方法 - Google Patents
半导体结构及其制作方法、mos晶体管及其制作方法 Download PDFInfo
- Publication number
- CN102956492A CN102956492A CN2011102477401A CN201110247740A CN102956492A CN 102956492 A CN102956492 A CN 102956492A CN 2011102477401 A CN2011102477401 A CN 2011102477401A CN 201110247740 A CN201110247740 A CN 201110247740A CN 102956492 A CN102956492 A CN 102956492A
- Authority
- CN
- China
- Prior art keywords
- silicon nitride
- nitride layer
- grid
- etching solution
- side wall
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
一种半导体结构的制作方法,包括步骤:提供半导体衬底,所述半导体衬底上形成有栅极,所述栅极侧壁形成有偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层;在所述偏移侧墙外侧形成主侧墙,所述主侧墙包括位于第一氮化硅层外侧的第二氧化硅层和位于第二氧化硅层外侧的第二氮化硅层;利用第一刻蚀溶液刻蚀去除所述主侧墙的第二氮化硅层;利用第二刻蚀溶液刻蚀去除部分厚度的第一氮化硅层;利用第三刻蚀溶液去除所述主侧墙的第二氧化硅层;在半导体衬底、栅极、偏移侧墙上形成应力层。本发明方法增加了晶体管沟道区的应力,提高了载流子的迁移率,增强了晶体管的性能。
Description
技术领域
本发明涉及半导体技术领域,特别涉及一种半导体结构及其制作方法、MOS晶体管及其制作方法。
背景技术
随着半导体制造技术的飞速发展,为了达到更高的运算速度、更大的数据存储量、以及更多的功能,半导体器件朝向更高的元件密度、及更高的集成度方向发展。伴随半导体器件集成度的提高,金属氧化物半导体晶体管(MOS)的栅极变得越来越细且长度变得比以往更短。为了获得较好的电学性能,通常通过控制载流子迁移率来提高半导体器件性能。该技术的一个关键要素是控制晶体管沟道中的应力。
目前,金属氧化物半导体(MOS)晶体管包括:半导体衬底;位于所述半导体衬底上的栅极;位于所述栅极两侧半导体衬底内的源极和漏极;位于所述栅极下方半导体衬底内的导电沟道;所述栅极和导电沟道之间具有栅氧化层;在所述栅极侧壁形成环绕栅极的侧墙(Spacer),所述侧墙一方面可以保护栅极,另一方面可以防止源/漏注入与导电沟道过于接近而产生漏电流甚至漏/源之间导通。为了进一步提高MOS器件的性能,回刻蚀形成侧墙后,在MOS晶体管表面形成覆盖衬底和栅极表面的应力薄膜,通过应力薄膜对导电沟道施加不同形式的应力(对空穴载流子加压应力,对电子加拉应力)可以提高两类载流子的迁移率。
图1~图3为现有技术的形成MOS晶体管的剖面结构示意图。
首先,参考图1,提供半导体衬底100,在所述半导体衬底100内形成浅沟槽隔离区101,用以隔离有源区,在所述半导体衬底100上形成栅极104,在所述栅极104两侧形成偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的氧化硅层106和位于氧化硅层106外侧的氮化硅层107;在偏移侧墙外侧形成主侧墙108;以栅极104、偏移侧墙和主侧墙108为掩膜,用离子注入方式对半导体衬底100进行掺杂,形成源/漏区102。
然后,参考图2,采用等离子干法刻蚀方法回刻所述主侧墙108,在刻蚀过程中以氮化硅层107为刻蚀停止层。
参考图3,在所述晶体管表面沉积形成覆盖栅极104、氮化硅层107、半导体衬底100的应力层109。所述应力层109的材料可以是氮化硅,通常在PMOS晶体管表面沉积压应力层,在NMOS晶体管表面沉积拉应力层。
更多关于MOS晶体管的制作方法见公开号为“CN101789447A”的中国专利申请。
现有技术形成应力层后,通过应力层施加在导电沟道的应力有限,载流子的迁移率的提高较小,晶体管的性能提高有限。
发明内容
本发明解决的问题提供一种半导体结构及其制作方法、MOS晶体管及其制作方法,提高了载流子的迁移率,增强了晶体管的性能。
为解决上述问题,本发明提供一种半导体结构的制作方法,包括步骤:
提供半导体衬底,所述半导体衬底上形成有栅极,所述栅极侧壁形成有偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层;
在所述偏移侧墙外侧形成主侧墙,所述主侧墙包括位于第一氮化硅层外侧的第二氧化硅层和位于第二氧化硅层外侧的第二氮化硅层;
利用第一刻蚀溶液刻蚀去除所述主侧墙的第二氮化硅层;
利用第二刻蚀溶液刻蚀去除部分厚度的第一氮化硅层;
利用第三刻蚀溶液去除所述主侧墙的第二氧化硅层;
在半导体衬底、栅极、偏移侧墙上形成应力层。
可选的,所述第一刻蚀溶液包含有氮化硅颗粒和磷酸;所述磷酸的浓度为80%~85%。
可选的,所述第一刻蚀溶液对所述氮化硅和氧化硅的刻蚀选择比为650∶1~800∶1。
可选的,所述第二刻蚀溶液为磷酸,浓度为80%~85%。
可选的,所述第二刻蚀溶液对氮化硅和氧化硅的刻蚀选择比为50∶1~70∶1。
可选的,所述第三刻蚀溶液为稀释氢氟酸,所述稀释氢氟酸中水和氢氟酸体积比例为200∶1~500∶1。
可选的,所述第三刻蚀溶液对氧化硅和氮化硅的刻蚀选择比为20∶1~30∶1。
可选的,所述去除部分厚度的第一氮化硅层为去除原厚度的1/2~6/7。
本发明还提供了一种半导体结构,包括:半导体衬底;位于所述半导体衬底上的栅极;位于所述栅极两侧的偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层,所述第一氮化硅层的高度低于栅极的高度;位于所述半导体衬底、栅极、偏移侧墙上的应力层。
可选的,所述第一氮化硅层的高度是所述栅极的高度的1/7~1/2。
更进一步,本发明提供了一种MOS晶体管的制作方法,包括步骤:
提供半导体衬底,所述半导体衬底上形成有栅极,所述栅极侧壁形成有偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层;
以所述栅极、偏移侧墙为掩膜,向所述半导体衬底内注入离子,形成源/漏极延伸区;
在所述偏移侧墙外侧形成主侧墙,所述主侧墙包括位于第一氮化硅层外侧的第二氧化硅层和位于第二氧化硅层外侧的第二氮化硅层;
以所述栅极、偏移侧墙、主侧墙为掩膜,向所述半导体衬底内注入离子,形成源/漏区;
利用第一刻蚀溶液刻蚀去除所述主侧墙的第二氮化硅层;
利用第二刻蚀溶液刻蚀去除部分厚度的第一氮化硅层;
利用第三刻蚀溶液去除所述主侧墙的第二氧化硅层;
在所述半导体衬底、栅极、偏移侧墙上形成应力层。
可选的,所述第一刻蚀溶液包含有氮化硅颗粒和磷酸;所述磷酸的浓度为80%~85%。
可选的,所述第一刻蚀溶液对所述氮化硅和氧化硅的刻蚀选择比为650∶1~800∶1。
可选的,所述第二刻蚀溶液为磷酸,浓度为80%~85%。
可选的,所述第二刻蚀溶液对氮化硅和氧化硅的刻蚀选择比为50∶1~70∶1。
可选的,所述第三刻蚀溶液为稀释氢氟酸,所述稀释氢氟酸中水和氢氟酸体积比例为200∶1~500∶1。
可选的,所述第三刻蚀溶液对氧化硅和氮化硅的刻蚀选择比为20∶1~30∶1。
可选的,所述去除部分厚度的第一氮化硅层为去除原厚度的1/2~6/7。
本发明还提供了一种MOS晶体管,包括:半导体衬底;位于所述半导体衬底上的栅极;位于所述栅极两侧的偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层,所述第一氮化硅层的高度低于栅极的高度;位于所述栅极、偏移侧墙两侧半导体衬底内的源/漏极延伸区;位于所述半导体衬底内,深度大于源/漏极延伸区的源/漏区;位于所述半导体衬底、栅极、偏移侧墙上的应力层。
可选的,所述第一氮化硅层的高度是所述栅极的高度的1/7~1/2。
与现有技术相比,本发明技术方案具有以下优点:
去除主侧墙后,将偏移侧墙的第一氮化硅层的厚度减薄,即:使侧墙结构厚度更薄,进而使得MOS晶体管表面应力层与栅极、导电沟道的距离变近,提高应力层施加在导电沟道的应力,提高载流子的迁移率,提高晶体管的性能。
进一步,在刻蚀所述第二氮化硅层时,使用包含有氮化硅颗粒和磷酸的第一刻蚀溶液,大大降低所述第一刻蚀溶液对所述第二氧化层306的刻蚀速率,从而使得所述第一刻蚀溶液对所述第二氮化硅层和所述第二氧化层刻蚀选择比从50∶1~70∶1大幅提高到650∶1~800∶1,因而在采用所述第一刻蚀溶液刻蚀去除所述第二氮化硅层时,第二氧化层表面所受的损伤忽略不计,进而保护偏移侧墙不被刻蚀,保证后续刻蚀的工艺条件稳定性,同样,所述第二刻蚀溶液对所述第一氮化硅和所述第二氧化硅层的具有高刻蚀选择比为50∶1~70∶1,所述第三刻蚀溶液对所述第二氧化硅层和第一氮化硅层具有高刻蚀选择比,为20∶1~30∶1。通过上述刻蚀方法,可以形成满足工艺要求的偏移侧墙,并且不会形成对所述栅极表面和所述半导体衬底表面的刻蚀损伤。
附图说明
图1~图3是现有技术的半导体结构制作方法剖面结构示意图;
图4是本发明的半导体结构制作方法流程示意图;
图5~图13是本发明的MOS晶体管制作方法剖面结构示意图。
具体实施方式
发明人在现有制作MOS晶体管的过程中发现为了提高晶体管导电沟道中载流子的迁移率,在形成MOS晶体管后需要形成应力层,通常在PMOS晶体管上形成压应力层,在NMOS晶体管上形成拉应力层;然而,现有技术形成的MOS晶体管侧墙的厚度较厚,在MOS晶体管形成应力层后,由于应力层距MOS晶体管导电沟道较远,使得通过应力层施加在导电沟道的应力有限,载流子的迁移率提高较小,晶体管的性能提高有限。
为了解决上述问题,发明人经过不断研究,得到一种半导体结构的制作方法,参考图4,执行步骤S201,提供半导体衬底,所述半导体衬底上形成有栅极,所述栅极侧壁形成有偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层;执行步骤S202,在所述偏移侧墙外侧形成主侧墙,所述主侧墙包括位于第一氮化硅层上的第二氧化硅层和位于第二氧化硅层上的第二氮化硅层;执行步骤S203,利用第一刻蚀溶液刻蚀去除所述主侧墙的第二氮化硅层;执行步骤S204,利用第二刻蚀溶液刻蚀去除部分厚度的第一氮化硅层;执行步骤S205,利用第三刻蚀溶液去除所述主侧墙的第二氧化硅层;执行步骤S206,在半导体衬底、栅极、偏移侧墙上形成应力层。
基于上述方法形成的半导体结构,包括:半导体衬底;位于半导体衬底上的栅极;位于所述栅极两侧的偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层,所述第一氮化硅层的高度低于栅极的高度;位于半导体衬底、栅极、偏移侧墙上的应力层。
需要说明的是,本发明所提供的半导体结构的制作方法既可以用于形成NMOS晶体管,也可以用于形成PMOS晶体管,示例性地以NMOS晶体管为例,对本发明进行阐述。
请参考图5~图13,为本发明的NMOS晶体管制作方法的剖面结构示意图,作为本发明的第一实施例。
参考图5,提供半导体衬底300,在所述半导体衬底300内形成浅沟槽隔离区301,所述浅沟道隔离区301之间为有源区,在所述半导体衬底300上形成栅极302。其中,所述半导体衬底300可以为硅(Si)或绝缘体上硅(SOI)。
所述浅沟道隔离区301之间的半导体衬底300为有源区。所述有源区内形成有掺杂阱(未示出)。所述掺杂阱通过离子注入或扩散的方式形成。所述掺杂阱的掺杂离子的类型与该有源区形成的MOS晶体管的种类有关,若待形成的MOS晶体管为N型,则所述掺杂阱的掺杂离子可以为硼离子,若待形成的MOS晶体管为P型,则所述掺杂阱的掺杂离子可以为磷离子。
形成所述栅极302的过程为:在所述半导体衬底300和浅沟道隔离区301表面依次沉积栅氧化层和多晶硅层后,采用离子注入方法对所述多晶硅层进行预掺杂,然后在所述多晶硅层上覆盖一层光刻胶层,图形化所述光刻胶层,以图形化的光刻胶层为掩膜,依次刻蚀所述多晶硅层和栅氧化层,形成栅极302。
参考图6,在所述栅极302外侧形成偏移侧墙30,所述偏移侧墙30包括与所述栅极302侧壁接触的第一氧化硅层304和位于所述第一氧化硅层304外侧的第一氮化硅层305。
形成所述第一氧化硅层304采用化学气相沉积的方法。
形成所述第一氮化硅层305过程为:采用化学气相沉积或炉管扩散工艺形成覆盖所述第一氧化硅层304以及所述半导体衬底300和所述栅极302表面的氮化硅层,对所述氮化硅层进行刻蚀工艺,在所述第一氧化硅层304外侧形成第一氮化硅层305。
所述第一氮化硅层305的作用是为了防止在接下来进行的轻掺杂工艺中NMOS沟道的减小而增加源漏间电荷穿通的可能性。
参考图7,以所述栅极302和所述偏移侧墙30为掩膜,以离子注入10的方法对所述半导体衬底300进行轻掺杂,形成源漏极延伸区。
对于NMOS来说,轻掺杂采用的离子可以是砷。
离子注入后,进行快速热退火工艺,以修复离子注入对晶格的损伤。
参考图8,在所述偏移侧墙30外形成主侧墙40,所述主侧墙40包括位于所述第一氮化硅层305外侧的第二氧化硅层306以及位于所述第二氧化硅层306外侧的第二氮化硅层307。
形成所述第二氧化硅层306的过程为:采用化学气相沉积工艺形成覆盖所述偏移侧墙30以及所述半导体衬底300和所述栅极302表面的氧化硅层,对所述氧化硅层进行刻蚀工艺,在所述偏移侧墙30外侧形成第二氧化硅层306。
形成所述第二氮化硅层307的过程为:采用化学气相沉积工艺或炉管扩散工艺形成覆盖所述第二氧化硅层306以及所述半导体衬底300和所述栅极302表面的氮化硅层,对所述氮化硅层进行刻蚀工艺,在所述第二氧化硅层306上形成第二氮化硅层307。
参考图9,以所述栅极302和所述主侧墙40为掩膜,以离子注入20的方法对所述栅极302和所述半导体衬底300进行掺杂,形成源/漏区308。
参考图10,利用第一刻蚀溶液刻蚀去除所述主侧墙40的第二氮化硅层307。
所述第一刻蚀溶液包含有氮化硅颗粒和磷酸。反应温度范围为:140~165摄氏度,优选温度范围:140~150摄氏度;所述热磷酸刻蚀液百分比浓度为80%~85%。
所述第一刻蚀溶液中氮化硅颗粒的形成方法为:提供控片,所述控片可以为晶圆裸片;在所述控片表面沉积一层厚度为2500埃的氮化硅层;将所述100片沉积有氮化硅层的控片放入酸槽的热磷酸溶液中,所述热磷酸溶解所述氮化硅层,在所述第一刻蚀溶液中形成氮化硅颗粒。所述氮化硅层的沉积厚度和所述控片的数量仅为举例,并非进行限定,具体所述氮化硅层的沉积厚度和所述控片的数量应根据工艺条件确定。
在第一刻蚀溶液中形成氮化硅颗粒后,然后再用所述第一刻蚀溶液刻蚀去除所述主侧墙40的第二氮化硅层307。
所述第一刻蚀溶液中加入氮化硅颗粒,大大降低所述第一刻蚀液对所述第二氧化硅层306的刻蚀速率,从而使得所述第一刻蚀溶液对所述第二氮化硅层307和所述第二氧化硅层306刻蚀选择比从50∶1~70∶1提高到650∶1~800∶1,因此在使用所述第一刻蚀溶液刻蚀去除所述第二氮化硅层307时,所述第二氧化硅层306表面所受的损伤忽略不计,进而保护偏移侧墙30不被刻蚀,保证后续刻蚀的工艺条件稳定性。
参考图11,利用第二刻蚀溶液刻蚀去除部分厚度的第一氮化硅层305。
刻蚀第一氮化硅层305利用第二刻蚀溶液进行,所述第二刻蚀溶液为热磷酸。反应温度范围为:140~165摄氏度,优选温度范围:140~150摄氏度;所述热磷酸刻蚀液百分比浓度为80%~85%。所述热磷酸对所述第一氮化硅层305和所述第二氧化硅层306的刻蚀选择比为50∶1~70∶1。
所述第一氮化硅层305刻蚀过程为:所述第二刻蚀溶液先刻蚀掉所述第二氧化硅层306顶部的部分二氧化硅,露出所述第一氮化硅层305的顶部,由于所述第二刻蚀溶液对所述第一氮化硅层305和所述第二氧化硅层306的刻蚀选择高,第二刻蚀溶液沿着栅极从上到下刻蚀去除部分厚度的所述第一氮化硅层305,在所述半导体衬底300上形成具有一定厚度的第一氮化硅层305,刻蚀所述第一氮化硅层305时,所述第二刻蚀溶液对所述第二氧化硅层306刻蚀量很小。
所述去除部分厚度的第一氮化硅层305为去除原厚度的1/2~6/7。
参考图12,利用第三刻蚀溶液去除所述第二氧化硅层306。
第三刻蚀溶液为稀释的氢氟酸。所述第三刻蚀溶液中水和氢氟酸的体积比例范围为:200∶1~500∶1,刻蚀反应温度为室温。所示第三刻蚀溶液对所述第二氧化硅层306和第一氮化硅层305具有高刻蚀选择比,为20∶1~30∶1。
参考图13,在刻蚀去除所述第二氧化硅层306后,利用沉积工艺形成覆盖所述半导体衬底300、所述栅极302、和所述偏移侧墙30表面的应力层309。所述应力层309可以是张应力氮化硅或者压应力氮化硅,在PMOS晶体管表面沉积压应力氮化硅,在NMOS晶体管表面沉积拉应力氮化硅。在本实施例中,所述应力层309为拉应力氮化硅,具体的沉积工艺为本领域技术人员所公知,在此不再赘述。
基于上述方法形成的晶体管结构,包括:半导体衬底300;位于所述半导体衬底300上的栅极302;位于所述栅极302两侧的偏移侧墙30,所述偏移侧墙30包括与所述栅极302侧壁接触的第一氧化硅层304和位于所述第一氧化硅层304外侧的第一氮化硅层305,所述第一氮化硅层305高度低于所述栅极302的高度;位于所述栅极302两侧和所述半导体衬底300内的源/漏极延伸区(未标示);位于所述半导体衬底300内,深度大于所述源/漏极延伸区的源/漏区308;位于所述半导体衬底300、栅极302、偏移侧墙30上的应力层309。
所述第一氮化硅层305的高度是所述栅极302高度的1/7~1/2。
综上,根据本发明提供的方法形成的所述偏移侧墙结构,使得在MOS晶体管表面形成覆盖半导体衬底和栅极和所述偏移侧墙的应力层与晶体管导电沟道的距离变得更近,提高通过应力层施加在导电沟道的应力,提高载流子的迁移率,提高晶体管的性能。另外,在刻蚀所述第二氮化硅层时,使用包含有氮化硅颗粒和磷酸的第一刻蚀溶液,大大降低所述第一刻蚀溶液对所述第二氧化层306的刻蚀速率,从而使得所述第一刻蚀溶液对所述第二氮化硅层和所述第二氧化层刻蚀选择比从50∶1~70∶1大幅提高到650∶1~800∶1,因而在采用所述第一刻蚀溶液刻蚀去除所述第二氮化硅层时,第二氧化层表面所受的损伤忽略不计,进而保护偏移侧墙不被刻蚀,保证后续刻蚀的工艺条件稳定性,同样,所述第二刻蚀溶液对所述第一氮化硅和所述第二氧化硅层的具有高刻蚀选择比为50∶1~70∶1,所述第三刻蚀溶液对所述第二氧化硅层和第一氮化硅层具有高刻蚀选择比,为20∶1~30∶1。通过上述刻蚀方法,可以形成满足工艺要求的偏移侧墙,并且不会形成对所述栅极表面和所述半导体衬底表面的刻蚀损伤。
本发明虽然已以较佳实施例公开如上,但其并不是用来限定本发明,任何本领域技术人员在不脱离本发明的精神和范围内,都可以利用上述揭示的方法和技术内容对本发明技术方案做出可能的变动和修改,因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。
Claims (20)
1.一种半导体结构的制作方法,其特征在于,包括步骤:
提供半导体衬底,所述半导体衬底上形成有栅极,所述栅极侧壁形成有偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层;
在所述偏移侧墙外侧形成主侧墙,所述主侧墙包括位于第一氮化硅层外侧的第二氧化硅层和位于第二氧化硅层外侧的第二氮化硅层;
利用第一刻蚀溶液刻蚀去除所述主侧墙的第二氮化硅层;
利用第二刻蚀溶液刻蚀去除部分厚度的第一氮化硅层;
利用第三刻蚀溶液去除所述主侧墙的第二氧化硅层;
在半导体衬底、栅极、偏移侧墙上形成应力层。
2.如权利要求1所述半导体结构的制作方法,其特征在于,所述第一刻蚀溶液包含有氮化硅颗粒和磷酸;所述磷酸的浓度为80%~85%。
3.如权利要求1或2所述半导体结构的制作方法,其特征在于,所述第一刻蚀溶液对所述氮化硅和氧化硅的刻蚀选择比为650∶1~800∶1。
4.如权利要求1所述半导体结构的制作方法,其特征在于,所述第二刻蚀溶液为磷酸,浓度为80%~85%。
5.如权利要求1或4所述半导体结构的制作方法,其特征在于,所述第二刻蚀溶液对氮化硅和氧化硅的刻蚀选择比为50∶1~70∶1。
6.如权利要求1所述半导体结构的制作方法,其特征在于,所述第三刻蚀溶液为稀释氢氟酸,所述稀释氢氟酸中水和氢氟酸体积比例为200∶1~500∶1。
7.如权利要求1或6所述半导体结构的制作方法,其特征在于,所述第三刻蚀溶液对氧化硅和氮化硅的刻蚀选择比为20∶1~30∶1。
8.如权利要求1所述半导体结构的制作方法,其特征在于,所述去除部分厚度的第一氮化硅层为去除原厚度的1/2~6/7。
9.一种半导体结构,包括:半导体衬底;位于所述半导体衬底上的栅极;位于所述栅极两侧的偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层;位于所述半导体衬底、栅极、偏移侧墙上的应力层,其特征在于,所述第一氮化硅层的高度低于栅极的高度。
10.如权利要求9所述的半导体结构,其特征在于,所述第一氮化硅层的高度是所述栅极的高度的1/7~1/2。
11.一种MOS晶体管的制作方法,其特征在于,包括步骤:
提供半导体衬底,所述半导体衬底上形成有栅极,所述栅极侧壁形成有偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层;
以所述栅极、偏移侧墙为掩膜,向所述半导体衬底内注入离子,形成源/漏极延伸区;
在所述偏移侧墙外侧形成主侧墙,所述主侧墙包括位于第一氮化硅层外侧的第二氧化硅层和位于第二氧化硅层外侧的第二氮化硅层;
以所述栅极、偏移侧墙、主侧墙为掩膜,向所述半导体衬底内注入离子,形成源/漏区;
利用第一刻蚀溶液刻蚀去除所述主侧墙的第二氮化硅层;
利用第二刻蚀溶液刻蚀去除部分厚度的第一氮化硅层;
利用第三刻蚀溶液去除所述主侧墙的第二氧化硅层;
在半导体衬底、栅极、偏移侧墙上形成应力层。
12.如权利要求11所述MOS晶体管的制作方法的制作方法,其特征在于,所述第一刻蚀溶液为包含有氮化硅颗粒和磷酸;所述磷酸的浓度为80%~85%。
13.如权利要求11或12所述MOS晶体管的制作方法,其特征在于,所述第一刻蚀溶液对所述氮化硅和氧化硅的刻蚀选择比为650∶1~800∶1。
14.如权利要求11所述MOS晶体管的制作方法,其特征在于,所述第二刻蚀溶液为磷酸,浓度为80%~85%。
15.如权利要求11或14所述MOS晶体管的制作方法,其特征在于,所述第二刻蚀溶液对氮化硅和氧化硅的刻蚀选择比为50∶1~70∶1。
16.如权利要求11所述MOS晶体管的制作方法,其特征在于,所述第三刻蚀溶液为稀释氢氟酸,所述稀释氢氟酸中水和氢氟酸体积比例为200∶1~500∶1。
17.如权利要求11或16所述MOS晶体管的制作方法,其特征在于,所述第三刻蚀溶液对氧化硅和氮化硅的刻蚀选择比为20∶1~30∶1。
18.如权利要求11所述MOS晶体管的制作方法,其特征在于,所述去除部分厚度的第一氮化硅层为去除原厚度的1/2~6/7。
19.一种MOS晶体管,包括:半导体衬底;位于所述半导体衬底上的栅极;位于所述栅极两侧的偏移侧墙,所述偏移侧墙包括与栅极侧壁接触的第一氧化硅层和位于第一氧化硅层外侧的第一氮化硅层;位于所述栅极、偏移侧墙两侧半导体衬底内的源/漏极延伸区;位于所述半导体衬底内,深度大于源/漏极延伸区的源/漏区;位于所述半导体衬底、栅极、偏移侧墙上的应力层,其特征在于,所述第一氮化硅层的高度低于栅极的高度。
20.如权利要求19所述的MOS晶体管,其特征在于,所述第一氮化硅层的高度是所述栅极的高度的1/7~1/2。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110247740.1A CN102956492B (zh) | 2011-08-24 | 2011-08-24 | 半导体结构及其制作方法、mos晶体管及其制作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110247740.1A CN102956492B (zh) | 2011-08-24 | 2011-08-24 | 半导体结构及其制作方法、mos晶体管及其制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102956492A true CN102956492A (zh) | 2013-03-06 |
CN102956492B CN102956492B (zh) | 2015-03-11 |
Family
ID=47765147
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110247740.1A Active CN102956492B (zh) | 2011-08-24 | 2011-08-24 | 半导体结构及其制作方法、mos晶体管及其制作方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102956492B (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104103590A (zh) * | 2013-04-15 | 2014-10-15 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的制造方法 |
CN105575762A (zh) * | 2014-10-14 | 2016-05-11 | 中芯国际集成电路制造(上海)有限公司 | 一种湿法刻蚀中清除晶圆表面缺陷的方法 |
CN104218001B (zh) * | 2013-05-30 | 2017-02-15 | 上海华虹宏力半导体制造有限公司 | 闪存栅极的制造方法 |
CN109979986A (zh) * | 2017-12-28 | 2019-07-05 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN110534569A (zh) * | 2018-05-25 | 2019-12-03 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN111370313A (zh) * | 2020-04-27 | 2020-07-03 | 上海华力微电子有限公司 | Nmos器件的制备方法 |
CN113394101A (zh) * | 2021-05-14 | 2021-09-14 | 上海华力集成电路制造有限公司 | 一种改善应力薄膜覆盖均匀性的nmos器件制造方法及其nmos器件 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050266639A1 (en) * | 2004-05-28 | 2005-12-01 | Kai Frohberg | Techique for controlling mechanical stress in a channel region by spacer removal |
US20060003520A1 (en) * | 2003-07-25 | 2006-01-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming semiconductor device with modified channel compressive stress |
CN1983564A (zh) * | 2005-12-06 | 2007-06-20 | 联华电子股份有限公司 | 制作应变硅互补式金属氧化物半导体晶体管的方法 |
-
2011
- 2011-08-24 CN CN201110247740.1A patent/CN102956492B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060003520A1 (en) * | 2003-07-25 | 2006-01-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming semiconductor device with modified channel compressive stress |
US20050266639A1 (en) * | 2004-05-28 | 2005-12-01 | Kai Frohberg | Techique for controlling mechanical stress in a channel region by spacer removal |
CN1983564A (zh) * | 2005-12-06 | 2007-06-20 | 联华电子股份有限公司 | 制作应变硅互补式金属氧化物半导体晶体管的方法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104103590A (zh) * | 2013-04-15 | 2014-10-15 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的制造方法 |
CN104103590B (zh) * | 2013-04-15 | 2017-05-17 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的制造方法 |
CN104218001B (zh) * | 2013-05-30 | 2017-02-15 | 上海华虹宏力半导体制造有限公司 | 闪存栅极的制造方法 |
CN105575762A (zh) * | 2014-10-14 | 2016-05-11 | 中芯国际集成电路制造(上海)有限公司 | 一种湿法刻蚀中清除晶圆表面缺陷的方法 |
CN105575762B (zh) * | 2014-10-14 | 2018-07-06 | 中芯国际集成电路制造(上海)有限公司 | 一种湿法刻蚀中清除晶圆表面缺陷的方法 |
CN109979986A (zh) * | 2017-12-28 | 2019-07-05 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN110534569A (zh) * | 2018-05-25 | 2019-12-03 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN110534569B (zh) * | 2018-05-25 | 2023-09-22 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN111370313A (zh) * | 2020-04-27 | 2020-07-03 | 上海华力微电子有限公司 | Nmos器件的制备方法 |
CN111370313B (zh) * | 2020-04-27 | 2023-08-18 | 上海华力微电子有限公司 | Nmos器件的制备方法 |
CN113394101A (zh) * | 2021-05-14 | 2021-09-14 | 上海华力集成电路制造有限公司 | 一种改善应力薄膜覆盖均匀性的nmos器件制造方法及其nmos器件 |
Also Published As
Publication number | Publication date |
---|---|
CN102956492B (zh) | 2015-03-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102956492B (zh) | 半导体结构及其制作方法、mos晶体管及其制作方法 | |
CN103632977B (zh) | 半导体结构及形成方法 | |
CN104701164A (zh) | 半导体器件和半导体器件的制作方法 | |
CN103779278A (zh) | Cmos管的形成方法 | |
CN106158957A (zh) | 横向扩散金属氧化物半导体场效应管及其制造方法 | |
CN104425377A (zh) | Cmos晶体管的形成方法 | |
CN101599459B (zh) | 半导体器件的制造方法 | |
CN103545186A (zh) | 一种制造金属栅半导体器件的方法 | |
CN104347513B (zh) | 用于改进的栅极间隔件控制的利用多层外延硬掩膜的cmos制造方法 | |
CN102800594A (zh) | Pmos管的制作方法 | |
CN103515238A (zh) | Nmos晶体管及形成方法、cmos结构及形成方法 | |
CN102931233B (zh) | Nmos晶体管及其形成方法 | |
CN106298526B (zh) | 准绝缘体上硅场效应晶体管器件的制作方法 | |
CN102915968A (zh) | Cmos晶体管的制作方法 | |
CN102709162B (zh) | 形成锗硅沟道以及pmos晶体管的方法 | |
CN102270572A (zh) | 侧墙及mos晶体管的形成方法 | |
CN102087981A (zh) | Mos晶体管的制作方法 | |
CN101930940B (zh) | 一种半导体浅沟槽隔离方法 | |
CN103426766B (zh) | Pmos晶体管及其形成方法 | |
CN104022152A (zh) | 带有压应变薄膜应变源的双栅p沟道MOSFET及制备方法 | |
CN103367159A (zh) | 半导体结构的形成方法 | |
KR100781548B1 (ko) | 반도체 집적 회로 장치 및 그 제조 방법 | |
CN102005388B (zh) | N型金属氧化物半导体源漏注入方法 | |
CN104979291A (zh) | 一种半导体器件的制造方法 | |
CN102610506A (zh) | Bcd工艺中双栅极氧化层的刻蚀方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |