CN101217651B - 处理串行化的视频数据以用于显示的方法和设备 - Google Patents
处理串行化的视频数据以用于显示的方法和设备 Download PDFInfo
- Publication number
- CN101217651B CN101217651B CN2007101670710A CN200710167071A CN101217651B CN 101217651 B CN101217651 B CN 101217651B CN 2007101670710 A CN2007101670710 A CN 2007101670710A CN 200710167071 A CN200710167071 A CN 200710167071A CN 101217651 B CN101217651 B CN 101217651B
- Authority
- CN
- China
- Prior art keywords
- signal
- during
- video data
- time section
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- A—HUMAN NECESSITIES
- A62—LIFE-SAVING; FIRE-FIGHTING
- A62B—DEVICES, APPARATUS OR METHODS FOR LIFE-SAVING
- A62B18/00—Breathing masks or helmets, e.g. affording protection against chemical agents or for use at high altitudes or incorporating a pump or compressor for reducing the inhalation effort
- A62B18/02—Masks
- A62B18/025—Halfmasks
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/18—Timing circuits for raster scan displays
-
- A—HUMAN NECESSITIES
- A41—WEARING APPAREL
- A41D—OUTERWEAR; PROTECTIVE GARMENTS; ACCESSORIES
- A41D13/00—Professional, industrial or sporting protective garments, e.g. surgeons' gowns or garments protecting against blows or punches
- A41D13/05—Professional, industrial or sporting protective garments, e.g. surgeons' gowns or garments protecting against blows or punches protecting only a particular body part
- A41D13/11—Protective face masks, e.g. for surgical use, or for use in foul atmospheres
- A41D13/1161—Means for fastening to the user's head
-
- A—HUMAN NECESSITIES
- A62—LIFE-SAVING; FIRE-FIGHTING
- A62B—DEVICES, APPARATUS OR METHODS FOR LIFE-SAVING
- A62B23/00—Filters for breathing-protection purposes
- A62B23/02—Filters for breathing-protection purposes for respirators
- A62B23/025—Filters for breathing-protection purposes for respirators the filter having substantially the shape of a mask
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- A—HUMAN NECESSITIES
- A41—WEARING APPAREL
- A41D—OUTERWEAR; PROTECTIVE GARMENTS; ACCESSORIES
- A41D2400/00—Functions or special features of garments
- A41D2400/10—Heat retention or warming
-
- A—HUMAN NECESSITIES
- A41—WEARING APPAREL
- A41D—OUTERWEAR; PROTECTIVE GARMENTS; ACCESSORIES
- A41D2400/00—Functions or special features of garments
- A41D2400/38—Shaping the contour of the body or adjusting the figure
-
- A—HUMAN NECESSITIES
- A41—WEARING APPAREL
- A41D—OUTERWEAR; PROTECTIVE GARMENTS; ACCESSORIES
- A41D2400/00—Functions or special features of garments
- A41D2400/80—Friction or grip reinforcement
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Health & Medical Sciences (AREA)
- General Health & Medical Sciences (AREA)
- Multimedia (AREA)
- Business, Economics & Management (AREA)
- Emergency Management (AREA)
- Textile Engineering (AREA)
- Physical Education & Sports Medicine (AREA)
- Life Sciences & Earth Sciences (AREA)
- Pulmonology (AREA)
- Zoology (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Facsimiles In General (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
一种将从主设备输出的信号解串行化的方法,所述方法可包括:基于在第一时间段期间经由数据线输入的第一信号模式的出现和在第一时间段期间经由时钟线输入的第二信号模式的出现产生指示信号;在第一时间段之后的第二时间段期间响应于指示信号开启解串行化器,并在第二时间段期间响应于经由时钟线输入的时钟信号,将经由数据线输入的串行化视频数据解串行化。还公开了相关的电路。
Description
本申请要求于2007年1月3日提交的第10-2007-0000564号韩国专利申请的优先权,该申请全部公开于此以资参考。
技术领域
总的来讲,本发明涉及电子学领域,更具体地讲,涉及一种用于处理视频数据以用于显示的方法和电路。
背景技术
图1是传统的数据处理设备10的框图。图2示出从图1示出的数据处理设备10发送的包。图3是用于解释由图1示出的数据处理设备10产生的有效视频数据的时滞(skew)问题的示图。参照图1至图3,数据处理设备10包括:主设备(master)12(如,时序控制器)、多个从设备(slave)S1至Sn(如,列驱动器)以及显示面板14。
主设备12接收并行视频数据P-Data,串行化并行视频数据P-Data,并输出串行化的视频数据DATA、时钟信号CLK以及有效视频数据指示信号VVDS。有效视频数据指示信号VVDS指示在视频数据DATA中有效视频数据开始的时间(或时间点)。
串行化的视频数据DATA经由数据线D-Line从主设备12被发送到各个从设备S1至Sn。时钟信号CLK经由时钟线C-Line从主设备12被发送到各个从设备S1至Sn。有效视频数据指示信号VVDS经由起始信号线S-Line从主设备12被发送到各个从设备S1至Sn。
从设备S1至Sn的每个根据有效视频数据指示信号VVDS开启,响应于时钟信号CLK解串行化视频数据DATA,并检测和输出有效视频数据。显示面板14基于检测的有效视频数据显示图像。
然而,由于主设备12经由单独的起始信号线S-Line将有效视频数据指示信号WDS发送到从设备S1至Sn,因此起始信号线S-Line可能与从设备S1至Sn的数量一样多。此外,由于以互补金属氧化物半导体(CMOS)电平发送有效视频数据指示信号VVDS,因此在主设备12与从设备S1至Sn之间的高速数据传输期间可能由于电磁干扰(EMI)而导致失真。结果,难以在从设备S1至Sn中检测到有效视频数据。
图2示出从主设备12发送到各个从设备S1至Sn的包。参照图2,包括有效视频数据的包不包括关于视频数据从哪里开始的信息,因此,有效视频数据到达每个从设备S1至Sn的时间点可能不同。因此,当有效视频数据指示信号VVDS的开始时序与有效视频数据到达每个从设备S1至Sn的到达时序彼此之间的时滞相互匹配时,可精确地检测到有效视频数据。
然而,如图3所示,当有效视频数据指示信号VVDS失真时,在时间段L2之后可能检测不到有效数据,但在时间段L1之后可能检测到有效数据。此时,可能无法精确地检测到有效视频数据。换句话说,有效视频数据指示信号VVDS可能失真,从而可能发生与时间段L1与时间段L2之间的差相应的时滞。由于该时滞,可能无法精确地检测到有效视频数据,或者可能接收到无效数据。
发明内容
在根据本发明的一些实施例中,提供一种将从主设备输出的信号解串行化的方法。所述方法可包括:基于在第一时间段期间经由数据线输入的第一信号模式的出现和在第一时间段期间经由时钟线输入的第二信号模式的出现产生指示信号;在第一时间段之后的第二时间段期间响应于指示信号开启解串行化器,并在第二时间段期间响应于经由时钟线输入的时钟信号,将经由数据线输入的串行化视频数据解串行化。
在根据本发明的一些实施例中,提供一种串行化并行视频数据的方法,所述方法包括:在第一时间段期间经由数据线输出第一信号模式,并在第一时间段期间经由时钟线输出第二信号模式;在第一时间段之后的第二时间段期间串行化并行视频数据并经由数据线输出串行化的视频数据,并在第二时间段期间经由时钟线输出时钟信号。
在根据本发明的一些实施例中,一种数据处理方法,包括:在第一时间段期间经由数据线输出第一信号模式和经由时钟线输出第二信号模式,并在第二时间段期间,串行化并行视频数据并经由数据线输出串行化的视频数据和经由时钟线输出时钟信号;在第一时间段期间基于第一信号模式和第二信号模式产生指示信号,并在第二时间段期间响应于指示信号开启解串行化器并响应于时钟信号将串行化的视频数据解串行化。
在根据本发明的一些实施例中,一种数据处理设备,包括:主设备,在第一时间段期间经由数据线输出第一信号模式和经由时钟线输出第二信号模式,并在第一时间段之后的第二时间段期间,串行化并行视频数据并经由数据线输出串行化的视频数据和经由时钟线输出时钟信号;从设备,在第一时间段期间基于第一信号模式和第二信号模式产生指示信号,并在第二时间段期间响应于指示信号和时钟信号将串行化的视频数据解串行化。
在根据本发明的一些实施例中,一种数据处理设备,包括:指示信号检测器,基于在第一时间段期间经由数据线输入的第一信号模式的出现和在第一时间段期间经由时钟线输入的第二信号模式的出现产生指示信号;解串行化器,连接到指示信号检测器,在第一时间段之后的第二时间段期间,响应于指示信号被开启,并响应于经由时钟线输入的时钟信号将经由数据线输入的串行化视频数据解串行化。
附图说明
通过下面结合附图对本发明的示例性实施例进行的详细描述,本发明的上述和其它特点和优点将会变得更加清楚,其中:
图1是传统的数据处理设备的框图;
图2示出从图1示出的数据处理设备发送的包;
图3是用于解释由图1示出的数据处理设备10产生的有效视频数据的时滞问题的示图;
图4是示出在本发明的一些实施例中的数据处理设备的框图;
图5示出从图4示出的数据处理设备发送的包的示意性表示;
图6是示出图4示出的从设备的框图;
图7是图5示出的指示信号检测器的电路图;
图8是图7示出的指示信号检测器的操作时序图;
图9是示出在根据本发明的一些实施例中的处理视频数据的方法的流程图;
图10是示出在根据本发明的一些实施例中处理视频数据的方法的流程图;
图11是示出在根据本发明的一些实施例中处理视频数据的方法的流程图。
具体实施方式
现在,将参照附图更加充分地描述本发明。然而,可以以许多不同的形式实现本发明,而不应解释为局限于在此阐述的实施例;相反,提供这些实施例,从而本公开将是彻底和完全的,并且将本发明的范围充分地传达给本领域的技术人员。相同的标号始终表示相同的部件。
这里使用的术语仅是为了描述特定实施例的目的,而不是为了限制本发明。这里使用的单数形式同样包括复数形式,除非上下文另有清楚的指示。还将理解,当在说明书中使用术语“包括”时,表示陈述的特征、整体、步骤、操作、元件和/或部件的存在,但不排除存在或添加一个或多个其他特征、整体、步骤、操作、元件、部件和/或由它们形成的组。
应该理解,当元件被提到“连接”或“连结”到另一元件时,该元件可直接连接或连结到所述另一元件,或者可存在中间元件。相反,如果元件被提到“直接连接”或“直接连结”到另一元件,则不存在中间元件。
应该理解,尽管术语第一、第二等可在这里用于描述不同的元件,但是这些元件不应被这些术语所限制。这些术语仅用于将一个元件与另一元件加以区别。因此,在不脱离本发明的教导的情况下,第一元件可用第二元件表示。
除非另有定义,否则在这里使用的所有术语(包括技术和科学术语)具有本发明所属领域的普通技术人员所通常理解的含义。还应该理解,诸如在常用的词典中定义的那些术语应被解释为具有与相关领域的上下文中的意思一致的意思,并且不应以理想的或超出一般意义来被解释,除非在这里被特别地定义。
应该理解,在这里描述的具有功能名称的结构(例如,解串行化器、串行化器、主设备、从设备等)可被实施为电路和/或软件和电路的组合。
根据本发明的一些实施例提供了这样一种方法和设备:该方法和设备通过基于包的第一模式和时钟信号的第二模式产生指示从主设备产生的包的有效数据开始的时间点的指示信号来处理数据,而不需要用于单独地传输有效视频数据指示信号的独立的信号线。根据本发明的一些实施例提供了这样一种方法和设备:该方法和设备通过基于包的第一模式和时钟信号的第二模式产生有效视频数据指示信号来处理数据,其可较少的受到在主设备和从设备之间的传输线上可能出现的电磁干扰(EMI)的影响。
图4是根据本发明的一些实施例的数据处理设备的框图。图5示出从图4示出的数据处理设备发送的包。图6是图4示出的从设备的功能框图。图7是图5示出的指示信号检测器的电路图。图8是图7示出的指示信号检测器的操作时序图。
参照图4至图8,可在显示器(例如,液晶显示器(LCD))中实现的数据处理设备100包括:主设备(如,时序控制器)110、多个从设备(如,列驱动器)SL1至SLn(其中,n为自然数)以及显示面板120。可在便携式终端中实现数据处理设备100。在折叠式便携式终端中实现数据处理设备100时,可将主设备110布置在便携式终端的下壳体(clamshell)中,而将多个从设备SL1至SLn和显示面板120布置在便携式终端的上壳体中。
主设备110接收并行视频数据P-Data,串行化该并行视频数据P-Data,并产生和输出时钟信号和包括串行化的视频数据的包。如图5所示,所述包可包括第一信号模式SoP和视频数据的包流(packet stream)。第一信号模式SoP在第一时间段SD1期间包括第一逻辑状态(例如,高电平“1”或低电平“0”)和第二逻辑状态(例如,低电平“0”或高电平“1”)之间的N个振荡(其中,N为自然数)(图8)。时钟信号在第一时间段SD1期间包括第二信号模式。第二信号模式在第一时间段SD1期间保持第一逻辑状态(例如,高电平“1”或低电平“0”)。
例如,在第一时间段SD1期间,主设备110可经由数据线DA-Line输出第一信号模式SoP(例如,如图8所示的第一时间段SD1期间的包HS_D),并经由时钟线CK_Line输出第二信号模式(例如,如图8所示的第一时间段SD1期间的时钟信号HS_CLK)。在图8中的第一时间段SD1之后的第二时间段VD1期间,主设备110可串行化并行视频数据P-Data,并经由数据线DA-Line输出串行化的视频数据,经由时钟线CK-Line输出时钟信号。在根据本发明的一些实施例中,第一信号模式和第二信号模式的每个可表示各信号的一系列转变(transition)。例如,在根据本发明的一些实施例中,第一信号模式在第一时间段SD1期间可包括信号HS_D的一系列转变(或振荡)。第一信号模式包括用于指示在第二时间段期间串行化的视频数据的随后的解串行化的顺序时序的信息。在根据本发明的另一些实施例中,包含信号模式的所述一系列转变中所包括的信息可不出现在被提供解串行化的数据的视频面板中。也就是说,在根据本发明的一些实施例中,即使通过数据线传输了用于使视频数据解串行化的信息,也不显示所述信息。
主设备110可包括串行化器110-1和时钟发生器110-2。串行化器110-1可在第一时间段SD1期间将第一信号模式SoP经由数据线DA-Line输出,并且可在第二时间段VD1期间串行化并行视频数据P-Data,并经由数据线DA-Line输出串行化的视频数据。当经由数据线DA-Line发送第一信号模式SoP和串行化的视频数据时,串行化器110-2可将它们转换为差分数据信号P-DATA和N-DATA。时钟发生器110-2可在第一时间段SD1期间输出第二信号模式,在第二时间段VD1期间输出时钟信号HS_CLK。当经由时钟线CK-Line发送第二信号模式和时钟信号HS_CLK时,时钟发生器110-2可将它们转换为差分时钟信号P-CLK和N-CLK。
从设备SL1在第一时间段SD1期间基于第一信号模式SoP和第二信号模式产生指示信号SYNC,并在第二时间段VD1期间响应于所述指示信号SYNC和时钟信号HS_CLK将串行化的视频数据解串行化。从设备SL1可包括:数据接收器112、时钟接收器114、指示信号检测器116和解串行化器118。
当串行化器110-1输出差分数据信号P-DATA和N_DATA时,数据接收器112接收差分数据信号P-DATA和N_DATA,并检测包括第一信号模式SoP和串行化的视频数据的包HS_D。当时钟发生器110-2输出差分时钟信号P-CLK和N_CLK时,时钟接收器114接收差分时钟信号P-CLK和N-CLK,并检测包括第二信号模式的时钟信号HS_CLK。指示信号检测器116在第一时间段SD1期间基于分别经由数据线DA-Line和时钟线CK-Line输入的第一信号模式SoP和第二信号模式产生指示信号SYNC。指示信号检测器116包括:逻辑电路OR、第一触发器116-1和第二触发器116-3。
逻辑电路OR接收经由数据线DA-Line输入的包HS_D以及经由时钟线CK-Line输入的包括第二信号模式的时钟信号HS_CLK,对所述包HS_D和时钟信号HS_CLK执行逻辑操作,并根据逻辑操作的结果输出信号。可以通过OR电路,或者AND电路、NAND电路、NOR电路、XOR电路和XNOR电路中的任意一种来实现逻辑电路OR。
第一触发器116-1可包括:输入端D,用于接收反转的第一输出信号/A;时钟端CK,用于接收逻辑电路OR的输出信号;第一输出端Q,用于输出第一输出信号A;第二输出端/Q,用于输出反转的第一输出信号/A;以及复位端R,用于接收时钟信号HS_CLK。第二触发器116-3基于反转的第一输出信号/A锁存反转的指示信号/SYNC,并输出锁存的指示信号SYNC。第二触发器116-3可包括:输入端D,用于接收反转的指示信号/SYNC;时钟端CK,用于接收反转的第一输出信号/A;第一输出端Q,用于输出指示信号SYNC;第二输出端/Q,用于输出反转的指示信号/SYNC;以及复位端R,用于接收时钟信号HS_CLK。
当时钟信号HS_CLK在第一逻辑状态(例如,高电平“1”或低电平“0”)和第二逻辑状态(例如,低电平“0”或高电平“1”)之间切换N次时(即,当时钟信号HS_CLK计时(clock)时),将第一触发器116-1和第二触发器116-3复位。因此,在第二时间段VD1(有效视频数据从所述第二时间段的起始时刻开始)期间指示信号SYNC失效,从而解串行化器118可响应于在指示信号SYNC失效后输入的时钟信号HS_CLK的上升沿或下降沿将串行化的有效视频数据解串行化。
根据本发明的一些实施例,由于基于包的第一模式和时钟信号的第二模式产生指示有效视频数据在主设备100所产生的包中开始的时间点的指示信号SYNC,而不需要用于传输单独的指示信号的信号线,因此可减小信号线的区域,并可避免在信号线中发生电磁干扰(EMI)。此外,当通过折叠式移动电话实现数据处理设备100时,主设备110被布置在移动电话的下壳体中,多个从设备SL1至SLn以及显示面板120被布置在移动电话的上壳体中,从而减少了与移动电话的铰链相交的传输线的数量。结果,可降低产品的制造成本和故障率。
显示面板120基于从从设备SL1至SLn的每个输出的视频数据BYTE_DATA和时钟信号BYTE_CLK显示图像。
图9是示出根据本发明的一些实施例的串行化方法的流程图。参照图4至图9,在操作S91,在第一时间段SD1期间,串行化器110-1将第一信号模式SoP经由数据线DA-Line输出,同时时钟发生器110-2将第二信号模式经由时钟线CK-Line输出。
在操作S93,在第一时间段SD1之后的第二时间段VD1期间,串行化器110-1串行化并行视频数据P-Data,同时时钟发生器110-2将时钟信号经由时钟线CK-Line输出,并将串行化的视频数据经由数据线DA-Line输出。
图10是根据本发明的一些实施例的解串行化方法的流程图。参照图4至图8以及图10,在操作S101,指示信号检测器116在第一时间段SD1期间基于分别经由数据线DA-Line和时钟线CK-Line输入的第一信号模式SoP和第二信号模式产生指示信号SYNC。在操作S103,在第一时间段SD1之后的第二时间段VD1期间,解串行化器118响应于指示信号SYNC被开启,并响应于经由时钟线CK_Line输入的时钟信号,将经由数据线DA-Line输入的串行化的视频数据解串行化。
图11是根据本发明的一些实施例的数据处理方法的流程图。参照图4至图8以及图11,在操作S111,主设备110在第一时间段SD1期间将第一信号模式SoP经由数据线DA-Line输出,将第二信号模式经由时钟线CK-Line输出,主设备110在第一时间段SD1之后的第二时间段VD1期间串行化并行视频数据P-Data并将串行化的视频数据经由数据线DA-Line输出,将时钟信号经由时钟线CK-Line输出。在操作S113,从设备SL1在第一时间段SD1期间基于第一信号模式SoP和第二信号模式产生指示信号SYNC,从设备SL1在第二时间段VD1期间响应于指示信号SYNC被开启并响应于时钟信号将串行化的视频数据解串行化。
如上所述,根据本发明的一些实施例,由于基于包的第一模式和时钟信号的第二模式产生指示有效视频数据在主设备所产生的包中开始的时间点的指示信号,而不需要用于传输单独的指示信号的信号线,因此可减小信号线的区域,并可避免在信号线中发生EMI。此外,当在折叠式移动电话中实现本发明时,减少了与移动电话的铰链相交的传输线的数量,从而可降低产品的制造成本和故障率。
尽管已经参照本发明的示例性实施例显示和描述了本发明,但是本领域的普通技术人员应该理解,在不脱离由权利要求所限定的本发明的精神和范围的情况下,可以对其进行形式和细节上的各种改变。
Claims (15)
1.一种将从主设备输出的信号解串行化的方法,所述方法包括:
基于在第一时间段期间经由数据线输入的第一信号模式的出现和在第一时间段期间经由时钟线输入的第二信号模式的出现产生指示信号;
在第一时间段之后的第二时间段期间响应于指示信号开启解串行化器,并在第二时间段期间响应于经由时钟线输入的时钟信号,将经由数据线输入的串行化视频数据解串行化,
其中,第一信号模式在第一时间段期间在第一逻辑状态和第二逻辑状态之间包括N个振荡,第二信号模式在第一时间段期间保持第一逻辑状态,其中,N为自然数。
2.如权利要求1所述的方法,其中,第一信号模式包括用于指示在第二时间段期间串行化的视频数据的随后的解串行化的顺序时序的信息。
3.如权利要求2所述的方法,其中,包括在第一信号模式中的信息不出现在显示解串行化的视频数据的视频面板上。
4.一种数据处理设备,包括:
指示信号检测器,基于在第一时间段期间经由数据线输入的第一信号模式的出现和在第一时间段期间经由时钟线输入的第二信号模式的出现产生指示信号;
解串行化器,连接到指示信号检测器,在第一时间段之后的第二时间段期间,响应于指示信号被开启,并响应于经由时钟线输入的时钟信号将经由数据线输入的串行化视频数据解串行化,
其中,第一信号模式在第一时间段期间在第一逻辑状态和第二逻辑状态之间包括N个振荡,第二信号模式在第一时间段期间保持第一逻辑状态,其中,N为自然数。
5.如权利要求4所述的数据处理设备,其中,指示信号检测器响应于提供随时间的第二信号模式的第二信号随时间在第一逻辑状态和第二逻辑状态之间的N个振荡被复位,其中,N为自然数。
6.如权利要求4所述的数据处理设备,其中,指示信号检测器包括:
逻辑电路,经由数据线接收第一信号模式和串行化的视频数据,经由时钟线接收包括时钟信号的第二信号模式,对所述第一信号模式和串行化的视频数据以及包括时钟信号的第二信号模式执行逻辑操作,并响应于所述逻辑操作输出信号;
第一触发器,包括:输入端,用于接收反转的第一输出信号;时钟端,用于接收从逻辑电路输出的信号;输出端,用于输出第一输出信号;复位端,用于接收时钟信号;
第二触发器,连接到第一触发器,所述第二触发器包括:输入端,用于接收反转的指示信号;时钟端,用于接收反转的第一输出信号;输出端,用于输出指示信号;复位端,用于接收时钟信号。
7.如权利要求4所述的数据处理设备,还包括:显示面板,基于从解串行化器输出的视频数据和时钟信号显示图像。
8.一种串行化并行视频数据的方法,所述方法包括:
在第一时间段期间经由数据线输出第一信号模式,并在第一时间段期间经由时钟线输出第二信号模式;
在第一时间段之后的第二时间段期间串行化并行视频数据并经由数据线输出串行化的视频数据,并在第二时间段期间经由时钟线输出时钟信号,
其中,第一信号模式在第一时间段期间在第一逻辑状态和第二逻辑状态之间包括N个振荡,第二信号模式在第一时间段期间保持第一逻辑状态,其中,N为自然数。
9.一种数据处理设备,包括:
串行化器,在第一时间段期间经由数据线输出第一信号模式,并在第一时间段之后的第二时间段期间串行化并行视频数据并输出串行化的视频数据;
时钟发生器,在第一时间段期间经由时钟线输出第二信号模式,并在第二时间段期间输出时钟信号,
其中,第一信号模式在第一时间段期间在第一逻辑状态和第二逻辑状态之间包括N个振荡,第二信号模式在第一时间段期间保持第一逻辑状态,其中,N为自然数。
10.一种数据处理设备,包括:
主设备,在第一时间段期间经由数据线输出第一信号模式和经由时钟线输出第二信号模式,在第一时间段之后的第二时间段期间,串行化并行视频数据并经由数据线输出串行化的视频数据和经由时钟线输出时钟信号;
从设备,连接到主设备,在第一时间段期间基于第一信号模式和第二信号模式产生指示信号,并在第二时间段期间响应于指示信号和时钟信号将串行化的视频数据解串行化,
其中,第一信号模式在第一时间段期间在第一逻辑状态和第二逻辑状态之间包括N个振荡,第二信号模式在第一时间段期间保持第一逻辑状态,其中,N为自然数。
11.如权利要求10所述的数据处理设备,其中,从设备包括:
指示信号检测器,在第一时间段期间基于第一信号模式和第二信号模式产生指示信号;
解串行化器,响应于指示信号被开启,并响应于时钟信号将串行化的视频数据解串行化。
12.如权利要求11所述的数据处理设备,其中,当第二信号模式在第一逻辑状态和第二逻辑状态之间包括N个振荡时,将指示信号检测器复位,其中,N为自然数。
13.如权利要求11所述的数据处理设备,其中,指示信号检测器包括:
逻辑电路,经由数据线接收第一信号模式和串行化的视频数据,经由时钟线接收包括时钟信号的第二信号模式,对所述第一信号模式和串行化的视频数据以及包括时钟信号的第二信号模式执行逻辑操作,并根据所述逻辑操作的结果输出信号;
第一触发器,包括:输入端,用于接收反转的第一输出信号;时钟端,用于接收从逻辑电路输出的信号;输出端,用于输出第一输出信号;复位端,用于接收时钟信号;
第二触发器,包括:输入端,用于接收反转的指示信号;时钟端,用于接收反转的第一输出信号;输出端,用于输出指示信号;复位端,用于接收时钟信号。
14.如权利要求11所述的数据处理设备,还包括:显示面板,基于从解串行化器输出的视频数据和时钟信号显示图像。
15.一种数据处理方法,包括:
在第一时间段期间经由数据线输出第一信号模式和经由时钟线输出第二信号模式,并在第二时间段期间,串行化并行视频数据并经由数据线输出串行化的视频数据和经由时钟线输出时钟信号;
在第一时间段期间基于第一信号模式和第二信号模式产生指示信号,并在第二时间段期间响应于指示信号开启解串行化器并响应于时钟信号将串行化的视频数据解串行化,
其中,第一信号模式在第一时间段期间在第一逻辑状态和第二逻辑状态之间包括N个振荡,第二信号模式在第一时间段期间保持第一逻辑状态,其中,N为自然数。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070000564 | 2007-01-03 | ||
KR1020070000564A KR100866603B1 (ko) | 2007-01-03 | 2007-01-03 | 디시리얼라이징과 시리얼라이징을 수행하는 데이터 처리 방법 및 데이터 처리 장치 |
KR10-2007-0000564 | 2007-01-03 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101217651A CN101217651A (zh) | 2008-07-09 |
CN101217651B true CN101217651B (zh) | 2011-05-11 |
Family
ID=39477844
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007101670710A Active CN101217651B (zh) | 2007-01-03 | 2007-10-31 | 处理串行化的视频数据以用于显示的方法和设备 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9007357B2 (zh) |
JP (1) | JP5485506B2 (zh) |
KR (1) | KR100866603B1 (zh) |
CN (1) | CN101217651B (zh) |
DE (1) | DE102007058827A1 (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7814250B2 (en) * | 2007-04-27 | 2010-10-12 | Atmel Corporation | Serialization of data for multi-chip bus implementation |
US7769933B2 (en) * | 2007-04-27 | 2010-08-03 | Atmel Corporation | Serialization of data for communication with master in multi-chip bus implementation |
US7761632B2 (en) | 2007-04-27 | 2010-07-20 | Atmel Corporation | Serialization of data for communication with slave in multi-chip bus implementation |
US7743186B2 (en) * | 2007-04-27 | 2010-06-22 | Atmel Corporation | Serialization of data for communication with different-protocol slave in multi-chip bus implementation |
US8155352B2 (en) * | 2007-08-02 | 2012-04-10 | Fairchild Korea Semiconductor Ltd | Serializer for multiple applications |
KR101642833B1 (ko) * | 2010-02-05 | 2016-07-26 | 삼성전자주식회사 | 클럭 임베디드 인터페이스 방법, 그 방법을 이용하는 송수신기 및 디스플레이 장치 |
US9311840B2 (en) * | 2011-08-26 | 2016-04-12 | Himax Technologies Limited | Display and operating method thereof |
KR101333519B1 (ko) * | 2012-04-30 | 2013-11-27 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동 방법 |
KR102373690B1 (ko) * | 2015-12-01 | 2022-03-17 | 엘지디스플레이 주식회사 | 데이터 송수신 장치 및 이를 포함한 터치센서 내장형 표시장치 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1290889A (zh) * | 1999-09-30 | 2001-04-11 | 精工爱普生株式会社 | 程序对象的串行化和解串行的版本适应 |
US20030193374A1 (en) * | 2002-04-11 | 2003-10-16 | Mcdonald James J. | PLL for clock recovery with initialization sequence |
CN1642118A (zh) * | 2004-01-12 | 2005-07-20 | 安捷伦科技有限公司 | 具有自播种测试功能的多功能样式发生器和比较器 |
Family Cites Families (58)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0624356B2 (ja) * | 1989-12-21 | 1994-03-30 | 株式会社東芝 | データ転送方式 |
JPH04196935A (ja) * | 1990-11-28 | 1992-07-16 | Mitsubishi Electric Corp | 時分割多重化回路 |
JPH0637848A (ja) * | 1992-07-14 | 1994-02-10 | Hitachi Ltd | シリアル通信方式、及びシリアル通信装置 |
JP3657012B2 (ja) * | 1993-03-17 | 2005-06-08 | 富士通株式会社 | 液晶表示装置および該液晶表示装置の駆動方法 |
JPH0832629A (ja) * | 1994-07-15 | 1996-02-02 | Minolta Co Ltd | シリアルデータ伝送装置 |
FR2728705A1 (fr) * | 1994-12-21 | 1996-06-28 | Philips Electronics Nv | Procedure de transmission de donnees par bus |
US5986641A (en) * | 1995-04-07 | 1999-11-16 | Kabushiki Kaisha Toshiba | Display signal interface system between display controller and display apparatus |
US5835498A (en) * | 1995-10-05 | 1998-11-10 | Silicon Image, Inc. | System and method for sending multiple data signals over a serial link |
US6115020A (en) * | 1996-03-29 | 2000-09-05 | Fujitsu Limited | Liquid crystal display device and display method of the same |
TW575196U (en) * | 1996-09-24 | 2004-02-01 | Toshiba Electronic Eng | Liquid crystal display device |
US6154468A (en) * | 1996-10-24 | 2000-11-28 | Philips Electronics North America Corporation | Fast sync-byte search scheme for packet framing |
JP2870538B2 (ja) * | 1997-05-14 | 1999-03-17 | 株式会社セガ・エンタープライゼス | データ伝送方法及びこれを用いたゲームシステム |
US6304895B1 (en) * | 1997-08-22 | 2001-10-16 | Apex Inc. | Method and system for intelligently controlling a remotely located computer |
US20010052885A1 (en) * | 1997-09-12 | 2001-12-20 | Masaya Okita | Method for driving a nematic liquid crystal |
JP3595153B2 (ja) * | 1998-03-03 | 2004-12-02 | 株式会社 日立ディスプレイズ | 液晶表示装置および映像信号線駆動手段 |
US20020003507A1 (en) * | 1999-02-26 | 2002-01-10 | Robert D. Dodge | Dual mode digital video interface and remote lcd monitor |
JP2000269988A (ja) * | 1999-03-16 | 2000-09-29 | Nec Saitama Ltd | 同報通信データ転送システム |
JP3508837B2 (ja) * | 1999-12-10 | 2004-03-22 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 液晶表示装置、液晶コントローラ、ビデオ信号伝送方法 |
KR100321003B1 (ko) | 1999-12-24 | 2002-01-18 | 박종섭 | 디지털 트렁크를 이용한 시각 동기 신호 분배장치 |
JP2001352318A (ja) | 2000-04-05 | 2001-12-21 | Sony Corp | 送信回路とその方法、受信回路とその方法およびデータ通信装置 |
US6343364B1 (en) * | 2000-07-13 | 2002-01-29 | Schlumberger Malco Inc. | Method and device for local clock generation using universal serial bus downstream received signals DP and DM |
JP3807593B2 (ja) * | 2000-07-24 | 2006-08-09 | 株式会社ルネサステクノロジ | クロック生成回路および制御方法並びに半導体記憶装置 |
JP4650651B2 (ja) * | 2000-08-31 | 2011-03-16 | ソニー株式会社 | 情報処理装置および方法、メモリカード、並びにプログラム格納媒体 |
JP3622685B2 (ja) * | 2000-10-19 | 2005-02-23 | セイコーエプソン株式会社 | サンプリングクロック生成回路、データ転送制御装置及び電子機器 |
KR100828225B1 (ko) * | 2000-12-07 | 2008-05-07 | 가부시키가이샤 히타치세이사쿠쇼 | 반도체집적회로, 액정구동장치 및 액정표시 시스템 |
US7356051B2 (en) * | 2001-01-24 | 2008-04-08 | Broadcom Corporation | Digital visual interface with audio and auxiliary data cross reference to related applications |
GB2373121A (en) * | 2001-03-10 | 2002-09-11 | Sharp Kk | Frame rate controller |
JP2003015613A (ja) * | 2001-06-29 | 2003-01-17 | Internatl Business Mach Corp <Ibm> | 液晶表示装置、液晶ドライバ、lcdコントローラ、および複数のドライバicにおける駆動方法 |
US7131004B1 (en) * | 2001-08-31 | 2006-10-31 | Silicon Image, Inc. | Method and apparatus for encrypting data transmitted over a serial link |
KR100864492B1 (ko) * | 2002-05-03 | 2008-10-20 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동 방법 |
US7009604B2 (en) * | 2002-07-19 | 2006-03-07 | Sun Microsystems, Inc. | Frame detector for use in graphics systems |
JP3751588B2 (ja) * | 2002-11-25 | 2006-03-01 | 松下電器産業株式会社 | カラー液晶パネル駆動用水平シフトクロックパルス選択回路 |
JP4227860B2 (ja) * | 2003-07-24 | 2009-02-18 | Necエンジニアリング株式会社 | リセット回路 |
US7359458B2 (en) * | 2003-07-31 | 2008-04-15 | Analog Devices, Inc. | Structures and methods for capturing data from data bit streams |
JP4426249B2 (ja) * | 2003-10-27 | 2010-03-03 | パイオニア株式会社 | 信号伝送装置及び伝送方法 |
JP4521176B2 (ja) * | 2003-10-31 | 2010-08-11 | 東芝モバイルディスプレイ株式会社 | 表示装置 |
US7840714B2 (en) * | 2003-12-24 | 2010-11-23 | Intel Corporation | Mapping SDVO functions from PCI express interface |
KR100995625B1 (ko) * | 2003-12-29 | 2010-11-19 | 엘지디스플레이 주식회사 | 액정표시장치와 그의 구동방법 |
JP2005234241A (ja) * | 2004-02-19 | 2005-09-02 | Sharp Corp | 液晶表示装置 |
JP4528774B2 (ja) * | 2004-02-20 | 2010-08-18 | 東芝モバイルディスプレイ株式会社 | 液晶表示装置 |
US7430259B2 (en) * | 2004-04-19 | 2008-09-30 | Intersil Americas Inc. | Two-wire chip-to-chip interface |
TWI240110B (en) * | 2004-07-15 | 2005-09-21 | Au Optronics Corp | A liquid crystal display and method thereof |
JP2006048380A (ja) * | 2004-08-04 | 2006-02-16 | Keyence Corp | 光学式変位計のデータ伝送方法及び光学式変位計 |
KR100602359B1 (ko) * | 2004-09-01 | 2006-07-14 | 매그나칩 반도체 유한회사 | 멀티-채널 쉬프트레지스터를 구비하는 소스드라이버 |
JP4335101B2 (ja) * | 2004-09-02 | 2009-09-30 | シャープ株式会社 | シリアル信号送信装置、シリアル信号受信装置、シリアル伝送装置、シリアル伝送方法 |
JP2006119619A (ja) | 2004-09-22 | 2006-05-11 | Pioneer Electronic Corp | 表示装置の駆動回路、表示装置及び表示装置の駆動制御方法 |
DE602004026195D1 (de) * | 2004-10-21 | 2010-05-06 | Hewlett Packard Development Co | Serielles Bussystem |
KR101085743B1 (ko) * | 2005-03-14 | 2011-11-21 | 삼성전자주식회사 | 레지덴셜 이더넷 시스템에서 등시성 데이터와 비동기 데이터를 전송하기 위한 수퍼 프레임 구성 방법 |
US7499462B2 (en) * | 2005-03-15 | 2009-03-03 | Radiospire Networks, Inc. | System, method and apparatus for wireless delivery of content from a generalized content source to a generalized content sink |
WO2006109647A1 (ja) * | 2005-04-07 | 2006-10-19 | Sharp Kabushiki Kaisha | 表示装置およびその制御方法 |
US20060232579A1 (en) * | 2005-04-14 | 2006-10-19 | Himax Technologies, Inc. | WOA panel architecture |
US8681160B2 (en) * | 2005-05-27 | 2014-03-25 | Ati Technologies, Inc. | Synchronizing multiple cards in multiple video processing unit (VPU) systems |
KR20070056779A (ko) * | 2005-11-30 | 2007-06-04 | 삼성전자주식회사 | 데이터 구동 집적회로장치와 이를 포함하는 액정표시장치 |
EP1826741A3 (en) * | 2006-02-23 | 2012-02-15 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic device having the same |
US20070242062A1 (en) * | 2006-04-18 | 2007-10-18 | Yong Guo | EDID pass through via serial channel |
US20070286600A1 (en) * | 2006-06-09 | 2007-12-13 | Owlink Technology, Inc. | Universal IR Repeating over Optical Fiber |
JP2008139861A (ja) * | 2006-11-10 | 2008-06-19 | Toshiba Matsushita Display Technology Co Ltd | 有機発光素子を用いたアクティブマトリクス型表示装置、および有機発光素子を用いたアクティブマトリクス型表示装置の駆動方法 |
US8156365B2 (en) * | 2008-04-02 | 2012-04-10 | Dongbu Hitek Co., Ltd. | Data reception apparatus |
-
2007
- 2007-01-03 KR KR1020070000564A patent/KR100866603B1/ko not_active IP Right Cessation
- 2007-07-31 US US11/831,151 patent/US9007357B2/en not_active Expired - Fee Related
- 2007-10-31 CN CN2007101670710A patent/CN101217651B/zh active Active
- 2007-11-28 DE DE200710058827 patent/DE102007058827A1/de not_active Withdrawn
- 2007-12-27 JP JP2007337756A patent/JP5485506B2/ja active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1290889A (zh) * | 1999-09-30 | 2001-04-11 | 精工爱普生株式会社 | 程序对象的串行化和解串行的版本适应 |
US20030193374A1 (en) * | 2002-04-11 | 2003-10-16 | Mcdonald James J. | PLL for clock recovery with initialization sequence |
CN1642118A (zh) * | 2004-01-12 | 2005-07-20 | 安捷伦科技有限公司 | 具有自播种测试功能的多功能样式发生器和比较器 |
Also Published As
Publication number | Publication date |
---|---|
JP5485506B2 (ja) | 2014-05-07 |
CN101217651A (zh) | 2008-07-09 |
KR100866603B1 (ko) | 2008-11-03 |
KR20080063937A (ko) | 2008-07-08 |
US9007357B2 (en) | 2015-04-14 |
JP2008165238A (ja) | 2008-07-17 |
US20080158424A1 (en) | 2008-07-03 |
DE102007058827A1 (de) | 2008-07-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101217651B (zh) | 处理串行化的视频数据以用于显示的方法和设备 | |
EP2552026B1 (en) | Low output skew double data rate serial encoder | |
US8341452B2 (en) | Explicit skew interface for reducing crosstalk and simultaneous switching noise | |
CN101809556B (zh) | 横跨串行流交织和串行化/去串行化lcd、照相机、键区和gpio数据的方法和电路 | |
JPH0678019A (ja) | インターフェース装置 | |
CN202533933U (zh) | 可编程逻辑门阵列的i2c接口配置电路及可编程逻辑门阵列 | |
US7796063B2 (en) | Data transmission circuits and data transceiver systems | |
US20060107150A1 (en) | Semiconductor device and test method thereof | |
US20030217213A1 (en) | Method and apparatus for implementing chip-to-chip interconnect bus initialization | |
US7216269B2 (en) | Signal transmit-receive device, circuit, and loopback test method | |
US20140244868A1 (en) | Integrated circuit devices, systems and methods having automatic configurable mapping of input and/or output data connections | |
US20050018799A1 (en) | Circuit and related method for synchronizing data signals to a core clock | |
US20050062501A1 (en) | Data transfer apparatus for serial data transfer in system LSI | |
EP2930874B1 (en) | Duplex transmission device and switching system thereof | |
US7752475B2 (en) | Late data launch for a double data rate elastic interface | |
TWI690806B (zh) | 串列周邊介面之資料傳送裝置與資料接收裝置 | |
CN103267943A (zh) | 一种集成电路的测试装置及方法 | |
TWI774295B (zh) | 用於跨場域可編程邏輯閘陣列之資料傳輸控制的方法及相關設備 | |
WO2008056468A1 (fr) | Circuit intégré à semiconducteur et sa technique d'implantation | |
JP3892323B2 (ja) | ハンドシェークプロトコル変換用論理回路および非同期式lsiチップ用入出力インターフェース回路 | |
CN105306864A (zh) | 延伸装置及差动信号还原方法 | |
US20030033468A1 (en) | Data transmission system | |
KR20100043454A (ko) | 멀티 페어 데이터 인터페이스가 가능한 소스 드라이버 집적회로 및 상기 소스 드라이버 집적회로를 구비하는 디스플레이 패널 구동시스템 | |
JP2000174739A (ja) | データ転送方式およびデータ転送装置 | |
JP2001043697A (ja) | 半導体メモリ試験装置のデータ転送回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |