CN101047171A - 半导体装置 - Google Patents
半导体装置 Download PDFInfo
- Publication number
- CN101047171A CN101047171A CNA2007100914328A CN200710091432A CN101047171A CN 101047171 A CN101047171 A CN 101047171A CN A2007100914328 A CNA2007100914328 A CN A2007100914328A CN 200710091432 A CN200710091432 A CN 200710091432A CN 101047171 A CN101047171 A CN 101047171A
- Authority
- CN
- China
- Prior art keywords
- island
- zone
- lead
- wire
- semiconductor chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49537—Plurality of lead frames mounted in one device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49548—Cross section geometry
- H01L23/49551—Cross section geometry characterised by bent parts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49575—Assemblies of semiconductor devices on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48257—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48464—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area also being a ball bond, i.e. ball-to-ball
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/0132—Binary Alloys
- H01L2924/01322—Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/07802—Adhesive characteristics other than chemical not being an ohmic electrical conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Abstract
本发明在将多个半导体芯片安装到引线架上的半导体装置中,减小其平面尺寸及厚度而实现小型化。通过将第一岛区域(12)的背面与第二岛区域(13)的表面至少局部重叠而配置,使第一岛区域上的半导体芯片与所述第二岛区域背面的第二半导体芯片重叠。因此,能够将平面的占有面积减小到比两芯片的平面面积小。另外,与第二半导体芯片(20)连接的金属细线由于向背侧延伸,故能够将半导体装置的厚度也减薄。
Description
技术领域
本发明涉及半导体装置。
背景技术
通常,使用有引线架的半导体装置配置有岛区域、一端设置在岛区域周围的多根引线,并且在岛区域之上设置有半导体芯片,由金属细线将所述半导体芯片的接合焊盘与所述引线的一端连接(例如,专利文献1)。另外,以使所述多根引线的另一端露出的方式,由绝缘性树脂将所述岛区域、所述多根引线、半导体芯片以及多根金属细线密封。在此,在多根引线中,将被所述绝缘性树脂密封的部分称为内引线,将从绝缘性树脂露出的部分称为外引线,根据需要而将该外引线弯曲,通过焊接等将所述引线的另一端安装在印刷电路板等上。
另外,也实现了在岛区域上层积多个芯片而构成的叠层型半导体装置。其是在主芯片上层积尺寸比主芯片尺寸小的副芯片的结构,由金属细线也将主芯片与副芯片电连接。
专利文献1:特开2007-5569号公报
上述那样的半导体装置可利用目前的轻薄短小的技术而实现小型化。但是,由于副芯片表面与主芯片的表面相比,配置在距离岛区域表面更高的位置,因此若由金属细线与副芯片表面之上连接,则金属细线的顶部变得更高,具有半导体装置的厚度、即封装的厚度增厚的问题。
发明内容
因此,本发明的目的在于提供一种半导体装置,不增大封装的厚度即可安装多个芯片。
本发明的主要特征如下。
即,本发明第一方面的半导体装置,具有:第一岛区域、一端与所述第一岛区域接近配置的多个第一引线、设置在所述第一岛区域的上表面并与所述第一引线电连接的第一半导体芯片;第二岛区域、一端与所述第二岛区域接近配置的多个第二引线、设置在所述第二岛区域的背面并与所述第二引线电连接的第二半导体芯片,将所述第一岛区域的背面与所述第二岛区域的表面至少局部重叠而配置,通过绝缘性树脂将所述第一岛区域、所述第二岛区域、所述第一引线的一部分以及所述第二引线的一部分密封。
本发明第二方面的半导体装置,具有:第一岛区域、与所述第一岛区域接近而设置有第一接合部的多个第一引线、设置在所述第一岛区域的上表面并与所述第一接合部电连接的第一半导体芯片;第二岛区域、与所述第二岛区域接近而设置有第二接合部的多个第二引线、设置在所述第二岛区域的背面并与所述第二接合部电连接的第二半导体芯片,在所述第一引线与相邻的所述第一引线之间配置所述第二引线,并且使所述第一引线的背面与所述第二引线的表面至少局部重叠,可通过绝缘性树脂将所述第一岛区域、所述第二岛区域、所述第一引线的一部分以及所述第二引线的一部分密封。
本发明第三方面的半导体装置,具有:第一岛区域、一端与所述第一岛区域接近配置的多个第一引线、设置在所述第一岛区域的上表面并与所述第一引线电连接的第一半导体芯片;第二岛区域、一端与所述第二岛区域接近配置的多个第二引线、设置在所述第二岛区域的背面并与所述第二引线电连接的第二半导体芯片,将所述第一岛区域的背面与所述第二岛区域的表面至少局部重叠而配置,在所述第一引线与所述第一引线之间配置所述第二引线,并且使第一引线的背面与第二引线的表面至少局部重叠,通过绝缘性树脂将所述第一岛区域、所述第二岛区域、所述第一引线的一部分以及所述第二引线的一部分密封。
本发明第四方面,所述第一岛区域及所述第二岛区域分别具有相对的一对侧边,所述第一岛区域的一个侧边延伸出与焊盘一体的所述第一引线,并且在另一个侧边设置有与所述第一岛区域一体的第一吊线,所述第二岛区域的一个侧边延伸出与焊盘一体的所述第二引线,并且在另一个侧边设置与所述第二岛区域一体的第二吊线置所述第二引线的第二吊线。
本发明第五方面,所述第一岛区域及所述第二岛区域分别具有相对的一对侧边,所述第一岛区域的一个侧边延伸出与焊盘一体的所述第一引线,在另一个侧边设置与所述第一岛区域一体的第一吊线,所述第二岛区域的一个侧边设置与所述第二岛区域一体的第二吊线,并且在另一个侧边延伸有与焊盘一体的所述第二引线。
另外,本发明的半导体装置,具有:第一岛区域、一端与所述第一岛区域接近的第一引线、固定在所述第一岛区域的上表面并与所述第一引线电连接的第一半导体芯片;第二岛区域、一端与所述第二岛区域接近的第二引线、固定在所述第二岛区域的下表面并与所述第二引线电连接的第二半导体芯片,将所述第一岛区域和所述第二岛区域配置在平面上不同的位置,并且在厚度方向上局部错开而配置。
根据本发明,通过将第一岛区域的背面与第二岛区域的表面至少局部重叠而配置,使第一岛区域上的第一半导体芯片与所述第二岛区域背面的第二半导体芯片重叠。
因此,能够将平面的占有面积减少到小于两芯片的平面面积。而且,由于第二半导体芯片的金属细线向背面侧延伸,故也可以减小半导体装置的厚度。
附图说明
图1是说明本发明的半导体装置的剖面图。
图2是说明本发明的半导体装置的平面图。
图3是说明本发明的半导体装置所采用的第一引线架的图示。
图4是说明本发明的半导体装置所采用的第二引线架的图示。
图5是说明本发明的半导体装置的平面图。
图6是说明本发明的半导体装置所采用的第一引线架的图示。
图7是说明本发明的半导体装置所采用的第二引线架的图示。
图8是表示本发明的半导体装置的图示,(A)是剖面图,(B)是平面图,(C)是剖面图。
附图标记说明
10:第一引线架;11:第二引线架;12:第一岛区域;13:第二岛区域;14:第一引线;15:第二引线;16:引线;17:第一半导体芯片;18:金属细线;19:引线;20:第二半导体芯片;21:第一接合部;22:第二接合部;31:连接部;33:第二连接部;35:连接部;37:连接部;40:绝缘性树脂;50:半导体装置;52:连接部;54:引线;55:吊线;56:金属细线;57:吊线;58:金属细线;60:电极;62:电极
具体实施方式
参照附图说明本发明的实施方式。图1是半导体装置的剖面图,图2是半导体装置的平面图,图3、图4是半导体装置的分解图。
首先,在说明图1及图2所示的本发明的半导体装置之前,参照图3及图4进行说明。简单地说明,本发明是将图3的第一引线架10和图4的第二引线架11重叠的结构,例如,第一引线架10的第一岛区域12和第二引线架11的第二岛区域13至少局部重叠。另外,根据其他方式,第一引线架10的第一引线14和第二引线架11的第二引线15至少局部重叠。
具体地,参照图3说明第一引线架10。首先,该第一引线架10由第一岛区域12、一端与该第一岛区域12成为一体且另一端向左侧延伸的至少一根(在此为两根)引线16、位于第一岛区域12附近且一端接近岛区域的右侧边、另一端向右侧延伸的至少一根第一引线14(在此为两根)构成。在此,向第一岛区域12的左右各延伸有两根引线。另外,第一引线14的一端被加工成矩形,将该一端活用作第一接合部21。
另外,在第一岛区域12的表面设置有第一半导体芯片17,将第一半导体芯片17上面形成的电极(在纸面上在圆中描画斜线的部分)与第一引线14的第一接合部21电连接。在此,采用了金属细线18,但也可以由金属板等进行连接。
另一方面,参照图4说明第二引线架11。该第二引线架11的基本形状与第一引线架10相同,由第二岛区域13、一端与该第二岛区域13成为一体且另一端向左侧延伸的至少一根引线19、位于第二岛区域13附近且一端接近该岛区域的右侧边、另一端向右侧延伸的至少一根第二引线15构成。在此,向第二岛区域13的左右各延伸有两根引线。另外,在第二岛区域13的背面设置有第二半导体芯片20,将第二半导体芯片20上的电极(纸面上在圆中描画斜线的部分)与第二引线15的第二接合部22电连接。在此,采用了金属细线18,但也可以由金属板等进行连接。另外,第二引线15的一端被加工成矩形,将该一端活用作第二接合部22。
(第一实施方式)
参照图1、图2具体说明第一实施方式。该半导体装置是使参照图3及图4说明的第一引线架10和第二引线架11局部重叠的结构。即,位于图1上侧的岛区域相当于图3的第一岛区域12,位于图1下侧的岛区域相当于图4的第二岛区域13。在此,为了将第一岛区域12与第二岛区域13电绝缘,需要使二者分离距离L。
该分离距离L至少需要为50μm。现有的半导体装置是将图3和图4所示的引线架直接横向并排配置的结构。为了进行安装,而需要有将第一岛区域12和第二岛区域13直接相加的面积。但是,本发明如图2所示,由于将第一岛区域12的背面与第二岛区域13的表面至少局部重叠,能够将平面上看到的岛区域的占有面积也缩小。
另一方面,第一引线14的背面和第二引线15的表面,与岛区域同样地至少分离约50μm。参照图1及图2,第一引线14、第二引线15的结构如下。即,从第一接合部21向下倾斜而设有第一倾斜部30,在该倾斜部30的端部水平地设有第一连接部31。另外,从第二接合部22向下倾斜而设有第二倾斜部32,在该倾斜部32的端部水平地设有第二连接部33。
另外,引线16、19也同样地,与第一岛区域12一体构成的引线设有自此向下倾斜的倾斜部34,在该倾斜部34的端部设有连接部35。另外,与第二岛区域13一体构成的引线37设有自此向下倾斜的倾斜部36,在该倾斜部36的端部设有连接部37。
如前所述,在本发明中,第一岛区域12与第二岛区域13以距离L分离开来,还设有以该分离距离或与该分离距离接近的距离分离开的第一接合部21、第二接合部22。另外,只要使自此延伸的倾斜部和连接部、从第一岛区域12、第二岛区域13向左延伸的倾斜部和连接部相互不接触而配置即可。
另外,由绝缘性树脂40将第一引线架10、第二引线架11密封。并且在该绝缘性树脂40的背面使连接部31、33、35、37的背面露出。
如以上说明,第一岛区域12的背面和第二岛区域13的表面在纵向上离开距离L,并且第一岛区域12和第二岛区域13至少局部重叠,因此,能够将平面上看到的岛区域的占有面积减少。位于第二岛区域13的倾斜部向斜下方延伸,在该延伸部分可配置第二半导体芯片20、金属细线,因而无需另外设置相应的厚度,具有半导体装置的厚度也可减薄的特点。
(第二实施方式)
接着,说明第二实施方式。第一实施方式中仅对岛区域的重叠进行了说明,在本实施方式中,也包含第一接合部21与第二接合部22重叠的情况。
通常,接合部(接合端子)由于利用金属细线进行连接,故接合工具的头部必须与接合部抵接。因此,两邻的两个接合部的间隔需要至少为规定的距离。但是,在本发明的半导体装置中,例如第一接合部21和相邻的第二接合部22为表面与背面的关系,故而能够使其之间的距离比所述规定的距离还小。因此,第一接合部21和第二接合部22可至少使局部重叠。在本实施方式中,在第一引线14彼此之间的中央部附近配置有第二引线15。
具体地,使用图3进行说明。第一引线14的宽度约0.1mm,第一接合部21的尺寸(宽度)为0.2~0.25mm。因此,若例如第一接合部21的一边宽度为0.25mm,则第一接合部21的端部从第一引线14的中心突出0.125mm、即从第一引线14的上下侧边突出0.075mm。并且,第一引线14彼此分离的距离为0.25mm,第一接合部21的下侧边与相邻的接合部的上侧边之间的距离为0.1mm。该情况与图4所示的相同。
因此,返回图1进行说明,图3和图4的引线架正好为以下的结构。即,在两根第一引线14之间配置第二引线15。因此,第一接合部21和第二接合部22局部重叠而配置。
以上,与第一实施方式不同之处仅为接合部重叠这一方面,其他与第一实施方式相同,因此省略其说明。
(第三实施方式)
以下,参照图5、图6及图7说明本实施方式。图5是表示本实施方式的半导体装置的平面图,图6是空心地表示第一引线架的平面图,图7是空心地表示第二引线架的平面图。
在上述实施方式中,内置的元件为分立集成型的晶体管,在本实施方式中,在半导体装置中内设有形成多个电极的IC。因此,在本实施方式中,所使用的引线架为IC规格的引线架。即,图6及图7所示的引线架中,由于载置有上面设有多个接合焊盘的半导体芯片,故引线架中也包含与接合焊盘的个数对应的多个引线。
参照图5,具有多个引线的引线架重合。与上述实施方式相同,在第一岛区域12的表面安装有第一半导体芯片17,经由金属细线与各自的第一引线14连接。另外,在第二岛区域13的背面安装有第二半导体芯片20,经由金属细线与第二引线15电连接。并且在第一引线14、14之间配置第二引线15而构成。另外,附图标记55、57所示的部位是与上述的各岛区域连接并导出外部的吊线,具有在制造工序的中途阶段机械地支承各岛区域的功能。
另外,在此,附图中省略了设有的绝缘性树脂40。
如图5可知,第一岛区域12的表面与第二岛区域13的背面至少局部重叠,因此可减小平面的岛区域的占有面积。
另外,由于引线与金属细线的连接点也表背面交替地设置,故与上述实施方式相同,能够将引线彼此重叠一部分。
在附图中虽然省略了图示,但各引线使倾斜部、接合部向斜下方延伸,故在其空间中设有第二半导体芯片20以及与其连接的金属细线,故而能够相应地抑制厚度。
在此,图5中从两岛区域一体导出的两根吊线从一个侧边(纸面上的左侧侧边)向外部导出。在此,也可以将从一个岛区域导出外部的吊线设置在左侧,将从另一个岛区域导出外部的吊线设置在右侧。
(第四实施方式)
参照图8说明本实施方式的半导体装置50的结构。图8(A)是半导体装置50的剖面图,图8(B)是从上方看到的图8(A)所示的半导体装置50的平面图,图8(C)是图8(B)的C-C′线剖面图。在本实施方式中,与上述的其他实施方式重复的部分标注相同的附图标记并省略其说明。
半导体装置50的结构与图1所示的半导体装置基本相同,不同点在于:第一岛区域12和第二岛区域13配置在平面上不同的位置(参照图8(B))。换句话说,第一岛区域12和第二岛区域13在平面上不重叠配置。而且,参照图8(C),第一岛区域12和第二岛区域13在厚度方向上错开而使二者至少局部重叠配置。在此,岛区域位于平面上的不同位置是指:在图8(B)所示的配置中,岛区域彼此在平面上不重合。另外,在厚度方向上重叠,参照图8(C),是指岛区域彼此在纸面的纵向上重叠。
另外,说明第一岛区域12和第二岛区域13在厚度方向上的位置关系,二者不配置在同一平面上。因此,参照图8(C),第一岛区域12的上表面及第二岛区域13的下表面在厚度方向上突出。
参照图8(A)说明半导体装置50的结构。半导体装置50将多个半导体芯片树脂密封而构成。在外观上,半导体装置50具有大致立方体形状或大致长方体形状,上表面和下表面是相互平行的平坦面,侧面成为上部比下部更向内侧倾斜的倾斜面。并且,由与内置的半导体芯片电连接的引线的端部构成的连接部31,从将整体一体地密封的绝缘性树脂40的侧面下部导出外部。另外,连接部31的下表面与绝缘性树脂40的下表面位于同一平面上。半导体装置50的安装可通过将连接部31上附着的焊锡膏加热融化的回流工序而进行。
半导体装置50的具体结构为:首先将多个半导体元件(第一半导体芯片17以及第二半导体芯片20)重叠而内置。参照图8(A)及图8(B),第一半导体芯片17固定在第一岛区域12的上表面,第二半导体芯片20固定在第二岛区域13的下表面。因此,第一半导体芯片17和第二半导体芯片20在半导体装置50的厚度方向上,其载置方向相反。
参照图8(A),固定在第一岛区域12上表面的第一半导体芯片17经由金属细线58与第一引线14的接合部14A的上表面连接。另外,固定在第二岛区域13下表面的第二半导体芯片20经由金属细线56与第二引线15的接合部的下表面连接。在此,关于第一引线14和第二引线15,可以将二者局部重叠而配置。由此,能够缩小半导体装置50的平面面积。
参照图8(B),配置在第一岛区域12上表面的第一半导体芯片不仅跨越第一岛区域12的上方,而且跨越至相邻的第二岛区域13的上方而重叠配置。由此,能够不限制第一岛区域12的大小而配置大型的第一半导体芯片17。在此,第一半导体芯片17的形状呈横向(岛区域排列的方向)上具有长边的长方形。另外,第二半导体芯片20也同样,固定在第二岛区域13下表面的第二半导体芯片20与第二岛区域13及第一岛区域12重叠而配置。在此,无需使两半导体芯片都跨越两个岛区域而配置,仅使某一个半导体芯片跨越两个岛区域配置即可。
另外,参照图8(A),第一引线14由上表面与金属细线58连接的接合部14A、与该接合部14A连接并朝向外侧向下方倾斜的连接部52、从绝缘性树脂40向外部露出且下表面位于绝缘性树脂40下表面的同一平面上的连接部31构成。该结构对于第二引线15也同样,在第二引线15中,接合部的下表面与金属细线连接。
参照图8(B),设有从第一岛区域12向外部导出的两根引线54,并且设有也从第二岛区域13向外部导出的两根引线54。在纸面上,从绝缘性树脂40的上侧侧边导出的引线54、从下侧侧边导出外部的第一引线14及第二引线15上下对称地配置。由此,能够提高回流工序中半导体装置50的安装性。
参照图8(C),第一岛区域12和第二岛区域13在厚度方向上错开而配置,并且相对于厚度方向局部重叠。在此,第一岛区域12在绝缘性树脂40的内部稍稍靠上方配置。第二岛区域13比第一岛区域12更靠下方配置。在此,二者可以部分重叠,也可以完全不重叠。
在此,作为一例,第一岛区域12及第二岛区域13的厚度例如为0.5mm左右。二者重叠的厚度L1比该厚度小、例如为0.2mm左右。第一岛区域12的下表面与第二半导体芯片20的上表面分离开的距离L2为0.3mm左右。另外,第一半导体芯片17的下表面与第二岛区域13的上表面分离开的距离L3为0.3mm左右。
通过使第一岛区域12和第二岛区域13在厚度方向上部分重叠,而能够在将半导体装置50的厚度减薄的同时,确保岛区域与半导体芯片的绝缘。例如,与在一个岛区域的上下主表面上安装有两个半导体芯片的情况相比,半导体装置50减薄岛区域彼此在厚度方向上重叠的长度量(L1)。
另外,在第一岛区域12的上表面配置有第一半导体芯片17,背面及侧面通过将整体密封的绝缘性树脂40覆盖。另外,在第二岛区域13的下表面固定第二半导体芯片20,上表面以及侧面由绝缘性树脂40覆盖。另外,通过将第一岛区域12及第二岛区域13错开配置,第一岛区域12与第二岛区域20分离开,第二岛区域13与第一半导体芯片17分离开。因此,即使在小型的半导体装置50中层积内置比较大型的半导体芯片,也能够防止半导体芯片与岛区域的短路。
在本实施方式中,在第一岛区域12的下表面与第二岛区域20的上表面的间隙、第二岛区域13的上表面与第一半导体芯片17的下表面的间隙中填充有绝缘性树脂40。在此,若难以将含有填充剂的绝缘性树脂40填充到该间隙中,则在树脂密封工序之前,在该间隙中填充流动性优良的树脂材料(例如填充剂混入量较少的树脂)即可。另外,也可以在上述间隙中填充由环氧树脂等构成的粘接剂。
参照图8(A),第一半导体芯片17例如是MOSFET,在上表面设有栅极以及源极,背面构成漏极。并且,上表面的电极(栅极和源极)经由金属细线58分别与第一引线14连接,背面固定在第一岛区域12的上表面。另一方面,第二半导体芯片20例如是MOSFET,在纸面上,上表面的漏极固定在第二岛区域13的下表面。另外,第二半导体芯片20下表面的电极经由金属细线56与第二引线15接合部的下表面连接。这些半导体芯片若为背面流通过电流的结构,则通过导电性粘接材料或共晶接合而固定在各自要安装的岛区域的主表面上。另外,若这些半导体芯片的背面无需导通,则也可以使用绝缘性的粘接剂将半导体芯片安装在岛区域上。
参照图8(B),在本实施方式中,将半导体芯片的接合焊盘(电极)与载置半导体芯片的岛区域重叠设置。具体地,第一半导体芯片17的电极60(连接金属细线58的位置)在平面上位于第一岛区域12的内部。由此,在形成金属细线58时,即使由接合工具对电极60施加接合能量(按压力、振动力、加热),该部分的第一半导体芯片17也被第一岛区域12牢固地支承。因此,通过由接合工具施加的接合能量,能够抑制第一半导体芯片17被破坏的问题。该情况在第二半导体芯片20也同样,设于第二半导体芯片20上的电极62与第二岛区域13重叠而设置。
作为在半导体装置的内部层积多个半导体芯片的方法,有在一块岛区域的上表面及下表面两面上背靠背地层积两个半导体芯片的方法。但是,若为该方法,则层积的半导体芯片在需要将背面导通的情况下,二者会经由岛区域而短路。在本实施方式中,参照图8(C),设置相互分离开的两个岛区域,二者在厚度方向上错开而配置。由此,通过电流的一个岛区域的背面可与安装在另一个岛区域上的半导体芯片绝缘。
通常,在半导体装置中内设两个半导体芯片时,将各自的半导体芯片载置在独立的岛区域上而将其层积。因此,两个岛区域以及半导体芯片在厚度方向上层积,故不能够避免层积所导致的厚度增加。在本实施方式中,参照图8(C),将固定各个半导体芯片的第一岛区域12及第二岛区域13在厚度方向上重叠。由此,能够抑制半导体芯片层积所导致的厚度增加,将封装的厚度减薄。
Claims (10)
1.一种半导体装置,其特征在于,具有:
第一岛区域、一端与所述第一岛区域接近而配置的多个第一引线、设置在所述第一岛区域的上表面并与所述第一引线电连接的第一半导体芯片;
第二岛区域、一端与所述第二岛区域接近而配置的多个第二引线、设置在所述第二岛区域的背面并与所述第二引线电连接的第二半导体芯片,
将所述第一岛区域的背面与所述第二岛区域的表面至少局部重叠而配置,通过绝缘性树脂将所述第一岛区域、所述第二岛区域、所述第一引线的一部分以及所述第二引线的一部分密封。
2.一种半导体装置,其特征在于,具有:
第一岛区域、与所述第一岛区域接近而设置有第一接合部的多个第一引线、设置在所述第一岛区域的上表面并与所述第一接合部电连接的第一半导体芯片;
第二岛区域、与所述第二岛区域接近而设置有第二接合部的多个第二引线、设置在所述第二岛区域的背面并与所述第二接合部电连接的第二半导体芯片,
在所述第一引线与相邻的所述第一引线之间配置所述第二引线,并且使所述第一引线的背面与所述第二引线的表面至少局部重叠,可通过绝缘性树脂将所述第一岛区域、所述第二岛区域、所述第一引线的一部分以及所述第二引线的一部分密封。
3.一种半导体装置,其特征在于,具有:
第一岛区域、一端与所述第一岛区域接近而配置的多个第一引线、设置在所述第一岛区域的上表面并与所述第一引线电连接的第一半导体芯片;
第二岛区域、一端与所述第二岛区域接近而配置的多个第二引线、设置在所述第二岛区域的背面并与所述第二引线电连接的第二半导体芯片,
将所述第一岛区域的背面与所述第二岛区域的表面至少局部重叠而配置,在所述第一引线与所述第一引线之间配置所述第二引线,并且使第一引线的背面与第二引线的表面至少局部重叠,通过绝缘性树脂将所述第一岛区域、所述第二岛区域、所述第一引线的一部分以及所述第二引线的一部分密封。
4.如权利要求2所述的半导体装置,其特征在于,所述第一岛区域及所述第二岛区域分别具有相对的一对侧边,
在所述第一岛区域的一个侧边设置与所述第一岛区域一体的第一吊线,并且与所述另一个侧边接近而设置所述第一引线的第一接合部,
在所述第二岛区域的一个侧边设置与所述第二岛区域一体的第二吊线,并且与所述另一个侧边接近而设置所述第二引线的第二接合部。
5.如权利要求2所述的半导体装置,其特征在于,所述第一岛区域及所述第二岛区域分别具有相对的一对侧边,
与所述第一岛区域的一个侧边接近而配置所述第一引线的第一接合部,并且在另一侧边设置与所述第一岛区域一体的第一吊线,
在所述第二岛区域的一个侧边设置与所述第二岛区域一体的第二吊线,并且与另一侧边接近而设置所述第二引线的第二接合部。
6.一种半导体装置,其特征在于,具有:
第一岛区域、一端与所述第一岛区域接近的第一引线、固定在所述第一岛区域的上表面并与所述第一引线电连接的第一半导体芯片;
第二岛区域、一端与所述第二岛区域接近的第二引线、固定在所述第二岛区域的下表面并与所述第二引线电连接的第二半导体芯片,
将所述第一岛区域和所述第二岛区域配置在平面上不同的位置,并且在厚度方向上局部错开而配置。
7.如权利要求6所述的半导体装置,其特征在于,所述第一半导体芯片或所述第二半导体芯片中的至少一个平面看重叠在所述第一岛区域及所述第二岛区域二者上而配置。
8.如权利要求6所述的半导体装置,其特征在于,所述第一岛区域及所述第二岛区域在厚度方向上至少局部重叠而配置。
9.如权利要求6所述的半导体装置,其特征在于,所述两半导体芯片、所述两岛区域以及所述两引线的一部分由绝缘性树脂一体地密封,
所述两引线包括将所述两半导体芯片连接的接合部、在与所述绝缘性树脂主面的同一平面上露出外部的连接部、所述接合部与所述连接部之间的连续部。
10.如权利要求6所述的半导体装置,其特征在于,形成在所述第一半导体芯片的表面上的接合焊盘设置在与所述第一岛区域重叠的区域上。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006091903 | 2006-03-29 | ||
JP091903/06 | 2006-03-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101047171A true CN101047171A (zh) | 2007-10-03 |
CN100521195C CN100521195C (zh) | 2009-07-29 |
Family
ID=38557593
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2007100914328A Active CN100521195C (zh) | 2006-03-29 | 2007-03-28 | 半导体装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7535087B2 (zh) |
KR (1) | KR100844630B1 (zh) |
CN (1) | CN100521195C (zh) |
TW (1) | TWI336517B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008270302A (ja) * | 2007-04-16 | 2008-11-06 | Sanyo Electric Co Ltd | 半導体装置 |
KR101505552B1 (ko) * | 2008-03-31 | 2015-03-24 | 페어차일드코리아반도체 주식회사 | 복합 반도체 패키지 및 그 제조방법 |
JP5443837B2 (ja) * | 2009-06-05 | 2014-03-19 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
CA2985254A1 (en) * | 2017-11-14 | 2019-05-14 | Vuereal Inc | Integration and bonding of micro-devices into system substrate |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0582671A (ja) * | 1991-09-19 | 1993-04-02 | Nec Corp | 樹脂封止型半導体素子 |
JP3824696B2 (ja) * | 1996-02-23 | 2006-09-20 | ローム株式会社 | フォトカプラ及びその製造方法 |
US6677665B2 (en) * | 1999-01-18 | 2004-01-13 | Siliconware Precision Industries Co., Ltd. | Dual-die integrated circuit package |
JP3655181B2 (ja) * | 2000-09-28 | 2005-06-02 | 株式会社東芝 | 半導体装置およびそのパッケージ |
TW525274B (en) * | 2001-03-05 | 2003-03-21 | Samsung Electronics Co Ltd | Ultra thin semiconductor package having different thickness of die pad and leads, and method for manufacturing the same |
JP2003218288A (ja) | 2002-01-18 | 2003-07-31 | Toshiba Corp | 半導体外囲器 |
JP2004022601A (ja) * | 2002-06-12 | 2004-01-22 | Mitsubishi Electric Corp | 半導体装置 |
JP3595323B2 (ja) | 2002-11-22 | 2004-12-02 | 沖電気工業株式会社 | 半導体装置及びその製造方法 |
JP2005150647A (ja) * | 2003-11-20 | 2005-06-09 | Renesas Technology Corp | 半導体装置及びその製造方法 |
JP3994095B2 (ja) | 2004-06-23 | 2007-10-17 | ローム株式会社 | 面実装型電子部品 |
JP2005277434A (ja) | 2005-05-09 | 2005-10-06 | Renesas Technology Corp | 半導体装置 |
US7352058B2 (en) * | 2005-11-01 | 2008-04-01 | Sandisk Corporation | Methods for a multiple die integrated circuit package |
US8513542B2 (en) * | 2006-03-08 | 2013-08-20 | Stats Chippac Ltd. | Integrated circuit leaded stacked package system |
-
2007
- 2007-03-22 KR KR20070028110A patent/KR100844630B1/ko not_active IP Right Cessation
- 2007-03-28 TW TW96110696A patent/TWI336517B/zh not_active IP Right Cessation
- 2007-03-28 CN CNB2007100914328A patent/CN100521195C/zh active Active
- 2007-03-28 US US11/692,563 patent/US7535087B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US7535087B2 (en) | 2009-05-19 |
TW200742031A (en) | 2007-11-01 |
US20070228537A1 (en) | 2007-10-04 |
TWI336517B (en) | 2011-01-21 |
KR100844630B1 (ko) | 2008-07-07 |
CN100521195C (zh) | 2009-07-29 |
KR20070098545A (ko) | 2007-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1047470C (zh) | 半导体器件 | |
US9184117B2 (en) | Stacked dual-chip packaging structure and preparation method thereof | |
CN1204623C (zh) | 半导体装置 | |
CN1157774C (zh) | 半导体器件的制造方法和半导体器件 | |
US8981539B2 (en) | Packaged power semiconductor with interconnection of dies and metal clips on lead frame | |
US9735094B2 (en) | Combined packaged power semiconductor device | |
CN101290920B (zh) | 半导体装置 | |
US8686546B2 (en) | Combined packaged power semiconductor device | |
CN1842906A (zh) | 可颠倒无引线封装及其制造和使用方法 | |
CN1499622A (zh) | 引线框及制造方法以及树脂密封型半导体器件及制造方法 | |
CN101047171A (zh) | 半导体装置 | |
CN1213487C (zh) | 半导体组件及其制造方法 | |
CN1309066C (zh) | 半导体装置 | |
KR101644913B1 (ko) | 초음파 용접을 이용한 반도체 패키지 및 제조 방법 | |
CN1441490A (zh) | 半导体装置及其制造方法 | |
CN1585125A (zh) | 电路装置 | |
CN1441474A (zh) | 半导体装置的制造方法 | |
US7298034B2 (en) | Multi-chip semiconductor connector assemblies | |
CN1202565C (zh) | 半导体装置 | |
US20200035587A1 (en) | Semiconductor device and method for manufacturing semiconductor device | |
CN1314119C (zh) | 半导体装置及其制造方法、电路板和电子仪器 | |
CN101257008B (zh) | 半导体装置 | |
CN112786567A (zh) | 一种半导体功率模组及半导体功率模组的封装方法 | |
JP2007294884A (ja) | 半導体装置 | |
CN1158705C (zh) | 制造半导体器件的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |