TWI336517B - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TWI336517B
TWI336517B TW96110696A TW96110696A TWI336517B TW I336517 B TWI336517 B TW I336517B TW 96110696 A TW96110696 A TW 96110696A TW 96110696 A TW96110696 A TW 96110696A TW I336517 B TWI336517 B TW I336517B
Authority
TW
Taiwan
Prior art keywords
lead
island portion
island
semiconductor wafer
semiconductor
Prior art date
Application number
TW96110696A
Other languages
English (en)
Other versions
TW200742031A (en
Inventor
Hideyuki Inotsume
Hirokazu Fukuda
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200742031A publication Critical patent/TW200742031A/zh
Application granted granted Critical
Publication of TWI336517B publication Critical patent/TWI336517B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49537Plurality of lead frames mounted in one device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • H01L23/49551Cross section geometry characterised by bent parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48257Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48464Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area also being a ball bond, i.e. ball-to-ball
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Description

1336517 第96110696號專利申埯宏 (9 9年9月2 8 °日; 九、發明說明: 【發明所屬之技術領域】 本發明係關於半導體裝置之技術。 【先前技術】 一般而言’使用引線框架之半導體裝置係配置島部 (island)、以及複數條設置其一端於島部的周圍之引線 (lead) ’而且,在島部之上係設置半導體晶片
(semiconductor chip),且前述半導體晶片之接線墊 (bonding pad)和前述引線的一端係藉由金屬細線而連接 (例如,專利文獻1)。更且,為了使前述複數條引線的另 编旎形成露出之狀態,將前述島部、前述複數條引線、 半導體晶片'以及複數條之金屬細線#由絕緣性樹脂予以 封裝。此處,在複數條引線巾,將被封裝於前述絕緣性樹 ,的部分稱為㈣引線(inner lead),將自、絕緣性樹脂所 路出的部分稱為外部引線(outer lead),該外部引線係依 需求而予以彎曲,前述引線的另一端係藉 而安、 於印刷基板等。 女裝 此外’將複數個晶片積層於島部而形成堆積型 (::=)的半導趙裝置亦已被實現。此係積層較母 :片的尺寸為小之子晶片於母晶片上者,母晶片和子 亦均藉由金屬細線作電性連接。 曰曰 [專利文獻1]曰本特開2007-5569號公報 【發明内容】 (發明欲解決之課題) (修正本)319052 5 、 ^ 9611G696號專利申請案 前述之形態的半導體裝置係能 技術而達成小型化。但是由於子晶片的表面係== 晶::表面距離島部的表面更高的位置,故當:: 半導體裝置的厚戶,二屬細線的頂部變得更高,且 因此!ί 裝的厚度變得更厚的問題。 产而目的在於實現以不須增大該封裝的厚 度而此女裝複數個晶片之半導體裝置。 与 (解決課題之手段) 本發明之主要特徵如下。 係具有:帛項欲解決之事項為,本發明之半導體裝置 第1島部、有一端接近於 條第1 5丨線、及嗖晋於一"弟1島邛而配置之複數 又置於别述弟1島部的上面且盥前述第! 引線作電性連接之第1半導體晶片;以及 J这第1 條第=部二前逑第2島部而配置之複數 引線作電性、車接、料第2島部的背面且與前述第2 引線f電性連接之第2半導體晶片; 洳述第1島部的背面和前 -部分重疊的方式而配第島#的表面係以至少 前述第1引線的一立 〜㈣1島部、前述第2島部、 由絕緣性樹脂而予及前述第2引線的一部分係藉 第第=解二之明之半導體裝置係具有: 之複數條第i引緩 …接近於刖述第1島部而設置 Μί線、及設置於前述第1島部的上面且與前 6 (修正本)319052 第96110696號專利申請案 诚笛1 β厶 (9 9年9月2 8日 接線部作電性連接之第1半導體晶片;以及 …第2島部、有第2接線部接近於前述第2島部而設置 :數條第2引線、及設置於前述第2島部的背面且與前 &第2=線部作電性連接之第2半導體晶片; 則述第1引線和鄰接之前述第1引線之間配置前述 引線’且以第!引線的背面和第2引線的表面至少一 的方式而配置,前述们島部、前述第2島部、 月』述第1引線的一部分、以;5針筮9 2丨6 ,, t 刀以及刖述第2引線的一部分係藉 、'’邑緣丨生樹腊而予以封裝。 ^ =欲解決之事項為’本發明之半導體裝置係具有: 條第1引線部及於前述第1島部而配置之複數 及§又置於别述第1島部的上面且與前述第i 引線作電性連接之第1半導體晶片;以及 第 停第=部、有一端接近於前述第2島部而配置之複數 連:T前述第2島部的背面且與前述= 深:電性連接之第2半導體晶片; 月'J述第1島部的背面和前述 -部分重疊的方式而配置,在前:=面係以至少 線之間配置前述第2、丨線,且以^ :線:前述第Μ ΑΛ * ^ ^ , 第引線的背面和第2弓ί :、f J ”〉一部分重疊的方式而配置,前述第1 %邱 -述第2島部、前述第以線,島部、 線的-部分係藉由絕緣性樹脂而予以:裝錢-述第2引 第四項欲解決之事項為,: 部係具有分別相對向之一對 第1島部和前述第2島 對的側邊,前述$1島部之一方 7 (修正本)3〗9052 第96110696號專利申請案 的側邊係延伸有和墊片成 年9月28日〗 的侧邊料置有和前述第第1引線’另一方 線,前述第2島部之-方的^ =為-體的第1懸吊引 的前述第2引線,另一方的^延伸有和塾片成為一體 成為-體的第2懸,引線。!邊係設置有和前述第2島部 呷传項,解決之事項為,前述第1島部和前述第2島 術有分別相對向之-對的側邊,…J第島 的側邊係延伸有和塾片成為第1島部之一方 的側邊係設置有和前述第1島呷成:二1引線’另一方 線,前述第2島部之一方的 f一體的第1懸吊引 成為一體的第2懸吊引線1邊^又置有和前述第2島部 成為一體的前述第2引^另—方的側邊係延伸有和塾片 :外,本發明之半導體裝置係具有: 及固二t::::前,島部之第1引線、 連接之第1半導體晶片;以及I和别述第1引線作電性 第2島部、有一端接近前述第 固貼於前述第2島部的下面m弟2引線、及 接之第2半導體晶片; 别述第2引線作電性連 月’J述第1島部和前述第2島部係指 (I::時,亦於厚度方向作部分地 面二1島部的背面和第2島部的表 且的方式而配置,即能以使第!島部上 (修正本)319052 8 1336517 之第1半導體晶片和前述第2 片重疊之形態而構成。 島部的 背面 第96110696號專利申婧幸 (99年9月28日] 之第2半導體晶 因此,能使平面之佔有面積較兩個晶片之平面面積為 縮?。此外’ f 2半導體晶片之金屬細線,由於其係延伸 於背側’故亦能縮小其半導體裝置的厚度。 【實施方式】
參照圖式說明有關本發明之實施形態。第1圖係 裝置之剖面圖,f 2圖係半導體裝置之平面圖。再者 圖及第4圖係半導體裝置之分解圖。 首先,在說明第1圖及第2圖所示之本發明的半導選 裝置之前’先參照第3圖及第4圖而說明。簡單地說明時, 本發明係將第3圖之第i引線框架1〇和第4圖之第 框架il予以重疊而構成,例如第j引線框架島 部12、及第2引線框架u的第2島部13係至少一部分 疊者。此外,若以不同的方式予以表示時,則第° : 架1〇的第1引線14、及第2引線框架u 、 係至少一部分重疊者。 丨綠15 參照第3圖而具體地說明有關第1引線框架1〇。首 該第1 51線框_ 1 g係、由下列所構成: 第1島部12 ; 至少1條(此處為2條)之引線16,其係和該第】島部 12 一端為一體’另一端為延伸於左側;以及 至少1條(此處為2條)之第^引線Μ,其係位於 島部12的近傍’且—端係接近島部的右侧邊,另—端為延 (修正本)3】9052 9 1336517 第9611〇696號專利中請案 <99年9月28日 伸於右侧。 &在此係各有2條引線為延伸於第1島部12的左右。此 卜第1引線14的一端係加工成矩形,而此係被活用為 1接線部21。 此外在第1島部12的表面係設置有第〗半導體晶片 17形成於第1半導體晶片17的上面之電極(在紙面上為 於圓形附加斜線的部分)和第1引線14的第i接線部21 赢係作電性連接。此處雖係使用金屬細線18,但亦可用金屬 響板等予以連接。 驾 另一方面,參照第4圖說明有關第2引線框架U。該 苐2引線框帛^之基本形狀和帛^引線框_ 為相同, 其係由:第2島部13、和該第2島部13 —端為一體,另 一端延伸於左側之至少—條之引線19、以及位於第2島部 的近傍,-端係位於該島部的右側邊,另—端為延伸於 始:之至少—條之第2引線15所構成。此處係各有2條引 =延:於'2島部13的左右。此外,在第2.島部_ :雪糸°又置有第2半導體晶片20,第2半導體晶片20上 之電極(在紙面上為於圓形附加有斜線的部分)和第2引線 =第2接線部22係作電性連接。此處雖係使用金屬細 山’但以金屬板狩以連接亦可。此外,第2引線15 •-端係加工成矩形,而此處係被活用為第2接線部 〈第1實施形態〉 半導Π 第2圖具體地說明有關第1實施形態。本 -袭置係將參照苐3圖及第4圖所說明之f 1引線框架 (修正本)319052 10 •1336517 以699=申請案 10和第2引線框架n予以部分重疊之構造。亦即,位 第1圖上側之島部係相當於第3圖之第i島部12,位於第 ^圖下側之島部係相當於第4圖之第2島部13。此處為了 第1島部12和第2島部13的電性絕緣之雹要, ’、” •離L程度。 尾性、邑緣之而要’而間隔距 該間隔距離L係至少必須作成5〇//m左右。習知之 • 2體裝置係將第3圖及第圖4所示之引線框架照原樣地 、平躺構造’將第1島部12和第2島部! 的面積變成安裝上所必需的面積。但本發明係如 二12的背面和第2島部13的表面係至少 4刀重登’故亦能縮小平面上所見到之島部的佔有面積。 一方面’第1引線14的背面和第2引線15的表面 係和島部相同地,至少間隔大約一m。 表面 =及第2圖,第!引線14、第2引線15係如下述:二: 第1接線部21往斜下方設置第i傾斜部3〇,該 • 30的前端係水平地設置有第1連接部3ι。此外,口 =線部22往斜下方設置第2傾斜部32,該傾斜 鈿係水平地設置有第2連接部33。 的則 此外,引線16、1 q允n^ .體之引線係自該島部往钭下二置傾:1島部12成為-的前端係設置有連接^ Λ 部34,該傾斜部34 _ 線二二 部36的前端係設置有連接部37/肖斜部36 ’該倾斜 如前述’本發明令,第i島部12和第2島部13係以 (修正本)319052 11 *1336517 第9611〇696號專利申旖宏 (99年9月28『茶 距離L予以間隔,此外,設置以該間隔距離或其相近的距 離而予以間隔之第丨接線部21、以及第2接線部22。此外, 自該接線部所延伸之傾斜部和連接部、或自第丨島部12 和第2島部13延伸於左側之傾斜部和連接部為相互不接觸 而配置亦可。 此外,第1引線框架10、第2引線框架丨丨係以絕緣 性樹脂40予以封裝。繼而在該絕緣性樹脂40的背面係露 出連接部31、33、35、37的背面。 /如以上說明’第】島部i 2的背面和第2島部13的表 面係以L間隔於縱方向,且由於第!島部12和第2島部 13係至少-部分重疊,故能縮小平面上所見之島部的佔有 面積。此外’第2島部13之傾斜部係延伸於斜下方,可配 ^ =半導體晶片2 〇、金屬細線於該延伸部分,無須另設 其厚度,而可薄化半導體裝置之厚度。 〈第2實施形態〉
。前實施例雖僅說明有關 包含第1接線部21和第2 繼而說明有關第2實施形態 島部的重疊,但本實施形態係亦 接線部2 2而予以重疊。 峻而、車垃u 洫P〇St)係藉由金屬、1 線而連接,故接線工具的頭必須抵接於該處。因此 之2個接線部的間隔係 - 在本半導體穿置中也: 某個預定的距離。公 界牛争體裝置中,例如弟!接線部21和相 邛22係具有表面和背面的 、’ 離更狹窄。因此,第i接線部21#:第作月述預定㈣ 1和弟2接線部22係可作 (修正本)319052 12 -- 第96110696號專利申請索 Λ' Zi /K At /± ( 9 9 年 9 月 2 8 日) -成至使一部分重疊之狀態。本實施形態係配置第2引 線15於第1引線14彼此之間的中央部附近。 使用第3圖而具體地說明。第1引線14之寬度係大約 心m,第i接線部21的尺寸(寬度)係〇.2至〇25麵。因 此,例如第1接線部邊之寬度若為〇 25咖時,則 第1接線部21的端部係自第1引線14的中心凸出 0· 125mm’亦即自第!引線14的上下之側邊凸 此外,第1引線14彼此之間的間隔距離為〇25龍,第1 •接線部21的下側邊和鄰接的接線部之上側邊的間隔為 〇. lmm。4圖亦為同樣之情形。 回到第1圖、第3圖和第4圖之引線框架係正 如下述。亦即,配置第2引線15於2條之第”丨㈣之 間。因此,第1接線部21和第2接線部22係配置成一部 分重疊之狀態。 以上,僅接線部重疊之點和前述實施形態不同,由於 籲另外之點均和第i實施形態相同,故省略其以下之說明。 〈第3實施形態〉 以下,參照第5圖、第6圖、以及第7圖說明本實施形態。 第5圖係表示本實施形態之半導體裝置之平面圖,第6圖係 表示抽出第1弓旧框架之平面圖,第7圖係表示抽出第2引線 框架之平面圖。 上述之貫施形態中,内藏的元件雖係分離型的電晶 體’曾但本實施形癌中’形成另外之數個電極之IC係内藏於 半導體裝置。因此’本形態所使用之引線框架係IC之形 (修正本)319052 13 *1336517 .. 第9611〇696號專利申請案 (99年9月28日) 態。亦即,由於在第6圖或第7圖所示之引線框架係載置上 面具有多數的接線塾之半導體晶片,故對應於接線塾的數 量之複數條引線係包含於引線框架。 當參照第5圖時,具有複數條引線之引線框架係重疊之狀 態。和前實施形態同樣地,第1島部12的表面係安裝第j 半導體晶片17,且介以金屬細線而分別連接各第1引線 14。此外,第2島部13的背面係安裝第2半導體晶片2〇, 且介以金屬細線而和第2引線15作電性連接。再者以配置 鲁第2引線15於第1引線14、14之間之方式而構成。此外, 元件符號55、57所示之部位係和上述之各島部相連接而導 出於外部之懸吊引線,在製造步驟之中途階段中,具有機 械性地支持各島部之功能。 此外,此處雖係設置絕緣性樹脂4〇,但在圖式上則以 省略。 、 如參照第5圖可知,由於第!島部12的表面和第2島部 =背面係至少一部分重疊,故能縮小平面之島部的佔^ ^外’由㈣線和金屬細線的連接點亦形成互為表 門二面交替,故和前實施形態同樣地,能使引線彼此之 間作成一部分重疊。 传往:3係予以省略,但由於各引線其傾斜部、接線部 及和兮第f!’故於其空間設置第2半導體晶片20、以 部分=導體晶片連接之金屬細線,因此亦能抑制該 (修正本)319052 14 1336517 第9611〇696號專利申請索 此處’在第5圖中,自兩細*立 (”年9月28日; 自兩個島部而一體所導出的2條 之懸吊引線係自一方的伽邊“ 条 旳側邊(紙面上係左側之側邊)而導 於外部。此處,將白—-4- w ^ . 方的“而導出於外部之懸吊亏丨線 设置於左侧,而將自另—士 Μ ή ^ 另方的島部所導出於外部之懸吊引 線設置於右側亦可。 ' 〈第4實施形態〉 參照第8圖說明本形態之半導體裝置 係半導财置心剖面圖,W上方 1 看第8圖(Α)所示之半導體裝置50之平面圖,第8圖⑹ 係第8圖⑻之C-C’線之剖面圖。本實施形態中,和上述 之其他的實施形態重覆之構件係賦予共通的符號 說明。 胃 ^ 半導體裝置50的構成和第1圖所示之半導體裝置,其 基本上係相同,而不同點在於第1島部12和第2島邙13、 係配置於平面上不同的位置(參照第8圖⑽。換言之 島部12和第2島部13並非以平面上重疊之方式而配置。 此外’參照第8圖(〇,第丄島部12和第2島部 係錯 開於厚度方向’而兩者係、至少以—部分重疊之方式而配 置。此處,島部為平面上位於不同的位置係指於第8圖⑻ 所示之配置中,島部彼此之間並非作平面上之重疊。此外, 所謂重疊於厚度方向係指參照第8嶋’其島部之彼此間係於 紙面上疊覆於縱方向。 此外,當說明第1島部12和第2島部13的厚度方向之 位置關係時,則兩者並非配置於同一個平面上。^此,參 15 (修正本)319052 •1336517 •. 第96110696號專利申請索 <99年9月28日) -々、第8圖(c)時’第1島部12的上面和第2島部丨3的下面 係突出於厚度方向。 參照第8圖(A)說明半導體裝置50的構成。半導體裝置 50係將複數個半導體晶片予以樹脂封裝而構成。在外觀 .上,半導體裝置50係具有大致立方體形狀或大致長方體形 狀,上面和下面係相互平行之平坦面,側面係形成上部較 下部朝向内側傾斜之傾斜面。而且,由和内藏的半導體晶 片作電性連接之引線的端部所構成之連接部31係自將全 鲁體予以一體地封裝之絕緣性樹脂4〇的侧面下部導出於外 部。此外,連接部31的下面和絕緣性樹脂4〇的下面係位 於同一平面上。半導體裝置50之安裝係能藉由將附著於連 接部31的焊錫糊予以加熱熔融之回焊步驟而進行。 具體的半導體裝f 50之構造,f先,重疊並内藏有複 數個半導體元件(第1半導體晶片17和第2半導體晶片 2〇)。參照第8圖(A)及第8圖(B),第1半導體晶片17 =固貼 •於第1島部12的上面’第2半導體晶片2〇係固貼於第2 島部13的下面。因此,帛!半導體晶片17和第2半導體 晶片2(M系於半導體裝置5〇的厚度方向中,其載置方向為 相反。 參照第8圖〇〇’固貼於第!島部12上面之第丨半導體 晶片17係經由金屬細線58而和第i引線_接線部14八 的上面相連接。此外,固貼於第2島部13下面之第2半導 體晶片30係經由金屬細線56而連接於第2引線15的接線 部下面。此處,關於Η引線14和第2引線15係以兩者 (修正本)319052 16 •1336517 第96110696號專利申諳案 作成一部分重疊之方式而配¥亦问_ . . l ("年9月28曰〗 _置亦了。據此’即能將半導體 裝置50的平面面積縮窄。 參照第8圖⑻,配置於第i島部12的上面之 體晶片並非僅在第1島部12的上方,而及 . 方而係以跨越至鄰接之 m的上方之方式予以重疊而配置。藉由如此處 、4不又第1島部12的大小的限制可配置大型的第丨 半導體晶片17。此處,第1半導 七μ告* 干¥體日日片Η的形狀係於橫 (島。Ρ的排列方向)呈現具有長邊之長方形。此外’該 2 t導體晶片20方面亦同樣,固貼於第2島: 、立之第2半導體晶片2〇係重疊於第2島部η和第 1島部12而配置。此處,兩個半導 象邱⑤,U千等體曰曰片並無須跨越2個 島邻而配置,僅其中之任一方的半 而配置即可。 料導體日日片跨越2個島部 此外,參照第8圖⑴,第1引線14係由下列所檨成· 接線部m,其係連接金屬細、線58於上面"構成· 連接部52,其係和該接線部^ 4A連 斜於下方;以及 4A連接而朝向外側且傾 連接部3卜其係自絕緣性樹脂4〇露出於外 面係和絕緣性樹脂4〇的下面位於同一平面上。^ 2引線15亦為相同,但在第2引線15 :線構成接雖: 接線部的下面。 至屬、、'田線連接於 此外,參照第8圖⑻時,則設置自第j島部丨 部之2條引線54’且設置亦自第2島部13導出 ; 條引線54。此外,在紙面上,自絕緣性 ^之2 的上側之側邊 (修正本)31卯52 17 036517 所導出(99年9月28曰) 線 ,‘ '以及自下側之側邊導出於外部之第1引 、良14和第2引線15係以上下對避 即能提升回焊步驟之丰基㈣ 式而配置。據此, 坪步驟之丰導體裝置5〇的安裝性。 厚卢二ί 8嶋’第1島部12和第2島部13係錯開於 ==方向而配置的同時’亦以對厚度方向呈部分地重疊 絕綾二Γ配置(圖中之L1部分)。此處,第1島部12係於 “緣性树脂4。的内部且些微靠近上方 島部13係較第!島部12更靠近 且第2 可為部分地重4,亦可為完全不重疊。·。處’兩者 此處’作為其一例係第i島部12和第2島部Η的厚 又為例如0.5咖程度。此外,兩者之重疊 島部厚产短,而仓丨t + Λ 与又L1係較該 - 而例如在〇· 2咖程度。此外,第1島部12 面和第2半導體晶片2〇的上面之間隔距離以係 …此外’第i半導體晶片17的下面和第2島部以的 上面之間隔距離L3係〇. 3mm程度。 將第1島部12和第2島部13作成於厚度方向予以部 刀重疊之狀態,據此,即能使半導體裝置5〇的厚度變薄的 同時’亦能確保島部和半導體晶片的絕緣性。例如,和將 2」固半導體晶片安裝於!個島部的上下主要平面之情形比 較時’則半導體裝置50就能減薄重疊於島部彼此之間的厚 度方向之長度程度(Li)之厚度。 匕此外,第1島部12的上面係配置第卫半導體晶片17, 其背面和側面係由封裳全體之絕緣性樹脂40所包覆。此 外’第2島部13的下面係固貼第2半導體晶片2〇,其上面 (修正本)319052 18 Ί336517 r ' 第96110696號專利申請案 •和侧面係由絕緣性樹脂40所包覆。此外,第二年部9二曰第 2島部13係錯開而配置,據此,即能使第}島部12和第2 +導體晶片2〇隔離’且使第2島部13和第2半導體晶片 :7隔離。因此,即使對小型的半導體裝置50積層並内藏 較大型之半導體晶片時,亦能防止半導體晶片和島部之短 路現象。 此外,本實施形態係充填絕緣性樹脂40於第!島部12 赢的下面和第2半導體晶片2〇的上面之間隙、以及第2島部 ❿13的上面和第!半導體晶片17的下面之間隙。此處,若 1 3有填充劑之絕緣性樹脂4〇充填於該間隙有其困難 =,則於進行樹脂封裝步驟之前,先將流動性佳之樹脂材 料(例如填充劑之混入量較少之樹脂)充填於該間隙即可。 此外’在上述間隙充填由環氧樹脂等所構成之接著劑亦可。 參照第8圖⑷,第!半導體晶片17係例如M〇sm ’ 設置閘極電極和源極電極於上面,且背面係形.成為没極電 _極。此外,上面的電極(各閘極電極和源極電極)係經由金 屬細線.58而個別和第i引線14連接,背面則固貼於第上 島部12的上面。另一方面,第2半導體晶片20係例如 MOSFET纟紙面上,其上面之没極電極係固貼於第2島部 13的下面。此外’第2半導體晶片⑼的下面的電極係經 由金屬細線56而連接於第2引線15之接線部的下面。此 外此等之半導體晶片若其背面係流通電流者,則藉 電性接著材或共晶接合而分別固貼於安裝之島部的主要平 此卜此等之半導體晶片之背面若無須導通,則使用 (修正本)319052 19 *1336517 第96ΐι〇696號專利申請案 •絕緣性的接著劑將半導體晶片安裝於島部亦^年9月28曰) 參照第8聊,本實施形態係將半導體晶 ,和載置半導體晶片之島部予以重疊而 n邱/ 體晶片17的電極60(連接金屬 此二其平面上係位於第1島部一 能量(外Γ 58時’即使使用接線工具而施加接線 導體曰Ht、ί動力、加熱)於電極60 ’該部分之第1半 ►由接ΐ工且所亦絲由第1島部12而強力支持。因此,藉 17 騎施加之接線能量’即能抑制第1半導體曰月 破^壞之情形。該事項料於第2半導體晶片二 ::没置於第2半導體晶片20之電極 : 部13而設置。 至且y弟Ζ島 之方Hi導體裝置的内部予以積層複數個半導體晶片 =方法,存在有使i個島部的上面和下面之雙面 声層】個半導體晶片之方法。但,若為該方法時,當所積 二:Ϊ晶片係必須作成f面的導通時,則有隔介島部 而使該兩者短路之虞。於本實施形態中,參照 * ^分離的2個島部,且使該兩者錯開於厚度方向面而配置又置 康此,即能使流通電流之-方的島部之背面和安裝 方之島部的半導體晶月得以絕緣。 义、 此外,-般而言,將2個半導體晶片内藏於半導體裝 、’係將各半導體晶片载置於個別的島部,並將此^ 2層。因此’由於2個島部和半導體晶片係積層於厚产 方向’故無法避免伴隨著積層所產生之厚度的增加。在^ (修正本)319052 20 1336517 第96110696號專利申請索 (99年9月28日'' 實施形態中係參照第8圖(C),將固貼各半導體晶片之第丨島部 12和第2島部13重疊於厚度方向。據此,即能抑制伴隨 著半導體晶片之積層所產生之厚度的增加,而能使封裝厚 度變薄。 ~ 【圖式簡單說明】 第1圖係說明本發明之半導體裝置之剖面圖。 第2圖係說明本發明之半導體裝置之平面圖。 第3圖係說明本發明之半導體裝置所採用的第丨引線框 架之圖不。 第4圖係說明本發明之半導體裝置所採用的第2引線框 架之圖示。 第5圖係說明本發明之半導體裝置之平面圖。 第6圖係說明本發明之半導體裝置所採用的第丨引線框 架之圖示。 第7圖係說明本發明之半導體裝置所採用的第2引線框 架之圖示。 第8圖(a)至(c)係表示本發明之半導體裝置之圖示,(a) 為剖面圖,⑻為平面圖,(C)為剖面圖。 【主要元件符號說明】 10 第1引線框架 11 12 第1島部 13 14 第1引線 15 16 引線 17 18 金屬細線 19 第2引線框架 第2島部 第2引線 第1半導體晶片 引線 (修正本)31卯52 Ϊ336517 20 第2半導體晶片 21 22 第2接線部 31 32 第2傾斜部 33 34、36斜傾部 35 37 連接部 40 50 半導體裝置 52 54 引線 55 56 金屬細線 57 58 金屬細線 60 62 電極 第96110696號專利申請案 (99年 9月 28日) 弟1接線部 連接部 第2連接部 連接部 絕緣性樹脂 連接部 懸吊引線 懸吊引線 電極 22 (修正本)319052

Claims (1)

  1. *1336517 第96110696號專利申請案 十、申請專利範圍·· …年9月28曰; 1·—種半導體裝置,係具有·· 第1島部、有一端接近於前述第1島部而配置之複 條第1引線、及設置於前述第i島部的上面而與前述 第1引線作電性連接之S J半導體晶4 ;以及 第2島部、有一端接近於前述第2島部而配置之複 引線、及設置於前述第2島部的背面且與前述 弟2引線作電性連接之第2半導體晶片; ,一前述第1島部的背面和前述第2島部的表面係以至 部!重疊的方式而配置,前述第1島部、前述第2 2· 邱1::述第1引線的一部分、以及前述第2引線的-邛为係藉由絕緣性樹脂予以封裝。 一種半導體裝置,係具有: 詈之第I ί部、有第1接線部接近於前述第1島部而設 引線、及設置於前述第1島部的上面且 42上接線部作電性連接之第i半導體晶片;以及 =島部、有第2接線部接近於前述第2島部而設 與前:第2引線、及設置於前述第2島部的背面且 〃月1 ^第2接線部作電性連接之第2半導體晶片; 述第第1引線和鄰接之前述第1引線之間配置前 島部、一”:式而配置,前述第1島部、前述第2 料係的—部分、以及前述第2引線的一 邛係藉由絕緣性樹脂予以封裝。 (修正本)319052 23 1 刈 6517 鬌 第96110696號專利申請案 (99年9月28日} —3· 一種半導體裝置,係具有 第1島。卩、有一端接近於前述第1島部而配置之複 數條第1引線、及設置於前述第i島部的上面且與前述 第1引線作電性連接之第丨半導體晶片;以及 第2島部、有一端接近於前述第2島部而配置之複 :條第2引線、及設置於前述第2島部的背面且與前述 第2引線作電性連接之第2半導體晶片;
    如述第1島部的背面和前述第2島部的表面係以至 > 一部分重疊的方式而配置; 2引广第2引線和前述第1引線之間係配置前述第 ’且心述第i引線的f面和前述第2引線的表 面至少一部分重疊的方式而配置; 剛述第i島部、前述第2島部、前述第 ^裝以及前述第2引線的-部分係藉由絕緣性樹脂予 如申請專利範圍第2項之半導體裝置,盆中 —對島部及前述第2島部係分別具有相對向之 在前述第1島部之一方的側邊,、 島部成為-體的第1懸吊引線,且接:則述第1 侧邊而設置前述第丨引線的p接線部:·…-方的 在前述第2島部之一方的側邊 島部成為-體的第2懸吊引線,且接『和:… 側邊而設置前述第2引線的第2接線部、。』述另-方的 (修正本)319052 24 丄 / 5.如申請專利範圍第2項之半導體裝置,二 前島部及前述第2島部係分別具有相對向 6. 參 一對的侧邊; 接近於前述第1島部之一 引線的h接線部,在另二而設置前述第】 島部土為-體的第lm吊弓丨線的側邊係設置和前述第】 前述第2島部之—* ,.. 方的側邊係設置和前述第2惠邱 成為-體的第2懸吊引線,狀 述第2引線的第2接線部。 又罝 一種半導體裝置,係具有: 第1島部、有—端接近於前述第工島部之第 線、及固貼於前述第丨島部 二 電性連接之第丨半導體晶片;以及;、以第1引線作 第2島部、有一端接近於前述 之 線、及固貼於前述第2島部的下面且與 = 電氣性連接之第2半導體晶片;、狀弟2引線作:述第i島部和前述第2島部係配 的位置,且於厚度方向作部分性地錯開而配置;”=述第1島部和前述第2島部係以至少—部分重疊 於居度方向的方式而配置。 如申請專利範圍第6項之半導體裝置,其中,一別述、第1半導體晶片或前述第2半導體晶片之至少 一方’係以平面地重疊於俞的雙方之方式而配置。、島部和前述第2島部 之 刖 (修正本)319052 25 切 6517 第96110696號專利申請案 (99年9月28日) 〇 <99 •如申請專利範圍第6項之半導體裝置,其中 月’J述兩個半導體晶片、前述兩個島部、以及前述兩 條引線的一部分係藉由絕緣性樹脂而予以一體地封裝; 前述兩條引線係含有: 接線部,係連接於前述兩個半導體晶片; 連接部’係在和前述絕緣性樹脂的主要平面位於 同的平面上而露出於外部;以及 ' “申=範C部和前述連接部之間。 祀固弟6項之半導體裝置,Α 形成於前述第丨 置於和前述第i島…導體曰曰片的表面之接線墊’係設 馬#相重疊之區域。
    (修正本)31卯52 26
TW96110696A 2006-03-29 2007-03-28 Semiconductor device TWI336517B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006091903 2006-03-29

Publications (2)

Publication Number Publication Date
TW200742031A TW200742031A (en) 2007-11-01
TWI336517B true TWI336517B (en) 2011-01-21

Family

ID=38557593

Family Applications (1)

Application Number Title Priority Date Filing Date
TW96110696A TWI336517B (en) 2006-03-29 2007-03-28 Semiconductor device

Country Status (4)

Country Link
US (1) US7535087B2 (zh)
KR (1) KR100844630B1 (zh)
CN (1) CN100521195C (zh)
TW (1) TWI336517B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008270302A (ja) * 2007-04-16 2008-11-06 Sanyo Electric Co Ltd 半導体装置
KR101505552B1 (ko) * 2008-03-31 2015-03-24 페어차일드코리아반도체 주식회사 복합 반도체 패키지 및 그 제조방법
JP5443837B2 (ja) * 2009-06-05 2014-03-19 ルネサスエレクトロニクス株式会社 半導体装置
CA2985254A1 (en) * 2017-11-14 2019-05-14 Vuereal Inc Integration and bonding of micro-devices into system substrate

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0582671A (ja) * 1991-09-19 1993-04-02 Nec Corp 樹脂封止型半導体素子
JP3824696B2 (ja) * 1996-02-23 2006-09-20 ローム株式会社 フォトカプラ及びその製造方法
US6677665B2 (en) * 1999-01-18 2004-01-13 Siliconware Precision Industries Co., Ltd. Dual-die integrated circuit package
JP3655181B2 (ja) * 2000-09-28 2005-06-02 株式会社東芝 半導体装置およびそのパッケージ
TW525274B (en) * 2001-03-05 2003-03-21 Samsung Electronics Co Ltd Ultra thin semiconductor package having different thickness of die pad and leads, and method for manufacturing the same
JP2003218288A (ja) 2002-01-18 2003-07-31 Toshiba Corp 半導体外囲器
JP2004022601A (ja) * 2002-06-12 2004-01-22 Mitsubishi Electric Corp 半導体装置
JP3595323B2 (ja) 2002-11-22 2004-12-02 沖電気工業株式会社 半導体装置及びその製造方法
JP2005150647A (ja) * 2003-11-20 2005-06-09 Renesas Technology Corp 半導体装置及びその製造方法
JP3994095B2 (ja) 2004-06-23 2007-10-17 ローム株式会社 面実装型電子部品
JP2005277434A (ja) 2005-05-09 2005-10-06 Renesas Technology Corp 半導体装置
US7352058B2 (en) * 2005-11-01 2008-04-01 Sandisk Corporation Methods for a multiple die integrated circuit package
US8513542B2 (en) * 2006-03-08 2013-08-20 Stats Chippac Ltd. Integrated circuit leaded stacked package system

Also Published As

Publication number Publication date
KR20070098545A (ko) 2007-10-05
CN101047171A (zh) 2007-10-03
US20070228537A1 (en) 2007-10-04
US7535087B2 (en) 2009-05-19
TW200742031A (en) 2007-11-01
KR100844630B1 (ko) 2008-07-07
CN100521195C (zh) 2009-07-29

Similar Documents

Publication Publication Date Title
TWI222731B (en) Semiconductor device
TWI338941B (en) Semiconductor package structure
TW502406B (en) Ultra-thin package having stacked die
TWI278947B (en) A multi-chip package, a semiconductor device used therein and manufacturing method thereof
TWI343097B (en) Packaging configurations for vertical electronic devices using conductive traces disposed on laminated board layers
TW200924157A (en) Package-on-package with improved joint reliability
US20120175706A1 (en) Chip-Exposed Semiconductor Device
JP4036694B2 (ja) 積層型半導体装置
TW200933766A (en) Integrated circuit package system with flip chip
TW201145484A (en) Etch-back type semiconductor package, substrate and manufacturing method thereof
TW200529406A (en) Semiconductor apparatus
TW201304061A (zh) 半導體裝置及佈線基板
TWI336517B (en) Semiconductor device
US20160079219A1 (en) Semiconductor device
TW201227916A (en) Multi-chip stack package structure and fabrication method thereof
TW201110303A (en) Semiconductor package and method of manufacturing the same
WO2014188632A1 (ja) 放熱構造を有する半導体装置および半導体装置の積層体
TWI325186B (en) Led chip package structure using ceramic material as a substrate
TW200425456A (en) Multi-chip package with electrical interconnection
TWI239083B (en) Chip package structure
TW201247093A (en) Semiconductor packaging method to form double side electromagnetic shielding layers and device fabricated from the same
TW201230283A (en) Semiconductor package and fabrication method thereof
TWI442522B (zh) 凹穴晶片封裝結構及使用凹穴晶片封裝結構之層疊封裝結構
TWI469311B (zh) 聯合封裝的功率半導體元件
TW200832651A (en) Substrate and the semiconductor package comprising the same

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees