CN101040376A - 半导体芯片制造方法 - Google Patents
半导体芯片制造方法 Download PDFInfo
- Publication number
- CN101040376A CN101040376A CNA2005800347815A CN200580034781A CN101040376A CN 101040376 A CN101040376 A CN 101040376A CN A2005800347815 A CNA2005800347815 A CN A2005800347815A CN 200580034781 A CN200580034781 A CN 200580034781A CN 101040376 A CN101040376 A CN 101040376A
- Authority
- CN
- China
- Prior art keywords
- teg
- semiconductor
- silicon substrate
- screening glass
- plasma etching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/32—Additional lead-in metallisation on a device or substrate, e.g. additional pads or pad portions, lines in the scribe line, sacrificed conductors
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Dicing (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
Abstract
在包括如下步骤的过程中,执行半导体芯片制造过程:保护片粘贴过程,用于将保护片粘贴到半导体晶片的第一表面上,以使所述片与TEG接触;掩膜放置过程,用于在与所述晶片的第一表面相对的第二表面上放置掩膜;等离子体蚀刻过程,用于执行蚀刻,从第二表面去除与划分区相对应的部分,并将器件形成区划分成单个的半导体芯片;以及TEG去除过程,用于通过剥离保护片,与保护片一并地去除残留在划分区中和贴在保护片上的TEG剩余部分。
Description
技术领域
本发明涉及半导体芯片的制造方法,半导体芯片包括半导体晶片上的独立的半导体器件,在半导体晶片的第一表面上形成有半导体器件,半导体器件排列在由划分区和划分区中放置的TEG限定的多个器件形成区中,沿划分区对器件形成区进行独立划分。
背景技术
在现有技术中,已知多种划分半导体晶片的多个半导体芯片的制造方法。例如,已知一种方法,其中在单晶硅之类的晶片上设置的多个器件形成区中一并形成半导体器件,沿位于相邻器件形成区之间的划分区对晶片进行机械切割(即,切割),从而将器件形成区独立划分,以制造半导体芯片。
此外,在这种晶片中,将称作TEG的评估器件或测试器件、或测试元件组形成在划分区中。在半导体芯片制造过程的多个步骤中,通过使用由此形成的TEG检查多种特性,以监控实际的器件特性。
此外,在通常情况下,这种TEG由包含硅、二氧化硅和其他多种金属和无机物质的材料形成,硅和二氧化硅一般是晶片的主要材料。此外,在检查多种特性之后,不再需要形成的TEG,通过沿划分区进行晶片切割的步骤中的切割(即,切割),去除TEG。
近年来,虽然已不断减缩(狭窄化)划分区,以增加每个晶片可获得的半导体芯片的数目,但是从可靠地执行多种电气测量的角度看来,使TEG形成区的宽度变窄是受到限制的。所以,通过减小TEG形成区的边缘部分与划分区的边缘部分之间的间隙,使划分区变窄。
另一方面,在将晶片切割成小块的过程中,由刀片切割期间的撞击容易导致产生细小碎片的削片和产生细小裂缝的微裂纹,因此,有必要在与器件形成区相隔一定距离的位置上执行刀片切割。所以,如果如上所述进一步缩减划分区,则会出现无法通过切割完全去除TEG的情况。如果部分地残留有未去除的TEG,由于安装半导体芯片时TEG与配线图案接触,则引起短路等发生,有可能导致电路失灵等问题。
为了抑制该问题的发生,已考虑了多种方法作为切割去除TEG的方法,例如,如日本未审专利公开No.2002-231659和No.2001-60568中所公开的方法。
发明内容
近年来,使用等离子体蚀刻的等离子体切割作为用于晶片划分的新颖切割技术(例如,参照日本未审专利公开No.2004-172365和No.2003-197569),已得到了人们的关注。但是,在通常情况下,TEG由与不同于硅和二氧化硅的多种金属和无机物质形成。相应地,问题在于,无法通过蚀刻完全去除TEG,使用蚀刻硅基材料的气体进行的等离子体切割(例如,使用氟基等离子体的等离子体切割)未去除残留的TEG。
因此,考虑在等离子体切割期间,改变使用气体类型来执行蚀刻,从而蚀刻去除TEG。但是,问题在于在这种情况下需要改变蚀刻气体类型的时间和努力,从而降低了半导体芯片制造过程的效率。
本发明的目的是解决上述问题,提供一种能够使用等离子体切割并有效去除TEG的划分晶片的半导体芯片制造方法,在所述晶片上,TEG形成为单个的半导体芯片块。
为实现这些和其他目的,本发明的构成如下。
根据本发明第一方案,提供了一种半导体芯片制造方法,包括:
将保护片贴到半导体晶片的第一表面上,在半导体晶片的第一表面上形成半导体器件,所述半导体器件放置在由划分区和放置在划分区中的TEG(测试元件组)限定的多个器件形成区中,以使所述保护片与TEG接触;
在与所述晶片的第一表面相对的第二表面上放置掩膜,以限定划分区;
在贴有保护片和放置了掩膜的状态下,对所述晶片的第二表面执行等离子体蚀刻,从而去除与划分区相对应的部分,然后将器件形成区划分成单个的半导体芯片,每个半导体芯片包括单个化的半导体器件;以及
通过从由等离子体蚀刻划分的半导体芯片上剥离保护片,与保护片一并地去除残留在划分区中和贴在保护片上的TEG剩余部分,从而制造单个化的半导体器件。
此外,半导体器件和TEG被形成为互相分离、而未彼此直接相连的形式。
根据本发明的第二方案,提供了一种如第一方案限定的半导体芯片制造方法,其中
在执行等离子体蚀刻之后、去除TEG之前,从半导体芯片的第二表面上去除掩膜。
根据本发明的第三方案,提供了一种如第一方案限定的半导体芯片制造方法,其中
通过执行等离子体蚀刻,将半导体芯片分离成单个的多块,并将TEG与半导体芯片分离,成为单个块。
根据本发明的第四方案,提供了一种如第一方案限定的半导体芯片制造方法,其中
对具有硅衬底的半导体晶片执行等离子体蚀刻,半导体器件和TEG形成在硅衬底的第一表面上,从而去除与划分区相对应的硅衬底,然后将相邻的半导体器件互相分离,并将TEG与硅衬底分离。
根据本发明的第五方案,提供了一种如第四方案限定的半导体芯片制造方法,其中
在晶片的第二表面上放置掩膜,以使第二表面上与TEG到硅衬底第一表面的固定部分相对应的区域从掩膜中外露,然后
通过执行等离子蚀刻,去除TEG的固定部分中的硅衬底,以将TEG与硅衬底分离。
根据本发明的第六方案,提供了一种半导体芯片制造方法,包括:
将保护片贴到半导体晶片的第一表面上,在半导体晶片的第一表面上形成半导体器件,所述半导体器件放置在由划分区和放置在划分区中的TEG(测试元件组)限定的多个器件形成区中,以使所述保护片与TEG接触;
沿着划分区,在与相对所述晶片第一表面的第二表面的划分区相对应的部分中形成凹槽部分,以使凹槽部分具有比所述晶片的厚度尺寸浅的深度;
对其上形成有凹槽部分的所述半导体晶片第二表面执行等离子体蚀刻,从而去除凹槽部分的底部,然后将器件形成区划分成单个的半导体芯片,每个半导体芯片包括单个化的半导体器件;以及
通过从由等离子体蚀刻划分的半导体芯片上剥离保护片,与保护片一并地去除残留在划分区中和贴在保护片上的TEG剩余部分,从而制造单个化的半导体器件。
根据本发明的第七方案,提供了一种如第六方案限定的半导体芯片制造方法,其中
通过执行等离子体蚀刻,将半导体芯片分离成单个的多块,并将TEG与半导体芯片分离,成为单个块。
根据本发明的第八方案,提供了一种如第六方案限定的半导体芯片制造方法,其中
对具有硅衬底的半导体晶片执行等离子体蚀刻,半导体器件和TEG形成在硅衬底的第一表面上,从而去除与划分区相对应的硅衬底,然后将相邻的半导体器件互相分离,并将TEG与硅衬底分离。
根据本发明的第九方案,提供了一种如第八方案限定的半导体芯片制造方法,其中
将凹槽部分被形成为其宽度尺寸比TEG与硅衬底第一表面的固定部分的宽度尺寸更大的形式,然后
通过执行等离子蚀刻,去除TEG的固定部分中的硅衬底,以将TEG与硅衬底分离。
根据本发明的方案,在半导体芯片制造过程期间为特性调查而形成在划分区中的TEG由硅和二氧化硅材料、以及由包括例如不同于硅和二氧化硅材料的金属或无机物质的材料形成,硅和二氧化硅材料是要由等离子体蚀刻法进行蚀刻的目标材料。因此,作为取决于用于半导体芯片单个化的等离子体蚀刻而无法去除TEG的这一现有技术的问题的解决方案,通过执行等离子体蚀刻,随后从半导体晶片的第一表面上剥离贴到该表面上用于保护目的的保护片,将TEG与各个半导体芯片分离,可以从位于各个半导体芯片之间的划分区中去除粘附到保护片上并与该片接触的TEG。
因此,即使对半导体晶片执行采用等离子体蚀刻的划分过程,也可以消除对特意地改变气体类型来执行等离子体蚀刻以去除TEG的需要,并仅通过只执行剥离保护片的操作来去除TEG,从而允许通过高效操作实现TEG的去除。
此外,根据本发明的另一方案,通过在执行等离子体蚀刻时不使用掩膜而使用沿划分区形成的凹槽部分,可以实现无掩膜的切割。通过使用无掩膜的切割,可以在制造的半导体芯片的角部形成弯曲凸起的表面部分,从而可以制造具有较高的横向断裂强度的半导体芯片。
此外,即使在使用无掩膜的切割时,也可以通过执行剥离保护片的操作来去除处于单个化状态的各个划分区中未去除的残留TEG,从而可以高效操作实现TEG的去除。
附图说明
本发明的这些和其他方案将从以下结合优选实施例和参考附图的描述中明显可见,附图中:
图1是示出了根据本发明一个实施例的等离子体处理装置的构造的示意图;
图2是上述实施例中涉及的半导体晶片的示意平面图;
图3是图2中半导体晶片的部分放大的示意平面图;
图4是沿图3中半导体晶片的箭头线A-A的剖面图;
图5是示出了上述实施例的半导体芯片制造方法的步骤的流程图;
图6A到6D是用于解释图5中流程图的步骤的示意说明图,其中:
图6A是示出了保护片贴在半导体晶片上的状态的图;
图6B是示出了半导体晶片上形成掩膜层的状态的图;
图6C是示出了处理形成的掩膜层以形成掩膜图案的状态的图;以及
图6D是示出了执行等离子体切割的状态的图;
图7A到7C是接在图6D之后用于解释图5流程图的步骤的示意说明图,其中:
图7A是示出了去除掩膜图案的状态的图;
图7B是示出了黏附性地放置粘合片的状态的图;
图7C是示出了与去除保护片一并地去除TEG的状态的图;
图8是示出了根据上述实施例的修改示例的半导体芯片制造方法的步骤的流程图;以及
图9A到9E是用于解释图8流程图的步骤的示意说明图,其中:
图9A是示出了保护片贴在半导体晶片上的状态的图;
图9B是示出了根据划分区形成划分凹槽部分的状态的图;
图9C是示出了执行等离子体切割的状态的图;
图9D是示出了黏附性地放置粘合片的状态的图;
图9E是示出了与去除保护片一并地去除TEG的状态的图。
具体实施方式
在对本发明进行描述之前,要注意,在所有附图中,相同的参考数字表示相同的部分。
[第一实施例]
下面参考附图详细描述本发明的一个实施例。
在描述根据本发明第一实施例的半导体芯片制造方法时,首先描述用于该制造方法的装置的构造。
根据本发明第一实施例的制造方法,作为半导体芯片制造装置的一个示例,等离子体处理装置101通过将半导体晶片划分成多个半导体芯片来制造半导体芯片。图1示出了等离子体处理装置101的示意结构图。等离子体处理装置101是对半导体晶片执行等离子体蚀刻的装置,在半导体晶片中,半导体器件形成在多个器件形成区中,从而将器件形成区分离成单个的半导体芯片块,半导体芯片包括各个半导体器件(等离子体切割过程)。首先,参考图1描述等离子体处理装置101的示意构造。
如图1所示,等离子体处理装置101具有真空容器11,其中形成有用于对半导体晶片1执行等离子体处理的密封空间处理腔12。在真空容器11中,彼此相对地平行设置有下电极(第一电极)13和上电极(第二电极)14。此外,在所示下电极13的上表面上形成有放置表面13a,其上可以放置近似碟状的半导体晶片1。此外,放置表面13a具有通过真空吸引或静电吸引而可释放地吸取并保持所放置的半导体晶片1的功能。下电极13经由绝缘体放置在真空容器11中,绝缘体使下电极13和真空容器11彼此电绝缘。
此外,在上电极14与下电极13之间形成的空间(放电空间)中,穿过上电极14的内部,形成供气孔14a,供气孔14a是用于提供气体以生成等离子体的通道。此外,在上电极14中,形成来与真空容器11的外部进行通信的供气孔14a一端与在真空容器11外部设置的等离子体生成气体供应单元17相连,以允许通过供气孔14a从等离子体生成气体供应单元17向处理腔12内提供氟基等离子体生成气体,例如,氟基等离子体生成气体包含四氯化碳(CF4)、六氟化硫(SF6)等。注意,在位于等离子体生成气体供应单元17与供气孔14a一端之间的供气通道的中间部分处,设置有气体流速调节单元(未示出),用于将所提供的气体的流速调节到希望的流速。此外,在所示电极14的下表面上设置有多孔板15,可以将经由供气孔14a提供的等离子体生成气体提供至处理腔12内,从而经由多孔板15将气体均匀地施加到下电极13的放置表面13a上放置的半导体晶片1。
此外,等离子体处理装置101具有抽空泵19,排气泵19是抽空器件的一个示例,用于通过抽空处理腔12内部,将处理腔12的内部压力减小到(即,抽空)希望的压力。此外,射频电源单元20与下电极13电连接,从而允许通过射频电源单元20向下电极13施加射频电压。
在上述构造的等离子体处理装置101中,通过在下电极13的放置表面13a上放置半导体晶片1,然后由抽空泵19抽空处理腔12的内部,以产生真空,并在从等离子体生成气体供应单元17向处理腔12内提供规定量的等离子体生成气体的状态下,驱动射频电源单元20以向下电极13施加射频电压,可以在上电极14与下电极13之间的放电空间中生成氟基等离子体。通过将由此生成的等离子体施加到半导体晶片1的表面,可以蚀刻施加有等离子体的表面(即,执行等离子体蚀刻)。
接下来描述在等离子体处理装置101中经过等离子体切割过程等的半导体晶片1。为了说明的目的,图2示出了其上形成有半导体器件的半导体晶片1的电路形成面(第一表面)1a的示意平面图。
如图2所示,在半导体晶片1的电路形成面1a上,多个器件形成区R1排列成矩阵形。器件形成区R1具有根据待制造的半导体芯片的尺寸而确定的尺寸,并排列成例如矩形区。在这种情况下,图3示出了半导体晶片1的电路形成面1a的部分放大示意平面图,图4示出了沿图3半导体晶片1的线A-A的示意剖面图。
如图3所示,在彼此相邻的器件形成区R1之间,排列划分区R2,划分区R2是近似线性区,具有规定的宽度尺寸(即,具有宽度尺寸比长度方向的尺寸充公小的区域)。划分区R2用作在半导体晶片1的电路形成面1a上排列成近似格栅形并用于限定器件形成区R1的区域,也用作对于一个器件形成区R1的排列在器件形成区R1外部的方框形区域。此外,划分区R2位于划分位置处,在稍后所述的等离子体切割处理中,在该划分位置处将器件形成区R1分离成单个的块。此外,每个半导体器件2形成在每个器件形成区R1中。
具体地,如图4所示,半导体晶片1由呈碟形的硅衬底51形成,在与电路形成面1a上的每个器件形成区R1相对应的部分中经由二氧化硅52而形成器件层53,从而形成每个半导体器件2。此外,在与互访区R2相对应的部分中形成TEG(“TEG”表示“测试元件组”)3,划分区R2排列在彼此相邻的器件形成区R1之间,经由二氧化硅54形成在半导体晶片1的电路形成面1a上。这里,TEG是测试图案,被设计成符合应用,从而在难以测试施加器件上的图案时,可以评估测试必需的特性和形状,并将其排列在器件图案之外的位置。TEG用作多个图案(测试元件)的组合。此外,TEG是评估器件,通过半导体芯片制造过程而形成,并由硅和二氧化硅材料、以及包含不同于硅和二氧化硅的金属或无机物质的材料(例如,Al,AlSi,Al-Si-Cu等)形成。
此外,如图3和4所示,每个器件形成区R1中的二氧化硅52和每个划分区R2中的二氧化硅54形成为彼此分离的形式。即,半导体器件2与TEG 3形成为彼此分离的形式,例如,它们之间存在没有二氧化硅的细小空间。此外,由此形成的TEG 3具有多种形状,包括近似正方形的平面形状和沿划分区R2的长度方向延伸的矩形平面形状。在图4中,例如,每个器件形成区R1形成为宽度尺寸在1到20mm的范围内,每个划分区R2形成为宽度尺寸大约是50μm,每个TEG 3形成为宽度尺寸大约是30μm。
接下来,描述使用上述构造的等离子体处理装置101执行的、包括有半导体晶片1的划分过程的半导体芯片制造过程的流程。为了说明,图5是示出了半导体芯片制造过程的程序的流程图,图6A到6D以及图7A到7C示出了用于解释该程序的示意说明图。
首先,在图5流程图的步骤S1中,对半导体晶片1的电路形成面1a执行如图4所示的成膜过程、曝光、蚀刻等,在各个器件形成区R1中形成半导体器件2(半导体器件形成过程)。此外,通过半导体器件形成过程在划分区R2中形成TEG 3。在如上所述的半导体器件形成过程中,使用TEG 3检查所形成的半导体器件2的多种特性(检查过程)。
接下来,如图6A所示,用粘合剂将保护片4可剥离地贴到电路形成面1a上,以使完全经过了检查过程的半导体晶片1的电路形成面1a在随后执行的处理中不会受到损坏(步骤S2保护片粘贴过程)。由于电路形成面1a上形成的半导体器件2和TEG 3,要将保护片4贴到所示的半导体器件2和TEG 3的上表面上。要注意,使待用的保护片4形成与半导体晶片1的外形近似相同的形状,以覆盖电路形成面1a的整个表面,并且不从半导体晶片1的边缘部分向外突出。通过使用上述形状的保护片4,可以防止发生如下损坏:在例如等离子体处理的后续处理期间,从半导体晶片1突出的保护片4被等离子体烧毁。
接下来,在图5的步骤S3中,将掩膜层5形成在处理目标面1b上(步骤S3掩膜层形成过程),处理目标面1b是与半导体晶片1的电路形成面1a相对的表面(第二表面)。掩膜层5形成在稍后所述的等离子体切割处理中使用的掩膜图案,并由对氟基气体的等离子体具有抵抗力的材料形成,例如,该材料是铝或树脂(例如,光致抗蚀剂)。图6B示出了将电路形成面1a和处理目标面1b相对图6A所示的半导体晶片1而颠倒的状态。虽然在本实施例中描述了在保护片粘贴过程之后执行掩膜层形成过程的情况,但是可以存在如下情况:在上述两个过程之间执行厚度减小过程,用于减小半导体晶片1的厚度。
当使用铝时,采用通过沉积过程在处理目标面1b上形成铝薄膜的方法、或粘贴箔状铝薄膜的方法等。此外,当使用树脂时,可以采用粘贴形成为膜状的树脂的方法、通过自旋涂布方法向处理目标面1b上涂覆液体状树脂并接着附加地执行烘焙过程来形成掩膜层的方法等。
接下来,如图6C所示,通过激光处理部分地去除掩膜层,以形成希望的掩膜图案(步骤S4掩膜图案形成过程)。例如可以通过使用激光束,并基于预设的所需图案将激光束施加到掩膜层5上,来实现掩膜层5的部分去除。此外,将图案形成所需的图案,以去除在与半导体晶片1的划分区R2相对应的部分中排列的掩膜层5。此外,通过执行掩膜图案形成过程,如图6C所示,部分地去除与划分区R2相对应的部分中的掩膜层5,来形成用于划分线的掩膜去除部分5a。此外,掩膜5b由去除了掩膜去除部分5a后的剩余掩膜层5形成,掩膜图案5c由掩膜5b和掩膜去除部分5a形成。步骤S3的掩膜层形成过程和步骤S4的掩膜图案形成过程的组合过程用作掩膜形成过程(S9)。当掩膜层5由光敏树脂形成时,也可以采用通过曝光和显影而形成掩膜图案的方法。
接下来,描述通过对其上已形成了掩膜图案5c的半导体晶片1执行等离子体蚀刻,单个地分离器件形成区R1,来形成包括有半导体器件2的的半导体芯片10的单个块的方法(步骤S5等离子体切割过程(或等离子体蚀刻过程))。
具体地,在如图1所示的等离子体处理装置101中,经由保护片4在下电极13的放置表面13a上放置半导体晶片1,并且其上形成有掩膜图案5c的处理目标面1b用作上表面。随后,密封真空容器11,并通过驱动抽空泵19,将处理腔12内部抽成真空(例如,大于100Pa)。此外,通过供气孔14a和多块板15,以调节后的流速,从等离子体生成气体供应单元17向处理腔12内提供气体。在上述状态下,通过由射频电源单元20向下电极13施加射频电压,可以在位于上电极14与下电极13之间的放电空间中生成等离子体。
将放电空间中生成的等离子体涂覆到下电极13的放置表面13a上放置的半导体晶片1的处理目标面1b上形成的掩膜图案5c上。通过等离子体涂覆,将等离子体涂覆到与划分线掩膜去除部分5a相对应的处理目标面1b的表面上,或未放置掩膜5b的外露表面上。通过这样涂覆等离子体,对处理目标面1b的外露表面进行蚀刻。
通过对半导体晶片1的处理目标面1b外露表面进行等离子体蚀刻,在与外露表面相对应的部分中,减小了半导体晶片1的厚度,并最终去除该部分。如图6D所示,通过这种过程,沿划分区R2,将半导体晶片1划分成包括有半导体器件2的半导体芯片10的单个块。
例如,对于等离子体蚀刻,使用氟基等离子体,以去除硅和二氧化硅。但是,在使用氟基等离子体进行蚀刻的情况下,由于TEG 3主要由包括金属和无机物质的材料形成,所以导致蚀刻速率降低,从而残留有未去除的TEG 3(或由于部分地去除TEG 3而残留作为剩余部分的其他部分)。因此,在执行了等离子体蚀刻之后,如图6D所示,在分离成单独块的半导体芯片10之间的空间,即,与划分区R2相对应的部分中,只有与半导体芯片10彼此分离的残留TEG 3。即,通过执行等离子体蚀刻,实现了器件形成区R1的分离,并由于去除了TEG3粘附到硅衬底51处的部分,所以使形成在硅衬底51表面上的TEG 3形成与硅衬底51分离的单个块,因此,通过使用形成以能够并行地执行半导体芯片10和TEG 3的单个化的掩膜图案5c,执行等离子体切割过程。在图6D中,例如,半导体芯片10具有1到20mm的宽度尺寸和50μm的厚度尺寸,TEG 3具有30μm的宽度尺寸和大约3μm的厚度尺寸。
接着,如图7A所示,例如,通过执行灰化过程,去除残留在分离后的半导体芯片10的处理目标面1b上未去除的掩膜5b(步骤S6掩膜层去除过程)。因为TEG 3一般由多种材料形成,所以即使执行掩膜层去除过程,也无法去除TEG 3,还残留有剩余的TEG 3。
接着,如图7B所示,将粘合片(切割片)6粘贴到半导体晶片1的处理目标面1b上(S7切割片粘贴过程)。粘合片6具有比半导体晶片1的尺寸更大的尺寸,并固定在位于晶片周边的晶片环(wafer ring)(夹具(jig))(未示出)旁边,以保持晶片环,从而允许拿起半导体晶片1。
接着,剥离对半导体晶片1的电路形成面1a进行保护的保护片4。在剥离期间,使单个地残留在与划分区R2相对应的部分中的TEG 3处于只受到保护片4支撑的状态,即,粘贴在保护片4的表面上。因此,与保护片4的剥离一并地从各个划分区R2中去除TEG 3。如上所述通过剥离保护片4来去除TEG 3的过程可以称作保护片去除过程或TEG去除过程(步骤S8)。此外,可以由操作员手动地执行剥离保护片4的操作,或由机器人设备等机械地执行。
由此,在不存在TEG 3的状态下,将半导体芯片10分离成单个的块,并将其排列在粘合片6上。由此完成了半导体芯片制造过程。
虽然根据上述描述,通过能够有效去除TEG 3的半导体芯片10的制造方法,对其上形成有掩膜图案5c的半导体晶片1进行等离子体切割,但是本实施例不限于此。相反,例如,可以不使用掩膜图案而执行等离子体切割。以下描述这种情况,作为本实施例的修改示例。
图8示出了根据修改示例的半导体芯片制造过程的流程图,图9A到9E示出了用于解释该过程的示意说明图。
首先,在图8流程图的步骤S1,在半导体晶片1的电路形成面1a上形成半导体器件2和TEG 3。接着,黏附地放置保护片4,以保护电路形成面1a(步骤S2)。图9A示出了半导体晶片1的状态。
接下来,根据半导体器件的划分位置(即,划分区R2),在半导体晶片1的处理目标面1b上形成划分凹槽部分61(步骤S11凹槽形成过程(半切割处理))。对于凹槽部分的形成,例如,可以通过使用诸如碟形旋转刀片之类的刀片,部分地磨蚀掉半导体晶片1的处理目标面1b,来形成划分凹槽部分61。在半导体晶片1上,器件形成区R1排列成矩形,并限定划分区R2,以便可以将器件形成区R1单个地分离。
此外,如图9B所示,划分凹槽部分61形成为具有确定的深度尺寸,以使划分凹槽部分61的底表面未达到电路形成面1a(即,执行半切割)。这种形成防止划分凹槽部分61的形成将半导体器件分离成单个块。在这种情况下,“划分凹槽部分”表示在半导体晶片1(即,硅衬底51)的处理目标面1b上形成的、其底表面未达到电路形成面1a的凹进部分。即,在本说明中,其凹进部分的底表面达到电路形成面1a的凹槽不称作划分凹槽部分61。
此外,将划分凹槽部分61的深度尺寸确定成不小于最终形成的每个半导体芯片的厚度尺寸。在本实施例中,例如,相对于厚度减小的半导体晶片1的厚度尺寸50μm,划分凹槽部分61的深度尺寸设为25μm,最终形成的半导体芯片的厚度尺寸设为25μm。此外,考虑到可以保持划分凹槽部分61的形状所需的最小距离尺寸,在这种情况下,可以将划分凹槽部分61的底表面与电路形成面1a之间的距离尺寸确定在例如5到25μm的范围内。此外,通过执行类似凹槽形成过程的机械过程(步骤S11),在半导体晶片1的处理目标面1b中和划分凹槽部分61的内表面附近将形成残留有所施加的应力的受损层。
如上所述,将划分凹槽部分61的底表面与电路形成面1a之间的距离尺寸下限设为5μm的第一个原因是在半切割处理之后确保半导体晶片1的强度,第二个原因是减少将保护片4暴露给等离子体的时间。为了去除形成在半导体晶片1的处理目标面1b上的受损层,需要从表面至少以5μm的厚度来去除处理目标面1b。但是,如果划分凹槽部分61的底表面与电路形成面1a之间的距离尺寸小于5μm,则会在去除处理目标面1b上形成的受损层之前,不利地去除了划分凹槽部分61。结果,与形成有划分凹槽部分61的部分相对应的保护片4在高温下暴露给等离子体,直到完全去除了处理目标面1b的受损层。因此,通过防止在完全去除处理目标面1b的受损层之前去除划分凹槽部分61,可以预先防止问题的发生,并将划分凹槽部分61的底表面与电路形成面1a之间的距离尺寸下限确定为不小于5μm。
接下来,对如上所述已在其上形成了划分凹槽部分61的半导体晶片1执行等离子体蚀刻,以将半导体芯片分离成单个块,即,等离子体切割(步骤S12等离子体切割过程)。在本修改示例中,在半导体晶片1的表面上未形成掩膜层的情况下,执行等离子体切割。
在未如上所述地形成掩膜层的情况下,可以通过与在图1所示的等离子体处理装置101中形成上述掩膜层的情况下的等离子体切割相似的方法,执行等离子体切割。
在等离子体处理装置101中,向下电极13的放置表面13a上放置的半导体晶片1的整个处理目标面1b、以及划分凹槽部分61的内表面涂覆生成的等离子体。通过这样涂覆等离子体,对半导体晶片1的整个处理目标面1b、以及划分凹槽部分61的内表面进行蚀刻(即,执行蚀刻)。
通过对半导体晶片1的整个处理目标面1b执行等离子体蚀刻,减小了半导体晶片1的厚度,并且通过对划分凹槽部分61的内表面执行等离子体蚀刻,同时去除了划分凹槽部分61。如图9C所示,通过这样去除划分凹槽部分61,沿划分位置(即,划分区)将半导体晶片1划分成包括有各个半导体器件2的单个的半导体芯片块30。在这种情况下,“去除了划分凹槽部分61”这一事实表示:通过对划分凹槽部分61的底表面执行蚀刻,使划分凹槽部分61的底表面靠近电路形成面1a,并通过底表面与电路形成面1a的最终相合,使底表面消失。即,通过去除划分凹槽部分61,沿半导体晶片1上的划分区实现了处理目标面1b与电路形成面1a之间的穿通。
此外,通过执行如图9C所示的等离子体蚀刻,将划分凹槽部分61的内表面与处理目标面1a一并蚀刻。但是,因为不像常规等离子体蚀刻,处理目标面1b上未放置掩膜层,所以形成在划分凹槽部分61的入口边缘部分处的角落部分(边缘部分)同样受到蚀刻,结果去除了角落部分,在位于半导体芯片30的处理目标面1b上的边缘部分处形成了作为弯曲凸起表面部分的一个示例的R部分30a(即,倒圆部分)。此外,在等离子体蚀刻之后,对位于每个半导体芯片30面内的大致矩形的四个角落部分处的角落部分执行边缘去除,从而形成R部分30a。虽然划分凹槽部分61的等离子体蚀刻主要沿半导体晶片1的厚度方向执行蚀刻,但是由于蚀刻特性,也会沿半导体晶片1的表面方向略微进行蚀刻。蚀刻特性是形成R部分30a的一个原因,考虑到蚀刻扩展了划分凹槽部分61的宽度尺寸,希望预先确定划分凹槽部分61的宽度尺寸。
此外,通过对半导体晶片1的处理目标面1b和划分凹槽部分61的内表面执行等离子体蚀刻,将晶片划分成半导体芯片30,可以去除由机械处理产生的受损层。此外,如图9C所示,通过等离子体蚀刻,将形成在与划分区R2相对应的部分上的TEG 3与从该部分中去除的硅衬底51分离,TEG 3单个地保留在划分区R2中。即,通过等离子体蚀刻去除TEG 3与硅衬底51的固定部分,将TEG 3分离成单个块。考虑到将TEG 3可靠地分离成单个块,划分凹槽部分61的宽度尺寸优选地形成为不小于TEG的固定部分宽度尺寸的尺寸。
在等离子体处理装置101中的等离子体切割完成之后,停止射频电源单元20的射频电压施加、从等离子体生成气体供应单元17的供气和对抽空泵19的驱动。随后,打开真空容器11,取出半导体晶片1。
如图9D所示,将粘合片(切割片)粘贴到从等离子体处理装置101中取出的半导体晶片1的处理目标面1b上(步骤S13切割片粘贴过程)。随后,如图9E所示,剥离对半导体晶片1的电路形成面1a进行保护的保护片4(步骤S14保护片去除过程)。当剥离保护片4时,从划分区R2上去除粘贴到保护片4上的TEG 3。
由此,可以将设置有TEG 3的半导体晶片1分离成单个的半导体芯片块30,并可以去除已形成在划分区R2中的TEG 3。此外,因为通过等离子体蚀刻而分离的半导体芯片30在其角落部分将具有R部分30a,所以可以提高所形成的半导体芯片的横向断裂强度。此外,因为在通过等离子体切割来执行分离期间,不需要形成掩膜层并去除形成的掩膜层,所以可以执行高效的等离子体切割。
根据本实施例,在半导体芯片10制造过程期间为特性调查而形成在划分区R2中的TEG 3由包括例如不同于硅和二氧化硅材料的金属或无机物质的材料形成,硅和二氧化硅材料是要由等离子体蚀刻法进行蚀刻的目标材料。因此,对于取决于用于半导体芯片10单个化的等离子体蚀刻而无法去除TEG 3的这一现有技术的问题,通过执行等离子体蚀刻,随后从半导体晶片1的电路形成面1a上剥离黏附地粘贴到该表面上用于保护表面的保护片4,从位于各个半导体芯片10之间的划分区中去除粘附到保护片4上并与该片接触的TEG 3,可以将TEG 3与各个半导体芯片10分离。
因此,即使对半导体晶片1执行采用等离子体蚀刻的划分过程,也可以消除对特意地改变气体类型来执行等离子体蚀刻以去除TEG 3的需要,并仅通过只执行剥离保护片4的操作来去除TEG,从而允许通过高效操作实现TEG的去除。
此外,对于通过上述方法可以实现的TEG 3的去除,通过在半导体晶片1的硅衬底51上形成与半导体器件2相分离的TEG 3,可以通过蚀刻去除划分区R2中的硅衬底51,以采用等离子体蚀刻分离半导体芯片10,并可以使TEG 3独立地粘贴到保护片4上。因此,如果彼此分离地形成TEG 3和半导体器件2,则可以将划分区R2的宽度降低到接近TEG 3的宽度,从而可以增大半导体晶片1上可以获得的半导体芯片10的数目。
要注意,通过适当地组合上述多种实施例中的任意实施例,可以产生这些实施例所拥有的效果。
虽然参考附图并结合优选实施例完整地描述了本发明,但是要注意,对于本技术邻域的技术人员,多种改变和修改是显而易见的。要理解,在不背离所附权利要求所限定的本发明的范围的前提下,这种改变和修改也包括在该范围之内。
2004年12月24日提交的日本专利申请No.2004-373022的公开,包括说明书、附图和权利要求,全部合并在此,作为参考。
Claims (9)
1.一种半导体芯片制造方法,包括:
将保护片粘贴到半导体晶片的第一表面上,在半导体晶片的第一表面上形成有半导体器件,所述半导体器件放置在由划分区和放置在划分区中的测试元件组TEG限定的多个器件形成区中,以使所述保护片与TEG接触;
在与所述晶片的第一表面相对的第二表面上放置掩膜,以限定划分区;
在贴有保护片和放置了掩膜的状态下,对所述晶片的第二表面执行等离子体蚀刻,从而去除与划分区相对应的部分,然后将器件形成区划分成单个的半导体芯片,每个半导体芯片包括单个化的半导体器件;以及
通过从由等离子体蚀刻划分的半导体芯片上剥离保护片,与保护片一并地去除残留在划分区中和贴在保护片上的TEG剩余部分,从而制造单个化的半导体器件。
2.根据权利要求1所述的半导体芯片制造方法,其中
在执行等离子体蚀刻之后、去除TEG之前,从半导体芯片的第二表面上去除掩膜。
3.根据权利要求1所述的半导体芯片制造方法,其中
通过执行等离子体蚀刻,将半导体芯片分离成单个的多块,并将TEG与半导体芯片分离,成为单个块。
4.根据权利要求1所述的半导体芯片制造方法,其中
对具有硅衬底的半导体晶片执行等离子体蚀刻,半导体器件和TEG形成在硅衬底的第一表面上,从而去除与划分区相对应的硅衬底,然后将相邻的半导体器件互相分离,并将TEG与硅衬底分离。
5.根据权利要求4所述的半导体芯片制造方法,其中
在晶片的第二表面上放置掩膜,以使第二表面上与TEG到硅衬底第一表面的固定部分相对应的区域从掩膜中露出,然后
通过执行等离子体蚀刻,去除TEG的固定部分中的硅衬底,以将TEG与硅衬底分离。
6.一种半导体芯片制造方法,包括:
将保护片粘贴到半导体晶片的第一表面上,在半导体晶片的第一表面上形成有半导体器件,所述半导体器件放置在由划分区和放置在划分区中的测试元件组TEG限定的多个器件形成区中,以使所述保护片与TEG接触;
沿着划分区,在与相对所述晶片第一表面的第二表面的划分区相对应的部分中形成凹槽部分,以使凹槽部分具有比所述晶片的厚度尺寸浅的深度;
对其上形成有凹槽部分的所述半导体晶片第二表面执行等离子体蚀刻,从而去除凹槽部分的底部,然后将器件形成区划分成单个的半导体芯片,每个半导体芯片包括单个化的半导体器件;以及
通过从由等离子体蚀刻划分的半导体芯片上剥离保护片,与保护片一并地去除残留在划分区中和贴在保护片上的TEG剩余部分,从而制造单个化的半导体器件。
7.根据权利要求6所述的半导体芯片制造方法,其中
通过执行等离子体蚀刻,将半导体芯片分离成单个的多块,并将TEG与半导体芯片分离,成为单个块。
8.根据权利要求6所述的半导体芯片制造方法,其中
对具有硅衬底的半导体晶片执行等离子体蚀刻,半导体器件和TEG形成在硅衬底的第一表面上,从而去除与划分区相对应的硅衬底,然后将相邻的半导体器件互相分离,并将TEG与硅衬底分离。
9.根据权利要求8所述的半导体芯片制造方法,其中
将凹槽部分形成为其宽度尺寸比TEG到硅衬底第一表面的固定部分的宽度尺寸更大的形式,然后
通过执行等离子体蚀刻,去除TEG的固定部分中的硅衬底,以将TEG与硅衬底分离。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP373022/2004 | 2004-12-24 | ||
JP2004373022A JP4288229B2 (ja) | 2004-12-24 | 2004-12-24 | 半導体チップの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101040376A true CN101040376A (zh) | 2007-09-19 |
CN100499073C CN100499073C (zh) | 2009-06-10 |
Family
ID=36128239
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005800347815A Active CN100499073C (zh) | 2004-12-24 | 2005-12-21 | 半导体芯片制造方法 |
Country Status (9)
Country | Link |
---|---|
US (1) | US7678670B2 (zh) |
EP (1) | EP1831924B1 (zh) |
JP (1) | JP4288229B2 (zh) |
KR (1) | KR101153637B1 (zh) |
CN (1) | CN100499073C (zh) |
AT (1) | ATE432532T1 (zh) |
DE (1) | DE602005009026D1 (zh) |
TW (1) | TW200633050A (zh) |
WO (1) | WO2006068284A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107665820A (zh) * | 2016-07-28 | 2018-02-06 | 株式会社东芝 | 蚀刻方法、半导体芯片的制造方法及物品的制造方法 |
CN108063602A (zh) * | 2017-12-28 | 2018-05-22 | 中国电子科技集团公司第二十六研究所 | 一种小型化宽带晶体滤波器的加工方法 |
Families Citing this family (113)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4275096B2 (ja) * | 2005-04-14 | 2009-06-10 | パナソニック株式会社 | 半導体チップの製造方法 |
JP4840174B2 (ja) | 2007-02-08 | 2011-12-21 | パナソニック株式会社 | 半導体チップの製造方法 |
JP4840200B2 (ja) * | 2007-03-09 | 2011-12-21 | パナソニック株式会社 | 半導体チップの製造方法 |
US8859396B2 (en) | 2007-08-07 | 2014-10-14 | Semiconductor Components Industries, Llc | Semiconductor die singulation method |
US8012857B2 (en) * | 2007-08-07 | 2011-09-06 | Semiconductor Components Industries, Llc | Semiconductor die singulation method |
US7781310B2 (en) | 2007-08-07 | 2010-08-24 | Semiconductor Components Industries, Llc | Semiconductor die singulation method |
US7989319B2 (en) * | 2007-08-07 | 2011-08-02 | Semiconductor Components Industries, Llc | Semiconductor die singulation method |
JP5556657B2 (ja) * | 2008-05-14 | 2014-07-23 | 豊田合成株式会社 | Iii族窒化物半導体発光素子の製造方法及びiii族窒化物半導体発光素子、並びにランプ |
JP2010056353A (ja) * | 2008-08-29 | 2010-03-11 | Renesas Technology Corp | 半導体装置の製造方法 |
US8384231B2 (en) | 2010-01-18 | 2013-02-26 | Semiconductor Components Industries, Llc | Method of forming a semiconductor die |
US9165833B2 (en) | 2010-01-18 | 2015-10-20 | Semiconductor Components Industries, Llc | Method of forming a semiconductor die |
US9299664B2 (en) * | 2010-01-18 | 2016-03-29 | Semiconductor Components Industries, Llc | Method of forming an EM protected semiconductor die |
US20110175209A1 (en) * | 2010-01-18 | 2011-07-21 | Seddon Michael J | Method of forming an em protected semiconductor die |
US8658436B2 (en) * | 2010-04-19 | 2014-02-25 | Tokyo Electron Limited | Method for separating and transferring IC chips |
US8642448B2 (en) | 2010-06-22 | 2014-02-04 | Applied Materials, Inc. | Wafer dicing using femtosecond-based laser and plasma etch |
US8759197B2 (en) | 2011-06-15 | 2014-06-24 | Applied Materials, Inc. | Multi-step and asymmetrically shaped laser beam scribing |
US8557683B2 (en) | 2011-06-15 | 2013-10-15 | Applied Materials, Inc. | Multi-step and asymmetrically shaped laser beam scribing |
US9126285B2 (en) | 2011-06-15 | 2015-09-08 | Applied Materials, Inc. | Laser and plasma etch wafer dicing using physically-removable mask |
US8912077B2 (en) | 2011-06-15 | 2014-12-16 | Applied Materials, Inc. | Hybrid laser and plasma etch wafer dicing using substrate carrier |
US9029242B2 (en) | 2011-06-15 | 2015-05-12 | Applied Materials, Inc. | Damage isolation by shaped beam delivery in laser scribing process |
US8703581B2 (en) | 2011-06-15 | 2014-04-22 | Applied Materials, Inc. | Water soluble mask for substrate dicing by laser and plasma etch |
US9129904B2 (en) | 2011-06-15 | 2015-09-08 | Applied Materials, Inc. | Wafer dicing using pulse train laser with multiple-pulse bursts and plasma etch |
US8598016B2 (en) | 2011-06-15 | 2013-12-03 | Applied Materials, Inc. | In-situ deposited mask layer for device singulation by laser scribing and plasma etch |
US8557682B2 (en) | 2011-06-15 | 2013-10-15 | Applied Materials, Inc. | Multi-layer mask for substrate dicing by laser and plasma etch |
US8507363B2 (en) | 2011-06-15 | 2013-08-13 | Applied Materials, Inc. | Laser and plasma etch wafer dicing using water-soluble die attach film |
US8951819B2 (en) | 2011-07-11 | 2015-02-10 | Applied Materials, Inc. | Wafer dicing using hybrid split-beam laser scribing process with plasma etch |
US8652940B2 (en) | 2012-04-10 | 2014-02-18 | Applied Materials, Inc. | Wafer dicing used hybrid multi-step laser scribing process with plasma etch |
US8946057B2 (en) | 2012-04-24 | 2015-02-03 | Applied Materials, Inc. | Laser and plasma etch wafer dicing using UV-curable adhesive film |
US8969177B2 (en) | 2012-06-29 | 2015-03-03 | Applied Materials, Inc. | Laser and plasma etch wafer dicing with a double sided UV-curable adhesive film |
US9048309B2 (en) | 2012-07-10 | 2015-06-02 | Applied Materials, Inc. | Uniform masking for wafer dicing using laser and plasma etch |
US8940619B2 (en) | 2012-07-13 | 2015-01-27 | Applied Materials, Inc. | Method of diced wafer transportation |
US8859397B2 (en) | 2012-07-13 | 2014-10-14 | Applied Materials, Inc. | Method of coating water soluble mask for laser scribing and plasma etch |
US8993414B2 (en) | 2012-07-13 | 2015-03-31 | Applied Materials, Inc. | Laser scribing and plasma etch for high die break strength and clean sidewall |
US8845854B2 (en) | 2012-07-13 | 2014-09-30 | Applied Materials, Inc. | Laser, plasma etch, and backside grind process for wafer dicing |
US9159574B2 (en) | 2012-08-27 | 2015-10-13 | Applied Materials, Inc. | Method of silicon etch for trench sidewall smoothing |
US9252057B2 (en) | 2012-10-17 | 2016-02-02 | Applied Materials, Inc. | Laser and plasma etch wafer dicing with partial pre-curing of UV release dicing tape for film frame wafer application |
US9136173B2 (en) | 2012-11-07 | 2015-09-15 | Semiconductor Components Industries, Llc | Singulation method for semiconductor die having a layer of material along one major surface |
US9484260B2 (en) | 2012-11-07 | 2016-11-01 | Semiconductor Components Industries, Llc | Heated carrier substrate semiconductor die singulation method |
US8975162B2 (en) | 2012-12-20 | 2015-03-10 | Applied Materials, Inc. | Wafer dicing from wafer backside |
US9236305B2 (en) | 2013-01-25 | 2016-01-12 | Applied Materials, Inc. | Wafer dicing with etch chamber shield ring for film frame wafer applications |
US8980726B2 (en) | 2013-01-25 | 2015-03-17 | Applied Materials, Inc. | Substrate dicing by laser ablation and plasma etch damage removal for ultra-thin wafers |
US9620379B2 (en) | 2013-03-14 | 2017-04-11 | Applied Materials, Inc. | Multi-layer mask including non-photodefinable laser energy absorbing layer for substrate dicing by laser and plasma etch |
US8883614B1 (en) | 2013-05-22 | 2014-11-11 | Applied Materials, Inc. | Wafer dicing with wide kerf by laser scribing and plasma etching hybrid approach |
US9105710B2 (en) | 2013-08-30 | 2015-08-11 | Applied Materials, Inc. | Wafer dicing method for improving die packaging quality |
US9224650B2 (en) | 2013-09-19 | 2015-12-29 | Applied Materials, Inc. | Wafer dicing from wafer backside and front side |
US9460966B2 (en) | 2013-10-10 | 2016-10-04 | Applied Materials, Inc. | Method and apparatus for dicing wafers having thick passivation polymer layer |
US9041198B2 (en) | 2013-10-22 | 2015-05-26 | Applied Materials, Inc. | Maskless hybrid laser scribing and plasma etching wafer dicing process |
US20150147850A1 (en) * | 2013-11-25 | 2015-05-28 | Infineon Technologies Ag | Methods for processing a semiconductor workpiece |
US9312177B2 (en) | 2013-12-06 | 2016-04-12 | Applied Materials, Inc. | Screen print mask for laser scribe and plasma etch wafer dicing process |
US9299614B2 (en) | 2013-12-10 | 2016-03-29 | Applied Materials, Inc. | Method and carrier for dicing a wafer |
US9293304B2 (en) | 2013-12-17 | 2016-03-22 | Applied Materials, Inc. | Plasma thermal shield for heat dissipation in plasma chamber |
US9018079B1 (en) | 2014-01-29 | 2015-04-28 | Applied Materials, Inc. | Wafer dicing using hybrid laser scribing and plasma etch approach with intermediate reactive post mask-opening clean |
US9299611B2 (en) | 2014-01-29 | 2016-03-29 | Applied Materials, Inc. | Method of wafer dicing using hybrid laser scribing and plasma etch approach with mask plasma treatment for improved mask etch resistance |
US9012305B1 (en) | 2014-01-29 | 2015-04-21 | Applied Materials, Inc. | Wafer dicing using hybrid laser scribing and plasma etch approach with intermediate non-reactive post mask-opening clean |
US8927393B1 (en) | 2014-01-29 | 2015-01-06 | Applied Materials, Inc. | Water soluble mask formation by dry film vacuum lamination for laser and plasma dicing |
US9236284B2 (en) | 2014-01-31 | 2016-01-12 | Applied Materials, Inc. | Cooled tape frame lift and low contact shadow ring for plasma heat isolation |
US8991329B1 (en) | 2014-01-31 | 2015-03-31 | Applied Materials, Inc. | Wafer coating |
US9130030B1 (en) | 2014-03-07 | 2015-09-08 | Applied Materials, Inc. | Baking tool for improved wafer coating process |
US20150255349A1 (en) | 2014-03-07 | 2015-09-10 | JAMES Matthew HOLDEN | Approaches for cleaning a wafer during hybrid laser scribing and plasma etching wafer dicing processes |
US9418894B2 (en) | 2014-03-21 | 2016-08-16 | Semiconductor Components Industries, Llc | Electronic die singulation method |
US9275902B2 (en) | 2014-03-26 | 2016-03-01 | Applied Materials, Inc. | Dicing processes for thin wafers with bumps on wafer backside |
US9076860B1 (en) | 2014-04-04 | 2015-07-07 | Applied Materials, Inc. | Residue removal from singulated die sidewall |
US8975163B1 (en) | 2014-04-10 | 2015-03-10 | Applied Materials, Inc. | Laser-dominated laser scribing and plasma etch hybrid wafer dicing |
US8932939B1 (en) | 2014-04-14 | 2015-01-13 | Applied Materials, Inc. | Water soluble mask formation by dry film lamination |
US8912078B1 (en) | 2014-04-16 | 2014-12-16 | Applied Materials, Inc. | Dicing wafers having solder bumps on wafer backside |
US8999816B1 (en) | 2014-04-18 | 2015-04-07 | Applied Materials, Inc. | Pre-patterned dry laminate mask for wafer dicing processes |
US8912075B1 (en) | 2014-04-29 | 2014-12-16 | Applied Materials, Inc. | Wafer edge warp supression for thin wafer supported by tape frame |
US9159621B1 (en) | 2014-04-29 | 2015-10-13 | Applied Materials, Inc. | Dicing tape protection for wafer dicing using laser scribe process |
US8980727B1 (en) | 2014-05-07 | 2015-03-17 | Applied Materials, Inc. | Substrate patterning using hybrid laser scribing and plasma etching processing schemes |
US9112050B1 (en) | 2014-05-13 | 2015-08-18 | Applied Materials, Inc. | Dicing tape thermal management by wafer frame support ring cooling during plasma dicing |
US9034771B1 (en) | 2014-05-23 | 2015-05-19 | Applied Materials, Inc. | Cooling pedestal for dicing tape thermal management during plasma dicing |
US9130057B1 (en) | 2014-06-30 | 2015-09-08 | Applied Materials, Inc. | Hybrid dicing process using a blade and laser |
US9165832B1 (en) | 2014-06-30 | 2015-10-20 | Applied Materials, Inc. | Method of die singulation using laser ablation and induction of internal defects with a laser |
US9093518B1 (en) | 2014-06-30 | 2015-07-28 | Applied Materials, Inc. | Singulation of wafers having wafer-level underfill |
US9142459B1 (en) | 2014-06-30 | 2015-09-22 | Applied Materials, Inc. | Wafer dicing using hybrid laser scribing and plasma etch approach with mask application by vacuum lamination |
US9349648B2 (en) | 2014-07-22 | 2016-05-24 | Applied Materials, Inc. | Hybrid wafer dicing approach using a rectangular shaped two-dimensional top hat laser beam profile or a linear shaped one-dimensional top hat laser beam profile laser scribing process and plasma etch process |
US9117868B1 (en) | 2014-08-12 | 2015-08-25 | Applied Materials, Inc. | Bipolar electrostatic chuck for dicing tape thermal management during plasma dicing |
US9196498B1 (en) | 2014-08-12 | 2015-11-24 | Applied Materials, Inc. | Stationary actively-cooled shadow ring for heat dissipation in plasma chamber |
US9385041B2 (en) | 2014-08-26 | 2016-07-05 | Semiconductor Components Industries, Llc | Method for insulating singulated electronic die |
US9281244B1 (en) | 2014-09-18 | 2016-03-08 | Applied Materials, Inc. | Hybrid wafer dicing approach using an adaptive optics-controlled laser scribing process and plasma etch process |
US9177861B1 (en) | 2014-09-19 | 2015-11-03 | Applied Materials, Inc. | Hybrid wafer dicing approach using laser scribing process based on an elliptical laser beam profile or a spatio-temporal controlled laser beam profile |
US11195756B2 (en) | 2014-09-19 | 2021-12-07 | Applied Materials, Inc. | Proximity contact cover ring for plasma dicing |
US9196536B1 (en) | 2014-09-25 | 2015-11-24 | Applied Materials, Inc. | Hybrid wafer dicing approach using a phase modulated laser beam profile laser scribing process and plasma etch process |
US9130056B1 (en) | 2014-10-03 | 2015-09-08 | Applied Materials, Inc. | Bi-layer wafer-level underfill mask for wafer dicing and approaches for performing wafer dicing |
US9245803B1 (en) | 2014-10-17 | 2016-01-26 | Applied Materials, Inc. | Hybrid wafer dicing approach using a bessel beam shaper laser scribing process and plasma etch process |
US10692765B2 (en) | 2014-11-07 | 2020-06-23 | Applied Materials, Inc. | Transfer arm for film frame substrate handling during plasma singulation of wafers |
US9330977B1 (en) | 2015-01-05 | 2016-05-03 | Applied Materials, Inc. | Hybrid wafer dicing approach using a galvo scanner and linear stage hybrid motion laser scribing process and plasma etch process |
US9355907B1 (en) | 2015-01-05 | 2016-05-31 | Applied Materials, Inc. | Hybrid wafer dicing approach using a line shaped laser beam profile laser scribing process and plasma etch process |
US9159624B1 (en) | 2015-01-05 | 2015-10-13 | Applied Materials, Inc. | Vacuum lamination of polymeric dry films for wafer dicing using hybrid laser scribing and plasma etch approach |
US9601375B2 (en) | 2015-04-27 | 2017-03-21 | Applied Materials, Inc. | UV-cure pre-treatment of carrier film for wafer dicing using hybrid laser scribing and plasma etch approach |
US9721839B2 (en) | 2015-06-12 | 2017-08-01 | Applied Materials, Inc. | Etch-resistant water soluble mask for hybrid wafer dicing using laser scribing and plasma etch |
US9478455B1 (en) | 2015-06-12 | 2016-10-25 | Applied Materials, Inc. | Thermal pyrolytic graphite shadow ring assembly for heat dissipation in plasma chamber |
JP6546507B2 (ja) * | 2015-10-26 | 2019-07-17 | 株式会社ディスコ | デバイスの製造方法 |
CN107210207A (zh) * | 2015-11-09 | 2017-09-26 | 古河电气工业株式会社 | 半导体芯片的制造方法和用于该制造方法的掩模一体型表面保护带 |
US9972575B2 (en) | 2016-03-03 | 2018-05-15 | Applied Materials, Inc. | Hybrid wafer dicing approach using a split beam laser scribing process and plasma etch process |
JP2017162876A (ja) * | 2016-03-07 | 2017-09-14 | 株式会社ジェイデバイス | 半導体パッケージの製造方法 |
US9852997B2 (en) | 2016-03-25 | 2017-12-26 | Applied Materials, Inc. | Hybrid wafer dicing approach using a rotating beam laser scribing process and plasma etch process |
US9793132B1 (en) | 2016-05-13 | 2017-10-17 | Applied Materials, Inc. | Etch mask for hybrid laser scribing and plasma etch wafer singulation process |
US10366923B2 (en) | 2016-06-02 | 2019-07-30 | Semiconductor Components Industries, Llc | Method of separating electronic devices having a back layer and apparatus |
JP6730891B2 (ja) * | 2016-09-15 | 2020-07-29 | 株式会社ディスコ | ウエーハの加工方法 |
JP2018156973A (ja) * | 2017-03-15 | 2018-10-04 | 株式会社ディスコ | ウェーハの加工方法 |
US10373869B2 (en) | 2017-05-24 | 2019-08-06 | Semiconductor Components Industries, Llc | Method of separating a back layer on a substrate using exposure to reduced temperature and related apparatus |
US11158540B2 (en) | 2017-05-26 | 2021-10-26 | Applied Materials, Inc. | Light-absorbing mask for hybrid laser scribing and plasma etch wafer singulation process |
US10363629B2 (en) | 2017-06-01 | 2019-07-30 | Applied Materials, Inc. | Mitigation of particle contamination for wafer dicing processes |
US10535561B2 (en) | 2018-03-12 | 2020-01-14 | Applied Materials, Inc. | Hybrid wafer dicing approach using a multiple pass laser scribing process and plasma etch process |
US11355394B2 (en) | 2018-09-13 | 2022-06-07 | Applied Materials, Inc. | Wafer dicing using hybrid laser scribing and plasma etch approach with intermediate breakthrough treatment |
US10818551B2 (en) | 2019-01-09 | 2020-10-27 | Semiconductor Components Industries, Llc | Plasma die singulation systems and related methods |
US11011424B2 (en) | 2019-08-06 | 2021-05-18 | Applied Materials, Inc. | Hybrid wafer dicing approach using a spatially multi-focused laser beam laser scribing process and plasma etch process |
US11342226B2 (en) | 2019-08-13 | 2022-05-24 | Applied Materials, Inc. | Hybrid wafer dicing approach using an actively-focused laser beam laser scribing process and plasma etch process |
US10903121B1 (en) | 2019-08-14 | 2021-01-26 | Applied Materials, Inc. | Hybrid wafer dicing approach using a uniform rotating beam laser scribing process and plasma etch process |
US11600492B2 (en) | 2019-12-10 | 2023-03-07 | Applied Materials, Inc. | Electrostatic chuck with reduced current leakage for hybrid laser scribing and plasma etch wafer singulation process |
US11211247B2 (en) | 2020-01-30 | 2021-12-28 | Applied Materials, Inc. | Water soluble organic-inorganic hybrid mask formulations and their applications |
US20230274978A1 (en) * | 2022-02-28 | 2023-08-31 | Texas Instruments Incorporated | Efficient removal of street test devices during wafer dicing |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0621188A (ja) | 1991-12-13 | 1994-01-28 | Yamaha Corp | 半導体ウェハ |
KR100363340B1 (ko) * | 1993-05-20 | 2003-02-19 | 가부시끼가이샤 히다치 세이사꾸쇼 | 플라즈마처리방법 |
JPH07226395A (ja) * | 1994-02-15 | 1995-08-22 | Matsushita Electric Ind Co Ltd | 真空プラズマ処理装置 |
US5716534A (en) * | 1994-12-05 | 1998-02-10 | Tokyo Electron Limited | Plasma processing method and plasma etching method |
JP2001060568A (ja) | 1999-08-20 | 2001-03-06 | Seiko Epson Corp | 半導体装置の製造方法 |
JP2002231659A (ja) | 2001-02-05 | 2002-08-16 | Hitachi Ltd | 半導体装置の製造方法 |
JP2002246281A (ja) | 2001-02-13 | 2002-08-30 | Mitsubishi Electric Corp | 半導体装置の製造方法およびそれに用いられるレチクル並びにウェハ |
US7192532B2 (en) * | 2001-04-19 | 2007-03-20 | Tokyo Electron Limited | Dry etching method |
JP2002373869A (ja) | 2001-06-13 | 2002-12-26 | Mitsubishi Electric Corp | 半導体チップ、シリコンウェハ、及び、半導体チップの製造方法 |
JP2003197569A (ja) | 2001-12-28 | 2003-07-11 | Disco Abrasive Syst Ltd | 半導体チップの製造方法 |
JP3966168B2 (ja) | 2002-11-20 | 2007-08-29 | 松下電器産業株式会社 | 半導体装置の製造方法 |
US6897128B2 (en) * | 2002-11-20 | 2005-05-24 | Matsushita Electric Industrial Co., Ltd. | Method of manufacturing semiconductor device, plasma processing apparatus and plasma processing method |
JP4013753B2 (ja) * | 2002-12-11 | 2007-11-28 | 松下電器産業株式会社 | 半導体ウェハの切断方法 |
US6951801B2 (en) * | 2003-01-27 | 2005-10-04 | Freescale Semiconductor, Inc. | Metal reduction in wafer scribe area |
-
2004
- 2004-12-24 JP JP2004373022A patent/JP4288229B2/ja active Active
-
2005
- 2005-12-21 TW TW094145619A patent/TW200633050A/zh unknown
- 2005-12-21 AT AT05822800T patent/ATE432532T1/de not_active IP Right Cessation
- 2005-12-21 US US11/660,996 patent/US7678670B2/en active Active
- 2005-12-21 EP EP05822800A patent/EP1831924B1/en not_active Not-in-force
- 2005-12-21 CN CNB2005800347815A patent/CN100499073C/zh active Active
- 2005-12-21 WO PCT/JP2005/023991 patent/WO2006068284A1/en active IP Right Grant
- 2005-12-21 DE DE602005009026T patent/DE602005009026D1/de active Active
- 2005-12-21 KR KR1020077008200A patent/KR101153637B1/ko not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107665820A (zh) * | 2016-07-28 | 2018-02-06 | 株式会社东芝 | 蚀刻方法、半导体芯片的制造方法及物品的制造方法 |
CN107665820B (zh) * | 2016-07-28 | 2021-02-19 | 株式会社东芝 | 蚀刻方法、半导体芯片的制造方法及物品的制造方法 |
CN108063602A (zh) * | 2017-12-28 | 2018-05-22 | 中国电子科技集团公司第二十六研究所 | 一种小型化宽带晶体滤波器的加工方法 |
Also Published As
Publication number | Publication date |
---|---|
KR20070089122A (ko) | 2007-08-30 |
KR101153637B1 (ko) | 2012-06-18 |
CN100499073C (zh) | 2009-06-10 |
EP1831924B1 (en) | 2009-05-27 |
EP1831924A1 (en) | 2007-09-12 |
WO2006068284A1 (en) | 2006-06-29 |
US7678670B2 (en) | 2010-03-16 |
JP4288229B2 (ja) | 2009-07-01 |
ATE432532T1 (de) | 2009-06-15 |
DE602005009026D1 (de) | 2011-03-17 |
TW200633050A (en) | 2006-09-16 |
JP2006179768A (ja) | 2006-07-06 |
US20070264832A1 (en) | 2007-11-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101040376A (zh) | 半导体芯片制造方法 | |
JP4018096B2 (ja) | 半導体ウェハの分割方法、及び半導体素子の製造方法 | |
CN1306564C (zh) | 制造半导体器件的方法 | |
JP6156509B2 (ja) | 半導体素子の製造方法 | |
US8110481B2 (en) | Method of segmenting semiconductor wafer | |
CN1700424A (zh) | 半导体器件的制造方法 | |
CN1974165A (zh) | 从衬底分离部件的方法 | |
CN101529575A (zh) | 芯片的拾取方法及拾取装置 | |
CN101529577A (zh) | 固定夹具及芯片的拾取方法以及拾取装置 | |
CN1692493A (zh) | 半导体晶片的切割方法和切割方法中使用的保护片 | |
CN1881555A (zh) | 基板载置台、基板处理装置和基板载置台的制造方法 | |
US7989803B2 (en) | Manufacturing method for semiconductor chips and semiconductor wafer | |
CN100347845C (zh) | 制造半导体器件的方法 | |
JPWO2003071591A1 (ja) | 半導体ウェーハの分割方法 | |
CN101047146A (zh) | 半导体器件的制造方法 | |
CN1581443A (zh) | 晶片加工方法 | |
JP2006093669A (ja) | 基体表面から材料を取り除く方法と装置 | |
KR20140083870A (ko) | 웨이퍼의 가공 방법 | |
CN1519933A (zh) | 半导体器件及其制作方法 | |
CN107452597A (zh) | 元件芯片的制造方法 | |
CN1802735A (zh) | 筒夹、芯片附着装置及芯片的拾取方法 | |
JP2016100346A (ja) | ウェーハの加工方法 | |
JP2009212439A (ja) | 半導体装置の製造方法および半導体製造装置 | |
CN1314970C (zh) | 探针装置以及其制造方法 | |
CN1757097A (zh) | 对多层晶片的环圈的预防性处理工艺 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |