CN100356404C - 图像信号处理电路和图像显示装置 - Google Patents
图像信号处理电路和图像显示装置 Download PDFInfo
- Publication number
- CN100356404C CN100356404C CNB2005101038191A CN200510103819A CN100356404C CN 100356404 C CN100356404 C CN 100356404C CN B2005101038191 A CNB2005101038191 A CN B2005101038191A CN 200510103819 A CN200510103819 A CN 200510103819A CN 100356404 C CN100356404 C CN 100356404C
- Authority
- CN
- China
- Prior art keywords
- line buffer
- frame memory
- order
- picture signal
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000010365 information processing Effects 0.000 title 1
- 238000003384 imaging method Methods 0.000 claims description 16
- 238000000034 method Methods 0.000 description 18
- 238000006243 chemical reaction Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 4
- 241001269238 Data Species 0.000 description 2
- 239000003550 marker Substances 0.000 description 2
- 230000000750 progressive effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000008676 import Effects 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/60—Memory management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T3/00—Geometric image transformations in the plane of the image
- G06T3/60—Rotation of whole images or parts thereof
- G06T3/606—Rotation of whole images or parts thereof by memory addressing or mapping
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/393—Arrangements for updating the contents of the bit-mapped memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/2628—Alteration of picture size, shape, position or orientation, e.g. zooming, rotation, rolling, perspective, translation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0221—Addressing of scan or signal lines with use of split matrices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0492—Change of orientation of the displayed image, e.g. upside-down, mirrored
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/12—Frame memory handling
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Controls And Circuits For Display Device (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种图像信号处理电路和图像显示装置。图像信号处理电路包括:行缓冲器,用于按每一行存储相继输入的图像信号;帧存储器,其能够存储从行缓冲器输出的多行图像信号;和控制行缓冲器和帧存储器的控制电路,其中控制电路执行控制,使得在行缓冲器中按每一行存储的图像信号以与输入图像信号到行缓冲器的输入顺序相反的顺序输出,从行缓冲器输出的图像信号被相继输入到帧存储器,以在其中存储该多行图像信号,并且按照与输入到帧存储器的图像信号的行顺序相反的顺序输出帧存储器中存储的该多行图像信号。
Description
技术领域
本发明涉及一种图像信号处理电路和图像显示装置。特别地,本定明优选应用于在图像显示装置上显示图像数据和电视信号的图像信号处理电路,其中图像数据和电视信号是从计算机输出的。
背景技术
在此之前,在图像显示装置上显示的有多种图像,例如计算机图形、数字照相机的图像和电视信号的图像。于是,这些图像有很多格式。
在这些显示图像的格式固定的图像显示装置中,可以通过选择适合图像格式的图像显示装置而适应这个图像格式。然而,在通用图像显示装置中,为了在图像显示装置上湿示图像,必须对图像进行图像处理。
当在这个图像显示装置上湿示图像时,存在以执行的图像处理为代表的IP转换、帧频转换、分辨率转换或类似的转换。这些转换当中的IP转换将类似于电视信号的NTSC信号的隔行信号转换成逐行信号。此外,帧频转换是屏幕切换速率的变换。进一步,分辨率转换对水平像素和垂直扫描线的数量进行变换。
当执行这些图像处理时,利用帧存储器的结构是已知的技术。这个帧存储器存储一个屏幕的图像数据,并读取图像处理所需的数据。接着,可以不仅仅执行上述图像处理,而且还可以通过采用这个帧存储器来执行特殊的图像处理。
此外,日本专利申请公开No.1995-152905中公开了通过控制写入到帧存储器或从其读出的顺序而执行图像反转(inversion)、旋转、放大和收缩的技术。
另外,近年来已经实现了通常在一个图像显示装置上显示多个屏幕的多屏幕显示器。于是,就这种多屏幕显示器来说,日本专利申请公开No.1995-152905和日本专利申请公开No.1999-296145中公开了通过利用多个存储器空间来执行多屏幕显示的方法。
进一步,日本专利申请公开No.2001-343966公开了一种利用SDRAM(同步DRAM)突发模式的图像处理,例如反转和旋转的方法。这种方法目的在于通过下面的方法达到例如反转和旋转的处理的目的。将图像数据分成多个块,每个块都由预定数量的像素垂直和水平地组成。通过替换块中数据的顺序、执行每个块的突发传输来执行该处理,例如块中数据的反转和旋转以及类似处理。并且替换涉及到的块的写入或读出顺序。
顺便提及,当利用例如SDRAM的帧频存储器执行实时处理时,优选利用SDRAM的突发模式。
接着,如图10所示,在这个突发模式中,可以利用流水线处理连续执行数据传输。然而,突发模式中的地址计数变为以顺序模式或交错模式计数。这样,就很难在日本专利申请公开No.1995-152905和日本专利申请公开No.1999-296145公开的技术上采用突发模式。
特别地,在日本专利申请公开No.1995-152905和日本专利申请公开No.1999-296145公开的方法中,必须在每次访问存储器时指定行地址和列地址。进一步,在运动图像处理过程中,必须增强存储器访问的处理速度。
发明内容
本发明的目的在于提供一种图像处理装置,该装置可以以比较简单的电路结构执行反转显示,以及一种配备这种图像处理装置的图像显示装置。
本发明的第一方面是一种图像信号处理电路,包括:行缓冲器;帧存储器;和控制电路,该控制电路控制行缓冲器和帧存储器,其中该图像信号处理电路被如此构造,使得将从行缓冲器和帧存储器中的一个输出的图像信号输入到行缓冲器和帧存储器中的另一个中;其中控制电路是这样的电路,其控制行缓冲器,使得图像信号以与输入到行缓冲器的顺序相反的顺序自行缓冲器输出,以及控制帧存储器,使得图像信号以与输入帧存储器的图像信号所组成的行的顺序相反的图像信号所组成的行的顺序自帧存储器输出。
本发明提供了一种图像信号处理电路,包括:行缓冲器,用于按每一行存储相继输入的图像信号;帧存储器,其能够存储从行缓冲器输出的多行图像信号;和控制行缓冲器和帧存储器的控制电路,其中控制电路执行控制,使得在行缓冲器中按每一行存储储的图像信号以与输入图像信号到行缓冲器的输入顺序相反的顺序输出,从第一存储器部分输出的图像信号被相继输入到帧存储器,以在其中存储该多行图像信号,并且按照与输入到帧存储器的图像信号的行顺序相反的顺序输出帧存储器中存储的该多行图像信号。
本发明提供了一种图像信号处理电路,包括:行缓冲器,用于存储相继输入的图像信号;帧存储器,其能够存储从行缓冲器输出的多行图像信号;和控制行缓冲器和帧存储器的控制电路,其中控制电路执行控制,使得按每一行存储到行缓冲器的图像信号以与输入到行缓冲器的顺序相反的顺序输出,并且使得当所输出的多行图像信号按每一行被输入到帧存储器时,按照与从行缓冲器输出的行顺序相反的顺序将图像信号输入到帧存储器。
附图说明
图1是示出根据本发明第一实施例的图像处理装置的结构的模块图;
图2A、2B和2C是根据本发明第一实施例分别示出以输入图像数据为基础显示的虚拟图像的实例的示意图,示出以从行缓冲器读出的图像数据为基础显示的虚拟图像的实例的示意图,以及示出以反转多输出图像数据为基础显示的虚拟图像的实例的示意图。
图3是用于解释在根据本发明第一实施例的图像处理中从帧存储器读出的顺序的示意图;
图4是用于解释在根据本发明第一实施例的图像处理中从帧存储器读出的顺序的示意图;
图5是示出根据本发明第二实施例的图像处理装置的结构的模块图;
图6是示出以根据本发明第二实施例的图像处理中从帧存储器读出的图像数据为基础显示的虚拟图像的示意图;
图7是用于解释根据本发明第二实施例的图像处理中从帧存储器读出的顺序的示意图;
图8是示出根据本发明第三实施例的图像处理装置的结构的模块图;
图9A和9B是根据本发明第三实施例分别示出以输入图像数据为基础显示的虚拟图像的实例和以输出图像数据为基础显示的虚拟图像的实例的示意图;
图10是用于解释根据常规技术的SDRAM突发模式的时序图;及
图11是示出根据本发明实施例的整个图像显示装置的结构的模块图。
具体实施方式
在下文中,将参照附图描述本发明的实施例。另外,在下面的实施例的全部附图中,相同的参考标记指定相同或相应的部分。
另外,作为本发明的一个实施例,将说明监视行缓冲器和帧存储器的读地址或写地址,和在地址变为用户任意设定的值时执行“反转处理”的情况。然后对于图像数据读和写结构有所不同的三种实施例进行解释。
在本发明中,一行表示对应于构成以图像数据为基础显示的图像的一个列。另外,图像数据由一组对应于以图像数据为基础显示的图像的各个像素的图像信号组成。
该图像信号是包含涉及对应像素亮度的信息的信号。就是说,该图像信号是像素信号。
进一步,根据本发明,以与输入顺序相反的顺序从第一存储器部分输出的该图像信号理想地是一行或更小单位的图像信号。
首先,图11示出了在下面阐述的实施例中的图像显示装置的整个结构。这样,根据从图像处理装置1101输出的信号,图像在显示单元1102上显示。这个图像处理装置1101具有图像信号处理电路,将在下面的每个实施例中详细阐述。另外,本发明优选应用于在少数人中执行协作的系统,其中实现大屏幕图像显示装置的平面布置。当平面放置显示器并且在从上下方向观看同样的输出图像时,可以执行提高可见度的反转多显示。可以利用例如CRT、等离子体显示器、液晶显示器、EL显示器或采用电子发射设备的平板显示器作为这种显示单元1102。另外,为了平置显示器,该显示器配备有支撑设备,例如能够平置的架子。另外,平置意味着显示单元1102被如此安装,使得显示单元1102的显示表面中心的法线与显示单元1102被安装在的表面的法线相交的角度可以为30°到90°。
(第一实施例)
首先,将解释根据本发明第一实施例的图像处理装置。图1示出了根据本发明第一实施例的图像处理装置的结构。此外,在该第一实施例中,将说明当执行图像数据写入到帧存储器或从中读出,以及对其执行行顺序反转控制时,对地址进行控制的情况。
如图1所示,根据该第一实施例的图像处理装置包括行缓冲器101、帧存储器102、FIFO(先进先出)型缓冲器(在下文称为FIFO)103、反转位置控制设备104、地址控制电路105和控制设备107。在第一实施例中,行缓冲器101是第一存储器部分,帧存储器102是第二存储器部分,控制设备107和地址控制电路105是控制电路。另外,第一存储器部分可以是能进行列反转处理的存储器,具有小容量的存储器是优选的,以使得硬件尺寸可以变小。行缓冲器可以优选作为该存储器。
此外,在图1中,从反转位置控制设备104提供到控制设备107和地址控制电路105的信号是列反转位置指示信号S11,从地址控制电路105提供到帧存储器102的信号是写入地址S12和读出地址S13。进一步,从控制设备107提供到行缓冲器101的信号是寻址信号S14。并且,该图像处理装置内部输出和输入的数据是输入图像数据D11、从行缓冲器101读出的图像数据D12、从帧存储器102读出的图像数据D13、来自FIFO103的输出图像数据D14以及类似数据。
图2A示出了以这些数据中的输入图像数据D11为基础,在图像显示装置(未示出)进行显示时的虚拟图像。以这种方式显示的输入图像数据D11首先提供到行缓冲器101,如图1所示,并且每行存储。另外,当用户从外部输入关于列反转位置的信息时,这个关于列反转位置的信息数据被输入到反转位置控制设备104中。当向控制设备107提供以用户设定的关于列反转位置的这个信息为基础的列反转位置指示信号S11时,列反转处理中的寻址信号S14从控制设备107提供到行缓冲器101。
其次,随着计数到用户预先设定的列反转位置,从寻址信号S14所被提供到的行缓冲器101输出图像数据。接着,在达到该列反转位置之后,控制行缓冲器101,使得顺序输入的图像数据可以以与输入顺序相反的顺序输出到行缓冲器101。这样,以具有通过从每行的输出像素计数中减去已经输出的像素的数目而得到的数的位置为基础,图像数据以顺序递减计数的方式被输出。
因此,图2B示出了以从行缓冲器101读出并提供给帧存储器102的图像数据D12为基础,在图像显示装置(未示出)显示时的虚拟图像。假设该图像基于图像数据D12由图像显示装置显示,则示出以输入到行缓冲器101的图像数据为基础显示的图像的部分,和作为在同一面上反转的该图像部分的图像,其中使该反转的轴垂直于上述图像中心的行。
实际上,由于变成写入帧存储器102的数据,随着执行多像素传输,或者随着一旦被存储到同步FIFO(都没有示出)并且时钟频率被提高,图像数据D12被传输到帧存储器102。另外,在图2B中,作为显示屏幕的近似中心成为列反转位置的情况的一个示例,“A表示的部分”表示输入图像数据D11左手侧的图像,“B表示的部分”表示给子列反转的左手侧图像的图像,以及“C表示的线”表示由从反转位置控制设备104输入的列反转位置信息确定的反转指示位置。
换句话说,如图1所示,列反转位置指示信号S11也被提供到地址控制电路105。接着,地址控制电路105控制帧存储器102,使得输入到帧存储器102的两行或更多行的部分图像信号可以以输入顺序输出,而其它部分可以以行顺序反转并输出。就是说,通过遵循列反转位置指示信号S11,地址控制电路105对针对帧存储器102的写地址S12和读地址S13执行基于列反转位置的行顺序反转处理。
其次,图3和4示出了从帧存储器102读出的图像数据D13的图像数据排列的示例。在图3和4中,输入图像数据D11左上缘的坐标是(0,0),右下缘的坐标是(x,y)。另外,图3和4中的箭头表示读的顺序。
图3示出了在读操作时执行行顺序反转处理的情况的示例,其中在对帧存储器102进行写控制时不执行行顺序反转处理。因此,当沿着根据图3所示像素数据的箭头方向从坐标(0,0)位置顺序读出数据,并且数据达到列反转位置C时,执行行顺序反转。换句话说,图4示出了进行读操作时不执行行顺序反转处理的情况的示例,其中在对帧存储器102进行写控制时执行行7顺序反转处理。这样,顺序地在从坐标(0,0)位置开始的箭头方向顺序读出数据,并且象与列反转位置C无关地那样顺序地读出数据。另外,采用的结构可以根据电路结构任意确定。
如上所述,基于用户确定并输入到反转位置控制设备104的列反转位置信息,行顺序反转处理在进行读控制或写控制时在列反转位置处进行。接着,从帧存储器102读出的图像数据D13每行一次地存储到FIFO 103中,并按照输出时序输出。因此,假设图像基于图像数据D13由图像显示装置显示,示出基于输入到帧存储器102中的图像数据而显示的图像的部分,和作为在同一面上反转的该图像部分的图像,其中使该反转的轴平行于上述图像中心的行。
接着,假设基于要输出的输出图像数据D14由未示出的图像显示装置显示图像,如图2C所示,则以在同一面上旋转到其它部分的状态,在反转方向显示基于输入到行缓冲器101的图像数据而显示的图像的部分。这样,可以获得反转多显示。
(第二实施例)
接着,解释根据本发明第二实施例的图像处理装置。图5示出了根据本发明第二实施例的图像处理装置。另外,在该第二实施例中,阐述了当执行从帧存储器中读出数据的操作时执行行顺序反转处理的情况。
如图5所示,根据该第二实施例的图像处理装置包括FIFO 701、帧存储器702、行缓冲器703、反转位置控制设备704、地址控制电路705和控制设备707。在第二实施例中,行缓冲器703是第一存储器部分,帧存储器702是第二存储器部分,控制设备707和地址控地址控制电路705是控制电路。另外,在图5中,从外部输入到FIFO 701的数据是输入图像数据D71,从这个FIFO701读出并提供到帧存储器702的数据是图像数据D72,从帧存储器702读出并提供到行缓冲器703的数据是图像数据D73,从行缓冲器703输出的数据是输出图像数据D74。进一步,列反转位置指示信号S71被从反转位置控制设备704输出,提供到地址控制电路705和控制设备707。此外,写地址S72和读地址S73被从地址控制电路705输出,提供到帧存储器702。另外,用于行反转处理的寻址信号S74被从控制设备707提供到行缓冲器703。
首先,外部提供的输入图像数据D71每行一次地存储到FIFO 701。根据帧存储器702的写时序从FIFO 701读出的图像数据D72,根据从地址控制电路705输出的写地址S72被存储到帧存储器702中。
就存储在这个帧存储器702中的图像数据来说,可以引用图7所示的数据作为示例。在图7所示的这个示例中,只有输入图像数据D71中列反转位置C左手侧的数据被存储在帧存储器702中。存储在帧存储器702中的列反转位置右手侧的数据是通过两次读出输入图像数据D71的列反转位置左手侧的数据而产生的,并将其存储在帧存储器702中。
然后,地址控制电路705控制帧存储器702,使得输入到帧存储器702中的两行或更多行的部分图像信号可以以输入顺序输出,而其它部分可以以反转行顺序输出。就是说,通过遵循列反转位置指示信号S71,地址控制电路705对自帧存储器702进行读取的读地址S73的地址执行基于列反转位置的行顺序反转处理。因此,假设基于从帧存储器702读出的图像数据D73通过图像显示装置显示图像,示出基于输入到帧存储器702中的图像数据而显示的图像的一部分,和作为在与中心相同的平面上反转的图像部分的图像,该中心是平行于上述图像的行的轴。
图6示出了基于如上所述读出的图像数据D73,在未示出的图像显示装置显示时的虚拟图像的示例。在图6中,“A表示的部分”表示输入图像数据D71的左手部分,“B表示的部分”是通过垂直反转“A表示的部分”,就是说,输入图像数据的左手侧而获得的图像。另外,“C表示的部分”是用户设定并存储在反转位置控制设备704中的列反转位置。
接着,从帧存储器702读出的图像数据D73被每行提供并存储到行缓冲器703中。此后,根据输出时序通过控制设备707输出的寻址信号S74读出存储在行缓冲器703中的数据。这时,根据包括关于列反转位置的信息的寻址信号S74,图像数据被计数到列反转位置,并被输出。然后,在成为列反转位置的阶段控制行缓冲器703,使得顺序输入到行缓冲器703中的图像数据可以以与输入顺序相反的顺序输出。因此,基于根据一行输出像素计数的位置,随着顺序计数递减到列反转位置,输出图像数据。如上所述,通过行缓冲器703的控制设备执行列反转处理,并输出输出图像数据D74。
接着,假设基于输出的输出图像数据D74通过未示出的图像显示装置显示图像,则示出基于输入到行缓冲器703中的图像数据而显示的图像的部分,和作为在与中心相同的面上被反转的其它图像部分的图像,该中心是垂直于上述图像的行的轴。
因此,假设基于要输出的输出图像数据D74通过未示出的图像显示装置显示图像,如图2C所示,以在同一平面上旋转到其他部分的状态,在反转方向上显示基于输入到行缓冲器703的图像数据而显示的图像的部分。因此,可以输出图像数据以作为可用于反转多显示的数据。
(第三实施例)
接着解释根据本发明第三实施例的图像处理装置。图8示出了根据该第三实施例的图像处理装置,相同的参考标记表示与第一实施例相同的部件。另外,在该第三实施例中,将解释在将图像数据写入到帧存储器中时执行行顺序反转处理的情况。
如图8所示,根据该第三实施例的图像处理装置包括第一行缓冲器101、帧存储器102和FIFO 103、反转位置控制设备104、地址控制电路105、第二行缓冲器106及控制设备107。在第三实施例中,第一行缓冲器101和第二行缓冲器106是第一存储器部分,帧存储器102是第二存储器部分,控制设备107和地址控制电路105是控制电路。
另外,在图8中,与第一实施例的数据类似的数据是从外部输入并存储到第一行缓冲器101中的第一输入图像数据D11、从帧存储器102中读出并提供到FIFO 103的图像数据D13,和从FIFO 103输出的输出图像数据D14。进一步,在该第三实施例中,第二输入图像数据D15被从外部输入到第二行缓冲器106中,从第一行缓冲器101和第二行缓冲器106读出的数据被提供到帧存储器102,以作为图像数据D16。
进一步,通过反转位置控制设备104提供到控制设备107和地址控制电路105的列反转位置指示信号S11是用于指示作为图9中“C表示的部分”的列反转位置的指令信号。进一步,写地址S12、读地址S13和寻址信号S14、S15与第一实施例中的相同。
首先,当第一输入图像数据D11被输入并存储到第一行缓冲器101中的同时,第二输入图像数据D15被输入并存储到第二行缓冲器106中。
另外,控制设备107通过从反转位置控制设备104输出的列反转位置指示信号S11控制第一行缓冲器101和第二行缓冲器106的使能和读取开始位置。因此,当第一行缓冲器101被允许读操作时,第二行缓冲器106被禁止读操作。反之,当第一行缓冲器101被禁止读操作时,第二行缓冲器106被允许读操作。另外,在从第二行缓冲器106读取图像数据时执行列反转处理。
特别地,如下所述从第一行缓冲器101和第二行缓冲器106中读出图像数据。
首先,图像数据被顺序向上计数到用户预先设定的列反转位置,并从寻址信号S14被提供到的第一行缓冲器101输出。然后,在成为列反转位置的阶段,通过寻址信号S15顺序输入到第二行缓冲器106的图像数据以与输入顺序相反的顺序被输出。因此,基于具有通过从每行的输出像素计数中减去已经输出的像素的数目而获得的数目的位置,输出来自第二行缓冲器106的图像数据,其中进行顺序递减计数。
因此,通过切换并合成来自第一行缓冲器101的输出数据和来自第二行缓冲器106的输出数据而获得的数据被提供给帧存储器102,以作为图像数据D16。
因此,假设基于图像数据D16通过图像显示装置显示图像,则示出了基于输入到第一行缓冲器101的图像数据而显示的部分图像,和作为基于输入到第二行缓冲器106的图像数据而显示的、在与中心相同的面上被反转的部分图像的图像,其中该中心是垂直于上述图像的行的轴。
接着,通过写地址S12控制到帧存储器102的写入。另外,通过读地址S13控制从帧存储器102的读出。此外,写地址S12和读地址S13由通过地址控制电路105产生。
根据从反转位置控制设备104输出的列反转位置指示信号S11,通过这个地址控制电路105执行在写地址S12中的行顺序反转。地址控制电路105控制帧存储器102,使得输入到帧存储器102中的两行或更多行的部分图像信号可以以输入顺序输出,而其它部分可以以行顺序反转并输出。就是说,地址控制电路105遵循列反转位置指示信号S11,对到帧存储器102的写地址S12执行基于列反转位置的行顺序反转处理。因此,假设基于从帧存储器102读出的图像数据D13通过图像显示装置显示图像,则示出基于输入到帧存储器102的图像数据而显示的图像的部分,和作为在与中心相同的面上被反转的其它图像部分的图像,该中心是平行于上述图像的行的轴。
然后,从帧存储器102读出的图像数据D13被存储到FIFO 103中。接着,在存储到FIFO 103中之后,如图像数据D14输出那样根据图像显示装置(没有示出)的时序输出图像数据D13。
假设基于将输出的输出图像数据D14通过未示出的图像显示装置显示图像,则以在同一平面上旋转到图像的其它部分的状态,在反转方向上显示基于输入到第一行缓冲器101和第二行缓冲器106的图像数据而显示的图像部分。因此,可以获得反转多显示。
这里,作为示例,假设图2A中示出基于输入图像数据D11在由未示出的图像显示装置显示时的虚拟图像,以及图9A中示出基于输入图像数据D15由未示出的图像显示装置显示的虚拟图像。这时,根据该第三实施例,基于图像处理装置输出的输出图像数据D14、在由未示出的图像显示装置显示时的虚拟图像变为图9B中的图像。图9B示出了设置从基于每个输入图像数据D11和D15的虚拟图像的左端开始的显示区域的示例。
另外,根据用户设定并从外部输入的反转位置指示信息数据,能够根据在地址控制电路105和控制设备107中设定的显示区域的数据改变该显示区域的位置。
如上所述,尽管明确地解释了本发明的实施例,但本发明并不局限于上述实施例,基于本发明技术原理的多种修改方式都是可行的。
例如,上述实施例中引用的数值仅仅是作为实例,可以根据需要引用不同于这些数值的数值。
例如,在上述第一实施例中,尽管在图3和4中将反转位置C设置为x/2,但这个反转位置C的列反转坐标仅仅是作为举例。因此,还可以选择其分任意的列反转坐标,不必总是所有列反转坐标的一半(x/2)。另外,图6和9B中所示的显示器实例仅仅是用于说明的实例,不总是表示反转处理在显示屏幕的中心处执行。
另外,例如,作为上述实施例采用的输入信号,可以利用任何一个隔行信号和逐行信号,因此不总是局限于这两种信号。
进一步,例如,在上述实施例中,尽管解释了每行反转处理,但这不意味着局限于每行处理。即使采用扫描多行并显示数据的系统,例如同时扫描两个相邻行并显示图像的系统,即所谓的双行,本发明也是适用的,可以获得相同的效果。
并且,FIFO是一个临时存储器设备,用于缓解输入到位于随后阶段的存储器部分中的图像数据的传输率和将图像数据写入到该存储器部分的速度之间的差异。因此,在图像数据的传输率适合预定存储器部分的图像数据写入速度的配置的情况下,不必总是使用FIFO。
Claims (6)
1、一种图像信号处理电路,包括:
行缓冲器,用于按每一行存储相继输入的图像信号;
帧存储器,其能够存储从行缓冲器输出的多行图像信号;和
控制行缓冲器和帧存储器的控制电路,
其中控制电路执行控制,使得在行缓冲器中按每一行存储的图像信号以与输入图像信号到行缓冲器的输入顺序相反的顺序输出,从行缓冲器输出的图像信号被相继输入到帧存储器,以在其中存储该多行图像信号,并且按照与输入到帧存储器的图像信号的行顺序相反的顺序输出帧存储器中存储的该多行图像信号。
2、根据权利要求1的图像信号处理电路,其中控制电路执行控制,使得当输出存储在行缓冲器中的图像信号时,所存储的图像信号的一部分以与输入到行缓冲器的顺序相同的顺序输出到帧存储器,而该图像信号的其它部分以与输入到行缓冲器的顺序相反的顺序输出到帧存储器,并且使得帧存储器中存储的多行图像信号的一部分以与输入到帧存储器的行顺序相同的顺序输出,而该多行图像信号的其它部分以与输入到帧存储器的行顺序相反的顺序输出。
3、一种图像显示设备,包括:
如权利要求1所述的图像信号处理电路;和
根据从所述图像信号处理电路输出的信号执行显示的显示器。
4、一种图像信号处理电路,包括:
行缓冲器,用于存储相继输入的图像信号;
帧存储器,其能够存储从行缓冲器输出的多行图像信号;和
控制行缓冲器和帧存储器的控制电路,
其中控制电路执行控制,使得按每一行存储到行缓冲器的图像信号以与输入到行缓冲器的顺序相反的顺序输出,并且使得当所输出的多行图像信号按每一行被输入到帧存储器时,按照与从行缓冲器输出的行顺序相反的顺序将图像信号输入到帧存储器。
5、根据权利要求4的图像信号处理电路,其中控制电路执行控制,使得当输出存储在行缓冲器中的图像信号时,所存储的图像信号的一部分以与输入到行缓冲器的顺序相同的顺序输出到帧存储器,而该图像信号的其它部分以与输入到行缓冲器的顺序相反的顺序输出到帧存储器,并且使得当所输出的图像信号按每一行存储在帧存储器中时,从行缓冲器输出的图像信号的一部分以与输入行顺序相同的顺序存储在帧存储器中,而从行缓冲器输出的图像信号的其它部分以与输入行顺序相反的顺序存储在帧存储器中。
6、一种图像显示设备,包括:
如权利要求4所述的图像信号处理电路;和
根据从所述图像信号处理电路输出的信号执行显示的显示器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004137627 | 2004-05-06 | ||
JP2004137627 | 2004-05-06 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2007101096177A Division CN101075425A (zh) | 2004-05-06 | 2005-04-29 | 图像信号处理电路和图像显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1734495A CN1734495A (zh) | 2006-02-15 |
CN100356404C true CN100356404C (zh) | 2007-12-19 |
Family
ID=34935956
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2007101096177A Pending CN101075425A (zh) | 2004-05-06 | 2005-04-29 | 图像信号处理电路和图像显示装置 |
CNB2005101038191A Expired - Fee Related CN100356404C (zh) | 2004-05-06 | 2005-04-29 | 图像信号处理电路和图像显示装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2007101096177A Pending CN101075425A (zh) | 2004-05-06 | 2005-04-29 | 图像信号处理电路和图像显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7589745B2 (zh) |
EP (1) | EP1594119A3 (zh) |
KR (1) | KR100773850B1 (zh) |
CN (2) | CN101075425A (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1699229A1 (en) * | 2005-03-02 | 2006-09-06 | Thomson Licensing | Method, circuit arrangement and camera for providing electronic scan reversal |
US20080036758A1 (en) * | 2006-03-31 | 2008-02-14 | Intelisum Inc. | Systems and methods for determining a global or local position of a point of interest within a scene using a three-dimensional model of the scene |
US20070268226A1 (en) * | 2006-05-19 | 2007-11-22 | Semiconductor Energy Laboratory Co., Ltd. | Video data control circuit, drive method thereof, and display device and electronic device having the video data control circuit |
JP5213500B2 (ja) * | 2008-04-04 | 2013-06-19 | 任天堂株式会社 | 画像変換プログラムおよび画像変換装置 |
KR101493905B1 (ko) * | 2008-08-12 | 2015-03-02 | 삼성전자 주식회사 | 영상처리장치 및 영상처리방법 |
JP5415730B2 (ja) * | 2008-09-04 | 2014-02-12 | 任天堂株式会社 | 画像処理プログラム、画像処理装置、画像処理方法、および画像処理システム |
KR101653246B1 (ko) * | 2010-02-03 | 2016-09-12 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
CN102137220B (zh) * | 2010-11-04 | 2013-03-13 | 青岛海信信芯科技有限公司 | 一种行缓冲器寻址方法及芯片 |
US20130215101A1 (en) * | 2012-02-21 | 2013-08-22 | Motorola Solutions, Inc. | Anamorphic display |
CN104954722B (zh) * | 2015-06-15 | 2018-04-27 | 深圳市美德医疗电子技术有限公司 | 一种hdmi音视频信号的传输方法及装置 |
US11062493B1 (en) * | 2020-09-15 | 2021-07-13 | Adobe Inc. | Symmetry axis digital content generation system |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01185139A (ja) * | 1988-01-18 | 1989-07-24 | Toshiba Corp | 配電線自動監視制御装置 |
JPH07152905A (ja) * | 1993-11-30 | 1995-06-16 | Fujitsu Ltd | 画像データ処理装置 |
US6127999A (en) * | 1996-07-30 | 2000-10-03 | Nec Corporation | Graphic image display apparatus with high speed inversion of graphic image |
CN1404015A (zh) * | 2002-10-16 | 2003-03-19 | 威盛电子股份有限公司 | 部分图像旋转装置及方法 |
JP2004077839A (ja) * | 2002-08-19 | 2004-03-11 | Sharp Corp | データ変換装置、該データ変換装置を備える表示制御装置および表示装置 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4570158A (en) * | 1981-10-27 | 1986-02-11 | Williams Electronics, Inc. | Horizontal and vertical image inversion circuit for a video display |
JPS6143080A (ja) * | 1984-08-03 | 1986-03-01 | Nippon Telegr & Teleph Corp <Ntt> | テレビジヨン鏡像表示制御方式 |
JPS63155865A (ja) * | 1986-12-19 | 1988-06-29 | Hitachi Ltd | 画像処理装置 |
JPH077260B2 (ja) * | 1987-11-20 | 1995-01-30 | 株式会社日立製作所 | 画像データ回転処理装置及びその方法 |
JPH08258342A (ja) * | 1995-03-27 | 1996-10-08 | Oki Data:Kk | 記録装置及び記録方法 |
JP3713084B2 (ja) * | 1995-11-30 | 2005-11-02 | 株式会社日立製作所 | 液晶表示制御装置 |
JPH10133172A (ja) * | 1996-10-30 | 1998-05-22 | Sharp Corp | 単純マトリクス型表示装置の駆動回路 |
JP3677924B2 (ja) * | 1997-02-17 | 2005-08-03 | 株式会社セガ | ビデオゲーム装置の表示方法及び制御方法 |
JPH11296145A (ja) | 1998-04-09 | 1999-10-29 | Hitachi Ltd | 液晶表示制御装置 |
JP2001343966A (ja) | 2000-05-31 | 2001-12-14 | Nec Corp | 表示座標変換回路 |
JP2002137460A (ja) * | 2000-10-31 | 2002-05-14 | Canon Inc | 印刷システムおよび記憶制御方法 |
US20020085123A1 (en) * | 2000-12-15 | 2002-07-04 | Kenichiro Ono | Display control apparatus, display control method, display system and storage medium |
JP3799288B2 (ja) * | 2002-04-05 | 2006-07-19 | キヤノン株式会社 | 受信装置 |
JP4035408B2 (ja) * | 2002-09-10 | 2008-01-23 | キヤノン株式会社 | 解像度変換装置及び方法及び情報処理装置 |
JP4241066B2 (ja) | 2003-01-29 | 2009-03-18 | キヤノン株式会社 | 予約装置およびその制御方法 |
KR100940203B1 (ko) * | 2003-02-18 | 2010-02-10 | 삼성전자주식회사 | 세그먼트 기반의 화소 처리 장치 및 그 방법 |
JP4261970B2 (ja) * | 2003-04-24 | 2009-05-13 | キヤノン株式会社 | 映像情報処理装置及び映像情報処理方法 |
JP4217543B2 (ja) * | 2003-06-05 | 2009-02-04 | キヤノン株式会社 | 動き情報処理装置及び方法 |
EP1507249A1 (en) * | 2003-08-12 | 2005-02-16 | ARM Limited | Display controller for rotation of display image |
US7894094B2 (en) * | 2003-09-26 | 2011-02-22 | Xerox Corporation | System and method for image rotation |
US7825987B2 (en) * | 2003-10-03 | 2010-11-02 | Canon Kabushiki Kaisha | Information processor, TV system, control method and program |
JP4366182B2 (ja) * | 2003-12-09 | 2009-11-18 | キヤノン株式会社 | 放送受信装置及び放送受信装置の制御方法 |
US7505676B2 (en) * | 2004-02-03 | 2009-03-17 | Canon Kabushiki Kaisha | Information reproducing method and information reproducing device |
US7049873B2 (en) * | 2004-02-23 | 2006-05-23 | International Business Machines Corporation | System and method for implementing a micro-stepping delay chain for a delay locked loop |
JP4641438B2 (ja) * | 2004-03-16 | 2011-03-02 | キヤノン株式会社 | 画素補間装置及び画素補間方法 |
-
2005
- 2005-04-29 CN CNA2007101096177A patent/CN101075425A/zh active Pending
- 2005-04-29 EP EP05009444A patent/EP1594119A3/en not_active Withdrawn
- 2005-04-29 CN CNB2005101038191A patent/CN100356404C/zh not_active Expired - Fee Related
- 2005-05-02 US US11/118,405 patent/US7589745B2/en not_active Expired - Fee Related
- 2005-05-06 KR KR1020050038045A patent/KR100773850B1/ko not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01185139A (ja) * | 1988-01-18 | 1989-07-24 | Toshiba Corp | 配電線自動監視制御装置 |
JPH07152905A (ja) * | 1993-11-30 | 1995-06-16 | Fujitsu Ltd | 画像データ処理装置 |
US6127999A (en) * | 1996-07-30 | 2000-10-03 | Nec Corporation | Graphic image display apparatus with high speed inversion of graphic image |
JP2004077839A (ja) * | 2002-08-19 | 2004-03-11 | Sharp Corp | データ変換装置、該データ変換装置を備える表示制御装置および表示装置 |
CN1404015A (zh) * | 2002-10-16 | 2003-03-19 | 威盛电子股份有限公司 | 部分图像旋转装置及方法 |
Also Published As
Publication number | Publication date |
---|---|
CN101075425A (zh) | 2007-11-21 |
KR20060045934A (ko) | 2006-05-17 |
US20050248585A1 (en) | 2005-11-10 |
US7589745B2 (en) | 2009-09-15 |
CN1734495A (zh) | 2006-02-15 |
KR100773850B1 (ko) | 2007-11-06 |
EP1594119A2 (en) | 2005-11-09 |
EP1594119A3 (en) | 2007-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100356404C (zh) | 图像信号处理电路和图像显示装置 | |
EP3804347B1 (en) | A method for processing image data with reduced transmission bandwidth for display | |
JPS59845B2 (ja) | 表示装置 | |
WO2021035643A1 (zh) | 监视图像生成方法、装置、设备和系统、图像处理设备 | |
JP4746912B2 (ja) | 画像信号処理回路および画像表示装置 | |
KR100245275B1 (ko) | 컴퓨터 시스템용 그래픽스 서브시스템 | |
US6816202B1 (en) | Picture frame generating circuit and digital television system using the same | |
JP2005208413A (ja) | 画像処理装置及び画像表示装置 | |
JPH06209406A (ja) | 電子画像処理装置および画像データ作成方法 | |
JPH07199864A (ja) | 表示装置 | |
JP2000125222A (ja) | オンスクリーンディスプレイ装置 | |
JPS6015689A (ja) | Crt動画表示装置 | |
JP3145477B2 (ja) | 子画面表示回路 | |
JPH0830254A (ja) | 表示効果発生回路 | |
CN114783363A (zh) | 显示装置和信号控制方法 | |
JPH05313645A (ja) | 画像合成表示装置 | |
JPS6113288A (ja) | 画像フレ−ム・メモリのアクセス制御回路 | |
JP2001034259A (ja) | 画像表示処理回路 | |
JPS61215585A (ja) | 表示装置の多重画面表示方式 | |
JPH0415689A (ja) | 画像表示回路 | |
JPH06118918A (ja) | 表示信号出力回路 | |
JPH07245767A (ja) | 画像処理装置 | |
JP2004170680A (ja) | 情報表示回路 | |
JPH0429193A (ja) | 液晶表示装置 | |
JPS638787A (ja) | 画像連続表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20071219 Termination date: 20170429 |