JPS61215585A - 表示装置の多重画面表示方式 - Google Patents

表示装置の多重画面表示方式

Info

Publication number
JPS61215585A
JPS61215585A JP60057405A JP5740585A JPS61215585A JP S61215585 A JPS61215585 A JP S61215585A JP 60057405 A JP60057405 A JP 60057405A JP 5740585 A JP5740585 A JP 5740585A JP S61215585 A JPS61215585 A JP S61215585A
Authority
JP
Japan
Prior art keywords
address
offset value
screen
memory
offset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60057405A
Other languages
English (en)
Inventor
壮 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP60057405A priority Critical patent/JPS61215585A/ja
Publication of JPS61215585A publication Critical patent/JPS61215585A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [概 要] 重複を許した多重画面表示を行う表示装置において、画
像メモリのアドレスとリフレッシュ・メモリのアドレス
間のオフセット値を格納したテーブルを用いて、アドレ
ス変換を行うアドレス変換回路を備え、リフレッシュ・
メモリ・スキャン・アドレス発生回路からアドレスが出
力されるつど、これを画像メモリのアドレスに変換して
画像メモリを読出し、これによってリフレッシュ・メモ
リへ書込むよう構成したもので、画面の多重度が高く、
画面の更新回数を多くしても、高速に表示することが可
能となる。
[産業上の利用分野] 本発明は表示装置の表示方式に係わり、さらに特定すれ
ば、重複を許した多重画面表示(マルチウィンドウ表示
)を高速に実行できる画面表示方式に関するものである
[従来の技術] 表示装置において多重画面表示を行う場合には、第4図
の画像メモリとリフレッシュ・メモリとの対応例に示す
ように、画像情報を格納している画像、メモリ1とは別
に、表示画面と同一のビット配列を存するリフレッシュ
・メモリ2を持ち、これによって定期的にCRT上の表
示画面をリフレッシュするのが一般的である。
表示画面の変更を要する場合には、制御部が画像メモリ
lから各画面データを読み、リフレッシュ・メモリ2に
書くことを行っていた。
[発明が解決しようとする問題点コ 上記従来の方式によれば、表示画面の変更を行うたびに
、制御部は画像メモリ1におけるアドレスからリフレッ
シュ・メモリ2のアドレスを計算して、リフレッシュ動
作の合間に書込むことを行、りていた。
そのため、画面の多重度が多くなると、表示が遅くなる
という問題点があった。
従って、本発明の目的は、このような問題点を解消し、
高速に多重画面表示の可能な表示方式を提供することに
ある。
[問題点を解決するための手段] 第1図は、本発明の多重画面表示方式の原理ブロック図
を示す。
第1図において、lは画像メモリ、2はリフレッシュ・
メモリであり、これに格納する画像データは、第4図に
示す従来例と同様である。
3はリフレッシュ・メモリ2のスキャンのためのアドレ
スを発生させるリフレッシュ・メモリ・スキャン・アド
レス発生回路であって、これはリフレッシュ動作のため
本来必要なものである。
通常ラスタ・スキャンが行われ、ライン内アドレスを発
生するXカウンタと、その桁上げ出力で動作し、ライン
・アドレスを発生するYカウンタとで構成する。
4はリフレッシュ・メモリ2のスキャン・アドレスを、
画像メモリ1のアドレスに変換するアドレス変換回路で
ある。
アドレス変換回路4は、両メモリ1.2のアドレス間の
オフセット値を格納しておくアドレス変換オフセット・
テーブル41と、このテーブル41から読出したオフセ
ット値によってアドレス変換演算を行うアドレス演算回
路42と、これらを制御する制御回路43とからなる。
[作用] 第1図において、リフレッシュ・メモリ・スキャン・ア
ドレス発生回路3は、リフレッシュ・メモリ2をラスタ
・スキャンするアドレス、即ちライン内アドレス(X)
とライン・アドレス(Y)を発生する。
このアドレス出力はリフレッシュ・メモリ2に入力され
、その読出出力によって表示画面のリフレッシュが行わ
れる。
これと同時にこのアドレス出力は、アドレス変換回路4
に入力され、このアドレスによって、アドレス変換オフ
セット・テーブル41からオフセラ  。
ト値が読出される。
アドレス演算回路42は、入力されたアドレス値と、読
出−されたオフセット値から、画像メモリ1内アドレス
への変換演算を行う。
制御回路43はアドレス変換オフセット・テーブル41
の読出しおよびアドレス演算回路42の演算動作の制御
を行うとともに、動作前にテーブル41に値をセットす
る制御を行う。
アドレス変換回路4の出力である画像メモリ・アドレス
は画像メモリ1に入力され、その読出された画像データ
はリフレッシュ・メモリ2に入力されて更新書込みが行
われる。
即ち、本発明の方式においては、リフレッシュ・メモリ
2へ、リフレッシュのためのスキャン・アドレスの1点
分(X+、 Yt )を入力のつど、画像メモリ1から
更新書込みを行うもので、リフレッシュ動作と更新書込
動作が並行して行われることになる。
アドレス変換オフセット・テーブル41は、同一オフセ
ット値を有するグループ別に、オフセット値を格納する
オフセット値テーブル411と、そのオフセット値テー
ブル411中のオフセント値グループを選択するための
オフセット値グループ選択テーブル412とに別けて構
成することによって、所要メモリ容量を減少させ、且つ
索引効率を向上させることができる。
[実施例] 以下第2図および第3図に示す実施例により、本発明の
要旨を具体的に説明する。
第2図は、本発明の一実施例の回路構成ブロック図であ
る。
第3図は、本発明の一実施例におけるオフセット値を説
明する図である。
第2図において、画像メモリ1、リフレッシュ・メモリ
2、およびリフレッシュ・スキャン・アドレス発生回路
3は、第1図の原理ブロック図と全く同一である。
アドレス変換回路4の中のアドレス変換オフセット・テ
ーブル41は、同一オフセット値を有するグループ別に
オフセット値を格納しであるオフセット値テーブル41
1と、そのオフセット値グループを選択するオフセット
値グループ選択テーブル412とに分割されている。
第3図において、リフレッシュ・メモリ2をラスタ・ス
キャンしたとき、第1ラスク・ラインから画面Bにかか
るまでは、ラインLのように画面Aのみを走査する。
画像メモリ1における画面Aの先頭アドレスは(XA、
Y^)であるから、このLグループのオフセット値は、
すべて(XA、Y^)である。
次に、画面A−画面B−画面Aと走査するラインMのグ
ループでは、ライン内アドレス(X)がXAまでは画面
Aを走査し、オフセットは(XAIYA)であり、画面
Bに入って、(Xa −Xb L (YaYb )とな
り、画面Aに入って、再び(XA +Y^)となる。(
ここに、(Xi +VB )は画面Bの画像メモリ内先
頭アドレス、(Xb +Yk )は画面Bのリフレッシ
ュ・メモリ内先頭アドレスである。)第3図の例では、
このように同一のオフセット値を有するグループが、L
、M、N、O,P、Qの6種類ある。
第2図で示すオフセット値テーブル411には、上記の
ようなオフセット値が、グループL、M。
N、−一一別に格納しである。オフセット値グループ選
択テーブル412は、ライン・アドレス(Y)ごとに、
どのグループに属するかを格納しておく。
リフレッシュ・メモリ・スキャン・アドレス発生回路3
から出力されるアドレスは、ライン内アドレス(X)と
ライン・アドレス(Y)とに別けられ、ライン・アドレ
ス(Y)はオフセント値グループ選択テーブル412に
与えられる。
ここで、ライン・アドレス(Y)に対応するグループが
読出され、この選択されたグループと、ライン内アドレ
ス(X)  とでオフセット値テーブル411にアクセ
スして、オフセット値(Xop、Yop)が読出される
読出されたオフセット値(Xop、Yop) と、リフ
レッシュ・メモリ・スキャン・アドレス(X、Y)が、
加算回路42で加算されて画像メモリ・アドレスが出力
される。
オフセット値テーブル411の所要大きさは、(ライン
内ドツト数+Xn )  ×(グループ数N)であり、
オフセット値グループ選択テーブル412の所要大きさ
は、スキャン・ライン数(Yn )である。
このように、アドレス変換オフセント・テーブル41を
2階層に別けた構成によって、テーブルにようする所要
メモリ量は削減され、テーブル索引も効率的になってい
る。
[発明の効果] 以上説明のように本発明によれば、多重画面表示におい
て、多重度が高くなっても、表示画面の更新回数が多く
ても、高速の表示が可能であって、実用的の効果は極め
て大である。
【図面の簡単な説明】
第1図は本発明の原理ブロック図、 第2図は本発明の実施例の回路構成ブロック図、第3図
は本発明の実施例におけるオフセント値を説明する図、 第4図は画像メモリとリフレッシュ・メモリの対応を示
す図である。 図面において、 1は画像メモリ、 2はリフレッシュ・メモリ、 3はリフレッシュ・メモリ・スキャン・アドレス発生回
路、 4はアドレス変換回路、 41はアドレス変換オフセント・テーブル、42はアド
レス演算回路、 41は制御回路、 411はオフセント値テーブル、 412はオフセット値グループ選択テーブル、耳−ト朋
■矛】eブロン20 茅 1 興 カー〈1月9突六2(Ωす3国狗ト塁げ〈ブロッ70竿
 21 苅X屓ト5月の丈う駈り戸J1−k(アろオフ七うント
11そ月月する旧$ 3 日 茅40

Claims (2)

    【特許請求の範囲】
  1. (1)多重画面の各画面ごとの画像データを格納する画
    像メモリ(1)と、該多重画面の表示データを格納する
    リフレッシュ・メモリ(2)とを有する表示装置におい
    て、 前記リフレッシュ・メモリ(2)と前記画像メモリ(1
    )のアドレス間のオフセット値を格納するアドレス変換
    オフセット・テーブル(41)と、 該アドレス変換オフセット・テーブル(41)に基づき
    アドレス変換演算を行うアドレス演算回路(42)と、 アドレス変換を制御する制御回路(43)とから成るア
    ドレス変換回路(4)を備え、 リフレッシュ・メモリ・スキャン・アドレス発生回路(
    3)によるリフレッシュ・メモリ・スキャン・アドレス
    発生のつど、該変換されたアドレスをもって画像メモリ
    (1)を読出し、該読出データをもって前記リフレッシ
    ュ・メモリ(2)に書込むよう構成したことを特徴とす
    る表示装置の多重画面表示方式。
  2. (2)上記記載におけるアドレス変換オフセット・テー
    ブル(41)が、 同一オフセット値を有するグループ別に、オフセット値
    を格納するオフセット値テーブル(411)と、 上記リフレッシュ・メモリ・スキャン・アドレス発生回
    路(3)の発生するライン・アドレス(Y座標)から、
    前記オフセット値テーブル(411)中のオフセット値
    グループを選択するためのオフセット値グループ選択テ
    ーブル(412)とをもって構成したものであることを
    特徴とする特許請求の範囲第1項記載の表示装置の多重
    画面表示方式。
JP60057405A 1985-03-20 1985-03-20 表示装置の多重画面表示方式 Pending JPS61215585A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60057405A JPS61215585A (ja) 1985-03-20 1985-03-20 表示装置の多重画面表示方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60057405A JPS61215585A (ja) 1985-03-20 1985-03-20 表示装置の多重画面表示方式

Publications (1)

Publication Number Publication Date
JPS61215585A true JPS61215585A (ja) 1986-09-25

Family

ID=13054727

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60057405A Pending JPS61215585A (ja) 1985-03-20 1985-03-20 表示装置の多重画面表示方式

Country Status (1)

Country Link
JP (1) JPS61215585A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63123120A (ja) * 1986-11-13 1988-05-26 Nec Home Electronics Ltd ウインド−表示回路
JPH0285482U (ja) * 1988-12-20 1990-07-04

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63123120A (ja) * 1986-11-13 1988-05-26 Nec Home Electronics Ltd ウインド−表示回路
JPH0285482U (ja) * 1988-12-20 1990-07-04

Similar Documents

Publication Publication Date Title
JPH06138856A (ja) 出力ディスプレイ・システム
JPS5937512B2 (ja) ラスタ−表示装置
JPH0141994B2 (ja)
JP3271151B2 (ja) デジタルビデオデータの記憶装置
US4941127A (en) Method for operating semiconductor memory system in the storage and readout of video signal data
JPS5823373A (ja) 画像メモリ装置
US4647971A (en) Moving video special effects system
JPS61215585A (ja) 表示装置の多重画面表示方式
JPH0361199B2 (ja)
JPH01109890A (ja) デマルチプレクサ
JPS592076A (ja) 画像表示装置
JPS59206881A (ja) デイスプレイ装置
JPS61219082A (ja) 表示制御装置
JPS6032088A (ja) Crt表示端末装置
JPS6122391A (ja) 表示装置の複写制御方式
JPS61213897A (ja) 画像表示装置
JPS6231889A (ja) 画像表示装置
JPH10162131A (ja) 画像処理装置
SU1462405A1 (ru) Устройство дл отображени информации
JPH06301374A (ja) 画像作成装置
JPS6142683A (ja) Crt表示装置
JPS58102982A (ja) 画像表示装置
JPH0330074A (ja) 表示画面合成装置
JPH023196B2 (ja)
JPS62145280A (ja) ビツトマツプデイスプレイにおける表示修飾制御方式