WO2021177509A1 - 표시 장치 및 이의 제조 방법 - Google Patents

표시 장치 및 이의 제조 방법 Download PDF

Info

Publication number
WO2021177509A1
WO2021177509A1 PCT/KR2020/007346 KR2020007346W WO2021177509A1 WO 2021177509 A1 WO2021177509 A1 WO 2021177509A1 KR 2020007346 W KR2020007346 W KR 2020007346W WO 2021177509 A1 WO2021177509 A1 WO 2021177509A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
light emitting
contact
emitting device
disposed
Prior art date
Application number
PCT/KR2020/007346
Other languages
English (en)
French (fr)
Inventor
임용운
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to CN202080098137.9A priority Critical patent/CN115244698A/zh
Priority to US17/909,277 priority patent/US20230089435A1/en
Publication of WO2021177509A1 publication Critical patent/WO2021177509A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/387Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape with a plurality of electrode regions in direct contact with the semiconductor body and being electrically interconnected by another electrode layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0095Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0343Manufacturing methods by blanket deposition of the material of the bonding area in solid form
    • H01L2224/03436Lamination of a preform, e.g. foil, sheet or layer
    • H01L2224/0344Lamination of a preform, e.g. foil, sheet or layer by transfer printing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0016Processes relating to electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0066Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body

Definitions

  • the present invention relates to a display device and a method for manufacturing the same.
  • OLED organic light emitting display
  • LCD liquid crystal display
  • a device for displaying an image of a display device includes a display panel such as an organic light emitting display panel or a liquid crystal display panel.
  • the light emitting display panel may include a light emitting device.
  • a light emitting diode LED
  • OLED organic light emitting diode
  • An object of the present invention is to provide a display device including a light emitting device and a contact electrode electrically connected to the light emitting device and including a conductive polymer.
  • Another object of the present invention is to provide a method of manufacturing a display device in which a manufacturing process is shortened.
  • a display device provides a first substrate, a first electrode and a second electrode spaced apart from each other on the first substrate, and at least a portion is disposed between the first electrode and the second electrode
  • a plurality of light emitting elements disposed at least partially covering the first electrode, a first contact electrode in contact with one end of the light emitting element, and a spaced apart from the first contact electrode to at least partially cover the second electrode, , a second contact electrode in contact with the other end of the light emitting device, wherein the first contact electrode and the second contact electrode include a conductive polymer.
  • the conductive polymer may include PEDOT:PSS.
  • a thickness of the first contact electrode and the second contact electrode may be in a range of 150 nm to 250 nm.
  • the first contact electrode and the second contact electrode may be disposed to be spaced apart from each other on the light emitting device.
  • first bank disposed between the first electrode and the second electrode and the first substrate and having a central portion thicker than the other portions, wherein the first contact electrode and the second contact electrode are respectively At least a portion of the first bank may be disposed to overlap in a thickness direction.
  • the first contact electrode and the second contact electrode may be respectively disposed to cover the first bank in a thickness direction, and a portion disposed to overlap a thick portion of the first bank may have a greater thickness than other portions. .
  • a portion covering one end of the light emitting device may have a thickness greater than that of another portion of the first contact electrode and the second contact electrode.
  • the light emitting device has both ends disposed above the first light emitting device and the first light emitting device in contact with the first and second contact electrodes, and both ends of the first and second contact electrodes are in contact with the first and second contact electrodes. It may include a second light emitting device in contact with the.
  • the light emitting device may be disposed on the first insulating layer have.
  • a second insulating layer disposed on the first substrate and disposed to cover the first electrode and the second electrode, the light emitting device, the first contact electrode, and the second contact electrode may be further included.
  • the second insulating layer may be in direct contact with a portion of the outer surface of the light emitting device in which the first contact electrode and the second contact electrode are spaced apart.
  • a second bank may further include a second bank disposed on the first substrate to surround a region in which the light emitting devices are disposed, and the second insulating layer may also be disposed on the second bank.
  • a method of manufacturing a display device includes preparing a target substrate and first and second electrodes disposed on the target substrate, a plurality of light emitting devices, and liquid crystals on the target substrate Spraying ink containing molecules and a conductive polymer, generating an electric field on the target substrate to align the light emitting device and the liquid crystal molecules, and curing the conductive polymer on the first electrode and the second electrode and forming a plurality of contact electrodes respectively disposed thereon.
  • the light emitting device and the liquid crystal molecules may have a shape extending in one direction, and in the forming of the contact electrodes, the light emitting device and the liquid crystal molecules may be aligned so that the extending directions are parallel to the upper surface of the target substrate.
  • the liquid crystal molecules may have positive dielectric anisotropy.
  • the conductive polymer is oriented so that the main chain portion is oriented in one direction by the electric field to aggregate on the first electrode and the second electrode, and the light emitting device is oriented in one direction and both ends are formed by the conductive polymer can be fixed.
  • the conductive polymer may include PEDOT:PSS.
  • the curing of the conductive polymer may be performed by irradiating light with the light emitting device and the liquid crystal molecules aligned in one direction.
  • the plurality of light emitting devices are disposed such that one end is disposed on the first electrode and the other end is disposed on the second electrode, and the light emitting device includes a first light emitting device and a first light emitting device overlying the first light emitting device.
  • 2 may include a light emitting device.
  • the contact electrode includes a first contact electrode in contact with one end of the light emitting element and the first electrode, and a second contact electrode in contact with the other end and the second electrode of the light emitting element and spaced apart from the first contact electrode.
  • a display device may include contact electrodes electrically connected to a plurality of electrodes and a light emitting device, and including a conductive polymer.
  • the contact electrode may be made of a polymer that is a transparent conductive material, and light emitted from the light emitting device may pass through the contact electrode and be reflected from the electrode, and may be emitted toward the upper portion of the substrate.
  • the method of manufacturing a display device includes a process of applying ink dispersed with liquid crystal molecules and a conductive polymer to the light emitting device on an electrode, and aligning the light emitting device by generating an electric field on the electrode.
  • the light emitting device may be aligned with the liquid crystal molecules in the ink, and the conductive polymer may perform a function of fixing the light emitting device.
  • the alignment degree of the light emitting device may be further improved while the number of processes is reduced.
  • FIG. 1 is a plan view of a display device according to an exemplary embodiment.
  • FIG. 2 is a plan view illustrating one pixel of a display device according to an exemplary embodiment.
  • FIG. 3 is a cross-sectional view taken along lines IIIa-IIIa', IIIb-IIIb', and IIIc-IIIc' of FIG. 2 .
  • FIG. 4 is an enlarged view of an enlarged portion A of FIG. 3 .
  • FIG. 5 is a schematic diagram of a light emitting device according to an embodiment.
  • FIG. 6 is a flowchart illustrating a method of manufacturing a display device according to an exemplary embodiment.
  • FIG. 7 to 12 are cross-sectional views illustrating a manufacturing process of a display device according to an exemplary embodiment.
  • FIG. 13 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • FIG. 14 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 15 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 16 is a cross-sectional view taken along line VI-VI' of FIG. 15 .
  • 17 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • FIG. 18 is a cross-sectional view taken along line VIII-VIII' of FIG. 17 .
  • 19 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 20 is a partial cross-sectional view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • FIG. 1 is a plan view of a display device according to an exemplary embodiment.
  • the display device 10 displays a moving image or a still image.
  • the display device 10 may refer to any electronic device that provides a display screen.
  • An electronic notebook, an electronic book, a portable multimedia player (PMP), a navigation system, a game machine, a digital camera, a camcorder, etc. may be included in the display device 10 .
  • the display device 10 includes a display panel that provides a display screen.
  • the display panel include an inorganic light emitting diode display panel, an organic light emitting display panel, a quantum dot light emitting display panel, a plasma display panel, a field emission display panel, and the like.
  • an inorganic light emitting diode display panel is applied is exemplified as an example of the display panel, but the present invention is not limited thereto, and the same technical idea may be applied to other display panels if applicable.
  • the shape of the display device 10 may be variously modified.
  • the display device 10 may have a shape such as a long rectangle, a long rectangle, a square, a rectangle with rounded corners (vertices), other polygons, or a circle.
  • the shape of the display area DPA of the display device 10 may also be similar to the overall shape of the display device 10 . In FIG. 1 , the display device 10 and the display area DPA having a horizontal long rectangular shape are illustrated.
  • the display device 10 may include a display area DPA and a non-display area NDA.
  • the display area DPA is an area in which a screen can be displayed
  • the non-display area NDA is an area in which a screen is not displayed.
  • the display area DPA may be referred to as an active area
  • the non-display area NDA may also be referred to as a non-active area.
  • the display area DPA may generally occupy the center of the display device 10 .
  • the display area DPA may include a plurality of pixels PX.
  • the plurality of pixels PX may be arranged in a matrix direction.
  • the shape of each pixel PX may be a rectangular shape or a square shape in plan view, but is not limited thereto, and each side may have a rhombus shape inclined with respect to one direction.
  • Each pixel PX may be alternately arranged in a stripe type or a pentile type.
  • each of the pixels PX may include one or more light emitting devices 30 emitting light of a specific wavelength band to display a specific color.
  • a non-display area NDA may be disposed around the display area DPA.
  • the non-display area NDA may completely or partially surround the display area DPA.
  • the display area DPA may have a rectangular shape, and the non-display area NDA may be disposed adjacent to four sides of the display area DPA.
  • the non-display area NDA may constitute a bezel of the display device 10 .
  • Wires or circuit drivers included in the display device 10 may be disposed in each of the non-display areas NDA, or external devices may be mounted thereon.
  • FIG. 2 is a plan view illustrating one pixel of a display device according to an exemplary embodiment.
  • each of the plurality of pixels PX may include a plurality of sub-pixels PXn, where n is an integer of 1 to 3 .
  • one pixel PX may include a first sub-pixel PX1 , a second sub-pixel PX2 , and a third sub-pixel PX3 .
  • the first sub-pixel PX1 emits light of a first color
  • the second sub-pixel PX2 emits light of a second color
  • the third sub-pixel PX3 emits light of a third color.
  • the first color may be blue
  • the second color may be green
  • the third color may be red.
  • each of the sub-pixels PXn may emit light of the same color.
  • the pixel PX includes three sub-pixels PXn in FIG. 2
  • the present invention is not limited thereto, and the pixel PX may include a larger number of sub-pixels PXn.
  • Each of the sub-pixels PXn of the display device 10 may include an area defined as the emission area EMA.
  • the first sub-pixel PX1 has a first emission area EMA1
  • the second sub-pixel PX2 has a second emission area EMA2
  • the third sub-pixel PX3 has a third emission area EMA2 .
  • the light emitting area EMA may be defined as an area in which the light emitting device 30 included in the display device 10 is disposed and light of a specific wavelength band is emitted.
  • the light emitting device 30 includes an active layer ( '36' in FIG. 5 ), and the active layer 36 may emit light in a specific wavelength band without direction.
  • Lights emitted from the active layer 36 of the light emitting device 30 may be emitted in both lateral directions of the light emitting device 30 .
  • the light emitting area EMA may include an area in which the light emitting device 30 is disposed, and an area adjacent to the light emitting device 30 , from which light emitted from the light emitting device 30 is emitted.
  • the light emitting area EMA is not limited thereto, and the light emitted from the light emitting device 30 may be reflected or refracted by other members to be emitted.
  • the plurality of light emitting devices 30 may be disposed in each sub-pixel PXn, and may form a light emitting area EMA including an area in which they are disposed and an area adjacent thereto.
  • each sub-pixel PXn of the display device 10 may include a non-emission area defined as an area other than the light-emitting area EMA.
  • the non-emission region may be a region in which the light emitting device 30 is not disposed and the light emitted from the light emitting device 30 does not reach and thus does not emit light.
  • 3 is a cross-sectional view taken along lines IIIa-IIIa', IIIb-IIIb', and IIIc-IIIc' of FIG. 2 .
  • 3 illustrates only a cross-section of the first sub-pixel PX1 of FIG. 2 , the same may be applied to other pixels PX or sub-pixels PXn.
  • 3 illustrates a cross-section crossing one end and the other end of the light emitting device 30 disposed in the first sub-pixel PX1 .
  • the display device 10 may include a first substrate 11 , and a circuit element layer and a display element layer disposed on the first substrate 11 .
  • a semiconductor layer, a plurality of conductive layers, and a plurality of insulating layers are disposed on the first substrate 11 , which may constitute a circuit element layer and a display element layer, respectively.
  • the plurality of conductive layers may include a first gate conductive layer, a second gate conductive layer, a first data conductive layer, and a second data conductive layer, electrodes 21 and 22 and contact electrodes 26 and 27 .
  • the plurality of insulating layers include a buffer layer 12 , a first gate insulating layer 13 , a first protective layer 15 , a first interlayer insulating layer 17 , a second interlayer insulating layer 18 , and a first planarization layer ( 19), a first insulating layer 51 and a second insulating layer 52 may be included.
  • the first substrate 11 may be an insulating substrate.
  • the first substrate 11 may be made of an insulating material such as glass, quartz, or polymer resin.
  • the first substrate 11 may be a rigid substrate, but may also be a flexible substrate capable of bending, folding, rolling, and the like.
  • the light blocking layers BML1 and BML2 may be disposed on the first substrate 11 .
  • the light blocking layers BML1 and BML2 may include a first light blocking layer BML1 and a second light blocking layer BML2.
  • the first light blocking layer BML1 and the second light blocking layer BML2 may overlap at least the first active material layer DT_ACT of the driving transistor DT and the second active material layer ST_ACT of the switching transistor ST, respectively.
  • the light blocking layers BML1 and BML2 may include a light blocking material to prevent light from being incident on the first and second active material layers DT_ACT and ST_ACT.
  • the first and second light blocking layers BML1 and BML2 may be formed of an opaque metal material that blocks light transmission.
  • the present invention is not limited thereto, and the light blocking layers BML1 and BML2 may be omitted in some cases.
  • the buffer layer 12 may be entirely disposed on the first substrate 11 including the light blocking layers BML1 and BML2 .
  • the buffer layer 12 is formed on the first substrate 11 to protect the transistors DT and ST of the pixel PX from moisture penetrating through the first substrate 11, which is vulnerable to moisture permeation, and has a surface planarization function. can be done
  • the buffer layer 12 may be formed of a plurality of inorganic layers alternately stacked.
  • the buffer layer 12 may be formed as a multilayer in which inorganic layers including at least one of silicon oxide (SiOx), silicon nitride (SiNx), and silicon oxynitride (SiON) are alternately stacked.
  • a semiconductor layer is disposed on the buffer layer 12 .
  • the semiconductor layer may include a first active material layer DT_ACT of the driving transistor DT and a second active material layer ST_ACT of the switching transistor ST. These may be disposed to partially overlap with the gate electrodes DT_G and ST_G of the first gate conductive layer, which will be described later.
  • the semiconductor layer may include polycrystalline silicon, single crystal silicon, an oxide semiconductor, or the like. Polycrystalline silicon may be formed by crystallizing amorphous silicon.
  • the first active material layer DT_ACT may include a first doped region DT_ACTa, a second doped region DT_ACTb, and a first channel region DT_ACTc.
  • the first channel region DT_ACTc may be disposed between the first doped region DT_ACTa and the second doped region DT_ACTb.
  • the second active material layer ST_ACT may include a third doped region ST_ACTa, a fourth doped region ST_ACTb, and a second channel region ST_ACTc.
  • the second channel region ST_ACTc may be disposed between the third doped region ST_ACTa and the fourth doped region ST_ACTb.
  • the first doped region DT_ACTa, the second doped region DT_ACTb, the third doped region ST_ACTa, and the fourth doped region ST_ACTb are formed of the first active material layer DT_ACT and the second active material layer ST_ACT.
  • a partial region may be a region doped with impurities.
  • the first active material layer DT_ACT and the second active material layer ST_ACT may include an oxide semiconductor.
  • each of the doped regions of the first active material layer DT_ACT and the second active material layer ST_ACT may be a conductive region.
  • the oxide semiconductor may be an oxide semiconductor containing indium (In).
  • the oxide semiconductor is indium-tin oxide (ITO), indium-zinc oxide (IZO), indium-gallium oxide (IGO), indium- Indium-Zinc-Tin Oxide (IZTO), Indium-Gallium-Tin Oxide (IGTO), Indium-Gallium-Zinc-Tin Oxide, IGZTO) and the like.
  • ITO indium-tin oxide
  • IZO indium-zinc oxide
  • IGO indium-gallium oxide
  • IZTO indium- Indium-Zinc-Tin Oxide
  • IGTO Indium-Gallium-Tin Oxide
  • IGZTO Indium-Gallium-Zinc
  • the first gate insulating layer 13 is disposed on the semiconductor layer and the buffer layer 12 .
  • the first gate insulating layer 13 may include a semiconductor layer and be disposed on the buffer layer 12 .
  • the first gate insulating layer 13 may function as a gate insulating layer of the driving transistor DT and the switching transistor ST.
  • the first gate insulating layer 13 may be made of an inorganic layer including an inorganic material, for example, silicon oxide (SiOx), silicon nitride (SiNx), or silicon oxynitride (SiON), or may be formed in a stacked structure.
  • the first gate conductive layer is disposed on the first gate insulating layer 13 .
  • the first gate conductive layer may include a first gate electrode DT_G of the driving transistor DT and a second gate electrode ST_G of the switching transistor ST.
  • the first gate electrode DT_G is disposed to overlap the first channel region DT_ACTc of the first active material layer DT_ACT in the thickness direction
  • the second gate electrode ST_G is the second active material layer ST_ACT. It may be disposed to overlap the second channel region ST_ACTc in the thickness direction.
  • the first gate conductive layer may include any one of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd), and copper (Cu) or these It may be formed as a single layer or multiple layers made of an alloy of However, the present invention is not limited thereto.
  • the first passivation layer 15 is disposed on the first gate conductive layer.
  • the first passivation layer 15 may be disposed to cover the first gate conductive layer to protect the first gate conductive layer.
  • the first protective layer 15 may be formed of an inorganic layer including an inorganic material, for example, silicon oxide (SiOx), silicon nitride (SiNx), or silicon oxynitride (SiON), or may be formed in a stacked structure.
  • the second gate conductive layer is disposed on the first passivation layer 15 .
  • the second gate conductive layer may include the first capacitance electrode CE1 of the storage capacitor disposed so that at least a partial region overlaps the first gate electrode DT_G in the thickness direction.
  • the first capacitor electrode CE1 may overlap the first gate electrode DT_G in the thickness direction with the first passivation layer 15 interposed therebetween, and a storage capacitor may be formed therebetween.
  • the second gate conductive layer may include any one of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd), and copper (Cu) or these It may be formed as a single layer or multiple layers made of an alloy of However, the present invention is not limited thereto.
  • the first interlayer insulating layer 17 is disposed on the second gate conductive layer.
  • the first interlayer insulating layer 17 may function as an insulating layer between the second gate conductive layer and other layers disposed thereon.
  • the first interlayer insulating layer 17 may be formed of an inorganic layer including an inorganic material, for example, silicon oxide (SiOx), silicon nitride (SiNx), or silicon oxynitride (SiON), or may be formed in a stacked structure.
  • the first data conductive layer is disposed on the first interlayer insulating layer 17 .
  • the first data conductive layer includes the first source/drain electrodes DT_SD1 and the second source/drain electrodes DT_SD2 of the driving transistor DT, and the first source/drain electrodes ST_SD1 and the second of the switching transistor ST.
  • the source/drain electrode ST_SD2 may be included.
  • the first source/drain electrode DT_SD1 and the second source/drain electrode DT_SD2 of the driving transistor DT are connected through a contact hole penetrating the first interlayer insulating layer 17 and the first gate insulating layer 13 .
  • the first doped region DT_ACTa and the second doped region DT_ACTb of the first active material layer DT_ACT may be in contact with each other.
  • the first source/drain electrode ST_SD1 and the second source/drain electrode ST_SD2 of the switching transistor ST are connected through a contact hole penetrating the first interlayer insulating layer 17 and the first gate insulating layer 13 .
  • the third doped region ST_ACTa and the fourth doped region ST_ACTb of the second active material layer ST_ACT may be in contact with each other.
  • the first source/drain electrode DT_SD1 of the driving transistor DT and the first source/drain electrode ST_SD1 of the switching transistor ST are connected to the first light blocking layer BML1 and the first light blocking layer BML1 through another contact hole, respectively. It may be electrically connected to the second light blocking layer BML2.
  • the first source/drain electrodes DT_SD1 and ST_SD1 and the second source/drain electrodes DT_SD2 and ST_SD2 of the driving transistor DT and the switching transistor ST have a drain when one electrode is a source electrode. It may be an electrode.
  • the present invention is not limited thereto, and when one of the first source/drain electrodes DT_SD1 and ST_SD1 and the second source/drain electrodes DT_SD2 and ST_SD2 is a drain electrode, the other electrode may be a source electrode.
  • the first data conductive layer may include any one of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd), and copper (Cu) or these It may be formed as a single layer or multiple layers made of an alloy of However, the present invention is not limited thereto.
  • the second interlayer insulating layer 18 may be disposed on the first data conductive layer.
  • the second interlayer insulating layer 18 covers the first data conductive layer and is entirely disposed on the first interlayer insulating layer 17 , and may serve to protect the first data conductive layer.
  • the second interlayer insulating layer 18 may be formed of an inorganic layer including an inorganic material, for example, silicon oxide (SiOx), silicon nitride (SiNx), or silicon oxynitride (SiON), or may be formed in a stacked structure.
  • a second data conductive layer is disposed on the second interlayer insulating layer 18 .
  • the second data conductive layer may include a first voltage line VL1 , a second voltage line VL2 , and a first conductive pattern CDP.
  • the first voltage line VL1 is applied with a high potential voltage (or a first power voltage, VDD) supplied to the driving transistor DT, and the second voltage line VL2 is supplied to the second electrode 22 .
  • a low potential voltage (or a second power voltage, VSS) may be applied.
  • an alignment signal necessary for aligning the light emitting device 30 may be applied to the second voltage line VL2 during the manufacturing process of the display device 10 .
  • the first conductive pattern CDP may be electrically connected to the first source/drain electrode DT_SD1 of the driving transistor DT through a contact hole formed in the second interlayer insulating layer 18 .
  • the first conductive pattern CDP also contacts the first electrode 21 to be described later, and the driving transistor DT applies the first power voltage VDD applied from the first voltage line VL1 to the first conductive pattern CDP. ) through the first electrode 21 .
  • the second data conductive layer includes one second voltage line VL2 and one first voltage line VL1 in the drawings, the present invention is not limited thereto.
  • the second data conductive layer may include a greater number of first voltage lines VL1 and second voltage lines VL2 .
  • the second data conductive layer may include any one of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), neodymium (Nd), and copper (Cu) or these It may be formed as a single layer or multiple layers made of an alloy of However, the present invention is not limited thereto.
  • the first planarization layer 19 is disposed on the second data conductive layer.
  • the first planarization layer 19 may include an organic insulating material, for example, an organic material such as polyimide (PI), and may perform a surface planarization function.
  • PI polyimide
  • a plurality of first banks 40 , a plurality of electrodes 21 and 22 , a light emitting device 30 , a second bank 45 , and a plurality of contact electrodes 26 and 27 are disposed on the first planarization layer 19 .
  • a plurality of insulating layers 51 and 52 may be further disposed on the first planarization layer 19 .
  • the plurality of first banks 40 may be directly disposed on the first planarization layer 19 .
  • the plurality of first banks 40 extend in the second direction DR2 within each sub-pixel PXn, but do not extend to other sub-pixels PXn adjacent in the second direction DR2 to the sub-pixel PXn. ) can be separated from each other at the boundary between them.
  • the plurality of first banks 40 may be disposed to face each other in the first direction DR1 .
  • the first banks 40 may be spaced apart from each other to form a region in which the light emitting device 30 is disposed.
  • the plurality of first banks 40 may be disposed for each sub-pixel PXn to form a linear pattern in the display area DPA of the display device 10 .
  • the two first banks 40 are illustrated in FIG. 3 , the present invention is not limited thereto. A larger number of first banks 40 may be further disposed according to the number of electrodes 21 and 22 to be described later.
  • the first bank 40 may have a structure in which at least a portion protrudes from the top surface of the first planarization layer 19 .
  • the first bank 40 may have a shape in which the thickness of the central portion is thicker than that of other portions.
  • the first bank 40 may have a thick central portion of the protruding portion and a slanted side surface thereof.
  • the light emitted from the light emitting device 30 may travel toward the inclined side surface of the first bank 40 .
  • the electrodes 21 and 22 disposed on the first bank 40 may include a material having a high reflectance, and light emitted from the light emitting device 30 is emitted from the electrode ( 21 , 22 ) disposed on the side surface of the first bank 40 .
  • the first bank 40 may provide a region in which the light emitting device 30 is disposed, and at the same time perform the function of a reflective barrier rib that reflects the light emitted from the light emitting device 30 in an upward direction.
  • the side surface of the first bank 40 may be inclined in a linear shape, but is not limited thereto, and the first bank 40 may have a semi-circle or semi-elliptical shape with a curved outer surface.
  • the first banks 40 may include an organic insulating material such as polyimide (PI), but is not limited thereto.
  • the plurality of electrodes 21 and 22 are disposed on the first bank 40 and the first planarization layer 19 .
  • the plurality of electrodes 21 and 22 may include a first electrode 21 and a second electrode 22 .
  • the first electrode 21 and the second electrode 22 may extend in the second direction DR2 , and may be disposed to face each other in the first direction DR1 .
  • the first electrode 21 and the second electrode 22 have a shape substantially similar to that of the first bank 40 , but have a longer length measured in the second direction DR2 than the first bank 40 . can have
  • the first electrode 21 extends in the second direction DR2 within each sub-pixel PXn, and is another first electrode 21 at a boundary with other sub-pixels PXn neighboring in the second direction DR2 .
  • the second bank 45 is disposed at a boundary of each sub-pixel PXn, and the first electrodes 21 disposed in each sub-pixel PXn neighboring in the second direction DR2 are 2 may be spaced apart from the overlapping portion of the bank 45 .
  • the first electrode 21 may be electrically connected to the driving transistor DT through the first contact hole CT1 at a boundary with the sub-pixel PXn adjacent in the second direction DR2 .
  • the first electrode 21 is disposed to overlap a portion extending in the first direction DR1 of the second bank 45 , and a first contact penetrating the first planarization layer 19 .
  • the first conductive pattern CDP may be in contact with the hole CT1 .
  • the first electrode 21 may be electrically connected to the first source/drain electrode DT_SD1 of the driving transistor DT through the first conductive pattern CDP.
  • the second electrode 22 may extend in the second direction DR2 and may be disposed beyond the boundary of the sub-pixels PXn adjacent to each other in the second direction DR2 .
  • one second electrode 22 may be disposed across a plurality of sub-pixels PXn neighboring in the second direction DR2 .
  • the second electrode 22 may partially overlap the second bank 45 at the boundary with the sub-pixel PXn neighboring in the second direction DR2 , and a second voltage through the second contact hole CT2 . It may be electrically connected to the wiring VL2 .
  • the second electrode 22 is disposed to overlap a portion extending in the first direction DR1 of the second bank 45 , and the second contact hole CT2 passing through the first planarization layer 19 .
  • a second power voltage may be applied to the second electrode 22 through the second voltage line VL2 .
  • the drawing shows that the second electrode 22 is electrically connected to the second voltage line VL2 through the second contact hole CT2 disposed at each boundary of each sub-pixel PXn, the present invention is not limited thereto. In some embodiments, one second contact hole CT2 may be disposed in each of the plurality of sub-pixels PXn.
  • first electrode 21 and one second electrode 22 are disposed for each sub-pixel PXn in the drawing, the present invention is not limited thereto.
  • the number of the first electrodes 21 and the second electrodes 22 disposed in each sub-pixel PXn may be greater.
  • the first electrode 21 and the second electrode 22 disposed in each sub-pixel PXn may not necessarily have a shape extending in one direction, and the first electrode 21 and the second electrode 22 .
  • the first electrode 21 and the second electrode 22 may have a partially curved or bent shape, and one electrode may be disposed to surround the other electrode.
  • At least some regions of the first electrode 21 and the second electrode 22 are spaced apart from each other to face each other, so if a region in which the light emitting device 30 is to be disposed is formed, the structure or shape in which they are disposed is not particularly limited. .
  • the plurality of electrodes 21 and 22 may be electrically connected to the light emitting devices 30 , and a predetermined voltage may be applied so that the light emitting devices 30 emit light.
  • the plurality of electrodes 21 and 22 are electrically connected to the light emitting device 30 through contact electrodes 26 and 27 to be described later, and transmit an electrical signal applied to the electrodes 21 and 22 to the contact electrodes. It can be transmitted to the light emitting device 30 through (26, 27).
  • the first electrode 21 may be separated for each sub-pixel PXn, and the second electrode 22 may be commonly connected along each sub-pixel PXn.
  • One of the first electrode 21 and the second electrode 22 is electrically connected to the anode electrode of the light emitting device 30 , and the other is electrically connected to the cathode electrode of the light emitting device 30 .
  • the present invention is not limited thereto, and vice versa, and both the first electrode 21 and the second electrode 22 may be separated for each sub-pixel PXn.
  • each of the electrodes 21 and 22 may be utilized to form an electric field in the sub-pixel PXn to align the light emitting device 30 .
  • the light emitting device 30 may be disposed between the first electrode 21 and the second electrode 22 by an electric field formed on the first electrode 21 and the second electrode 22 .
  • the light emitting device 30 is sprayed onto the first electrode 21 and the second electrode 22 in a state of being dispersed in ink through an inkjet process, and the first electrode 21 and the second electrode ( 22) by applying an alignment signal between them, the light emitting device 30 may be aligned through a method of applying a dieletrophoretic force.
  • the first electrode 21 and the second electrode 22 may be respectively disposed on the first banks 40 .
  • the first electrode 21 and the second electrode 22 may be spaced apart from each other in the first direction DR1 , and a plurality of light emitting devices 30 may be disposed between them.
  • the light emitting device 30 may be disposed between the first electrode 21 and the second electrode 22 and at least one end may be electrically connected to the first electrode 21 and the second electrode 22 .
  • each of the first electrode 21 and the second electrode 22 may be formed to have a width greater than that of the first bank 40 .
  • the first electrode 21 and the second electrode 22 may be respectively disposed to cover the outer surface of the first bank 40 .
  • the first electrode 21 and the second electrode 22 are respectively disposed on the side surface of the first bank 40 , and the gap between the first electrode 21 and the second electrode 22 is the first bank 40 . may be narrower than the gap between them.
  • at least a partial region of the first electrode 21 and the second electrode 22 may be directly disposed on the first planarization layer 19 .
  • each of the electrodes 21 and 22 may include a transparent conductive material.
  • each of the electrodes 21 and 22 may include a material such as indium tin oxide (ITO), indium zinc oxide (IZO), or indium tin-zinc oxide (ITZO), but is not limited thereto.
  • each of the electrodes 21 and 22 may include a highly reflective conductive material.
  • each of the electrodes 21 and 22 may include a metal having high reflectivity, such as silver (Ag), copper (Cu), or aluminum (Al). In this case, each of the electrodes 21 and 22 may reflect light emitted from the light emitting device 30 and traveling to the side of the first bank 40 in an upper direction of each sub-pixel PXn.
  • each of the electrodes 21 and 22 may have a structure in which one or more layers of a transparent conductive material and a metal layer having high reflectivity are stacked, or may be formed as a single layer including them.
  • each of the electrodes 21 and 22 has a stacked structure such as ITO/silver (Ag)/ITO/, ITO/Ag/IZO, or ITO/Ag/ITZO/IZO, or aluminum (Al) , may be an alloy including nickel (Ni), lanthanum (La), and the like.
  • the first insulating layer 51 is disposed on the first planarization layer 19 , the first electrode 21 , and the second electrode 22 .
  • the first insulating layer 51 is disposed to partially cover the region including the region between the first electrode 21 and the second electrode 22 .
  • the first insulating layer 51 covers most of the upper surfaces of the first electrode 21 and the second electrode 22 , and is disposed such that a portion of the first electrode 21 and the second electrode 22 are exposed.
  • the first insulating layer 51 may be disposed such that a portion of upper surfaces of the first electrode 21 and the second electrode 22, for example, a portion of a portion disposed on the first bank 40 is exposed.
  • the first insulating layer 51 may be substantially entirely formed on the first planarization layer 19 and include an opening (not shown) partially exposing the first electrode 21 and the second electrode 22 .
  • a step may be formed between the first electrode 21 and the second electrode 22 so that a portion of the upper surface of the first insulating layer 51 is recessed.
  • the first insulating layer 51 includes an inorganic insulating material, and the first insulating layer 51 disposed to cover the first electrode 21 and the second electrode 22 is disposed below. A portion of the upper surface may be depressed by the step of the member.
  • the light emitting device 30 disposed on the first insulating layer 51 between the first electrode 21 and the second electrode 22 may form an empty space between the recessed upper surface of the first insulating layer 51 .
  • the light emitting device 30 may be disposed to be partially spaced apart from the upper surface of the first insulating layer 51 , and a material forming the contact electrodes 26 and 27 to be described later may be filled in the space.
  • the first insulating layer 51 may form a flat top surface on which the light emitting device 30 is disposed.
  • the first insulating layer 51 may protect the first electrode 21 and the second electrode 22 and at the same time insulate them from each other. Also, it is possible to prevent the light emitting device 30 disposed on the first insulating layer 51 from being damaged by direct contact with other members.
  • the shape and structure of the first insulating layer 51 is not limited thereto.
  • the second bank 45 may be disposed on the first insulating layer 51 .
  • the second bank 45 surrounds a region in which the light emitting device 30 is disposed, including a region in which the first banks 40 are disposed on the first insulating layer 51 , and each sub-pixel PXn ) can be placed at the boundary between them.
  • the second bank 45 may be disposed to have a shape extending in the first direction DR1 and the second direction DR2 to form a grid pattern over the entire surface of the display area DPA.
  • a portion of the second bank 45 extending in the first direction DR1 partially overlaps the first electrode 21 and the second electrode 22 , but a portion extending in the second direction DR2 includes a plurality of portions.
  • the first banks 40 and the first electrode 21 and the second electrode 22 may be spaced apart.
  • the height of the second bank 45 may be greater than the height of the first bank 40 .
  • the second bank 45 separates the neighboring sub-pixels PXn and is used for disposing the light emitting device 30 during the manufacturing process of the display device 10 as will be described later.
  • a function of preventing ink from overflowing into the adjacent sub-pixels PXn may be performed.
  • the second bank 45 may separate the different light emitting devices 30 for each of the different sub-pixels PXn so that inks do not mix with each other.
  • the second bank 45 may include polyimide (PI) like the first bank 40 , but is not limited thereto.
  • the light emitting device 30 may be disposed between each of the electrodes 21 and 22 .
  • the light emitting device 30 may have a shape extending in one direction, and the plurality of light emitting devices 30 may be spaced apart from each other and aligned substantially parallel to each other.
  • the interval at which the light emitting elements 30 are spaced apart is not particularly limited.
  • a plurality of light emitting devices 30 are arranged adjacent to each other to form a group, and a plurality of other light emitting devices 30 may form a group spaced apart from each other by a predetermined interval, or may be disposed with non-uniform density.
  • a direction in which each of the electrodes 21 and 22 extends and a direction in which the light emitting device 30 extends may be substantially perpendicular to each other.
  • the present invention is not limited thereto, and the light emitting device 30 may be disposed at an angle instead of perpendicular to the direction in which the electrodes 21 and 22 extend.
  • the light emitting device 30 may include an active layer ( '36' in FIG. 5 ) including different materials to emit light of different wavelength bands to the outside.
  • the display device 10 may include light emitting devices 30 that emit light of different wavelength bands.
  • the light emitting device 30 of the first sub-pixel PX1 includes an active layer 36 emitting light of a first color having a first wavelength in a central wavelength band
  • the light emitting device 30 of the second sub-pixel PX2 is
  • the light emitting device 30 includes an active layer 36 emitting light of a second color having a second wavelength in a central wavelength band
  • the light emitting device 30 of the third sub-pixel PX3 has a third central wavelength band. It may include an active layer 36 that emits light of a third color having a wavelength.
  • light of the first color, the second color, and the third color may be emitted from the first sub-pixel PX1 , the second sub-pixel PX2 , and the third sub-pixel PX3 , respectively.
  • the light of the first color is blue light having a central wavelength band ranging from 450 nm to 495 nm
  • the light of the second color is green light having a central wavelength band ranging from 495 nm to 570 nm
  • light of the third color may be red light having a central wavelength band of 620 nm to 752 nm.
  • each of the first sub-pixel PX1 , the second sub-pixel PX2 , and the third sub-pixel PX3 may include the same type of light emitting device 30 to emit light of substantially the same color. have.
  • the light emitting device 30 may be disposed on the first insulating layer 51 between the first banks 40 or between the electrodes 21 and 22 .
  • at least one end of the light emitting device 30 may be disposed on the first electrode 21 or the second electrode 22 .
  • the extended length of the light emitting element 30 is longer than the interval between the first electrode 21 and the second electrode 22, and both ends of the light emitting element 30 are respectively formed by the first electrode ( 21 ) and the second electrode 22 .
  • the present invention is not limited thereto, and only one end of the light emitting device 30 may be disposed on the electrodes 21 and 22 , or both ends of the light emitting device 30 may not be disposed on the electrodes 21 and 22 , respectively.
  • both ends may be electrically connected to each of the electrodes 21 and 22 through contact electrodes 26 and 27 to be described later.
  • at least a portion of the plurality of light emitting devices 30 may be disposed between the first electrode 21 and the second electrode 22 , and both ends may be electrically connected to the electrodes 21 and 22 . .
  • each sub-pixel PXn are in a region other than the region formed between the first bank 40 , for example, each of the electrodes 21 and 22 . It may be disposed above or between the first bank 40 and the second bank 45 .
  • a plurality of layers may be disposed in a direction perpendicular to the top surface of the first substrate 11 or the first planarization layer 19 .
  • the light emitting device 30 may have a shape extending in one direction and have a structure in which a plurality of semiconductor layers are sequentially disposed in one direction.
  • the light emitting device 30 of the display device 10 is disposed so that one extended direction is parallel to the first planarization layer 19 , and the plurality of semiconductor layers included in the light emitting device 30 includes the first planarization layer 19 .
  • the present invention is not limited thereto. In some cases, when the light emitting device 30 has a different structure, the plurality of layers may be disposed in a direction perpendicular to the first planarization layer 19 .
  • both ends of the light emitting device 30 may contact the contact electrodes 26 and 27 , respectively.
  • an insulating layer ( '38' in FIG. 5 ) is not formed on an end surface of the light emitting device 30 and a part of the semiconductor layer is exposed. It may be in contact with the electrodes 26 and 27 .
  • the present invention is not limited thereto.
  • at least a partial region of the insulating layer 38 may be removed, and the insulating layer 38 may be removed to partially expose both end surfaces of the semiconductor layers. The exposed side surface of the semiconductor layer may be in direct contact with the contact electrodes 26 and 27 .
  • the plurality of contact electrodes 26 and 27 are disposed on each of the electrodes 21 and 22 and the light emitting element 30 .
  • the contact electrodes 26 and 27 are disposed on the first electrode 21 and are disposed on the first contact electrode 26 and the second electrode 22 in contact with one end of the light emitting device 30 and are disposed on the light emitting device ( A second contact electrode 27 in contact with the other end of 30 may be included.
  • the first contact electrode 26 and the second contact electrode 27 may have a shape similar to that of the plurality of first banks 40 .
  • the first contact electrode 26 and the second contact electrode 27 extend in the second direction DR2 in each sub-pixel PXn, and they are disposed to face each other in the first direction DR1 .
  • the first contact electrode 26 and the second contact electrode 27 may face each other in a region where the light emitting devices 30 are disposed, for example, between the first electrode 21 and the second electrode 22 .
  • the plurality of contact electrodes 26 and 27 are disposed in a region surrounded by the second bank 45 to be spaced apart from the boundary of the neighboring sub-pixel PXn.
  • the plurality of contact electrodes 26 and 27 may form a linear pattern in each sub-pixel PXn.
  • the first contact electrode 26 and the second contact electrode 27 may contact exposed upper surfaces of the first electrode 21 and the second electrode 22 without the first insulating layer 51 disposed therein, respectively. . Also, each of the contact electrodes 26 and 27 may contact both ends of the light emitting device 30 . In some embodiments, the contact electrodes 26 , 27 may include a conductive material, and the light emitting element 30 may be electrically connected to each electrode 21 , 22 through contact with the contact electrodes 26 , 27 . can As described above, a plurality of semiconductor layers may be partially exposed at both ends of the light emitting device 30 , and the contact electrodes 26 and 27 may be in direct contact with the exposed semiconductor layer. As the first contact electrode 26 and the second contact electrode 27 extend in the second direction DR2 , they partially surround the outer surfaces of the plurality of light emitting devices 30 disposed between the electrodes 21 and 22 . It can be arranged to
  • the width of the first contact electrode 26 and the second contact electrode 27 measured in one direction is the width measured in the one direction of the first electrode 21 and the second electrode 22, respectively. may be equal to or greater than
  • the first contact electrode 26 and the second contact electrode 27 are in contact with one end and the other end of the light emitting device 30 , respectively, and both sides of the first electrode 21 and the second electrode 22 . may be arranged to cover the As described above, the upper surfaces of the first electrode 21 and the second electrode 22 are partially exposed, and the first contact electrode 26 and the second contact electrode 27 have the first electrode 21 and the second electrode 27 . It may be in contact with the exposed upper surface of the electrode 22 .
  • each of the contact electrodes 26 and 27 may contact a portion of the first electrode 21 and the second electrode 22 located on the first bank 40 . Also, as shown in FIG. 3 , at least a portion of each of the first contact electrode 26 and the second contact electrode 27 may be disposed on the first insulating layer 51 .
  • the present invention is not limited thereto, and in some cases, the width of the first contact electrode 26 and the second contact electrode 27 is formed smaller than that of the first electrode 21 and the second electrode 22 so that the upper surface is exposed. It may be arranged to cover only a portion.
  • first contact electrode 26 and one second contact electrode 27 are disposed in one sub-pixel PXn, the present invention is not limited thereto.
  • the number of the first and second contact electrodes 26 and 27 may vary according to the number of the first and second electrodes 21 and 22 disposed in each sub-pixel PXn.
  • a process of fixing the arrangement position of the light emitting device 30 may be required.
  • a process of directly forming the contact electrodes 26 and 27 on the light emitting device 30 and each of the electrodes 21 and 22 is performed, in the process of depositing the material of the contact electrodes 26 and 27
  • the position of the light emitting device 30 may be changed.
  • the contact electrodes 26 and 27 of the display device 10 may include a material that has conductive properties and can fix the position of the light emitting device 30 during the manufacturing process of the display device 10 .
  • the contact electrodes 26 and 27 may include a transparent conductive polymer.
  • the contact electrodes 26 and 27 are made of a polymer, a function of fixing the alignment position of the light emitting device 30 in the manufacturing process of the display device 10 may be performed.
  • the material constituting the contact electrodes 26 and 27 has conductive properties, an electrical connection between the light emitting device 30 and the electrodes 21 and 22 may be possible.
  • the contact electrodes 26 and 27 include a transparent material, the light emitted from the light emitting device 30 may pass through the contact electrodes 26 and 27 and be emitted to the outside.
  • the conductive polymer material examples include, but are not limited to, polyethylene dioxythiophene (PEDOT), polyethylene dioxythiophene polystyrene sulfonate (PEDOT: PSS), poly(3-alkyl)thiophene (poly(3-alkyl)thiophene, P3AT), poly(3-hexyl)thiophene, P3HT), polyaniline, polyacetylene, polyazulene, polyi Socyanaphthalene (polyisothianapthalene), polyisothianaphthene (polyisothianaphthene), polythienylenevinylene (polythienylenevinylene), polythiophene (polythiophene), polyphenylene (polyphenylene), polyphenylene sulfide (polyphenylene sulfide), polyparaphenyl and ene (polyparaphenylene), polyparaphenylene vinylene (polypara
  • the conductive polymer included in the contact electrodes 26 and 27 is poly(3,4-ethylenedioxythiophene) polystyrene sulfonate, PEDOT:PSS).
  • PEDOT:PSS may have electrical conductivity by including a polymer chain made of PEDOT and electric charges formed in the side chain portion of PSS.
  • the contact electrodes 26 and 27 made of PEDOT:PSS may constitute a transparent conductive electrode such as ITO. Light emitted from both ends of the light emitting device 30 passes through the contact electrodes 26 and 27 and is reflected by the electrodes 21 and 22 disposed on the first bank 40 to form an upper portion of the first substrate 11 . direction can be emitted.
  • the contact electrodes 26 and 27 may have a thickness greater than or equal to a certain level. When the contact electrodes 26 and 27 are thin, electrical resistance may be increased even though transmittance to light is high. On the other hand, when the thickness of the contact electrodes 26 and 27 is increased in consideration of electrical resistance, light transmittance may be reduced. In an exemplary embodiment, the contact electrodes 26 and 27 may have a thickness in the range of 150 nm to 250 nm, or around 200 nm. The contact electrodes 26 and 27 within the above range may have high transmittance for light compared to low electrical resistance.
  • the contact electrodes 26 and 27 may be formed through a process of spraying ink containing a conductive polymer to each sub-pixel PXn and curing the conductive polymer.
  • the conductive polymer may be dispersed in the ink together with the light emitting device 30 , and on both ends of the electrodes 21 and 22 and the light emitting device 30 when the light emitting device 30 is aligned between the electrodes 21 and 22 . may agglomerate.
  • the conductive polymers may fix the light emitting device 30 while in contact with the light emitting device 30 and the electrodes 21 and 22 , and may form the contact electrodes 26 and 27 while curing in a subsequent process. Since the contact electrodes 26 and 27 are formed by aggregation of conductive polymer dispersed in ink, the thickness may not be constant.
  • FIG. 4 is an enlarged view of an enlarged portion A of FIG. 3 .
  • FIG. 4 illustrates only a portion in which the first electrode 21 and the first contact electrode 26 disposed on the first bank 40 are disposed.
  • the thicknesses of the contact electrodes 26 and 27 are not constant according to positions, and one part may have a thicker thickness than the other parts.
  • the first bank 40 may have a shape with a central portion thicker than other portions, and the contact electrodes 26 and 27 may be disposed such that at least a portion overlaps with the first bank 40 in the thickness direction. 4 illustrates that the first contact electrode 26 completely overlaps the first bank 40, but is not limited thereto.
  • the first contact electrode 26 includes a first portion disposed to overlap a thick portion of the first bank 40 , a second portion covering one end of the light emitting element 30 , and a portion other than the electrode. (21, 22) may include a third portion disposed on the portion disposed directly on the first planarization layer (19).
  • conductive polymers forming the contact electrodes 26 and 27 are formed along the outer surface of the first bank 40 having a protruding shape, respectively, the electrodes 21 and 22 and the first insulating layer 51 . ) can be aggregated in the phase.
  • the conductive polymer may be dispersed in the ink and aggregated on the electrodes 21 and 22 and the light emitting device 30 while the main chain portion of the polymer is oriented in one direction by the electric field formed on the electrodes 21 and 22 .
  • the conductive polymer may be intensively aggregated at a specific location due to the height difference between the electrodes 21 and 22 and the light emitting device 30 .
  • the thickness d1 of the portion of the contact electrodes 26 and 27 disposed to overlap the thick portion of the first bank 40 may be thicker than other portions.
  • the portion disposed in the thick portion of the first bank 40 may have the highest height with respect to the first planarization layer 19 . have.
  • the conductive polymer may be mainly aggregated at the portion having the highest height of each of the electrodes 21 and 22 , and the thickness d1 of the first portion of the contact electrodes 26 and 27 may be thicker than the other portions.
  • the contact electrodes 26 and 27 may be in contact with both ends of the light emitting element 30 , and the thickness d2 of the second portion that covers one end of the light emitting element 30 is determined by the contact electrode 26 , 27) may be thicker than the thickness d3 of the third portion.
  • the light emitting device 30 may be disposed such that both ends thereof are disposed on the electrodes 21 and 22 , and the portion on which the light emitting device 30 is disposed is an electrode 21 , directly disposed on the first planarization layer 19 , 22) can have a higher height.
  • the conductive polymer may aggregate to cover both ends of the light emitting device 30 , and may fix the position of the light emitting device 30 disposed between the electrodes 21 and 22 during the manufacturing process of the display device 10 .
  • the contact electrodes 26 and 27 may have a thickness d2 of the second portion disposed at a lower position than the first portion may be thicker than a thickness d3 of the third portion disposed at the lowest position.
  • the contact electrodes 26 and 27 do not have a constant thickness depending on the position, but may have a shape that is partially different from the step formed by the electrodes 21 and 22 and the first bank 40 disposed thereunder.
  • the thickness d2 of the second portion of the contact electrodes 26 and 27 may be greater than the diameter of the light emitting device 30 .
  • the second portion of the contact electrodes 26 and 27 may have a thickness sufficient to cover the plurality of light emitting devices 30 in cross-section.
  • the light emitting devices 30 may be disposed to have different heights in cross-section, and they may be disposed to overlap in the thickness direction between the electrodes 21 and 22 . For the description thereof, reference is made to other embodiments.
  • the display device 10 includes the contact electrodes 26 and 27 including a conductive polymer, and the contact electrodes 26 and 27 made of the polymer may not have uniform thicknesses.
  • the conductive polymer included in the dispersed state with the light emitting device 30 in the ink may be formed to have a different thickness depending on the height of the electrodes 21 and 22, which are the aggregation portions. .
  • the conductive polymer aggregates on the electrodes 21 and 22 in the process of disposing the light emitting device 30 between the electrodes 21 and 22 , the conductive polymer can fix the position of the light emitting device 30 , and the display device At (10), a separate member for fixing the light emitting device 30 may be omitted.
  • the process of aligning the light emitting device 30 between the electrodes 21 and 22 and the process of forming the contact electrodes 26 and 27 may be performed substantially simultaneously, so that the manufacturing process It has the advantage of reducing the number.
  • a step may be formed on a portion of the upper surface of the first insulating layer 51 , and a space may be formed between the upper surface of the first insulating layer 51 and the light emitting device 30 .
  • the conductive polymer constituting the contact electrodes 26 and 27 may be disposed between the lower surface of the light emitting device 30 and the first insulating layer 51 .
  • the light emitting device 30 and the conductive polymer may be dispersed together in the ink, and some of the conductive polymer may include the first insulating layer 51 and the light emitting device 30 . They may be arranged to fill the space between them. Accordingly, a portion of the lower surface of the light emitting device 30 may be in direct contact with the conductive polymer material constituting the contact electrodes 26 and 27 .
  • the present invention is not limited thereto.
  • the second insulating layer 52 may be entirely disposed on the first substrate 11 .
  • the second insulating layer 52 may function to protect the members disposed on the first substrate 11 from an external environment.
  • the second insulating layer 52 in addition to the contact electrodes 26 and 27 , the first insulating layer 51 and the second bank 45 , the second insulating layer 52 is a portion in which the contact electrodes 26 and 27 are spaced apart. It may be in direct contact with the light emitting device 30 overlapping the .
  • the first insulating layer 51 and the second insulating layer 52 described above may each include an inorganic insulating material or an organic insulating material.
  • the first insulating layer 51 and the second insulating layer 52 are silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy), aluminum oxide (Al2O3), aluminum nitride ( It may include an inorganic insulating material such as AlN).
  • organic insulating materials such as acrylic resin, epoxy resin, phenol resin, polyamide resin, polyimide resin, unsaturated polyester resin, polyphenylene resin, polyphenylene sulfide resin, benzocyclobutene, cardo resin, siloxane resin , silsesquioxane resin, polymethyl methacrylate, polycarbonate, polymethyl methacrylate-polycarbonate synthetic resin, and the like.
  • the present invention is not limited thereto.
  • the light emitting device 30 may be a light emitting diode (Light Emitting diode), specifically, the light emitting device 30 has a size of a micro-meter (Micro-meter) or nano-meter (Nano-meter) unit, and is made of an inorganic material. It may be an inorganic light emitting diode made of. The inorganic light emitting diode may be aligned between the two electrodes in which polarity is formed when an electric field is formed in a specific direction between the two electrodes facing each other.
  • a light emitting diode Light Emitting diode
  • the light emitting device 30 has a size of a micro-meter (Micro-meter) or nano-meter (Nano-meter) unit, and is made of an inorganic material. It may be an inorganic light emitting diode made of.
  • the inorganic light emitting diode may be aligned between the two electrodes in which polarity is formed when an electric field is formed in
  • FIG. 5 is a schematic diagram of a light emitting device according to an embodiment.
  • the light emitting device 30 may have a shape extending in one direction.
  • the light emitting device 30 may have a shape such as a rod, a wire, or a tube.
  • the light emitting device 30 may have a cylindrical shape or a rod shape.
  • the shape of the light emitting device 30 is not limited thereto, and has a shape of a polygonal prism such as a cube, a rectangular parallelepiped, or a hexagonal prism, or a light emitting device such as extending in one direction and having a partially inclined shape. 30) may have various forms.
  • the light emitting device 30 may include a semiconductor layer doped with an arbitrary conductivity type (eg, p-type or n-type) impurity.
  • the semiconductor layer may emit an electric signal applied from an external power source to emit light in a specific wavelength band.
  • the plurality of semiconductors included in the light emitting device 30 may be sequentially disposed along the one direction or have a stacked structure.
  • the light emitting device 30 may include a first semiconductor layer 31 , a second semiconductor layer 32 , an active layer 36 , an electrode layer 37 , and an insulating layer 38 .
  • the figure shows a state in which the insulating film 38 is partially removed to visually show the respective components of the light emitting device 30 to expose the plurality of semiconductor layers 31 , 32 , and 36 .
  • the insulating layer 38 may be disposed to surround the outer surfaces of the plurality of semiconductor layers 31 , 32 , and 36 .
  • the first semiconductor layer 31 may be an n-type semiconductor.
  • the first semiconductor layer 31 may be AlxGayIn1-x-yN (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ It may include a semiconductor material having the chemical formula of 1).
  • it may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with n-type.
  • the first semiconductor layer 31 may be doped with an n-type dopant, for example, the n-type dopant may be Si, Ge, Sn, or the like.
  • the first semiconductor layer 31 may be n-GaN doped with n-type Si.
  • the length of the first semiconductor layer 31 may be in a range of 1.5 ⁇ m to 5 ⁇ m, but is not limited thereto.
  • the second semiconductor layer 32 is disposed on an active layer 36 to be described later.
  • the second semiconductor layer 32 may be a p-type semiconductor.
  • the second semiconductor layer 32 may be AlxGayIn1-x-yN (0 ⁇ and a semiconductor material having a formula of x ⁇ 1,0 ⁇ y ⁇ 1, 0 ⁇ x+y ⁇ 1).
  • it may be any one or more of AlGaInN, GaN, AlGaN, InGaN, AlN, and InN doped with p-type.
  • the second semiconductor layer 32 may be doped with a p-type dopant.
  • the p-type dopant may be Mg, Zn, Ca, Se, Ba, or the like.
  • the second semiconductor layer 32 may be p-GaN doped with p-type Mg.
  • the length of the second semiconductor layer 32 may be in the range of 0.05 ⁇ m to 0.10 ⁇ m, but is not limited thereto.
  • the drawing shows that the first semiconductor layer 31 and the second semiconductor layer 32 are configured as one layer, the present invention is not limited thereto. According to some embodiments, depending on the material of the active layer 36, the first semiconductor layer 31 and the second semiconductor layer 32 have a larger number of layers, such as a clad layer or a TSBR (Tensile strain barrier reducing). It may further include a layer.
  • a clad layer such as a clad layer or a TSBR (Tensile strain barrier reducing). It may further include a layer.
  • TSBR Transsile strain barrier reducing
  • the active layer 36 is disposed between the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the active layer 36 may include a material having a single or multiple quantum well structure.
  • the active layer 36 may have a structure in which a plurality of quantum layers and a well layer are alternately stacked.
  • the active layer 36 may emit light by combining electron-hole pairs according to an electric signal applied through the first semiconductor layer 31 and the second semiconductor layer 32 .
  • the active layer 36 when the active layer 36 emits light in a blue wavelength band, it may include a material such as AlGaN or AlGaInN.
  • the active layer 36 when the active layer 36 has a multi-quantum well structure in which quantum layers and well layers are alternately stacked, the quantum layer may include a material such as AlGaN or AlGaInN, and the well layer may include a material such as GaN or AlInN.
  • the active layer 36 may include AlGaInN as a quantum layer and AlInN as a well layer, and the active layer 36 may emit blue light having a central wavelength band ranging from 450 nm to 495 nm. .
  • the active layer 36 may have a structure in which a type of semiconductor material having a large band gap energy and a semiconductor material having a small band gap energy are alternately stacked with each other, and the wavelength band of the emitted light It may include other group 3 to group 5 semiconductor materials according to the present invention.
  • the light emitted by the active layer 36 is not limited to light in a blue wavelength band, and in some cases, light in a red or green wavelength band may be emitted.
  • the length of the active layer 36 may have a range of 0.05 ⁇ m to 0.10 ⁇ m, but is not limited thereto.
  • light emitted from the active layer 36 may be emitted not only from the longitudinal outer surface of the light emitting device 30 , but also from both sides.
  • the light emitted from the active layer 36 is not limited in directionality in one direction.
  • the electrode layer 37 may be an ohmic contact electrode. However, the present invention is not limited thereto, and may be a Schottky contact electrode.
  • the light emitting device 30 may include at least one electrode layer 37 . Although the figure shows that the light emitting device 30 includes one electrode layer 37 , the present invention is not limited thereto. In some cases, the light emitting device 30 may include a larger number of electrode layers 37 or may be omitted. The description of the light emitting device 30, which will be described later, may be equally applied even if the number of electrode layers 37 is changed or a different structure is further included.
  • the electrode layer 37 may reduce resistance between the light emitting device 30 and the electrode or contact electrode when the light emitting device 30 is electrically connected to an electrode or a contact electrode in the display device 10 according to an embodiment.
  • the electrode layer 37 may include a conductive metal.
  • the electrode layer 37 may include aluminum (Al), titanium (Ti), indium (In), gold (Au), silver (Ag), indium tin oxide (ITO), indium zinc oxide (IZO), and ITZO ( Indium Tin-Zinc Oxide) may include at least one.
  • the electrode layer 37 may include a semiconductor material doped with n-type or p-type.
  • the electrode layer 37 may include the same material or may include different materials.
  • the length of the electrode layer 37 may have a range of 0.05 ⁇ m to 0.10 ⁇ m, but is not limited thereto.
  • the insulating film 38 is disposed to surround the outer surfaces of the plurality of semiconductor layers and electrode layers described above.
  • the insulating layer 38 may be disposed to surround at least the outer surface of the active layer 36 , and may extend in one direction in which the light emitting device 30 extends.
  • the insulating layer 38 may function to protect the members.
  • the insulating layer 38 may be formed to surround side surfaces of the members, and both ends of the light emitting device 30 in the longitudinal direction may be exposed.
  • the insulating layer 38 extends in the longitudinal direction of the light emitting device 30 and is formed to cover from the first semiconductor layer 31 to the side surface of the electrode layer 37 , but is not limited thereto.
  • the insulating layer 38 may cover only the outer surface of a portion of the semiconductor layer including the active layer 36 or cover only a portion of the outer surface of the electrode layer 37 so that the outer surface of each electrode layer 37 is partially exposed.
  • the insulating layer 38 may be formed to have a rounded upper surface in cross-section in a region adjacent to at least one end of the light emitting device 30 .
  • the thickness of the insulating layer 38 may have a range of 10 nm to 1.0 ⁇ m, but is not limited thereto. Preferably, the thickness of the insulating layer 38 may be about 40 nm.
  • the insulating layer 38 is made of materials having insulating properties, for example, silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy), aluminum nitride (AlN), It may include aluminum oxide (Al2O3) and the like. Accordingly, it is possible to prevent an electrical short circuit that may occur when the active layer 36 is in direct contact with an electrode through which an electrical signal is transmitted to the light emitting device 30 . In addition, since the insulating layer 38 protects the outer surface of the light emitting device 30 including the active layer 36 , a decrease in luminous efficiency can be prevented.
  • the outer surface of the insulating film 38 may be surface-treated.
  • the light emitting device 30 may be sprayed onto the electrode in a state of being dispersed in a predetermined ink to be aligned.
  • the surface of the insulating layer 38 may be treated with hydrophobicity or hydrophilicity.
  • the light emitting device 30 may have a length h of 1 ⁇ m to 10 ⁇ m or 2 ⁇ m to 6 ⁇ m, preferably 3 ⁇ m to 5 ⁇ m.
  • the diameter of the light emitting device 30 may be in the range of 30 nm to 700 nm, and the aspect ratio of the light emitting device 30 may be 1.2 to 100.
  • the present invention is not limited thereto, and the plurality of light emitting devices 30 included in the display device 10 may have different diameters depending on a difference in composition of the active layer 36 .
  • the diameter of the light emitting device 30 may have a range of about 500 nm.
  • the light emitting device 30 may be sprayed onto the electrodes 21 and 22 while being dispersed in ink together with the conductive polymer.
  • liquid crystal molecules may be dispersed in the ink for smooth alignment of the light emitting device 30 .
  • the liquid crystal molecules may also be aligned in one direction by an electric field generated to align the light emitting device 30 .
  • the light emitting device 30 may be disposed with a high degree of alignment between the electrodes 21 and 22 by being affected by the alignment of liquid crystal molecules while seated on the electrodes 21 and 22 by the electric field.
  • FIG. 6 is a flowchart illustrating a method of manufacturing a display device according to an exemplary embodiment.
  • 7 to 12 are cross-sectional views illustrating a manufacturing process of a display device according to an exemplary embodiment.
  • Applying an alignment signal to align liquid crystal molecules (LC), aligning the light emitting device 30 between the electrodes 21 and 22 (S300), and curing the conductive polymer (PM) by irradiating light to cure the contact electrode 26 , 27) may include a step (S400) of forming.
  • Liquid crystal molecules LC may be dispersed in the ink S sprayed onto the target substrate SUB in addition to the conductive polymer PM forming the light emitting device 30 and the contact electrodes 26 and 27 .
  • the alignment signal applied to the electrodes 21 and 22 may generate an electric field E on the target substrate SUB, and the light emitting device 30 and the liquid crystal molecules LC move in one direction by the electric field E can be oriented.
  • the light emitting device 30 may be affected by the alignment of the liquid crystal molecules LC while receiving electrical force by the electric field E.
  • the light emitting device 30 may be aligned along the direction in which the liquid crystal molecules LC are aligned, and the alignment of the light emitting devices 30 disposed between the electrodes 21 and 22 may be improved.
  • a target substrate SUB is prepared, and a plurality of electrodes 21 and 22 disposed on the target substrate SUB are formed.
  • the plurality of electrodes 21 and 22 may include a first electrode 21 and a second electrode 22 that are spaced apart and face each other.
  • a plurality of first banks 40 disposed between the first electrode 21 and the second electrode 22 and the target substrate SUB may be further disposed on the target substrate SUB.
  • the target substrate SUB may include a plurality of circuit elements including a plurality of conductive layers and a plurality of insulating layers including the above-described first substrate 11 .
  • a target substrate SUB including them will be illustrated and described.
  • the first insulating layer 51 and the second bank 45 partially covering the first electrode 21 and the second electrode 22 are formed.
  • the first insulating layer 51 may be disposed entirely on the target substrate SUB, and may be disposed to expose a portion of the top surface of each of the electrodes 21 and 22 .
  • the second bank 45 may be disposed on the first insulating layer 51 to surround a region in which the electrodes 21 and 22 are disposed.
  • the ink S in which the light emitting device 30, the liquid crystal molecules LC, and the conductive polymer PM are dispersed is sprayed on the target substrate SUB.
  • the light emitting device 30 is prepared in a dispersed state in the ink S together with the liquid crystal molecules (LC) and the conductive polymer (PM), and subjected to a printing process using an inkjet printing device (not shown). It may be sprayed onto the substrate SUB.
  • the present invention is not limited thereto, and the ink S may be sprayed onto the target substrate SUB through a slit process.
  • the ink S may be provided in a solution or colloidal state including a solvent and the light emitting device 30, liquid crystal molecules LC, and conductive polymers (PM) dispersed in the solvent.
  • the solvent may be acetone, water, alcohol, toluene, propylene glycol (PG) or propylene glycol methyl acetate (PGMA), but is not limited thereto.
  • the light emitting device 30 is the same as described above.
  • the light emitting device 30 may be seated between the electrodes 21 and 22 by an alignment signal applied to each of the electrodes 21 and 22 .
  • an alignment signal is applied to the first electrode 21 and the second electrode 22
  • an electric field may be generated in the ink sprayed onto the electrodes 21 and 22 .
  • the light emitting device 30 dispersed in the ink may receive a dielectrophoretic force due to the electric field.
  • the light emitting device 30 receiving the dielectrophoretic force may be seated between the first electrode 21 and the second electrode 22 while the orientation direction and position are changed.
  • the conductive polymer (PM) may be cured in a subsequent process to form the contact electrodes 26 and 27 .
  • the conductive polymer PM may include a polymer chain and have a molecular structure extending in one direction like the light emitting device 30 . Even in the case of the conductive polymer (PM), the direction in which the polymer chains are extended by the electric field generated in the ink (S) may be oriented in a specific direction.
  • the liquid crystal molecules LC may also be aligned in one direction by the electric field generated in the ink S.
  • the liquid crystal molecules LC may have positive dielectric anisotropy, and the extending direction may be aligned along the direction of the electric field generated in the ink S.
  • the light emitting device 30 may be oriented in one direction by the electric field generated on the electrodes 21 and 22 , and may be affected by the liquid crystal molecules LC aligned in the ink S.
  • the plurality of light emitting devices 30 may be aligned with the liquid crystal molecules LC by an electric field to be disposed with a higher degree of alignment between the electrodes 21 and 22 .
  • the light emitting device 30 and the liquid crystal molecules LC are aligned, and the light emitting device ( 30 is aligned between the electrodes 21 and 22 .
  • the light emitting device 30 may include a semiconductor layer doped with n-type or p-type to have a dipole moment.
  • the light emitting device 30 may be aligned between the electrodes 21 and 22 by transmitting a dielectrophoretic force by the electric field E generated on the ink S.
  • the light emitting device 30 may be disposed such that one end is placed on the first electrode 21 and the other end is placed on the second electrode 22 while the orientation direction and position are changed by the dielectrophoretic force.
  • the plurality of light emitting devices 30 may be arranged between the electrodes 21 and 22 along the extending direction thereof.
  • the liquid crystal molecules LC may be dispersed on the ink S and aligned so that a direction extended by the electric field E faces one direction. As described above, since the liquid crystal molecules LC have positive dielectric anisotropy, the direction extending on the ink S may be oriented toward the direction in which the electric field E is generated.
  • the liquid crystal molecules LC and the light emitting device 30 may each have a shape extending in one direction and may have an alignment direction. Since the light emitting element 30 is also disposed between the electrodes 21 and 22 in a state of being dispersed in the ink S, the alignment direction of the liquid crystal molecules LC may be affected when they are aligned.
  • the liquid crystal molecules LC may be oriented along the direction in which the electric field E is directed, that is, the direction in which the first electrode 21 and the second electrode 22 extend, and the light emitting device 30 is A direction extended by the aligned liquid crystal molecules LC may be the same as that of the liquid crystal molecules LC.
  • the light emitting device 30 has both ends of the first electrode 21 and the second electrode 22 in a state in which the extending direction is oriented toward the spaced apart direction of the first electrode 21 and the second electrode 22 , respectively. It can be arranged to be placed on the top.
  • the plurality of light emitting devices 30 may be oriented more uniformly than when aligned between the electrodes 21 and 22 without liquid crystal molecules LC, and the light emitting devices 30 disposed between the electrodes 21 and 22 may have a high It can have sort order.
  • the conductive polymers PM included in the ink S may also be aligned with the liquid crystal molecules LC by the electric field E.
  • the main chain portion of the polymer chain may be aligned along the alignment direction of the liquid crystal molecules (LC).
  • the conductive polymers (PM) may aggregate on the electrodes 21 and 22 in which the electric field E is generated, where both ends of the light emitting device 30 placed on the electrodes 21 and 22 may aggregate.
  • Conductive polymers (PM) may be dispersed in the ink (S) and aggregated together with the light emitting device 30 on the electrodes 21 and 22, and the positions of the light emitting devices 30 aligned between the electrodes 21 and 22 can be fixed.
  • the initial alignment positions of the light emitting devices 30 may be changed. In this case, some of the light emitting elements 30 are not electrically connected to the electrodes 21 and 22 through the contact electrodes 26 and 27 while the orientation direction or position is changed between the electrodes 21 and 22. It may not be.
  • the contact electrodes 26 and 27 include conductive polymer (PM)
  • the light emitting device 30 is aligned between the electrodes 21 and 22 and the conductive polymer ( PM) can be used to fix them. Accordingly, a separate member and process for fixing the alignment position of the light emitting device 30 is omitted, and the alignment of the light emitting device 30 and the formation of the contact electrodes 26 and 27 are possible in substantially the same process.
  • the contact electrodes 26 and 27 are formed by irradiating light (UV) on the target substrate SUB to cure the aggregated conductive polymers PM.
  • Light (UV) may be light that can be irradiated conventionally to cure the conductive polymer (PM).
  • the light UV may be ultraviolet light.
  • the present invention is not limited thereto.
  • the conductive polymers PM aggregated on both ends of the electrodes 21 and 22 and the light emitting device 30 may be cured by UV light to form the contact electrodes 26 and 27 .
  • the conductive polymers PM may be aggregated at different densities depending on the height on the electrodes 21 and 22 where the electric field E is generated. For example, a large number of conductive polymers PM are aggregated on the electrodes 21 and 22 having the highest height by the first bank 40 , and the electrodes 21 are directly disposed on the target substrate SUB. , 22), a small number of conductive polymers (PM) may be aggregated. Accordingly, the contact electrodes 26 and 27 may have different thicknesses according to positions.
  • the conductive polymer PM may form the contact electrodes 26 and 27 and fix the light emitting devices 30 at the same time.
  • the light (UV) irradiation process for curing the conductive polymer (PM) may be performed simultaneously with the electric field (E) generation process for aligning the light emitting device 30 .
  • the aggregated conductive polymer (PM) ) can be cured to fix the light emitting devices 30 .
  • the contact electrodes 26 and 27 may be formed while the alignment position of the light emitting device 30 is fixed.
  • the display device 10 may be manufactured by forming the second insulating layer 52 covering the contact electrodes 26 and 27 and the light emitting device 30 .
  • the plurality of light emitting devices 30 may be uniformly aligned by aligning the liquid crystal molecules LC and the light emitting device 30 together.
  • the alignment position of the light emitting devices 30 can be prevented from being changed by using a conductive polymer (PM) that fixes the light emitting device 30 while forming the contact electrodes 26 and 27 .
  • the display device 10 has an advantage in that the alignment degree of the light emitting devices 30 is improved while the manufacturing process is reduced.
  • FIG. 13 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • the display device 10_1 may include a larger number of electrodes 21 and 22 , a first bank 40 , and contact electrodes 26 and 27 .
  • Each sub-pixel PXn of the display device 10_1 may include a plurality of first electrodes 21 and at least one second electrode 22 disposed therebetween.
  • the first electrode 21 and the second electrode 22 may be spaced apart from each other in the first direction DR1 to face each other, and may be alternately disposed in each sub-pixel PXn in the first direction DR1.
  • a greater number of first banks 40 are disposed on the first planarization layer 19 , and on the electrodes 21 and 22 , respectively.
  • a larger number of contact electrodes 26 and 27 may be disposed on the .
  • the drawing as two first electrodes 21 and one second electrode 22 are disposed in each sub-pixel PXn of the display device 10_1 , the three first banks 40 and the two first contacts The arrangement of the electrode 26 and one second contact electrode 27 is shown.
  • the present invention is not limited thereto, and the number of the first bank 40 , each of the electrodes 21 and 22 , and the contact electrodes 26 and 27 may further increase.
  • the number of light emitting devices 30 disposed between the first electrode 21 and the second electrode 22 increases, so that each unit pixel PX or sub-pixel PXn The amount of light emission may be increased.
  • each of the plurality of first electrodes 21 may contact the first conductive pattern CDP through the first contact hole CT1 and may be electrically connected to the driving transistor DT through this.
  • the light emitting devices 30 disposed between one first electrode 21 and the second electrode 22 are the light emitting devices 30 disposed between the other first electrode 21 and the second electrode 22 and A parallel connection can be configured.
  • the display device 10 may further include an electrode not directly connected to circuit elements disposed under the first planarization layer 19 , and a light emitting device disposed therebetween.
  • the elements 30 may constitute a series connection.
  • FIG. 14 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • the display device 10_2 further includes a third electrode 23 disposed between the first electrode 21 and the second electrode 22 for each sub-pixel PXn. can do.
  • the contact electrodes 26 , 27 , and 28 may further include a third contact electrode 28 disposed on the third electrode 23 .
  • the first bank 40 may also be disposed between the third electrode 23 and the first planarization layer 19 , and the plurality of light emitting devices 30 are disposed between the first electrode 21 and the third electrode 23 . , and may be disposed between the third electrode 23 and the second electrode 22 .
  • This embodiment is different from the embodiment of FIG. 2 in that each sub-pixel PXn of the display device 10_2 further includes a third electrode 23 and a third contact electrode 28 .
  • overlapping description will be omitted and the third electrode 23 will be described in detail.
  • the third electrode 23 is disposed between the first electrode 21 and the second electrode 22 .
  • a plurality of first banks 40 for example, three first banks 40 may be disposed on the first planarization layer 19, and sequentially a first electrode 21, a third electrode ( 23) and the second electrode 22 may be disposed.
  • the third electrode 23 may have a shape extending in the second direction DR2 .
  • the third electrode 23 extends in the second direction DR2 , and extends in the first direction DR1 of the second bank 45 . It may be disposed in a spaced state so as not to overlap the portion. That is, the third electrode 23 has a length measured in the second direction DR2 that is shorter than that of the first electrode 21 and the second electrode 22 and is disposed so as not to exceed the boundary with the neighboring sub-pixel PXn. can be
  • the plurality of light emitting devices 30 may be disposed between the first electrode 21 and the third electrode 23 , and between the third electrode 23 and the second electrode 22 .
  • the third contact electrode 28 may have the same shape as the first contact electrode 26 and the second contact electrode 27 , but may be disposed on the third electrode 23 . That is, the third contact electrode 28 may also include a conductive polymer.
  • Both ends of the light emitting devices 30 disposed between the first electrode 21 and the third electrode 23 are in contact with the first contact electrode 26 and the third contact electrode 28, respectively, and the first electrode 21 ) and the third electrode 23 may be electrically connected.
  • Both ends of the light emitting devices 30 disposed between the third electrode 23 and the second electrode 22 are in contact with the third contact electrode 28 and the second contact electrode 27, respectively, and the third electrode 23 ) and the second electrode 22 may be electrically connected.
  • the third electrode 23 may not be directly connected to the circuit element layer through the contact hole.
  • the electric signal applied to the first electrode 21 and the second electrode 22 is transmitted to the third electrode 23 through the first contact electrode 26 and the second contact electrode 27 and the light emitting devices 30 .
  • the light emitting device 30 disposed between the first electrode 21 and the third electrode 23 and the light emitting device 30 disposed between the third electrode 23 and the second electrode 22 are connected in series.
  • the display device 10_2 may further include a third electrode 23 so that the plurality of light emitting devices 30 may be connected in series, and the luminous efficiency of each sub-pixel PXn may be further improved.
  • 15 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment. 16 is a cross-sectional view taken along line VI-VI' of FIG. 15 .
  • the width of the contact electrodes 26_3 and 27_3 may be narrower than the width of each of the electrodes 21 and 22 .
  • Each of the contact electrodes 26_3 and 27_3 may be disposed to cover only a portion of the exposed upper surface without the first insulating layer 51 of the electrodes 21 and 22 being disposed.
  • the first contact electrode 26_3 is disposed to contact one end of the light emitting device 30 and a portion of the upper surface of the first electrode 21
  • the second electrode 22 of the first electrode 21 and It may be disposed so as to cover only one side of the opposing side.
  • the second contact electrode 27_3 is disposed to contact the other end of the light emitting device 30 and a portion of the upper surface of the second electrode 22 , but only one side of the second electrode 22 facing the first electrode 21 . may be arranged to cover the
  • the widths of the contact electrodes 26_3 and 27_3 may be adjusted in a process in which the conductive polymer PM is aggregated on the electrodes 21 and 22 and the light emitting device 30 .
  • the conductive polymers PM when the liquid crystal molecules LC and the light emitting device 30 are aligned by generating an electric field E on the ink S, the conductive polymers PM also have the main chain portion of the polymer chain aligned in one direction. It may be aggregated on the electrodes 21 and 22 .
  • the strength of the electric field E in the space between the light emitting device 30 and the electrodes 21 and 22 is strong, the conductive polymers PM may be intensively aggregated.
  • the conductive polymers PM may be aggregated on one side of the light emitting device 30 and each of the electrodes 21 and 22 to form the contact electrodes 26_3 and 27_3, and the contact electrodes 26_3 and 27_3 are relatively It may have a narrow width.
  • This embodiment is different from the embodiments of FIGS. 2 and 3 in that the widths of the respective contact electrodes 26_3 and 27_3 are different.
  • redundant descriptions will be omitted.
  • 17 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • 18 is a cross-sectional view taken along line VIII-VIII' of FIG. 17 .
  • the contact electrodes 26_4 and 27_4 may be disposed only on the electrodes 21 and 22 where the light emitting device 30 is placed.
  • the contact electrodes 26_4 and 27_4 do not extend in one direction, and may be disposed to correspond to regions in which the light emitting devices 30 are disposed on the electrodes 21 and 22 to be spaced apart from each other. Accordingly, the contact electrodes 26_4 and 27_4 may form an island-shaped or island-shaped pattern for each sub-pixel PXn. This embodiment is different in that the arrangement and shape of the contact electrodes 26_4 and 27_4 are different.
  • the light emitting device 30 and the liquid crystal molecules LC are aligned, and the conductive polymer PM is formed on the electrodes 21 and 22 and the light emitting device 30 ) can be aggregated in the phase.
  • the conductive polymers PM may also be aggregated under the influence of the light emitting device 30 .
  • the conductive polymers PM may be disposed while being aggregated at both ends of the light emitting device 30 .
  • the conductive polymers PM are intensively aggregated between both ends of the light emitting device 30 and the electrodes 21 and 22 placed on the side surfaces of the first bank 40 , and the contact electrodes 26_4 and 27_4 are Both ends of the light emitting device 30 may be disposed to correspond to a portion on which the light emitting device 30 is placed.
  • the plurality of contact electrodes 26_4 and 27_4 have a thickness of a portion disposed between both ends of the light emitting device 30 and the electrodes 21 and 22 placed on the side surface of the first bank 40 . may be the thickest.
  • the conductive polymers PM are placed on the electrodes 21 and 22 in a state of being aggregated at both ends of the light emitting device 30 , a large number may be aggregated around both ends of the light emitting device 30 .
  • the contact electrodes 26_4 and 27_4 formed by curing the conductive polymer (PM) are disposed between both ends of the light emitting device 30 and the electrodes 21 and 22 placed on the side surface of the first bank 40 .
  • the thickness of the cut part may be the thickest.
  • the present invention is not limited thereto.
  • 19 is a plan view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • the light emitting device 30_5 may be disposed in a direction in which the direction in which it extends is not perpendicular to the direction in which the electrodes 21 and 22 extend but is inclined thereto. Accordingly, the first contact electrode 26_5 and the second contact electrode 27_5 may also be spaced apart from each other in a direction between the first direction DR1 and the second direction DR2 .
  • the present embodiment is different from the embodiment of FIG. 17 in that the alignment direction of the light emitting device 30_5 and the separation direction of each of the contact electrodes 26_5 and 27_5 are different.
  • the light emitting device 30_5 may be aligned together with the liquid crystal molecules LC and may be affected by the alignment direction of the liquid crystal molecules LC.
  • the alignment direction of the liquid crystal molecules LC may be aligned in a direction not perpendicular to the extending direction of each of the electrodes 21 and 22 , and the light emitting devices 30_5 are also aligned with the respective electrodes 21 and 22 . It may be disposed in a direction inclined to the extending direction.
  • the plurality of light emitting devices 30_5 may be aligned between the first electrode 21 and the second electrode 22 , and the alignment direction of the light emitting device 30_5 and the alignment direction of the light emitting devices 30_5 may not be perpendicular to each other. . However, since the liquid crystal molecules LC are aligned in a predetermined direction, the alignment direction of the plurality of light emitting devices 30_5 may be uniform.
  • some of the light emitting devices 30_5 may be disposed such that at least one end is placed on the electrodes 21 and 22 .
  • the conductive polymers (PM) are disposed in an aggregated state at both ends of the light emitting device 30_5, even if the light emitting devices 30_5 are oriented in an inclined direction in the extending direction of the electrodes 21 and 22, the light emitting device 30_5 is It may be electrically connected to each of the electrodes 21 and 22 .
  • the contact electrodes 26_5 and 27_5 are disposed to correspond to both ends of the light emitting device 30_5 and have a predetermined width, so that they may also contact a portion of the upper surface of the electrodes 21 and 22 .
  • the contact electrodes 26_5 and 27_5 may contact one end of the light emitting element 30_5 and a portion of the electrodes 21 and 22 . .
  • Other redundant descriptions will be omitted.
  • the contact electrodes 26 and 27 may have a predetermined thickness in a portion covering the light emitting device 30 .
  • the thickness of the portion covering the light emitting device 30 may be greater than the diameter of the light emitting device 30 , and some light emitting devices 30 are disposed at different heights in cross-section. can be
  • 20 is a partial cross-sectional view illustrating one sub-pixel of a display device according to another exemplary embodiment.
  • a display device 10_6 may include light emitting devices 30A and 30B in which the light emitting devices 30 are disposed at different heights.
  • the light emitting device 30 is disposed such that both ends thereof are disposed on the respective electrodes 21 and 22 , and the first light emitting device 30A and the first light emitting device 30A are disposed directly on the first insulating layer 51 . It may include a second light emitting device 30B disposed on the upper portion of the.
  • the first light emitting device 30A is directly disposed on the first insulating layer 51 .
  • the first light emitting device 30A may be the same as the light emitting device 30 disposed in the display devices 10 described above.
  • the second light emitting device 30B may be disposed above the first light emitting device 30A in cross-section, and the second light emitting device 30B and the first light emitting device 30A may be disposed at different heights.
  • the plurality of light emitting elements 30 dispersed in the ink S are oriented by the electric field E and disposed on the electrodes 21 and 22 .
  • the conductive polymers (PM) may be aggregated at both ends of the light emitting device 30 , and one or more light emitting devices 30 may be fixed to the aggregate formed by the conductive polymers (PM). In this case, some light emitting devices 30 may be disposed to overlap in the thickness direction.
  • the conductive polymers (PM) are cured to form the contact electrodes 26 and 27 , one or more light emitting devices 30 may be overlapped in the thickness direction, and they may have different heights.
  • the display device 10_6 has an advantage in that the amount of light emitted per unit area of each sub-pixel PXn increases.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

표시 장치 및 이의 제조 방법이 제공된다. 표시 장치는 제1 기판, 제1 기판 상에 서로 이격되어 배치된 제1 전극 및 제2 전극, 적어도 일부분이 상기 제1 전극과 상기 제2 전극 사이에 배치된 복수의 발광 소자, 상기 제1 전극을 적어도 부분적으로 덮으며, 상기 발광 소자의 일 단부와 접촉하는 제1 접촉 전극 및 상기 제1 접촉 전극과 이격되어 상기 제2 전극을 적어도 부분적으로 덮으며, 상기 발광 소자의 타 단부와 접촉하는 제2 접촉 전극을 포함하고, 상기 제1 접촉 전극 및 상기 제2 접촉 전극은 전도성 고분자를 포함한다.

Description

표시 장치 및 이의 제조 방법
본 발명은 표시 장치 및 이의 제조 방법에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서 유기 발광 표시 패널이나 액정 표시 패널과 같은 표시 패널을 포함한다. 그 중, 발광 표시 패널로써, 발광 소자를 포함할 수 있는데, 예를 들어 발광 다이오드(Light Emitting Diode, LED)의 경우, 유기물을 형광 물질로 이용하는 유기 발광 다이오드(OLED), 무기물을 형광물질로 이용하는 무기 발광 다이오드 등이 있다.
본 발명이 해결하고자 하는 과제는 발광 소자, 및 발광 소자와 전기적으로 연결되고 전도성 고분자를 포함하는 접촉 전극을 포함하는 표시 장치를 제공하는 것이다.
또한, 본 발명이 해결하고자 하는 과제는 제조 공정이 단축된 표시 장치의 제조 방법을 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 제1 기판, 제1 기판 상에 서로 이격되어 배치된 제1 전극 및 제2 전극, 적어도 일부분이 상기 제1 전극과 상기 제2 전극 사이에 배치된 복수의 발광 소자, 상기 제1 전극을 적어도 부분적으로 덮으며, 상기 발광 소자의 일 단부와 접촉하는 제1 접촉 전극 및 상기 제1 접촉 전극과 이격되어 상기 제2 전극을 적어도 부분적으로 덮으며, 상기 발광 소자의 타 단부와 접촉하는 제2 접촉 전극을 포함하고, 상기 제1 접촉 전극 및 상기 제2 접촉 전극은 전도성 고분자를 포함한다.
상기 전도성 고분자는 PEDOT:PSS를 포함할 수 있다.
상기 제1 접촉 전극 및 상기 제2 접촉 전극의 두께는 150nm 내지 250nm의 범위를 가질 수 있다.
상기 제1 접촉 전극과 상기 제2 접촉 전극은 상기 발광 소자 상에서 서로 이격되어 배치될 수 있다.
상기 제1 전극 및 상기 제2 전극과 상기 제1 기판 사이에 배치되고, 중심부의 두께가 다른 부분보다 두꺼운 복수의 제1 뱅크들을 더 포함하고, 상기 제1 접촉 전극과 상기 제2 접촉 전극은 각각 상기 제1 뱅크과 적어도 일부분이 두께 방향으로 중첩하도록 배치될 수 있다.
상기 제1 접촉 전극과 상기 제2 접촉 전극은 각각 상기 제1 뱅크를 두께 방향으로 덮도록 배치되고, 상기 제1 뱅크의 두께가 두꺼운 부분과 중첩하도록 배치된 부분의 두께가 다른 부분보다 두꺼울 수 있다.
상기 제1 접촉 전극과 상기 제2 접촉 전극은 상기 발광 소자의 일 단부를 덮는 부분의 두께가 다른 부분보다 두꺼울 수 있다.
상기 발광 소자는 양 단부가 상기 제1 접촉 전극 및 상기 제2 접촉 전극과 접촉하는 제1 발광 소자 및 상기 제1 발광 소자보다 상부에 배치되고 양 단부가 상기 제1 접촉 전극 및 상기 제2 접촉 전극과 접촉하는 제2 발광 소자를 포함할 수 있다.
상기 제1 기판 상에 배치되되 상기 제1 전극 및 상기 제2 전극을 부분적으로 덮으며 이들 사이에 배치된 제1 절연층을 더 포함하고, 상기 발광 소자는 상기 제1 절연층 상에 배치될 수 있다.
상기 제1 기판 상에 배치되되, 상기 제1 전극 및 상기 제2 전극, 상기 발광 소자, 상기 제1 접촉 전극 및 상기 제2 접촉 전극을 덮도록 배치된 제2 절연층을 더 포함할 수 있다.
상기 제2 절연층은 상기 발광 소자의 외면 중 상기 제1 접촉 전극과 상기 제2 접촉 전극이 이격된 부분과 직접 접촉할 수 있다.
상기 제1 기판 상에서 상기 발광 소자들이 배치된 영역을 둘러싸도록 배치된 제2 뱅크를 더 포함하고, 상기 제2 절연층은 상기 제2 뱅크 상에도 배치될 수 있다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치의 제조 방법은 대상 기판 및 상기 대상 기판 상에 배치된 제1 전극 및 제2 전극을 준비하는 단계, 상기 대상 기판 상에 복수의 발광 소자, 액정 분자 및 전도성 고분자를 포함하는 잉크를 분사하는 단계 및 상기 대상 기판 상에 전계를 생성하여 상기 발광 소자와 상기 액정 분자를 배향하고, 상기 전도성 고분자를 경화시켜 상기 제1 전극 및 상기 제2 전극 상에 각각 배치되는 복수의 접촉 전극들을 형성하는 단계를 포함한다.
상기 발광 소자와 상기 액정 분자는 일 방향으로 연장된 형상을 갖고, 상기 접촉 전극들을 형성하는 단계에서 상기 발광 소자와 상기 액정 분자는 연장된 방향이 상기 대상 기판의 상면에 평행하게 배향될 수 있다.
상기 액정 분자는 양의 유전율 이방성을 가질 수 있다.
상기 전도성 고분자는 상기 전계에 의해 주쇄부가 일 방향을 향하도록 배향되어 상기 제1 전극 및 상기 제2 전극 상에 응집되고, 상기 발광 소자는 일 방향으로 배향된 상태로 양 단부가 상기 전도성 고분자에 의해 고정될 수 있다.
상기 전도성 고분자는 PEDOT:PSS를 포함할 수 있다.
상기 전도성 고분자를 경화시키는 단계는 상기 발광 소자와 상기 액정 분자가 일 방향으로 배향된 상태에서 광을 조사하여 수행될 수 있다.
상기 복수의 발광 소자들은 일 단부가 상기 제1 전극 상에 놓이고 타 단부가 상기 제2 전극 상에 놓이도록 배치되며, 상기 발광 소자는 제1 발광 소자 및 상기 제1 발광 소자의 상부에 놓이는 제2 발광 소자를 포함할 수 있다.
상기 접촉 전극은 상기 발광 소자의 일 단부 및 상기 제1 전극과 접촉하는 제1 접촉 전극 및 상기 발광 소자의 타 단부 및 상기 제2 전극과 접촉하되 상기 제1 접촉 전극과 이격된 제2 접촉 전극을 포함할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예에 따른 표시 장치는 복수의 전극들 및 발광 소자와 전기적으로 연결되며, 전도성 고분자를 포함하는 접촉 전극들을 포함할 수 있다. 접촉 전극은 투명한 전도성 재료인 고분자로 이루어질 수 있고, 발광 소자에서 방출된 광은 접촉 전극을 통과하여 전극에서 반사되고, 기판의 상부 방향으로 출사될 수 있다.
또한, 일 실시예에 따른 표시 장치의 제조 방법은 발광 소자를 액정 분자 및 전도성 고분자와 함께 분산된 잉크를 전극 상에 도포하고, 전극 상에 전계를 생성하여 발광 소자를 정렬하는 공정을 포함한다. 발광 소자는 잉크 내에서 액정 분자들과 함께 배향될 수 있고, 전도성 고분자가 발광 소자를 고정시키는 기능을 수행할 수 있다. 일 실시예에 따르면, 표시 장치의 제조 방법은 공정 수가 단축되면서 발광 소자의 정렬도를 더 향상시킬 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 평면도이다.
도 2는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 평면도이다.
도 3은 도 2의 Ⅲa-Ⅲa' 선, Ⅲb-Ⅲb' 선 및 Ⅲc-Ⅲc' 선을 따라 자른 단면도이다.
도 4는 도 3의 A부분을 확대한 확대도이다.
도 5는 일 실시예에 따른 발광 소자의 개략도이다.
도 6은 일 실시예에 따른 표시 장치의 제조 방법을 나타내는 순서도이다.
도 7 내지 도 12는 일 실시예에 따른 표시 장치의 제조 공정 중을 나타내는 단면도들이다.
도 13은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 14는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 15는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 16은 도 15의 VI-VI'선을 따라 자른 단면도이다.
도 17은 또 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 18은 도 17의 VIII-VIII'선을 따라 자른 단면도이다.
도 19는 또 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 20은 또 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 부분 단면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층의 "상(on)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 평면도이다.
도 1을 참조하면, 표시 장치(10)는 동영상이나 정지영상을 표시한다. 표시 장치(10)는 표시 화면을 제공하는 모든 전자 장치를 지칭할 수 있다. 예를 들어, 표시 화면을 제공하는 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷, 모바일 폰, 스마트 폰, 태블릿 PC(Personal Computer), 전자 시계, 스마트 워치, 워치 폰, 헤드 마운트 디스플레이, 이동 통신 단말기, 전자 수첩, 전자 책, PMP(Portable Multimedia Player), 내비게이션, 게임기, 디지털 카메라, 캠코더 등이 표시 장치(10)에 포함될 수 있다.
표시 장치(10)는 표시 화면을 제공하는 표시 패널을 포함한다. 표시 패널의 예로는 무기 발광 다이오드 표시 패널, 유기발광 표시 패널, 양자점 발광 표시 패널, 플라즈마 표시 패널, 전계방출 표시 패널 등을 들 수 있다. 이하에서는 표시 패널의 일 예로서, 무기 발광 다이오드 표시 패널이 적용된 경우를 예시하지만, 그에 제한되는 것은 아니며, 동일한 기술적 사상이 적용 가능하다면 다른 표시 패널에도 적용될 수 있다.
표시 장치(10)의 형상은 다양하게 변형될 수 있다. 예를 들어, 표시 장치(10)는 가로가 긴 직사각형, 세로가 긴 직사각형, 정사각형, 코너부(꼭지점)가 둥근 사각형, 기타 다각형, 원형 등의 형상을 가질 수 있다. 표시 장치(10)의 표시 영역(DPA)의 형상 또한 표시 장치(10)의 전반적인 형상과 유사할 수 있다. 도 1에서는 가로가 긴 직사각형 형상의 표시 장치(10) 및 표시 영역(DPA)이 예시되어 있다.
표시 장치(10)는 표시 영역(DPA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DPA)은 화면이 표시될 수 있는 영역이고, 비표시 영역(NDA)은 화면이 표시되지 않는 영역이다. 표시 영역(DPA)은 활성 영역으로, 비표시 영역(NDA)은 비활성 영역으로도 지칭될 수 있다. 표시 영역(DPA)은 대체로 표시 장치(10)의 중앙을 차지할 수 있다.
표시 영역(DPA)은 복수의 화소(PX)를 포함할 수 있다. 복수의 화소(PX)는 행렬 방향으로 배열될 수 있다. 각 화소(PX)의 형상은 평면상 직사각형 또는 정사각형일 수 있지만, 이에 제한되는 것은 아니고 각 변이 일 방향에 대해 기울어진 마름모 형상일 수도 있다. 각 화소(PX)는 스트라이프 타입 또는 펜타일 타입으로 교대 배열될 수 있다. 또한, 화소(PX)들 각각은 특정 파장대의 광을 방출하는 발광 소자(30)를 하나 이상 포함하여 특정 색을 표시할 수 있다.
표시 영역(DPA)의 주변에는 비표시 영역(NDA)이 배치될 수 있다. 비표시 영역(NDA)은 표시 영역(DPA)을 전부 또는 부분적으로 둘러쌀 수 있다. 표시 영역(DPA)은 직사각형 형상이고, 비표시 영역(NDA)은 표시 영역(DPA)의 4변에 인접하도록 배치될 수 있다. 비표시 영역(NDA)은 표시 장치(10)의 베젤을 구성할 수 있다. 각 비표시 영역(NDA)들에는 표시 장치(10)에 포함되는 배선들 또는 회로 구동부들이 배치되거나, 외부 장치들이 실장될 수 있다.
도 2는 일 실시예에 따른 표시 장치의 일 화소를 나타내는 평면도이다.
도 2를 참조하면, 복수의 화소(PX)들 각각은 복수의 서브 화소(PXn, n은 1 내지 3의 정수)를 포함할 수 있다. 예를 들어, 하나의 화소(PX)는 제1 서브 화소(PX1), 제2 서브 화소(PX2) 및 제3 서브 화소(PX3)를 포함할 수 있다. 제1 서브 화소(PX1)는 제1 색의 광을 발광하고, 제2 서브 화소(PX2)는 제2 색의 광을 발광하며, 제3 서브 화소(PX3)는 제3 색의 광을 발광할 수 있다. 제1 색은 청색, 제2 색은 녹색, 제3 색은 적색일 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(PXn)들은 동일한 색의 광을 발광할 수도 있다. 또한, 도 2에서는 화소(PX)가 3개의 서브 화소(PXn)들을 포함하는 것을 예시하였으나, 이에 제한되지 않고, 화소(PX)는 더 많은 수의 서브 화소(PXn)들을 포함할 수 있다.
표시 장치(10)의 각 서브 화소(PXn)들은 발광 영역(EMA)으로 정의되는 영역을 포함할 수 있다. 제1 서브 화소(PX1)는 제1 발광 영역(EMA1)을, 제2 서브 화소(PX2)는 제2 발광 영역(EMA2)을, 제3 서브 화소(PX3)는 제3 발광 영역(EMA2)을 포함할 수 있다. 발광 영역(EMA)은 표시 장치(10)에 포함되는 발광 소자(30)가 배치되어 특정 파장대의 광이 출사되는 영역으로 정의될 수 있다. 발광 소자(30)는 활성층(도 5의 '36')을 포함하고, 활성층(36)은 특정 파장대의 광을 방향성 없이 방출할 수 있다. 발광 소자(30)의 활성층(36)에서 방출된 광들은 발광 소자(30)의 양 측면 방향으로 방출될 수 있다. 발광 영역(EMA)은 발광 소자(30)가 배치된 영역을 포함하여, 발광 소자(30)와 인접한 영역으로 발광 소자(30)에서 방출된 광들이 출사되는 영역을 포함할 수 있다.
이에 제한되지 않고, 발광 영역(EMA)은 발광 소자(30)에서 방출된 광이 다른 부재에 의해 반사되거나 굴절되어 출사되는 영역도 포함할 수 있다. 복수의 발광 소자(30)들은 각 서브 화소(PXn)에 배치되고, 이들이 배치된 영역과 이에 인접한 영역을 포함하여 발광 영역(EMA)을 형성할 수 있다.
도면에 도시되지 않았으나, 표시 장치(10)의 각 서브 화소(PXn)들은 발광 영역(EMA) 이외의 영역으로 정의된 비발광 영역을 포함할 수 있다. 비발광 영역은 발광 소자(30)가 배치되지 않고, 발광 소자(30)에서 방출된 광들이 도달하지 않아 광이 출사되지 않는 영역일 수 있다.
도 3은 도 2의 Ⅲa-Ⅲa'선, Ⅲb-Ⅲb'선 및 Ⅲc-Ⅲc'선을 따라 자른 단면도이다. 도 3은 도 2의 제1 서브 화소(PX1)의 단면만을 도시하고 있으나, 다른 화소(PX) 또는 서브 화소(PXn)의 경우에도 동일하게 적용될 수 있다. 도 3은 제1 서브 화소(PX1)에 배치된 발광 소자(30)의 일 단부와 타 단부를 가로지르는 단면을 도시하고 있다.
도 2에 결부하여 도 3을 참조하면, 표시 장치(10)는 제1 기판(11), 및 제1 기판(11) 상에 배치되는 회로 소자층과 표시 소자층을 포함할 수 있다. 제1 기판(11) 상에는 반도체층, 복수의 도전층, 및 복수의 절연층이 배치되고, 이들은 각각 회로 소자층과 표시 소자층을 구성할 수 있다. 복수의 도전층은 제1 게이트 도전층, 제2 게이트 도전층, 제1 데이터 도전층, 제2 데이터 도전층과, 전극(21, 22) 및 접촉 전극(26, 27)들을 포함할 수 있다. 복수의 절연층은 버퍼층(12), 제1 게이트 절연층(13), 제1 보호층(15), 제1 층간 절연층(17), 제2 층간 절연층(18), 제1 평탄화층(19), 제1 절연층(51) 및 제2 절연층(52)을 포함할 수 있다.
구체적으로, 제1 기판(11)은 절연 기판일 수 있다. 제1 기판(11)은 유리, 석영, 또는 고분자 수지 등의 절연 물질로 이루어질 수 있다. 또한, 제1 기판(11)은 리지드 기판일 수 있지만, 벤딩(bending), 폴딩(folding), 롤링(rolling) 등이 가능한 플렉시블(flexible) 기판일 수도 있다.
차광층(BML1, BML2)은 제1 기판(11) 상에 배치될 수 있다. 차광층(BML1, BML2)은 제1 차광층(BML1) 및 제2 차광층(BML2)을 포함할 수 있다. 제1 차광층(BML1)과 제2 차광층(BML2)은 적어도 각각 구동 트랜지스터(DT)의 제1 활성물질층(DT_ACT) 및 스위칭 트랜지스터(ST)의 제2 활성물질층(ST_ACT)과 중첩하도록 배치된다. 차광층(BML1, BML2)은 광을 차단하는 재료를 포함하여, 제1 및 제2 활성물질층(DT_ACT, ST_ACT)에 광이 입사되는 것을 방지할 수 있다. 일 예로, 제1 및 제2 차광층(BML1, BML2)은 광의 투과를 차단하는 불투명한 금속 물질로 형성될 수 있다. 다만, 이에 제한되지 않으며 경우에 따라서 차광층(BML1, BML2)은 생략될 수 있다.
버퍼층(12)은 차광층(BML1, BML2)을 포함하여 제1 기판(11) 상에 전면적으로 배치될 수 있다. 버퍼층(12)은 투습에 취약한 제1 기판(11)을 통해 침투하는 수분으로부터 화소(PX)의 트랜지스터(DT, ST)들을 보호하기 위해 제1 기판(11) 상에 형성되며, 표면 평탄화 기능을 수행할 수 있다. 버퍼층(12)은 교번하여 적층된 복수의 무기층들로 이루어질 수 있다. 예를 들어, 버퍼층(12)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiON) 중 적어도 어느 하나를 포함하는 무기층이 교번하여 적층된 다중층으로 형성될 수 있다.
반도체층은 버퍼층(12) 상에 배치된다. 반도체층은 구동 트랜지스터(DT)의 제1 활성물질층(DT_ACT)과 스위칭 트랜지스터(ST)의 제2 활성물질층(ST_ACT)을 포함할 수 있다. 이들은 후술하는 제1 게이트 도전층의 게이트 전극(DT_G, ST_G)등과 부분적으로 중첩하도록 배치될 수 있다.
예시적인 실시예에서, 반도체층은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다. 다결정 실리콘은 비정질 실리콘을 결정화하여 형성될 수 있다. 반도체층이 다결정 실리콘을 포함하는 경우, 제1 활성물질층(DT_ACT)은 제1 도핑 영역(DT_ACTa), 제2 도핑 영역(DT_ACTb) 및 제1 채널 영역(DT_ACTc)을 포함할 수 있다. 제1 채널 영역(DT_ACTc)은 제1 도핑 영역(DT_ACTa)과 제2 도핑 영역(DT_ACTb) 사이에 배치될 수 있다. 제2 활성물질층(ST_ACT)은 제3 도핑 영역(ST_ACTa), 제4 도핑 영역(ST_ACTb) 및 제2 채널 영역(ST_ACTc)을 포함할 수 있다. 제2 채널 영역(ST_ACTc)은 제3 도핑 영역(ST_ACTa)과 제4 도핑 영역(ST_ACTb) 사이에 배치될 수 있다. 제1 도핑 영역(DT_ACTa), 제2 도핑 영역(DT_ACTb), 제3 도핑 영역(ST_ACTa) 및 제4 도핑 영역(ST_ACTb)은 제1 활성물질층(DT_ACT) 및 제2 활성물질층(ST_ACT)의 일부 영역이 불순물로 도핑된 영역일 수 있다.
다른 예시적인 실시예에서, 제1 활성물질층(DT_ACT) 및 제2 활성물질층(ST_ACT)은 산화물 반도체를 포함할 수도 있다. 이 경우, 제1 활성물질층(DT_ACT)과 제2 활성물질층(ST_ACT)의 도핑 영역은 각각 도체화 영역일 수 있다. 상기 산화물 반도체는 인듐(In)을 함유하는 산화물 반도체일 수 있다. 몇몇 실시예에서, 상기 산화물 반도체는 인듐-주석 산화물(Indium-Tin Oxide, ITO), 인듐-아연 산화물(Indium-Zinc Oxide, IZO), 인듐-갈륨 산화물(Indium-Gallium Oxide, IGO), 인듐-아연-주석 산화물(Indium-Zinc-Tin Oxide, IZTO), 인듐-갈륨-주석 산화물(Indium-Gallium-Tin Oxide, IGTO), 인듐-갈륨-아연-주석 산화물(Indium-Gallium-Zinc-Tin Oxide, IGZTO) 등일 수 있다. 다만, 이에 제한되지 않는다.
제1 게이트 절연층(13)은 반도체층 및 버퍼층(12)상에 배치된다. 제1 게이트 절연층(13)은 반도체층을 포함하여, 버퍼층(12) 상에 배치될 수 있다. 제1 게이트 절연층(13)은 구동 트랜지스터(DT) 및 스위칭 트랜지스터(ST)의 게이트 절연막으로 기능할 수 있다. 제1 게이트 절연층(13)은 무기물, 예컨대 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiON)을 포함하는 무기층으로 이루어지거나, 이들이 적층된 구조로 형성될 수 있다.
제1 게이트 도전층은 제1 게이트 절연층(13) 상에 배치된다. 제1 게이트 도전층은 구동 트랜지스터(DT)의 제1 게이트 전극(DT_G)과 스위칭 트랜지스터(ST)의 제2 게이트 전극(ST_G)을 포함할 수 있다. 제1 게이트 전극(DT_G)은 제1 활성물질층(DT_ACT)의 제1 채널 영역(DT_ACTc)과 두께 방향으로 중첩하도록 배치되고, 제2 게이트 전극(ST_G)은 제2 활성물질층(ST_ACT)의 제2 채널 영역(ST_ACTc)과 두께 방향으로 중첩하도록 배치될 수 있다.
제1 게이트 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
제1 보호층(15)은 제1 게이트 도전층 상에 배치된다. 제1 보호층(15)은 제1 게이트 도전층을 덮도록 배치되어 이를 보호하는 기능을 수행할 수 있다. 제1 보호층(15)은 무기물, 예컨대 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiON)을 포함하는 무기층으로 이루어지거나, 이들이 적층된 구조로 형성될 수 있다.
제2 게이트 도전층은 제1 보호층(15) 상에 배치된다. 제2 게이트 도전층은 적어도 일부 영역이 제1 게이트 전극(DT_G)과 두께 방향으로 중첩하도록 배치된 스토리지 커패시터의 제1 용량 전극(CE1)을 포함할 수 있다. 제1 용량 전극(CE1)은 제1 보호층(15)을 사이에 두고 제1 게이트 전극(DT_G)과 두께 방향으로 중첩하고, 이들 사이에는 스토리지 커패시터가 형성될 수 있다. 제2 게이트 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
제1 층간 절연층(17)은 제2 게이트 도전층 상에 배치된다. 제1 층간 절연층(17)은 제2 게이트 도전층과 그 위에 배치되는 다른 층들 사이에서 절연막의 기능을 수행할 수 있다. 제1 층간 절연층(17)은 무기물, 예컨대 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiON)을 포함하는 무기층으로 이루어지거나, 이들이 적층된 구조로 형성될 수 있다.
제1 데이터 도전층은 제1 층간 절연층(17) 상에 배치된다. 제1 데이터 도전층은 구동 트랜지스터(DT)의 제1 소스/드레인 전극(DT_SD1)과 제2 소스/드레인 전극(DT_SD2), 스위칭 트랜지스터(ST)의 제1 소스/드레인 전극(ST_SD1)과 제2 소스/드레인 전극(ST_SD2)을 포함할 수 있다.
구동 트랜지스터(DT)의 제1 소스/드레인 전극(DT_SD1)과 제2 소스/드레인 전극(DT_SD2)은 제1 층간 절연층(17)과 제1 게이트 절연층(13)을 관통하는 컨택홀을 통해 제1 활성물질층(DT_ACT)의 제1 도핑 영역(DT_ACTa) 및 제2 도핑 영역(DT_ACTb)과 각각 접촉될 수 있다. 스위칭 트랜지스터(ST)의 제1 소스/드레인 전극(ST_SD1)과 제2 소스/드레인 전극(ST_SD2)은 제1 층간 절연층(17)과 제1 게이트 절연층(13)을 관통하는 컨택홀을 통해 제2 활성물질층(ST_ACT)의 제3 도핑 영역(ST_ACTa) 및 제4 도핑 영역(ST_ACTb)과 각각 접촉될 수 있다. 또한, 구동 트랜지스터(DT)의 제1 소스/드레인 전극(DT_SD1)과 스위칭 트랜지스터(ST)의 제1 소스/드레인 전극(ST_SD1)은 또 다른 컨택홀을 통해 각각 제1 차광층(BML1) 및 제2 차광층(BML2)과 전기적으로 연결될 수 있다. 한편, 구동 트랜지스터(DT)와 스위칭 트랜지스터(ST)의 제1 소스/드레인 전극(DT_SD1, ST_SD1) 및 제2 소스/드레인 전극(DT_SD2, ST_SD2)은 어느 한 전극이 소스 전극인 경우 다른 전극은 드레인 전극일 수 있다. 다만 이에 제한되지 않고, 제1 소스/드레인 전극(DT_SD1, ST_SD1) 및 제2 소스/드레인 전극(DT_SD2, ST_SD2)은 어느 한 전극이 드레인 전극인 경우 다른 전극은 소스 전극일 수 있다.
제1 데이터 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
제2 층간 절연층(18)은 제1 데이터 도전층 상에 배치될 수 있다. 제2 층간 절연층(18)은 제1 데이터 도전층을 덮으며 제1 층간 절연층(17) 상에 전면적으로 배치되고, 제1 데이터 도전층을 보호하는 기능을 수행할 수 있다. 제2 층간 절연층(18)은 무기물, 예컨대 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiON)을 포함하는 무기층으로 이루어지거나, 이들이 적층된 구조로 형성될 수 있다.
제2 데이터 도전층은 제2 층간 절연층(18) 상에 배치된다. 제2 데이터 도전층은 제1 전압 배선(VL1), 제2 전압 배선(VL2), 및 제1 도전 패턴(CDP)을 포함할 수 있다. 제1 전압 배선(VL1)은 구동 트랜지스터(DT)에 공급되는 고전위 전압(또는, 제1 전원 전압, VDD)이 인가되고, 제2 전압 배선(VL2)은 제2 전극(22)에 공급되는 저전위 전압(또는, 제2 전원 전압, VSS)이 인가될 수 있다. 또한, 제2 전압 배선(VL2)은 표시 장치(10)의 제조 공정 중, 발광 소자(30)를 정렬시키기 데에 필요한 정렬 신호가 인가될 수도 있다.
제1 도전 패턴(CDP)은 제2 층간 절연층(18)에 형성된 컨택홀을 통해 구동 트랜지스터(DT)의 제1 소스/드레인 전극(DT_SD1)과 전기적으로 연결될 수 있다. 제1 도전 패턴(CDP)은 후술하는 제1 전극(21)과도 접촉하며, 구동 트랜지스터(DT)는 제1 전압 배선(VL1)으로부터 인가되는 제1 전원 전압(VDD)을 제1 도전 패턴(CDP)을 통해 제1 전극(21)으로 전달할 수 있다. 한편, 도면에서는 제2 데이터 도전층이 하나의 제2 전압 배선(VL2)과 하나의 제1 전압 배선(VL1)을 포함하는 것이 도시되어 있으나, 이에 제한되지 않는다. 제2 데이터 도전층은 더 많은 수의 제1 전압 배선(VL1)과 제2 전압 배선(VL2)을 포함할 수 있다.
제2 데이터 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
제1 평탄화층(19)은 제2 데이터 도전층 상에 배치된다. 제1 평탄화층(19)은 유기 절연 물질, 예를 들어 폴리 이미드(Polyimide, PI)와 같은 유기 물질을 포함하여, 표면 평탄화 기능을 수행할 수 있다.
제1 평탄화층(19) 상에는 복수의 제1 뱅크(40)들, 복수의 전극(21, 22)들, 발광 소자(30), 제2 뱅크(45) 및 복수의 접촉 전극(26, 27)들이 배치된다. 또한, 제1 평탄화층(19) 상에는 복수의 절연층(51, 52)들이 더 배치될 수 있다.
복수의 제1 뱅크(40)들은 제1 평탄화층(19) 상에 직접 배치될 수 있다. 복수의 제1 뱅크(40)들은 각 서브 화소(PXn) 내에서 제2 방향(DR2)으로 연장되되, 제2 방향(DR2)으로 이웃하는 다른 서브 화소(PXn)로 연장되지 않도록 서브 화소(PXn)들 간의 경계에서 이격되어 종지할 수 있다. 또한, 복수의 제1 뱅크(40)들은 제1 방향(DR1)으로 서로 이격 대향하도록 배치될 수 있다. 제1 뱅크(40)들은 서로 이격되어 배치되어 이들 사이에 발광 소자(30)가 배치되는 영역을 형성할 수 있다. 복수의 제1 뱅크(40)들은 각 서브 화소(PXn)마다 배치되어 표시 장치(10)의 표시 영역(DPA)에서 선형의 패턴을 형성할 수 있다. 도 3에서는 2개의 제1 뱅크(40)들이 도시되어 있으나, 이에 제한되지 않는다. 후술하는 전극(21, 22)의 수에 따라 더 많은 수의 제1 뱅크(40)들이 더 배치될 수도 있다.
제1 뱅크(40)는 제1 평탄화층(19)의 상면을 기준으로 적어도 일부가 돌출된 구조를 가질 수 있다. 예시적인 실시예에서, 제1 뱅크(40)는 중심부의 두께가 다른 부분보다 두꺼운 형상을 가질 수 있다. 제1 뱅크(40)는 돌출된 부분의 중심부가 두께가 두껍고, 측면은 경사진 형상을 가질 수 있다. 발광 소자(30)에서 방출된 광은 제1 뱅크(40)의 경사진 측면을 향해 진행될 수 있다. 제1 뱅크(40) 상에 배치되는 전극(21, 22)들은 반사율이 높은 재료를 포함할 수 있고, 발광 소자(30)에서 방출된 광은 제1 뱅크(40)의 측면에 배치된 전극(21, 22)에서 반사되어 제1 평탄화층(19)의 상부 방향으로 출사될 수 있다. 즉, 제1 뱅크(40)는 발광 소자(30)가 배치되는 영역을 제공함과 동시에 발광 소자(30)에서 방출된 광을 상부 방향으로 반사시키는 반사격벽의 기능을 수행할 수도 있다. 제1 뱅크(40)의 측면은 선형의 형상으로 경사질 수 있으나, 이에 제한되지 않고 제1 뱅크(40)는 외면이 곡률진 반원 또는 반타원의 형상을 가질 수도 있다. 예시적인 실시예에서 제1 뱅크(40)들은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질을 포함할 수 있으나, 이에 제한되지 않는다.
복수의 전극(21, 22)은 제1 뱅크(40)와 제1 평탄화층(19) 상에 배치된다. 복수의 전극(21, 22)은 제1 전극(21) 및 제2 전극(22)을 포함할 수 있다. 제1 전극(21) 및 제2 전극(22)은 제2 방향(DR2)으로 연장되고, 이들은 서로 제1 방향(DR1)으로 이격 대향하도록 배치될 수 있다. 제1 전극(21)과 제2 전극(22)은 실질적으로 제1 뱅크(40)와 유사한 형상을 갖되, 제1 뱅크(40)보다 제2 방향(DR2)으로 측정된 길이가 더 긴 형상을 가질 수 있다.
제1 전극(21)은 각 서브 화소(PXn) 내에서 제2 방향(DR2)으로 연장되되, 제2 방향(DR2)으로 이웃하는 다른 서브 화소(PXn)와의 경계에서 다른 제1 전극(21)과 이격될 수 있다. 몇몇 실시예에서, 각 서브 화소(PXn)의 경계에는 제2 뱅크(45)가 배치되고, 제2 방향(DR2)으로 이웃하는 각 서브 화소(PXn)에 배치된 제1 전극(21)들은 제2 뱅크(45)와 중첩된 부분에서 이격될 수 있다. 제1 전극(21)은 제2 방향(DR2)으로 이웃하는 서브 화소(PXn)와의 경계에서 제1 컨택홀(CT1)을 통해 구동 트랜지스터(DT)와 전기적으로 연결될 수 있다. 예를 들어, 제1 전극(21)은 적어도 일부분이 제2 뱅크(45)의 제1 방향(DR1)으로 연장된 부분과 중첩하도록 배치되고, 제1 평탄화층(19)을 관통하는 제1 컨택홀(CT1)을 통해 제1 도전 패턴(CDP)과 접촉할 수 있다. 제1 전극(21)은 제1 도전 패턴(CDP)을 통해 구동 트랜지스터(DT)의 제1 소스/드레인 전극(DT_SD1)과 전기적으로 연결될 수 있다.
제2 전극(22)은 제2 방향(DR2)으로 연장되어 제2 방향(DR2)으로 이웃하는 서브 화소(PXn)의 경계를 넘어 배치될 수 있다. 몇몇 실시예에서, 하나의 제2 전극(22)은 제2 방향(DR2)으로 이웃하는 복수의 서브 화소(PXn)들에 걸쳐 배치될 수 있다. 제2 전극(22)은 제2 방향(DR2)으로 이웃하는 서브 화소(PXn)와의 경계에서 제2 뱅크(45)와 부분적으로 중첩할 수 있고, 제2 컨택홀(CT2)을 통해 제2 전압 배선(VL2)과 전기적으로 연결될 수 있다. 예를 들어, 제2 전극(22)은 제2 뱅크(45)의 제1 방향(DR1)으로 연장된 부분과 중첩하도록 배치되고, 제1 평탄화층(19)을 관통하는 제2 컨택홀(CT2)을 통해 제2 전압 배선(VL2)과 접촉할 수 있다. 제2 전극(22)은 제2 전압 배선(VL2)을 통해 제2 전원 전압이 인가될 수 있다. 도면에서는 제2 전극(22)이 각 서브 화소(PXn)의 경계마다 배치된 제2 컨택홀(CT2)을 통해 제2 전압 배선(VL2)과 전기적으로 연결된 것이 도시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서, 제2 컨택홀(CT2)은 복수의 서브 화소(PXn)들마다 하나씩 배치될 수도 있다.
한편, 도면에서는 각 서브 화소(PXn)마다 하나의 제1 전극(21)과 제2 전극(22)이 배치된 것이 도시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서 각 서브 화소(PXn)마다 배치되는 제1 전극(21)과 제2 전극(22)의 수는 더 많을 수 있다. 또한, 각 서브 화소(PXn)에 배치된 제1 전극(21)과 제2 전극(22)은 반드시 일 방향으로 연장된 형상을 갖지 않을 수 있으며, 제1 전극(21)과 제2 전극(22)은 다양한 구조로 배치될 수 있다. 예를 들어, 제1 전극(21)과 제2 전극(22)은 부분적으로 곡률지거나, 절곡된 형상을 가질 수 있고, 어느 한 전극이 다른 전극을 둘러싸도록 배치될 수도 있다. 제1 전극(21)과 제2 전극(22)은 적어도 일부 영역이 서로 이격되어 대향함으로써, 그 사이에 발광 소자(30)가 배치될 영역이 형성된다면 이들이 배치되는 구조나 형상은 특별히 제한되지 않는다.
복수의 전극(21, 22)들은 발광 소자(30)들과 전기적으로 연결되고, 발광 소자(30)가 광을 방출하도록 소정의 전압이 인가될 수 있다. 예를 들어, 복수의 전극(21, 22)들은 후술하는 접촉 전극(26, 27)을 통해 발광 소자(30)와 전기적으로 연결되고, 전극(21, 22)들로 인가된 전기 신호를 접촉 전극(26, 27)을 통해 발광 소자(30)에 전달할 수 있다.
예시적인 실시예에서, 제1 전극(21)은 각 서브 화소(PXn) 마다 분리되고, 제2 전극(22)은 각 서브 화소(PXn)를 따라 공통으로 연결될 수 있다. 제1 전극(21)과 제2 전극(22) 중 어느 하나는 발광 소자(30)의 애노드(Anode) 전극과 전기적으로 연결되고, 다른 하나는 발광 소자(30)의 캐소드(Cathode) 전극과 전기적으로 연결될 수 있다. 다만, 이에 제한되지 않으며 그 반대의 경우일 수도 있고, 제1 전극(21)과 제2 전극(22) 모두 각 서브 화소(PXn) 마다 분리될 수도 있다.
또한, 각 전극(21, 22)은 발광 소자(30)를 정렬하기 위해 서브 화소(PXn) 내에 전기장을 형성하는 데에 활용될 수도 있다. 발광 소자(30)는 제1 전극(21)과 제2 전극(22) 상에 형성된 전기장에 의해 제1 전극(21)과 제2 전극(22) 사이에 배치될 수 있다. 후술할 바와 같이, 발광 소자(30)는 잉크젯 공정을 통해 잉크에 분산된 상태로 제1 전극(21)과 제2 전극(22) 상에 분사되고, 제1 전극(21)과 제2 전극(22) 사이에 정렬 신호를 인가하여 발광 소자(30)에 유전영동힘(Dieletrophoretic Force)을 인가하는 방법을 통해 이들 사이에 정렬될 수 있다.
도 3에 도시된 바와 같이, 일 실시예에 따르면 제1 전극(21) 및 제2 전극(22)은 각각 제1 뱅크(40)들 상에 배치될 수 있다. 제1 전극(21)과 제2 전극(22)은 제1 방향(DR1)으로 이격 대향할 수 있고, 이들 사이에는 복수의 발광 소자(30)들이 배치될 수 있다. 발광 소자(30)는 제1 전극(21)과 제2 전극(22) 사이에 배치됨과 동시에 적어도 일 단부가 제1 전극(21) 및 제2 전극(22)과 전기적으로 연결될 수 있다.
몇몇 실시예에서, 제1 전극(21)과 제2 전극(22)은 각각 제1 뱅크(40)보다 큰 폭을 갖도록 형성될 수 있다. 예를 들어, 제1 전극(21)과 제2 전극(22)은 각각 제1 뱅크(40)의 외면을 덮도록 배치될 수 있다. 제1 뱅크(40)의 측면 상에는 제1 전극(21)과 제2 전극(22)이 각각 배치되고, 제1 전극(21)과 제2 전극(22) 사이의 간격은 제1 뱅크(40) 사이의 간격보다 좁을 수 있다. 또한, 제1 전극(21)과 제2 전극(22)은 적어도 일부 영역이 제1 평탄화층(19) 상에 직접 배치될 수 있다.
각 전극(21, 22)은 투명성 전도성 물질을 포함할 수 있다. 일 예로, 각 전극(21, 22)은 ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide), ITZO(Indium Tin-Zinc Oxide) 등과 같은 물질을 포함할 수 있으나, 이에 제한되는 것은 아니다. 몇몇 실시예에서, 각 전극(21, 22)은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 각 전극(21, 22)은 반사율이 높은 물질로 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 금속을 포함할 수 있다. 이 경우, 각 전극(21, 22)은 발광 소자(30)에서 방출되어 제1 뱅크(40)의 측면으로 진행하는 광을 각 서브 화소(PXn)의 상부 방향으로 반사시킬 수 있다.
이에 제한되지 않고, 각 전극(21, 22)은 투명성 전도성 물질과 반사율이 높은 금속층이 각각 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수도 있다. 예시적인 실시예에서, 각 전극(21, 22)은 ITO/은(Ag)/ITO/, ITO/Ag/IZO, 또는 ITO/Ag/ITZO/IZO 등의 적층구조를 갖거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금일 수 있다.
제1 절연층(51)은 제1 평탄화층(19), 제1 전극(21) 및 제2 전극(22) 상에 배치된다. 제1 절연층(51)은 제1 전극(21) 및 제2 전극(22) 사이 영역을 포함하여 이들을 부분적으로 덮도록 배치된다. 예를 들어, 제1 절연층(51)은 제1 전극(21)과 제2 전극(22)의 상면을 대부분 덮되, 제1 전극(21)과 제2 전극(22)의 일부가 노출되도록 배치될 수 있다. 제1 절연층(51)은 제1 전극(21)과 제2 전극(22)의 상면 중 일부, 예컨대 제1 뱅크(40) 상에 배치된 부분 중 일부가 노출되도록 배치될 수 있다. 제1 절연층(51)은 실질적으로 제1 평탄화층(19) 상에 전면적으로 형성되되, 제1 전극(21)과 제2 전극(22)을 부분적으로 노출하는 개구부(미도시)를 포함할 수 있다.
예시적인 실시예에서, 제1 절연층(51)은 제1 전극(21)과 제2 전극(22) 사이에서 상면의 일부가 함몰되도록 단차가 형성될 수 있다. 몇몇 실시예에서, 제1 절연층(51)은 무기물 절연성 물질을 포함하고, 제1 전극(21)과 제2 전극(22)을 덮도록 배치된 제1 절연층(51)은 하부에 배치되는 부재의 단차에 의해 상면의 일부가 함몰될 수 있다. 제1 전극(21)과 제2 전극(22) 사이에서 제1 절연층(51) 상에 배치되는 발광 소자(30)는 제1 절연층(51)의 함몰된 상면 사이에서 빈 공간을 형성할 수 있다. 발광 소자(30)는 제1 절연층(51)의 상면과 부분적으로 이격된 상태로 배치될 수 있고, 후술하는 접촉 전극(26, 27)을 이루는 재료가 상기 공간에 채워질 수도 있다. 다만, 이에 제한되지 않는다. 제1 절연층(51)은 발광 소자(30)가 배치되도록 평탄한 상면을 형성할 수 있다.
제1 절연층(51)은 제1 전극(21)과 제2 전극(22)을 보호함과 동시에 이들을 상호 절연시킬 수 있다. 또한, 제1 절연층(51) 상에 배치되는 발광 소자(30)가 다른 부재들과 직접 접촉하여 손상되는 것을 방지할 수도 있다. 다만, 제1 절연층(51)의 형상 및 구조는 이에 제한되지 않는다.
제2 뱅크(45)는 제1 절연층(51) 상에 배치될 수 있다. 몇몇 실시예에서, 제2 뱅크(45)는 제1 절연층(51) 상에서 제1 뱅크(40)들이 배치된 영역을 포함하여 발광 소자(30)가 배치된 영역을 둘러싸며 각 서브 화소(PXn)들 간의 경계에 배치될 수 있다. 제2 뱅크(45)는 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 형상을 갖도록 배치되어 표시 영역(DPA) 전면에 걸쳐 격자형 패턴을 형성할 수 있다. 제2 뱅크(45)의 제1 방향(DR1)으로 연장된 부분은 부분적으로 제1 전극(21) 및 제2 전극(22)과 중첩하되, 제2 방향(DR2)으로 연장된 부분은 복수의 제1 뱅크(40)들과 제1 전극(21) 및 제2 전극(22)과 이격될 수 있다.
일 실시예에 따르면, 제2 뱅크(45)의 높이는 제1 뱅크(40)의 높이보다 클 수 있다. 제1 뱅크(40)와 달리, 제2 뱅크(45)는 이웃하는 서브 화소(PXn)들을 구분함과 동시에 후술할 바와 같이 표시 장치(10)의 제조 공정 중 발광 소자(30)를 배치하기 위한 잉크젯 프린팅 공정에서 잉크가 인접한 서브 화소(PXn)로 넘치는 것을 방지하는 기능을 수행할 수 있다. 제2 뱅크(45)는 서로 다른 서브 화소(PXn)마다 다른 발광 소자(30)들이 분산된 잉크가 서로 혼합되지 않도록 이들을 분리시킬 수 있다. 제2 뱅크(45)는 제1 뱅크(40)와 같이 폴리이미드(Polyimide, PI)를 포함할 수 있으나, 다만, 이에 제한되는 것은 아니다.
발광 소자(30)는 각 전극(21, 22) 사이에 배치될 수 있다. 예시적인 실시예에서 발광 소자(30)는 일 방향으로 연장된 형상을 가질 수있고, 복수의 발광 소자(30)들은 서로 이격되어 배치되며 실질적으로 상호 평행하게 정렬될 수 있다. 발광 소자(30)들이 이격되는 간격은 특별히 제한되지 않는다. 경우에 따라서 복수의 발광 소자(30)들이 인접하게 배치되어 무리를 이루고, 다른 복수의 발광 소자(30)들은 일정 간격 이격된 상태로 무리를 이룰 수도 있으며, 불균일한 밀집도를 갖고 배치될 수도 있다. 또한, 각 전극(21, 22)들이 연장된 방향과 발광 소자(30)가 연장된 방향은 실질적으로 수직을 이룰 수 있다. 다만, 이에 제한되지 않으며, 발광 소자(30)는 각 전극(21, 22)들이 연장된 방향에 수직하지 않고 비스듬히 배치될 수도 있다.
일 실시예에 따른 발광 소자(30)는 서로 다른 물질을 포함하는 활성층(도 5의 '36')을 포함하여 서로 다른 파장대의 광을 외부로 방출할 수 있다. 표시 장치(10)는 서로 다른 파장대의 광을 방출하는 발광 소자(30)들을 포함할 수 있다. 예를 들어, 제1 서브 화소(PX1)의 발광 소자(30)는 중심 파장대역이 제1 파장인 제1 색의 광을 방출하는 활성층(36)을 포함하고, 제2 서브 화소(PX2)의 발광 소자(30)는 중심 파장대역이 제2 파장인 제2 색의 광을 방출하는 활성층(36)을 포함하고, 제3 서브 화소(PX3)의 발광 소자(30)는 중심 파장대역이 제3 파장인 제3 색의 광을 방출하는 활성층(36)을 포함할 수 있다.
이에 따라 제1 서브 화소(PX1), 제2 서브 화소(PX2) 및 제3 서브 화소(PX3)에서는 각각 제1 색, 제2 색 및 제3 색의 광이 출사될 수 있다. 몇몇 실시예에서, 제1 색의 광은 중심 파장대역이 450nm 내지 495nm의 범위를 갖는 청색광이고, 제2 색의 광은 중심 파장대역이 495nm 내지 570nm의 범위를 갖는 녹색광이고, 제3 색의 광은 중심 파장대역이 620nm 내지 752nm의 범위를 갖는 적색광 일 수 있다. 다만, 이에 제한되지 않는다. 경우에 따라서는 제1 서브 화소(PX1), 제2 서브 화소(PX2) 및 제3 서브 화소(PX3) 각각은 동일한 종류의 발광 소자(30)를 포함하여 실질적으로 동일한 색의 광을 방출할 수도 있다.
발광 소자(30)는 제1 뱅크(40)들 사이 또는 각 전극(21, 22) 사이에서 제1 절연층(51) 상에 배치될 수 있다. 예를 들어, 발광 소자(30)는 적어도 일 단부가 제1 전극(21) 또는 제2 전극(22) 상에 배치될 수 있다. 도면에 도시된 바와 같이, 발광 소자(30)의 연장된 길이는 제1 전극(21)과 제2 전극(22) 사이의 간격보다 길고, 발광 소자(30)의 양 단부가 각각 제1 전극(21)과 제2 전극(22) 상에 배치될 수 있다. 다만, 이에 제한되지 않으며, 발광 소자(30)는 어느 한 단부만이 전극(21, 22) 상에 배치되거나, 양 단부가 각각 전극(21, 22) 상에 배치되지 않을 수도 있다. 발광 소자(30)가 전극(21, 22) 상에 배치되지 않더라도 후술하는 접촉 전극(26, 27)들을 통해 양 단부가 각 전극(21, 22)과 전기적으로 연결될 수 있다. 몇몇 실시예에서, 복수의 발광 소자(30)들은 적어도 일부분이 제1 전극(21)과 제2 전극(22) 사이에 배치되고, 양 단부는 전극(21, 22)들과 전기적으로 연결될 수 있다.
또한, 도면에 도시되지 않았으나 각 서브 화소(PXn) 내에 배치된 발광 소자(30)들 중 적어도 일부는 제1 뱅크(40) 사이에 형성된 영역 이외의 영역, 예를 들어 각 전극(21, 22) 상부, 또는 제1 뱅크(40)와 제2 뱅크(45) 사이에 배치될 수도 있다.
발광 소자(30)는 제1 기판(11) 또는 제1 평탄화층(19)의 상면에 수직한 방향으로 복수의 층들이 배치될 수 있다. 일 실시예에 따르면, 발광 소자(30)는 일 방향으로 연장된 형상을 갖고 복수의 반도체층들이 일 방향으로 순차적으로 배치된 구조를 가질 수 있다. 표시 장치(10)의 발광 소자(30)는 연장된 일 방향이 제1 평탄화층(19)과 평행하도록 배치되고, 발광 소자(30)에 포함된 복수의 반도체층들은 제1 평탄화층(19)의 상면과 평행한 방향을 따라 순차적으로 배치될 수 있다. 다만, 이에 제한되지 않는다. 경우에 따라서는 발광 소자(30)가 다른 구조를 갖는 경우, 복수의 층들은 제1 평탄화층(19)에 수직한 방향으로 배치될 수도 있다.
또한, 발광 소자(30)의 양 단부는 각각 접촉 전극(26, 27)들과 접촉할 수 있다. 일 실시예에 따르면, 발광 소자(30)는 연장된 일 방향측 단부면에는 절연막(도 5의 '38')이 형성되지 않고 반도체층 일부가 노출되기 때문에, 상기 노출된 반도체층은 후술하는 접촉 전극(26, 27)과 접촉할 수 있다. 다만, 이에 제한되지 않는다. 경우에 따라서 발광 소자(30)는 절연막(38) 중 적어도 일부 영역이 제거되고, 절연막(38)이 제거되어 반도체층들의 양 단부 측면이 부분적으로 노출될 수 있다. 상기 노출된 반도체층의 측면은 접촉 전극(26, 27)과 직접 접촉할 수도 있다.
복수의 접촉 전극(26, 27)들은 각 전극(21, 22) 및 발광 소자(30) 상에 배치된다. 접촉 전극(26, 27)은 제1 전극(21) 상에 배치되고 발광 소자(30)의 일 단부와 접촉하는 제1 접촉 전극(26) 및 제2 전극(22) 상에 배치되고 발광 소자(30)의 타 단부와 접촉하는 제2 접촉 전극(27)을 포함할 수 있다.
제1 접촉 전극(26)과 제2 접촉 전극(27)은 복수의 제1 뱅크(40)와 유사한 형상을 가질 수 있다. 예를 들어, 제1 접촉 전극(26)과 제2 접촉 전극(27)은 각 서브 화소(PXn) 내에서 제2 방향(DR2)으로 연장되되, 이들은 제1 방향(DR1)으로 이격 대향하도록 배치될 수 있다. 제1 접촉 전극(26)과 제2 접촉 전극(27)은 발광 소자(30)들이 배치된 영역, 예를 들어 제1 전극(21)과 제2 전극(22) 사이에서 서로 이격 대향할 수 있다. 복수의 접촉 전극(26, 27)들은 제2 뱅크(45)가 둘러싸는 영역 내에 배치되어 이웃하는 서브 화소(PXn)의 경계와 이격되어 배치된다. 몇몇 실시예에서 복수의 접촉 전극(26, 27)들은 각 서브 화소(PXn) 내에서 선형의 패턴을 형성할 수 있다.
제1 접촉 전극(26) 및 제2 접촉 전극(27)은 각각 제1 절연층(51)이 배치되지 않고 제1 전극(21)과 제2 전극(22)의 노출된 상면과 접촉할 수 있다. 또한, 각 접촉 전극(26, 27)들은 발광 소자(30)의 양 단부와 접촉할 수 있다. 몇몇 실시예에서, 접촉 전극(26, 27)들은 전도성 재료를 포함할 수 있고, 발광 소자(30)는 접촉 전극(26, 27)과의 접촉을 통해 각 전극(21, 22)과 전기적으로 연결될 수 있다. 상술한 바와 같이, 발광 소자(30)는 양 단부에서 복수의 반도체층들이 부분적으로 노출될 수 있고, 접촉 전극(26, 27)들은 상기 노출된 반도체층과 직접 접촉할 수 있다. 제1 접촉 전극(26)과 제2 접촉 전극(27)은 제2 방향(DR2)으로 연장됨에 따라, 전극(21, 22) 사이에 배치된 복수의 발광 소자(30)들의 외면을 부분적으로 감싸도록 배치될 수 있다.
몇몇 실시예에서, 제1 접촉 전극(26)과 제2 접촉 전극(27)은 일 방향으로 측정된 폭이 각각 제1 전극(21)과 제2 전극(22)의 상기 일 방향으로 측정된 폭과 같거나 더 클 수 있다. 제1 접촉 전극(26)과 제2 접촉 전극(27)은 각각 발광 소자(30)의 일 단부 및 타 단부와 접촉함과 동시에, 제1 전극(21)과 제2 전극(22)의 양 측면을 덮도록 배치될 수 있다. 상술한 바와 같이, 제1 전극(21)과 제2 전극(22)은 상면 일부가 노출되고, 제1 접촉 전극(26)과 제2 접촉 전극(27)은 제1 전극(21)과 제2 전극(22)의 노출된 상면과 접촉할 수 있다. 예를 들어, 각 접촉 전극(26, 27)들은 제1 전극(21) 및 제2 전극(22) 중 제1 뱅크(40) 상에 위치한 부분과 접촉할 수 있다. 또한, 도 3에 도시된 바와 같이 제1 접촉 전극(26)과 제2 접촉 전극(27)은 각각 적어도 일부 영역이 제1 절연층(51) 상에도 배치될 수 있다. 다만, 이에 제한되지 않고, 경우에 따라서 제1 접촉 전극(26) 및 제2 접촉 전극(27)은 그 폭이 제1 전극(21)과 제2 전극(22)보다 작게 형성되어 상면의 노출된 부분만을 덮도록 배치될 수도 있다.
도면에서는 하나의 서브 화소(PXn)에 하나의 제1 접촉 전극(26)과 하나의 제2 접촉 전극(27)이 배치된 것이 도시되어 있으나, 이에 제한되지 않는다. 제1 접촉 전극(26)과 제2 접촉 전극(27)의 개수는 각 서브 화소(PXn)에 배치된 제1 전극(21)과 제2 전극(22)의 수에 따라 달라질 수 있다.
한편, 표시 장치(10)의 제조 공정 중, 발광 소자(30)를 전극(21, 22) 상에 배치한 뒤, 발광 소자(30)의 배치 위치를 고정시키는 공정이 필요할 수 있다. 예를 들어, 발광 소자(30)와 각 전극(21, 22) 상에 접촉 전극(26, 27)을 직접 형성하는 공정을 수행할 경우, 접촉 전극(26, 27)의 재료를 증착시키는 공정에서 발광 소자(30)의 위치가 변하게 될 수도 있다. 접촉 전극(26, 27)을 형성하는 공정 전에 발광 소자(30)의 배치 위치, 또는 정렬 위치를 고정시킴으로써, 각 전극(21, 22)들과 발광 소자(30)는 원활하게 전기적으로 연결될 수 있다. 표시 장치(10)의 접촉 전극(26, 27)은 전도성 특성을 가짐과 동시에 표시 장치(10)의 제조 공정 중 발광 소자(30)의 위치를 고정시킬 수 있는 재료를 포함할 수 있다.
일 실시예에 따르면, 접촉 전극(26, 27)은 투명한 전도성 고분자를 포함할 수 있다. 접촉 전극(26, 27)이 고분자로 이루어질 경우, 표시 장치(10)의 제조 공정에서 발광 소자(30)의 정렬 위치를 고정시키는 기능을 수행할 수도 있다. 또한, 접촉 전극(26, 27)을 이루는 재료가 전도성 특성을 가짐에 따라 발광 소자(30)와 전극(21, 22) 간 전기적 연결이 가능할 수 있다. 나아가, 접촉 전극(26, 27)이 투명한 재료를 포함함에 따라 발광 소자(30)에서 방출된 광이 접촉 전극(26, 27)을 투과하여 외부로 출사될 수 있다.
상기 전도성 고분자 물질의 예는 이에 제한되는 것은 아니지만, 폴리에틸렌 디옥시티오펜(polyethylene dioxythiophene, PEDOT), 폴리에틸렌 디옥시티오펜 폴리스티렌 설포네이트(polyethylene dioxythiophene polystyrene sulfonate, PEDOT:PSS), 폴리(3-알킬)티오펜(poly(3-alkyl)thiophene, P3AT), 폴리(3-헥실)티오펜(poly( 3-hexyl)thiophene, P3HT), 폴리아닐린(polyaniline), 폴리아세틸렌(polyacetylene), 폴리아줄렌(polyazulene), 폴리이소시아나프탈렌(polyisothianapthalene), 폴리이소티아나프텐(polyisothianaphthene), 폴리티에닐렌비닐렌(polythienylenevinylene), 폴리티오펜(polythiophene), 폴리페닐렌(polyphenylene), 폴리페닐렌 설파이드(polyphenylene sulfide), 폴리파라페닐렌(polyparaphenylene), 폴리파라페닐렌 비닐렌(polyparaphenylene vinylene), 폴리퓨란(polyfuran), 폴리피롤(polypyrrole) 폴리헵타디엔(polyheptadiyne) 등을 들 수 있다. 몇몇 실시예에서, 접촉 전극(26, 27)에 포함된 전도성 고분자는 폴리(3,4-에틸렌디옥시싸이오펜) 폴리스티렌 설포네이트(Poly(3,4-ethylenedioxythiophene) polystyrene sulfonate, PEDOT:PSS)일 수 있다. PEDOT:PSS는 PEDOT으로 이루어진 고분자 사슬과 PSS의 측쇄부에 형성된 전하를 포함하여 전기 전도성을 가질 수 있다. 또한, PEDOT:PSS는 투명한 성질을 가질 수 있으므로, PEDOT:PSS로 이루어진 접촉 전극(26, 27)은 ITO와 같은 투명 전도성 전극을 구성할 수 있다. 발광 소자(30)의 양 단부에서 방출된 광은 접촉 전극(26, 27)을 통과하여 제1 뱅크(40) 상에 배치된 전극(21, 22)에서 반사되어 제1 기판(11)의 상부 방향으로 출사될 수 있다.
접촉 전극(26, 27)은 일정 수준 이상의 두께를 가질 수 있다. 접촉 전극(26, 27)이 얇을 경우, 광에 대한 투과도(Transmittance)는 높더라도 전기 저항(Resistivity)이 커질 수 있다. 반면, 전기 저항을 고려하여 접촉 전극(26, 27)의 두께를 증가시킬 경우, 광에 대한 투과도가 낮아질 수 있다. 예시적인 실시예에서, 접촉 전극(26, 27)은 두께가 150nm 내지 250nm, 또는 200nm 내외의 범위를 가질 수 있다. 상기 범위 내의 접촉 전극(26, 27)은 낮은 전기 저항 대비 광에 대한 높은 투과도를 가질 수 있다.
일 실시예에 따르면, 접촉 전극(26, 27)은 전도성 고분자를 포함하는 잉크를 각 서브 화소(PXn)마다 분사하고, 전도성 고분자를 경화시키는 공정을 통해 형성될 수 있다. 전도성 고분자는 발광 소자(30)와 함께 잉크 내에 분산될 수 있고, 발광 소자(30)가 전극(21, 22) 사이에 정렬될 때 전극(21, 22)과 발광 소자(30)의 양 단부 상에서 응집될 수 있다. 전도성 고분자들은 발광 소자(30) 및 전극(21, 22)과 접촉하면서 발광 소자(30)를 고정시킬 수 있고, 후속 공정에서 경화되면서 접촉 전극(26, 27)들을 형성할 수 있다. 접촉 전극(26, 27)들은 전도성 고분자가 잉크 내에서 분산되었다가 응집되어 형성되므로, 그 두께가 일정하지 않을 수 있다.
도 4는 도 3의 A부분을 확대한 확대도이다. 도 4에서는 제1 뱅크(40) 상에 배치된 제1 전극(21)과 제1 접촉 전극(26)이 배치된 부분만을 도시하고 있다.
도 4를 참조하면, 일 실시예에 따르면, 접촉 전극(26, 27)은 위치에 따라 두께가 일정하지 않고, 일부분이 다른 부분보다 두꺼운 두께를 가질 수 있다. 제1 뱅크(40)는 중심부의 두께가 다른 부분보다 두꺼운 형상을 가질 수 있고, 접촉 전극(26, 27)은 제1 뱅크(40)와 적어도 일부분이 두께 방향으로 중첩하도록 배치될 수 있다. 도 4에서는 제1 접촉 전극(26)이 제1 뱅크(40)와 전면적으로 중첩하는 것이 예시되어 있으나, 이에 제한되지 않는다.
제1 접촉 전극(26)은 제1 뱅크(40)의 두께가 두꺼운 부분과 중첩하도록 배치된 제1 부분과, 발광 소자(30)의 일 단부를 덮는 제2 부분, 및 이들 이외의 부분으로 전극(21, 22)의 제1 평탄화층(19) 상에 직접 배치된 부분 상에 배치된 제3 부분을 포함할 수 있다. 표시 장치(10)의 제조 공정에서 접촉 전극(26, 27)을 이루는 전도성 고분자들은 돌출된 형상을 갖는 제1 뱅크(40)의 외면을 따라 각 전극(21, 22) 및 제1 절연층(51) 상에서 응집될 수 있다. 전도성 고분자는 잉크 내에서 분산되었다가 전극(21, 22) 상에 형성된 전계에 의해 고분자의 주쇄부가 일 방향으로 배향되면서 전극(21, 22) 및 발광 소자(30) 상에 응집될 수 있다. 여기서, 각 전극(21, 22) 및 발광 소자(30)가 형성하는 높이 차이에 의해 전도성 고분자는 특정 위치에서 집중적으로 응집될 수 있다.
일 실시예에 따르면, 접촉 전극(26, 27)은 제1 뱅크(40)의 두께가 두꺼운 부분과 중첩하도록 배치된 부분의 두께(d1)가 다른 부분보다 두꺼울 수 있다. 접촉 전극(26, 27)이 배치되는 각 전극(21, 22)은 제1 뱅크(40)의 두께가 두꺼운 부분에 배치된 부분이 제1 평탄화층(19)을 기준으로 가장 높은 높이를 가질 수 있다. 전도성 고분자는 각 전극(21, 22)의 높이가 가장 높은 부분에 주로 응집될 수 있고, 접촉 전극(26, 27)은 제1 부분의 두께(d1)가 다른 부분보다 두꺼울 수 있다.
또한, 접촉 전극(26, 27)은 발광 소자(30)의 양 단부와 접촉할 수 있는데, 발광 소자(30)의 일 단부를 덮는 부분인 제2 부분의 두께(d2)는 접촉 전극(26, 27)의 제3 부분의 두께(d3)보다 두꺼울 수 있다. 발광 소자(30)는 양 단부가 전극(21, 22) 상에 놓이도록 배치될 수 있고, 발광 소자(30)가 배치된 부분은 제1 평탄화층(19) 상에 직접 배치된 전극(21, 22)보다 높은 높이를 가질 수 있다. 전도성 고분자는 발광 소자(30)의 양 단부를 덮도록 응집될 수 있고, 표시 장치(10)의 제조 공정 중 전극(21, 22) 사이에 배치되는 발광 소자(30)의 위치를 고정시킬 수 있다. 접촉 전극(26, 27)은 제1 부분보다 낮은 위치에 배치된 제2 부분의 두께(d2)가 가장 낮은 위치에 배치되는 제3 부분의 두께(d3)보다 두꺼울 수 있다. 접촉 전극(26, 27)은 위치에 따라 일정한 두께를 갖지 않고, 그 하부에 배치된 전극(21, 22) 및 제1 뱅크(40)가 형성하는 단차와는 일부 다른 형상을 가질 수 있다.
한편, 몇몇 실시예에서, 접촉 전극(26, 27)의 제2 부분의 두께(d2)는 발광 소자(30)의 직경보다 클 수 있다. 접촉 전극(26, 27)의 제2 부분은 단면 상 복수의 발광 소자(30)들을 덮을 수 있을 정도의 두께를 가질 수 있다. 이에 따라, 몇몇 실시예에서 발광 소자(30)는 단면 상 서로 다른 높이를 갖도록 배치될 수 있고, 이들은 전극(21, 22) 사이에서 두께 방향으로 중첩하도록 배치될 수 있다. 이에 대한 설명은 다른 실시예가 참조된다.
정리하자면, 일 실시예에 따른 표시 장치(10)는 전도성 고분자를 포함하는 접촉 전극(26, 27)을 포함하고, 고분자로 이루어진 접촉 전극(26, 27)은 그 두께가 일정하지 않을 수 있다. 표시 장치(10)의 제조 공정 중, 잉크 내에 발광 소자(30)와 분산된 상태로 포함되는 전도성 고분자는 이들이 응집되는 부분인 전극(21, 22)의 높이에 따라 다른 두께를 갖도록 형성될 수 있다. 발광 소자(30)를 전극(21, 22) 사이에 배치하는 공정에서 전도성 고분자가 전극(21, 22) 상에 응집되므로, 전도성 고분자는 발광 소자(30)의 위치를 고정시킬 수 있고, 표시 장치(10)는 발광 소자(30)의 고정을 위한 별도의 부재가 생략될 수 있다. 또한, 표시 장치(10)의 제조 공정에서 발광 소자(30)를 전극(21, 22) 사이에 정렬하는 공정과 접촉 전극(26, 27)을 형성하는 공정이 실질적으로 동시에 수행될 수 있어 제조 공정 수가 단축되는 이점이 있다.
한편, 상술한 바와 같이, 제1 절연층(51)은 상면 일부에 단차가 형성될 수 있고, 제1 절연층(51)의 상면과 발광 소자(30) 사이에는 공간이 형성될 수 있다. 몇몇 실시예에서, 접촉 전극(26, 27)을 이루는 전도성 고분자는 발광 소자(30)의 하면과 제1 절연층(51) 사이에 배치될 수도 있다. 상술한 바와 같이 접촉 전극(26, 27)의 형성 공정에서 발광 소자(30)와 전도성 고분자는 잉크 내에 함께 분산될 수 있고, 전도성 고분자 중 일부는 제1 절연층(51)과 발광 소자(30) 사이의 공간을 채우도록 배치될 수도 있다. 이에 따라 발광 소자(30)의 하면 중 일부는 접촉 전극(26, 27)을 이루는 전도성 고분자 재료와 직접 접촉할 수도 있다. 다만, 이에 제한되지 않는다.
다시 도 3을 참조하면, 제2 절연층(52)은 제1 기판(11) 상에 전면적으로 배치될 수 있다. 제2 절연층(52)은 제1 기판(11) 상에 배치된 부재들 외부 환경에 대하여 보호하는 기능을 할 수 있다. 몇몇 실시예에서, 제2 절연층(52)은 접촉 전극(26, 27)들, 제1 절연층(51) 및 제2 뱅크(45)에 더하여, 접촉 전극(26, 27)들이 이격된 부분과 중첩하는 발광 소자(30)와 직접 접촉할 수 있다.
상술한 제1 절연층(51) 및 제2 절연층(52)은 각각 무기물 절연성 물질 또는 유기물 절연성 물질을 포함할 수 있다. 예시적인 실시예에서, 제1 절연층(51) 및 제2 절연층(52)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 산화 알루미늄(Al2O3), 질화 알루미늄(AlN)등과 같은 무기물 절연성 물질을 포함할 수 있다. 또는, 이들은 유기물 절연성 물질로써, 아크릴 수지, 에폭시 수지, 페놀 수지, 폴리아마이드 수지, 폴리이미드 수지, 불포화 폴리에스테르 수지, 폴리페닐렌 수지, 폴리페닐렌설파이드 수지, 벤조사이클로부텐, 카도 수지, 실록산 수지, 실세스퀴옥산 수지, 폴리메틸메타크릴레이트, 폴리카보네이트, 폴리메틸메타크릴레이트-폴리카보네이트 합성수지 등을 포함할 수 있다. 다만, 이에 제한되는 것은 아니다.
한편, 발광 소자(30)는 발광 다이오드(Light Emitting diode)일 수 있으며, 구체적으로 발광 소자(30)는 마이크로 미터(Micro-meter) 또는 나노 미터(Nano-meter) 단위의 크기를 가지고, 무기물로 이루어진 무기 발광 다이오드일 수 있다. 무기 발광 다이오드는 서로 대향하는 두 전극들 사이에 특정 방향으로 전계를 형성하면 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다.
도 5는 일 실시예에 따른 발광 소자의 개략도이다.
도 5를 참조하면, 일 실시예에 따른 발광 소자(30)는 일 방향으로 연장된 형상을 가질 수 있다. 발광 소자(30)는 로드, 와이어, 튜브 등의 형상을 가질 수 있다. 예시적인 실시예에서, 발광 소자(30)는 원통형 또는 로드형(Rod)일 수 있다. 다만, 발광 소자(30)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다각기둥의 형상을 갖거나, 일 방향으로 연장되되 외면이 부분적으로 경사진 형상을 갖는 등 발광 소자(30)는 다양한 형태를 가질 수 있다.
발광 소자(30)는 임의의 도전형(예컨대, p형 또는 n형) 불순물로 도핑된 반도체층을 포함할 수 있다. 반도체층은 외부의 전원으로부터 인가되는 전기 신호가 전달되어 특정 파장대의 광을 방출할 수 있다. 발광 소자(30)에 포함되는 복수의 반도체들은 상기 일 방향을 따라 순차적으로 배치되거나 적층된 구조를 가질 수 있다.
발광 소자(30)는 제1 반도체층(31), 제2 반도체층(32), 활성층(36), 전극층(37) 및 절연막(38)을 포함할 수 있다. 도면에서는 발광 소자(30)의 각 구성들을 시각적으로 도시하기 위해 절연막(38)이 일부분 제거되어 복수의 반도체층(31, 32, 36)이 노출된 상태를 도시하고 있다. 다만, 후술할 바와 같이, 절연막(38)은 복수의 반도체층(31, 32, 36)의 외면을 둘러싸도록 배치될 수 있다.
구체적으로, 제1 반도체층(31)은 n형 반도체일 수 있다. 일 예로, 발광 소자(30)가 청색 파장대의 광을 방출하는 경우, 제1 반도체층(31)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, n형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제1 반도체층(31)은 n형 도펀트가 도핑될 수 있으며, 일 예로 n형 도펀트는 Si, Ge, Sn 등일 수 있다. 예시적인 실시예에서, 제1 반도체층(31)은 n형 Si로 도핑된 n-GaN일 수 있다. 제1 반도체층(31)의 길이는 1.5㎛ 내지 5㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
제2 반도체층(32)은 후술하는 활성층(36) 상에 배치된다. 제2 반도체층(32)은 p형 반도체일 수 있으며 일 예로, 발광 소자(30)가 청색 또는 녹색 파장대의 광을 방출하는 경우, 제2 반도체층(32)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, p형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제2 반도체층(32)은 p형 도펀트가 도핑될 수 있으며, 일 예로 p형 도펀트는 Mg, Zn, Ca, Se, Ba 등일 수 있다. 예시적인 실시예에서, 제2 반도체층(32)은 p형 Mg로 도핑된 p-GaN일 수 있다. 제2 반도체층(32)의 길이는 0.05㎛ 내지 0.10㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
한편, 도면에서는 제1 반도체층(31)과 제2 반도체층(32)이 하나의 층으로 구성된 것을 도시하고 있으나, 이에 제한되는 것은 아니다. 몇몇 실시예에 따르면 활성층(36)의 물질에 따라 제1 반도체층(31)과 제2 반도체층(32)은 더 많은 수의 층, 예컨대 클래드층(Clad layer) 또는 TSBR(Tensile strain barrier reducing)층을 더 포함할 수도 있다.
활성층(36)은 제1 반도체층(31)과 제2 반도체층(32) 사이에 배치된다. 활성층(36)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 활성층(36)이 다중 양자 우물 구조의 물질을 포함하는 경우, 양자층(Quantum layer)과 우물층(Well layer)이 서로 교번적으로 복수 개 적층된 구조일 수도 있다. 활성층(36)은 제1 반도체층(31) 및 제2 반도체층(32)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 광을 발광할 수 있다. 일 예로, 활성층(36)이 청색 파장대의 광을 방출하는 경우, AlGaN, AlGaInN 등의 물질을 포함할 수 있다. 특히, 활성층(36)이 다중 양자 우물 구조로 양자층과 우물층이 교번적으로 적층된 구조인 경우, 양자층은 AlGaN 또는 AlGaInN, 우물층은 GaN 또는 AlInN 등과 같은 물질을 포함할 수 있다. 예시적인 실시예에서, 활성층(36)은 양자층으로 AlGaInN를, 우물층으로 AlInN를 포함하여 활성층(36)은 중심 파장대역이 450nm 내지 495nm의 범위를 갖는 청색(Blue)광을 방출할 수 있다.
다만, 이에 제한되는 것은 아니며, 활성층(36)은 밴드갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다. 활성층(36)이 방출하는 광은 청색 파장대의 광으로 제한되지 않고, 경우에 따라 적색, 녹색 파장대의 광을 방출할 수도 있다. 활성층(36)의 길이는 0.05㎛ 내지 0.10㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
한편, 활성층(36)에서 방출되는 광은 발광 소자(30)의 길이방향 외부면뿐만 아니라, 양 측면으로 방출될 수 있다. 활성층(36)에서 방출되는 광은 하나의 방향으로 방향성이 제한되지 않는다.
전극층(37)은 오믹(Ohmic) 접촉 전극일 수 있다. 다만, 이에 제한되지 않고, 쇼트키(Schottky) 접촉 전극일 수도 있다. 발광 소자(30)는 적어도 하나의 전극층(37)을 포함할 수 있다. 도면에서는 발광 소자(30)가 하나의 전극층(37)을 포함하는 것을 도시하고 있으나, 이에 제한되지 않는다. 경우에 따라서 발광 소자(30)는 더 많은 수의 전극층(37)을 포함하거나, 생략될 수도 있다. 후술하는 발광 소자(30)에 대한 설명은 전극층(37)의 수가 달라지거나 다른 구조를 더 포함하더라도 동일하게 적용될 수 있다.
전극층(37)은 일 실시예에 따른 표시 장치(10)에서 발광 소자(30)가 전극 또는 접촉 전극과 전기적으로 연결될 때, 발광 소자(30)와 전극 또는 접촉 전극 사이의 저항을 감소시킬 수 있다. 전극층(37)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 전극층(37)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide) 및 ITZO(Indium Tin-Zinc Oxide) 중에서 적어도 어느 하나를 포함할 수 있다. 또한 전극층(37)은 n형 또는 p형으로 도핑된 반도체 물질을 포함할 수도 있다. 전극층(37)은 동일한 물질을 포함할 수 있고, 서로 다른 물질을 포함할 수도 있다. 전극층(37)의 길이는 0.05㎛ 내지 0.10㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
절연막(38)은 상술한 복수의 반도체층 및 전극층들의 외면을 둘러싸도록 배치된다. 예시적인 실시예에서, 절연막(38)은 적어도 활성층(36)의 외면을 둘러싸도록 배치되고, 발광 소자(30)가 연장된 일 방향으로 연장될 수 있다. 절연막(38)은 상기 부재들을 보호하는 기능을 수행할 수 있다. 일 예로, 절연막(38)은 상기 부재들의 측면부를 둘러싸도록 형성되되, 발광 소자(30)의 길이방향의 양 단부는 노출되도록 형성될 수 있다.
도면에서는 절연막(38)이 발광 소자(30)의 길이방향으로 연장되어 제1 반도체층(31)으로부터 전극층(37)의 측면까지 커버하도록 형성된 것을 도시하고 있으나, 이에 제한되지 않는다. 절연막(38)은 활성층(36)을 포함하여 일부의 반도체층의 외면만을 커버하거나, 전극층(37) 외면의 일부만 커버하여 각 전극층(37)의 외면이 부분적으로 노출될 수도 있다. 또한, 절연막(38)은 발광 소자(30)의 적어도 일 단부와 인접한 영역에서 단면상 상면이 라운드지게 형성될 수도 있다.
절연막(38)의 두께는 10nm 내지 1.0㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다. 바람직하게는 절연막(38)의 두께는 40nm 내외일 수 있다.
절연막(38)은 절연특성을 가진 물질들, 예를 들어, 실리콘 산화물(Silicon oxide, SiOx), 실리콘 질화물(Silicon nitride, SiNx), 산질화 실리콘(SiOxNy), 질화알루미늄(Aluminum nitride, AlN), 산화알루미늄(Aluminum oxide, Al2O3) 등을 포함할 수 있다. 이에 따라 활성층(36)이 발광 소자(30)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발생할 수 있는 전기적 단락을 방지할 수 있다. 또한, 절연막(38)은 활성층(36)을 포함하여 발광 소자(30)의 외면을 보호하기 때문에, 발광 효율의 저하를 방지할 수 있다.
또한, 몇몇 실시예에서, 절연막(38)은 외면이 표면처리될 수 있다. 발광 소자(30)는 표시 장치(10)의 제조 시, 소정의 잉크 내에서 분산된 상태로 전극 상에 분사되어 정렬될 수 있다. 여기서, 발광 소자(30)가 잉크 내에서 인접한 다른 발광 소자(30)와 응집되지 않고 분산된 상태를 유지하기 위해, 절연막(38)은 표면이 소수성 또는 친수성 처리될 수 있다.
발광 소자(30)는 길이(h)가 1㎛ 내지 10㎛ 또는 2㎛ 내지 6㎛의 범위를 가질 수 있으며, 바람직하게는 3㎛ 내지 5㎛의 길이를 가질 수 있다. 또한, 발광 소자(30)의 직경은 30nm 내지 700nm의 범위를 갖고, 발광 소자(30)의 종횡비(Aspect ratio)는 1.2 내지 100일 수 있다. 다만, 이에 제한되지 않고, 표시 장치(10)에 포함되는 복수의 발광 소자(30)들은 활성층(36)의 조성 차이에 따라 서로 다른 직경을 가질 수도 있다. 바람직하게는 발광 소자(30)의 직경은 500nm 내외의 범위를 가질 수 있다.
이하, 다른 도면들을 참조하여 표시 장치(10)의 제조 방법에 대하여 설명하기로 한다.
상술한 바와 같이, 표시 장치(10)의 제조 공정 중 발광 소자(30)는 전도성 고분자와 함께 잉크 내에 분산된 상태로 전극(21, 22) 상에 분사될 수 있다. 이에 더하여, 발광 소자(30)의 원활한 정렬을 위해 상기 잉크에는 액정 분자도 분산될 수 있다. 표시 장치(10)의 제조 공정에서 발광 소자(30)의 정렬을 위해 생성되는 전계에 의해 상기 액정 분자들도 일 방향으로 배향될 수 있다. 발광 소자(30)는 상기 전계에 의해 전극(21, 22) 상에 안착되면서 액정 분자들의 배향에 영향을 받아 전극(21, 22) 사이에서 높은 정렬도를 갖고 배치될 수 있다.
도 6은 일 실시예에 따른 표시 장치의 제조 방법을 나타내는 순서도이다. 도 7 내지 도 12는 일 실시예에 따른 표시 장치의 제조 공정 중을 나타내는 단면도들이다.
도 6을 참조하면, 일 실시예에 따른 표시 장치(10)의 제조 방법은 대상 기판(SUB) 및 대상 기판(SUB) 상에 배치된 복수의 전극(21, 22)들을 준비하는 단계(S100), 전극(21, 22)들 상에 발광 소자(30), 전도성 고분자(PM) 및 액정 분자(LC)를 포함하는 잉크(S)를 분사하는 단계(S200), 전극(21, 22)들에 정렬 신호를 인가하여 액정 분자(LC)들을 배향하고 발광 소자(30)를 전극(21, 22) 사이에 정렬하는 단계(S300) 및 광을 조사하여 전도성 고분자(PM)를 경화시켜 접촉 전극(26, 27)을 형성하는 단계(S400)를 포함할 수 있다. 대상 기판(SUB) 상에 분사되는 잉크(S) 내에는 발광 소자(30)와, 접촉 전극(26, 27)을 형성하는 전도성 고분자(PM)에 더하여 액정 분자(LC)가 분산될 수 있다.
전극(21, 22)에 인가된 정렬 신호는 대상 기판(SUB) 상에 전계(E)를 생성할 수 있고, 발광 소자(30)와 액정 분자(LC)는 전계(E)에 의해 일 방향으로 배향될 수 있다. 발광 소자(30)는 전계(E)에 의해 전기적 힘을 받으면서 액정 분자(LC)의 배향에 영향을 받을 수 있다. 발광 소자(30)는 액정 분자(LC)가 배향된 방향을 따라 함께 배향될 수 있고, 전극(21, 22) 사이에 배치된 발광 소자(30)들의 정렬도를 향상시킬 수 있다.
표시 장치(10)의 제조 공정에 대하여 구체적으로 설명하기로 한다. 도 7을 참조하면, 대상 기판(SUB)을 준비하고, 대상 기판(SUB) 상에 배치된 복수의 전극(21, 22)들을 형성한다. 복수의 전극(21, 22)은 서로 이격 대향하는 제1 전극(21)과 제2 전극(22)을 포함할 수 있다. 또한, 대상 기판(SUB) 상에는 제1 전극(21) 및 제2 전극(22)과 대상 기판(SUB) 사이에 배치된 복수의 제1 뱅크(40)들이 더 배치될 수 있다. 이에 대한 설명은 상술한 바와 동일하다. 한편, 도면에 도시되지 않았으나, 대상 기판(SUB)은 상술한 제1 기판(11)을 포함하여 복수의 도전층들과 복수의 절연층들로 구성된 복수의 회로 소자들을 포함할 수 있다. 이하에서는 설명의 편의를 위해 이들을 포함한 대상 기판(SUB)으로 도시하여 설명하기로 한다.
이어, 도 8을 참조하면, 제1 전극(21) 및 제2 전극(22)을 부분적으로 덮는 제1 절연층(51)과 제2 뱅크(45)를 형성한다. 제1 절연층(51)은 대상 기판(SUB) 상에 전면적으로 배치되되, 각 전극(21, 22)의 상면 일부를 노출하도록 배치될 수 있다. 제2 뱅크(45)는 제1 절연층(51) 상에 배치되어 전극(21, 22)들이 배치되는 영역을 둘러싸도록 형성될 수 있다.
다음으로, 도 9를 참조하면, 대상 기판(SUB) 상에 발광 소자(30)와 액정 분자(LC) 및 전도성 고분자(PM)가 분산된 잉크(S)를 분사한다. 예시적인 실시예에서, 발광 소자(30)는 액정 분자(LC) 및 전도성 고분자(PM)와 함께 잉크(S) 내에 분산된 상태로 준비되고, 잉크젯 프린팅 장치(미도시)를 이용한 프린팅 공정으로 대상 기판(SUB) 상에 분사될 수 있다. 다만, 이에 제한되지 않고, 잉크(S)는 슬릿 공정을 통해 대상 기판(SUB) 상에 분사될 수도 있다. 잉크(S)는 용매와 용매 내에 분산된 발광 소자(30), 액정 분자(LC) 및 전도성 고분자(PM)를 포함하여 용액 또는 콜로이드(Colloid) 상태로 제공될 수 있다. 예컨대, 상기 용매는 아세톤, 물, 알코올, 톨루엔, 프로필렌글리콜(Propylene glycol, PG) 또는 프로필렌글리콜메틸아세테이트(Propylene glycol methyl acetate, PGMA) 등일 수 있으나 이에 제한되지 않는다.
발광 소자(30)는 상술한 바와 동일하다. 발광 소자(30)는 각 전극(21, 22)에 인가된 정렬 신호에 의해 전극들(21, 22) 사이에 안착될 수 있다. 예를 들어, 제1 전극(21)과 제2 전극(22)에 정렬 신호를 인가하면, 전극(21, 22)의 상부에 분사된 잉크에는 전계가 생성될 수 있다. 제1 전극(21)과 제2 전극(22) 상에 전계가 생성되면 잉크에 분산된 발광 소자(30)는 전계에 의한 유전영동힘(Dielectrophoretic Force)을 받을 수 있다. 유전영동힘을 받은 발광 소자(30)는 배향 방향 및 위치가 바뀌면서 제1 전극(21)과 제2 전극(22) 사이에 안착될 수 있다.
전도성 고분자(PM)는 후속 공정에서 경화되어 접촉 전극(26, 27)을 형성할 수 있다. 전도성 고분자(PM)는 고분자 사슬을 포함하여 발광 소자(30)와 같이 분자 구조가 일 방향으로 연장된 형상을 가질 수 있다. 전도성 고분자(PM)의 경우에도 잉크(S)에 생성되는 전계에 의해 고분자 사슬이 연장된 방향이 특정 방향을 향하도록 배향될 수 있다.
액정 분자(LC)도 잉크(S)에 생성되는 전계에 의해 일 방향으로 배향될 수 있다. 일 실시예에서, 액정 분자(LC)는 양의 유전율 이방성을 갖고, 연장된 방향이 잉크(S)에 생성되는 전계의 방향을 따라 배열될 수 있다. 발광 소자(30)는 전극(21, 22) 상에 생성되는 전계에 의해 일 방향으로 배향될 수 있는데, 잉크(S) 내에서 배향된 액정 분자(LC)에 영향을 받을 수 있다. 복수의 발광 소자(30)들은 전계에 의해 액정 분자(LC)들과 함께 배향되어 전극(21, 22) 사이에서 더 높은 정렬도로 배치될 수 있다.
도 10을 참조하면, 각 전극(21, 22)에 정렬 신호를 인가하여 잉크(S) 상에 전계(E)를 생성하여 발광 소자(30)와 액정 분자(LC)를 배향하고, 발광 소자(30)는 전극(21, 22) 사이에 정렬시킨다. 발광 소자(30)는 n형 또는 p형으로 도핑된 반도체층을 포함하여 쌍극성 모멘트(Dipole moment)를 가질 수 있다. 발광 소자(30)는 잉크(S) 상에 생성된 전계(E)에 의해 유전영동힘이 전달되어 전극(21, 22) 사이에 정렬될 수 있다. 발광 소자(30)는 유전영동힘에 의해 배향 방향 및 위치가 변하면서 일 단부는 제1 전극(21) 상에 놓이고 타 단부는 제2 전극(22) 상에 놓이도록 배치될 수 있다. 복수의 발광 소자(30)들은 전극(21, 22)들이 연장된 방향을 따라 이들 사이에서 정렬될 수 있다.
액정 분자(LC)는 잉크(S) 상에 분산되어 있다가 전계(E)에 의해 연장된 방향이 일 방향을 향하도록 배향될 수 있다. 상술한 바와 같이, 액정 분자(LC)는 양의 유전율 이방성을 가지므로, 잉크(S) 상에서 연장된 방향이 전계(E)가 생성되는 방향을 향하도록 배향될 수 있다. 액정 분자(LC)와 발광 소자(30)는 각각 일 방향으로 연장된 형상을 갖고 배향 방향을 가질 수 있다. 발광 소자(30)도 잉크(S) 내에서 분산된 상태에서 전극(21, 22)들 사이에 배치되므로, 이들이 정렬될 때 액정 분자(LC)의 배향 방향에 영향을 받을 수 있다. 잉크(S) 상에서 액정 분자(LC)는 전계(E)가 향하는 방향, 즉 제1 전극(21)과 제2 전극(22)이 연장된 방향을 따라 배향될 수 있고, 발광 소자(30)는 배향된 액정 분자(LC)에 의해 연장된 방향이 액정 분자(LC)와 동일하게 배향될 수 있다. 발광 소자(30)는 연장된 방향이 제1 전극(21)과 제2 전극(22)이 이격된 방향을 향해 배향된 상태로 양 단부가 각각 제1 전극(21)과 제2 전극(22) 상에 놓이도록 배치될 수 있다. 복수의 발광 소자(30)들은 액정 분자(LC) 없이 전극(21, 22) 사이에 배향되는 경우보다 균일하게 배향될 수 있고, 전극(21, 22) 사이에 배치되는 발광 소자(30)들은 높은 정렬도를 가질 수 있다.
한편, 잉크(S) 내에 포함된 전도성 고분자(PM)들도 전계(E)에 의해 액정 분자(LC)와 함께 배향될 수 있다. 전도성 고분자(PM)들은 고분자 사슬의 주쇄부가 액정 분자(LC)의 배향 방향을 따라 배향될 수 있다. 다만, 전도성 고분자(PM)들은 전계(E)가 생성되는 전극(21, 22) 상에서 응집될 수 있는데, 여기서 전극(21, 22) 상에 놓이는 발광 소자(30)의 양 단부에서도 응집될 수 있다. 전도성 고분자(PM)들은 잉크(S) 내에 분산되었다가 전극(21, 22) 상에서 발광 소자(30)와 함께 응집될 수 있고, 전극(21, 22) 사이에 정렬된 발광 소자(30)들의 위치를 고정시킬 수 있다.
발광 소자(30)들을 전극(21, 22) 사이에 정렬한 뒤, 다른 공정에서 접촉 전극(26, 27)을 형성하면 발광 소자(30)들의 초기 정렬 위치가 달라질 수 있다. 이 경우, 발광 소자(30)들 중 일부는 전극(21, 22) 사이에서 배향된 방향이 달라지거나 위치가 변하면서 접촉 전극(26, 27)을 통해 전극(21, 22)과 전기적으로 연결되지 않을 수도 있다. 다만, 일 실시예에 따른 표시 장치(10)는 접촉 전극(26, 27)이 전도성 고분자(PM)를 포함함에 따라, 발광 소자(30)를 전극(21, 22) 사이에 정렬하면서 전도성 고분자(PM)를 이용하여 이들을 고정시킬 수 있다. 이에 따라, 발광 소자(30)의 정렬 위치를 고정하기 위한 별도의 부재 및 공정이 생략되고, 실질적으로 동일한 공정에서 발광 소자(30)의 정렬 및 접촉 전극(26, 27)의 형성이 가능하다.
이어, 도 11을 참조하면, 대상 기판(SUB) 상에 광(UV)을 조사하여 응집된 전도성 고분자(PM)들을 경화시켜 접촉 전극(26, 27)을 형성한다. 광(UV)은 전도성 고분자(PM)를 경화시키기 위해 통상적으로 조사될 수 있는 광일 수 있다. 예시적인 실시예에서, 광(UV)은 자외선일 수 있다. 다만, 이에 제한되지 않는다.
전극(21, 22)과 발광 소자(30)의 양 단부 상에 응집된 전도성 고분자(PM)들은 광(UV)에 의해 경화되어 접촉 전극(26, 27)을 형성할 수 있다. 전도성 고분자(PM)들은 전계(E)가 생성되는 전극(21, 22) 상에서 높이에 따라 다른 밀도로 응집될 수 있다. 예를 들어, 제1 뱅크(40)에 의해 높이가 가장 높은 전극(21, 22)의 상부에는 많은 수의 전도성 고분자(PM)들이 응집되고, 대상 기판(SUB) 상에 직접 배치된 전극(21, 22) 상에는 적은 수의 전도성 고분자(PM)들이 응집될 수 있다. 이에 따라, 접촉 전극(26, 27)은 위치에 따라 서로 다른 두께를 가질 수 있다.
전도성 고분자(PM)는 접촉 전극(26, 27)을 형성함과 동시에 발광 소자(30)들을 고정시킬 수 있다. 몇몇 실시예에서, 전도성 고분자(PM)를 경화시키기 위한 광(UV) 조사 공정은 발광 소자(30)를 정렬하기 위한 전계(E) 생성 공정과 동시에 수행될 수 있다. 일 실시예에서, 잉크(S) 상에 전계(E)가 생성되어 액정 분자(LC)들이 배향되고 발광 소자(30)들이 정렬된 상태에서 광(UV)을 조사함으로써, 응집된 전도성 고분자(PM)들을 경화시켜 발광 소자(30)들을 고정시킬 수 있다. 본 단계에서는 발광 소자(30)의 정렬 위치를 고정시킨 상태로 접촉 전극(26, 27)들을 형성할 수 있다.
이어, 도 12를 참조하면, 잉크(S)의 용매와 액정 분자(LC)들을 제거한다. 또한, 도면에 도시되지 않았으나, 접촉 전극(26, 27)과 발광 소자(30)를 덮는 제2 절연층(52)을 형성하여 표시 장치(10)를 제조할 수 있다.
일 실시예에 따른 표시 장치(10)는 액정 분자(LC)와 발광 소자(30)를 함께 배향시킴으로써, 복수의 발광 소자(30)들이 균일하게 정렬될 수 있다. 또한, 접촉 전극(26, 27)을 형성함과 동시에 발광 소자(30)를 고정시키는 전도성 고분자(PM)를 이용하여 발광 소자(30)들이 정렬된 위치가 변하는 것을 방지할 수 있다. 표시 장치(10)는 제조 공정이 감축되면서 발광 소자(30)들의 정렬도가 향상되는 이점이 있다.
이하, 다른 도면들을 참조하여 표시 장치(10)의 다양한 실시예에 대하여 설명하기로 한다.
도 13은 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 13을 참조하면, 표시 장치(10_1)는 더 많은 수의 전극(21, 22)들과 제1 뱅크(40), 및 접촉 전극(26, 27)들을 포함할 수 있다. 표시 장치(10_1)의 각 서브 화소(PXn)는 복수의 제1 전극(21)들과, 이들 사이에 배치된 적어도 하나의 제2 전극(22)을 포함할 수 있다. 제1 전극(21) 및 제2 전극(22)은 서로 제1 방향(DR1)으로 이격 대향하도록 배치되고, 각 서브 화소(PXn) 내에서 제1 방향(DR1)으로 갈수록 서로 교번적으로 배치될 수 있다. 각 서브 화소(PXn)마다 배치된 전극(21, 22)의 수가 증가함에 따라 제1 평탄화층(19) 상에는 더 많은 수의 제1 뱅크(40)들이 배치되고, 각 전극(21, 22) 상에 더 많은 수의 접촉 전극(26, 27)들이 배치될 수 있다. 도면에서는 표시 장치(10_1)의 각 서브 화소(PXn) 내에 2개의 제1 전극(21)과 하나의 제2 전극(22)이 배치됨에 따라 3개의 제1 뱅크(40), 2개의 제1 접촉 전극(26) 및 하나의 제2 접촉 전극(27)이 배치된 것이 도시되어 있다. 다만, 이에 제한되지 않으며, 제1 뱅크(40), 각 전극(21, 22)들 및 접촉 전극(26, 27)들의 수는 더 증가할 수 있다.
일 실시예에 따르면, 표시 장치(10_1)는 제1 전극(21)과 제2 전극(22) 사이에 배치되는 발광 소자(30)의 수가 증가하여 단위 화소(PX) 또는 서브 화소(PXn) 당 발광량이 증가할 수 있다.
한편, 복수의 제1 전극(21)들은 각각 제1 컨택홀(CT1)을 통해 제1 도전 패턴(CDP)과 접촉하고, 이를 통해 구동 트랜지스터(DT)와 전기적으로 연결될 수 있다. 하나의 제1 전극(21)과 제2 전극(22) 사이에 배치된 발광 소자(30)들은 다른 제1 전극(21)과 제2 전극(22) 사이에 배치된 발광 소자(30)들과 병렬 연결을 구성할 수 있다. 다만, 이에 제한되지 않으며, 몇몇 실시예에서 표시 장치(10)는 제1 평탄화층(19) 하부에 배치된 회로 소자들과 직접 연결되지 않는 전극을 더 포함할 수 있고, 이들 사이에 배치된 발광 소자(30)들은 직렬 연결을 구성할 수 있다.
도 14는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 14를 참조하면, 일 실시예에 따른 표시 장치(10_2)는 각 서브 화소(PXn)마다 제1 전극(21) 및 제2 전극(22) 사이에 배치된 제3 전극(23)을 더 포함할 수 있다. 또한, 접촉 전극(26, 27, 28)은 제3 전극(23) 상에 배치된 제3 접촉 전극(28)을 더 포함할 수 있다. 제3 전극(23)과 제1 평탄화층(19) 사이에도 제1 뱅크(40)가 배치될 수 있고, 복수의 발광 소자(30)들은 제1 전극(21)과 제3 전극(23) 사이, 및 제3 전극(23)과 제2 전극(22) 사이에 배치될 수 있다. 본 실시예는 표시 장치(10_2)의 각 서브 화소(PXn)들이 제3 전극(23) 및 제3 접촉 전극(28)을 더 포함하는 점에서 도 2의 실시예와 차이가 있다. 이하, 중복되는 설명은 생략하고, 제3 전극(23)에 대하여 상세히 설명하기로 한다.
제3 전극(23)은 제1 전극(21)과 제2 전극(22) 사이에 배치된다. 제1 평탄화층(19) 상에는 복수의 제1 뱅크(40)들, 예를 들어 3개의 제1 뱅크(40)들이 배치될 수 있고, 이들 상에는 순차적으로 제1 전극(21), 제3 전극(23) 및 제2 전극(22)이 배치될 수 있다. 제3 전극(23)은 제2 방향(DR2)으로 연장된 형상을 가질 수 있다. 다만, 제1 전극(21) 및 제2 전극(22)과 달리 제3 전극(23)은 제2 방향(DR2)으로 연장되되, 제2 뱅크(45)의 제1 방향(DR1)으로 연장된 부분과 비중첩하도록 이격된 상태로 배치될 수 있다. 즉, 제3 전극(23)은 제2 방향(DR2)으로 측정된 길이가 제1 전극(21) 및 제2 전극(22)보다 짧으며, 이웃하는 서브 화소(PXn)와의 경계를 넘지 않도록 배치될 수 있다.
복수의 발광 소자(30)들은 제1 전극(21)과 제3 전극(23), 및 제3 전극(23)과 제2 전극(22) 사이에 배치될 수 있다. 제3 접촉 전극(28)은 제1 접촉 전극(26) 및 제2 접촉 전극(27)과 동일한 형상을 갖되, 제3 전극(23) 상에 배치될 수 있다. 즉, 제3 접촉 전극(28)도 전도성 고분자를 포함할 수 있다.
제1 전극(21)과 제3 전극(23) 사이의 배치된 발광 소자(30)들은 양 단부가 각각 제1 접촉 전극(26) 및 제3 접촉 전극(28)과 접촉하여 제1 전극(21) 및 제3 전극(23)과 전기적으로 연결될 수 있다. 제3 전극(23)과 제2 전극(22) 사이의 배치된 발광 소자(30)들은 양 단부가 각각 제3 접촉 전극(28) 및 제2 접촉 전극(27)과 접촉하여 제3 전극(23) 및 제2 전극(22)과 전기적으로 연결될 수 있다.
또한, 제1 전극(21) 및 제2 전극(22)과 달리 제3 전극(23)은 컨택홀을 통해 회로소자층과 직접적으로 연결되지 않을 수 있다. 제1 전극(21)과 제2 전극(22)으로 인가된 전기 신호는 제1 접촉 전극(26) 및 제2 접촉 전극(27)과 발광 소자(30)들을 통해 제3 전극(23)으로 전달될 수 있다. 즉, 제1 전극(21) 및 제3 전극(23) 사이의 배치된 발광 소자(30)와 제3 전극(23) 및 제2 전극(22) 사이에 배치된 발광 소자(30)들은 직렬 연결을 구성할 수 있다. 일 실시예에 따른 표시 장치(10_2)는 제3 전극(23)을 더 포함하여 복수의 발광 소자(30)들이 직렬 연결을 구성할 수 있고, 각 서브 화소(PXn)의 발광 효율이 더욱 향상될 수 있다.
도 15는 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다. 도 16은 도 15의 VI-VI'선을 따라 자른 단면도이다.
도 15 및 도 16을 참조하면, 일 실시예에 따른 표시 장치(10_3)는 접촉 전극(26_3, 27_3)의 폭이 각 전극(21, 22)의 폭보다 좁을 수 있다. 각 접촉 전극(26_3, 27_3)들은 전극(21, 22)들의 제1 절연층(51)이 배치되지 않고 노출된 상면 중 일부만을 덮도록 배치될 수 있다. 예를 들어, 제1 접촉 전극(26_3)은 발광 소자(30)의 일 단부 및 제1 전극(21)의 상면 일부와 접촉하도록 배치되되, 제1 전극(21)의 제2 전극(22)과 대향하는 일 측만을 덮도록 배치될 수 있다. 제2 접촉 전극(27_3)은 발광 소자(30)의 타 단부 및 제2 전극(22)의 상면 일부와 접촉하도록 배치되되, 제2 전극(22)의 제1 전극(21)과 대향하는 일 측만을 덮도록 배치될 수 있다.
접촉 전극(26_3, 27_3)들은 전도성 고분자(PM)가 전극(21, 22)과 발광 소자(30) 상에서 응집되는 공정에서 그 폭이 조절될 수 있다. 상술한 바와 같이, 잉크(S) 상에 전계(E)를 생성하여 액정 분자(LC)와 발광 소자(30)를 배향할 때 전도성 고분자(PM)들도 고분자 사슬의 주쇄부가 일 방향으로 배향되면서 전극(21, 22) 상에 응집될 수 있다. 여기서, 발광 소자(30)와 전극(21, 22) 사이의 공간에서 전계(E)의 세기가 강할 경우, 전도성 고분자(PM)들이 집중적으로 응집될 수 있다. 이에 따라, 전도성 고분자(PM)들은 발광 소자(30)와 각 전극(21, 22)의 일 측 상에서 응집되어 접촉 전극(26_3, 27_3)을 형성할 수 있고, 접촉 전극(26_3, 27_3)은 비교적 좁은 폭을 갖게될 수 있다. 본 실시예는 각 접촉 전극(26_3, 27_3)들의 폭이 다른 점에서 도 2 및 도 3의 실시예와 차이가 있다. 이하, 중복된 설명은 생략하기로 한다.
도 17은 또 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다. 도 18은 도 17의 VIII-VIII'선을 따라 자른 단면도이다.
도 17 및 도 18을 참조하면, 표시 장치(10_4)는 접촉 전극(26_4, 27_4)이 전극(21, 22) 상에서 발광 소자(30)가 놓이는 부분에만 배치될 수도 있다. 접촉 전극(26_4, 27_4)들은 일 방향으로 연장되지 않고, 전극(21, 22) 상에서 발광 소자(30)들이 배치된 영역에 대응하여 서로 이격되어 배치될 수 있다. 이에 따라, 접촉 전극(26_4, 27_4)은 각 서브 화소(PXn)마다 섬형 또는 아일랜드형 패턴을 형성할 수도 있다. 본 실시예는 접촉 전극(26_4, 27_4)들의 배치 및 형상이 다른 점에서 차이가 있다.
상술한 바와 같이, 잉크(S) 상에 전계(E)를 생성하면 발광 소자(30)와 액정 분자(LC)가 배향되고, 전도성 고분자(PM)는 전극(21, 22) 및 발광 소자(30) 상에서 응집될 수 있다. 여기서, 복수의 발광 소자(30)들이 액정 분자(LC)의 배향에 영향을 받아 정렬되는 것과 유사하게, 전도성 고분자(PM)들도 발광 소자(30)에 영향을 받아 응집될 수도 있다. 전계(E)에 의해 발광 소자(30)가 전극(21, 22) 상에 배치될 때, 전도성 고분자(PM)들이 발광 소자(30)의 양 단부에 응집되면서 배치될 수도 있다. 이에 따라, 전도성 고분자(PM)들은 발광 소자(30)의 양 단부와 제1 뱅크(40)의 측면 상에 놓인 전극(21, 22) 사이에 집중적으로 응집되고, 접촉 전극(26_4, 27_4)들은 발광 소자(30)의 양 단부가 놓이는 부분에 대응되어 배치될 수 있다. 다만, 전도성 고분자(PM)들 중 적어도 일부는 제1 절연층(51)이 배치되지 않고 노출된 전극(21, 22) 상면에서 응집되고, 접촉 전극(26_4, 27_4)들은 각 전극(21, 22)들과도 접촉할 수 있다.
또한, 몇몇 실시예에서, 복수의 접촉 전극(26_4, 27_4)들은 발광 소자(30)의 양 단부와 제1 뱅크(40)의 측면 상에 놓인 전극(21, 22) 사이에 배치된 부분의 두께가 가장 두꺼울 수 있다. 전도성 고분자(PM)들이 발광 소자(30)의 양 단부에 응집된 상태로 전극(21, 22) 상에 놓일 경우, 발광 소자(30)의 양 단부 주변에서 많은 수가 응집될 수 있다. 이에 따라, 전도성 고분자(PM)가 경화되어 형성되는 접촉 전극(26_4, 27_4)들은 발광 소자(30)의 양 단부와 제1 뱅크(40)의 측면 상에 놓인 전극(21, 22) 사이에 배치된 부분의 두께가 가장 두꺼울 수 있다. 다만, 이에 제한되지 않는다.
도 19는 또 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 평면도이다.
도 19를 참조하면, 발광 소자(30_5)는 연장된 방향이 각 전극(21, 22)들이 연장된 방향에 수직하지 않고 이에 경사진 방향으로 배치될 수 있다. 이에 따라, 제1 접촉 전극(26_5)과 제2 접촉 전극(27_5)도 제1 방향(DR1)과 제2 방향(DR2) 사이의 방향으로 서로 이격될 수 있다. 본 실시예는 발광 소자(30_5)의 배향 방향 및 각 접촉 전극(26_5, 27_5)들의 이격 방향이 다른 점에서 도 17의 실시예와 차이가 있다.
발광 소자(30_5)는 액정 분자(LC)와 함께 배향되고, 액정 분자(LC)의 배향 방향에 영향을 받을 수 있다. 몇몇 실시예에서, 액정 분자(LC)들의 배향 방향은 각 전극(21, 22)의 연장 방향에 수직하지 않은 방향으로 배향될 수 있고, 발광 소자(30_5)들도 각 전극(21, 22)들이 연장된 방향에 경사진 방향으로 배치될 수 있다. 복수의 발광 소자(30_5)들은 제1 전극(21)과 제2 전극(22) 사이에 정렬되되, 발광 소자(30_5)의 배향 방향과 발광 소자(30_5)들의 정렬 방향은 서로 수직하지 않을 수도 있다. 다만, 액정 분자(LC)들은 일정한 방향으로 배향되므로, 복수의 발광 소자(30_5)들은 배향 방향이 균일할 수 있다.
또한, 몇몇 발광 소자(30_5)들은 적어도 일 단부만이 전극(21, 22) 상에 놓이도록 배치될 수 있다. 그러나, 전도성 고분자(PM)들이 발광 소자(30_5)의 양 단부에 응집된 상태로 배치될 경우, 발광 소자(30_5)들이 전극(21, 22)의 연장 방향에 경사지게 배향되더라도 발광 소자(30_5)는 각 전극(21, 22)들과 전기적으로 연결될 수 있다. 접촉 전극(26_5, 27_5)들은 발광 소자(30_5)의 양 단부에 대응되어 배치되고, 일정 폭을 가짐에 따라 전극(21, 22)의 상면 일부와도 접촉할 수 있다. 발광 소자(30_5)가 어느 한 단부가 전극(21, 22) 상에 놓이지 않더라도, 접촉 전극(26_5, 27_5)들은 발광 소자(30_5)의 일 단부 및 전극(21, 22) 일부와 접촉할 수 있다. 그 외 중복된 설명은 생략하기로 한다.
한편, 접촉 전극(26, 27)은 발광 소자(30)를 덮는 부분에서 일정 두께를 가질 수 있다. 몇몇 실시예에서, 접촉 전극(26, 27)은 발광 소자(30)를 덮는 부분의 두께가 발광 소자(30)의 직경보다 클 수 있고, 몇몇 발광 소자(30)는 단면 상 서로 다른 높이에 배치될 수 있다.
도 20은 또 다른 실시예에 따른 표시 장치의 일 서브 화소를 나타내는 부분 단면도이다.
도 20을 참조하면, 일 실시예에 따른 표시 장치(10_6)는 발광 소자(30)가 서로 다른 높이 배치된 발광 소자(30A, 30B)들을 포함할 수 있다. 발광 소자(30)는 양 단부가 각 전극(21, 22) 상에 놓이도록 배치되되, 제1 절연층(51) 상에 직접 배치된 제1 발광 소자(30A) 및 제1 발광 소자(30A)의 상부에 배치된 제2 발광 소자(30B)를 포함할 수 있다.
제1 발광 소자(30A)는 제1 절연층(51) 상에 직접 배치된다. 제1 발광 소자(30A)는 상술한 표시 장치(10)들에 배치된 발광 소자(30)와 동일할 수 있다.
제2 발광 소자(30B)는 단면 상 제1 발광 소자(30A)의 상부에 배치되고, 제2 발광 소자(30B)와 제1 발광 소자(30A)는 서로 다른 높이에 배치될 수 있다. 잉크(S)에 분산된 복수의 발광 소자(30)들은 전계(E)에 의해 배향되어 전극(21, 22) 상에 배치된다. 여기서, 전도성 고분자(PM)들이 발광 소자(30)의 양 단부에 응집될 수 있는데, 전도성 고분자(PM)들이 형성하는 응집체에 하나 이상의 발광 소자(30)들이 고정될 수 있다. 이 경우, 몇몇 발광 소자(30)들은 두께 방향으로 중첩되도록 배치될 수 있다. 전도성 고분자(PM)들이 경화되어 접촉 전극(26, 27)을 형성하면 하나 이상의 발광 소자(30)들이 두께 방향으로 중첩되어 배치될 수 있고, 이들은 서로 다른 높이를 가질 수 있다.
복수의 발광 소자(30)들이 두께 방향으로 중첩되어 서로 다른 높이에 배치됨에 따라 각 서브 화소(PXn) 내 더 많은 수의 발광 소자(30)들이 배치될 수 있다. 이에 따라, 표시 장치(10_6)는 각 서브 화소(PXn)의 단위 면적 당 발광량이 증가하는 이점이 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.

Claims (20)

  1. 제1 기판;
    제1 기판 상에 서로 이격되어 배치된 제1 전극 및 제2 전극;
    적어도 일부분이 상기 제1 전극과 상기 제2 전극 사이에 배치된 복수의 발광 소자;
    상기 제1 전극을 적어도 부분적으로 덮으며, 상기 발광 소자의 일 단부와 접촉하는 제1 접촉 전극; 및
    상기 제1 접촉 전극과 이격되어 상기 제2 전극을 적어도 부분적으로 덮으며, 상기 발광 소자의 타 단부와 접촉하는 제2 접촉 전극을 포함하고,
    상기 제1 접촉 전극 및 상기 제2 접촉 전극은 전도성 고분자를 포함하는 표시 장치.
  2. 제1 항에 있어서,
    상기 전도성 고분자는 PEDOT:PSS를 포함하는 표시 장치.
  3. 제2 항에 있어서,
    상기 제1 접촉 전극 및 상기 제2 접촉 전극의 두께는 150nm 내지 250nm의 범위를 갖는 표시 장치.
  4. 제2 항에 있어서,
    상기 제1 접촉 전극과 상기 제2 접촉 전극은 상기 발광 소자 상에서 서로 이격되어 배치된 표시 장치.
  5. 제1 항에 있어서,
    상기 제1 전극 및 상기 제2 전극과 상기 제1 기판 사이에 배치되고, 중심부의 두께가 다른 부분보다 두꺼운 복수의 제1 뱅크들을 더 포함하고,
    상기 제1 접촉 전극과 상기 제2 접촉 전극은 각각 상기 제1 뱅크과 적어도 일부분이 두께 방향으로 중첩하도록 배치된 표시 장치.
  6. 제5 항에 있어서,
    상기 제1 접촉 전극과 상기 제2 접촉 전극은 각각 상기 제1 뱅크를 두께 방향으로 덮도록 배치되고, 상기 제1 뱅크의 두께가 두꺼운 부분과 중첩하도록 배치된 부분의 두께가 다른 부분보다 두꺼운 표시 장치.
  7. 제5 항에 있어서,
    상기 제1 접촉 전극과 상기 제2 접촉 전극은 상기 발광 소자의 일 단부를 덮는 부분의 두께가 다른 부분보다 두꺼운 표시 장치.
  8. 제6 항에 있어서,
    상기 발광 소자는 양 단부가 상기 제1 접촉 전극 및 상기 제2 접촉 전극과 접촉하는 제1 발광 소자 및 상기 제1 발광 소자보다 상부에 배치되고 양 단부가 상기 제1 접촉 전극 및 상기 제2 접촉 전극과 접촉하는 제2 발광 소자를 포함하는 표시 장치.
  9. 제1 항에 있어서,
    상기 제1 기판 상에 배치되되 상기 제1 전극 및 상기 제2 전극을 부분적으로 덮으며 이들 사이에 배치된 제1 절연층을 더 포함하고,
    상기 발광 소자는 상기 제1 절연층 상에 배치된 표시 장치.
  10. 제9 항에 있어서,
    상기 제1 기판 상에 배치되되, 상기 제1 전극 및 상기 제2 전극, 상기 발광 소자, 상기 제1 접촉 전극 및 상기 제2 접촉 전극을 덮도록 배치된 제2 절연층을 더 포함하는 표시 장치.
  11. 제10 항에 있어서,
    상기 제2 절연층은 상기 발광 소자의 외면 중 상기 제1 접촉 전극과 상기 제2 접촉 전극이 이격된 부분과 직접 접촉하는 표시 장치.
  12. 제10 항에 있어서,
    상기 제1 기판 상에서 상기 발광 소자들이 배치된 영역을 둘러싸도록 배치된 제2 뱅크를 더 포함하고,
    상기 제2 절연층은 상기 제2 뱅크 상에도 배치된 표시 장치.
  13. 대상 기판 및 상기 대상 기판 상에 배치된 제1 전극 및 제2 전극을 준비하는 단계;
    상기 대상 기판 상에 복수의 발광 소자, 액정 분자 및 전도성 고분자를 포함하는 잉크를 분사하는 단계; 및
    상기 대상 기판 상에 전계를 생성하여 상기 발광 소자와 상기 액정 분자를 배향하고, 상기 전도성 고분자를 경화시켜 상기 제1 전극 및 상기 제2 전극 상에 각각 배치되는 복수의 접촉 전극들을 형성하는 단계를 포함하는 표시 장치의 제조 방법.
  14. 제13 항에 있어서,
    상기 발광 소자와 상기 액정 분자는 일 방향으로 연장된 형상을 갖고,
    상기 접촉 전극들을 형성하는 단계에서 상기 발광 소자와 상기 액정 분자는 연장된 방향이 상기 대상 기판의 상면에 평행하게 배향되는 표시 장치의 제조 방법.
  15. 제14 항에 있어서,
    상기 액정 분자는 양의 유전율 이방성을 갖는 표시 장치의 제조 방법.
  16. 제14 항에 있어서,
    상기 전도성 고분자는 상기 전계에 의해 주쇄부가 일 방향을 향하도록 배향되어 상기 제1 전극 및 상기 제2 전극 상에 응집되고,
    상기 발광 소자는 일 방향으로 배향된 상태로 양 단부가 상기 전도성 고분자에 의해 고정되는 표시 장치의 제조 방법.
  17. 제16 항에 있어서,
    상기 전도성 고분자는 PEDOT:PSS를 포함하는 표시 장치의 제조 방법.
  18. 제16 항에 있어서,
    상기 전도성 고분자를 경화시키는 단계는 상기 발광 소자와 상기 액정 분자가 일 방향으로 배향된 상태에서 광을 조사하여 수행되는 표시 장치의 제조 방법.
  19. 제16 항에 있어서,
    상기 복수의 발광 소자들은 일 단부가 상기 제1 전극 상에 놓이고 타 단부가 상기 제2 전극 상에 놓이도록 배치되며,
    상기 발광 소자는 제1 발광 소자 및 상기 제1 발광 소자의 상부에 놓이는 제2 발광 소자를 포함하는 표시 장치의 제조 방법.
  20. 제19 항에 있어서,
    상기 접촉 전극은 상기 발광 소자의 일 단부 및 상기 제1 전극과 접촉하는 제1 접촉 전극 및 상기 발광 소자의 타 단부 및 상기 제2 전극과 접촉하되 상기 제1 접촉 전극과 이격된 제2 접촉 전극을 포함하는 표시 장치의 제조 방법.
PCT/KR2020/007346 2020-03-03 2020-06-05 표시 장치 및 이의 제조 방법 WO2021177509A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202080098137.9A CN115244698A (zh) 2020-03-03 2020-06-05 显示装置及其制造方法
US17/909,277 US20230089435A1 (en) 2020-03-03 2020-06-05 Display device and manufacturing method therefor

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200026396A KR20210111918A (ko) 2020-03-03 2020-03-03 표시 장치 및 이의 제조 방법
KR10-2020-0026396 2020-03-03

Publications (1)

Publication Number Publication Date
WO2021177509A1 true WO2021177509A1 (ko) 2021-09-10

Family

ID=77613496

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2020/007346 WO2021177509A1 (ko) 2020-03-03 2020-06-05 표시 장치 및 이의 제조 방법

Country Status (4)

Country Link
US (1) US20230089435A1 (ko)
KR (1) KR20210111918A (ko)
CN (1) CN115244698A (ko)
WO (1) WO2021177509A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7068418B2 (en) * 2001-01-31 2006-06-27 Seiko Epson Corporation Display device
JP4226867B2 (ja) * 2002-09-25 2009-02-18 株式会社 日立ディスプレイズ 表示装置
KR20180072909A (ko) * 2016-12-21 2018-07-02 삼성디스플레이 주식회사 발광 장치 및 이를 구비한 표시 장치
KR20190096475A (ko) * 2018-02-08 2019-08-20 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
KR20200017013A (ko) * 2018-08-07 2020-02-18 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7068418B2 (en) * 2001-01-31 2006-06-27 Seiko Epson Corporation Display device
JP4226867B2 (ja) * 2002-09-25 2009-02-18 株式会社 日立ディスプレイズ 表示装置
KR20180072909A (ko) * 2016-12-21 2018-07-02 삼성디스플레이 주식회사 발광 장치 및 이를 구비한 표시 장치
KR20190096475A (ko) * 2018-02-08 2019-08-20 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
KR20200017013A (ko) * 2018-08-07 2020-02-18 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법

Also Published As

Publication number Publication date
CN115244698A (zh) 2022-10-25
KR20210111918A (ko) 2021-09-14
US20230089435A1 (en) 2023-03-23

Similar Documents

Publication Publication Date Title
WO2017142315A1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치
WO2021241937A1 (ko) 표시 장치 및 이의 제조 방법
WO2021225284A1 (ko) 표시 장치
WO2020242116A1 (ko) 표시 장치
WO2022035233A1 (ko) 표시 장치
WO2021242074A1 (ko) 표시 장치
WO2021235589A1 (ko) 표시 장치 및 그 제조 방법
WO2021125704A1 (ko) 표시 장치
WO2021066287A1 (ko) 표시 장치 및 이의 제조 방법
WO2022154517A1 (ko) 표시 장치
WO2022030763A1 (ko) 표시 장치
WO2022025395A1 (ko) 표시 장치
WO2021091062A1 (ko) 표시 장치
WO2021215585A1 (ko) 표시 장치
WO2022005208A1 (ko) 표시 장치
WO2022031104A1 (ko) 표시 장치
WO2022059986A1 (ko) 표시 장치
WO2022035232A1 (ko) 표시 장치
WO2021230426A1 (ko) 표시 장치
WO2021206217A1 (ko) 표시 장치 및 이의 제조 방법
WO2022050685A1 (ko) 표시 장치
WO2021177509A1 (ko) 표시 장치 및 이의 제조 방법
WO2022131811A1 (ko) 표시 장치 및 이의 제조 방법
WO2021235689A1 (ko) 표시 장치
WO2021177510A1 (ko) 발광 소자 및 이를 포함하는 표시 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20922545

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20922545

Country of ref document: EP

Kind code of ref document: A1