WO2018061523A1 - 貼り合わせsoiウェーハの製造方法 - Google Patents

貼り合わせsoiウェーハの製造方法 Download PDF

Info

Publication number
WO2018061523A1
WO2018061523A1 PCT/JP2017/029848 JP2017029848W WO2018061523A1 WO 2018061523 A1 WO2018061523 A1 WO 2018061523A1 JP 2017029848 W JP2017029848 W JP 2017029848W WO 2018061523 A1 WO2018061523 A1 WO 2018061523A1
Authority
WO
WIPO (PCT)
Prior art keywords
wafer
bonded soi
heat treatment
oxide film
soi
Prior art date
Application number
PCT/JP2017/029848
Other languages
English (en)
French (fr)
Inventor
徹 石塚
節哉 濱
Original Assignee
信越半導体株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 信越半導体株式会社 filed Critical 信越半導体株式会社
Priority to US16/331,079 priority Critical patent/US10600677B2/en
Priority to CN201780055519.1A priority patent/CN109690733B/zh
Priority to EP17855481.2A priority patent/EP3522202A4/en
Priority to KR1020197008489A priority patent/KR102408679B1/ko
Publication of WO2018061523A1 publication Critical patent/WO2018061523A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/185Joining of semiconductor bodies for junction formation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02008Multistep processes
    • H01L21/0201Specific process step
    • H01L21/02024Mirror polishing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02551Group 12/16 materials
    • H01L21/02554Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • H01L21/3247Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering for altering the shape, e.g. smoothing the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/84Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI

Definitions

  • the present invention relates to a method for manufacturing a bonded SOI wafer.
  • SOI Silicon On Insulator
  • a silicon layer hereinafter also referred to as an SOI layer
  • a buried oxide film which is an insulating film.
  • SOI layer silicon layer
  • BOX layer buried oxide film layer
  • an SOI wafer having a structure of a base wafer, a BOX layer, and an SOI layer is often manufactured by a bonding method.
  • this bonding method for example, after a silicon oxide film is formed on at least one surface of two silicon single crystal wafers, the two wafers are brought into close contact with each other through the formed oxide film and subjected to a bonding heat treatment. In this method, the bonding force is increased, and then one wafer (a wafer on which an SOI layer is formed (hereinafter referred to as a bond wafer)) is thinned by mirror polishing or a so-called ion implantation delamination method to manufacture an SOI wafer.
  • a bond wafer a wafer on which an SOI layer is formed
  • an oxide film is often formed on the bond wafer side for the purpose of keeping the bonding interface away from the SOI layer in which the device is manufactured.
  • the planarization process includes a planarization process performed using CMP (Chemical Mechanical Polish) and a planarization process by high-temperature annealing in a hydrogen gas or inert gas atmosphere (hereinafter, sometimes referred to as planarization heat treatment). is there. Usually, any of these is performed on the bonded SOI wafer after peeling.
  • CMP Chemical Mechanical Polish
  • planarization heat treatment a planarization process by high-temperature annealing in a hydrogen gas or inert gas atmosphere
  • the roughness of the SOI layer surface after the planarization process by CMP is equivalent to that of a mirror-polished wafer, but the in-plane film thickness uniformity of the SOI layer tends to deteriorate.
  • the roughness is slightly larger than that of the mirror-polished wafer, but the film thickness uniformity of the SOI layer is good.
  • the film thickness uniformity is significantly deteriorated in the planarization process by CMP.
  • Patent Document 1 As an example of heat treatment for flattening the SOI layer surface by high-temperature annealing, there is annealing in an argon atmosphere containing argon gas that is an inert gas (hereinafter referred to as Ar annealing) (Patent Document 1).
  • the present inventors centered on the surface of the SOI layer of the wafer located directly under the wafer support portion, and compared with that before Ar annealing. It was newly found out that (Light Point Defect) tends to increase.
  • an object of the present invention is to provide an SOI wafer manufacturing method capable of suppressing an increase in LPD.
  • the present invention provides a method for producing a bonded SOI wafer comprising a step of planarizing the surface of an SOI layer by subjecting a bonded SOI wafer having an oxide film on the back surface to a heat treatment in an argon atmosphere. Because When performing heat treatment in the argon atmosphere in a batch heat treatment furnace, a silicon wafer is disposed as a dummy wafer between the adjacent bonded SOI wafers accommodated in the batch heat treatment furnace and heat treatment is performed. There is provided a method for manufacturing a bonded SOI wafer characterized by the above.
  • the silicon wafer used as the dummy wafer is preferably a mirror-polished wafer that has not been used as the dummy wafer, or a mirror-polished wafer that has been cleaned after being used as the dummy wafer.
  • Such a dummy wafer can be easily prepared and has a great effect of suppressing an increase in LPD, so that a bonded SOI wafer with a small amount of LPD can be manufactured at a lower cost.
  • the temperature of the heat treatment under the argon atmosphere is preferably 1150 ° C. or higher.
  • the temperature of the heat treatment is 1150 ° C. or higher, the effect of improving the surface roughness of the SOI layer of the bonded SOI wafer can be further enhanced.
  • an increase in LPD on the surface of the SOI layer is suppressed in a process of flattening the surface of the SOI layer by subjecting the bonded SOI wafer having an oxide film on the back surface to heat treatment in an argon atmosphere by a batch heat treatment furnace.
  • the yield of a bonded SOI wafer with less LPD can be improved. Therefore, a bonded SOI wafer with less LPD can be stably manufactured.
  • FIG. 2 is a process flow diagram showing an embodiment of a method for manufacturing a bonded SOI wafer according to the present invention. Below, the manufacturing method of the bonding SOI wafer of this invention is demonstrated in order of a process with reference to FIG.
  • a substrate with an oxide film 2 having a thickness of 1 ⁇ m, for example, is prepared on the front and back surfaces (FIG. 2A).
  • the thickness of the oxide film 2 formed here is not particularly limited as long as the oxide film remains on the back surface of the SOI wafer in the planarization heat treatment step of the subsequent step (f).
  • the oxide film 2 can be formed, for example, by ordinary thermal oxidation.
  • the ion-implanted layer 3 can be formed by implanting at least one kind of hydrogen ion or rare gas into the bond wafer 4 (FIG. 2B). This is for making the ion implantation layer 3 a release surface in the step shown in FIG.
  • the depth of the ion implantation layer 3 from the surface of the bond wafer 4 can be set by adjusting the type and energy of ions to be implanted according to the desired thickness of the SOI layer.
  • the base wafer 1 on which the oxide film 2 is formed and the bond wafer 4 on which the ion implantation layer 3 is formed are arranged so that the surface of the bond wafer 4 on which the ion implantation layer 3 is formed is on the bonding surface side.
  • bonding is performed via the oxide film 2 (bonding step).
  • the base wafer 1 and the bond wafer 4 may be cleaned before bonding in order to remove contaminants such as particles and organic substances adhering to the wafer surface.
  • cleaning before bonding for example, RCA cleaning or the like can be used.
  • the bond wafer can be peeled using the ion implantation layer 3 as a peeling surface. (Peeling process).
  • a peeling step as shown in FIG. 2 (d), a bonded SOI wafer 10 comprising the peeled SOI layer 5, the BOX layer 6 (oxide film 2) and the base wafer 1 and having the oxide film 2 on the back surface is obtained. Can be produced.
  • the peeled bond wafer 9 is generated as a by-product, and the peeled bond wafer 9 can be regenerated as a new bond wafer 4.
  • bonding heat treatment may be performed in a high-temperature oxidizing atmosphere (bond heat treatment step).
  • bonding heat treatment step As shown in FIG. 2E, a surface oxide film 7 is formed on the surface of the SOI layer 5 after peeling by bonding heat treatment. Thereafter, the surface oxide film 7 formed by the bonding heat treatment is removed by, for example, hydrofluoric acid.
  • this sacrificial oxidation treatment by forming the oxide film and removing the oxide film, mechanical damage that occurred during peeling and implantation damage that occurred during ion implantation of hydrogen ions and the like can be removed.
  • the heat treatment temperature at this time may normally be 1100 ° C. or higher, but in the method for manufacturing a bonded SOI wafer of the present invention, the temperature of the heat treatment in an argon atmosphere is preferably 1150 ° C. or higher. With such a heat treatment temperature, the migration of the surface of the SOI layer 5 proceeds sufficiently, and the effect of improving the surface roughness of the SOI layer 5 of the bonded SOI wafer 10 can be further enhanced.
  • the heat treatment temperature is more preferably 1200 ° C. or higher.
  • the surface roughness is further improved.
  • the upper limit of this heat processing temperature is not specifically limited, For example, it is 1300 degrees C or less.
  • the Ar annealing treatment time is not particularly limited, but may be about 3 minutes to 10 hours, more preferably about 30 minutes to 2 hours.
  • the argon atmosphere in the present invention may be an atmosphere of Ar gas 100% or a non-oxidizing atmosphere mainly containing Ar gas.
  • the upper slot bonded SOI wafer is directly above the surface of the SOI layer 5 after peeling.
  • the oxide film 2 on the back surface of 10 faces.
  • a silicon wafer is used as a dummy wafer between adjacent bonded SOI wafers 10 accommodated in a batch heat treatment furnace in order to prevent the occurrence of the above-mentioned LPD. 12 is disposed and heat treatment is performed.
  • An example of the arrangement of the bonded SOI wafer 10 and the dummy wafer (silicon wafer 12) at this time is shown in FIG.
  • bonded SOI wafers 10 having an oxide film on the back surface are arranged in every other slot on a wafer support 13 formed on a support pole 14 of a boat, and slots between bonded SOI wafers 10 are arranged.
  • a silicon wafer 12 is arranged as a dummy wafer.
  • the silicon wafer 12 one having no oxide film on the back surface and the front surface is used (the natural oxide film is not limited to this).
  • the natural oxide film is not limited to this.
  • the silicon wafer 12 used as a dummy wafer is a mirror-polished wafer that has not been used as a dummy wafer, or mirror-polished that has been cleaned after being used as a dummy wafer.
  • a wafer is preferable.
  • the silicon wafer (mirror polished wafer) 12 disposed between the bonded SOI wafers 10 has a phenomenon in which dirt gradually accumulates due to oxygen components released from the peripheral bonded SOI wafers 10.
  • the oxygen component is released from the mirror-polished wafer used as a dummy wafer.
  • the oxygen component reaches the surface of the bonded SOI wafer 10 and causes a defect to be formed on the surface. Therefore, the mirror-polished wafer 12 disposed between the bonded SOI wafers 10 is replaced with a mirror-polished wafer having a clean surface that has not been used as a dummy wafer after processing a batch or a predetermined number of batches.
  • a mirror-polished wafer that has been cleaned after being used as a dummy wafer.
  • a mirror-polished wafer can be easily prepared as a dummy wafer, and a bonded SOI wafer with less LPD can be manufactured at a lower cost.
  • the slot interval when filling the batch heat treatment furnace is set to every other slot, every second slot, every third slot, A method of simply expanding the slot and so on can be considered.
  • the component reaching the surface of the lower bonded SOI wafer 10 by diffusion is suppressed. It seems difficult to do.
  • productivity of the batch heat treatment furnace is significantly impaired.
  • Example 1 As the bond wafer 4 and the base wafer 1, silicon single crystal wafers having a diameter of 300 mm, a conductivity type p-type, a resistivity of 10 ⁇ ⁇ cm, and a crystal orientation ⁇ 100> were prepared. Next, an oxide film 2 of 1 ⁇ m was grown on the base wafer 1 at an oxidation temperature of 950 ° C. At this time, an oxide film 2 having a thickness of about 1 ⁇ m was grown on the wafer back side.
  • the base wafer 1 is bonded to a bond wafer 4 into which hydrogen ions having an acceleration voltage of 50 keV and a dose of 5.0 ⁇ 10 16 / cm 2 are implanted, and heat treatment is performed at 500 ° C. for 20 minutes to form an ion implantation layer 3.
  • the SOI wafer 10 was manufactured by peeling and bonding.
  • a flattening heat treatment was performed by an inert gas atmosphere annealing (Ar 100%) at 1200 ° C. for 1 hour using a vertical resistance heating type batch heat treatment furnace.
  • 100 bonded SOI wafers 10 to be flattened are arranged at every other slot with respect to the wafer support portion 13 and are made of a silicon single crystal that has not been used as a dummy wafer between the bonded SOI wafers 10.
  • a mirror polished wafer 12 was placed.
  • sacrificial oxidation treatment oxidation at 950 ° C. and removal of the formed oxide film
  • Example 2 Under the same conditions as in Example 1, 10 batches of bonded SOI wafers 10 were produced. However, in this 10 batch process, the mirror-polished wafer 12 used in the first batch is not cleaned or replaced, and is used as it is for subsequent 9 batches of flattening heat treatment. Was made. When the LPD measurement was performed on the bonded SOI wafer 10 produced in the 10th batch under the same conditions as in Example 1, 75% of the bonded SOI wafers passed.
  • Example 3 Cleaning (SC1 cleaning and SC2 cleaning) was performed on the mirror-polished wafer 12 used in the continuous processing of 10 batches in Example 2. Using the mirror-polished wafer 12 after cleaning, planarization heat treatment was performed under the same production conditions as in Example 1, and further, LPD measurement was performed under the same conditions as in Example 1. As a result, 82% bonded SOI wafer passed.
  • Example 1 In the flattening heat treatment, flattening is performed under the same manufacturing conditions as in Example 1 except that 100 bonded SOI wafers 10 to be flattened are filled in the wafer support 13 of the batch heat treatment furnace without gaps. The heat treatment was performed and the LPD measurement was performed under the same conditions as in Example 1. As a result, only 2% bonded SOI wafers passed.
  • Comparative Example 3 In the flattening heat treatment, 50 bonded SOI wafers 10 to be flattened are arranged on a boat of a batch type heat treatment furnace in a state where the wafer interval is widened every two slots, and between the bonded SOI wafers 10. A flattening heat treatment was performed under the same manufacturing conditions as in Example 1 except that the mirror-polished wafer 12 was not disposed. When LPD measurement was performed under the same conditions as in Example 1, only 60% bonded SOI wafers passed. In Comparative Example 3, the pass rate was higher than that in Comparative Example 1-2, but was significantly lower than in Example 1-3, and the number of filled SOI wafers 10 needed to be significantly reduced. Productivity decreased compared to the example.
  • the yield of bonded SOI wafers with less LPD could be improved.
  • a bonded SOI wafer with less LPD could be stably produced.
  • the present invention is not limited to the above embodiment.
  • the above-described embodiment is an exemplification, and the present invention has substantially the same configuration as the technical idea described in the claims of the present invention, and any device that exhibits the same function and effect is the present invention. It is included in the technical scope of the invention.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Element Separation (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Abstract

本発明は、裏面に酸化膜を有する貼り合わせSOIウェーハに、アルゴン雰囲気下で熱処理を施してSOI層の表面を平坦化する工程を有する貼り合わせSOIウェーハの製造方法であって、アルゴン雰囲気下での熱処理をバッチ式熱処理炉により行う際に、バッチ式熱処理炉内に収容された隣り合う貼り合わせSOIウェーハの間に、ダミーウェーハとしてシリコンウェーハを配置して熱処理を行うことを特徴とする貼り合わせSOIウェーハの製造方法である。これにより、裏面に酸化膜を有する貼り合わせSOIウェーハにバッチ式熱処理炉によりアルゴン雰囲気下で熱処理を施してSOI層の表面を平坦化する工程において、LPDの増加を抑制することができるSOIウェーハの製造方法が提供される。

Description

貼り合わせSOIウェーハの製造方法
 本発明は、貼り合わせSOIウェーハの製造方法に関する。
 半導体素子用のウェーハの一つとして、絶縁膜である埋め込み酸化膜の上にシリコン層(以下、SOI層と呼ぶことがある)を形成したSOI(Silicon On Insulator)ウェーハがある。このSOIウェーハは、デバイス作製領域となる基板表層部のSOI層が埋め込み絶縁層(埋め込み酸化膜層(BOX層))により基板内部と電気的に分離されているため、寄生容量が小さく、耐放射性能力が高いなどの特徴を有する。そのため、高速かつ低消費電力動作、ソフトエラー防止などの効果が期待され、高性能半導体素子用の基板として有望視されている。
 ベースウェーハ、BOX層、SOI層という構造を有するSOIウェーハは、一般に貼り合わせ法で製造されることが多い。この貼り合わせ法は、例えば2枚のシリコン単結晶ウェーハのうちの少なくとも一方の表面にシリコン酸化膜を形成した後、この形成した酸化膜を介して2枚のウェーハを密着させ、結合熱処理を施すことによって結合力を高め、その後に片方のウェーハ(SOI層を形成するウェーハ(以下、ボンドウェーハ))を鏡面研磨や、いわゆるイオン注入剥離法により薄膜化して、SOIウェーハを製造する方法である。
 このような貼り合わせ法でSOIウェーハを製造する場合、デバイスが作製されるSOI層から貼り合わせ界面を遠ざける目的で、ボンドウェーハ側に酸化膜を形成することが多かった。
 一方、近年では、様々な通信機器で高速化及び大容量化が進んでいる。それに伴い高周波デバイス(RFデバイス)用半導体も高性能化が求められている。また、シリコン基板上に電子集積回路のみならず光集積回路も作製するシリコンフォトニクス(Si Photonics)も求められている。これらの用途に対応する貼り合わせSOIウェーハには、厚いBOX酸化膜を有するものの要求がある。貼り合わせSOIウェーハが厚いBOX酸化膜を備える場合には、イオン注入エネルギーの上限の観点から、ベースウェーハ側に厚い酸化膜を成長させて、貼り合わせを行う手法がとられる場合がある。そして、ベースウェーハに厚い酸化膜を成長させた場合には、ベースウェーハの貼り合わせ面とは反対側の裏面側にも厚い酸化膜がついた状態で、貼り合わせSOIウェーハの製造プロセスを行うことになる。
 イオン注入剥離法により貼り合わせSOIウェーハを製造するには、剥離後のSOI層表面の平坦性を高める工程が必要となる。この平坦化工程には、CMP(Chemical Mechanical Polish)を用いて行う平坦化工程と、水素ガスや不活性ガス雰囲気下の高温アニール(以下では平坦化熱処理と言うことがある)による平坦化工程がある。通常はこれらのいずれかが、剥離後の貼り合わせSOIウェーハに対して実施される。
 CMPによる平坦化工程後のSOI層表面のラフネスは鏡面研磨ウェーハと同等であるが、SOI層の面内膜厚均一性が劣化する傾向がある。一方、高温アニールによる平坦化工程ではラフネスは鏡面研磨ウェーハより少し大きいが、SOI層の膜厚均一性は良い。特に直径300mm以上の大直径ウェーハにおいては、CMPによる平坦化工程では膜厚均一性の劣化が著しい。それと比較して、高温アニールによる平坦化ではそのような傾向はない。
 高温アニールによりSOI層表面を平坦化する熱処理の例として、不活性ガスであるアルゴンガスを含有するアルゴン雰囲気でのアニール(以下、Arアニールと言う)がある(特許文献1)。
 特許文献1の図1(e)及び[0047]段落には、裏面に酸化膜のあるSOIウェーハに、平坦化熱処理として不活性ガス雰囲気で熱処理することが記載されているが、アルゴン雰囲気の場合、1200℃以上で行うことが好ましいとされている(特許文献1の[0048]段落参照)。
特開2012-129347号公報
 本発明者らは、裏面に酸化膜があるSOIウェーハをバッチ式熱処理炉で高温Arアニール処理すると、ウェーハ支持部直下に位置するウェーハのSOI層の表面を中心に、Arアニール前に比べてLPD(Light Point Defect)が増加する傾向があることを新規に見出した。
 観察されたLPDをSEM(Scanning Electron Microscope)のEDX(Energy Dispersive X-ray Spectroscopy)により分析を行うと、酸素とシリコンが検出される。しかし、バッチ炉の一番上に充填されたウェーハには常にLPDの増加が見られない。
 一方、裏面に酸化膜がないSOIウェーハの場合には、アニール前後でLPDの増加は見られない。これは、LPDの増加が裏面酸化膜に依存していることを示唆している。裏面に酸化膜があるSOIウェーハに高温Arアニールを施す際には、このLPDの増加を抑える必要がある。
 本発明は、上記問題点に鑑みてなされたものであって、裏面に酸化膜を有する貼り合わせSOIウェーハにバッチ式熱処理炉によりアルゴン雰囲気下で熱処理を施してSOI層の表面を平坦化する工程において、LPDの増加を抑制することができるSOIウェーハの製造方法を提供することを目的とする。
 上記目的を達成するために、本発明は、裏面に酸化膜を有する貼り合わせSOIウェーハに、アルゴン雰囲気下で熱処理を施してSOI層の表面を平坦化する工程を有する貼り合わせSOIウェーハの製造方法であって、
 前記アルゴン雰囲気下での熱処理をバッチ式熱処理炉により行う際に、該バッチ式熱処理炉内に収容された隣り合う前記貼り合わせSOIウェーハの間に、ダミーウェーハとしてシリコンウェーハを配置して熱処理を行うことを特徴とする貼り合わせSOIウェーハの製造方法を提供する。
 このように、隣り合う貼り合わせSOIウェーハの間に、シリコンウェーハを配置することによって、裏面に酸化膜を有する貼り合わせSOIウェーハの表面のLPDの増加を抑制することができ、LPDの少ない貼り合わせSOIウェーハを安定的に製造することができる。
 このとき、前記ダミーウェーハとして用いるシリコンウェーハを、前記ダミーウェーハとして使用したことのない鏡面研磨ウェーハ、又は、前記ダミーウェーハとして使用した後に洗浄を施した鏡面研磨ウェーハとすることが好ましい。
 このようなダミーウェーハであれば容易に準備することができ、LPDの増加を抑制する効果も大きいため、LPDの少ない貼り合わせSOIウェーハをより安価に製造することができる。
 また、前記アルゴン雰囲気下での熱処理の温度を1150℃以上とすることが好ましい。
 熱処理の温度を1150℃以上とすれば、貼り合わせSOIウェーハのSOI層の表面粗さ改善効果をより高めることができる。
 本発明によれば、裏面に酸化膜を有する貼り合わせSOIウェーハにバッチ式熱処理炉によりアルゴン雰囲気下で熱処理を施してSOI層の表面を平坦化する工程において、SOI層表面のLPDの増加を抑制することができ、LPDの少ない貼り合わせSOIウェーハの収率を向上させることができる。そのため、LPDの少ない貼り合わせSOIウェーハを安定的に製造することができる。
本発明のSOIウェーハの製造方法による、バッチ式熱処理炉内の貼り合わせSOIウェーハとダミーウェーハの配置の一例を示す概略図である。 本発明のSOIウェーハの製造方法の一実施形態を示す工程フロー図である。
 以下、本発明について、実施態様の一例として、図を参照しながら詳細に説明するが、本発明はこれに限定されるものではない。
 図2は、本発明の貼り合わせSOIウェーハの製造方法の一実施形態を示す工程フロー図である。以下では、本発明の貼り合わせSOIウェーハの製造方法を図2を参照して工程順に説明する。
 貼り合わせSOIウェーハのベースウェーハ1として、表裏面に例えば1μmの厚さの酸化膜2のついた基板を準備する(図2(a))。ここで形成する酸化膜2の厚さは、後の工程(f)の平坦化熱処理工程においてSOIウェーハの裏面に酸化膜が残っているような厚さであれば、特に限定されない。酸化膜2は、例えば通常の熱酸化により形成することができる。一方、ボンドウェーハ4には水素イオン又は希ガスのうち少なくとも1種類のイオンをイオン注入してイオン注入層3を形成することができる(図2(b))。これは、図2の(d)に示す工程において、このイオン注入層3を剥離面とするためのものである。イオン注入層3のボンドウェーハ4の表面からの深さは、所望のSOI層の厚さに応じて、注入するイオンの種類やエネルギーを調整することにより設定することができる。
 次に、酸化膜2を形成したベースウェーハ1とイオン注入層3を形成したボンドウェーハ4を、ボンドウェーハ4のイオン注入層3を形成した側の面が、貼り合わせ面側になるようにして、図2(c)に示すように、酸化膜2を介して貼り合わせる(貼り合わせ工程)。この貼り合わせ工程の前には、ウェーハの表面に付着しているパーティクル及び有機物などの汚染物を除去するため、ベースウェーハ1とボンドウェーハ4の貼り合わせ前洗浄が実施されてもよい。貼り合わせ前洗浄としては、例えばRCA洗浄等を用いることができる。
 貼り合わせ工程において貼り合わせたベースウェーハ1とボンドウェーハ4に対して、例えば窒素雰囲気で500℃程度の温度で剥離熱処理を行うと、イオン注入層3を剥離面としてボンドウェーハを剥離することができる(剥離工程)。この剥離工程により、図2(d)に示すように、剥離後のSOI層5、BOX層6(酸化膜2)、ベースウェーハ1からなり、裏面に酸化膜2を有する貼り合わせSOIウェーハ10を作製することができる。この時、副産物として剥離後のボンドウェーハ9が生成されるが、この剥離後のボンドウェーハ9は新品のボンドウェーハ4として再生することが可能である。
 剥離後のSOI層5とベースウェーハ1の貼り合わせ界面の結合力を高めるために、高温の酸化性雰囲気にて結合熱処理を行ってもよい(結合熱処理工程)。この結合熱処理により、図2(e)に示したように、剥離後のSOI層5の表面に結合熱処理による表面酸化膜7が形成される。その後、結合熱処理で形成された表面酸化膜7を例えばフッ酸などにより除去する。この酸化膜形成と酸化膜除去による犠牲酸化処理によって、剥離時に発生した機械的ダメージや水素イオン等のイオン注入時に発生した注入ダメージが除去できる。
 剥離後の貼り合わせSOIウェーハ10は、剥離後のSOI層5の表面の面粗さが大きいため、Arアニールにより表面粗さの改善を行う(図2(f)、平坦化熱処理工程)。この時の熱処理温度は、通常1100℃以上でよいが、本発明の貼り合わせSOIウェーハの製造方法においては、アルゴン雰囲気下での熱処理の温度を1150℃以上とすることが好ましい。このような熱処理温度であれば、SOI層5の表面のマイグレーションが十分に進行し、貼り合わせSOIウェーハ10のSOI層5の表面粗さの改善効果をより高めることができる。この熱処理温度は、より好ましくは1200℃以上である。より高い温度で熱処理を行うことで、表面粗さはより改善される。また、この熱処理温度の上限は特に限定されないが、例えば、1300℃以下である。Arアニールの処理時間は特に限定されないが、3分から10時間、より好ましくは30分から2時間程度とすることができる。この高温のArアニール処理により、SOI層5の表面のシリコン原子にマイグレーションが生じ、SOI層5の表面が平坦化される。尚、本発明におけるアルゴン雰囲気とは、Arガス100%の雰囲気のほか、Arガスを主成分とする非酸化性雰囲気とすることもできる。
 このArアニールの際、裏面に酸化膜を有する貼り合わせSOIウェーハ10をバッチ式熱処理炉に通常の方法で充填すると、剥離後のSOI層5の表面の直上に、上のスロットの貼り合わせSOIウェーハ10の裏面の酸化膜2が対向することになる。貼り合わせSOIウェーハ10がこのように配置されると、貼り合わせSOIウェーハ10の裏面から放出された酸素成分が、下のスロットの貼り合わせSOIウェーハ10のSOI層5の表面に到達し、LPDの発生原因になると考えられる。
 これに対し、本発明の貼り合わせSOIウェーハの製造方法では、上述したLPDの発生を防ぐために、バッチ式熱処理炉内に収容された隣り合う貼り合わせSOIウェーハ10の間に、ダミーウェーハとしてシリコンウェーハ12を配置して熱処理を行う。このときの、貼り合わせSOIウェーハ10とダミーウェーハ(シリコンウェーハ12)の配置の一例を図1に示す。図1に示すように、裏面に酸化膜を有する貼り合わせSOIウェーハ10を、ボートの支持ポール14に形成されたウェーハ支持部13に1スロットおきに配置し、貼り合わせSOIウェーハ10の間のスロットにはダミーウェーハとしてシリコンウェーハ12を配置する。シリコンウェーハ12は裏面及び表面に酸化膜を有していないものを用いる(自然酸化膜はこの限りではない)。このような配置にすると、裏面に酸化膜を有する貼り合わせSOIウェーハ10の直上にあるのは、酸化膜のないシリコンウェーハ12の裏面になる。このため、さらに上の裏面に酸化膜を有する貼り合わせSOIウェーハ10の裏面から放出された酸素成分は、シリコンウェーハ12により遮断されて、下のスロットの貼り合わせSOIウェーハ10の表面にはほとんど到達しない。
 また、本発明の貼り合わせSOIウェーハの製造方法においては、ダミーウェーハとして用いるシリコンウェーハ12を、ダミーウェーハとして使用したことのない鏡面研磨ウェーハ、又は、ダミーウェーハとして使用した後に洗浄を施した鏡面研磨ウェーハとすることが好ましい。
 貼り合わせSOIウェーハ10の間に配置されたシリコンウェーハ(鏡面研磨ウェーハ)12は、周囲の貼り合わせSOIウェーハ10から放出される酸素成分により、次第に汚れが堆積する現象がある。この汚れを放置したまま熱処理を繰り返すと、ダミーウェーハとして用いた鏡面研磨ウェーハから逆に酸素成分が放出されるようになる。そして、その酸素成分が貼り合わせSOIウェーハ10の表面に達して、その表面に対して欠陥を形成する原因となってしまう。従って、貼り合わせSOIウェーハ10の間に配置する鏡面研磨ウェーハ12は、バッチごと、若しくは、所定のバッチ数を処理した後に、ダミーウェーハとして使用したことのない、表面が清浄な鏡面研磨ウェーハに入れ替えるか、又は、ダミーウェーハとして使用した後に洗浄を施して清浄にした鏡面研磨ウェーハを再度使用することが好ましい。また、ダミーウェーハとして鏡面研磨ウェーハは容易に準備することができ、LPDの少ない貼り合わせSOIウェーハをより安価に製造することができる。
 また、裏面に酸化膜を有する貼り合わせSOIウェーハ10の裏面側の影響を抑制する手法として、バッチ式熱処理炉に充填する際のスロット間隔を、1スロットおき、2スロットおき、3スロットおき、4スロットおきなどと単に拡げてゆく手法が考えられる。しかし、この場合には、上にある貼り合わせSOIウェーハ10の裏面側から放出された酸素成分を遮蔽するものがないために、拡散で下の貼り合わせSOIウェーハ10の表面に到達する成分を抑制することは困難と考えられる。また、2スロットおき以上とする場合には、バッチ式熱処理炉の生産性を著しく損ねてしまうことになる。
(実施例1)
 ボンドウェーハ4及びベースウェーハ1として、両面が研磨された直径300mm、導電型p型、抵抗率10Ω・cm、結晶方位<100>のシリコン単結晶ウェーハを準備した。次に、ベースウェーハ1に対し、酸化温度950℃で1μmの酸化膜2を成長させた。このとき、ウェーハ裏面側にも約1μmの酸化膜2が成長した。
 このベースウェーハ1と、加速電圧50keV、ドーズ量5.0×1016/cmの水素イオンを注入したボンドウェーハ4とを貼り合せ、500℃、20分の熱処理を施してイオン注入層3で剥離して貼り合わせSOIウェーハ10を作製した。
 剥離後の貼り合わせSOIウェーハ10に、900℃で0.15μmの酸化膜を形成した後に、これを除去するHF洗浄を実施した(犠牲酸化処理)。その結果、表面には酸化膜はなく、裏面には約0.85μmの酸化膜がついた状態の貼り合わせSOIウェーハ10となった。
 この後に、縦型の抵抗加熱式のバッチ式熱処理炉を用い、1200℃、1時間の不活性ガス雰囲気アニール(Ar100%)による平坦化熱処理を実施した。この際、平坦化を行う貼り合わせSOIウェーハ10をウェーハ支持部13に対して1スロットおきに100枚配置し、貼り合わせSOIウェーハ10の間にダミーウェーハとして使用したことのないシリコン単結晶からなる鏡面研磨ウェーハ12を配置した。この平坦化熱処理の後、犠牲酸化処理(950℃の酸化及び形成された酸化膜除去)を施し、SOI層の厚さを150nmに調整した。この貼り合わせSOIウェーハ10の表面の欠陥評価として、直径0.10μm以上のLPD測定を行ったところ、100個/枚以下の合否判定規格に対し、84%の貼り合わせSOIウェーハが合格となった。
(実施例2)
 実施例1と同一条件で、連続10バッチの貼り合わせSOIウェーハ10を作製した。ただし、この10バッチの処理においては、最初の1バッチで使用した鏡面研磨ウェーハ12の洗浄や交換を行うことなく、そのまま、その後の連続9バッチの平坦化熱処理に使用して貼り合わせSOIウェーハ10を作製した。10バッチ目に作製された貼り合わせSOIウェーハ10に対して、実施例1と同一の条件でLPD測定を行ったところ、75%の貼り合わせSOIウェーハが合格となった。
(実施例3)
 実施例2で10バッチの連続処理に使用した鏡面研磨ウェーハ12に洗浄(SC1洗浄及びSC2洗浄)を行った。洗浄後の鏡面研磨ウェーハ12を使用して、実施例1と同一の製造条件で平坦化熱処理まで行い、さらに、実施例1と同一の条件でLPD測定を行った。その結果、82%の貼り合わせSOIウェーハが合格となった。
(比較例1)
 平坦化熱処理の際に、平坦化を行う100枚の貼り合わせSOIウェーハ10を、バッチ式熱処理炉のウェーハ支持部13に隙間なく充填したこと以外は、実施例1と同一の製造条件で平坦化熱処理まで行い、実施例1と同一の条件でLPD測定を行った。その結果、2%の貼り合わせSOIウェーハのみが合格となった。
(比較例2)
 平坦化熱処理の際に、平坦化を行う100枚の貼り合わせSOIウェーハ10を、バッチ式熱処理炉のボートに1スロットおきに配置し、それらの貼り合わせSOIウェーハ10の間には鏡面研磨ウェーハ12を配置しなかったこと以外は、実施例1と同一の製造条件で平坦化熱処理まで行った。そして、実施例1と同一の条件でLPD測定を行ったところ、32%の貼り合わせSOIウェーハのみが合格となった。
(比較例3)
 平坦化熱処理の際に、平坦化を行う50枚の貼り合わせSOIウェーハ10を、バッチ式熱処理炉のボートに2スロットおきにウェーハ間隔を広げた状態で配置し、貼り合わせSOIウェーハ10の間に鏡面研磨ウェーハ12を配置しなかったこと以外は、実施例1と同一の製造条件で平坦化熱処理まで行った。そして、実施例1と同一の条件でLPD測定を行ったところ、60%の貼り合わせSOIウェーハのみが合格となった。比較例3では、合格率は比較例1-2に比べ高かったが、実施例1-3よりは大幅に低く、また、貼り合わせSOIウェーハ10の充填枚数を大幅に減らす必要があるため、実施例に比べ生産性は低下した。
 以上のように、本発明の貼り合わせSOIウェーハの製造方法では、LPDの少ない貼り合わせSOIウェーハの収率を向上させることができた。また、LPDの少ない貼り合わせSOIウェーハを安定的に製造することができた。
 なお、本発明は、上記実施形態に限定されるものではない。上記実施形態は、例示であり、本発明の特許請求の範囲に記載された技術的思想と実質的に同一な構成を有し、同様な作用効果を奏するものは、いかなるものであっても本発明の技術的範囲に包含される。

Claims (3)

  1.  裏面に酸化膜を有する貼り合わせSOIウェーハに、アルゴン雰囲気下で熱処理を施してSOI層の表面を平坦化する工程を有する貼り合わせSOIウェーハの製造方法であって、
     前記アルゴン雰囲気下での熱処理をバッチ式熱処理炉により行う際に、該バッチ式熱処理炉内に収容された隣り合う前記貼り合わせSOIウェーハの間に、ダミーウェーハとしてシリコンウェーハを配置して熱処理を行うことを特徴とする貼り合わせSOIウェーハの製造方法。
  2.  前記ダミーウェーハとして用いるシリコンウェーハを、前記ダミーウェーハとして使用したことのない鏡面研磨ウェーハ、又は、前記ダミーウェーハとして使用した後に洗浄を施した鏡面研磨ウェーハとすることを特徴とする請求項1に記載の貼り合わせSOIウェーハの製造方法。
  3.  前記アルゴン雰囲気下での熱処理の温度を1150℃以上とすることを特徴とする請求項1又は請求項2に記載の貼り合わせSOIウェーハの製造方法。
PCT/JP2017/029848 2016-09-27 2017-08-22 貼り合わせsoiウェーハの製造方法 WO2018061523A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US16/331,079 US10600677B2 (en) 2016-09-27 2017-08-22 Method for manufacturing bonded SOI wafer
CN201780055519.1A CN109690733B (zh) 2016-09-27 2017-08-22 贴合式soi晶圆的制造方法
EP17855481.2A EP3522202A4 (en) 2016-09-27 2017-08-22 METHOD FOR PRODUCING A SOI WAFER
KR1020197008489A KR102408679B1 (ko) 2016-09-27 2017-08-22 접합soi웨이퍼의 제조방법

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-188216 2016-09-27
JP2016188216A JP6531743B2 (ja) 2016-09-27 2016-09-27 貼り合わせsoiウェーハの製造方法

Publications (1)

Publication Number Publication Date
WO2018061523A1 true WO2018061523A1 (ja) 2018-04-05

Family

ID=61762769

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/029848 WO2018061523A1 (ja) 2016-09-27 2017-08-22 貼り合わせsoiウェーハの製造方法

Country Status (7)

Country Link
US (1) US10600677B2 (ja)
EP (1) EP3522202A4 (ja)
JP (1) JP6531743B2 (ja)
KR (1) KR102408679B1 (ja)
CN (1) CN109690733B (ja)
TW (1) TWI716627B (ja)
WO (1) WO2018061523A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019201148A (ja) * 2018-05-17 2019-11-21 信越半導体株式会社 貼り合わせsoiウェーハの製造方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102384558B1 (ko) * 2017-09-27 2022-04-08 가부시키가이샤 코쿠사이 엘렉트릭 기판 처리 장치, 반도체 장치의 제조 방법 및 프로그램
US10935722B1 (en) * 2019-09-14 2021-03-02 Dong Li CMOS compatible material platform for photonic integrated circuits

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11251563A (ja) * 1997-12-26 1999-09-17 Canon Inc Soi基板の熱処理方法及び熱処理装置並びにそれを用いたsoi基板の作製方法
JP2010040638A (ja) * 2008-08-01 2010-02-18 Sumco Corp Soi基板の製造方法
JP2011146438A (ja) * 2010-01-12 2011-07-28 Shin Etsu Handotai Co Ltd 貼り合わせウェーハの製造方法
JP2012129347A (ja) 2010-12-15 2012-07-05 Shin Etsu Handotai Co Ltd 貼り合わせsoiウエーハの製造方法
JP2016201454A (ja) * 2015-04-09 2016-12-01 信越半導体株式会社 Soiウェーハの製造方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6156121A (en) * 1996-12-19 2000-12-05 Tokyo Electron Limited Wafer boat and film formation method
JPH10189465A (ja) * 1996-12-26 1998-07-21 Dainippon Screen Mfg Co Ltd 基板の熱処理装置およびそれを備える薄膜形成装置
US6171982B1 (en) * 1997-12-26 2001-01-09 Canon Kabushiki Kaisha Method and apparatus for heat-treating an SOI substrate and method of preparing an SOI substrate by using the same
JP2002353082A (ja) * 2001-05-28 2002-12-06 Shin Etsu Handotai Co Ltd 貼り合わせウェーハの製造方法
JP2004186226A (ja) * 2002-11-29 2004-07-02 Shin Etsu Handotai Co Ltd Soiウエーハの製造方法
WO2005024918A1 (ja) * 2003-09-08 2005-03-17 Sumco Corporation Soiウェーハおよびその製造方法
JP4626175B2 (ja) * 2004-04-09 2011-02-02 株式会社Sumco Soi基板の製造方法
JP4802624B2 (ja) * 2005-09-07 2011-10-26 信越半導体株式会社 貼り合わせsoiウェーハの製造方法
JP5183969B2 (ja) * 2007-05-29 2013-04-17 信越半導体株式会社 Soiウェーハのシリコン酸化膜形成方法
WO2013150636A1 (ja) * 2012-04-05 2013-10-10 国立大学法人東北大学 シリコンウェーハの原子オーダー平坦化表面処理方法及び熱処理装置
JP2012059889A (ja) * 2010-09-08 2012-03-22 Shin Etsu Handotai Co Ltd 貼り合わせウェーハの製造方法及びウェーハ載置用サセプタ
JP2013048218A (ja) * 2011-07-22 2013-03-07 Semiconductor Energy Lab Co Ltd Soi基板の作製方法
CN102543828B (zh) * 2011-11-02 2014-12-10 上海华力微电子有限公司 一种soi硅片的制备方法
JP2013143407A (ja) * 2012-01-06 2013-07-22 Shin Etsu Handotai Co Ltd 貼り合わせsoiウェーハの製造方法
JP5673572B2 (ja) * 2012-01-24 2015-02-18 信越半導体株式会社 貼り合わせsoiウェーハの製造方法
JP6036732B2 (ja) * 2014-03-18 2016-11-30 信越半導体株式会社 貼り合わせウェーハの製造方法
JP2016082093A (ja) * 2014-10-17 2016-05-16 信越半導体株式会社 貼り合わせウェーハの製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11251563A (ja) * 1997-12-26 1999-09-17 Canon Inc Soi基板の熱処理方法及び熱処理装置並びにそれを用いたsoi基板の作製方法
JP2010040638A (ja) * 2008-08-01 2010-02-18 Sumco Corp Soi基板の製造方法
JP2011146438A (ja) * 2010-01-12 2011-07-28 Shin Etsu Handotai Co Ltd 貼り合わせウェーハの製造方法
JP2012129347A (ja) 2010-12-15 2012-07-05 Shin Etsu Handotai Co Ltd 貼り合わせsoiウエーハの製造方法
JP2016201454A (ja) * 2015-04-09 2016-12-01 信越半導体株式会社 Soiウェーハの製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3522202A4

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019201148A (ja) * 2018-05-17 2019-11-21 信越半導体株式会社 貼り合わせsoiウェーハの製造方法

Also Published As

Publication number Publication date
TWI716627B (zh) 2021-01-21
KR102408679B1 (ko) 2022-06-14
JP6531743B2 (ja) 2019-06-19
US10600677B2 (en) 2020-03-24
US20190198386A1 (en) 2019-06-27
TW201824354A (zh) 2018-07-01
JP2018056230A (ja) 2018-04-05
KR20190050995A (ko) 2019-05-14
CN109690733A (zh) 2019-04-26
EP3522202A4 (en) 2020-05-13
EP3522202A1 (en) 2019-08-07
CN109690733B (zh) 2022-10-18

Similar Documents

Publication Publication Date Title
JP5706391B2 (ja) Soiウエーハの製造方法
JP3900741B2 (ja) Soiウェーハの製造方法
JP6036732B2 (ja) 貼り合わせウェーハの製造方法
WO2013088636A1 (ja) Soiウェーハの製造方法
WO2013102968A1 (ja) 貼り合わせsoiウェーハの製造方法
JP6107709B2 (ja) 貼り合わせsoiウェーハの製造方法
US20180122639A1 (en) Method for manufacturing bonded soi wafer
JPWO2005024925A1 (ja) Soiウェーハの作製方法
JP5183958B2 (ja) Soiウエーハの製造方法
WO2018061523A1 (ja) 貼り合わせsoiウェーハの製造方法
WO2011151968A1 (ja) 貼り合わせウェーハの製造方法
JP2017005201A (ja) Soiウェーハの製造方法
JP2016201454A (ja) Soiウェーハの製造方法
JP5292810B2 (ja) Soi基板の製造方法
JP5541136B2 (ja) 貼り合わせsoiウエーハの製造方法
WO2016059748A1 (ja) 貼り合わせウェーハの製造方法
WO2014192207A1 (ja) 貼り合わせウェーハの製造方法
JP6500845B2 (ja) 貼り合わせウェーハの製造方法
US7799660B2 (en) Method for manufacturing SOI substrate
JP5710429B2 (ja) 貼り合わせウェーハの製造方法
JP5531642B2 (ja) 貼り合わせウェーハの製造方法
JP2010129839A (ja) 貼り合わせウェーハの製造方法
KR20160052551A (ko) 접합 웨이퍼의 제조방법
JP2006013179A (ja) Soiウェーハの製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17855481

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20197008489

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2017855481

Country of ref document: EP

Effective date: 20190429