WO2011151968A1 - 貼り合わせウェーハの製造方法 - Google Patents

貼り合わせウェーハの製造方法 Download PDF

Info

Publication number
WO2011151968A1
WO2011151968A1 PCT/JP2011/002329 JP2011002329W WO2011151968A1 WO 2011151968 A1 WO2011151968 A1 WO 2011151968A1 JP 2011002329 W JP2011002329 W JP 2011002329W WO 2011151968 A1 WO2011151968 A1 WO 2011151968A1
Authority
WO
WIPO (PCT)
Prior art keywords
wafer
layer
resistivity
bonded
ion implantation
Prior art date
Application number
PCT/JP2011/002329
Other languages
English (en)
French (fr)
Inventor
阿賀 浩司
岡 哲史
能登 宣彦
Original Assignee
信越半導体株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 信越半導体株式会社 filed Critical 信越半導体株式会社
Priority to EP11789383.4A priority Critical patent/EP2579296A4/en
Priority to US13/699,118 priority patent/US20130102126A1/en
Publication of WO2011151968A1 publication Critical patent/WO2011151968A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • H01L21/3247Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering for altering the shape, e.g. smoothing the surface

Definitions

  • the present invention relates to a method for manufacturing a bonded wafer using an ion implantation separation method.
  • the surface roughness after peeling is not sufficient, and the damage layer of the ion implantation remains on the surface after peeling. It is essential to perform removal.
  • a method of improving the surface roughness a method of improving the surface roughness by annealing in a hydrogen or inert gas atmosphere has been conventionally used (see Patent Document 1 and Patent Document 2).
  • CMP Chemical Mechanical Polishing
  • an SOI wafer composed of a low-resistivity SOI layer or a low-resistivity SOI layer is used as a seed layer for epitaxial growth on the device structure according to the requirements on the device structure.
  • An SOI wafer with a layer formed may be required.
  • the dopant is diffused out during the annealing, so the dopant concentration on the surface of the SOI layer It was not possible to avoid a decrease in the resistance, and the desired electrical resistivity could not be maintained.
  • an SOI wafer comprising an SOI layer having a normal resistivity (eg, about 1 to 10 ⁇ cm) by ion implantation delamination
  • a low-resistivity bond wafer is used to remove boron or hydrogen in the SOI layer after delamination.
  • An SOI wafer fabrication method has been devised that increases the resistivity by diffusing outwardly by annealing in the atmosphere and at the same time improves the surface roughness.
  • a long heat treatment is required for the outward diffusion of boron. (See Patent Document 3 and Patent Document 4).
  • the present invention has been made in view of the above problems, and in a method for manufacturing a bonded wafer having a low resistivity thin film (SOI layer) containing a dopant such as boron at a high concentration by an ion implantation separation method, Provided is a method for producing a bonded wafer capable of maintaining low resistivity by suppressing outdiffusion due to outdiffusion of dopant and oxidation. Further, a bonded wafer having a thin film (SOI layer) having a normal resistivity (hereinafter referred to as about 1 to 10 ⁇ cm) by utilizing peeling at a low resistivity layer containing a dopant such as boron in a high concentration. A method for manufacturing a bonded wafer that can be efficiently manufactured while improving surface roughness is provided.
  • an ion implantation layer is formed in the bond wafer by ion-implanting at least one gas ion of hydrogen or a rare gas from the surface of the bond wafer.
  • a silicon single crystal wafer having a resistivity of at least 0.2 ⁇ cm or less in a region where the ion implantation layer is formed, and a dose amount of ions forming the ion implantation layer is 4 ⁇ 10 16 / cm 2 or less.
  • the ion-implanted layer is formed, and the release surface is planarized by heat treatment in an atmosphere containing HCl gas.
  • the manufacturing method of the bonded wafer characterized by performing by this is provided.
  • the bond wafer when a silicon single crystal wafer having a resistivity of at least 0.2 ⁇ cm or less in the region where the ion implantation layer is formed is used as the bond wafer, when the ion implantation is performed in such a low resistance region layer, Compared with the case, the critical dose required for peeling can be reduced. Thereby, since the surface roughness immediately after peeling is improved, the allowance for etching (gas etching) in the subsequent planarization heat treatment can be reduced. If the gas etching allowance is reduced, the gas etching allowance distribution can be reduced and the SOI film thickness distribution can be improved in addition to the improvement in gas etching productivity.
  • planarization heat treatment is performed by gas etching in an atmosphere containing HCl gas
  • planarization can be performed in a short time. Therefore, the speed of thinning the SOI layer is faster than the outward diffusion of the dopant in the SOI layer, and the reduction of the dopant concentration such as the boron concentration in the SOI layer remaining after etching can be suppressed.
  • the dose amount of ions forming the ion implantation layer is 2.5 ⁇ 10 16 / cm 2 or more.
  • the dose amount is less than 2.5 ⁇ 10 16 / cm 2 , peeling at the ion implantation layer may be difficult.
  • the dose amount of ions for forming the ion implantation layer in the bond wafer can be set to 2.5 ⁇ 10 16 / cm 2 or more and 4 ⁇ 10 16 / cm 2 or less.
  • the region where the ion implantation layer is formed is preferably a p + type region having a resistivity of 0.003 ⁇ cm or more.
  • the region where the ion implantation layer is formed can be a p + type region having a resistivity of 0.003 ⁇ cm or more.
  • the resistivity is lower than 0.003 ⁇ cm, it is difficult to manufacture a high-quality single crystal wafer.
  • the bond wafer, the p + -type silicon single crystal wafer the dopant is boron, or an epitaxial layer of higher resistivity than the p + -type silicon single crystal wafer on the p + -type silicon single crystal wafer It is preferable to form an epitaxial wafer on which is formed.
  • the p + type silicon single crystal wafer whose dopant is boron can be used as a bond wafer. Even when such a low resistivity silicon single crystal wafer (p + type silicon single crystal wafer) containing boron at a high concentration as a dopant is used, it is possible to suppress a decrease in the boron concentration in the SOI layer remaining after etching. Can do.
  • the dopant is p + -type silicon single crystal wafer is boron (resistivity 0.2 ⁇ cm or less, the dopant concentration of 1 ⁇ 10 17 / cm 3 or higher) higher than the p + -type silicon single crystal wafer onto An epitaxial wafer in which an epitaxial layer having a resistivity is formed can be used. In this case, if ions are implanted into the p + type silicon single crystal wafer, the critical dose can be reduced, and the surface roughness after peeling is improved.
  • the conditions for heat treatment (gas etching) performed after peeling can be relaxed, so that the normal resistance with improved surface roughness can be obtained by removing the low resistivity layer on the peeled surface and leaving only the normal resistivity layer. It is possible to efficiently manufacture an SOI wafer having a rate of SOI layer.
  • the normal resistivity is reduced from the low resistivity layer as compared with the case where the planarization treatment is performed for a long time with hydrogen or an inert gas. Since the diffusion of the dopant into the rate layer is suppressed, the fluctuation of the resistivity of the normal resistivity layer can be suppressed.
  • the epitaxial layer is deposited on the bonded wafer produced by the manufacturing method of the said bonded wafer,
  • the manufacturing method of the bonded wafer characterized by the above-mentioned is provided.
  • an epitaxial layer is formed on the surface of, for example, a p + SOI layer of an SOI wafer that has been subjected to planarization heat treatment (gas etching using HCl), and an SOI wafer having a p ⁇ / p + structure is manufactured, a desired result can be obtained.
  • the thickness distribution of the manufactured SOI layer is improved.
  • a bonded wafer having a low-resistivity thin film (SOI layer) containing a dopant such as boron in a high concentration out-diffusion of the dopant or suction due to oxidation is performed.
  • the manufacturing method of the bonded wafer which can suppress and maintain a low resistivity can be provided.
  • a bonded wafer having a thin film (SOI layer) having a normal resistivity can be bonded to the resistivity of the normal resistivity layer. It is possible to manufacture efficiently while suppressing fluctuations.
  • a bonded wafer with improved surface roughness and good SOI layer thickness distribution can be manufactured.
  • the present invention will be described more specifically.
  • the low resistivity of the bond wafer before bonding is suppressed by suppressing the outdiffusion of dopants and the sucking due to oxidation.
  • an SOI wafer manufacturing method has been devised that uses a low-resistivity bond wafer and then exfoliates boron in the SOI layer to increase the resistivity by simultaneously diffusing boron, and at the same time improves the surface roughness.
  • long-time heat treatment is necessary for the outward diffusion of boron, and a method for efficiently producing a bonded wafer having a thin film having a normal resistivity has been demanded.
  • planarization heat treatment is performed by gas etching in an atmosphere containing HCl gas, planarization can be performed in a short time. Therefore, the present inventors have found that the speed of thinning the SOI layer is faster than the outward diffusion of the dopant in the SOI layer, and that the boron concentration reduction in the SOI layer remaining after etching can be suppressed, and the present invention has been completed.
  • At least one gas ion of hydrogen or a rare gas is ion-implanted from the surface of the bond wafer to form an ion-implanted layer in the bond wafer.
  • the bond wafer is peeled off by the ion implantation layer, and then the peeled surface is planarized.
  • the ion implantation layer is formed by using a silicon single crystal wafer having a resistivity of 0.2 ⁇ cm or less in a region where the ion implantation layer is formed, and setting a dose amount of ions forming the ion implantation layer to 4 ⁇ 10 16 / cm 2 or less. And performing the planarization treatment of the peeled surface by heat treatment in an atmosphere containing HCl gas. Is a method for producing a bonded wafer.
  • FIG. 1A two silicon mirror wafers used as the bond wafer 1 and the base wafer 2 are prepared.
  • an ion implantation layer is formed in the bond wafer 1 in a later step.
  • the resistivity of at least the region where the ion implantation layer is formed is 0.2 ⁇ cm.
  • a silicon single crystal wafer having a thickness of preferably 0.05 ⁇ cm or less, more preferably 0.01 ⁇ cm or less is used as the bond wafer 1.
  • the bond wafer 1 a silicon single crystal wafer in which a region for forming the ion implantation layer is a p + type region having a resistivity of 0.003 ⁇ cm or more.
  • FIG. 1A shows an example in which a p + -type silicon single crystal wafer in which boron as a dopant is uniformly doped over the entire wafer is prepared as the bond wafer 1.
  • the bond wafer 1 and the base wafer 2 are bonded together via an insulating film, as shown in FIG. 1B, at least one of the bond wafer 1 and the base wafer 2, here, the bond wafer 1.
  • An insulating film 3 is formed.
  • the insulating film 3 does not need to be formed.
  • the thickness and the like of the insulating film 3 should be determined according to specifications and are not particularly limited.
  • the insulating film 3 (oxide film) having a thickness of about 0.01 to 2.0 ⁇ m by thermal oxidation is used. Can be formed.
  • the insulating film 3 can be formed on either the bond wafer 1 side or the base wafer 2 side.
  • boron or the like can be used when the low resistivity layer is p-type. It is preferable because the concentration of the dopant can be kept high without fear of the concentration being lowered by the absorption of the dopant.
  • the ion implantation layer 4 is formed by setting the dose amount of ions forming the ion implantation layer 4 to 4 ⁇ 10 16 / cm 2 or less. At this time, the dose amount of ions is preferably 2.5 ⁇ 10 16 / cm 2 or more.
  • the critical dose required for peeling is lower than in the case of normal resistivity.
  • the ion implantation layer in the low resistivity region, it is possible to realize a low dose amount for peeling.
  • the ion-implanted surface of the bond wafer 1 and the surface of the base wafer 2 are bonded together via an insulating film 3.
  • the wafers are bonded to each other without using an adhesive or the like by bringing the surfaces of the bond wafer 1 and the base wafer 2 into contact with each other in a clean atmosphere at room temperature.
  • the bond wafer 1 is peeled off by the ion implantation layer.
  • the peeling method is not particularly limited, but the bonded wafer 1 can be peeled by performing a heat treatment on the bonded wafers at, for example, about 500 to 600 ° C. in an inert gas atmosphere.
  • the ion implantation layer 4 in the low resistivity region, it is possible to achieve a low dose amount for peeling, and thus improve the surface roughness immediately after peeling. be able to.
  • the allowance by the etching (gas etching) at the time of the planarization heat processing mentioned later can also be reduced. If the gas etching allowance is reduced, the gas etching allowance distribution can be reduced and the SOI film thickness distribution can be improved in addition to the improvement in gas etching productivity.
  • the peeled surface is flattened to obtain a bonded wafer (SOI wafer) 6 (FIG. 1 (g)).
  • the planarization treatment of the peeled surface is performed by heat treatment in an atmosphere containing HCl gas.
  • the heat treatment conditions are not particularly limited, but can be performed, for example, at 1000 to 1200 ° C. for 1 to 30 minutes.
  • the allowance distribution of gas etching at the time of planarization heat treatment can be reduced, and the SOI layer 5 can be reduced.
  • the film thickness distribution can be improved.
  • the etching is performed by gas etching in an atmosphere containing HCl gas, planarization can be performed in a short time. Therefore, the speed of thinning of the SOI layer 5 is faster than the outward diffusion of the dopant in the SOI layer 5, and the reduction of the boron concentration in the SOI layer 5 remaining after etching can be suppressed. Thus, if the manufacturing method of the bonded wafer of this invention is used, the SOI wafer 6 which could maintain the low resistivity can be obtained.
  • the epitaxial layer 7 can also be deposited on the SOI wafer 6 obtained as described above (FIG. 1 (h)). That is, the epitaxial layer 7 is formed on the surface of the p + type SOI layer 5 of the SOI wafer 6 that has been subjected to the planarization heat treatment (gas etching with HCl), and the SOI wafer 6 ′ having a p ⁇ / p + structure is manufactured.
  • the manufactured SOI layer has an improved film thickness distribution.
  • an SOI wafer having a normal resistivity with improved surface roughness can also be fabricated by utilizing the fact that the dose can be reduced when ions are implanted into the low resistivity layer.
  • the bond wafer is an epitaxial having a p ⁇ / p + structure in which an epitaxial layer having a higher resistivity than that of the p + type silicon single crystal wafer is formed on a p + type silicon single crystal wafer whose dopant is boron.
  • a wafer can be used.
  • a p ⁇ / p + structure in which an epitaxial layer having a higher resistivity (usually resistivity) than a substrate is formed on a low resistance substrate having a resistivity of 0.003 to 0.2 ⁇ cm.
  • An epitaxial wafer having the following can be used.
  • an ion implantation layer is formed in the bond wafer.
  • the implantation depth (implantation position) for ion implantation is a low resistivity region (resistance ratio). Is ion-implanted in a region of 0.2 ⁇ cm or less.
  • the surface side on which the epitaxial layer (ordinary resistivity layer) of the bond wafer is formed is bonded to the base wafer, and after the peeling process, a planarizing heat treatment is performed in an atmosphere containing HCl gas, and the low resistivity of the peeled surface is obtained.
  • the critical dose required for peeling can be reduced and the surface roughness after peeling is improved. Therefore, heat treatment (gas etching) conditions after peeling can be relaxed, so the surface roughness is improved by removing the low resistivity layer on the peeled surface and leaving only the normal resistivity layer (epitaxial layer).
  • An SOI wafer having a normal resistivity SOI layer can be manufactured. In this case, the removal of the low resistivity layer remaining on the peeled surface is performed at high speed by gas etching. Since the diffusion of the dopant into the resistivity layer is suppressed, the fluctuation of the resistivity of the normal resistivity layer can be suppressed.
  • the planarization can be performed by a heat treatment in an atmosphere not containing HCl gas (hydrogen gas, inert gas, or a mixed gas atmosphere thereof). . Also in this case, since the surface roughness after peeling is improved, the planarization processing time can be shortened.
  • the implantation energy was 50 keV, and the dose amount was 6 levels in the range of 5.0e16 to 2.5e16 / cm 2 (5.0 ⁇ 10 16 to 2.5 ⁇ 10 16 / cm 2 ).
  • the bond wafer was bonded to the base wafer, and a heat treatment for peeling (500 ° C., 30 minutes) was performed to produce an SOI wafer.
  • Table 1 shows the relationship between the dose and the possibility of peeling.
  • Example 1 (a), Example 1 (b), comparative example The surface roughness (RMS, PV) of the three types of SOI wafers shown in Table 2 below after thinning by the gas etching with HCl from the peeled SOI wafers produced in the above experimental example. It shows in Table 2.
  • a low-resistivity wafer that is, when the region where the ion implantation layer is formed is a low-resistance bond wafer: Example 1 (a), (b)
  • the surface roughness after the planarization heat treatment gas etching with HCl
  • Example 4 A p-type silicon single crystal wafer (the dopant is boron and the dopant concentration is 1.1 ⁇ 10 19 / cm 3 ) having a resistivity of the entire bond wafer of 0.008 ⁇ cm is prepared, and ions are implanted into the bulk from the surface.
  • ion implantation conditions an implantation energy of 50 keV and a dose amount of 4.0e16 / cm 2 (4.0 ⁇ 10 16 / cm 2 ) were used.
  • the bond wafer was bonded to a base wafer having a 150 nm thermal oxide film formed on the surface, and a heat treatment for peeling (500 ° C., 30 minutes) was performed to produce an SOI wafer.
  • Table 3 shows the results of measuring the boron concentration on the SOI surface after performing planarization heat treatment (gas etching with HCl) under the same conditions as in Examples 1 (a) and (b) by SIMS.
  • Example 2 and Example 3 since a thermal oxide film is formed on the bond wafer before bonding, boron segregation in the oxide film occurs during the thermal oxidation, so the surface of the SOI layer after the SOI wafer is produced
  • the boron concentration on the SOI layer surface is more than one digit as compared with the case where the planarization heat treatment is performed in a hydrogen atmosphere or an inert gas atmosphere for a long time (eg, 1200 ° C., 1 hour).
  • the high value was shown and the effect which suppresses the resistivity change (high resistivity) of the low resistivity SOI layer by this invention was confirmed.
  • Example 4 since the oxide film was formed on the base wafer, the change in resistivity of the SOI layer could be further suppressed.
  • a p-type 1 ⁇ cm epitaxial layer is formed under the following conditions on the surface of the p + SOI layer of the SOI wafer manufactured under the same conditions as in Examples 2 to 4 and subjected to planarization heat treatment (gas etching with HCl), and p ⁇
  • An SOI wafer having a / p + structure was produced.
  • the film thickness distribution of the manufactured SOI layer was ⁇ 1.5% within the wafer surface, and it was confirmed that an SOI wafer with good film thickness uniformity was manufactured.
  • Example 5 As a bond wafer, an epitaxial wafer in which an epitaxial layer of 1 ⁇ cm was formed to 100 nm on the surface of a 0.008 ⁇ cm silicon single crystal substrate was prepared, and ions were implanted into the bulk of the silicon single crystal substrate through the epitaxial layer. As ion implantation conditions, an implantation energy of 50 keV and a dose amount of 4.0e16 / cm 2 were used. Thereafter, the bond wafer was bonded to a base wafer having a 150 nm thermal oxide film formed on the surface, and a heat treatment for peeling (500 ° C., 30 minutes) was performed to produce an SOI wafer.
  • a bond wafer As a bond wafer, an epitaxial wafer in which an epitaxial layer of 1 ⁇ cm was formed to 100 nm on the surface of a 0.008 ⁇ cm silicon single crystal substrate was prepared, and ions were implanted into the bulk of the silicon single crystal substrate through the epitaxial layer.
  • planarization heat treatment gas etching with HCl
  • planarization heat treatment gas etching with HCl
  • HCl gas etching with HCl
  • the resistivity (0.98 ⁇ cm) of the SOI layer surface maintained substantially the same resistivity as that when the epitaxial layer was formed (1 ⁇ cm).

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Plasma & Fusion (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Element Separation (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

 本発明は、ボンドウェーハ内にイオン注入層を形成し、ボンドウェーハとベースウェーハの表面とを貼り合わせ、イオン注入層でボンドウェーハを剥離させた後、剥離面の平坦化処理を行う貼り合わせウェーハの製造方法において、ボンドウェーハとして、イオン注入層を形成する領域の抵抗率が0.2Ωcm以下のシリコン単結晶ウェーハを用い、イオン注入層を形成するイオンのドーズ量を、4×1016/cm以下としてイオン注入層を形成し、剥離面の平坦化処理をHClガスを含む雰囲気中で熱処理することによって行う貼り合わせウェーハの製造方法である。これにより、イオン注入剥離法により、ボロンなどのドーパントを高濃度に含む低抵抗率の薄膜を有する貼り合わせウェーハの製造方法において、ドーパントの外方拡散や酸化による吸出しを抑えて低抵抗率を維持できる貼り合わせウェーハの製造方法が提供される。

Description

貼り合わせウェーハの製造方法
 本発明は、イオン注入剥離法を用いた貼り合わせウェーハの製造方法に関する。
 
 イオン注入剥離法による貼り合わせウェーハの製造方法においては、剥離後の表面粗さが十分ではないこと、イオン注入のダメージ層が剥離後の表面に残留することから、表面粗さの改善とダメージ層の除去を行うことが必須である。面粗さを改善する方法としては、従来より水素又は不活性ガス雰囲気下でアニールすることで面粗さを改善する方法が用いられてきた(特許文献1、特許文献2参照)。
 また、粗さ改善とイオン注入のダメージ層除去を同時に行う方法としてCMP(Chemical Mechanical Polishing)による粗さ改善・薄膜化も従来より行われてきたが、CMP処理をした場合、CMPの取り代分布によってSOI膜厚の面内分布が劣化することに加え、SOI表面にCMPによるダメージが形成される為、CMP後に更に犠牲酸化することが必要であった。
 一方、イオン注入剥離法により作製された貼り合わせSOIウェーハにおいて、デバイス構造上の要求から、低抵抗率のSOI層からなるSOIウェーハ、または、低抵抗率のSOI層をシード層としてその上にエピタキシャル層を形成したSOIウェーハが必要とされる場合がある。その場合、剥離面を平坦化する処理として前述の水素又は不活性ガスによるアニールで面粗さを改善する方法を採用すると、アニール中にドーパントが外方拡散される為、SOI層表面のドーパント濃度の低下を避けることができず、所望の電気抵抗率を維持できなかった。
 また、ダメージ層を除去する方法として犠牲酸化を行うと、ドーパントがボロンのようなp型である場合に、酸化膜中へのボロンの偏析に伴う吸出しの効果が見られてしまうため、同様にSOI層を所望の電気抵抗率に維持することができなかった。
 また、イオン注入剥離法による通常抵抗率(例えば1~10Ωcm程度)のSOI層からなるSOIウェーハの作製において、低抵抗率のボンドウェーハを用いて、剥離後にSOI層中のボロンを水素又は還元性雰囲気のアニール等で外方拡散させる事により抵抗率を上げ、同時に面粗さを改善するSOIウェーハの作製方法が考案されていたが、ボロンの外方拡散には長時間の熱処理が必要となっていた(特許文献3、特許文献4参照)。
特開平10-275905号公報 WO2003/009386 WO2005/024917 特開2007-59704号公報
 本発明は、上記問題に鑑みてなされたものであって、イオン注入剥離法により、ボロンなどのドーパントを高濃度に含む低抵抗率の薄膜(SOI層)を有する貼り合わせウェーハの製造方法において、ドーパントの外方拡散や酸化による吸出しを抑えて低抵抗率を維持することができる貼り合わせウェーハの製造方法を提供する。また、ボロンなどのドーパントを高濃度に含む低抵抗率の層での剥離を利用することにより、通常抵抗率(以下、1~10Ωcm程度をいう)を有する薄膜(SOI層)を有する貼り合わせウェーハを面粗さを改善しつつ効率良く製造することができる貼り合わせウェーハの製造方法を提供する。
 上記課題を解決するため、本発明では、ボンドウェーハの表面から水素または希ガスのうち少なくとも1種類のガスイオンをイオン注入して前記ボンドウェーハ内にイオン注入層を形成し、前記ボンドウェーハのイオン注入した表面とベースウェーハの表面とを直接又は絶縁膜を介して貼り合わせ、前記イオン注入層でボンドウェーハを剥離させた後、剥離面の平坦化処理を行う貼り合わせウェーハの製造方法において、前記ボンドウェーハとして、少なくとも前記イオン注入層を形成する領域の抵抗率が0.2Ωcm以下のシリコン単結晶ウェーハを用い、前記イオン注入層を形成するイオンのドーズ量を、4×1016/cm以下として前記イオン注入層を形成し、前記剥離面の平坦化処理を、HClガスを含む雰囲気中で熱処理することによって行うことを特徴とする貼り合わせウェーハの製造方法を提供する。
 このように、ボンドウェーハとして、少なくともイオン注入層を形成する領域の抵抗率が0.2Ωcm以下のシリコン単結晶ウェーハを用いれば、このような低抵抗領域層にイオン注入した場合、通常抵抗率の場合に比べて、剥離に必要な臨界ドーズ量を低ドーズ化することができる。これにより、剥離直後の面粗さが改善される為、その後に行われる平坦化熱処理の際のエッチング(ガスエッチング)による取り代を少なくする事が出来る。ガスエッチングの取り代が少なくなれば、ガスエッチングの生産性向上に加えてガスエッチングの取り代分布を低減でき、SOI膜厚分布も改善することができる。
 更に、本発明では平坦化熱処理がHClガスを含む雰囲気中のガスエッチングで行われるため、短時間で平坦化を行うことができる。従って、SOI層中のドーパントの外方拡散よりもSOI層の薄膜化のスピードが速く、エッチング後に残るSOI層中のボロン濃度等のドーパント濃度の低減を抑制することができる。
 またこのとき、前記イオン注入層を形成するイオンのドーズ量を、2.5×1016/cm以上とすることが好ましい。ドーズ量が2.5×1016/cmより少なくなると、イオン注入層での剥離が困難になる恐れがある。
 このように、ボンドウェーハ内にイオン注入層を形成するイオンのドーズ量を2.5×1016/cm以上、4×1016/cm以下とすることができる。
 またこのとき、前記イオン注入層を形成する領域を、抵抗率が0.003Ωcm以上のp型領域とすることが好ましい。
 このように、イオン注入層を形成する領域を、抵抗率が0.003Ωcm以上のp型領域とすることができる。0.003Ωcmより低い抵抗率では、高品質の単結晶ウェーハの製造が難しくなる。
 またこのとき、前記ボンドウェーハを、ドーパントがボロンであるp型シリコン単結晶ウェーハ、又は、該p型シリコン単結晶ウェーハ上に該p型シリコン単結晶ウェーハよりも高い抵抗率のエピタキシャル層を形成したエピタキシャルウェーハとすることが好ましい。
 このように、本発明の貼り合わせウェーハの製造方法において、ボンドウェーハとしてドーパントがボロンであるp型シリコン単結晶ウェーハを用いることができる。このような、ボロンをドーパントとして高濃度に含む低抵抗率のシリコン単結晶ウェーハ(p型シリコン単結晶ウェーハ)を用いた場合にも、エッチング後に残るSOI層中のボロン濃度低減を抑制することができる。
 また、ボンドウェーハとして、ドーパントがボロンであるp型シリコン単結晶ウェーハ(抵抗率0.2Ωcm以下、ドーパント濃度1×1017/cm以上)上に該p型シリコン単結晶ウェーハよりも高い抵抗率のエピタキシャル層を形成したエピタキシャルウェーハを用いることができる。この場合、p型シリコン単結晶ウェーハの内部にイオン注入すれば、臨界ドーズ量を低減することができ、剥離後の面粗さが改善される。そのため、剥離後に行う熱処理(ガスエッチング)条件を緩和することができるため、剥離した表面の低抵抗率層を除去して通常抵抗率層のみを残す事で、面粗さが改善された通常抵抗率のSOI層を持つSOIウェーハを効率良く作製することができる。また、剥離面に残る低抵抗率層の除去はガスエッチングで高速に行われるため、水素や不活性ガスで長時間をかけて平坦化処理を行う場合と比べて、低抵抗率層から通常抵抗率層へのドーパントの拡散が抑制されるので、通常抵抗率層の抵抗率の変動を抑制することができる。
 また、本発明では、前記貼り合わせウェーハの製造方法により作製された貼り合わせウェーハ上に、エピタキシャル層を堆積することを特徴とする貼り合わせウェーハの製造方法を提供する。
 このように、平坦化熱処理(HClによるガスエッチング)まで行ったSOIウェーハの例えばpSOI層の表面に、エピタキシャル層を形成し、p/p構造を有するSOIウェーハを作製すれば、所望構造を有するとともに、作製されたSOI層の膜厚分布が改善されたものとなる。
 以上説明したように、本発明によれば、ボロンなどのドーパントを高濃度に含む低抵抗率の薄膜(SOI層)を有する貼り合わせウェーハの作製方法において、ドーパントの外方拡散や酸化による吸出しを抑えて低抵抗率を維持できる貼り合わせウェーハの製造方法を提供することができる。また、ボロンなどのドーパントを高濃度に含む低抵抗率の層での剥離を利用することにより、通常抵抗率を有する薄膜(SOI層)を有する貼り合わせウェーハを、通常抵抗率層の抵抗率の変動を抑制しつつ、効率良く製造することができる。そして、本発明により、面粗さが改善され、SOI層の膜厚分布も良好な貼り合わせウェーハを製造することができる。
 
本発明の貼り合わせウェーハの製造方法の一例を示すフロー図である。
 以下、本発明についてより具体的に説明する。
 前述のように、従来、イオン注入剥離法により低抵抗率の薄膜層を有する貼り合わせウェーハの製造方法において、ドーパントの外方拡散や酸化による吸出しを抑えて貼り合わせ前のボンドウェーハの低抵抗率を維持することができる貼り合わせウェーハの製造方法が求められていた。また、低抵抗率のボンドウェーハを用い、剥離した後に、SOI層中のボロンを外方拡散させる事により抵抗率を上げ、同時に面粗さを改善するSOIウェーハの製造方法が考案されていたが、ボロンの外方拡散には長時間の熱処理が必要であったという問題があり、通常抵抗率を有する薄膜を有する貼り合わせウェーハを効率良く製造する方法が求められていた。
 本発明者らが種々検討した結果、ボロンやリン等のドーパントを高濃度に含む低抵抗率層にイオン注入した場合、通常抵抗率の場合に比べて、剥離に必要な臨界ドーズ量が低ドーズ化出来ることが判った。このため、イオン注入層の形成を低抵抗率領域内に行うことで、剥離するためのドーズ量を低ドーズ化することができ、これにより、剥離直後の面粗さが改善される為、その後に行われる平坦化熱処理の際のエッチング(ガスエッチング)による取り代を少なくする事もでき、ガスエッチングの取り代が少なくなれば、ガスエッチングの生産性向上に加えてガスエッチングの取り代分布を低減でき、SOI膜厚分布も改善できることを見出した。さらに、平坦化熱処理がHClガスを含む雰囲気中のガスエッチングで行われるため、短時間で平坦化を行うことができる。従って、SOI層中のドーパントの外方拡散よりもSOI層の薄膜化のスピードが速く、エッチング後に残るSOI層中のボロン濃度低減を抑制することができることを見出し、本発明を完成させた。
 即ち、本発明は、ボンドウェーハの表面から水素または希ガスのうち少なくとも1種類のガスイオンをイオン注入して前記ボンドウェーハ内にイオン注入層を形成し、前記ボンドウェーハのイオン注入した表面とベースウェーハの表面とを直接又は絶縁膜を介して貼り合わせ、前記イオン注入層でボンドウェーハを剥離させた後、剥離面の平坦化処理を行う貼り合わせウェーハの製造方法において、前記ボンドウェーハとして、少なくとも前記イオン注入層を形成する領域の抵抗率が0.2Ωcm以下のシリコン単結晶ウェーハを用い、前記イオン注入層を形成するイオンのドーズ量を、4×1016/cm以下として前記イオン注入層を形成し、前記剥離面の平坦化処理を、HClガスを含む雰囲気中で熱処理することによって行うことを特徴とする貼り合わせウェーハの製造方法である。
 以下、本発明の実施の形態を図1を参照しながら説明するが、本発明はこれらに限定されるものではない。
 まず、図1(a)では、ボンドウェーハ1及びベースウェーハ2として用いる2枚のシリコン鏡面ウェーハを準備する。
 ここで、本発明の貼り合わせウェーハの製造方法では、後工程でボンドウェーハ1の内部にイオン注入層を形成するが、この際に、少なくともイオン注入層を形成する領域の抵抗率が0.2Ωcm以下、好ましくは0.05Ωcm以下、より好ましくは0.01Ωcm以下となるようなシリコン単結晶ウェーハをボンドウェーハ1として用いる。また、イオン注入層を形成する領域が、抵抗率0.003Ωcm以上のp型領域であるシリコン単結晶ウェーハをボンドウェーハ1として用いることが好ましい。
 図1(a)においてはボンドウェーハ1としてドーパントであるボロンがウェーハ全体に均一にドープされているp型シリコン単結晶ウェーハを準備した例を示している。
 ボンドウェーハ1とベースウェーハ2とを絶縁膜を介して貼り合わせる場合には、図1(b)のように、ボンドウェーハ1及びベースウェーハ2のうちの少なくとも一方のウェーハ、ここではボンドウェーハ1に絶縁膜3を形成する。尚、ボンドウェーハ1とベースウェーハ2とを直接貼り合わせる場合には、絶縁膜3を形成しなくても良い。絶縁膜3の厚さ等は仕様により決定されるべきもので特に限定されるものではないが、例えば、熱酸化により約0.01~2.0μm程度の厚さの絶縁膜3(酸化膜)を形成させることができる。
 絶縁膜3の形成については、ボンドウェーハ1側でもベースウェーハ2側でも製造可能であるが、ベースウェーハ2に熱酸化膜を形成すれば、低抵抗率層がp型の場合に、ボロンなどのドーパントの吸出しにより濃度が低下する恐れがなく、ドーパント濃度を高く維持することができるために好ましい。
 次に、図1(c)のように、ボンドウェーハ1の表面から水素または希ガスのうち少なくとも1種類のガスイオンをイオン注入してボンドウェーハ1内にイオン注入層4を形成するが、この際、イオン注入層4を形成する領域の抵抗率は0.2Ωcm以下となるようにする。
 そして、イオン注入層4を形成するイオンのドーズ量を、4×1016/cm以下としてイオン注入層4を形成する。またこの際、イオンのドーズ量を2.5×1016/cm以上とすることが好ましい。
 本発明の貼り合わせウェーハの製造方法のように、ボロン等のドーパントを高濃度に含む低抵抗層にイオン注入した場合、通常抵抗率の場合に比べて、剥離に必要な臨界ドーズ量が低ドーズ化できる。このため、イオン注入層の形成を低抵抗率領域内に行うことで、剥離するためのドーズ量の低ドーズ化を実現することができる。
 次に、図1(d)では、ボンドウェーハ1のイオン注入した表面とベースウェーハ2の表面とを絶縁膜3を介して貼り合わせる。通常は、常温の清浄な雰囲気下でボンドウェーハ1とベースウェーハ2の表面同士を接触させることにより、接着剤等を用いることなくウェーハ同士が接着する。
 次いで、図1(e)では、イオン注入層でボンドウェーハ1を剥離させる。この剥離方法としては特に限定されないが、貼り合わせられたウェーハに対して、例えば不活性ガス雰囲気で500~600℃程度の熱処理を行うことでボンドウェーハ1の剥離を行うことができる。
 上記のように、イオン注入層4の形成を低抵抗率領域内に行うことで、剥離するためのドーズ量の低ドーズ化を達成することができ、従って、剥離直後の面粗さを改善することができる。また、後述する平坦化熱処理の際のエッチング(ガスエッチング)による取り代を少なくする事も出来る。ガスエッチングの取り代が少なくなれば、ガスエッチングの生産性向上に加えてガスエッチングの取り代分布を低減でき、SOI膜厚分布も改善することができる。
 次いで、図1(f)では、剥離面の平坦化処理を行って貼り合わせウェーハ(SOIウェーハ)6を得る(図1(g))。本発明では、剥離面の平坦化処理を、HClガスを含む雰囲気中で熱処理することによって行う。該熱処理条件としては、特に限定されないが、例えば1000~1200℃、1~30分で行うことができる。
 本発明における貼り合わせウェーハの製造方法では、図1(e)の剥離直後の面粗さが改善されているため、平坦化熱処理の際のガスエッチングの取り代分布を低減でき、SOI層5の膜厚分布を改善することができる。
 また、HClガスを含む雰囲気中のガスエッチングで行われるため、短時間で平坦化を行うことができる。従って、SOI層5中のドーパントの外方拡散よりもSOI層5の薄膜化のスピードが速く、エッチング後に残るSOI層5中のボロン濃度の低減を抑制することができる。
 このように、本発明の貼り合わせウェーハの製造方法を用いれば、低抵抗率を維持できたSOIウェーハ6を得ることができる。
 また、上記のように得られたSOIウェーハ6上に、エピタキシャル層7を堆積することもできる(図1(h))。
 即ち、平坦化熱処理(HClによるガスエッチング)まで行ったSOIウェーハ6のp型SOI層5の表面に、エピタキシャル層7を形成し、p/p構造を有するSOIウェーハ6’を作製すれば、作製されたSOI層は膜厚分布が改善されたものとなる。
 また、本発明では、低抵抗率層にイオン注入した場合にドーズ量を低減できることを利用して、面粗さが改善した通常抵抗率のSOIウェーハを作製することもできる。
 この場合、ボンドウェーハとしては、ドーパントがボロンであるp型シリコン単結晶ウェーハ上に該p型シリコン単結晶ウェーハよりも高い抵抗率のエピタキシャル層を形成したp/p構造を有するエピタキシャルウェーハを用いることができ、例えば、抵抗率が0.003~0.2Ωcmの低抵抗な基板上に、基板よりも高い抵抗率(通常抵抗率)のエピタキシャル層を形成したp/p構造を有するエピタキシャルウェーハを用いることができる。
 このようなボンドウェーハを用い、上記と同様に絶縁膜を形成後、ボンドウェーハ内にイオン注入層を形成するが、イオン注入する注入深さ(注入位置)としては、低抵抗率領域(抵抗率が0.2Ωcm以下の領域)にイオン注入する。
 その後、ボンドウェーハのエピタキシャル層(通常抵抗率層)を形成した表面側とベースウェーハとを貼り合わせ、剥離処理後、HClガスを含む雰囲気中で平坦化熱処理を行い、剥離した表面の低抵抗率層を除去して通常抵抗率層(pエピタキシャル層)のみを残す事で、面粗さが改善された通常抵抗率のSOI層を持つSOIウェーハを作製することができる。
 このように本発明の貼り合わせウェーハの製造方法を用いれば、剥離に必要な臨界ドーズ量を低減でき、剥離後の面粗さが改善される。そのため、剥離後に行う熱処理(ガスエッチング)条件を緩和することができるため、剥離した表面の低抵抗率層を除去して通常抵抗率層(エピタキシャル層)のみを残す事で、面粗さが改善された通常抵抗率のSOI層を持つSOIウェーハを作製することができる。この場合、剥離面に残る低抵抗率層の除去はガスエッチングで高速に行われるため、水素や不活性ガスで長時間をかけて平坦化処理を行う場合と比べて、低抵抗率層から通常抵抗率層へのドーパントの拡散が抑制されるので、通常抵抗率層の抵抗率の変動を抑制することができる。
 尚、通常抵抗率層へのドーパントの拡散が許容できる場合には、HClガスを含まない雰囲気(水素ガスや不活性ガス、あるいはこれらの混合ガス雰囲気)の熱処理で平坦化処理を行うこともできる。この場合も、剥離後の面粗さが改善されているので、平坦化処理時間を短縮することができる。
 
 以下、実験例、実施例及び比較例を示して本発明をより具体的に説明するが、本発明はこれに限定されるものではない。
 (実験例)
 イオン注入層のドーパント濃度と臨界ドーズ量との関係を調べるため、ボンドウェーハ全体の抵抗率が10Ωcm、0.16Ωcm、0.016Ωcm、0.008Ωcmのp型シリコン単結晶ウェーハ(ドーパントはボロン、ドーパント濃度はそれぞれ、1.3×1015/cm、1.4×1017/cm、4.5×1018/cm、1.1×1019/cm)を用意し、150nmの熱酸化膜を作製した後、酸化膜を通してシリコンバルク中にイオン注入を行った。イオン注入条件としては、注入エネルギー50keV、ドーズ量は5.0e16~2.5e16/cm(5.0×1016~2.5×1016/cm)の範囲で6水準とした。その後、ボンドウェーハをベースウェーハに貼り合わせ、剥離熱処理(500℃、30分)してSOIウェーハを作製した。ドーズ量と剥離の可否との関係を表1に示す。
Figure JPOXMLDOC01-appb-T000001
○:剥離した、×:剥離せず、-:未実施
 表1の結果より、ドーパントを高濃度に含む低抵抗率層(0.16Ωcm、0.016Ωcm、0.008Ωcm)にイオン注入した場合、通常抵抗率層(10Ωcm)の場合に比べて、剥離に必要な臨界ドーズ量が低ドーズ化出来ることが判った。
 
(実施例1(a)、実施例1(b)、比較例)
 上記の実験例で作製した剥離後のSOIウェーハの中から、下記表2中の3種類のSOIウェーハに対し、HClによるガスエッチングで薄膜化した後の面粗さ(RMS、P-V)を表2に示す。
 ボンドウェーハに低抵抗率ウェーハを用いた場合(すなわち、イオン注入層を形成する領域が低抵抗率のボンドウェーハの場合:実施例1(a)、(b))では、ドーズ量が低い場合でも剥離が生じ、それに伴って剥離直後の面粗さが改善するため、剥離面に対して同一条件の平坦化熱処理(HClによるガスエッチング)を行った後の面粗さが比較例よりも改善されることが判った。
<HClエッチング条件>
温度:1050℃、HCl流量:400sccm、H流量:55slm、時間:7min
Figure JPOXMLDOC01-appb-T000002
 
(実施例2、3)
 実験例で作製した剥離後のSOIウェーハの中から、下記表3中の2種類のSOIウェーハに対し、実施例1(a)、(b)と同一条件で平坦化熱処理(HClによるガスエッチング)を行った後のSOI表面のボロン濃度をSIMS(Secondary Ion Mass Spectrometry)により測定した結果を表3に示す。
 
(実施例4)
 ボンドウェーハ全体の抵抗率が0.008Ωcmのp型シリコン単結晶ウェーハ(ドーパントはボロン、ドーパント濃度1.1×1019/cm)を用意し、その表面からバルク中にイオン注入を行った。イオン注入条件としては、注入エネルギー50keV、ドーズ量は4.0e16/cm(4.0×1016/cm)とした。その後、そのボンドウェーハを、表面に150nmの熱酸化膜を形成したベースウェーハに貼り合わせ、剥離熱処理(500℃、30分)してSOIウェーハを作製した。さらに、実施例1(a)、(b)と同一条件で平坦化熱処理(HClによるガスエッチング)を行った後のSOI表面のボロン濃度をSIMSにより測定した結果を表3に示す。
Figure JPOXMLDOC01-appb-T000003
 実施例2と実施例3は、貼り合わせ前のボンドウェーハに熱酸化膜を形成しているので、その熱酸化時に酸化膜中へのボロンの偏析が生ずるため、SOIウェーハ作製後のSOI層表面のボロン濃度がある程度低下しているが、平坦化熱処理を水素雰囲気や不活性ガス雰囲気で長時間行った場合(例えば1200℃、1時間)に比べると、SOI層表面のボロン濃度は1桁以上高い値を示しており、本発明により低抵抗率のSOI層の抵抗率変化(高抵抗率化)を抑制する効果が確認された。実施例4は、酸化膜をベースウェーハに形成したため、SOI層の抵抗率変化を更に抑制することができた。
 実施例2~4と同一条件で作製し平坦化熱処理(HClによるガスエッチング)まで行ったSOIウェーハのpSOI層の表面に、下記の条件でp型1Ωcmのエピタキシャル層を形成し、p/p構造を有するSOIウェーハを作製した。作製されたSOI層の膜厚分布はウェーハ面内で±1.5%であり、膜厚均一性の良好なSOIウェーハが作製されていることを確認した。
<エピタキシャル層成長条件>
(成長温度)1080℃、(反応時間)3min、(エピタキシャル層膜厚)3μm
(反応ガス)ジクロロシラン:450sccm/水素ガス:53slm
 
(実施例5)
 ボンドウェーハとして、0.008Ωcmのシリコン単結晶基板の表面に1Ωcmのエピタキシャル層を100nm形成したエピタキシャルウェーハを準備し、エピタキシャル層を通してシリコン単結晶基板のバルク中にイオン注入を行った。イオン注入条件としては、注入エネルギー50keV、ドーズ量は4.0e16/cmとした。その後、そのボンドウェーハを、表面に150nmの熱酸化膜を形成したベースウェーハに貼り合わせ、剥離熱処理(500℃、30分)してSOIウェーハを作製した。さらに、1050℃で平坦化熱処理(HClによるガスエッチング)を行うことによりエピタキシャル層の表面を露出させてSOI層膜厚70nmのSOIを作製し、その表面のボロン濃度をSIMSにより測定した結果を下表に記載した。
 SOI層表面の抵抗率(0.98Ωcm)は、エピタキシャル層を形成した際の抵抗率(1Ωcm)とほぼ同一の抵抗率を維持していることを確認した。
Figure JPOXMLDOC01-appb-T000004
 なお、本発明は、上記実施形態に限定されるものではない。上記実施形態は例示であり、本発明の特許請求の範囲に記載された技術的思想と実質的に同一な構成を有し、同様な作用効果を奏するものは、いかなるものであっても本発明の技術的範囲に包含される。
 

Claims (5)

  1.  ボンドウェーハの表面から水素または希ガスのうち少なくとも1種類のガスイオンをイオン注入して前記ボンドウェーハ内にイオン注入層を形成し、前記ボンドウェーハのイオン注入した表面とベースウェーハの表面とを直接又は絶縁膜を介して貼り合わせ、前記イオン注入層でボンドウェーハを剥離させた後、剥離面の平坦化処理を行う貼り合わせウェーハの製造方法において、
     前記ボンドウェーハとして、少なくとも前記イオン注入層を形成する領域の抵抗率が0.2Ωcm以下のシリコン単結晶ウェーハを用い、
     前記イオン注入層を形成するイオンのドーズ量を、4×1016/cm以下として前記イオン注入層を形成し、
     前記剥離面の平坦化処理を、HClガスを含む雰囲気中で熱処理することによって行うことを特徴とする貼り合わせウェーハの製造方法。
     
  2.  前記イオン注入層を形成するイオンのドーズ量を、2.5×1016/cm以上とすることを特徴とする請求項1に記載の貼り合わせウェーハの製造方法。
     
  3.  前記イオン注入層を形成する領域を、抵抗率が0.003Ωcm以上のp型領域とすることを特徴とする請求項1又は請求項2に記載の貼り合わせウェーハの製造方法。
     
  4.  前記ボンドウェーハを、ドーパントがボロンであるp型シリコン単結晶ウェーハ、又は、該p型シリコン単結晶ウェーハ上に該p型シリコン単結晶ウェーハよりも高い抵抗率のエピタキシャル層を形成したエピタキシャルウェーハとすることを特徴とする請求項1乃至請求項3のいずれか一項に記載の貼り合わせウェーハの製造方法。
     
  5.  請求項1乃至請求項4のいずれか一項に記載の貼り合わせウェーハの製造方法により作製された貼り合わせウェーハ上に、エピタキシャル層を堆積することを特徴とする貼り合わせウェーハの製造方法。
     
     
     
PCT/JP2011/002329 2010-06-01 2011-04-21 貼り合わせウェーハの製造方法 WO2011151968A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP11789383.4A EP2579296A4 (en) 2010-06-01 2011-04-21 MANUFACTURING PROCESS FOR JOINT WAFERS
US13/699,118 US20130102126A1 (en) 2010-06-01 2011-04-21 Method for manufacturing bonded wafer

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-126171 2010-06-01
JP2010126171A JP2011253906A (ja) 2010-06-01 2010-06-01 貼り合わせウェーハの製造方法

Publications (1)

Publication Number Publication Date
WO2011151968A1 true WO2011151968A1 (ja) 2011-12-08

Family

ID=45066361

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/002329 WO2011151968A1 (ja) 2010-06-01 2011-04-21 貼り合わせウェーハの製造方法

Country Status (4)

Country Link
US (1) US20130102126A1 (ja)
EP (1) EP2579296A4 (ja)
JP (1) JP2011253906A (ja)
WO (1) WO2011151968A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111128699A (zh) * 2019-11-20 2020-05-08 济南晶正电子科技有限公司 一种复合单晶压电衬底薄膜及其制备方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5585319B2 (ja) * 2010-09-03 2014-09-10 信越半導体株式会社 貼り合わせsoiウェーハの製造方法
JP5618098B2 (ja) * 2012-04-23 2014-11-05 信越半導体株式会社 C−v特性測定方法
JP6086105B2 (ja) * 2014-09-24 2017-03-01 信越半導体株式会社 Soiウェーハの製造方法
JP6445480B2 (ja) * 2016-03-23 2018-12-26 トヨタ自動車株式会社 Soi基板の製造方法
US11232974B2 (en) * 2018-11-30 2022-01-25 Taiwan Semiconductor Manufacturing Company, Ltd. Fabrication method of metal-free SOI wafer
TWI727515B (zh) * 2018-11-30 2021-05-11 台灣積體電路製造股份有限公司 形成soi結構的方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10275905A (ja) 1997-03-31 1998-10-13 Mitsubishi Electric Corp シリコンウェーハの製造方法およびシリコンウェーハ
JPH1197379A (ja) * 1997-07-25 1999-04-09 Denso Corp 半導体基板及び半導体基板の製造方法
JP2003017723A (ja) * 2001-06-29 2003-01-17 Shin Etsu Handotai Co Ltd 半導体薄膜の製造方法及び太陽電池の製造方法
WO2003009386A1 (fr) 2001-07-17 2003-01-30 Shin-Etsu Handotai Co.,Ltd. Procede de production de plaquettes de liaison
JP2004363199A (ja) * 2003-06-02 2004-12-24 Sumitomo Mitsubishi Silicon Corp 半導体基板の製造方法
WO2005024917A1 (ja) 2003-09-08 2005-03-17 Sumco Corporation 貼り合わせウェーハの製造方法
WO2005027217A1 (ja) * 2003-09-08 2005-03-24 Sumco Corporation Soiウェーハおよびその製造方法
JP2007059704A (ja) 2005-08-25 2007-03-08 Sumco Corp 貼合せ基板の製造方法及び貼合せ基板
JP2008294045A (ja) * 2007-05-22 2008-12-04 Shin Etsu Handotai Co Ltd Soiウエーハの製造方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3358550B2 (ja) * 1998-07-07 2002-12-24 信越半導体株式会社 Soiウエーハの製造方法ならびにこの方法で製造されるsoiウエーハ
US6881644B2 (en) * 1999-04-21 2005-04-19 Silicon Genesis Corporation Smoothing method for cleaved films made using a release layer
JP4322255B2 (ja) * 2003-08-05 2009-08-26 富士通マイクロエレクトロニクス株式会社 半導体装置及びその製造方法
JP2006216826A (ja) * 2005-02-04 2006-08-17 Sumco Corp Soiウェーハの製造方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10275905A (ja) 1997-03-31 1998-10-13 Mitsubishi Electric Corp シリコンウェーハの製造方法およびシリコンウェーハ
JPH1197379A (ja) * 1997-07-25 1999-04-09 Denso Corp 半導体基板及び半導体基板の製造方法
JP2003017723A (ja) * 2001-06-29 2003-01-17 Shin Etsu Handotai Co Ltd 半導体薄膜の製造方法及び太陽電池の製造方法
WO2003009386A1 (fr) 2001-07-17 2003-01-30 Shin-Etsu Handotai Co.,Ltd. Procede de production de plaquettes de liaison
JP2004363199A (ja) * 2003-06-02 2004-12-24 Sumitomo Mitsubishi Silicon Corp 半導体基板の製造方法
WO2005024917A1 (ja) 2003-09-08 2005-03-17 Sumco Corporation 貼り合わせウェーハの製造方法
WO2005027217A1 (ja) * 2003-09-08 2005-03-24 Sumco Corporation Soiウェーハおよびその製造方法
JP2007059704A (ja) 2005-08-25 2007-03-08 Sumco Corp 貼合せ基板の製造方法及び貼合せ基板
JP2008294045A (ja) * 2007-05-22 2008-12-04 Shin Etsu Handotai Co Ltd Soiウエーハの製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2579296A4

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111128699A (zh) * 2019-11-20 2020-05-08 济南晶正电子科技有限公司 一种复合单晶压电衬底薄膜及其制备方法
CN111128699B (zh) * 2019-11-20 2022-05-13 济南晶正电子科技有限公司 一种复合单晶压电衬底薄膜及其制备方法

Also Published As

Publication number Publication date
EP2579296A4 (en) 2013-12-04
JP2011253906A (ja) 2011-12-15
US20130102126A1 (en) 2013-04-25
EP2579296A1 (en) 2013-04-10

Similar Documents

Publication Publication Date Title
EP2149898B1 (en) Method for manufacturing soi wafer
WO2011151968A1 (ja) 貼り合わせウェーハの製造方法
TWI698907B (zh) 貼合式soi晶圓的製造方法
WO2015162839A1 (ja) 貼り合わせsoiウェーハの製造方法
JP2016136591A (ja) 貼り合わせsoiウェーハの製造方法
JP5194508B2 (ja) Soiウエーハの製造方法
US10600677B2 (en) Method for manufacturing bonded SOI wafer
JP5625239B2 (ja) 貼り合わせウェーハの製造方法
WO2016059748A1 (ja) 貼り合わせウェーハの製造方法
JP5644670B2 (ja) 貼り合わせsoiウェーハの製造方法
WO2012086122A1 (ja) Soiウェーハの製造方法
JP5710429B2 (ja) 貼り合わせウェーハの製造方法
JP5585319B2 (ja) 貼り合わせsoiウェーハの製造方法
WO2019239763A1 (ja) 貼り合わせsoiウェーハの製造方法及び貼り合わせsoiウェーハ
WO2022054429A1 (ja) Soiウェーハの製造方法及びsoiウェーハ
JP5565128B2 (ja) 貼り合わせウエーハの製造方法
JP7380517B2 (ja) Soiウェーハの製造方法及びsoiウェーハ
JP2012064802A (ja) 貼り合わせウェーハの製造方法
JP2004221515A (ja) 半導体基板およびその製造方法
JP2011124280A (ja) Soiウェーハの製造方法及びsoiウェーハ

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11789383

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 13699118

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2011789383

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE