WO2014136241A1 - 積層体及びその製造方法 - Google Patents

積層体及びその製造方法 Download PDF

Info

Publication number
WO2014136241A1
WO2014136241A1 PCT/JP2013/056330 JP2013056330W WO2014136241A1 WO 2014136241 A1 WO2014136241 A1 WO 2014136241A1 JP 2013056330 W JP2013056330 W JP 2013056330W WO 2014136241 A1 WO2014136241 A1 WO 2014136241A1
Authority
WO
WIPO (PCT)
Prior art keywords
electric wiring
bumps
chip
cone
lands
Prior art date
Application number
PCT/JP2013/056330
Other languages
English (en)
French (fr)
Inventor
元吉 真
Original Assignee
東北マイクロテック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 東北マイクロテック株式会社 filed Critical 東北マイクロテック株式会社
Priority to EP13877188.6A priority Critical patent/EP2966680A4/en
Priority to PCT/JP2013/056330 priority patent/WO2014136241A1/ja
Priority to JP2015504070A priority patent/JP6306568B2/ja
Priority to US14/168,897 priority patent/US9219047B2/en
Publication of WO2014136241A1 publication Critical patent/WO2014136241A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/147Semiconductor insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/5442Marks applied to semiconductor devices or parts comprising non digital, non alphanumeric information, e.g. symbols
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • H01L2223/54486Located on package parts, e.g. encapsulation, leads, package substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02123Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body inside the bonding area
    • H01L2224/02125Reinforcing structures
    • H01L2224/02126Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02123Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body inside the bonding area
    • H01L2224/0215Material of the auxiliary member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/0347Manufacturing methods using a lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05575Plural external layers
    • H01L2224/0558Plural external layers being stacked
    • H01L2224/05582Two-layer coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0605Shape
    • H01L2224/06051Bonding areas having different shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/1012Auxiliary members for bump connectors, e.g. spacers
    • H01L2224/10122Auxiliary members for bump connectors, e.g. spacers being formed on the semiconductor or solid-state body to be connected
    • H01L2224/10135Alignment aids
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/1012Auxiliary members for bump connectors, e.g. spacers
    • H01L2224/10152Auxiliary members for bump connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
    • H01L2224/10165Alignment aids
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/1134Stud bumping, i.e. using a wire-bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/11444Manufacturing methods by blanket deposition of the material of the bump connector in gaseous form
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13012Shape in top view
    • H01L2224/13013Shape in top view being rectangular or square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13012Shape in top view
    • H01L2224/13014Shape in top view being circular or elliptic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13016Shape in side view
    • H01L2224/13017Shape in side view being non uniform along the bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13023Disposition the whole bump connector protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1401Structure
    • H01L2224/1403Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/16148Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a bonding area protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/1705Shape
    • H01L2224/17051Bump connectors having different shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/1751Function
    • H01L2224/17515Bump connectors having different functions
    • H01L2224/17517Bump connectors having different functions including bump connectors providing primarily mechanical support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/81002Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a removable or sacrificial coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81007Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a permanent auxiliary member being left in the finished device, e.g. aids for holding or protecting the bump connector during or after the bonding process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81053Bonding environment
    • H01L2224/8109Vacuum
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81136Aligning involving guiding structures, e.g. spacers or supporting members
    • H01L2224/81138Aligning involving guiding structures, e.g. spacers or supporting members the guiding structures being at least partially left in the finished device
    • H01L2224/8114Guiding structures outside the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81136Aligning involving guiding structures, e.g. spacers or supporting members
    • H01L2224/81138Aligning involving guiding structures, e.g. spacers or supporting members the guiding structures being at least partially left in the finished device
    • H01L2224/81141Guiding structures both on and outside the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81143Passive alignment, i.e. self alignment, e.g. using surface energy, chemical reactions, thermal equilibrium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • H01L2224/81203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81986Specific sequence of steps, e.g. repetition of manufacturing steps, time sequence
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/9512Aligning the plurality of semiconductor or solid-state bodies
    • H01L2224/95143Passive alignment, i.e. self alignment, e.g. using surface energy, chemical reactions, thermal equilibrium
    • H01L2224/95146Passive alignment, i.e. self alignment, e.g. using surface energy, chemical reactions, thermal equilibrium by surface tension
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06593Mounting aids permanently on device; arrangements for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias

Definitions

  • the present invention relates to a laminated body of a semiconductor integrated circuit (IC), and more particularly to a laminated body such as a three-dimensional integrated circuit in which semiconductor chips are laminated and a method for manufacturing the same.
  • IC semiconductor integrated circuit
  • the self-alignment method that relies solely on the surface tension of the liquid described in Patent Document 1 has a limit in alignment accuracy, and further, a bonding operation after an upper IC chip is stacked on a lower IC chip.
  • the present invention can easily realize a highly accurate alignment of 0.2 ⁇ m or less, far exceeding the accuracy depending only on the surface tension of the liquid, and a laminated body that can be easily joined after lamination, and the lamination It aims at providing the manufacturing method of a body.
  • a plurality of electrical wiring lands, and a height measured from a reference plane on which the plurality of electrical wiring lands are arranged are used for a plurality of electrical wirings.
  • a plurality of electric wirings A plurality of electric wiring bumps arranged corresponding to the positions of the land, and an upper chip having a plurality of cone-shaped cone bumps arranged corresponding to the positions of the wall patterns. This is the gist.
  • a plurality of electrical wiring lands and a height measured from a reference plane on which the plurality of electrical wiring lands are arranged are higher than the respective heights of the plurality of electrical wiring lands.
  • An interposer having a plurality of wall patterns each having a slope, and (b) each corresponding to the position of each of the plurality of electric wiring lands.
  • the gist of the invention is a laminate including a plurality of electrical wiring bumps and an IC chip having a plurality of cone-shaped cone bumps arranged corresponding to the positions of the plurality of wall patterns.
  • the third aspect of the present invention includes (a) a plurality of electric wiring lands, and a plurality of wall patterns that are respectively arranged at positions other than where the plurality of electric wiring lands are arranged and each have a slope.
  • the present invention it is possible to provide a laminated body that can easily realize high-precision positioning of 0.2 ⁇ m or less and that can be easily joined after lamination, and a method for producing the laminated body.
  • FIG. 1 It is sectional drawing which expands and shows the A section of the left side of FIG. It is a typical process sectional view of the manufacturing method of the layered product concerning a 1st embodiment explaining the process of the next stage of the process shown in FIG. It is typical sectional drawing explaining the relationship of each height of the land for electrical wiring of the laminated body which concerns on 1st Embodiment, the bump for electrical wiring, the wall pattern, and the cone bump. It is typical process sectional drawing explaining the outline of the manufacturing method of the lower chip
  • tip used for the laminated body which concerns on 1st Embodiment.
  • FIG. 10 is a schematic process cross-sectional view of the manufacturing method of the lower chip used for the stacked body according to the first embodiment, explaining a process at the next stage of the process shown in FIG. 9. It is typical process sectional drawing explaining the outline of the manufacturing method of the upper side chip
  • FIG. 10 is a schematic process cross-sectional view of the manufacturing method of the upper chip used for the stacked body according to the first embodiment, explaining a process at the next stage of the process shown in FIG. 9.
  • FIG. 13A is a schematic top view for explaining an example of the structure of the wall pattern used in the laminate according to the first embodiment
  • FIG. 13B is an XIII- It is sectional drawing seen from the XIII direction.
  • FIG. 13A is a schematic top view for explaining an example of the structure of the wall pattern used in the laminate according to the first embodiment
  • FIG. 13B is an XIII- It is sectional drawing seen from the XIII direction.
  • FIG. 14A is a schematic top view for explaining an example of the structure of the cone bump used in the laminated body according to the first embodiment
  • FIG. 14B is a diagram of XIV- in FIG. It is sectional drawing seen from the XIV direction.
  • FIG. 15A is a schematic top view for explaining another example of the structure of the cone bump used in the laminated body according to the first embodiment
  • FIG. 15B is a diagram of FIG. It is sectional drawing seen from the XV-XV direction. It is typical sectional drawing explaining the outline of the principal part of the laminated body which concerns on the 2nd Embodiment of this invention. It is typical sectional drawing explaining the outline of the principal part of the laminated body which concerns on the 3rd Embodiment of this invention.
  • FIG. 18A is a schematic top view for explaining an example of the structure of the wall pattern used in the laminated body according to another embodiment, and FIG. 18B is an XVI-XVI in FIG. It is sectional drawing seen from the direction.
  • FIG. 19A is a schematic top view for explaining an example of the structure of the cone bump used corresponding to the wall pattern shown in FIG. 18, and FIG. 19B is the XVII in FIG. 19A.
  • FIG. 7 is a cross-sectional view seen from the -XVII direction.
  • FIG. 20A is a schematic top view for explaining another example of the structure of the cone bump used corresponding to the wall pattern shown in FIG. 18, and FIG. It is sectional drawing seen from the XVIII-XVIII direction.
  • FIG. 19A is a schematic top view for explaining an example of the structure of the cone bump used corresponding to the wall pattern shown in FIG. 18, and FIG. It is sectional drawing seen from the XVIII-XVIII direction.
  • FIG. 19A is a
  • FIG. 21A is a schematic top view for explaining another example of the structure of the wall pattern
  • FIG. 21B is a side view seen from the front side of FIG. It is a typical top view explaining other examples of the structure of a wall pattern. It is a typical top view explaining other examples of the structure of a wall pattern. It is a typical top view explaining other examples of the structure of a wall pattern. It is a typical top view explaining other examples of the structure of a wall pattern. It is a typical top view explaining other examples of the structure of a wall pattern.
  • first to third embodiments of the present invention will be described with reference to the drawings.
  • the same or similar parts are denoted by the same or similar reference numerals.
  • the drawings are schematic, and the relationship between the thickness and the planar dimensions, the ratio of the thickness of each layer, and the like are different from the actual ones. Therefore, specific thicknesses and dimensions should be determined in consideration of the following description. Moreover, it is a matter of course that portions having different dimensional relationships and ratios are included between the drawings.
  • the following first to third embodiments exemplify apparatuses and methods for embodying the technical idea of the present invention, and the technical idea of the present invention is the component parts. The material, shape, structure, arrangement, etc. are not specified below. The technical idea of the present invention can be variously modified within the technical scope described in the claims.
  • the stacked body according to the first embodiment of the present invention has an upper chip UC that is also an IC chip mounted on a lower chip LC that is a semiconductor integrated circuit (IC) chip.
  • the lower chip LC has a plurality of electric wiring lands 55a, 55b, 55c, and 55d, and slopes that are respectively disposed at positions outside the array of the plurality of electric wiring lands 55a, 55b, 55c, and 55d.
  • a plurality of wall patterns 53a and 53b are provided.
  • the upper chip UC includes a plurality of electric wiring bumps 35a, 35b, 35c, 35d and a plurality of wall patterns 53a, which are arranged corresponding to the positions of the plurality of electric wiring lands 55a, 55b, 55c, 55d, respectively.
  • the height measured from the reference surface of the chip, which is arranged corresponding to the position of 53b, is narrower than the chip side, from the reference surface of the plurality of chips of the plurality of electric wiring bumps 35a, 35b, 35c, 35d.
  • a plurality of cone bumps 33a and 33b higher than the measured height are provided.
  • the wall patterns 53a and 53b are arranged at positions outside the arrangement of the electric wiring lands 55a, 55b, 55c, and 55d, respectively, but are limited to the arrangement shown in FIG. Is not to be done.
  • at least one of the wall patterns 53a and 53b may exist inside the array of the electric wiring lands 55a, 55b, 55c, and 55d. That is, the wall patterns 53a and 53b may be arranged at positions other than the places where the electric wiring lands 55a, 55b, 55c and 55d are arranged.
  • an interlayer insulating film 52 is disposed on the semiconductor chip 51 as shown in FIG.
  • lower wirings 58a, 58b, 58c, 58d made of a metal layer such as aluminum (Al), aluminum-copper alloy (Al-Cu alloy), or copper (Cu) damascene, and the lower wiring 58a , 58b, 58c, 58d via the interlayer insulating film 52, the intermediate layer wirings 57a, 57b, 57c, 57d, and the intermediate layer wirings 57a, 57b, 57c, 57d via the interlayer insulating film 52.
  • Al aluminum
  • Al-Cu alloy aluminum-copper alloy
  • Cu copper
  • interlayer insulating film 52 is expressed as if it is a single-layer film in the schematic simplified expression shown in FIG. 1, it is actually a multilayer insulating layer composed of three or four insulating layers. is there.
  • the multilayer insulating film 52 examples include a silicon oxide film (SiO 2 film), a silicon nitride film (Si 3 N 4 film), a phosphosilicate glass film (PSG film), a fluorine-containing oxide film (SiOF film),
  • inorganic insulating layers such as carbon-containing oxide films (SiOC films)
  • organic insulating layers such as methyl-containing polysiloxane (SiCOH), hydrogen-containing polysiloxane (HSQ), porous methylsilsesquioxane films and polyarylene films
  • the interlayer insulating film 52 can be configured by various multilayer wiring structures by stacking these various insulating film layers in combination.
  • the lower layer wirings 58a, 58b, 58c and 58d, the intermediate layer wirings 57a, 57b, 57c and 57d, and the upper layer wirings 56a, 56b, 56c and 56d are not single layer wirings of metal such as the Al—Cu alloy described above.
  • a laminated structure in which barrier layers made of metal such as titanium (Ti), tantalum (Ta), manganese (Mn), and ruthenium (Ru) are provided above and below may be used.
  • a TiN / Ti barrier layer is provided above and below, and a laminated structure of five layers, such as TiN / Ti / Al—Cu alloy / TiN / Ti, is formed of lower layer wirings 58a, 58b, 58c, 58d, and intermediate layer wirings 57a, 57b. , 57c, 57d and upper layer wirings 56a, 56b, 56c, 56d can be employed as specific wiring layer structures.
  • the lower layer wirings 58a, 58b, 58c, 58d are assumed to be the first layer wiring layers, the lower layer wirings 58a, 58b, 58c, 58d, which are the first layer wiring layers, and the semiconductor chip 51 will be described. Are connected to each other by via plugs (not shown) penetrating through the interlayer insulating film 52.
  • the lower layer wirings 58a, 58b, 58c, and 58d are the first layer wiring layers, the lower layer wirings 58a, 58b, 58c, and 58d are the polycrystalline silicon layer to which impurities are added, and the polycrystalline silicon layer and tantalum.
  • a composite structure of a silicide film with a refractory metal such as (Ta), titanium (Ti), tungsten (W), or vanadium (V) may be used.
  • the via plug (contact plug) may be made of a refractory metal such as Ta, Ti, W, or V.
  • a barrier layer such as TiN / Ti may be provided on the side wall of the via hole (contact hole) where the via plug is provided and on the surface of the impurity diffusion region of the semiconductor chip 51.
  • each of the intermediate layer wirings 57a, 57b, 57c, and 57d and the corresponding lower layer wirings 58a, 58b, 58c, and 58d are connected by via plugs (not shown), and further, the upper layer wirings 56a, 56b, and 56c. , 56d and the corresponding intermediate layer wires 57a, 57b, 57c, 57d are also connected by via plugs (not shown).
  • Via plugs for connecting the intermediate layer wirings 57a, 57b, 57c, 57d and the lower layer wirings 58a, 58b, 58c, 58d, and the upper layer wirings 56a, 56b, 56c, 56d and the intermediate layer wirings 57a, 57b, 57c, 57d are connected.
  • Cu may be used for the via plug.
  • the upper layer wirings 56a, 56b, 56c, and 56d are shown as the uppermost electrode layers of the lower chip LC. However, each of the upper layer wirings 56a, 56b, 56c, and 56d includes an electric wiring land 55a. , 55b, 55c, and 55d are joined.
  • the electric wiring lands 55a, 55b, 55c, and 55d are gold (Au) or Au-silicon (Si), Au-germanium (Ge), Au-antimony (Sb), Au-tin (Sn) containing 80% or more of Au. It may be formed of an alloy such as, and a multilayer structure using a metal layer such as nickel (Ni) as a base may be used.
  • the wall patterns 53a and 53b are arranged so as to sandwich the arrangement of the electric wiring lands 55a, 55b, 55c and 55d of the lower chip LC.
  • a pattern of the hydrophobic film 54 is formed on the periphery of the upper surface of the lower chip LC further outside the wall patterns 53a and 53b.
  • the wall patterns 53a and 53b are electrically connected to any wiring layer embedded in the interlayer insulating film 52 such as an upper layer wiring, and the wall patterns 53a and 53b are connected to the lower chip LC. It may be used for electrical wiring.
  • the wall patterns 53a and 53b can also be made of Au or an alloy containing 80% or more of Au. However, if the wall patterns 53a and 53b are formed by thermal imprint molding using an epoxy resin or the like, fine processing is easy. When the wall patterns 53a and 53b are formed using an epoxy resin or the like and the wall patterns 53a and 53b are used together for electric wiring, a wiring layer is provided on the surface of the wall patterns 53a and 53b with a metal thin film or the like. That's fine.
  • an interlayer insulating film 32 is disposed under the semiconductor chip 31 shown in FIG.
  • lower layer wirings 38a, 38b, 38c, 38d made of a metal layer such as Al, Al—Cu alloy or Cu damascene, and the interlayer insulating film under the lower layer wirings 38a, 38b, 38c, 38d.
  • Intermediate layer wirings 37a, 37b, 37c, and 37d routed through 32, and upper layer wirings 36a, 36b, 36c routed through the interlayer insulating film 32 below the intermediate layer wirings 37a, 37b, 37c, and 37d, 36d is embedded.
  • the upper layer wirings 36a, 36b, 36c, 36d are under the intermediate layer wirings 37a, 37b, 37c, 37d, and the intermediate layer wirings 37a, 37b, 37c, 37d are the lower layer wirings 38a, 38b, 38c, Although it is arranged under 38d, in the multilayer wiring structure, since the one closer to the semiconductor chip 31 is the lower layer, the above definition is reversed.
  • the interlayer insulating film 32 is expressed as if it was a single-layer film in the schematic simplified expression shown in FIG.
  • This is a multilayer insulating layer made of insulating layers.
  • the interlayer insulating film 32 having a multilayer structure includes, for example, an inorganic insulating layer such as a SiO 2 film, a Si 3 N 4 film, a PSG film, a SiOF film, and a SiOC film, as well as a SiCOH, HSQ, and a porous methylsilsesquioxane film.
  • An organic insulating layer such as a polyarylene film or the like can be used, and these various insulating film layers can be combined and laminated to form the interlayer insulating film 32 with various multilayer wiring structures.
  • three wiring layers are illustrated for the sake of simplification, but in reality, four to twelve layers, or 13 or more multilayer wiring layers are employed depending on the design specifications.
  • the lower layer wirings 38a, 38b, 38c, 38d, the intermediate layer wirings 37a, 37b, 37c, 37d, and the upper layer wirings 36a, 36b, 36c, 36d are made of the Al—Cu alloy described above.
  • a single-layer wiring of metal such as, a laminated structure in which barrier layers made of metal such as Ti, Ta, Mn, and Ru are provided vertically.
  • the lower layer wirings 38a, 38b, 38c, and 38d are the first layer wiring layers closest to the semiconductor chip 31 of the upper chip UC
  • the lower layer wirings 38a, 38b, 38c, and 38d that are the first layer wiring layers are provided.
  • Each is connected to an impurity diffusion region provided inside (surface portion) of the semiconductor chip 31 by a via plug (not shown) penetrating the interlayer insulating film 32.
  • the lower layer wirings 38a, 38b, 38c, and 38d are the first layer wiring layers
  • the lower layer wirings 38a, 38b, 38c, and 38d are formed of an impurity-added polycrystalline silicon layer, this polycrystalline silicon layer, and Ta
  • a composite structure of a silicide film with a refractory metal such as Ti, W or V may be used.
  • the via plug (contact plug) may be made of a refractory metal such as Ta, Ti, W, or V.
  • a barrier layer such as TiN / Ti may be provided on the side wall of the via hole (contact hole) where the via plug is provided and on the surface of the impurity diffusion region of the semiconductor chip 31.
  • each of the intermediate layer wirings 37a, 37b, 37c, 37d and the corresponding lower layer wirings 38a, 38b, 38c, 38d are also connected by via plugs (not shown), and further, the upper layer wirings 36a, 36b, 36c. , 36d and the corresponding intermediate layer wirings 37a, 37b, 37c, 37d are also connected by via plugs (not shown).
  • Cu may be used for the via plug.
  • the upper layer wirings 36a, 36b, 36c, and 36d are shown as the uppermost electrode layers of the upper chip UC.
  • the upper layer wirings 36a, 36b, 36c, and 36d are respectively connected to the electric wiring bumps 35a, 35b, 35c, and 35d are joined.
  • the cone bumps 33a and 33b are arranged so as to sandwich the arrangement of the electric wiring bumps 35a, 35b, 35c, and 35d of the upper chip UC.
  • the electric wiring bumps 35a, 35b, 35c, 35d and the cone bumps 33a, 33b are suitable in terms of hardness and contact resistance if formed of Au or an alloy such as Au—Sb, Au—Sn containing 80% or more of Au. It is.
  • a pattern of the hydrophobic film 34 is formed on the periphery of the lower surface of the upper chip UC further outside the cone bumps 33a and 33b.
  • Corn bumps 33a, 33b are pyramidal shape as the cone bump 33q 1 shown in cone bumps 33p 1 and 19 shown in FIG. 14, or corn bump 33q 2 shown in cone bump 33p 2 and 20 shown in FIG. 15
  • a conical shape is formed as described above, and a convex portion (male shape) whose tip is thinner than the tip side is formed.
  • the wall patterns 53a and 53b of the lower chip LC are electrically connected to the upper layer wiring and the like of the lower chip LC
  • the cone bumps 33a and 33b are electrically connected to the upper layer wiring and the like of the upper chip UC.
  • physical contact between the cone bump 33a and the wall pattern 53a or physical contact between the cone bump 33b and the wall pattern 53b can be used for electrical connection.
  • the wall patterns 53a and 53b have a truncated pyramid shape having a concave portion at the center as shown in FIG.
  • a concave portion corresponding to the convex shape of the cone bumps 33p 1 and 33p 2 is provided in the center of the wall pattern 53p shown in FIG. 13, a concave portion corresponding to the convex shape of the cone bumps 33p 1 and 33p 2 is provided.
  • the shape of the concave portion is the shape of the cone bumps 33p 1 and 33p 2 . It is not configured as a complete reverse pattern (inversion pattern). Therefore, the side walls of the cone bumps 33p 1 and 33p 2 are not completely in close contact with the side wall of the wall pattern 53p, and there is a gap between the side walls of the cone bumps 33p 1 and 33p 2 and the side wall of the wall pattern 53p. Occurs and meshes with each other.
  • the apex angle alpha 1 of The size of the pyramidal cone bump 33p 1 shown in FIG. 14 is larger than the apex angle ⁇ 2 defined by the cross section viewed from the XIV-XIV direction in FIG. 14 ( ⁇ 1 ⁇ ⁇ 2 ). For this reason, the cone bump 33p 1 and the wall pattern 53p are engaged with each other, and the vertex of the cone bump 33p 1 reaches the vertex of the pyramid that is the bottom of the concave portion at the center of the pyramidal wall pattern 53p.
  • the apex angle ⁇ 1 of the wall pattern 53p is larger than the apex angle ⁇ 2 defined by the cross section of the conical cone bump 33p 2 shown in FIG. 15 viewed from the XV-XV direction in FIG. ( ⁇ 1 ⁇ ⁇ 2 ) Therefore, as a result of the cone bump 33p 2 and the wall pattern 53p meshing with each other, the vertex of the cone bump 33p 2 finally reaches the vertex of the pyramid that forms the bottom of the concave portion at the center of the wall pattern 53p. High-precision alignment is realized.
  • the side wall of the concave portion of the wall pattern 53p does not contact the side wall of the cone bump 33p 2 under the condition of ⁇ 1 ⁇ ⁇ 2. .
  • the side wall of the recess of the wall pattern 53p as a guide by the vertex of the vertex cone bump 33p 2 wall pattern 53p is guided, can be easily self-aligned with an accuracy of less than 0.2 [mu] m.
  • the height B 1 measured from the reference plane of the upper chip UC of the cone bump 33b (33a) is the height A 1 measured from the reference plane of the electric wiring bumps 35a, 35b, 35c, 35d. Higher than.
  • the height A 1 is defined including the thicknesses of the upper wirings 36a, 36b, 36c, and 36d on which the electrical wiring bumps 35a, 35b, 35c, and 35d are provided.
  • the height A 1 is measured from the lower surface (surface) of the interlayer insulating film 32. .
  • the height B 2 measured from the reference surface of the lower chip LC of the wall pattern 53b (53a) is from the reference surface of the lower chip LC of the electric wiring lands 55a, 55b, 55c, 55d. higher than the thickness a 2 was measured.
  • the laminated body which concerns on 1st Embodiment A 1 + A 2 ⁇ B 1 + B 2 (1)
  • the process of matching the apex of the cone bump 33b (33a) and the apex of the concave portion of the wall pattern 53b (53a) by self-alignment is facilitated. That is, by setting so as to satisfy the relationship of the expression (1), the apex of the pyramidal cone bump 33p 1 shown in FIG.
  • a manufacturing method (assembly method) of the laminated body according to the first embodiment of the present invention will be described with reference to FIGS.
  • a method for manufacturing the upper chip UC and the lower chip LC used in the following description will be described later with reference to FIGS.
  • the manufacturing method of the laminated body described below is an example, and can be realized by various other manufacturing methods including this modification as long as it is within the scope of the claims. Of course there is.
  • the plurality of electric wiring lands 55a, 55b, 55c, and 55d and the plurality of electric wiring lands 55a, 55b, 55c, and 55d are arranged at positions outside the array.
  • the lower chip LC having the plurality of wall patterns 53a and 53b, and the plurality of electric wiring bumps 35a and 35b disposed corresponding to the positions of the plurality of electric wiring lands 55a, 55b, 55c and 55d, respectively.
  • An upper chip UC having a plurality of cone bumps 33a and 33b arranged corresponding to the positions of 35c and 35d and the plurality of wall patterns 53a and 53b is prepared.
  • the pattern of the hydrophobic film 54 is formed on the peripheral portion of the upper surface of the lower chip LC that is the outer region of the wall patterns 53a and 53b, and similarly, the upper region that is the outer region of the cone bumps 33a and 33b.
  • a pattern of the hydrophobic film 34 is formed around the lower surface of the chip UC.
  • a typical method for spraying the liquid 7 onto the lower chip LC is to provide a nozzle facing the lower chip LC and spray the liquid 7 from the nozzle toward the lower chip LC.
  • the liquid 7 may be sprayed over the entire surface of the lower chip LC from a large number of nozzles, or the liquid 7 may be selectively sprayed from nozzles arranged corresponding to the region inside the pattern of the hydrophobic film 34. .
  • the amount of the liquid 7 to be sprayed may be controlled according to the area of the region inside the pattern of the hydrophobic film 34.
  • the liquid 7 can be water or other inorganic liquid, or various organic liquids.
  • the liquid 7 can be used for the liquid 7.
  • SOG phosphorus-doped silicate SOG, methylsiloxane SOG, or the like.
  • the plurality of electric wiring bumps 35a, 35b, 35c, and 35d of the upper chip UC are passed through the liquid 7 and the electric wiring lands 55a, 55b, and 55c of the lower chip LC. , 55d, and the upper chip UC and the lower chip LC are roughly aligned.
  • FIG. 6 shows an enlarged view of the portion A surrounded by the alternate long and short dash line shown on the left side of FIG. 5. Since the liquid 7 is interposed, the wall pattern 53 a of the lower chip LC and the cone bump 33 a of the upper chip UC are different from each other.
  • each other is lubricated by the liquid 7 and mesh with each other.
  • the wall pattern 53a and the cone bump 33a are engaged with each other by the lubricating action by the liquid 7, and similarly, the wall pattern 53b and the cone bump 33b are engaged with each other, so that the alignment with fine accuracy proceeds. .
  • the tips of the cone bumps 33a and 33b descends while contacting the slope of the concave portion at the center, and finally reaches the bottom of the concave portion of the wall patterns 53a, 53b. Accordingly, in the state shown in FIG. 7, the upper chip UC and the lower chip LC are aligned and firmly joined with high accuracy of 0.2 ⁇ m or less.
  • FIG. 9A ⁇ Preparation of lower chip LC>
  • an interlayer insulating film 52 is disposed on the semiconductor chip 51, and in the interlayer insulating film 52, lower layer wirings 58a, 58b, 58c, 58d, and intermediate layer wiring 57a. , 57b, 57c, 57d and IC chips embedded with upper layer wirings 56a, 56b, 56c, 56d are prepared.
  • FIG. 9A illustrates a three-layer multilayer wiring structure for simplification, but actually, a multilayer wiring structure having four to twelve layers, or thirteen or more layers may be used depending on the design specifications. This is as described above.
  • the lower layer wirings 58a, 58b, 58c, and 58d which are the first wiring layers, and the impurity diffusion regions provided in the semiconductor chip 51 (surface portion).
  • Each of 57b, 57c, and 57d is connected by a via plug.
  • a fluorocarbon film is deposited on the upper surface of the interlayer insulating film 52 by plasma polymerization. Further, a photoresist film is applied on the fluorocarbon film, and is patterned by the photolithography technique so as to leave the photoresist film only in the peripheral portion. Then, the fluorocarbon film is selectively removed using the photoresist film as a mask. Further, by ashing the photoresist film used as a mask for selective etching with oxygen (O 2 ) plasma, the pattern of the hydrophobic film 54 as shown in FIG. 9B becomes the pattern of the interlayer insulating film 52 of the lower chip LC. It is formed at the periphery of the upper surface.
  • a parallel film is applied on the upper surface of the interlayer insulating film 52, a photoresist film is applied on the parallel film, and patterning is performed by the photolithography technique so as to leave the photoresist film only in the peripheral portion. Then, using this photoresist film as a mask, the parylene film is selectively removed, and the photoresist film used as a mask for selective etching is ashed with oxygen (O 2 ) plasma, as shown in FIG. 9B.
  • the pattern of the hydrophobic film 54 is formed on the periphery of the upper surface of the interlayer insulating film 52 of the lower chip LC.
  • wall patterns 53 a and 53 b are formed in a region located inside the pattern of the hydrophobic film 54 and in a place close to the pattern of the hydrophobic film 54.
  • the wall patterns 53a and 53b may be formed by thermal imprint molding with respect to an epoxy ultraviolet curable resin.
  • a mold that serves as a replica of the wall patterns 53a and 53b to be patterned is prepared by nickel electroforming or the like.
  • the shape of the wall patterns 53a and 53b can be realized by completely curing the transfer-molded epoxy ultraviolet curing resin.
  • a photoresist film 61 is applied to the entire upper surface of the interlayer insulating film 52 of the lower chip LC, and a part of the upper surface of the pattern of the upper layer wirings 56a, 56b, 56c, 56d is exposed by photolithography. Thus, 61 windows are opened in the photoresist film. Then, a nickel (Ni) layer is formed as an underlayer by electrolytic plating or electroless plating on the upper layer wirings 56a, 56b, 56c, 56d exposed in the window, and electrolytic plating is further performed on the Ni layer. Alternatively, a gold (Au) layer is formed by electroless plating, and patterns of electric wiring lands 55a, 55b, 55c, and 55d having a two-layer structure of Ni / Au are formed as shown in FIG. 10 (d). .
  • an interlayer insulating film 32 is disposed on the semiconductor chip 31, and lower layer wirings 38a, 38b, 38c, 38d and intermediate layer wirings 37a, 37b are formed inside the interlayer insulating film 32. , 37c, 37d, and an IC chip in which the upper wirings 36a, 36b, 36c, 36d are embedded. Between each of the lower layer wirings 38a, 38b, 38c, and 38d, which are the first layer wiring layers, and the impurity diffusion region provided in the inside (surface portion) of the semiconductor chip 31, intermediate layer wirings 37a, 37b, and 37c are provided.
  • FIG. 11A a three-layer multilayer wiring structure is illustrated for the sake of simplification, but actually, a multilayer wiring structure having four to twelve layers, or thirteen or more layers may be used depending on the design specifications. This is the same as the lower chip LC.
  • a fluorocarbon film is deposited on the upper surface of the interlayer insulating film 32 by plasma polymerization. Further, a photoresist film is applied on the fluorocarbon film, and is patterned by the photolithography technique so as to leave the photoresist film only in the peripheral portion. Then, the fluorocarbon film is selectively removed using the photoresist film as a mask. Further, if the photoresist film used as a mask for selective etching is ashed with oxygen (O 2 ) plasma, the pattern of the hydrophobic film 34 as shown in FIG. 11B becomes the upper surface of the interlayer insulating film 32 of the upper chip UC. It is formed in the peripheral part.
  • O 2 oxygen
  • a parallel film is applied on the upper surface of the interlayer insulating film 32, a photoresist film is applied on the parallel film, and patterning is performed by the photolithography technique so that the photoresist film is left only in the peripheral portion. Then, using this photoresist film as a mask, the parylene film is selectively removed, and the photoresist film used as a mask for selective etching is ashed with oxygen (O 2 ) plasma, as shown in FIG. 11B.
  • the pattern of the hydrophobic film 34 is formed on the periphery of the upper surface of the interlayer insulating film 32 of the upper chip UC.
  • a photoresist film 62 is applied to the entire upper surface of the interlayer insulating film 32 of the upper chip UC, and the upper layer wirings 36a, 36b, 36c, and 36d are applied by photolithography as shown in FIG.
  • a window is opened in the photoresist film 62 so that a part of the upper surface of the pattern and a part of the upper surface of the interlayer insulating film 32 outside the arrangement of the patterns of the upper layer wirings 36a, 36b, 36c, 36d are exposed.
  • the width b of the window that opens a part of the upper surface of the pattern of the upper layer wirings 36a, 36b, 36c, 36d is set to the upper surface of the interlayer insulating film 32 outside the pattern arrangement of the upper layer wirings 36a, 36b, 36c, 36d.
  • metal nanoparticles are sprayed together with an inert gas such as helium (He) using a gas deposition method.
  • an inert gas such as helium (He)
  • Au gold
  • alloy nanoparticles containing 80% or more of Au can be used as the metal nanoparticles.
  • a metal is introduced into the window opened in the photoresist film 62. Deposition occurs. As shown in FIG. 12D, in the gas deposition method, the metal 63 is also deposited from the periphery of the window at the same time, and a soot (overhang) covering the window is generated. As a result of wrinkles, the opening diameter of the window portion is reduced, and metal projection-shaped electric wiring bumps 35a, 35b, 35c, and 35d and cone bumps 33a and 33b having conical shapes are formed in the window portion by self-alignment.
  • the width b of the window that opens a part of the upper surface of the pattern of the upper layer wirings 36a, 36b, 36c, 36d is set to the width of the pattern of the upper layer wiring 36a, 36b, 36c, 36d
  • the height of the electric wiring bumps 35a, 35b, 35c, and 35d is made smaller than the width a of the window that opens to expose a part of the upper surface of the interlayer insulating film 32 outside the array.
  • the height is lower than the height of the cone bumps 33a and 33b.
  • the bumps that are created are isotropic, if the shape of the window is square, it is a quadrangular pyramid, and if it is a circle, it is a cone.
  • the protrusion to be formed is formed at the center of the window portion.
  • the upper chip UC is aligned and stacked on the lower chip LC with an alignment accuracy of 0.2 ⁇ m or less.
  • Each of the electric wiring lands 55a, 55b, 55c, 55d of the lower chip LC and the corresponding electric wiring bumps 35a, 35b, 35c, 35d of the upper chip UC are automatically and firmly fixed by thermocompression. Therefore, it is possible to realize a stacked body in which the upper chip UC is joined to the lower chip LC with a simple work content.
  • the stacked body according to the second embodiment of the present invention has k semiconductor integrated circuit (IC) chips on the interposer 2, that is, the first IC chip C 1 and the second IC chip.
  • the interposer 2 includes a silicon substrate 12, a surface insulating film 11 such as a silicon oxide film provided on the surface of the silicon substrate 12, and a back surface insulating film 13 such as a silicon oxide film provided on the back surface of the silicon substrate 12.
  • a plurality of electric wiring lands 71a to 71o are arranged in groups on the upper surface of the surface insulating film 11 in consideration of the size of the IC chip.
  • Wall patterns 75a and 75b are arranged at positions outside the arrangement of the first group of electric wiring lands 71a, 71b, 71c and 71d, and the arrangement of the second group of electric wiring lands 71e, 71f, 71g and 71h is arranged.
  • Wall patterns 75c and 75d are arranged at outer positions, and wall patterns 75e and 75f are arranged at positions outside the arrangement of the k-th group electric wiring lands 71i, 71j, 71k,. Has been.
  • the wall patterns 75a, 75b; 75c, 75d; 75e, 75f have slopes similar to the wall patterns 53a, 53b of the laminate according to the first embodiment, respectively.
  • the height measured from the reference surface of the interposer 2 of the wall patterns 75a, 75b; 75c, 75d; 75e, 75f is It is higher than the thickness measured from the reference surface of the interposer 2 of the wiring lands 71a to 71o.
  • the wall patterns 75a, 75b are arranged at positions outside the arrangement of the first group of electric wiring lands 71a, 71b, 71c, 71d, and the wall patterns 75c, 75d are for the second group of electric wiring.
  • the wall patterns 75e, 75f are located outside the array of lands 71i, 71j, 71k,.
  • the wall patterns 75a and 75b of the electric wiring lands 71a, 71b, 71c, and 71d of the first group is illustrated.
  • the at least one of the wall patterns 75c and 75d is present in the array, and the electric wiring lands 71e, 71f, 71g, and 71h of the second group.
  • wall pattern 75e lands for at least one of the electric wiring of the k groups 75f 71i, 71j, 71k, ..., may also be present within the sequence of 71o. That is, the wall patterns 75a, 75b; 75c, 75d; 75e, 75f may be arranged at positions other than the locations where the electric wiring lands 71a to 71o are arranged.
  • the electric wiring lands 71a to 71o are made of Au or an alloy containing 80% or more of Au, it is preferable in terms of hardness and contact resistance. Further, as shown in FIG. 16, the area where the electric wiring lands 71a, 71b, 71c, 71d and the wall patterns 75a, 75b of the first group are arranged as a lens on one eye side of the spectacles is surrounded by a rectangle. A pattern of a hydrophobic film 15a in the form of a lens edge (rim) of spectacles surrounding the area where the two groups of electric wiring lands 71e, 71f, 71g, 71h and the wall patterns 75c, 75d are arranged as the other lens is provided. Yes.
  • the areas where the k-th group electric wiring lands 71i, 71j, 71k,..., 71o and the wall patterns 75e, 75f are arranged are surrounded by a pattern of a rectangular frame-like hydrophobic film 15b.
  • the pattern of the hydrophobic film 15a and the pattern of the hydrophobic film 15b are illustrated as an independent pattern for convenience, but in practice, the pattern of the hydrophobic film 15a and the pattern of the hydrophobic film 15b are continuous. This pattern is acceptable.
  • Back surface wirings 72 a, 72 b,..., 72 g are provided on the lower surface of the back surface insulating film 13, and the back surface wiring 72 a is formed by through silicon vias TSV 1 penetrating the surface insulating film 11, the silicon substrate 12, and the back surface insulating film 13.
  • the interposer 2 is electrically connected to the electric wiring land 71a on the upper surface side.
  • the back surface wiring 72b is electrically connected to the electric wiring land 71d on the upper surface side of the interposer 2 by the through silicon via TSV 2 penetrating the front surface insulating film 11, the silicon substrate 12, and the back surface insulating film 13.
  • backside interconnect 72d is A through-silicon via TSV 4 penetrating the front surface insulating film 11, the silicon substrate 12 and the back surface insulating film 13 is electrically connected to the electric wiring land 71 h on the upper surface side of the interposer 2.
  • the back surface wiring 72e is electrically connected to the electrical wiring land 71i on the upper surface side of the interposer 2 by a through silicon via TSV (m-2) penetrating the front surface insulating film 11, the silicon substrate 12, and the back surface insulating film 13.
  • the rear surface wiring 72f is electrically connected to the electric wiring land 71i on the upper surface side of the interposer 2 by the through silicon via TSV (m-1) that penetrates the front surface insulating film 11, the silicon substrate 12, and the rear surface insulating film 13.
  • the back surface wiring 72g, the surface insulating film 11, the silicon vias TSV m that passes through the silicon substrate 12 and the back surface insulating film 13, are electrically connected to the lands 71o for electrical wiring of the upper surface side of the interposer 2.
  • a solder resist 14 is provided on the lower surface of the back surface insulating film 13 so as to embed the back surface wirings 72a, 72b,..., 72g, and the solder resist 14 has a lower surface of the back surface wirings 72a, 72b,.
  • the window part which exposes each part is opened.
  • the first IC chip C 1 includes electric wiring bumps 35 a, 35 b, 35 c, 35 d and walls arranged corresponding to the positions of the electric wiring lands 71 a, 71 b, 71 c, 71 d, respectively.
  • the tip which is arranged corresponding to the positions of the patterns 75a and 75b, is thinner than the chip side, and the height measured from the reference surface of the chip is measured from the reference surface of the chip of the electric wiring bumps 35a, 35b, 35c and 35d.
  • the cone bumps 33a and 33b are higher than the height.
  • the regions where the electric wiring bumps 35a, 35b, 35c, 35d and the cone bumps 33a, 33b are arranged are surrounded by a pattern of a rectangular frame-like hydrophobic film 34a provided on the outside thereof.
  • the second IC chip C 2 the electrical wiring lands 71e, 71f, 71 g, bumps for electrical wiring are arranged to correspond to the position of 71h 35e, 35f, 35g, 35h , wall pattern 75c, 75d
  • the tip is thinner than the chip side, and the height measured from the reference plane of the chip is higher than the height measured from the reference plane of the electric wiring bumps 35e, 35f, 35g, and 35h.
  • Cone bumps 33c and 33d are provided.
  • the regions where the electric wiring bumps 35 e, 35 f, 35 g, 35 h and the cone bumps 33 c, 33 d are arranged are rectangular frame-like hydrophobic films provided on the outside thereof. It is surrounded by a pattern 34b.
  • the kth IC chip C k includes electric wiring bumps 35i, 35j, 35k,..., Arranged corresponding to the positions of the electric wiring lands 71i, 71j, 71k,. 35o, chips arranged corresponding to the positions of the wall patterns 75e, 75f, whose tips are narrower than the chip side and whose height measured from the reference plane of the chip is electrical wiring bumps 35i, 35j, 35k,.
  • the cone bumps 33e and 33f are higher than the height measured from the reference plane.
  • the region where the electric wiring bumps 35i, 35j, 35k,..., 35o and the cone bumps 33e, 33f are arranged is outside of the region. Is surrounded by a pattern of a rectangular frame-like hydrophobic film 34a. If the electric wiring bumps 35a to 35o and the cone bumps 33a, 33b; 33c, 33d; 33e, 33f are made of Au or an alloy containing 80% or more of Au, it is preferable in terms of hardness and contact resistance.
  • the first IC chip C 1 of the electric wiring bumps 35a, 35b, 35c, 35d is, electric wiring lands 71a of the interposer 2, respectively, 71b, 71c, precisely aligned to the position of 71d
  • the cone bumps 33a and 33b are precisely aligned with the positions of the wall patterns 75a and 75b of the interposer 2, respectively.
  • corn bumps 33c, 33d are of the interposer 2 each wall patterns 75c, is precisely aligned to the position of the 75d
  • the electrical wiring bump 35i of the IC chip C k of the k, 35j, 35k, «, 35o, respectively interposer 2 Are precisely aligned with the positions of the electric wiring lands 71i, 71j, 71k,..., 71o
  • the cone bumps 33e and 33f are precisely aligned with the positions of the wall patterns 75e and 75f of the interposer 2, respectively.
  • the first IC chip C 1 , the second IC chip C 2 ,..., And the k-th IC chip C k are pressed on the interposer 2 while being heated, so that the first IC chip C 1 , the second IC chip C 2 ,.
  • electrical wiring bump 35a of chip C 1, 35b, 35c, 35d are electrical wiring lands 71a of the interposer 2, respectively, 71b, 71c, is thermally bonded to the 71d
  • electrical wiring bump 35i of the IC chip C k of the k, 35j, 35k, « , 35o are thermocompression bonded to the electric wiring lands 71i, 71j, 71k, ..., 71o of the interposer 2, respectively.
  • the first IC chip C 1 and the second IC chip C 2 on the interposer 2 are achieved while achieving the alignment accuracy of 0.2 ⁇ m or less. ..., the k-th IC chip Ck can be easily joined.
  • the wall patterns 75a, 75b; 75c, 75d; 75e, 75f of the interposer 2 are electrically connected to an electric wiring layer or the like provided on the surface insulating film 11 of the interposer 2.
  • the cone bumps 33a and 33b are electrically connected to one of the electrical wiring layers of the first IC chip C1, and the cone bumps 33c and 33d are either of the electrical wiring layers of the second IC chip C2.
  • the cone bumps 33e and 33f are electrically connected to any one of the electrical wiring layers of the kth IC chip Ck, so that the cone bumps 33a, 33b; 33c, 33d; 33e, Physical contact between any one of 33f and the corresponding wall pattern 75a, 75b; 75c, 75d; 75e, 75f can be used for electrical connection.
  • the entire wall patterns 75a, 75b; 75c, 75d; 75e, 75 may be made of a conductive material, or an electric wiring layer may be provided on the surface.
  • the stacked body according to the third embodiment of the present invention has p semiconductor integrated circuit (IC) chips on the interposer 3, that is, the first IC chip C 1 and the second IC chip.
  • the interposer 3 is configured with a flexible resin substrate 16 as a base, and inside the resin substrate 16, as shown in FIG.
  • a plurality of electric wiring lands 73a to 73n are arranged in groups in consideration of the size of the IC chip.
  • Wall patterns 76a and 76b are arranged at positions outside the arrangement of the first group of electric wiring lands 73a, 73b, 73c and 73d, and the arrangement of the second group of electric wiring lands 73e, 73f, 73g and 73h is arranged.
  • Wall patterns 76c and 76d are arranged at outer positions,...,
  • wall patterns 76e and 76f are arranged at positions outside the arrangement of the p-th group electric wiring lands 73i, 73j, 73k,. Has been.
  • the wall patterns 76a, 76b; 76c, 76d; 76e, 76f have slopes similar to the wall patterns 53a, 53b of the laminate according to the first embodiment, respectively.
  • at least one of the wall patterns 76a and 76b exists in the array of the first group of electric wiring lands 73a, 73b, 73c, and 73d
  • the wall patterns 76c At least one of 76d exists in the arrangement of the second group of electric wiring lands 73e, 73f, 73g, 73h, ....
  • At least one of the wall patterns 76e, 76f is an electric wiring land 73i of the p-th group.
  • the wall patterns 76a, 76b; 76c, 76d; 76e, 76f may be arranged at positions other than the locations where the electric wiring lands 73a to 73n are arranged.
  • the electrical wiring land 73a provided on the upper surface of the interposer 3 and the upper internal wiring II 3 are electrically connected by a via plug V 4 .
  • the electrical wiring land 73d and the upper layer internal wiring II 4 are electrically connected by a via plug V 5
  • the electrical wiring land 73e and the upper layer internal wiring II 4 are electrically connected by a via plug V 7.
  • the electrical wiring land 73h and the upper layer internal wiring II 5 are electrically connected by a via plug V 8 .
  • the electrical wiring land 73i and the upper layer internal wiring II (j-1) are electrically connected by a via plug V (q-2)
  • the electric wiring land 73l and the upper layer internal wiring II (j-1) are connected. between are electrically connected by a via plug V (q-1), between the electric wiring lands 73n and the upper internal interconnection II j is electrically connected with the via plug V q.
  • the area where the first group of electric wiring lands 73a, 73b, 73c, 73d and the wall patterns 76a, 76b are arranged is surrounded by a rectangle as a lens on one eye side of the glasses,
  • the pattern of the lens-rim (rim) -like hydrophobic film 17a of the spectacles is provided surrounding the area where the two groups of electric wiring lands 73e, 73f, 73g, 73h and the wall patterns 76c, 76d are arranged as the other lens.
  • the regions where the p-th group electric wiring lands 73i, 73j, 73k,..., 73n and the wall patterns 76e, 76f are arranged are surrounded by a pattern of a rectangular frame-like hydrophobic film 17b.
  • the pattern of the hydrophobic film 17a and the pattern of the hydrophobic film 17b are illustrated as an independent pattern for the sake of convenience. However, in practice, the pattern of the hydrophobic film 17a and the pattern of the hydrophobic film 17b are continuous. This pattern is acceptable.
  • the first IC chip C 1 includes electric wiring bumps 35a, 35b, 35c, 35d and walls arranged corresponding to the positions of the electric wiring lands 73a, 73b, 73c, 73d, respectively.
  • the tips, which are arranged corresponding to the positions of the patterns 76a, 76b, are thinner than the chip side, and the height measured from the reference plane of the chip is measured from the reference plane of the chip of the electric wiring bumps 35a, 35b, 35c, 35d.
  • the cone bumps 33a and 33b are higher than the height.
  • the regions where the electric wiring bumps 35a, 35b, 35c, 35d and the cone bumps 33a, 33b are arranged are surrounded by a pattern of a rectangular frame-like hydrophobic film 34a provided on the outside thereof.
  • the second IC chip C 2 the electrical wiring lands 73e, 73f, 73 g, bumps for electrical wiring are arranged to correspond to the position of 73h 35e, 35f, 35g, 35h , wall pattern 76c, 76d
  • the tip is thinner than the chip side, and the height measured from the reference plane of the chip is higher than the height measured from the reference plane of the electric wiring bumps 35e, 35f, 35g, and 35h.
  • Cone bumps 33c and 33d are provided.
  • the regions where the electric wiring bumps 35 e, 35 f, 35 g, 35 h and the cone bumps 33 c, 33 d are arranged are rectangular frame-like hydrophobic films provided on the outside thereof. It is surrounded by a pattern 34b.
  • the p-th IC chip C k has electric wiring bumps 35i, 35j, 35k,... Arranged corresponding to the positions of the electric wiring lands 73i, 73j, 73k,. 35n, chips arranged corresponding to the positions of the wall patterns 76e, 76f, whose tips are narrower than the chip side and whose height measured from the reference plane of the chip is electrical wiring bumps 35i, 35j, 35k,.
  • the cone bumps 33e and 33f are higher than the height measured from the reference plane.
  • the area where the electric wiring bumps 35 i, 35 j, 35 k,. Is surrounded by a pattern of a rectangular frame-like hydrophobic film 34a.
  • the first IC chip C 1 of the electric wiring bumps 35a, 35b, 35c, 35d is, electric wiring lands 73a of each interposer 3, 73b, 73c, precisely aligned to the position of 73d
  • the cone bumps 33a and 33b are precisely aligned with the positions of the wall patterns 76a and 76b of the interposer 3, respectively.
  • corn bumps 33c, 33d is, wall pattern 76c of each interposer 3, is precisely aligned to the position of the 76d
  • the electrical wiring lands 73i, 73j, 73k,..., 73n are precisely aligned
  • the cone bumps 33e, 33f are precisely aligned with the wall patterns 76e, 76f of the interposer 3, respectively.
  • the first IC chip C 1 , the second IC chip C 2 ,..., The pressure application of the p-th IC chip C k on the interposer 3 is performed while heating, whereby the first IC chip C 1 , the second IC chip C 2 ,.
  • electrical wiring bump 35a of chip C 1, 35b, 35c, 35d are electrical wiring lands 73a of the interposer 3, respectively, 73b, 73c, is thermally bonded to the 73d
  • the first IC chip C 1 and the second IC chip C on the interposer 3 are achieved while achieving the alignment accuracy of 0.2 ⁇ m or less. 2 ..., The p-th IC chip C k can be easily joined.
  • the wall patterns 76a, 76b; 76c, 76d; 76e, 76f of the interposer 3 are electrically connected to the upper layer internal wiring or the lower layer internal wiring of the interposer 3, and the cone bump 33a.
  • the cone bumps 33e and 33f are electrically connected to any one of the electrical wiring layers of the kth IC chip Ck, thereby corresponding to any of the cone bumps 33a and 33b; 33c and 33d; and 33e and 33f.
  • the physical contact with the wall patterns 76a, 76b; 76c, 76d; 76e, 76f can be used for electrical connection. Is the same as the laminate according to the facilities of the form.
  • the center of the truncated pyramid-shaped (truncated pyramid-shaped) wall pattern 53p as shown in FIG. from the recess of the apex angle alpha 1 of pyramid shape defined by the cross section seen is provided, the size of the apex angle alpha 1 of pyramidal cone bumps 33p 1 shown in FIG. 14, from the XIV-XIV direction in FIG. 14
  • the apex angle ⁇ 2 defined by the viewed cross section is set to be larger ( ⁇ 1 ⁇ ⁇ 2 )
  • the engagement between the cone bump and the wall pattern has been described.
  • a truncated pyramid-shaped wall pattern 53q is provided, and at the center of the wall pattern 53q, the inclination angle of the side wall with respect to the normal direction defined by the cross section viewed from the XVI-XVI direction of FIG.
  • the inclination angle ⁇ 1/2 of the side wall has a pyramidal cone bump 33q 1 shown in FIG. Even when the angle is smaller than the apex angle ⁇ 2 defined by the cross section viewed from the XVII-XVII direction ( ⁇ 1 ⁇ ⁇ 2 ), precise alignment by self-alignment is possible.
  • the conical cone bump 33q 2 shown in FIG. 20 in cross-section as viewed from XVIII-XVIII direction in FIG. 20 Even when the vertex angle ⁇ 2 is set to be smaller ( ⁇ 1 ⁇ ⁇ 2 ), the apex of the cone bump 33q 2 does not reach the bottom of the truncated pyramid that forms the concave portion at the center of the wall pattern 53q.
  • an L-shaped wall pattern 53r as shown in FIG. 21 obtained by dividing the truncated pyramid shape shown in FIG. 18 in the diagonal direction also has a pyramid shape or a conical shape on each of the two inner sides of the upper end of the wall pattern 53r.
  • the cone bumps 33r can be precisely aligned by self-alignment so that the slopes of the cone bumps 33r are in contact with each other at the same time.
  • the L-shaped wall pattern 53r as shown in FIG. 21 by arranging each of four or more locations in the non-hydrophobic region, such as the four corners of the region inside the rectangular frame-like hydrophobic film pattern, 0 Alignment accuracy of 2 ⁇ m or less can be achieved.
  • the L-shaped wall pattern 53r as shown in FIG. 21 is expanded and generalized, and the top view shown in FIG. 22 is the top end of the wall pattern 53s even if the wall pattern 53s is a truncated pyramid.
  • Self-alignment can be performed such that a part of the inclined surface of the pyramid-shaped or conical cone bump 33s is in contact with the inner side.
  • a pyramid-like wall pattern 53r that is linear as a top view is arranged in four or more locations in the non-hydrophobic region inside the rectangular frame-like hydrophobic film pattern, thereby forming a pyramid or conical shape.
  • the wall patterns 53t 1 and 53t 2 having a truncated pyramid shape may be used.
  • Two wall patterns 53t 1 and 53t 2 are paired in close proximity to each other at a distance smaller than the size of the thick part on the chip side of the cone bump 33t at four or more locations in the non-hydrophobic region inside the pattern of the hydrophobic film.
  • two frustoconical wall patterns 53u 1 and 53u 2 as shown in FIG. 23 As an example of a further expanded and generalized topology of the wall patterns 53t 1 and 53t 2 as shown in FIG. 23, two frustoconical wall patterns 53u 1 and 53u 2 as shown in FIG. Even if they are arranged close to each other, an effect equivalent to the topology shown in FIG. 23 can be achieved.
  • two frustoconical wall patterns 53u 1 and 53u 2 arranged close to each other at a distance smaller than the size of the thick part on the chip side of the cone bump 33u form a pair, and the pattern of the hydrophobic film, respectively. It is arrange
  • the present invention can be used in the industrial field related to electronic devices that require high integration density such as system LSIs.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)

Abstract

 複数の電気配線用ランド(55a,55b,55c,55d)、複数の電気配線用ランドが配列された基準面から測った高さが複数の電気配線用ランドのそれぞれの高さよりも高く、複数の電気配線用ランドが配列された箇所以外の位置にそれぞれ配置され、それぞれ斜面を有する複数の壁パターン(53a,53b)を有する下側チップLCと、複数の電気配線用ランドの位置にそれぞれ対応して配置された複数の電気配線用バンプ(35a,35b,35c,35d)、複数の壁パターンの位置に対応して配列された錐状の複数のコーンバンプ(33a,33b)を有する上側チップUCとを備える構造により、0.2μm以下の高精度な位置合わせが容易に実現でき、積層した後の接合作業も簡単である積層体及びこの積層体の製造方法を提供する。

Description

積層体及びその製造方法
 本発明は半導体集積回路(IC)の積層体に係り、特に半導体チップを積層した三次元集積回路等の積層体及びその製造方法に関する。
 半導体集積回路の集積度は、微細加工技術の進歩とともに向上し続けているが、微細加工技術の進歩にも限界が来るといわれている。このような、微細加工技術の進歩の困難性に伴い、ICチップを積層した三次元集積回路が注目されている。三次元集積回路を実現するための技術のうちでも、微細な素子を形成したICチップをチップレベルで積層する技術が期待されてはいるが、下層のICチップの上に上層のICチップを積層するにあたり、互いの位置決めする必要があるので、スループットをあまり高くすることはできない。しかも、機械的にチップを位置決めしたのでは、位置決め精度は高々1μm程度であるので、位置決め精度もあまり高くすることができない。
 斯かる事情に鑑み、転写用基板に形成された複数の仮接着領域に液体を塗布する工程と、複数の仮接着領域毎に分離された複数の液滴上に複数のICチップを解放し、液体の表面張力を利用して各チップを各仮接着領域に位置決めする工程と、各ICチップと各仮接着領域との間の液体を蒸発させることによって、各ICチップを各仮接着する三次元集積回路の製造方法が提案されている(特許文献1参照。)。
特開2010-225803号公報
 しかしながら、特許文献1に記載された液体の表面張力のみに依存した自己整合方法では位置合わせの精度に限界があり、更に、下層のICチップの上に上層のICチップを積層した後の接合作業が複雑であるという不具合があった。
 本発明は、液体の表面張力のみに依存した精度を遙かに上回る、0.2μm以下の高精度な位置合わせが容易に実現でき、積層した後の接合作業も簡単である積層体及びこの積層体の製造方法を提供することを目的とする。
 上記目的を達成するために、本発明の第1の態様は、(a)複数の電気配線用ランド、複数の電気配線用ランドが配列された基準面から測った高さが複数の電気配線用ランドのそれぞれの高さよりも高く、複数の電気配線用ランドが配列された箇所以外の位置にそれぞれ配置され、それぞれ斜面を有する複数の壁パターンを有する下側チップと、(b)複数の電気配線用ランドの位置にそれぞれ対応して配置された複数の電気配線用バンプ、複数の壁パターンの位置に対応して配列された錐状の複数のコーンバンプを有する上側チップとを備える積層体であることを要旨とする。
 本発明の第2の態様は、(a)複数の電気配線用ランド、複数の電気配線用ランドが配列された基準面から測った高さが複数の電気配線用ランドのそれぞれの高さよりも高く、複数の電気配線用ランドが配列された箇所以外の位置にそれぞれ配置され、それぞれ斜面を有する複数の壁パターンを有するインターポーザと、(b)複数の電気配線用ランドの位置にそれぞれ対応して配置された複数の電気配線用バンプ、複数の壁パターンの位置に対応して配列された錐状の複数のコーンバンプを有するICチップとを備える積層体であることを要旨とする。
 本発明の第3の態様は、(a)複数の電気配線用ランドと、複数の電気配線用ランドの配列された箇所以外の位置にそれぞれ配置され、それぞれ斜面を有する複数の壁パターンとを有する下側チップ上に液体を選択的に塗布する工程と、(b)液体の液滴を介して、複数の電気配線用ランドの位置にそれぞれ対応して配置された複数の電気配線用バンプ、複数の壁パターンの位置に対応して配列された錐状の複数のコーンバンプを有する上側チップを、複数の電気配線用バンプが複数の電気配線用ランドにそれぞれ対向させる工程と、(c)液体の表面張力により、複数の電気配線用ランドの位置に複数の電気配線用バンプを、複数の壁パターンに複数のコーンバンプを自己整合させる工程と、(d)自己整合した状態で、上側チップを下側チップに対して加圧し、複数の電気配線用ランドのそれぞれに複数の電気配線用バンプの先端が接触させ、複数の壁パターンの斜面のそれぞれに複数のコーンバンプを接触させる工程と、(e)液体を蒸発させる工程とを含む積層体の製造方法であることを要旨とする。
 本発明によれば、0.2μm以下の高精度な位置合わせが容易に実現でき、積層した後の接合作業も簡単である積層体及びこの積層体の製造方法を提供することができる。
本発明の第1の実施の形態に係る積層体の主要部の概略を説明する模式的な断面図である。 第1の実施の形態に係る積層体の製造方法の概略を説明する模式的な工程断面図である。 図2に示した工程の次の段階の工程を説明する、第1の実施の形態に係る積層体の製造方法の模式的な工程断面図である。 図3に示した工程の次の段階の工程を説明する、第1の実施の形態に係る積層体の製造方法の模式的な工程断面図である。 図4に示した工程の次の段階の工程を説明する、第1の実施の形態に係る積層体の製造方法の模式的な工程断面図である。 図5の左側のA部を拡大して示す断面図である。 図5に示した工程の次の段階の工程を説明する、第1の実施の形態に係る積層体の製造方法の模式的な工程断面図である。 第1の実施の形態に係る積層体の電気配線用ランド、電気配線用バンプ、壁パターン及びコーンバンプのそれぞれの高さの関係を説明すする模式的な断面図である。 第1の実施の形態に係る積層体に用いられる下側チップの製造方法の概略を説明する模式的な工程断面図である。 図9に示した工程の次の段階の工程を説明する、第1の実施の形態に係る積層体に用いられる下側チップの製造方法の模式的な工程断面図である。 第1の実施の形態に係る積層体に用いられる上側チップの製造方法の概略を説明する模式的な工程断面図である。 図9に示した工程の次の段階の工程を説明する、第1の実施の形態に係る積層体に用いられる上側チップの製造方法の模式的な工程断面図である。 図13(a)は、第1の実施の形態に係る積層体に用いる壁パターンの構造の一例を説明する模式的な上面図で、図13(b)は、図13(a)のXIII-XIII方向から見た断面図である。 図14(a)は、第1の実施の形態に係る積層体に用いるコーンバンプの構造の一例を説明する模式的な上面図で、図14(b)は、図14(a)のXIV-XIV方向から見た断面図である。 図15(a)は、第1の実施の形態に係る積層体に用いるコーンバンプの構造の他の一例を説明する模式的な上面図で、図15(b)は、図15(a)のXV-XV方向から見た断面図である。 本発明の第2の実施の形態に係る積層体の主要部の概略を説明する模式的な断面図である。 本発明の第3の実施の形態に係る積層体の主要部の概略を説明する模式的な断面図である。 図18(a)は、その他の実施の形態に係る積層体に用いる壁パターンの構造の一例を説明する模式的な上面図で、図18(b)は、図18(a)のXVI-XVI方向から見た断面図である。 図19(a)は、図18に示した壁パターンに対応して用いられるコーンバンプの構造の一例を説明する模式的な上面図で、図19(b)は、図19(a)のXVII-XVII方向から見た断面図である。 図20(a)は、図18に示した壁パターンに対応して用いられるコーンバンプの構造の他の一例を説明する模式的な上面図で、図20(b)は、図20(a)のXVIII-XVIII方向から見た断面図である。 図21(a)は、壁パターンの構造の他の一例を説明する模式的な上面図で、図21(b)は、図21(a)の手前側から見た側面図である。 壁パターンの構造の更に他の一例を説明する模式的な上面図である。 壁パターンの構造の更に他の一例を説明する模式的な上面図である。 壁パターンの構造の更に他の一例を説明する模式的な上面図である。
 次に、図面を参照して、本発明の第1~第3の実施の形態を説明する。以下の図面の記載において、同一又は類似の部分には同一又は類似の符号を付している。ただし、図面は模式的なものであり、厚みと平面寸法との関係、各層の厚みの比率等は現実のものとは異なることに留意すべきである。したがって、具体的な厚みや寸法は以下の説明を参酌して判断すべきものである。又、図面相互間においても互いの寸法の関係や比率が異なる部分が含まれていることは勿論である。
 又、以下に示す第1~第3の実施の形態は、本発明の技術的思想を具体化するための装置や方法を例示するものであって、本発明の技術的思想は、構成部品の材質、形状、構造、配置等を下記のものに特定するものでない。本発明の技術的思想は、特許請求の範囲に記載された技術的範囲内において、種々の変更を加えることができる。
 (第1の実施の形態)
 本発明の第1の実施の形態に係る積層体は、図1に示すように、半導体集積回路(IC)チップである下側チップLC上に、同じくICチップである上側チップUCが搭載されている。下側チップLCは、複数の電気配線用ランド55a,55b,55c,55d、この複数の電気配線用ランド55a,55b,55c,55dの配列の外側の位置にそれぞれ配置された、それぞれ斜面を有する複数の壁パターン53a,53bを有する。一方、上側チップUCは、複数の電気配線用ランド55a,55b,55c,55dの位置にそれぞれ対応して配置された複数の電気配線用バンプ35a,35b,35c,35d、複数の壁パターン53a,53bの位置に対応して配列された、先端がチップ側より細く、チップの基準面から測った高さが、複数の電気配線用バンプ35a,35b,35c,35dの複数のチップの基準面から測った高さよりも高い、複数のコーンバンプ33a,33bを有する。なお、図1では、壁パターン53a,53bが、電気配線用ランド55a,55b,55c,55dの配列の外側の位置にそれぞれ配置された場合を例示しているが、図1に示す配置に限定されるものではない。例えば、第1の実施の形態に係る積層体において、壁パターン53a,53bの少なくとも一方が、電気配線用ランド55a,55b,55c,55dの配列の内部に存在しても構わない。即ち、壁パターン53a,53bは電気配線用ランド55a,55b,55c,55dが配列された箇所以外の位置にそれぞれ配置されていればよい。
 詳細に説明すれば、下側チップLCは、図1に示すように、半導体チップ51の上に層間絶縁膜52が配置されている。層間絶縁膜52の内部には、アルミニウム(Al)、アルミニウム-銅合金(Al-Cu合金)或いは銅(Cu)ダマシン等の金属層からなる下層配線58a,58b,58c,58d、この下層配線58a,58b,58c,58dの上に層間絶縁膜52を介して配線された中間層配線57a,57b,57c,57d、この中間層配線57a,57b,57c,57dの上に層間絶縁膜52を介して配線された上層配線56a,56b,56c,56dが埋め込まれている。よって、層間絶縁膜52は図1に示す模式的な簡略表現ではあたかも単層の膜のように表現されてはいるが、実際には3層又は4層の絶縁層からなる多層の絶縁層である。多層構造の層間絶縁膜52には、例えば、シリコン酸化膜(SiO2膜)、シリコン窒化膜(Si34膜)、燐珪酸ガラス膜(PSG膜)、フッ素含有酸化膜(SiOF膜)、炭素含有酸化膜(SiOC膜)等の無機系絶縁層の他、メチル含有ポリシロキサン(SiCOH)、水素含有ポリシロキサン(HSQ)、ポーラスメチルシルセスキオキサン膜やポリアリレン膜等の有機系絶縁層が使用可能で、これらの種々の絶縁膜層を組み合わせて積層して、多様な多層配線構造で層間絶縁膜52を構成することが可能である。
 図1では、簡略化のために3層の配線層を例示しているが、実際には、設計仕様に応じて、4~12層、或いは13層以上の多層の配線層が採用される。又、下層配線58a,58b,58c,58d、中間層配線57a,57b,57c,57d、上層配線56a,56b,56c,56dは、上述したAl-Cu合金等の金属の単層の配線ではなく、チタン(Ti)、タンタル(Ta)、マンガン(Mn)、ルテニウム(Ru)等の金属からなるバリア層を上下に設けた積層構造であってもよい。例えば、TiN/Tiのバリア層を上下に設けて、TiN/Ti/Al-Cu合金/TiN/Ti等の5層の積層構造を下層配線58a,58b,58c,58d、中間層配線57a,57b,57c,57d、上層配線56a,56b,56c,56dのそれぞれの具体的な配線層の構造として採用可能である。
 下層配線58a,58b,58c,58dを第1層の配線層であると仮定して説明すると、この第1層の配線層である下層配線58a,58b,58c,58dのそれぞれと、半導体チップ51の内部(表面部分)に設けられた不純物拡散領域との間は、層間絶縁膜52を貫通するビアプラグ(図示省略)で、それぞれ接続されている。下層配線58a,58b,58c,58dが第1層の配線層であると仮定した場合、下層配線58a,58b,58c,58dは不純物を添加した多結晶シリコン層や、この多結晶シリコン層とタンタル(Ta)、チタン(Ti)、タングステン(W)或いは、バナジウム(V)等の高融点金属とのシリサイド膜との複合構造でもよい。ビアプラグ(コンタクトプラグ)は、Ta、Ti、W、V等の高融点金属で構成すればよい。例えば、Wでビアプラグを構成した場合は、ビアプラグが設けられるビアホール(コンタクトホール)の側壁及び半導体チップ51の不純物拡散領域の表面に、TiN/Ti等のバリア層を設けてもよい。同様に、中間層配線57a,57b,57c,57dのそれぞれと対応する下層配線58a,58b,58c,58dのそれぞれの間もビアプラグ(図示省略)で接続され、更に、上層配線56a,56b,56c,56dのそれぞれと対応する中間層配線57a,57b,57c,57dのそれぞれの間もビアプラグ(図示省略)で接続されている。中間層配線57a,57b,57c,57dと下層配線58a,58b,58c,58dとを接続するビアプラグや、上層配線56a,56b,56c,56dと中間層配線57a,57b,57c,57dとを接続するビアプラグには、高融点金属の他Cuを用いてもよい。
 図1では、上層配線56a,56b,56c,56dが下側チップLCの最上層の電極層として示されているが、この上層配線56a,56b,56c,56dのそれぞれに、電気配線用ランド55a,55b,55c,55dが接合されている。電気配線用ランド55a,55b,55c,55dは金(Au)又はAuを80%以上含むAu-シリコン(Si),Au-ゲルマニウム(Ge),Au-アンチモン(Sb),Au-錫(Sn)等の合金で形成することが可能であり、下地にニッケル(Ni)等の金属層を用いた多層構造でも構わない。例えば、Au-Geの状態図では、Geが12.5wt%程度が共晶組成近傍となるが、溶融点や硬度を考慮する場合は、共晶組成から外れた組成の合金としてもよい。そして、下側チップLCの電気配線用ランド55a,55b,55c,55dの配列を挟むように、壁パターン53a,53bが配置されている。壁パターン53a,53bの更に外側の下側チップLCの上面の周辺部には疎水膜54のパターンが形成されている。図示を省略しているが、壁パターン53a,53bを上層配線等の層間絶縁膜52に埋め込まれたいずれかの配線層に電気的に接続して、壁パターン53a,53bを下側チップLCの電気配線用として用いても良い。壁パターン53a,53bも、Au又はAuを80%以上含む合金で製造することが可能であるが、エポキシ系樹脂等を用いて熱インプリント成型で形成すれば微細加工が容易である。エポキシ系樹脂等を用いて壁パターン53a,53bを成形した場合において、壁パターン53a,53bを電気配線用に併用する場合は、壁パターン53a,53bの表面に金属薄膜等により配線層を設ければよい。
 一方、上側チップUCは、図1に示す半導体チップ31の下に層間絶縁膜32が配置されている。層間絶縁膜32の内部には、Al、Al-Cu合金或いはCuダマシン等の金属層からなる下層配線38a,38b,38c,38d、この下層配線38a,38b,38c,38dの下に層間絶縁膜32を介して配線された中間層配線37a,37b,37c,37d、この中間層配線37a,37b,37c,37dの下に層間絶縁膜32を介して配線された上層配線36a,36b,36c,36dが埋め込まれている。なお、図1では、上層配線36a,36b,36c,36dが中間層配線37a,37b,37c,37dの下に、中間層配線37a,37b,37c,37dが、下層配線38a,38b,38c,38dの下に配置されているが、多層配線構造では、半導体チップ31に近い方が下層になるので、上記のような上下が逆の定義になっている。
 下側チップLCの場合と同様に、層間絶縁膜32は図1に示す模式的な簡略表現では、あたかも単層の膜のように表現されてはいるが、実際には3層又は4層の絶縁層からなる多層の絶縁層である。多層構造の層間絶縁膜32には、例えば、SiO2膜、Si34膜、PSG膜、SiOF膜、SiOC膜等の無機系絶縁層の他、SiCOH、HSQ、ポーラスメチルシルセスキオキサン膜やポリアリレン膜等の有機系絶縁層が使用可能で、これらの種々の絶縁膜層を組み合わせて積層して、多様な多層配線構造で層間絶縁膜32を構成することが可能である。又、図1では、簡略化のために3層の配線層を例示しているが、実際には、設計仕様に応じて、4~12層、或いは13層以上の多層の配線層が採用される。更に、下側チップLCの場合と同様に、下層配線38a,38b,38c,38d、中間層配線37a,37b,37c,37d、上層配線36a,36b,36c,36dは、上述したAl-Cu合金等の金属の単層の配線ではなく、Ti、Ta、Mn、Ru等の金属からなるバリア層を上下に設けた積層構造であってもよい。
 下層配線38a,38b,38c,38dが上側チップUCの半導体チップ31に最も近い第1層の配線層であるとすると、この第1層の配線層である下層配線38a,38b,38c,38dのそれぞれと、半導体チップ31の内部(表面部分)に設けられた不純物拡散領域との間は、層間絶縁膜32を貫通するビアプラグ(図示省略)で、それぞれ接続されている。下層配線38a,38b,38c,38dが第1層の配線層であると仮定した場合、下層配線38a,38b,38c,38dは不純物を添加した多結晶シリコン層や、この多結晶シリコン層とTa、Ti、W或いはV等の高融点金属とのシリサイド膜との複合構造でもよい。ビアプラグ(コンタクトプラグ)も、Ta、Ti、W、V等の高融点金属で構成すればよい。例えば、Wでビアプラグを構成した場合は、ビアプラグが設けられるビアホール(コンタクトホール)の側壁及び半導体チップ31の不純物拡散領域の表面に、TiN/Ti等のバリア層を設けてもよい。同様に、中間層配線37a,37b,37c,37dのそれぞれと対応する下層配線38a,38b,38c,38dのそれぞれの間もビアプラグ(図示省略)で接続され、更に、上層配線36a,36b,36c,36dのそれぞれと対応する中間層配線37a,37b,37c,37dのそれぞれの間もビアプラグ(図示省略)で接続されている。中間層配線37a,37b,37c,37dと下層配線38a,38b,38c,38dとを接続するビアプラグや、上層配線36a,36b,36c,36dと中間層配線37a,37b,37c,37dとを接続するビアプラグには、高融点金属の他Cuを用いてもよい。
 図1では、上層配線36a,36b,36c,36dが上側チップUCの最上層の電極層として示されているが、この上層配線36a,36b,36c,36dのそれぞれに、電気配線用バンプ35a,35b,35c,35dが接合されている。そして、上側チップUCの電気配線用バンプ35a,35b,35c,35dの配列を挟むように、コーンバンプ33a,33bが配置されている。電気配線用バンプ35a,35b,35c,35d及びコーンバンプ33a,33bは、Au又はAuを80%以上含むAu-Sb,Au-Sn等の合金で形成すれば、硬度及び接触抵抗の点で好適である。コーンバンプ33a,33bの更に外側の上側チップUCの下面の周辺部には疎水膜34のパターンが形成されている。コーンバンプ33a,33bは、図14に示すコーンバンプ33p1及び図19に示すコーンバンプ33q1のように角錐型形状、若しくは、図15に示すコーンバンプ33p2及び図20に示すコーンバンプ33q2のように円錐型形状をなし、先端がチップ側より細い凸部(雄型)を構成している。下側チップLCの壁パターン53a,53bが下側チップLCの上層配線等に電気的に接続されている場合は、コーンバンプ33a,33bを上側チップUCの上層配線等に電気的に接続することにより、コーンバンプ33aと壁パターン53aとの物理的な接触、或いは、コーンバンプ33bと壁パターン53bとの物理的な接触を電気的な接続に利用することができる。
 一方、壁パターン53a,53bは、図13に示すような中央に凹部を有する切頭角錐(角錐台)の形状をなしている。図13に示す壁パターン53pの中央には、コーンバンプ33p1及び33p2の凸部形状に対応した凹部が設けられているが、その凹部の形状は、コーンバンプ33p1及び33p2の形状の完全な逆パターン(反転パターン)として構成されてはいない。このため、コーンバンプ33p1及び33p2の側壁が壁パターン53pの側壁に完全に密着しない態様となり、コーンバンプ33p1及び33p2の側壁と壁パターン53pの側壁との間の一部には隙間が発生して、互いに噛み合っている。
 例えば、図13に示す壁パターン53pの中央には、図13のXIII-XIII方向から見た断面で定義される頂角α1の角錐形状の凹部が設けられているが、頂角α1の大きさは図14に示す角錐状のコーンバンプ33p1の、図14のXIV-XIV方向から見た断面で定義される頂角α2よりも大きく(α1≧α2)構成されている。このため、コーンバンプ33p1と壁パターン53pとが互いに噛み合い、コーンバンプ33p1の頂点が、角錐状の壁パターン53pの中央の凹部の底となる角錐の頂点に到達するので、点と点を合わせる高精度な位置合わせが実現する。このとき、α1≧α2の条件に設定されているため、コーンバンプ33p1の頂点が、壁パターン53pの頂点に合わされた最終的な状態においては、壁パターン53pの凹部の側壁はコーンバンプ33p1の側壁には接してはいないが、壁パターン53pの凹部の側壁をガイドとして、壁パターン53pの頂点にコーンバンプ33p1の頂点が導かれることにより、容易に0.2μm以下の精度での自己整合ができる。
 同様に、壁パターン53pの頂角α1の大きさは図15に示す円錐状のコーンバンプ33p2の、図15のXV-XV方向から見た断面で定義される頂角α2よりも大きく(α1≧α2)構成されている。したがって、コーンバンプ33p2と壁パターン53pとが互いに噛み合う結果、最終的に、コーンバンプ33p2の頂点が、壁パターン53pの中央の凹部の底となる角錐の頂点に到達するので、点と点を合わせる高精度な位置合わせが実現する。コーンバンプ33p2の頂点が、壁パターン53pの頂点に合わされた最終的な状態においては、α1≧α2の条件によって、壁パターン53pの凹部の側壁はコーンバンプ33p2の側壁には接しない。しかしながら、壁パターン53pの凹部の側壁をガイドとして、壁パターン53pの頂点にコーンバンプ33p2の頂点が導かれることにより、容易に0.2μm以下の精度での自己整合ができる。
 図8に示すように、コーンバンプ33b(33a)の上側チップUCの基準面から測った高さB1は、電気配線用バンプ35a,35b,35c,35dの基準面から測った高さA1よりも高い。図8では、高さA1が、電気配線用バンプ35a,35b,35c,35dが設けられている上層配線36a,36b,36c,36dの厚さを含んで定義されているが、図1に示した構成とは異なり、上層配線36a,36b,36c,36dが層間絶縁膜32の内部に埋め込まれている場合には、高さA1は、層間絶縁膜32の下面(表面)から測られる。
 図8に示すように、壁パターン53b(53a)の下側チップLCの基準面から測った高さB2は、電気配線用ランド55a,55b,55c,55dの下側チップLCの基準面から測った厚さA2よりも高い。そして、第1の実施の形態に係る積層体では
 
             A1+A2<B1+B2                ……(1)
 
の関係を満足するようにして、コーンバンプ33b(33a)の頂点と壁パターン53b(53a)の凹部の頂点とを自己整合で合わせる工程を容易にしている。即ち、(1)式の関係を満足するように設定しておくことにより、図14に示す角錐状のコーンバンプ33p1の頂点、或いは図15に示す円錐状のコーンバンプ33p2の頂点が、図13に示す壁パターン53pの中央の角錐の頂点に到達して、点と点を合わせる位置合わせが自己整合が実現され、0.2μm以下の高精度な位置合わせが実現する。
 図2~図7を用いて、本発明の第1の実施の形態に係る積層体の製造方法(組み立て方法)を説明する。なお、以下の説明で用いる上側チップUCと下側チップLCの製造方法は、図9~図12を用いて後述する。又、以下に述べる積層体の製造方法は、一例であり、特許請求の範囲に記載した趣旨の範囲内であれば、この変形例を含めて、これ以外の種々の製造方法により、実現可能であることは勿論である。
 (a)先ず、図2に示すように、複数の電気配線用ランド55a,55b,55c,55d、この複数の電気配線用ランド55a,55b,55c,55dの配列の外側の位置にそれぞれ配置された複数の壁パターン53a,53bを有する下側チップLC、及び、複数の電気配線用ランド55a,55b,55c,55dの位置にそれぞれ対応して配置された複数の電気配線用バンプ35a,35b,35c,35d、複数の壁パターン53a,53bの位置に対応して配列された複数のコーンバンプ33a,33bを有する上側チップUCを用意する。図2において、壁パターン53a,53bの外側の領域となる下側チップLCの上面の周辺部には疎水膜54のパターンを形成し、同様に、コーンバンプ33a,33bの外側の領域となる上側チップUCの下面の周辺部に疎水膜34のパターンを形成しておく。
 (b)次に、下側チップLC上に、液体7を直接接触、又はノズルを用いて液体7を噴霧すると、下側チップLCの疎水膜54により、液体7の液滴が、疎水膜54の内側の領域に貯まり、疎水膜54の内側の領域に液体7が選択的に塗布される。液体7を下側チップLCに直接接触させるには、容器に溜められた液体7中に下側チップLCを浸漬させた後、下側チップLCを容器から取り出す方法、容器に溜められた液体7に下側チップLCを下向きにして接触させ、下側チップLCを引き上げたりする方法、下側チップLC上に液体7を流したり滴下する方法が採用可能である。液体7を下側チップLCに噴霧する方法としては、下側チップLCに対向するノズルを設け、ノズルから下側チップLCに向かって液体7を噴霧する方法が代表的である。多数のノズルから下側チップLCの全面に液体7を噴霧してもよいし、疎水膜34のパターンの内側の領域に対応して配置されたノズルから液体7を選択的に噴霧してもよい。その際、疎水膜34のパターンの内側の領域の面積に応じて噴霧する液体7の量をコントロールしてもよい。液体7には、水若しくは他の無機の液体、又は種々の有機の液体を使用することが可能である。例えば、液体7には、グリセリン、アセトン、アルコール、ハイドロフルオロエーテル、スピン・オン・グラス(SOG)等を用いることができる。SOGとしては、燐ドープシリケート系SOG、メチルシロキサン系SOG等が使用可能である。その後、この液体7を介して、図3に示すように、上側チップUCの複数の電気配線用バンプ35a,35b,35c,35dを、下側チップLC複数の電気配線用ランド55a,55b,55c,55dにそれぞれ対向させ、上側チップUCと下側チップLCとの粗位置合わせをする。
 (c)上側チップUCの下面には、疎水膜34のパターンがあるので、液体7の表面張力により、図4に示すように、複数の電気配線用ランド55a,55b,55c,55dの位置に複数の電気配線用バンプ35a,35b,35c,35dが自己整合により仮位置合わせが達成される。このとき、同時に、複数の壁パターン53a,53bに複数のコーンバンプ33a,33bが自己整合により仮位置合わせされ、上側チップUCと下側チップLCとがほぼ所望の位置関係に設定される。
  (d)図4に示すように、液体7の表面張力による自己整合によって、仮位置合わせが達成された状態で、更に図5に示すように、上側チップUCを下側チップLCに対して加圧すれば、下側チップLCの周辺部に配置された壁パターン53a,53bの斜面のそれぞれに、上側チップUCの周辺部に配置されたコーンバンプ33a,33bが接触して、微細な精度での位置合わせが進行する。図5の左側に示した一点鎖線で囲んだA部の拡大図を図6に示すが、液体7を介しているため、下側チップLCの壁パターン53aと上側チップUCのコーンバンプ33aとは、互いの側壁が液体7により潤滑作用を受けて、噛み合う。このように、液体7により潤滑作用を受けて、壁パターン53aとコーンバンプ33aとが噛み合い、同様に、壁パターン53bとコーンバンプ33bとが噛み合うことにより、微細な精度での位置合わせが進行する。
  (e)図5に示した状態から、上側チップUCの下側チップLCに対する加圧を加熱しなが更に継続すれば、微細な精度での位置合わせが進行し、図7に示すように、下側チップLCの電気配線用ランド55a,55b,55c,55dのそれぞれに、上側チップUCの電気配線用バンプ35a,35b,35c,35dの先端が接触し、電気配線用ランド55a,55b,55c,55dのそれぞれと対応する電気配線用バンプ35a,35b,35c,35dとが熱圧着される。このとき、式(1)で示す関係にコーンバンプ33a,33bの高さと電気配線用バンプ35a,35b,35c,35dの高さが調整されているので、コーンバンプ33a,33bの先端が、壁パターン53a,53bの中央部の凹部の斜面に接触しながら下降し、最終的に、壁パターン53a,53bの凹部の底部に到達する。これにより、図7に示す状態では、0.2μm以下の高精度で、上側チップUCと下側チップLCとが位置合わせされて堅固に接合する。
 (f)図5に示した状態から図7に示す状態までの上側チップUCの下側チップLCに対する加圧工程を、減圧チャンバー(真空チャンバー)若しくは高温槽の内部で行うことにより、減圧若しくは加温の処理を付加すれば、図7に示す高精度な位置合わせが達成された状態では、液体7が蒸発するので、最終的に、図1に示すような積層体が完成する。以下において、上記の説明で用いた上側チップUCと下側チップLCの製造方法の一例を、図9~図12を用いて説明する。
<下側チップLCの用意> 
 (a)図9(a)に示すように、半導体チップ51の上に層間絶縁膜52が配置され、層間絶縁膜52の内部には、下層配線58a,58b,58c,58d、中間層配線57a,57b,57c,57d、上層配線56a,56b,56c,56dが埋め込まれたICチップを用意する。図9(a)では、簡略化のために3層の多層配線構造を例示しているが、実際には、設計仕様に応じて、4~12層、或いは13層以上の多層配線構造でもよいことは前述したとおりである。又、図示を省略しているが、第1層の配線層である下層配線58a,58b,58c,58dのそれぞれと、半導体チップ51の内部(表面部分)に設けられた不純物拡散領域との間、中間層配線57a,57b,57c,57dのそれぞれと対応する下層配線58a,58b,58c,58dのそれぞれとの間、上層配線56a,56b,56c,56dのそれぞれと対応する中間層配線57a,57b,57c,57dのそれぞれとの間はビアプラグで接続されている。
 (b)次に、層間絶縁膜52の上面に、プラズマ重合によりフロロカーボン膜を堆積する。更に、このフロロカーボン膜の上にフォトレジスト膜を塗布し、フォトリソグラフィー技術により、周辺部のみにフォトレジスト膜を残すようにパターニングする。そして、このフォトレジスト膜をマスクとして、フロロカーボン膜を選択的に除去する。更に、酸素(O2)プラズマで選択エッチングのマスクとして用いたフォトレジスト膜をアッシングすれば、図9(b)に示すような疎水膜54のパターンが、下側チップLCの層間絶縁膜52の上面の周辺部に形成される。或いは、層間絶縁膜52の上面に、パレリン膜を塗布して、このパレリン膜の上にフォトレジスト膜を塗布し、フォトリソグラフィー技術により、周辺部のみにフォトレジスト膜を残すようにパターニングする。そして、このフォトレジスト膜をマスクとして、パレリン膜を選択的に除去し、酸素(O2)プラズマで選択エッチングのマスクとして用いたフォトレジスト膜をアッシングすれば、図9(b)に示すような疎水膜54のパターンが、下側チップLCの層間絶縁膜52の上面の周辺部に形成される。
 (c)次に、疎水膜54のパターンの内側に位置する領域であって、疎水膜54のパターンに近い場所に、図10(c)に示すように、壁パターン53a,53bを形成する。壁パターン53a,53bは、エポキシ系紫外線硬化樹脂に対し、熱インプリント成型で形成すればよい。例えば、先ずパターニングしようとする壁パターン53a,53bのレプリカとなる金型をニッケル電鋳等により用意する。そして、硬化前の柔らかい状態のエポキシ系紫外線硬化樹脂に対し、レプリカとなる金型を押しつけ、金型の形状を転写し、その後、紫外線をエポキシ系紫外線硬化樹脂に照射してポストベークを行い、転写成形されたエポキシ系紫外線硬化樹脂を完全に硬化させれば、壁パターン53a,53bのパターンの形状が実現できる。
 (d)更に、下側チップLCの層間絶縁膜52の上面の全面にフォトレジスト膜61を塗布し、フォトリソグラフィー技術により、上層配線56a,56b,56c,56dのパターンの上面の一部が露出するように、フォトレジスト膜に61窓部を開口する。そして、この窓部に露出した上層配線56a,56b,56c,56dの上に、電解メッキ又は無電解メッキによ下地層としてニッケル(Ni)層を形成し、更にこのNi層の上に電解メッキ又は無電解メッキにより金(Au)層を形成して、図10(d)に示すように、Ni/Auの2層構造からなる電気配線用ランド55a,55b,55c,55dのパターンを形成する。
 (e)その後、Ni/Auの選択メッキに用いたフォトレジスト膜61を除去すれば、図10(e)に示すような下側チップLCが完成する。
<上側チップUCの用意> 
 (a)図11(a)に示すように、半導体チップ31の上に層間絶縁膜32が配置され、層間絶縁膜32の内部に下層配線38a,38b,38c,38d、中間層配線37a,37b,37c,37d、上層配線36a,36b,36c,36dが埋め込まれたICチップを用意する。第1層の配線層である下層配線38a,38b,38c,38dのそれぞれと、半導体チップ31の内部(表面部分)に設けられた不純物拡散領域との間は、中間層配線37a,37b,37c,37dのそれぞれと対応する下層配線38a,38b,38c,38dのそれぞれとの間、上層配線36a,36b,36c,36dのそれぞれと対応する中間層配線37a,37b,37c,37dのそれぞれとの間には、図示を省略したビアプラグが設けられている。図11(a)では、簡略化のために3層の多層配線構造を例示しているが、実際には、設計仕様に応じて、4~12層、或いは13層以上の多層配線構造でもよいことは下側チップLCと同様である。
 (b)次に、層間絶縁膜32の上面に、プラズマ重合によりフロロカーボン膜を堆積する。更に、このフロロカーボン膜の上にフォトレジスト膜を塗布し、フォトリソグラフィー技術により、周辺部のみにフォトレジスト膜を残すようにパターニングする。そして、このフォトレジスト膜をマスクとして、フロロカーボン膜を選択的に除去する。更に、酸素(O2)プラズマで選択エッチングのマスクとして用いたフォトレジスト膜をアッシングすれば、図11(b)に示すような疎水膜34のパターンが、上側チップUCの層間絶縁膜32の上面の周辺部に形成される。或いは、層間絶縁膜32の上面に、パレリン膜を塗布し、このパレリン膜の上にフォトレジスト膜を塗布し、フォトリソグラフィー技術により、周辺部のみにフォトレジスト膜を残すようにパターニングする。そして、このフォトレジスト膜をマスクとして、パレリン膜を選択的に除去し、酸素(O2)プラズマで選択エッチングのマスクとして用いたフォトレジスト膜をアッシングすれば、図11(b)に示すような疎水膜34のパターンが、上側チップUCの層間絶縁膜32の上面の周辺部に形成される。
 (c)更に、上側チップUCの層間絶縁膜32の上面の全面にフォトレジスト膜62を塗布し、フォトリソグラフィー技術により、図12(c)に示すように、上層配線36a,36b,36c,36dのパターンの上面の一部、及びこの上層配線36a,36b,36c,36dのパターンの配列の外側の層間絶縁膜32の上面の一部が露出するように、フォトレジスト膜62に窓部を開口する。このとき、上層配線36a,36b,36c,36dのパターンの上面の一部を開口する窓の幅bを、上層配線36a,36b,36c,36dのパターンの配列の外側の層間絶縁膜32の上面の一部を露出するように開口する窓の幅aよりも小さく(a>b)開口する。
 (d)そして、フォトレジスト膜62をマスクとして用いて、フォトレジスト膜62の窓部に露出した上層配線36a,36b,36c,36dの上、及び上層配線36a,36b,36c,36dのパターンの配列の外側に露出した層間絶縁膜32の上面の上に、ガスデポジション法を用いて金属ナノ粒子を、ヘリウム(He)等の不活性ガスと共に吹き付ける。ここでは金属ナノ粒子として金(Au)又はAuを80%以上含む合金のナノ粒子が採用可能である。フォトレジスト膜62の上からガスデポジション法により、高温のるつぼから蒸発したナノ寸法の金属粒子を、不活性ガスと共に減圧条件下で吹き付けることにより、フォトレジスト膜62に開口された窓内に金属の堆積が生じる。図12(d)に示すように、ガスデポジション法では、このとき同時に窓部の周囲からも金属63の堆積が発生し、窓部に覆いかぶさる庇(オーバーハング)を生じる。庇が生じることにより、窓部の開口径が縮小し、窓部内には自己整合により錐形を持つ金属突起状の電気配線用バンプ35a,35b,35c,35d及びコーンバンプ33a,33bが形成される。フォトレジストの窓部が自己完結的に閉じるため、上層配線36a,36b,36c,36dのパターンの上面の一部を開口する窓の幅bを、上層配線36a,36b,36c,36dのパターンの配列の外側の層間絶縁膜32の上面の一部を露出するように開口する窓の幅aよりも小さくしておくことにより、電気配線用バンプ35a,35b,35c,35dの高さの方が、コーンバンプ33a,33bの高さよりも低くなる。ナノ金属粒子を吹き付ける吹き付けノズルの寸法が窓部径より大きい場合、作成されるバンプは等方的になり、窓部の形が四角形であれば四角錐、円であれば円錐形になり、バンプとなる突起は窓部の中心に形成される。
 (e)その後、フォトレジスト膜62を除去すれば、図12(e)に示すように、Au又はAu合金からなる電気配線用バンプ35a,35b,35c,35d、及びこれらの電気配線用バンプ35a,35b,35c,35dの配列の外側の領域に配置された、Au又はAu合金からなるコーンバンプ33a,33bのパターンを有する上側チップUCのパターンが完成する。
 以上のように、本発明の第1の実施の形態に係る積層体の製造方法によれば、0.2μm以下の合わせ精度で、上側チップUCを下側チップLCに位置合わせして積層するとともに、下側チップLCの電気配線用ランド55a,55b,55c,55dのそれぞれと、上側チップUCの対応する電気配線用バンプ35a,35b,35c,35dの先端が自動的に熱圧着により堅固に電気的に接続され、下側チップLC上に上側チップUCを接合した積層体が簡単な作業内容で実現できる。
 (第2の実施の形態)
 本発明の第2の実施の形態に係る積層体は、図16に示すように、インターポーザ2上にk個の半導体集積回路(IC)チップ、即ち、第1のICチップC1、第2のICチップC2、……、第kのICチップCkが搭載されている(図16を考慮すると、kは3以上の正の整数であるが、より一般にはk=1又は2でも構わない。)。インターポーザ2は、シリコン基板12と、このシリコン基板12の表面に設けられたシリコン酸化膜等の表面絶縁膜11と、シリコン基板12の裏面に設けられたシリコン酸化膜等の裏面絶縁膜13とを備え、表面絶縁膜11の上面に、複数の電気配線用ランド71a~71oがICチップの大きさを考慮して、グループ分けして配列されている。第1グループの電気配線用ランド71a,71b,71c,71dの配列の外側の位置には壁パターン75a,75bが配置され、第2グループの電気配線用ランド71e,71f,71g,71hの配列の外側の位置には壁パターン75c,75dが配置され、……、第kグループの電気配線用ランド71i,71j,71k,……,71oの配列の外側の位置には壁パターン75e,75fが配置されている。壁パターン75a,75b;75c,75d;75e,75fは、それぞれ、第1の実施の形態に係る積層体の壁パターン53a,53bと同様な斜面を有する。図8に示したのと同様に、第2の実施の形態に係る積層体においても、壁パターン75a,75b;75c,75d;75e,75fのインターポーザ2の基準面から測った高さは、電気配線用ランド71a~71oのインターポーザ2の基準面から測った厚さよりも高い。
 又、図16では、壁パターン75a,75bが第1グループの電気配線用ランド71a,71b,71c,71dの配列の外側の位置に配置され、壁パターン75c,75dが第2グループの電気配線用ランド71e,71f,71g,71hの配列の外側の位置に配置され、……、壁パターン75e,75fが第kグループの電気配線用ランド71i,71j,71k,……,71oの配列の外側の位置に配置された場合を例示しているが、第2の実施の形態に係る積層体において、壁パターン75a,75bの少なくとも一方が第1グループの電気配線用ランド71a,71b,71c,71dの配列の内部に存在し、壁パターン75c,75dの少なくとも一方が第2グループの電気配線用ランド71e,71f,71g,71hの配列の内部に存在し、……、壁パターン75e,75fの少なくとも一方が第kグループの電気配線用ランド71i,71j,71k,……,71oの配列の内部に存在しても構わない。即ち、壁パターン75a,75b;75c,75d;75e,75fは電気配線用ランド71a~71oが配列された箇所以外の位置にそれぞれ配置されていればよい。
 電気配線用ランド71a~71oは、Au又はAuを80%以上含む合金で形成すれば、硬度及び接触抵抗の点で好適である。更に、図16に示すように、第1グループの電気配線用ランド71a,71b,71c,71d及び壁パターン75a,75bの配置された領域を眼鏡の片目側のレンズとして矩形に周辺を囲み、第2グループの電気配線用ランド71e,71f,71g,71h及び壁パターン75c,75dの配置された領域を他方のレンズとして囲む、眼鏡のレンズ縁(リム)状の疎水膜15aのパターンが設けられている。第kグループの電気配線用ランド71i,71j,71k,……,71o及び壁パターン75e,75fの配置された領域は、矩形の額縁状の疎水膜15bのパターンで囲まれている。図16では、疎水膜15aのパターンと疎水膜15bのパターンとは独立したパターンとして、便宜上図示されているが、実際には、疎水膜15aのパターンと疎水膜15bのパターンとが連続した梯子状のパターンでも構わない。
 裏面絶縁膜13の下面には裏面配線72a,72b,……,72gが設けられ、裏面配線72aは、表面絶縁膜11、シリコン基板12及び裏面絶縁膜13を貫通するシリコン貫通ビアTSV1により、インターポーザ2の上面側の電気配線用ランド71aに電気的に接続されている。同様に、裏面配線72bは、表面絶縁膜11、シリコン基板12及び裏面絶縁膜13を貫通するシリコン貫通ビアTSV2により、インターポーザ2の上面側の電気配線用ランド71dに電気的に接続され、裏面配線72cは、表面絶縁膜11、シリコン基板12及び裏面絶縁膜13を貫通するシリコン貫通ビアTSV3により、インターポーザ2の上面側の電気配線用ランド71eに電気的に接続され、裏面配線72dは、表面絶縁膜11、シリコン基板12及び裏面絶縁膜13を貫通するシリコン貫通ビアTSV4により、インターポーザ2の上面側の電気配線用ランド71hに電気的に接続されている。更に、裏面配線72eは、表面絶縁膜11、シリコン基板12及び裏面絶縁膜13を貫通するシリコン貫通ビアTSV(m-2)により、インターポーザ2の上面側の電気配線用ランド71iに電気的に接続され、裏面配線72fは、表面絶縁膜11、シリコン基板12及び裏面絶縁膜13を貫通するシリコン貫通ビアTSV(m-1)により、インターポーザ2の上面側の電気配線用ランド71iに電気的に接続され、裏面配線72gは、表面絶縁膜11、シリコン基板12及び裏面絶縁膜13を貫通するシリコン貫通ビアTSVmにより、インターポーザ2の上面側の電気配線用ランド71oに電気的に接続されている。
  裏面絶縁膜13の下面には、裏面配線72a,72b,……,72gを埋め込むように、ソルダーレジスト14が設けられ、ソルダーレジスト14には、裏面配線72a,72b,……,72gの下面の一部をそれぞれ露出する窓部が開口されている。ソルダーレジスト14の窓部を介して、裏面配線72a,72b,……,72gのそれぞれ接合する半田バンプB1,B2,……,Bnが設けられている。
 図16に示すように、第1のICチップC1は、電気配線用ランド71a,71b,71c,71dの位置にそれぞれ対応して配置された電気配線用バンプ35a,35b,35c,35d、壁パターン75a,75bの位置に対応して配列された、先端がチップ側より細く、チップの基準面から測った高さが電気配線用バンプ35a,35b,35c,35dのチップの基準面から測った高さよりも高いコーンバンプ33a,33bを有する。そして、電気配線用バンプ35a,35b,35c,35d及びコーンバンプ33a,33bの配置された領域は、その外側に設けられた矩形の額縁状の疎水膜34aのパターンで囲まれている。
 同様に、第2のICチップC2は、電気配線用ランド71e,71f,71g,71hの位置にそれぞれ対応して配置された電気配線用バンプ35e,35f,35g,35h、壁パターン75c,75dの位置に対応して配列された、先端がチップ側より細く、チップの基準面から測った高さが電気配線用バンプ35e,35f,35g,35hのチップの基準面から測った高さよりも高いコーンバンプ33c,33dを有する。そして、第1のICチップC1と同様に、電気配線用バンプ35e,35f,35g,35h及びコーンバンプ33c,33dの配置された領域は、その外側に設けられた矩形の額縁状の疎水膜34bのパターンで囲まれている。
 更に同様に、第kのICチップCkは、電気配線用ランド71i,71j,71k,……,71oの位置にそれぞれ対応して配置された電気配線用バンプ35i,35j,35k,……,35o、壁パターン75e,75fの位置に対応して配列された、先端がチップ側より細く、チップの基準面から測った高さが電気配線用バンプ35i,35j,35k,……,35oのチップの基準面から測った高さよりも高いコーンバンプ33e,33fを有する。そして、第1のICチップC1及び第2のICチップC2と同様に、電気配線用バンプ35i,35j,35k,……,35o及びコーンバンプ33e,33fの配置された領域は、その外側に設けられた矩形の額縁状の疎水膜34aのパターンで囲まれている。電気配線用バンプ35a~35o及びコーンバンプ33a,33b;33c,33d;33e,33fは、Au又はAuを80%以上含む合金で形成すれば、硬度及び接触抵抗の点で好適である。
 疎水膜15aのパターン及び疎水膜15bのパターンで囲まれた非疎水の領域のそれぞれの内部に液体7a,7b,7cを選択的に塗布することにより、液体7a,7b,7cの表面張力により、図16に示すように、第1のICチップC1の電気配線用バンプ35a,35b,35c,35dが、それぞれインターポーザ2の電気配線用ランド71a,71b,71c,71dの位置に精密に位置合わせされ、コーンバンプ33a,33bが、それぞれインターポーザ2の壁パターン75a,75bの位置に精密に位置合わせされる。同様に、第2のICチップC2の電気配線用バンプ35e,35f,35g,35h、がそれぞれインターポーザ2の電気配線用ランド71e,71f,71g,71hの位置に精密に位置合わせされ、コーンバンプ33c,33dが、それぞれインターポーザ2の壁パターン75c,75dの位置に精密に位置合わせされ、第kのICチップCkの電気配線用バンプ35i,35j,35k,……,35oが、それぞれインターポーザ2の電気配線用ランド71i,71j,71k,……,71oの位置に精密に位置合わせされ、コーンバンプ33e,33fが、それぞれインターポーザ2の壁パターン75e,75fの位置に精密に位置合わせされる。インターポーザ2上への第1のICチップC1、第2のICチップC2、……、第kのICチップCkの加圧の作業を、加熱しながら実施することにより、第1のICチップC1の電気配線用バンプ35a,35b,35c,35dはそれぞれインターポーザ2の電気配線用ランド71a,71b,71c,71dに熱圧着され、第2のICチップC2の電気配線用バンプ35e,35f,35g,35hは、それぞれインターポーザ2の電気配線用ランド71e,71f,71g,71hに熱圧着され、……、第kのICチップCkの電気配線用バンプ35i,35j,35k,……,35oは、それぞれインターポーザ2の電気配線用ランド71i,71j,71k,……,71oに熱圧着される。
 以上のように、第2の実施の形態に係る積層体によれば0.2μm以下の合わせ精度を達成しながら、インターポーザ2上への第1のICチップC1、第2のICチップC2、……、第kのICチップCkの接合を簡単に実施できる。なお、図示を省略しているが、インターポーザ2の壁パターン75a,75b;75c,75d;75e,75fをインターポーザ2の表面絶縁膜11の上に設けられた電気配線層等に電気的に接続しておき、コーンバンプ33a,33bを第1のICチップC1の電気配線層のいずれかに電気的に接続し、コーンバンプ33c,33dを第2のICチップC2の電気配線層のいずれかに電気的に接続し、コーンバンプ33e,33fを第kのICチップCkの電気配線層のいずれかに電気的に接続しておくことにより、コーンバンプ33a,33b;33c,33d;33e,33fのいずれかと、対応する壁パターン75a,75b;75c,75d;75e,75fとの物理的な接触を、電気的な接続に利用することができる。この場合、壁パターン75a,75b;75c,75d;75e,75の全体を導電性材料で構成するか、表面に電気配線層を設ければよい。
 (第3の実施の形態)
 本発明の第3の実施の形態に係る積層体は、図17に示すように、インターポーザ3上にp個の半導体集積回路(IC)チップ、即ち、第1のICチップC1、第2のICチップC2、……、第pのICチップCkが搭載されている(図17を考慮すると、pは3以上の正の整数であるが、より一般にはp=1又は2でも構わない。)。インターポーザ3は、フレキシブルな樹脂基板16をベースとして構成され、樹脂基板16の内部には、図17に示すように、下層内部配線II2,II(j-2),II(j+1)と、この下層内部配線II2,II(j-2),II(j+1)の上に樹脂基板16を介して配線された上層内部配線II1,II3,II4,II5,II(j-1),IIjが埋め込まれている。樹脂基板16は図17に示す模式的な簡略表現ではあたかも単層の膜のように表現されてはいるが、実際には3層又は4層の絶縁層からなる多層の絶縁層である。又、図17では、簡略化のために2層の内部配線層を例示しているが、実際には、インターポーザ3の設計仕様に応じて、3層以上の多層の内部配線層を採用してもよい。
 インターポーザ3の上面には、図17に示すように、複数の電気配線用ランド73a~73nがICチップの大きさを考慮して、グループ分けして配列されている。第1グループの電気配線用ランド73a,73b,73c,73dの配列の外側の位置には壁パターン76a,76bが配置され、第2グループの電気配線用ランド73e,73f,73g,73hの配列の外側の位置には壁パターン76c,76dが配置され、……、第pグループの電気配線用ランド73i,73j,73k,……,73nの配列の外側の位置には壁パターン76e,76fが配置されている。壁パターン76a,76b;76c,76d;76e,76fは、それぞれ、第1の実施の形態に係る積層体の壁パターン53a,53bと同様な斜面を有する。なお、第3の実施の形態に係る積層体において、壁パターン76a,76bの少なくとも一方が第1グループの電気配線用ランド73a,73b,73c,73dの配列の内部に存在し、壁パターン76c,76dの少なくとも一方が第2グループの電気配線用ランド73e,73f,73g,73hの配列の内部に存在し、……、壁パターン76e,76fの少なくとも一方が第pグループの電気配線用ランド73i,73j,73k,……,73nの配列の内部に存在しても構わない。即ち、壁パターン76a,76b;76c,76d;76e,76fは電気配線用ランド73a~73nが配列された箇所以外の位置にそれぞれ配置されていればよい。
 第1及び第2の実施の形態で説明したのと同様に、第3の実施の形態に係る積層体においても、壁パターン76a,76b;76c,76d;76e,76fのインターポーザ3の基準面から測った高さは、電気配線用ランド73a~73nのインターポーザ3の基準面から測った厚さよりも高い。上層内部配線II1,II3,II4,II5,II(j-1),IIjのそれぞれと対応する下層内部配線II2,II(j-2),II(j+1)のそれぞれの間は、ビアプラグV2,3,6,(q-2),(q+1)で接続されている。そして、インターポーザ3の上面に設けられた電気配線用ランド73aと上層内部配線II3の間は、ビアプラグV4で電気的に接続されている。同様に、電気配線用ランド73dと上層内部配線II4の間は、ビアプラグV5で電気的に接続され、電気配線用ランド73eと上層内部配線II4の間は、ビアプラグV7で電気的に接続され、電気配線用ランド73hと上層内部配線II5の間は、ビアプラグV8で電気的に接続されている。更に、電気配線用ランド73iと上層内部配線II(j-1)の間は、ビアプラグV(q-2)で電気的に接続され、電気配線用ランド73lと上層内部配線II(j-1)の間は、ビアプラグV(q-1)で電気的に接続され、電気配線用ランド73nと上層内部配線IIjの間は、ビアプラグVqで電気的に接続されている。
 更に、図17に示すように、第1グループの電気配線用ランド73a,73b,73c,73d及び壁パターン76a,76bの配置された領域を眼鏡の片目側のレンズとして矩形に周辺を囲み、第2グループの電気配線用ランド73e,73f,73g,73h及び壁パターン76c,76dの配置された領域を他方のレンズとして囲む、眼鏡のレンズ縁(リム)状の疎水膜17aのパターンが設けられている。第pグループの電気配線用ランド73i,73j,73k,……,73n及び壁パターン76e,76fの配置された領域は、矩形の額縁状の疎水膜17bのパターンで囲まれている。図17では、疎水膜17aのパターンと疎水膜17bのパターンとは独立したパターンとして、便宜上図示されているが、実際には、疎水膜17aのパターンと疎水膜17bのパターンとが連続した梯子状のパターンでも構わない。
 図17に示すように、第1のICチップC1は、電気配線用ランド73a,73b,73c,73dの位置にそれぞれ対応して配置された電気配線用バンプ35a,35b,35c,35d、壁パターン76a,76bの位置に対応して配列された、先端がチップ側より細く、チップの基準面から測った高さが電気配線用バンプ35a,35b,35c,35dのチップの基準面から測った高さよりも高いコーンバンプ33a,33bを有する。そして、電気配線用バンプ35a,35b,35c,35d及びコーンバンプ33a,33bの配置された領域は、その外側に設けられた矩形の額縁状の疎水膜34aのパターンで囲まれている。
 同様に、第2のICチップC2は、電気配線用ランド73e,73f,73g,73hの位置にそれぞれ対応して配置された電気配線用バンプ35e,35f,35g,35h、壁パターン76c,76dの位置に対応して配列された、先端がチップ側より細く、チップの基準面から測った高さが電気配線用バンプ35e,35f,35g,35hのチップの基準面から測った高さよりも高いコーンバンプ33c,33dを有する。そして、第1のICチップC1と同様に、電気配線用バンプ35e,35f,35g,35h及びコーンバンプ33c,33dの配置された領域は、その外側に設けられた矩形の額縁状の疎水膜34bのパターンで囲まれている。
 更に同様に、第pのICチップCkは、電気配線用ランド73i,73j,73k,……,73nの位置にそれぞれ対応して配置された電気配線用バンプ35i,35j,35k,……,35n、壁パターン76e,76fの位置に対応して配列された、先端がチップ側より細く、チップの基準面から測った高さが電気配線用バンプ35i,35j,35k,……,35nのチップの基準面から測った高さよりも高いコーンバンプ33e,33fを有する。そして、第1のICチップC1及び第2のICチップC2と同様に、電気配線用バンプ35i,35j,35k,……,35n及びコーンバンプ33e,33fの配置された領域は、その外側に設けられた矩形の額縁状の疎水膜34aのパターンで囲まれている。電気配線用バンプ35a~35n,コーンバンプ33a,33b;33c,33d;33e,33f及び電気配線用ランド73a~73nは、Au又はAuを80%以上含む合金で形成すれば、硬度及び接触抵抗の点で好適である。
 疎水膜17aのパターン及び疎水膜17bのパターンで囲まれた非疎水の領域のそれぞれの内部に液体7a,7b,7cを選択的に塗布することにより、液体7a,7b,7cの表面張力により、図17に示すように、第1のICチップC1の電気配線用バンプ35a,35b,35c,35dが、それぞれインターポーザ3の電気配線用ランド73a,73b,73c,73dの位置に精密に位置合わせされ、コーンバンプ33a,33bが、それぞれインターポーザ3の壁パターン76a,76bの位置に精密に位置合わせされる。同様に、第2のICチップC2の電気配線用バンプ35e,35f,35g,35h、がそれぞれインターポーザ3の電気配線用ランド73e,73f,73g,73hの位置に精密に位置合わせされ、コーンバンプ33c,33dが、それぞれインターポーザ3の壁パターン76c,76dの位置に精密に位置合わせされ、第pのICチップCkの電気配線用バンプ35i,35j,35k,……,35nが、それぞれインターポーザ3の電気配線用ランド73i,73j,73k,……,73nの位置に精密に位置合わせされ、コーンバンプ33e,33fが、それぞれインターポーザ3の壁パターン76e,76fの位置に精密に位置合わせされる。インターポーザ3上への第1のICチップC1、第2のICチップC2、……、第pのICチップCkの加圧の作業を、加熱しながら実施することにより、第1のICチップC1の電気配線用バンプ35a,35b,35c,35dはそれぞれインターポーザ3の電気配線用ランド73a,73b,73c,73dに熱圧着され、第2のICチップC2の電気配線用バンプ35e,35f,35g,35hは、それぞれインターポーザ3の電気配線用ランド73e,73f,73g,73hに熱圧着され、……、第pのICチップCkの電気配線用バンプ35i,35j,35k,……,35nは、それぞれインターポーザ3の電気配線用ランド73i,73j,73k,……,73nに熱圧着される。
 以上のように、第3の実施の形態に係る積層体によれば、0.2μm以下の合わせ精度を達成しながら、インターポーザ3上への第1のICチップC1、第2のICチップC2、……、第pのICチップCkの接合を簡単に実施できる。なお、図示を省略しているが、インターポーザ3の壁パターン76a,76b;76c,76d;76e,76fをインターポーザ3の上層内部配線又は下層内部配線等に電気的に接続しておき、コーンバンプ33a,33bを第1のICチップC1の電気配線層のいずれかに電気的に接続し、コーンバンプ33c,33dを第2のICチップC2の電気配線層のいずれかに電気的に接続し、コーンバンプ33e,33fを第kのICチップCkの電気配線層のいずれかに電気的に接続しておくことにより、コーンバンプ33a,33b;33c,33d;33e,33fのいずれかと、対応する壁パターン76a,76b;76c,76d;76e,76fとの物理的な接触を、電気的な接続に利用することができることは、第1及び第2の実施の形態に係る積層体と同様である。
(その他の実施の形態)
 上記のように、本発明は第1~第3の実施の形態によって記載したが、この開示の一部をなす論述及び図面は本発明を限定するものであると理解すべきではない。この開示から当業者には様々な代替実施の形態、実施例及び運用技術が明らかとなろう。
 例えば、既に述べた第1~第3の実施の形態の説明においては、図13に示すような角錐台形状(切頭角錐形状)の壁パターン53pの中央には、図13のXIII-XIII方向から見た断面で定義される頂角α1の角錐形状の凹部が設けられ、頂角α1の大きさが図14に示す角錐状のコーンバンプ33p1の、図14のXIV-XIV方向から見た断面で定義される頂角α2よりも大きく(α1≧α2)なるように設定されている場合について、コーンバンプと壁パターンとの噛み合わせについて説明した。しかしながら、図18に示すように、角錐台形状の壁パターン53qを設け、この壁パターン53qの中央には、図18のXVI-XVI方向から見た断面で定義される垂線方向に対する側壁の傾斜角β1 /2の角錐台形状の凹部が設け、凹部の底部が平坦な場合において、側壁の傾斜角β1 /2の大きさが、図19に示す角錐状のコーンバンプ33q1の、図19のXVII-XVII方向から見た断面で定義される頂角β2よりも小さく(β1≦β2)設定されている場合であっても、自己整合による精密な位置合わせが可能である。
 図18及び図19に示すβ1≦β2の頂角の関係の場合は、コーンバンプ33q1の頂点が、壁パターン53qの中央の凹部をなす角錐台の底部には到達しないが、コーンバンプ33q1の上端の開口部の内側の縁となる4辺のそれぞれに、コーンバンプ33q1の4つの斜面が同時に接するようにして互いに噛み合うことにより、コーンバンプ33q1の中心と壁パターン53qの中心が位置合わせされる自己整合がなされる。そして、この自己整合により、0.2μm以下の精度での精密な位置合わせが可能である。
 同様に、図18に示す壁パターン53qの側壁の傾斜角β1 /2の大きさを、図20に示す円錐状のコーンバンプ33q2の、図20のXVIII-XVIII方向から見た断面で定義される頂角β2よりも小さく(β1≦β2)設定した場合についても、コーンバンプ33q2の頂点が、壁パターン53qの中央の凹部をなす角錐台の底部には到達しないが、コーンバンプ33q2の上端の開口部の内側の縁となる4辺のそれぞれに、コーンバンプ33q2の円周上の4点が同時に接するようにして互いに噛み合い、0.2μm以下の精度での精密な位置合わせが、自己整合で実現可能である。
 更に、図18に示す角錐台形状を対角線方向で分割した図21に示すようなL字型の壁パターン53rによっても、壁パターン53rの上端の内側の2辺のそれぞれに、角錐状又は円錐状のコーンバンプ33rの斜面の一部が同時に接するようにして互いに噛み合うようにして、自己整合による精密な位置合わせが可能である。図21に示すようなL字型の壁パターン53rの場合は矩形額縁状の疎水膜のパターンの内側の領域の4角等、非疎水領域の4つ以上の箇所にそれぞれ配置することにより、0.2μm以下の精度の位置合わせ精度が達成できる。
 更に、図21に示すようなL字型の壁パターン53rを拡張・一般化して、図22に示す上面図としては直線状をなす角錐台の壁パターン53sであっても、壁パターン53sの上端の内側の辺に角錐状又は円錐状のコーンバンプ33sの斜面の一部が接するようにして自己整合ができる。この場合は、矩形額縁状の疎水膜のパターンの内側の非疎水領域の4つ以上の箇所に上面図としては直線状をなす角錐台の壁パターン53rをそれぞれ配置することにより、角錐状又は円錐状のコーンバンプ33sの1つの斜面、又は円周上の1点が、4つ以上の箇所で同時に接するようにすることにより、自己整合による精密な位置合わせが可能である。即ち、図22に示すような角錐台の壁パターン53sの場合も、4つ以上の箇所にそれぞれ配置することにより、0.2μm以下の精度の位置合わせ精度が達成できる。
 図21に示すようなL字型の壁パターン53rの他の拡張・一般化したトポロジーの例として、図23に示すような、上面図としては、長手方向が互いに直交する2つの直線状のパターンとなる角錐台形状の壁パターン53t1,53t2であってもよい。疎水膜のパターンの内側の非疎水領域の4つ以上の箇所に、コーンバンプ33tのチップ側の太い部分の寸法よりも小さな距離に2つの壁パターン53t1,53t2を対にして、互いに近接配置することにより、角錐状又は円錐状のコーンバンプ33tの2つの斜面、又は円周上の2点が、4つ以上の箇所で同時に接するようにすることにより、自己整合による精密な位置合わせが可能である。即ち、図23に示すような2つの角錐台の壁パターン53t1,53t2の場合であっても、互いに近接配置された2つの壁パターン53t1,53t2のペアを、それぞれ4つ以上の箇所に配置することにより、0.2μm以下の精度の位置合わせ精度が達成できる。
 図23に示すような壁パターン53t1,53t2の更なる拡張・一般化したトポロジーの例として、図24に示すような2つの円錐台状の壁パターン53u1,53u2を対にして互いに近接配置しても、図23に示すトポロジーと等価な効果を達成可能である。図24に示すトポロジーでは、コーンバンプ33uのチップ側の太い部分の寸法よりも小さな距離に互いに近接配置された2つの円錐台状の壁パターン53u1,53u2がペアとして、それぞれ疎水膜のパターンの内側の非疎水領域の4つ以上の箇所に配置されている。このトポロジーによっても、コーンバンプ33uの2つの斜面、又は円周上の2点が、4つ以上の箇所で同時に接するようにすることにより、自己整合による精密な位置合わせが可能である。即ち、図23に示すような互いに近接配置された2つの円錐台状の壁パターン53u1,53u2の場合であっても、ペアを、それぞれ4つ以上の箇所に配置することにより、0.2μm以下の精度の位置合わせ精度が達成できる。
 このように、本発明はここでは記載していない様々な実施の形態等を含むことは勿論である。したがって、本発明の技術的範囲は上記の説明から妥当な特許請求の範囲に係る発明特定事項によってのみ定められるものである。
 本発明はシステムLSI等の高集積密度の要求される電子装置に係る産業分野に利用可能である。
2,3…インターポーザ
7,7a,7b,7c…液体
11…表面絶縁膜
12…シリコン基板
13…裏面絶縁膜
14…ソルダーレジスト
15a,15b,17a,17b,34,34a,34b,54…疎水膜
16…樹脂基板
31…半導体チップ
32…層間絶縁膜
33a~33f,33p1,33p2,33q1,33q2,33r~33u…コーンバンプ
35a~35i…電気配線用バンプ
36a,36b,36c,36d…上層配線
37a,37b,37c,37d…中間層配線
38a,38b,38c,38d…下層配線
51…半導体チップ
52…層間絶縁膜
53a,53b,53p~53s,53t1,53t2,53u1,53u2,75a~75f…壁パターン
55a~55d,71a~71o,73a~73n…電気配線用ランド
56a~56d…上層配線
57a~57d…中間層配線
58a~58d…下層配線
61,62…フォトレジスト膜
63…金属
72a~72g…裏面配線
1~B4,B(n-1),Bn…半田バンプ
1…第1のICチップ
2…第2のICチップ
k…第kのICチップ
p…第pのICチップ
II1~II5,II(j-2)~II(j+1)…上層内部配線
LC…下側チップ
UC…上側チップ
TSV1~TSV4,TSV(m-2)~TSVm…シリコン貫通ビア
1~V8,V(q-2)~Vq…ビアプラグ

Claims (20)

  1.  複数の電気配線用ランド、前記複数の電気配線用ランドが配列された基準面から測った高さが前記複数の電気配線用ランドのそれぞれの高さよりも高く、前記複数の電気配線用ランドが配列された箇所以外の位置にそれぞれ配置され、それぞれ斜面を有する複数の壁パターンを有する下側チップと、
     前記複数の電気配線用ランドの位置にそれぞれ対応して配置された複数の電気配線用バンプ、前記複数の壁パターンの位置に対応して配列された錐状の複数のコーンバンプを有する上側チップと、
     を備えることを特徴とする積層体。
  2.  前記複数の壁パターンが、前記複数の電気配線用ランドの配列の外側の位置にそれぞれ配置されていることを特徴とする請求項1に記載の積層体。
  3.  前記複数の壁パターンのうちの少なくとも一部が、前記複数の電気配線用ランドの配列の内側の位置にそれぞれ配置されていることを特徴とする請求項1に記載の積層体。
  4.  前記複数の壁パターンと前記複数のコーンバンプとがそれぞれ互いに接触し、該接触が電気的接続として用いられることを特徴とする請求項1に記載の積層体。
  5.  前記複数の壁パターンの斜面が、前記複数の壁パターンの中央に設けられた凹部の側壁を構成することを特徴とする請求項1に記載の積層体。
  6.  前記複数のコーンバンプの頂点のそれぞれが、前記複数の壁パターンの凹部の底部に接触することを特徴とする請求項5に記載の積層体。
  7.  前記複数のコーンバンプの錐面の一部が、それぞれ前記複数の壁パターンの上端部に接触することを特徴とする請求項1に記載の積層体。
  8.  前記複数の電気配線用ランド、前記複数の電気配線用バンプ、前記複数のコーンバンプがそれぞれ金若しくは金を80%以上含む合金を材料とすることを特徴とする請求項1に記載の積層体。
  9.  複数の電気配線用ランド及び前記複数の壁パターンの配列を囲むように前記下側チップの周辺に第1の疎水膜が設けられ、前記複数の電気配線用バンプ及び前記複数のコーンバンプ配列を囲むように前記上側チップの周辺に第2の疎水膜が設けられていることを特徴とする請求項1に記載の積層体。
  10.  複数の電気配線用ランド、前記複数の電気配線用ランドが配列された基準面から測った高さが前記複数の電気配線用ランドのそれぞれの高さよりも高く、前記複数の電気配線用ランドが配列された箇所以外の位置にそれぞれ配置され、それぞれ斜面を有する複数の壁パターンを有するインターポーザと、
     前記複数の電気配線用ランドの位置にそれぞれ対応して配置された複数の電気配線用バンプ、前記複数の壁パターンの位置に対応して配列された錐状の複数のコーンバンプを有するICチップと、
     を備えることを特徴とする積層体。
  11.  前記複数の壁パターンが、前記複数の電気配線用ランドの配列の外側の位置にそれぞれ配置されていることを特徴とする請求項10に記載の積層体。
  12.  前記複数の壁パターンのうちの少なくとも一部が、前記複数の電気配線用ランドの配列の内側の位置にそれぞれ配置されていることを特徴とする請求項10に記載の積層体。
  13.  前記複数の壁パターンと前記複数のコーンバンプとがそれぞれ互いに接触し、該接触が電気的接続として用いられることを特徴とする請求項10に記載の積層体。
  14.  前記複数の壁パターンの斜面が、前記複数の壁パターンの中央に設けられた凹部の側壁を構成することを特徴とする請求項10に記載の積層体。
  15.  前記複数のコーンバンプの頂点のそれぞれが、前記複数の壁パターンの凹部の底部に接触することを特徴とする請求項14に記載の積層体。
  16.  前記複数のコーンバンプの錐面の一部が、それぞれ前記複数の壁パターンの上端部に接触することを特徴とする請求項10に記載の積層体。
  17.  前記複数の電気配線用ランド、前記複数の電気配線用バンプ、前記複数のコーンバンプがそれぞれ金若しくは金を80%以上含む合金を材料とすることを特徴とする請求項10に記載の積層体。
  18.  複数の電気配線用ランド及び前記複数の壁パターンの配列を囲むように前記インターポーザの表面の一部に選択的に第1の疎水膜が設けられ、前記複数の電気配線用バンプ及び前記複数のコーンバンプ配列を囲むように前記上側チップの周辺に第2の疎水膜が設けられていることを特徴とする請求項10に記載の積層体。
  19.  複数の電気配線用ランド及び前記複数の壁パターンの配列がグループ分けされ、該グループ分けされた配列をそれぞれ囲むように前記インターポーザの表面の一部に第1の疎水膜が選択的に設けられ、
     前記複数の電気配線用バンプ及び前記複数のコーンバンプの配列を囲むように第2の疎水膜が設けられた複数の前記上側チップが、前記インターポーザの上に搭載されていることを特徴とする請求項10に記載の積層体。
  20.  複数の電気配線用ランドと、前記複数の電気配線用ランドの配列された箇所以外の位置にそれぞれ配置され、それぞれ斜面を有する複数の壁パターンとを有する下側チップ上に液体を選択的に塗布する工程と、
     前記液体の液滴を介して、前記複数の電気配線用ランドの位置にそれぞれ対応して配置された複数の電気配線用バンプ、前記複数の壁パターンの位置に対応して配列された錐状の複数のコーンバンプを有する上側チップを、前記複数の電気配線用バンプが前記複数の電気配線用ランドにそれぞれ対向させる工程と、
     前記液体の表面張力により、前記複数の電気配線用ランドの位置に前記複数の電気配線用バンプを、前記複数の壁パターンに前記複数のコーンバンプを自己整合させる工程と、
      自己整合した状態で、前記上側チップを前記下側チップに対して加圧し、前記複数の電気配線用ランドのそれぞれに前記複数の電気配線用バンプの先端が接触させ、前記複数の壁パターンの斜面のそれぞれに前記複数のコーンバンプを接触させる工程と、
     前記液体を蒸発させる工程と、
     を含むことを特徴とする積層体の製造方法。
     
PCT/JP2013/056330 2013-03-07 2013-03-07 積層体及びその製造方法 WO2014136241A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP13877188.6A EP2966680A4 (en) 2013-03-07 2013-03-07 LAMINATE AND MANUFACTURING METHOD THEREOF
PCT/JP2013/056330 WO2014136241A1 (ja) 2013-03-07 2013-03-07 積層体及びその製造方法
JP2015504070A JP6306568B2 (ja) 2013-03-07 2013-03-07 積層体及びその製造方法
US14/168,897 US9219047B2 (en) 2013-03-07 2014-01-30 Stacked device and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2013/056330 WO2014136241A1 (ja) 2013-03-07 2013-03-07 積層体及びその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/168,897 Continuation US9219047B2 (en) 2013-03-07 2014-01-30 Stacked device and method of manufacturing the same

Publications (1)

Publication Number Publication Date
WO2014136241A1 true WO2014136241A1 (ja) 2014-09-12

Family

ID=51486854

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/056330 WO2014136241A1 (ja) 2013-03-07 2013-03-07 積層体及びその製造方法

Country Status (4)

Country Link
US (1) US9219047B2 (ja)
EP (1) EP2966680A4 (ja)
JP (1) JP6306568B2 (ja)
WO (1) WO2014136241A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10115649B1 (en) 2017-04-28 2018-10-30 Tohoku-Microtec Co., Ltd. External connection mechanism, semiconductor device, and stacked package
WO2019163575A1 (ja) * 2018-02-23 2019-08-29 富士フイルム株式会社 接合体の製造方法、仮固定部材、および積層体
WO2019239909A1 (ja) * 2018-06-13 2019-12-19 国立研究開発法人産業技術総合研究所 電子回路の接続方法及び電子回路
JP2020072114A (ja) * 2018-10-29 2020-05-07 国立研究開発法人産業技術総合研究所 微細金属バンプの形成方法及び微細金属バンプ
WO2020105432A1 (ja) * 2018-11-21 2020-05-28 東北マイクロテック株式会社 積層型半導体装置及びこれに用いる複数のチップ
JP2020149992A (ja) * 2019-03-11 2020-09-17 浜松ホトニクス株式会社 半導体装置及び半導体装置の製造方法
JP2021516453A (ja) * 2017-12-22 2021-07-01 ボード オブ リージェンツ, ザ ユニバーシティ オブ テキサス システムBoard Of Regents, The University Of Texas System ナノスケール整列3次元積層集積回路

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9557370B2 (en) * 2012-02-10 2017-01-31 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of improving bump allocation for semiconductor devices and semiconductor devices with improved bump allocation
US9773724B2 (en) * 2013-01-29 2017-09-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor devices, methods of manufacture thereof, and semiconductor device packages
US10011478B2 (en) * 2015-05-18 2018-07-03 Innovative Micro Technology Thermocompression bonding with raised feature
US10468363B2 (en) 2015-08-10 2019-11-05 X-Celeprint Limited Chiplets with connection posts
US10103069B2 (en) 2016-04-01 2018-10-16 X-Celeprint Limited Pressure-activated electrical interconnection by micro-transfer printing
US10222698B2 (en) * 2016-07-28 2019-03-05 X-Celeprint Limited Chiplets with wicking posts
US11064609B2 (en) 2016-08-04 2021-07-13 X Display Company Technology Limited Printable 3D electronic structure
US10748864B2 (en) * 2016-10-05 2020-08-18 Semiconductor Components Industries, Llc Bonded semiconductor package and related methods
US10490493B2 (en) 2016-12-30 2019-11-26 Innolux Corporation Package structure and manufacturing method thereof
CN108538812A (zh) * 2017-03-06 2018-09-14 群创光电股份有限公司 封装结构
US20180254257A1 (en) * 2017-03-06 2018-09-06 Innolux Corporation Package structure and method of manufacturing package structure
US10796971B2 (en) 2018-08-13 2020-10-06 X Display Company Technology Limited Pressure-activated electrical interconnection with additive repair
US10573544B1 (en) 2018-10-17 2020-02-25 X-Celeprint Limited Micro-transfer printing with selective component removal
US10796938B2 (en) * 2018-10-17 2020-10-06 X Display Company Technology Limited Micro-transfer printing with selective component removal
EP3671812B1 (en) * 2018-12-19 2022-02-09 IMEC vzw A method for bonding and interconnecting semiconductor chips
CN111584378B (zh) * 2019-02-19 2022-07-12 昆山微电子技术研究院 一种插入式热压键合方法
US11495562B2 (en) * 2019-12-27 2022-11-08 Attollo Engineering, LLC Alignment features for hybridized image sensor
US11495561B2 (en) 2020-05-11 2022-11-08 X Display Company Technology Limited Multilayer electrical conductors for transfer printing
CN117334674A (zh) * 2020-05-12 2024-01-02 联华电子股份有限公司 芯片键合应力的测量方法及芯片键合辅助结构
CN113594119B (zh) * 2021-06-25 2024-05-14 苏州汉天下电子有限公司 半导体封装及其制造方法
DE102022102367A1 (de) * 2022-02-01 2023-08-03 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Zielträger, halbleiteranordnung und verfahren zum transferieren eines halbleiterbauelements und haltestruktur

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6197932A (ja) * 1984-10-19 1986-05-16 Hitachi Ltd 圧着型半導体パツケ−ジ
JP2000252413A (ja) * 1999-02-26 2000-09-14 Rohm Co Ltd 半導体装置
JP2005340738A (ja) * 2004-05-31 2005-12-08 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP2008021751A (ja) * 2006-07-11 2008-01-31 National Institute Of Advanced Industrial & Technology 電極、半導体チップ、基板、半導体チップの電極接続構造、半導体モジュールおよびその製造方法
JP2010225803A (ja) 2009-03-23 2010-10-07 Tokyo Electron Ltd 三次元集積回路の製造方法及び装置
JP2011060941A (ja) * 2009-09-09 2011-03-24 Tokyo Electron Ltd 半導体装置の製造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6917219B2 (en) * 2003-03-12 2005-07-12 Xilinx, Inc. Multi-chip programmable logic device having configurable logic circuitry and configuration data storage on different dice
JP5007127B2 (ja) * 2004-12-28 2012-08-22 光正 小柳 自己組織化機能を用いた集積回路装置の製造方法及び製造装置
US7332423B2 (en) * 2005-06-29 2008-02-19 Intel Corporation Soldering a die to a substrate
US7871865B2 (en) * 2007-01-24 2011-01-18 Analog Devices, Inc. Stress free package and laminate-based isolator package
JP2010040884A (ja) * 2008-08-07 2010-02-18 Shinkawa Ltd 半導体装置及び半導体チップのボンディング方法
KR101481577B1 (ko) * 2008-09-29 2015-01-13 삼성전자주식회사 잉크 젯 방식의 댐을 구비하는 반도체 패키지 및 그 제조방법
JP5417850B2 (ja) * 2009-01-05 2014-02-19 住友電気工業株式会社 検出装置およびその製造方法
US20100248424A1 (en) * 2009-03-27 2010-09-30 Intellectual Business Machines Corporation Self-Aligned Chip Stacking
US8460794B2 (en) * 2009-07-10 2013-06-11 Seagate Technology Llc Self-aligned wafer bonding
KR101624973B1 (ko) * 2009-09-23 2016-05-30 삼성전자주식회사 패키지 온 패키지 타입의 반도체 패키지 및 그 제조방법
US8115319B2 (en) * 2010-03-04 2012-02-14 Powertech Technology Inc. Flip chip package maintaining alignment during soldering
JP2011192663A (ja) * 2010-03-11 2011-09-29 Tokyo Electron Ltd 実装方法及び実装装置
US20120020040A1 (en) * 2010-07-26 2012-01-26 Lin Paul T Package-to-package stacking by using interposer with traces, and or standoffs and solder balls
US8338945B2 (en) * 2010-10-26 2012-12-25 Taiwan Semiconductor Manufacturing Company, Ltd. Molded chip interposer structure and methods

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6197932A (ja) * 1984-10-19 1986-05-16 Hitachi Ltd 圧着型半導体パツケ−ジ
JP2000252413A (ja) * 1999-02-26 2000-09-14 Rohm Co Ltd 半導体装置
JP2005340738A (ja) * 2004-05-31 2005-12-08 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP2008021751A (ja) * 2006-07-11 2008-01-31 National Institute Of Advanced Industrial & Technology 電極、半導体チップ、基板、半導体チップの電極接続構造、半導体モジュールおよびその製造方法
JP2010225803A (ja) 2009-03-23 2010-10-07 Tokyo Electron Ltd 三次元集積回路の製造方法及び装置
JP2011060941A (ja) * 2009-09-09 2011-03-24 Tokyo Electron Ltd 半導体装置の製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2966680A4

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3396711A1 (en) 2017-04-28 2018-10-31 Tohoku-microtec Co., Ltd. External connection mechanism, semiconductor device, and stacked package
JP2018190774A (ja) * 2017-04-28 2018-11-29 東北マイクロテック株式会社 外部接続機構、半導体装置及び積層パッケージ
US10115649B1 (en) 2017-04-28 2018-10-30 Tohoku-Microtec Co., Ltd. External connection mechanism, semiconductor device, and stacked package
US11600525B2 (en) 2017-12-22 2023-03-07 Board Of Regents, The University Of Texas System Nanoscale-aligned three-dimensional stacked integrated circuit
JP2021516453A (ja) * 2017-12-22 2021-07-01 ボード オブ リージェンツ, ザ ユニバーシティ オブ テキサス システムBoard Of Regents, The University Of Texas System ナノスケール整列3次元積層集積回路
WO2019163575A1 (ja) * 2018-02-23 2019-08-29 富士フイルム株式会社 接合体の製造方法、仮固定部材、および積層体
CN111615745A (zh) * 2018-02-23 2020-09-01 富士胶片株式会社 接合体的制造方法、临时固定部件及层叠体
JPWO2019163575A1 (ja) * 2018-02-23 2021-01-14 富士フイルム株式会社 接合体の製造方法、仮固定部材、および積層体
WO2019239909A1 (ja) * 2018-06-13 2019-12-19 国立研究開発法人産業技術総合研究所 電子回路の接続方法及び電子回路
JPWO2019239909A1 (ja) * 2018-06-13 2021-07-08 国立研究開発法人産業技術総合研究所 電子回路の接続方法及び電子回路
JP7174443B2 (ja) 2018-06-13 2022-11-17 国立研究開発法人産業技術総合研究所 電子回路の接続方法及び電子回路
US11270968B2 (en) 2018-06-13 2022-03-08 National Institute Of Advanced Industrial Science And Technology Electronic circuit connection method and electronic circuit
JP2020072114A (ja) * 2018-10-29 2020-05-07 国立研究開発法人産業技術総合研究所 微細金属バンプの形成方法及び微細金属バンプ
JP7232502B2 (ja) 2018-10-29 2023-03-03 国立研究開発法人産業技術総合研究所 微細金属バンプの形成方法及び微細金属バンプ
JPWO2020105432A1 (ja) * 2018-11-21 2021-09-02 東北マイクロテック株式会社 積層型半導体装置及びこれに用いる複数のチップ
US11495565B2 (en) 2018-11-21 2022-11-08 Tohoku-Microtec Co., Ltd. Stacked semiconductor device and multiple chips used therein
JP7097639B2 (ja) 2018-11-21 2022-07-08 東北マイクロテック株式会社 積層型半導体装置及びこれに用いる複数のチップ
WO2020105432A1 (ja) * 2018-11-21 2020-05-28 東北マイクロテック株式会社 積層型半導体装置及びこれに用いる複数のチップ
JP2020149992A (ja) * 2019-03-11 2020-09-17 浜松ホトニクス株式会社 半導体装置及び半導体装置の製造方法

Also Published As

Publication number Publication date
US20140252604A1 (en) 2014-09-11
EP2966680A1 (en) 2016-01-13
JP6306568B2 (ja) 2018-04-04
EP2966680A4 (en) 2016-11-30
JPWO2014136241A1 (ja) 2017-02-09
US9219047B2 (en) 2015-12-22

Similar Documents

Publication Publication Date Title
JP6306568B2 (ja) 積層体及びその製造方法
US11804475B2 (en) Semiconductor package for thermal dissipation
TWI470756B (zh) 半導體結構及形成半導體裝置的方法
CN110999551B (zh) 高密度互连粘合带
US10453819B2 (en) Method for fabricating glass substrate package
JP2022019819A (ja) 線路デバイスの製造方法
TWI640045B (zh) 半導體裝置及製造方法
TWI552297B (zh) 半導體裝置及其製造方法
TWI603452B (zh) 半導體裝置及其製造方法
TWI567900B (zh) 半導體裝置及封裝組件
US9299649B2 (en) 3D packages and methods for forming the same
JP4596001B2 (ja) 半導体装置の製造方法
KR101354241B1 (ko) 집적 회로 디바이스를 위한 3d 집적 마이크로전자 어셈블리 및 그 제조 방법
US7687311B1 (en) Method for producing stackable dies
JP5568357B2 (ja) 半導体装置及びその製造方法
TWI414047B (zh) 電子元件封裝結構及其製造方法
TWI482253B (zh) 晶片封裝體
CN104051287A (zh) 扇出互连结构及其形成方法
JP2010093273A (ja) 半導体装置の製造方法
TWI470708B (zh) 電子元件封裝體及其製作方法
JP6858939B2 (ja) 外部接続機構、半導体装置及び積層パッケージ
CN109727934B (zh) 封装结构及其制备方法
JP2012129376A (ja) 半導体装置
CN116960070A (zh) 一种3d扇出型封装结构及制备方法
CN117334658A (zh) 半导体封装

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13877188

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2015504070

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2013877188

Country of ref document: EP