WO2014038587A1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2014038587A1
WO2014038587A1 PCT/JP2013/073791 JP2013073791W WO2014038587A1 WO 2014038587 A1 WO2014038587 A1 WO 2014038587A1 JP 2013073791 W JP2013073791 W JP 2013073791W WO 2014038587 A1 WO2014038587 A1 WO 2014038587A1
Authority
WO
WIPO (PCT)
Prior art keywords
solder
lead frame
chip
pedestal
connection
Prior art date
Application number
PCT/JP2013/073791
Other languages
English (en)
French (fr)
Inventor
山下 志郎
吉成 英人
貴史 久米
伸一 藤野
英一 井出
Original Assignee
日立オートモティブシステムズ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日立オートモティブシステムズ株式会社 filed Critical 日立オートモティブシステムズ株式会社
Priority to DE112013003902.8T priority Critical patent/DE112013003902B4/de
Priority to US14/425,941 priority patent/US9530722B2/en
Priority to JP2014534387A priority patent/JP6483440B2/ja
Priority to CN201380045383.8A priority patent/CN104603937B/zh
Publication of WO2014038587A1 publication Critical patent/WO2014038587A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49537Plurality of lead frames mounted in one device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4334Auxiliary members in encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • H01L23/49513Lead-frames or other flat leads characterised by the die pad having bonding material between chip and die pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49524Additional leads the additional leads being a tape carrier or flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49568Lead-frames or other flat leads specifically adapted to facilitate heat dissipation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/2612Auxiliary members for layer connectors, e.g. spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/2612Auxiliary members for layer connectors, e.g. spacers
    • H01L2224/26152Auxiliary members for layer connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
    • H01L2224/26175Flow barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/273Manufacturing methods by local deposition of the material of the layer connector
    • H01L2224/2731Manufacturing methods by local deposition of the material of the layer connector in liquid form
    • H01L2224/27312Continuous flow, e.g. using a microsyringe, a pump, a nozzle or extrusion
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/273Manufacturing methods by local deposition of the material of the layer connector
    • H01L2224/2733Manufacturing methods by local deposition of the material of the layer connector in solid form
    • H01L2224/27334Manufacturing methods by local deposition of the material of the layer connector in solid form using preformed layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • H01L2224/2743Manufacturing methods by blanket deposition of the material of the layer connector in solid form
    • H01L2224/27436Lamination of a preform, e.g. foil, sheet or layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29005Structure
    • H01L2224/29006Layer connector larger than the underlying bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29005Structure
    • H01L2224/29007Layer connector smaller than the underlying bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/2902Disposition
    • H01L2224/29023Disposition the whole layer connector protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3201Structure
    • H01L2224/32012Structure relative to the bonding area, e.g. bond pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32113Disposition the whole layer connector protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/3701Shape
    • H01L2224/37012Cross-sectional shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40105Connecting bonding areas at different heights
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/40137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83053Bonding environment
    • H01L2224/83054Composition of the atmosphere
    • H01L2224/83065Composition of the atmosphere being reducing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83053Bonding environment
    • H01L2224/8309Vacuum
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83053Bonding environment
    • H01L2224/83095Temperature settings
    • H01L2224/83096Transient conditions
    • H01L2224/83097Heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83385Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • H01L2224/83815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15738Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
    • H01L2924/15747Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to a semiconductor device and a manufacturing method thereof, for example, a semiconductor power module configured by connecting a semiconductor component to a lead terminal with solder.
  • FIG. 1 shows an example of a module that employs a structure in which such a chip 1 is cooled from both sides by lead frames 3 and fins 5.
  • this heat dissipation method is adopted.
  • the module is formed by sealing with a mold resin after soldering and providing a cooling part on the outside thereof.
  • the chip When creating a power module as described above, the chip is soldered onto a lead frame made of a material having high thermal conductivity such as Cu, because of high heat dissipation requirements. At this time, when a flat lead frame is connected to both sides of the chip, there is a concern that the solder on one side contacts the solder on the other side and a short circuit occurs.
  • FIG. 2 shows an example when a short circuit occurs due to solder.
  • Patent Document 3 provides a structure in which a pedestal part and a spacer are separately provided in the solder connection part of the lead frame 3 and soldered to the chip electrode (see FIG. 3). Thereby, it is possible to prevent the solder 2 on both surfaces of the chip 1 from approaching and to prevent a short circuit.
  • this pedestal portion 3a is provided separately from the lead frame 3 (the lead frame 3 and the pedestal portion 3a are bonded by the solder 2)
  • the solder wettability of the pedestal portion 3a itself is important.
  • wetting of the solder 2 occurs on the side surface of the pedestal portion 3a during the solder connection.
  • FIG. 4 shows a state in which the solder 2 gets wet.
  • the solder 2 at the connecting portion between the lead frame 3 (pedestal portion 3a) / chip 1 is insufficient, and an unconnected portion is generated. Further, the wet solder 2 pulls the chip 1 due to its surface tension, so that the chip 1 is displaced.
  • the power module described above has a structure in which the chip 1 is soldered to the lead frame 3 and then sealed with a mold resin.
  • This mold resin needs to be securely adhered to the lead frame 3 and the chip 1, and the reliability of the chip 1 can be secured by the adhesion and the life of the solder connection portion can be extended.
  • the mold resin is required to have high adhesion. If the adhesiveness is low and the lead frame and the mold resin are peeled off, the peeling may progress and lead to chip destruction. Moreover, there is a concern that the crack propagation speed of the solder connection portion is increased and the fatigue life is decreased.
  • Patent Documents 1 and 2 do not disclose an invention that solves these problems.
  • Patent Document 3 provides a block (pedestal portion 3a) serving as a spacer between a lead frame 3 and a chip 1 via solder 2 (see FIG. 3). Further, an oxidized surface is formed on the side surface of the block (the pedestal portion 3a) to prevent the solder 2 from getting wet and to improve the adhesion to the mold resin. Further, the lead frame 3 around the spacer (the pedestal portion 3a) is plated with Ni to enhance the adhesion to the mold.
  • the spacer (pedestal portion 3a) since the spacer (pedestal portion 3a) is connected to the lead frame 3 by the solder 2, there are disadvantages that the number of solder connection points is increased and the difficulty of the process is increased. Further, since two different treatments of the oxidized surface and Ni plating are performed on the side surface and the peripheral portion of the spacer (the pedestal portion 3a), it is expected that the manufacturing process of the lead frame 3 becomes complicated and expensive.
  • the present invention has been made in view of such a situation, and prevents solder from wetting up to the side surface of the pedestal part, which is a cause of solder unconnection or chip position shift, and chip breakage or solder life reduction. Therefore, it is possible to provide a highly reliable semiconductor device by preventing the mold resin from being peeled off.
  • a semiconductor device includes a semiconductor element, a first lead frame connected to one main surface of the semiconductor element by solder, and a first lead frame connected to the opposite surface of the semiconductor element by solder. 2 lead frames.
  • a mold resin is filled between the first lead frame and the second lead frame.
  • the second lead frame has a pedestal part formed integrally with the second lead frame, and the pedestal part has a connection surface to be a connection part with the semiconductor element.
  • the surface roughness of the part connected with the mold resin of the 2nd lead frame is larger than the surface roughness of the solder contact surface (connection surface) for connecting the semiconductor element in a base part.
  • the surface of the portion connected to the mold resin of the second lead frame is roughened by the roughening treatment. Further, the roughness of the portion of the second lead frame connected to the mold resin and the roughness of the portion other than the solder contact surface of the pedestal may be approximately the same.
  • the present invention prevents solder from getting wet to the side surface of the pedestal, which is the cause of solder unconnection or chip position shift, and prevents mold resin peeling, which is the cause of chip breakage and solder life reduction.
  • a highly reliable semiconductor device can be provided.
  • FIG. 1 is a schematic diagram showing a basic structure of a semiconductor device according to an embodiment of the present invention. It is a figure for demonstrating a solder connection process. In Example 1, it is a figure which shows the result put together about the sample number in which the malfunction occurred. In Example 2, it is a figure which shows the result put together about the sample number in which the malfunction occurred.
  • FIG. 5 is a diagram illustrating a structure of a semiconductor device according to an embodiment of the present invention.
  • the semiconductor device In the semiconductor device according to the present embodiment, a configuration in which the lead frames 3-1 and 3-2 and the chip 1 are connected by the solder 2 is adopted. In the semiconductor device, a mold resin is filled in a space formed between the chip 1 which is a semiconductor element and the lead frames 3-1 and 3-2.
  • the lead frame 3-2 has a pedestal portion (convex portion) 3a formed integrally therewith.
  • the pedestal portion 3a is integrally formed with the lead frame 3-2. The manufacturing process of the semiconductor device can be further simplified.
  • the surface 6 other than the solder joint surface of the lead frame 3-2 is roughened so that the solder 2 is difficult to get wet in that portion.
  • the lead frame 3-1 may be subjected to a roughening process on the region other than the joint portion of the solder 2. By such a roughening process, the area
  • the joint portion of the pedestal portion 3a with the solder 2 is not subjected to the roughening treatment, or the roughening treatment makes the degree of roughening smaller than the portion other than the pedestal portion 3a.
  • the part connected to the solder for connecting to the semiconductor element in the pedestal part is not roughened, or the degree of roughening is small, so that the wettability of the solder is high.
  • the mold resin is filled in the surface of the lead frame 3-2.
  • the degree of adhesion can be realized in a balanced manner.
  • the roughening process may be performed only on the side surface of the pedestal 3a and not on the other surface of the lead frame 3-2.
  • the roughening process performed on the lead frame will be described.
  • the roughness of the roughening treatment is preferably about several ⁇ m.
  • the roughening treatment is preferably performed chemically by forming irregularities on the surface such as etching, but can also be performed by physically forming irregularities on the surface such as sand blasting. Further, in roughening by chemical unevenness formation, in addition to simple acid etching, blackening reduction treatment or etching using a pitting mask may be used.
  • the roughening process is performed on the side surface of the pedestal 3a and the main body of the lead frame 3-2 in the lead frame 3-2 having the pedestal 3a.
  • the one lead frame 3-1 that does not include the pedestal portion 3 a may be subjected to a roughening process.
  • the lead frame 3-2 is roughened on the portion in contact with the mold resin 4 and partially roughened on the connection surface with the solder 2 so as not to be roughened.
  • the entire lead frame 3-2 is roughened, and then the connection surface with the solder 2 is removed by machining such as polishing. It is.
  • solder may be connected in advance to the lead frame side before chip connection to the solder connection surface of the lead frame roughened as a whole.
  • solder 2 it is necessary to carefully select the solder material, the connection method, and the connection conditions in consideration of the specifications of the chip 1 and the lead frames 3-1 and 3-2.
  • solder material general Sn-based solder is suitable. In order to improve wettability, Sn-Ag solder may be used. If loss of Ni metallization of the chip becomes a problem, Sn—Cu based solder may be used.
  • solder connection method As for the solder connection method, among the conventional die bonding processes, it is desirable to supply a solder sheet, a solder wire, and a molten solder directly. A method of placing a weight on the chip 1 or the lead frames 3-1 and 3-2 or scrubbing when supplying the chip 1 or the lead frames 3-1 and 3-2 may be added.
  • solder connection process (reflow connection process) will be described with reference to FIG.
  • the reflow uses a vacuum reflow apparatus.
  • the lead frame 3-1 is fixed by a lead frame fixing jig, and the chip 1 and the solder 2 are stacked on the lead frame 3-1. Then, the chip 1 and the solder 2 are fixed with a chip / solder supply jig (see FIG. 6A).
  • the surface 6 of the lead frame 3-2 (other than the solder bonding surface of the pedestal 3a) is subjected to a roughening process (not shown).
  • the chip / solder supply jig is removed so that the chip 1 and the solder 2 do not move, and a roughened lead frame 3-2 is supplied thereon. And connected to the reflow (see FIG. 6B).
  • a hydrogen reducing atmosphere is used during the reflow process, and the atmosphere is replaced before and after heating.
  • the temperature rise is started, and connection is made using a temperature profile with a 250 ° C. peak.
  • vacuum deaeration is performed to remove voids in the solder. Since the solder 2 is melted by reflow and surface tension works, the shape of the portion of the solder 2 is changed in FIG. 6C.
  • the atmosphere is replaced and the reflow connection process is completed (see FIG. 6C).
  • connection conditions may be selected from the range from just above the melting point of the solder to be used to about 350 ° C.
  • a temperature on the high temperature side is preferable for improving the wettability, and a temperature on the low temperature side is preferable for the disappearance of Ni metallization on the surface of the chip 1.
  • the atmosphere at the time of connection is preferably an N 2 atmosphere rather than the atmosphere. Further, in order to improve wettability, a reducing atmosphere such as H 2 or formic acid should be used.
  • the pedestal is integrally formed on the lead frame 3-2 (second lead frame) (the separated structure is not connected with solder or the like).
  • the surface of the lead frame main body is roughened on the side surface and the portion of the lead frame main body that contacts the mold resin. For this reason, it is possible to prevent the solder from getting wet, which is a cause of solder unconnection or chip displacement.
  • the adhesion between the mold resin used for sealing and the lead frame is improved, and it is possible to prevent peeling of the mold resin, which is a cause of chip breakage and a decrease in the solder connection part life. Thereby, the malfunction at the time of solder connection can be reduced, and a highly reliable power module can be obtained.
  • Example 1 of the present invention is shown below.
  • a Cu lead frame integrally formed with a pedestal was used as a sample.
  • Two types of lead frames were used: those having a solid Cu surface without roughening, and those obtained by partially roughening the side surface of the pedestal and the lead frame main body.
  • the partial roughening of the lead frame was formed by once roughening the entire lead frame and then removing the roughening of the solder connection surface of the pedestal portion by polishing.
  • solder sheet-like Sn3Ag0.5Cu solder was used.
  • a vacuum reflow apparatus was used, and the connection was made using a temperature profile with a peak at 250 ° C.
  • FIG. 7 shows the result of summarizing these.
  • the above-mentioned problem occurs when using a lead frame that has not been subjected to roughening, but no problem occurs when using a lead frame that has been subjected to roughening. It was.
  • Example 2 of the present invention is shown below.
  • a Cu lead frame integrally formed with a pedestal was used as a sample. Similar to Example 1, two types were used, one in which the side surface of the pedestal and the lead frame body were roughened, and the other in which the surface was not roughened and had a solid Cu surface.
  • the lead frame was used for solder connection after masking the solder connection surface and immersing the lead frame in acid to form a partial roughening, and then peeling off the mask.
  • As the solder a sheet-like Sn3Ag0.5Cu solder was used.
  • a vacuum reflow apparatus was used, and the connection was made using a temperature profile with a peak at 250 ° C.
  • FIG. 8 shows the result of putting these together.
  • the present invention is considered to be effective for all modules in which both sides of the chip are connected by soldering.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Die Bonding (AREA)

Abstract

本発明は、チップの両面をはんだ接続するパワーモジュールに関し、はんだの未接続やチップの位置ずれの原因である台座部側面へのはんだの濡れ上がりを防止し、かつチップ破壊やはんだの寿命低下の原因であるモールド樹脂の剥離を防止する。一方のリードフレームに台座部を一体形成し、その台座部の側面及びそのリードフレーム本体についてはその表面を粗化することによりはんだの濡れ性を低減させ、一方、台座部のはんだ接続面は粗化せずはんだの濡れ性を確保する構造とする。これにより、はんだ接続時の不具合を低減し、かつ高信頼なパワーモジュールを得る(図5参照)。

Description

半導体装置及びその製造方法
 本発明は、半導体装置及びその製造方法に関し、例えば、リード端子に対し半導体部品をはんだにより接続して構成する半導体パワーモジュールに関する。
 従来、電力の変換や制御を行うパワーモジュールでは、チップの片面を基板上にはんだ接続し、もう一方の面をワイヤボンディングにより接続することにより、電気的な接続及び基板への放熱を実現していた。
 ところが、パワーモジュールの小型化や高放熱化の要求から、チップの表裏両面をはんだ接続し、チップの両面から冷却する方法が採用されている。図1は、このようなチップ1をその両面からリードフレーム3及びフィン5によって冷却する構造を採用しているモジュールの例を示している。
 また、特許文献1乃至3においても、この放熱方法を採用している。なお、この両面冷却パワーモジュールでは、はんだ接続の後モールド樹脂により封止され、その外側に冷却部を設けることにより、モジュールが形成される。
特開2001-352023号公報 特開2005-244166号公報 特開2002-110893号公報
 前述したようなパワーモジュールを作成する場合、高放熱性の要求から、チップはCu等の熱伝導率の高い材料により作られたリードフレーム上にチップをはんだ接続する。このとき、チップ両面に対し平らなリードフレームを接続する場合、一方の面のはんだが他方の面のはんだに接触しショートが発生する懸念がある。図2は、はんだによってショートが発生した場合の例を示している。
 この回避策として、特許文献3は、リードフレーム3のはんだ接続部に台座部やスペーサを別体として設け、それとチップ電極とをはんだ接続する構造を提供している(図3参照)。これにより、チップ1の両面のはんだ2が接近することを防ぎ、ショートを防止することが可能である。
 しかし、この台座部3aをリードフレーム3に別体として設ける場合(リードフレーム3と台座部3aがはんだ2によって接着されている)、台座部3a自体のはんだ濡れ性が重要である。その台座部3aのはんだ接続面と、台座部側面及びその周囲部の濡れ性が等しい場合、はんだ接続中に台座部3aの側面にはんだ2の濡れ上がりが発生する。図4は、はんだ2が濡れ上がった場合の様子を示している。この濡れ上がりが生ずる場合、リードフレーム3(台座部3a)/チップ1間の接続部のはんだ2が不足するため、未接続の部分が発生する。また、濡れ上がったはんだ2は、その表面張力によりチップ1を引っ張るため、チップ1の位置ずれを生じさせる。これらの不具合により、その後の組み立て性や信頼性、性能を損なうため、これらの不具合が発生しないよう防止する必要がある。
 一方、前述のパワーモジュールは、リードフレーム3に対しチップ1をはんだ接続した後モールド樹脂により封止する構造を採っている。このモールド樹脂は、リードフレーム3やチップ1に対して確実に密着する必要があり、密着によりチップ1の信頼性を確保し、かつはんだ接続部の寿命を長くすることが可能となる。
 したがって、モールド樹脂には高い密着性が要求される。密着性が低く、リードフレームとモールド樹脂が剥離してしまうと、剥離が進展してチップ破壊に至る可能性がある。また、はんだ接続部のクラック進展速度が上昇し、疲労寿命が低下する懸念がある。
 特許文献1及び2はこれらの課題を解決する発明が開示されていない。また、特許文献3は、スペーサとなるブロック(台座部3a)をリードフレーム3とチップ1の間に、はんだ2を介して提供している(図3参照)。また、このブロック(台座部3a)の側面には酸化面を形成し、はんだ2の濡れ上がりを防止するとともにモールド樹脂との密着性を向上させている。さらに、スペーサ(台座部3a)周辺部のリードフレーム3にはNiめっきを施し、モールドとの密着性を高めている。ただし、特許文献3の場合、スペーサ(台座部3a)をはんだ2によりリードフレーム3に接続するため、はんだ接続箇所が増加し、プロセスの難易度が高くなるデメリットを有している。また、スペーサ(台座部3a)の側面及び周辺部において、酸化面とNiめっきという異なる2つの処理を施しているため、リードフレーム3の作成工程が複雑化し、高コストになると予想される。
 本発明はこのような状況に鑑みてなされたものであり、はんだの未接続やチップの位置ずれの原因である台座部側面へのはんだの濡れ上がりを防止し、かつチップ破壊やはんだの寿命低下の原因であるモールド樹脂の剥離を防止して、高信頼の半導体装置を提供するものである。
 上記課題を解決するために、本発明による半導体装置は、半導体素子と、半導体素子の一主面にはんだにより接続された第1のリードフレームと、半導体素子の反対面にはんだにより接続された第2のリードフレームと、を有している。ここで、第1のリードフレームと第2のリードフレームとの間には、モールド樹脂が充填されている。また、第2のリードフレームは、当該第2のリードフレームと一体形成された台座部を有し、この台座部は、半導体素子との接続部分となる接続面を有している。そして、第2のリードフレームのモールド樹脂と接続される部分の表面粗さは、台座部における半導体素子を接続するためのはんだ接触面(接続面)の表面粗さよりも大きくなっている。
 なお、第2のリードフレームのモールド樹脂と接続される部分は、粗化処理が施されることによって表面が粗くなっている。また、第2のリードフレームのモールド樹脂と接続される部分の粗さと台座部のはんだ接触面以外の部分の粗さは同程度となるようにしても良い。
 本発明により、はんだの未接続やチップの位置ずれの原因である台座部側面へのはんだの濡れ上がりを防止し、かつチップ破壊やはんだの寿命低下の原因であるモールド樹脂の剥離を防止して、高信頼の半導体装置を提供することができる。
 本発明に関連する更なる特徴は、本明細書の記述、添付図面から明らかになるものである。また、本発明の態様は、要素及び多様な要素の組み合わせ及び以降の詳細な記述と添付される特許請求の範囲の様態により達成され実現される。
チップの両面から冷却する方法を採用しているモジュールの例を示した図である。 平らなリードフレームを用い、はんだによるショートが発生した場合の例の模式図である。 一方のリードフレームに台座を接着して設けた場合のはんだ接続部構造の例を示した模式図である。 はんだ接続中に台座部側面へはんだが濡れ上がった場合の模式図である。 本発明の実施形態による半導体装置の基本構造を示す模式図である。 はんだ接続プロセスを説明するための図である。 実施例1において、不具合の発生したサンプル数についてまとめた結果を示す図である。 実施例2において、不具合の発生したサンプル数についてまとめた結果を示す図である。
 以下、添付図面を参照して本発明の実施形態について説明する。添付図面では、機能的に同じ要素は同じ番号で表示される場合もある。なお、添付図面は本発明の原理に則った具体的な実施形態と実装例を示しているが、これらは本発明の理解のためのものであり、決して本発明を限定的に解釈するために用いられるものではない。
 本実施形態では、当業者が本発明を実施するのに十分詳細にその説明がなされているが、他の実装・形態も可能で、本発明の技術的思想の範囲と精神を逸脱することなく構成・構造の変更や多様な要素の置き換えが可能であることを理解する必要がある。従って、以降の記述をこれに限定して解釈してはならない。
 <半導体装置の構造>
 図5は、本発明の実施形態による半導体装置の構造を示す図である。
 本実施形態による半導体装置では、リードフレーム3-1及び3-2とチップ1とをはんだ2で接続する構成を採用している。また、当該半導体装置では、半導体素子であるチップ1、リードフレーム3-1及び3-2の間に形成された空間にモールド樹脂が充填されている。
 図5に示されるように、リードフレーム3-2は、それに一体化されて形成された台座部(凸部)3aを有している。このように、特許文献3が開示するリードフレームと台座部(図3参照)とは異なり、本発明の実施形態では、台座部3aがリードフレーム3-2に一体的に形成されているので、半導体装置の製造工程をより簡素化することが可能となっている。
 また、当該半導体装置では、リードフレーム3-2のはんだ接合面以外の表面6が粗化処理されており、その部分においてはんだ2が濡れにくくするようにしている。また、リードフレーム3-1についても、はんだ2の接合部分以外の領域を粗化処理するようにしても良い。このような粗化処理によって、はんだ2の濡れ性が低い領域を設け、はんだ2と接合対象部材との密着度をコントロールすることができる。
 なお、台座部3aのはんだ2との接合部分は粗化処理が施されていないか、台座部3a以外の部分よりも粗化処理により粗化度が小さくなるようにしている。これにより、台座部おいて半導体素子と接続するためのはんだと接続される部分は、粗化されていないか、粗化度が小さくなっているので、はんだの濡れ性が高くなっている。また、はんだの未接続やチップの位置ずれの原因である台座部側面へのはんだの濡れ上がりを防止し、かつチップ破壊の原因であるモールド樹脂の剥離を防止することが可能である。
 なお、リードフレーム3-2の表面において、台座3aが設けられていない領域の表面と台座部3aの側面の粗化処理を同程度の粗化度で行うことにより、モールド樹脂を充填した場合の密着度がバランス良く実現できるという効果がある。ただし、粗化処理を、台座3aの側面のみに施し、それ以外のリードフレーム3-2の表面には施さないようにしても良い。
 <粗化処理>
 ここで、リードフレーム上に施す粗化処理について説明する。はんだの濡れ性の制御及びモールド樹脂の密着性の要求から、粗化処理の凹凸は数μm程度が望ましい。
 粗化処理は、エッチングのような化学的に表面に凹凸を形成させるものが好適であるが、サンドブラスト等のように物理的に表面に凹凸を形成させるものでも可能である。また、化学的な凹凸形成による粗化では、単純な酸によるエッチングの他、黒化還元処理や孔食マスクを用いたエッチングを用いても良い。
 粗化処理は、台座部3aのあるリードフレーム3-2において、台座部3a側面とリードフレーム3-2本体に施される。なお、さらなる高信頼化のために台座部3aを備えない一方のリードフレーム3-1にも粗化処理を施しても良い。
 上述のように、リードフレーム3-2に対して、モールド樹脂4と接触する部分へ粗化を施し、かつはんだ2との接続面には粗化されないよう部分的に粗化を形成する。この粗化処理のプロセスは、はんだ2との接続面へのマスキングの他、リードフレーム3-2全体を粗化した後に、はんだ2との接続面を研磨等の機械加工により除去する方法が好適である。また、全体を粗化したリードフレームのはんだ接続面に対し、チップ接続の前に予めリードフレーム側にはんだを接続しておいても良い。
 <はんだについて>
 はんだ2に関しては、チップ1やリードフレーム3-1及び3-2の仕様を考慮して、はんだ材、接続方法、接続条件を慎重に選定する必要がある。
(i)はんだ材
 はんだ材に関しては、一般的なSn系はんだが好適である。濡れ性を向上させる場合には、Sn-Ag系のはんだを用いてもよい。チップのNiメタライズ消失が問題になる場合には、Sn-Cu系のはんだを用いても良い。
(ii)はんだ接続方法
 はんだ接続方法については、従来技術のダイボンディングプロセスのうち、はんだシート、はんだワイヤ供給、溶融したはんだの直接供給等が望ましい。チップ1あるいはリードフレーム3-1及び3-2上に錘を載せる、チップ1やリードフレーム3-1及び3-2を供給するときにスクラブさせる等の方法を付加しても良い。
 より具体的に、図6を用いてはんだ接続プロセス(リフロー接続プロセス)について説明する。ここでは、リフローは、真空リフロー装置を用いている。
 まず、リードフレーム3-1をリードフレーム用固定治具によって固定し、リードフレーム3-1上にチップ1とはんだ2を重ねる。そして、そのチップ1とはんだ2をチップ・はんだ供給用治具で固定する(図6A参照)。
 図6Aとは別の工程により、リードフレーム3-2の表面(台座部3aのはんだ接着面以外)6に粗化処理を施しておく(図示せず)。
 次に、チップ1とはんだ2を位置決めした後、このチップ1とはんだ2が動かないように、チップ・はんだ供給用治具を取り除き、その上に粗化処理済のリードフレーム3-2を供給し、リフローに接続する(図6B参照)。
 リフロープロセス中は水素還元雰囲気とし、加熱前後に雰囲気置換を行う。H還元雰囲気に置換後昇温を開始し、250℃ピークの温度プロファイルを用いて接続する。また、ピーク温度到達後真空脱気を行い、はんだ中のボイドを除去する。リフローによりはんだ2は溶解して表面張力が働くようになるため、図6Cでは、はんだ2の部分の形状が変化している。冷却後雰囲気を置換しリフロー接続プロセスを終了する(図6C参照)。
 最後に、リードフレーム3-1及びリードフレーム3-2の間の空間をモールド樹脂で充填する(図示せず)。
(iii)接続条件
 接続条件に関しては、採用するはんだの融点直上から350℃程度までの間から選定すればよい。濡れ性を向上させる場合には高温側の温度、チップ1表面のNiメタライズ消失が問題になる場合には低温側の温度が好適である。接続時の雰囲気は、大気中よりもN雰囲気の方が望ましい。さらに、濡れ性を向上させるためには、Hや蟻酸等の還元雰囲気とすべきである。
 <実施形態の効果>
 上述したような本発明の半導体装置の構造により、リードフレーム3-2(第2のリードフレーム)には台座部が一体的に形成されて(分離したものをはんだ等で接続した構造ではないことを意味する)設けられており、かつその側面及びリードフレーム本体のモールド樹脂と接触する部分には表面が粗化されている。このため、はんだの未接続やチップの位置ずれの原因であるはんだの濡れ上がりを防止することが可能である。また、その後封止に用いるモールド樹脂とリードフレームの密着性が向上し、チップ破壊やはんだ接続部寿命低下の原因であるモールド樹脂の剥離を防止することが可能である。これにより、はんだ接続時の不具合を低減し、かつ高信頼なパワーモジュールを得ることができる。
[実施例1]
 本発明の実施例1を以下に示す。ここでは、サンプルとして台座部を一体形成したCuリードフレームを用いた。リードフレームは、粗化の無いCu無垢表面を有しているもの、及び台座部側面及びリードフレーム本体に部分的に粗化を施したもの、の2種類を用いた。
 リードフレームの部分的な粗化は、一度リードフレーム全体に粗化した後、研磨により台座部のはんだ接続面の粗化を除去することにより形成した。また、はんだはシート状のSn3Ag0.5Cuはんだを用いた。リフローは真空リフロー装置を用い、250℃ピークの温度プロファイルを用いて接続した。
 それぞれ20個のサンプルに対しはんだ接続を行い、はんだの濡れ上がり、はんだ未接続、チップ位置ずれの発生の有無を確認した。
 図7は、これらをまとめた結果を示している。図7からも分かるように、粗化処理を施していないリードフレームを用いる場合には前述の不具合が発生しているが、粗化処理を施したリードフレームを用いる場合には不具合は発生しなかった。
 また、その後このチップ接続されたリードフレームに対し、樹脂モールドを行った。その後、温度サイクル試験を行った。粗化の無いリードフレームでは、全てのサンプルにおいて樹脂の剥離が発生し、20個中5個のサンプルにおいてチップの割れが発生した。
 一方、部分的な粗化のあるリードフレームでは、全てのサンプルにおいてチップの割れが発生しなかった。また、はんだの疲労寿命も、粗化の無いリードフレームに比べて部分的な粗化のあるリードフレームの方が進展しているクラック進展している部分が小さく、長寿命であった。
[実施例2]
 本発明の実施例2を以下に示す。実施例1と同様、サンプルとして台座部を一体形成したCuリードフレームを用いた。実施例1と同様、台座部側面及びリードフレーム本体に粗化を施したもの、及びそれぞれ粗化がなくCu無垢表面を有しているものの2種類を用いた。リードフレームは、はんだ接続面をマスクした後リードフレームを酸に浸漬して部分的な粗化を形成し、その後マスクを剥離させてはんだ接続に用いた。はんだはシート状のSn3Ag0.5Cuはんだを用いた。リフローは真空リフロー装置を用い、250℃ピークの温度プロファイルを用いて接続した。
 それぞれ20個のサンプルに対しはんだ接続を行い、はんだの濡れ上がり、はんだ未接続、チップ位置ずれの発生の有無を確認した。
 図8は、これらをまとめた結果を示している。粗化処理を施していないリードフレームを用いた場合には前述の不具合が発生しているが、粗化処理を施したリードフレームを用いた場合には不具合は発生しなかった。
 また、その後このチップ接続されたリードフレームに対し、樹脂モールドを行った。その後、温度サイクル試験を行った。粗化の無いリードフレームでは、全てのサンプルにおいて樹脂の剥離が発生し、20個中7個のサンプルにおいてチップの割れが発生した。一方、部分的な粗化のあるリードフレームでは、全てのサンプルにおいてチップの割れが発生しなかった。また、はんだの疲労寿命も、粗化の無いリードフレームに比べて部分的な粗化のあるリードフレームの方が進展しているクラック進展している部分が小さく、長寿命であった。
 今後の高度情報化社会において電気エネルギーの需要は高い。また、環境問題における省エネや、CO排出の低減を目的とした化石燃料削減によるオール電化等の要求もある。このような事情から、電力を高効率で使用するパワーエレクトロニクスの役割がますます重要になると考えられる。
 電力を高効率で使用するため、パワーエレクトロニクス分野においては、モジュールの小型化、高放熱化の要求が大きく、これらの検討が必須である。
 本発明は、チップの両面をはんだ接続する全てモジュールに対し有効であると考えられる。
1・・・チップ
2・・・はんだ
3・・・リードフレーム
3a・・・リード台座部(台座部)
4・・・モールド樹脂
5・・・CAN状冷却フィン
6・・・粗化処理部分

Claims (6)

  1.  半導体素子と、
     前記半導体素子の一主面にはんだにより接続された第1のリードフレームと、
     前記半導体素子の反対面にはんだにより接続された第2のリードフレームと、を有し、
     前記第1のリードフレームと第2のリードフレームとの間には、モールド樹脂が充填されており、
     前記第2のリードフレームは、当該第2のリードフレームと一体形成され、前記半導体素子との接続部分となる台座部を有し、
     前記台座部における前記半導体素子を接続するはんだ接触面以外の部分の表面粗さは、前記台座部における前記半導体素子を接続するはんだ接触面の表面粗さよりも大きいことを特徴とする半導体装置。
  2.  請求項1において、
     前記台座部おける、前記半導体素子を接続するはんだ接触面と当該はんだ接触面以外の部分の表面とは、同材質であることを特徴とする半導体装置。
  3.  請求項1において、
     前記第2のリードフレームの前記台座部における前記半導体素子を接続するはんだ接触面以外の部分には、粗化処理が施されていることを特徴とする半導体装置。
  4.  請求項1において、
     前記第2のリードフレームの前記モールド樹脂と接続される部分の粗さと前記台座部の前記はんだ接触面以外の部分の粗さは同程度であることを特徴とする半導体装置。
  5.  第1のリードフレーム上に、半導体素子の接続面をはんだで挟んで位置決めする第1の工程と、
     台座部が一体形成されたリードフレームであって、前記台座部の表面のうちはんだとの接続面以外の部分が前記台座部のはんだとの接触面よりも粗い第2のリードフレームの前記台座部を、前記第1の工程で前記半導体素子を挟んだはんだのうち前記第1のリードフレームに接続されたはんだとは異なるはんだの接触面に位置決めする第2の工程と、
     前記第2の工程後に、位置決めされた前記第1及び第2のリードフレームをスクラブさせて、前記第1及び第2のリードフレームと前記半導体素子を接続する第3の工程と、
     前記第1のリードフレームと前記第2のリードフレームとの間の空間にモールド樹脂を充填する第4の工程と、
    を有することを特徴とする半導体装置の製造方法。
  6.  請求項5において、
     前記第2のリードフレームの前記モールド樹脂と接続される部分の粗さと前記台座部の前記はんだ接触面以外の部分の粗さを同程度とすることを特徴とする半導体装置の製造方法。
PCT/JP2013/073791 2012-09-07 2013-09-04 半導体装置及びその製造方法 WO2014038587A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
DE112013003902.8T DE112013003902B4 (de) 2012-09-07 2013-09-04 Halbleitervorrichtung und Verfahren zu ihrer Herstellung
US14/425,941 US9530722B2 (en) 2012-09-07 2013-09-04 Semiconductor device and production method for same
JP2014534387A JP6483440B2 (ja) 2012-09-07 2013-09-04 半導体装置及びその製造方法
CN201380045383.8A CN104603937B (zh) 2012-09-07 2013-09-04 半导体装置及其制造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-197347 2012-09-07
JP2012197347 2012-09-07

Publications (1)

Publication Number Publication Date
WO2014038587A1 true WO2014038587A1 (ja) 2014-03-13

Family

ID=50237196

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/073791 WO2014038587A1 (ja) 2012-09-07 2013-09-04 半導体装置及びその製造方法

Country Status (5)

Country Link
US (1) US9530722B2 (ja)
JP (1) JP6483440B2 (ja)
CN (1) CN104603937B (ja)
DE (1) DE112013003902B4 (ja)
WO (1) WO2014038587A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016132453A1 (ja) * 2015-02-17 2016-08-25 株式会社日立製作所 半導体装置
WO2020166255A1 (ja) * 2019-02-13 2020-08-20 日立オートモティブシステムズ株式会社 半導体装置
JP2021009973A (ja) * 2019-07-03 2021-01-28 Shプレシジョン株式会社 リードフレームおよびリードフレームの製造方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6578900B2 (ja) 2014-12-10 2019-09-25 株式会社デンソー 半導体装置及びその製造方法
JP6696480B2 (ja) 2017-03-22 2020-05-20 株式会社デンソー 半導体装置
US11145621B2 (en) * 2018-06-06 2021-10-12 Advanced Semiconductor Engineering, Inc. Semiconductor package device and method of manufacturing the same
WO2023024700A1 (zh) * 2021-08-26 2023-03-02 上海凯虹科技电子有限公司 封装体、引线框架及其粗化方法
CN116613110B (zh) * 2023-06-16 2024-02-23 广东气派科技有限公司 一种增强散热的盖板封装结构制备方法及盖板封装结构

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10107195A (ja) * 1996-09-30 1998-04-24 Nec Corp 半導体装置
JP2002329828A (ja) * 2001-04-27 2002-11-15 Denso Corp 半導体装置
JP2004303854A (ja) * 2003-03-31 2004-10-28 Denso Corp 半導体装置
JP2006179655A (ja) * 2004-12-22 2006-07-06 Toyota Motor Corp 半導体モジュール

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11163045A (ja) * 1997-11-26 1999-06-18 Toshiba Corp 半導体装置及びその製造方法
JP2000100854A (ja) 1998-09-17 2000-04-07 Toshiba Corp 半導体装置
US6703707B1 (en) * 1999-11-24 2004-03-09 Denso Corporation Semiconductor device having radiation structure
JP3601432B2 (ja) 2000-10-04 2004-12-15 株式会社デンソー 半導体装置
JP4292686B2 (ja) 2000-06-08 2009-07-08 株式会社デンソー 冷媒冷却型両面冷却半導体装置
EP2234154B1 (en) 2000-04-19 2016-03-30 Denso Corporation Coolant cooled type semiconductor device
US6750818B2 (en) 2000-12-04 2004-06-15 Tensorcomm, Inc. Method and apparatus to compute the geolocation of a communication device using orthogonal projections
JP4302607B2 (ja) 2004-01-30 2009-07-29 株式会社デンソー 半導体装置
TWI462236B (zh) 2005-03-18 2014-11-21 Dowa Electronics Materials Co 副載置片及其製造方法
JP2006261569A (ja) 2005-03-18 2006-09-28 Dowa Mining Co Ltd サブマウントおよびその製造方法
JP2008071886A (ja) 2006-09-13 2008-03-27 Matsushita Electric Ind Co Ltd 半導体装置用リードフレームとその製造方法
JP2008187045A (ja) 2007-01-30 2008-08-14 Matsushita Electric Ind Co Ltd 半導体装置用リードフレームとその製造方法、半導体装置
JP5493323B2 (ja) * 2008-09-30 2014-05-14 凸版印刷株式会社 リードフレーム型基板の製造方法
US8450149B2 (en) * 2009-10-16 2013-05-28 Texas Instruments Incorporated Stacked leadframe implementation for DC/DC convertor power module incorporating a stacked controller and stacked leadframe construction methodology
JP2011198804A (ja) 2010-03-17 2011-10-06 Nissan Motor Co Ltd 半導体装置
JP2011216564A (ja) 2010-03-31 2011-10-27 Mitsubishi Electric Corp パワーモジュール及びその製造方法
JP5427745B2 (ja) * 2010-09-30 2014-02-26 日立オートモティブシステムズ株式会社 パワー半導体モジュール及びその製造方法
US20130341780A1 (en) * 2012-06-20 2013-12-26 Infineon Technologies Ag Chip arrangements and a method for forming a chip arrangement

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10107195A (ja) * 1996-09-30 1998-04-24 Nec Corp 半導体装置
JP2002329828A (ja) * 2001-04-27 2002-11-15 Denso Corp 半導体装置
JP2004303854A (ja) * 2003-03-31 2004-10-28 Denso Corp 半導体装置
JP2006179655A (ja) * 2004-12-22 2006-07-06 Toyota Motor Corp 半導体モジュール

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016132453A1 (ja) * 2015-02-17 2016-08-25 株式会社日立製作所 半導体装置
WO2020166255A1 (ja) * 2019-02-13 2020-08-20 日立オートモティブシステムズ株式会社 半導体装置
JPWO2020166255A1 (ja) * 2019-02-13 2021-12-02 日立Astemo株式会社 半導体装置
JP7124133B2 (ja) 2019-02-13 2022-08-23 日立Astemo株式会社 半導体装置
US11929307B2 (en) 2019-02-13 2024-03-12 Hitachi Astemo, Ltd. Plurality of lead frames for cooling a power device
JP2021009973A (ja) * 2019-07-03 2021-01-28 Shプレシジョン株式会社 リードフレームおよびリードフレームの製造方法

Also Published As

Publication number Publication date
US20150294927A1 (en) 2015-10-15
CN104603937B (zh) 2018-03-20
JP6483440B2 (ja) 2019-03-13
CN104603937A (zh) 2015-05-06
JPWO2014038587A1 (ja) 2016-08-12
US9530722B2 (en) 2016-12-27
DE112013003902B4 (de) 2022-05-12
DE112013003902T5 (de) 2015-04-16
DE112013003902T8 (de) 2015-05-07

Similar Documents

Publication Publication Date Title
JP6483440B2 (ja) 半導体装置及びその製造方法
KR100680022B1 (ko) 기판의 휨 저감 구조 및 기판의 휨 저감 방법
JP5613914B2 (ja) パワーモジュール用基板
JP2007329362A (ja) パワーモジュール
JP5151080B2 (ja) 絶縁基板および絶縁基板の製造方法並びにパワーモジュール用基板およびパワーモジュール
JP3905208B2 (ja) 半導体装置及びその実装構造
JP2013157377A (ja) 半導体装置の半田付け方法および半田付け治具
JP6203731B2 (ja) はんだ接合部におけるボイド抑制のためのシステムおよび方法
JP2006339174A (ja) 半導体装置
JP2006210956A (ja) 半導体装置
JP2011192686A (ja) 半導体装置
JP2006210958A (ja) 半導体装置
JP2008294390A (ja) モジュール構成
JP2016143685A (ja) 半導体モジュール
JP4208893B2 (ja) 半導体装置の製造方法
CN108110459B (zh) 一种大功率ipm模块端子连接结构
JP5131205B2 (ja) パワーモジュール用基板の製造方法
JP5131204B2 (ja) パワーモジュール用基板の製造方法
JP2014096432A (ja) 銅板付きパワーモジュール用基板及び銅板付きパワーモジュール用基板の製造方法
JP2008210825A (ja) 電子部品の実装構造及びその実装方法
JP2016178152A (ja) 半導体装置及び半導体装置の製造方法
JP5708733B2 (ja) パワーモジュール用基板の製造方法
JP2006019346A (ja) 構造体と、パワーモジュール基板と、その基板を用いたパワーモジュール、及び、それらの製造方法
CN116092952A (zh) 一种基于PTFE涂料的倒装SiC半桥模块及制备工艺
JP2006210957A (ja) 半導体装置の実装構造

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13834964

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014534387

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 1120130039028

Country of ref document: DE

Ref document number: 112013003902

Country of ref document: DE

WWE Wipo information: entry into national phase

Ref document number: 14425941

Country of ref document: US

122 Ep: pct application non-entry in european phase

Ref document number: 13834964

Country of ref document: EP

Kind code of ref document: A1