WO2013172140A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2013172140A1
WO2013172140A1 PCT/JP2013/061311 JP2013061311W WO2013172140A1 WO 2013172140 A1 WO2013172140 A1 WO 2013172140A1 JP 2013061311 W JP2013061311 W JP 2013061311W WO 2013172140 A1 WO2013172140 A1 WO 2013172140A1
Authority
WO
WIPO (PCT)
Prior art keywords
rib
semiconductor chip
groove
chip
recess
Prior art date
Application number
PCT/JP2013/061311
Other languages
English (en)
French (fr)
Inventor
研一 井口
Original Assignee
富士電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社 filed Critical 富士電機株式会社
Priority to CN201380014309.XA priority Critical patent/CN104380470B/zh
Priority to DE112013002558.2T priority patent/DE112013002558T5/de
Priority to JP2014515544A priority patent/JP5904276B2/ja
Publication of WO2013172140A1 publication Critical patent/WO2013172140A1/ja
Priority to US14/485,517 priority patent/US9577032B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/6606Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/10155Shape being other than a cuboid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides

Definitions

  • the present invention relates to a semiconductor device that allows current to flow in the thickness direction of a semiconductor substrate, such as a vertical transistor or a vertical diode.
  • semiconductor devices include a horizontal element that allows current to flow in a direction parallel to the principal surface on one principal surface side of the semiconductor substrate, and a vertical element that causes current to flow in the thickness direction of the semiconductor substrate.
  • the vertical type device it is effective to reduce the thickness of the semiconductor substrate within a range in which a desired withstand voltage can be maintained in order to reduce the on-resistance during operation and reduce the conduction loss.
  • a thin semiconductor substrate semiconductor chip
  • semiconductor chip is manufactured (manufactured) by forming an element structure on the front side with a thick semiconductor substrate and then grinding and polishing the back surface of the semiconductor substrate. )can do.
  • the mechanical strength of the semiconductor substrate may be insufficient, and the semiconductor substrate may be broken during the production of the semiconductor chip.
  • Patent Document 1 in a semiconductor device incorporating a MOSFET (Metal-Oxide-Semiconductor Field Effect Transistor) and a bipolar transistor, a recess is provided on the back surface of the chip in the MOSFET region, and a drain electrode is provided on the bottom surface of the recess.
  • MOSFET Metal-Oxide-Semiconductor Field Effect Transistor
  • silicon (Si) is used as a semiconductor material, but in recent years, silicon carbide (SiC) and gallium nitride (GaN) have begun to be used. This is because SiC and GaN have a wider band gap than Si and the critical electric field strength is 10 times higher than Si. For this reason, the thickness of the SiC chip or the GaN chip can be reduced to about 1/10 of the thickness of the Si chip.
  • a thickness of 70 ⁇ m to 180 ⁇ m is required for the Si chip, but a thickness of 20 ⁇ m or less may be used for the SiC chip.
  • a thin semiconductor chip has a low mechanical strength and is difficult to handle as it is.
  • Patent Document 2 discloses a technique for reducing on-resistance in a vertical MOSFET using SiC by providing a recess on the back surface of the chip and providing a drain electrode on the bottom surface of the recess as in Patent Document 1 below. Yes.
  • the thickness of the SiC chip in the portion other than the portion provided with the recess is 400 ⁇ m, whereas the thickness of the SiC chip in the portion provided with the recess is as thick as 200 ⁇ m, which is unique to SiC.
  • the features are not fully utilized. The reason for this is that when the depth of the recess is further increased to reduce the on-resistance and the thickness of the SiC chip in the portion where the recess is provided is reduced, the mechanical strength of the SiC chip decreases, and the process This is because the flow may be difficult.
  • a front surface element structure is provided on the front surface side of the SiC chip, a plurality of concave portions are provided on the back surface of the chip facing the front surface element structure, and
  • a semiconductor device having a mesh-like support hereinafter referred to as a rib
  • the planar arrangement of the ribs has a mesh shape to prevent the SiC chip from cracking during the process, and the on-resistance is provided by a plurality of recesses provided on the back surface of the chip facing the front surface element structure. The reduction is realized.
  • FIG. 13 is an explanatory view showing a back surface structure of a conventional semiconductor chip.
  • 13A is a perspective view showing the back surface structure of the semiconductor chip 100 from the back surface side
  • FIG. 13B is a cross-sectional view taken along the line CC ′ of FIG. 13A
  • FIG. 14 is a cross-sectional view taken along the line DD ′ of FIG.
  • a rib 101 is provided on the outer periphery of the back surface of the semiconductor chip 100, leaving a predetermined width thick from the outer periphery of the semiconductor chip 100.
  • the thickness x of the rib 101 is 30 ⁇ m or more, preferably 50 ⁇ m or more.
  • the thickness y at the center of the chip provided with the front surface element structure 102 may be 20 ⁇ m or less from the design breakdown voltage. Therefore, in the recess 103 on the back surface side of the semiconductor chip 100, the step z between the chip outer periphery provided with the rib 101 and the chip center provided with the front surface element structure 102 is 30 ⁇ m or more.
  • the film thickness of the back metal electrode is about several ⁇ m, and a sufficient electrical effect can be obtained. For this reason, a back surface metal electrode is formed along the inner wall of a recessed part, and becomes a shape which traced the recessed part.
  • FIG. 14 is a cross-sectional view showing a state after the semiconductor chip of FIG. 13 is mounted.
  • 14A and 14B show a case where the solder 200 filled in the recess 103 is insufficient
  • FIG. 14C shows a case where the solder 200 filled in the recess 103 is excessive.
  • the back surface of the semiconductor chip 100 is bonded onto a copper (Cu) pattern (not shown) of the base substrate 300 via a solder 200.
  • a void 210 is generated between the bottom surface of the concave portion 103 and the solder 200 when the solder 200 is solidified from a molten state
  • a void 220 is generated between the corner of the bottom surface 103 and the solder 200.
  • Such voids 210 and 220 have the same properties as air, and have extremely lower thermal conductivity than the solder 200 and the semiconductor chip 100 around the voids 210 and 220.
  • the voids 210 and 220 impede heat conduction from the semiconductor chip 100 to the solder 200, so that heat exceeding the design condition may be accumulated in the chip 100 due to heat generation during energization operation, leading to element destruction.
  • the solder 200 protrudes from the outer periphery of the semiconductor chip 100 at the stage of solidification from the molten state. . Since the thickness x of the rib 101 is as thin as 50 ⁇ m, the solder 200 that protrudes outward from the outer periphery of the semiconductor chip 100 further wets the thickness of the semiconductor chip 100 toward the front surface of the chip, A defect is caused by reaching a metal electrode (not shown) on the front side (solder wetting 230). However, it is also difficult to match the filling amount of the solder 200 with the volume of the recess 103.
  • the present invention has been made in view of the above circumstances, and in order to eliminate the above-described problems caused by the prior art, a defect caused by a void with respect to an electrode provided in a recess on the back surface facing the front surface element structure.
  • Another object of the present invention is to provide a semiconductor device that can be surely soldered without causing defects due to solder wetting.
  • a semiconductor device has the following characteristics.
  • An element structure for flowing a current in the thickness direction of the semiconductor substrate is provided on the front surface of the semiconductor substrate.
  • a recess is provided on the back surface of the semiconductor substrate facing the element structure.
  • a rib that forms a side wall of the recess is provided on the outer periphery of the recess.
  • the rib is thicker than the portion of the semiconductor substrate where the recess is formed.
  • the rib is provided with a plurality of grooves that cross from the inner periphery to the outer periphery of the rib.
  • the rib has at least one pair of opposing sides, and the transverse direction of the groove provided on one side of the opposing sides of the rib
  • the transverse direction of the groove provided on the other side is preferably not collinear.
  • the depth of the groove is preferably shallower than the depth of the recess.
  • the depth of the groove is preferably the same as the depth of the recess.
  • the outer peripheral shape of the semiconductor substrate is preferably a rectangle.
  • the outer peripheral shape of the rib is a polygonal shape having at least two pairs of opposite sides, similar to the outer peripheral shape of the semiconductor substrate, and the groove is It is preferable that each rib is provided at a part including one side of each side of the rib or each corner of the inner periphery of the rib and the corner of the outer periphery.
  • the groove is preferably disposed on one end side of each side of the rib.
  • the outer peripheral portion of the front surface of the semiconductor substrate is covered with a polyimide resin.
  • the thickness of the portion of the semiconductor substrate where the element structure is formed is preferably 5 ⁇ m or more and 30 ⁇ m or less.
  • the air vent groove on the rib formed on the back surface of the semiconductor chip by providing the air vent groove on the rib formed on the back surface of the semiconductor chip, the air in the recess is released from the groove provided on the rib when the solder is melted. It is possible to avoid defects due to voids throughout the whole. At this time, by removing the transverse direction of the grooves of the opposing ribs from the same straight line, it is possible to minimize the decrease in the mechanical strength of the semiconductor chip due to the provision of the grooves.
  • the semiconductor chip can be surely soldered without causing defects due to voids or defects due to solder wetting.
  • FIG. 1 is an explanatory diagram illustrating the structure of a semiconductor device according to Example 1 of the invention.
  • FIG. 2 is a characteristic diagram showing the relationship between the ratio of the width W of the rib groove to the length L of one side of the semiconductor chip and the defect rate.
  • FIG. 3 is a sectional view (No. 1) schematically showing the manufacturing process of the MOSFET according to the first embodiment of the present invention.
  • FIG. 4 is a sectional view (No. 2) schematically showing the manufacturing process of the MOSFET according to the embodiment 1 of the invention.
  • FIG. 5: is sectional drawing (the 3) which shows typically the manufacturing process of MOSFET concerning Example 1 of this invention.
  • FIG. 6 is a sectional view (No.
  • FIG. 7 is an explanatory diagram showing the structure of the semiconductor device according to Example 2 of the present invention.
  • FIG. 8 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 3 of the invention.
  • FIG. 9 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 4 of the invention.
  • FIG. 10 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 5 of the invention.
  • FIG. 11 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 6 of the invention.
  • FIG. 12 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 7 of the invention.
  • FIG. 13 is an explanatory view showing a back surface structure of a conventional semiconductor chip.
  • 14 is a cross-sectional view showing a state after the semiconductor chip of FIG. 13 is mounted.
  • FIG. 1 is an explanatory diagram illustrating the structure of a semiconductor device according to Example 1 of the invention.
  • FIG. 1A is a cross-sectional view
  • FIG. 1B is a plan view of the semiconductor chip as seen from the back surface.
  • 1C is a cross-sectional view taken along line BB ′ in FIG. 1B
  • FIG. 1D is a cross-sectional view taken along line AA ′ in FIG.
  • the front surface element structure 102 of the MOSFET was formed on the front surface of the chip as the front surface.
  • Bulk SiC and SiC epitaxial layers are n-type.
  • the SiC epitaxial layer on the front surface side of the semiconductor chip 100 includes an n ⁇ -type drift layer, a p + -type base region, and a p-type epitaxial layer according to the semiconductor device manufacturing method according to Example 1 described later.
  • An insulating gate) type front surface element structure 102 was formed.
  • an area facing the surface element structure 102 by processing bulk SiC on the opposite side to the area where the surface element structure 102 on the front surface of the chip is provided.
  • a concave portion 103 is formed in the region), and a substantially rectangular annular rib 101 is formed with a predetermined width left thick from the outer periphery of the chip.
  • a groove 105 that penetrates the rib 101 from the inner peripheral side to the outer peripheral side of each side is formed.
  • the grooves 105 provided on the opposite sides of the rib 101 on the back surface of the chip are configured so that the grooves 105 are not collinear with each other in a direction crossing the groove 105 (a direction perpendicular to the side of the rib 101). That is, it arrange
  • an n + type contact layer described later is formed from the bottom of the rib 101 to the inner wall of the recess 103 after the formation of the rib 101 in order to reduce the contact resistance with the drain electrode. Thereafter, a drain electrode made of a metal film is formed on the surface of the n + -type contact layer.
  • the thickness (plate thickness) of the semiconductor chip 100 in the portion where the front surface element structure 102 is formed by the recess 103 is thin while the mechanical strength of the semiconductor chip 100 is held by the rib 101. Therefore, the on-resistance can be lowered.
  • the outer peripheral portion of the front surface side of the semiconductor chip 100 is covered with a polyimide resin as the outer peripheral protective layer 104, and in the mounting with the solder 200 on the base substrate 300, the solder wets on the front surface of the chip. It is preventing.
  • the size (chip size) of the semiconductor chip 100 was a square with a side of 3 mm, and the rib 101 on the back side of the chip had a width of 0.5 mm.
  • the position of the groove 105 is 0.3 mm away from the inside of the corner (corner) of the rib 101.
  • the width of the groove 105 was 0.3 mm.
  • the width of the groove 105 is an opening width inside the groove 105 in a direction orthogonal to the direction in which the groove 105 crosses (penetrates) the side of the rib 101 from the inner periphery to the outer periphery.
  • the groove 105 is formed on each side of the rib 101, but this also has an effect of stabilizing the semiconductor chip 100 when the semiconductor chip 100 is mounted on the base substrate 300. That is, as the semiconductor chip 100 becomes thinner, the weight of the semiconductor chip 100 becomes lighter, and when the solder 200 is melted, there is a possibility that the position of the semiconductor chip 100 lightened by the thinning with respect to the base substrate 300 is shifted. Specifically, when at least one of the sides of the rib 101 does not form the groove 105, the outflow amount of the solder 200 that flows from the groove 105 to the outside of the recess 103 is caused by the position of the groove 105. Different.
  • the end shape of the solder 200 that flows from the groove 105 to the outside of the recess 103 is asymmetric with respect to the semiconductor chip 100.
  • the semiconductor chip 100 is tilted in the direction in which the amount of outflow of the solder 200 is small, or the semiconductor chip 100 is rotated starting from the side where the groove 101 of the rib 101 is not present, or the semiconductor chip 100 is moved to the side where the groove 105 is not present.
  • the semiconductor chip 100 is moved to the side where the groove 105 is not present.
  • the grooves 105 are formed on all the sides of the rib 101
  • the amount of outflow of the solder 200 flowing from the groove 105 to the outside of the recess 103 is almost equal.
  • the end shape of 200 is symmetric with respect to the semiconductor chip 100. Therefore, the semiconductor chip 100 on the solder 200 is stable, and the above problem in the mounting operation does not occur.
  • the grooves 105 are arranged so that the grooves 105 provided on the opposite sides of the rib 101 are not aligned with each other by shifting the installation position from the center line of the semiconductor chip 100.
  • the side surface near the corner of the rib 101 is pushed in the first direction opposite to the discharge direction of the solder 200 by the discharged solder 200, and the semiconductor chip 100 may rotate. There is. Although such rotation of the semiconductor chip 100 can be suppressed by mechanical means from the outside, in the first embodiment, the width of the groove 105 on the outer peripheral side of the rib 101 is set to 0. 0 on the side close to the corner of the rib 101.
  • the side wall of the groove 105 near the corner of the rib 101 is inclined with respect to the other side wall so that the width of the groove 105 increases from the inside to the outside by 2 mm.
  • the corner of the rib 101 is covered by the discharged solder 200, so that the side surface receiving the force in the first direction by the solder 200 near the corner of the rib 101.
  • the side surface orthogonal to the first direction is pushed in the second direction orthogonal to the first direction, and the rotation of the semiconductor chip 100 is suppressed.
  • the thickness of the semiconductor chip 100 in the portion where the front surface element structure 102 is formed is preferably 5 ⁇ m or more and 30 ⁇ m or less. The reason is as follows. This is because when the thickness of the semiconductor chip 100 in the portion where the front surface element structure 102 is formed is less than 5 ⁇ m, the mechanical strength of the semiconductor chip 100 is reduced and the risk of destruction during the process increases. . On the other hand, if the thickness of the semiconductor chip 100 in the portion where the front surface element structure 102 is formed is greater than 30 ⁇ m, the on-resistance increases and the desired element performance cannot be obtained.
  • the thickness of the semiconductor chip 100 at the outer periphery of the chip forming the rib 101 is 50 ⁇ m or more and 100 ⁇ m or less.
  • the reason is as follows. This is because when the thickness of the semiconductor chip 100 on the outer periphery of the chip forming the rib 101 is less than 50 ⁇ m, the mechanical strength of the semiconductor chip 100 is lowered and the risk of destruction during the process increases. On the other hand, if the thickness of the semiconductor chip 100 on the outer periphery of the chip forming the rib 101 is larger than 100 ⁇ m, the step with the recess 103 becomes too large, leading to an increase in lead time and cost increase in the formation process of the recess 103. is there.
  • the width of the rib 101 is preferably 50 ⁇ m or more and 1000 ⁇ m or less. The reason is as follows. This is because when the width of the rib 101 is less than 50 ⁇ m, the mechanical strength of the semiconductor chip 100 is reduced, and the risk of destruction during the process increases. On the other hand, when the width of the rib 101 is larger than 1000 ⁇ m, the area of the recess 103 is reduced and the on-resistance is increased.
  • the ratio W / L between the width W of the groove 105 of the rib 101 and the length L of one side of the semiconductor chip 100 is preferably 0.1 or more and 0.3 or less (FIG. 2).
  • FIG. 2 is a characteristic diagram showing the relationship between the ratio of the width W of the rib groove to the length L of one side of the semiconductor chip and the defect rate.
  • the value of W / L is less than 0.1, the fluidity of the solder 200 is deteriorated and a defect due to a void occurs.
  • the value of W / L is larger than 0.3, the mechanical strength of the semiconductor chip 100 is lowered, and the semiconductor chip 100 is broken during the process.
  • the depth of the groove 105 of the rib 101 is preferably 50% or more and 100% or less with respect to the depth of the recess 103 on the back surface of the chip.
  • the reason is as follows.
  • the depth of the groove 105 is made larger than 100% with respect to the depth of the recess 103 to be deeper than the depth of the recess 103, the mechanical strength of the semiconductor chip 100 is lowered and the semiconductor chip 100 is cracked during the process. This is because there is a fear.
  • the depth of the groove 105 is made smaller than 50% with respect to the depth of the recess 103, the groove 105 does not function as an air vent during soldering.
  • the semiconductor chip 100 is mounted on the base substrate 300 via the solder 200. Then, the solder 200 is melted by increasing the temperature of the atmosphere in the processing furnace and heating. At this time, the melted solder 200 flows from the inside to the outside of the rib 101 or from the outside to the inside by the groove 105 of the rib 101, so that the solder 200 has an optimal thickness without leaving a void inside the recess 103. Can be solidified. Thereby, the mounting of the semiconductor chip 100 is completed without causing a positional shift of the semiconductor chip 100.
  • the semiconductor chip 100 can be mounted on the module without causing defects due to voids even in the drain electrode having the recess 103. . Thereby, the heat conduction from the semiconductor chip 100 is also improved, and the life of the semiconductor device can be improved. Further, by covering the outer periphery of the chip with the polyimide-based resin as the outer peripheral protective layer 104, even if the solder 200 gets wet to the front side of the chip, it does not reach the front side of the chip. Thereby, the defect by the wetting-up of the solder 200 was able to be suppressed.
  • FIG. 3 to 6 are cross-sectional views schematically showing the manufacturing process of the MOSFET according to Example 1 of the invention.
  • an n-type substrate was used to manufacture (manufacture) a vertical MOSFET mainly composed of SiC.
  • a 4H—SiC substrate having a diameter of 150 mm, a thickness of 300 ⁇ m, an n-type and having a (0001) Si surface is prepared.
  • the n ⁇ -type drift layer 11 was epitaxially grown on the front surface of the n-type substrate 10 by CVD (Chemical Vapor Deposition) (FIG. 3).
  • Silane (SiH 4 ) gas is used as the silicon material and propane (C 3 H 8 ) gas is used as the carbon material for epitaxial growth of the SiC film that becomes the n ⁇ type drift layer 11.
  • propane (C 3 H 8 ) gas is used as the carbon material for epitaxial growth of the SiC film that becomes the n ⁇ type drift layer 11.
  • arsine (AsH 3 ) and spitine (SbH 3 ) gas are used as dopant materials for converting the SiC film to be the n ⁇ -type drift layer 11 to n-type, and the impurity concentration of the n ⁇ -type drift layer 11 is 1. It was set to 8 ⁇ 10 16 cm ⁇ 3 . In this way, an SiC epitaxial substrate in which the n ⁇ type drift layer 11 was laminated on the n type substrate 10 was formed. In this SiC epitaxial substrate, the surface on the n ⁇ -type drift layer 11 side was the substrate front surface, and the surface on the
  • an ion implantation mask (not shown) having a predetermined pattern was formed on the surface (substrate front surface) of the n ⁇ -type drift layer 11 using photolithography.
  • aluminum (Al) ions were implanted at a substrate temperature of 600 ° C. with a dose of about 1 ⁇ 10 16 cm ⁇ 2 (high temperature ion implantation).
  • the p + type base region 12 was selectively formed in the surface layer on the substrate front surface side of the n ⁇ type drift layer 11 in the active region 40.
  • a p-type SiC film having an impurity concentration of 5 ⁇ 10 16 cm ⁇ 3 is formed on the entire surface of the n ⁇ -type drift layer 11 with a p + -type base.
  • the p-type epitaxial region 13 was formed by epitaxial growth so as to cover the region 12.
  • the thickness of the SiC epitaxial substrate at this point is the total thickness of the n-type substrate 10, the n ⁇ -type drift layer 11, and the p-type epitaxial region 13.
  • the p-type epitaxial region 13 in the breakdown voltage structure region is removed by dry etching, and an n-type J-FET region 14 and an n + -type are formed inside the p-type epitaxial region 13 using a photolithography process and a high-temperature ion implantation process.
  • a source region 15 and a p + -type contact region 16 were formed in predetermined regions (FIG. 4).
  • a p-type JTE region was formed as a breakdown voltage region on the outer periphery of the chip so as to surround the MOSFET region (not shown). Ion implantation for forming the n-type J-FET region 14 and the p + -type contact region 16 was performed so that the accelerating energy was changed from 40 keV to 460 keV to reach the deep region.
  • a rapid heat treatment step for 2 minutes at a temperature of 1700 ° C. was performed to activate the ions.
  • the silicon portion is thermally oxidized by heat treatment in an oxidizing atmosphere, and the gate insulating film 17 having a thickness of 70 nm is formed so as to cover the p-type epitaxial region 13, the n-type J-FET region 14 and the n + -type source region 15.
  • a gate electrode 18 was formed on the gate insulating film 17 to form a MOS gate portion having a front surface element structure.
  • the gate electrode 18 is a polysilicon film having a high impurity concentration of 0.5 ⁇ m formed by a CVD method, and is processed into a desired pattern by a photolithography process and an etching process.
  • BPSG Bo Phospho Silicate Glass
  • a desired pattern shape was formed by a photolithography process and an etching process.
  • a stacked film of a nickel (Ni) film and a titanium (Ti) film was formed as the source electrode 20 so as to be in ohmic contact with the surfaces of the n + type source region 15 and the p + type contact region 16 (FIG. 5).
  • a silicon nitride (SiN) film having a thickness of 1 ⁇ m is formed by a CVD method as a final protective film (not shown) on the front side of the substrate, and the final protective film is patterned into a predetermined pattern.
  • the surface element structure was completed.
  • the silicon nitride film is used as the final protective film in the first embodiment, the final protective film only needs to have insulating properties, and the silicon nitride film is not necessarily used.
  • an organic material film such as polyimide, a silicon dioxide (SiO 2 ) film, an amorphous carbon film, or the like can be used as the silicon nitride film.
  • the back surface of the n-type substrate 10 is ground to make the thickness of the n-type substrate 10 50 ⁇ m.
  • the thickness was reduced to In Example 1, since the thickness of the n-type substrate 10 before grinding is 300 ⁇ m, the back grinding process is performed in order to shorten the time required for the trench etching process from the back side of the substrate performed after the back grinding. Therefore, when the thickness of the n-type substrate 10 before grinding is sufficiently thin, for example, when the thickness is close to 50 ⁇ m, the back surface grinding step may be omitted.
  • a Ni film is deposited on the ground surface of the n-type substrate 10 to a thickness of about 1 ⁇ m, and a recess formation region (a region facing the front surface element structure) in the center of the device is formed by a photolithography process and an etching process. ) And the Ni film in the groove forming region on the outer periphery of the device.
  • the element central portion is a central portion (active region 40) of a semiconductor chip obtained by dicing, which will be described later, and the element outer peripheral portion is an outer peripheral portion (breakdown voltage structure portion 30) of the semiconductor chip surrounding the active region 40.
  • trench etching is performed from the back side of the substrate using the remaining portion of the Ni film as an etching mask, and a recess is formed in the element central portion of the n-type substrate 10 to leave the element outer peripheral portion as a rib and A groove was formed in the part.
  • the depth of the trench etching is made to reach the n ⁇ type drift layer 11 so that the n ⁇ type drift layer 11 is exposed at the bottom surface of the trench groove.
  • the thickness of the central portion of the element where the front surface element structure was formed was approximately 20 ⁇ m, and the step between the rib in the recess and the central portion of the element was approximately 30 ⁇ m.
  • the drain electrode 22 which is a back surface electrode, and heat treatment was performed. Since the first embodiment is a MOSFET device, the drain electrode 22 only needs to be formed on at least the surface of the n + -type contact layer 21 and the back surface of the n-type substrate 10, and is not necessarily provided on the side surface of the semiconductor chip. .
  • the supporting substrate is peeled off from the front surface of the substrate, and the device outer peripheral portion is coated with polyimide resin as the outer peripheral protective layer 23 on the outer peripheral portion of the device on the front surface side of the MOS gate portion, thereby completing the element formation process. (FIG. 6).
  • the SiC epitaxial substrate was diced into a square with a side of 3 mm to obtain a semiconductor chip of a desired size. Further, a solder pellet made of a tin (Sn) -antimony (Sb) material is placed on a base substrate in which a copper pattern is pasted on a ceramic layer (insulating layer), and a semiconductor chip cut out is placed on the solder pellet at 300 ° C. By heating, the back surface electrode of the semiconductor chip and the base substrate are conductively connected by soldering. Furthermore, wiring was connected to the front surface side of the semiconductor chip by wire bonding and housed in a resin seal or a resin case to produce a semiconductor device according to Example 1 (not shown).
  • Example 1 For the semiconductor device according to Example 1 manufactured in this way, the bonding state of the interface between the inner wall of the recess and the solder was inspected. As a result, no void was found inside the recess (for example, the interface between the inner wall of the recess and the solder), and no solder wetting was seen from the appearance inspection.
  • Example 2 is an example in which the groove shape of the rib on the back surface of the chip is changed from Example 1.
  • FIG. 7 is an explanatory diagram showing the structure of the semiconductor device according to Example 2 of the present invention.
  • FIG. 7A is a plan view of the semiconductor chip as viewed from the back surface.
  • 7B is a cross-sectional view taken along line BB ′ in FIG. 7A
  • FIG. 7C is a cross-sectional view taken along line AA ′ in FIG. 7A.
  • the width of the groove 105 is widened on the inner peripheral side of the rib 101 toward the side far from the corner of the rib 101, and the groove is formed from the inside toward the outside.
  • the side wall of the groove 105 far from the corner of the rib 101 is inclined with respect to the other side wall so that the width of 105 is narrowed.
  • the movement of the chip is limited by a jig or the like, but since there is a gap between the chip and the jig, the chip is displaced in the rotation direction.
  • measures are taken to suppress the rotation of the semiconductor chip by narrowing the width of the groove 105 from the inside toward the outside.
  • the third embodiment is an embodiment in which the planar shape of the recess on the back surface of the chip is changed from the first embodiment.
  • FIG. 8 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 3 of the invention.
  • FIG. 8A is a plan view of the semiconductor chip viewed from the back surface
  • FIG. 8B is a cross-sectional view taken along the line AA ′ in FIG. 8A.
  • the planar shape of the recess 103 on the back surface of the chip was circular so that voids were not easily generated inside the recess 103.
  • the countermeasure for suppressing the rotation of the semiconductor chip is not applied to the groove 105.
  • the countermeasure for suppressing the rotation of the semiconductor chip may be applied by changing the shape of the groove 105 as in the first and second embodiments.
  • the fourth embodiment is an embodiment in which the chip shape, the planar shape of the concave portion on the back surface of the chip, and the arrangement of the groove of the rib are changed from the first embodiment.
  • FIG. 9 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 4 of the invention.
  • 9A is a plan view of the semiconductor chip as seen from the back side
  • FIG. 9B is a cross-sectional view taken along the line BB ′ in FIG. 9A
  • FIG. 9C is a cross-sectional view of FIG. Is a cross-sectional view taken along line AA ′ of FIG.
  • the chip shape is a rectangle of 2.5 mm ⁇ 4 mm
  • the rib width is the same width of 0.5 mm from the outer periphery of the chip
  • the groove 105 having a width of 0.3 mm is provided at each side edge of the rib 101.
  • the groove 105 penetrates the side of the rib 101 from the inside to the outside so that the side wall is inclined at a predetermined angle from the direction orthogonal to the side of the rib 101.
  • the groove 105 may be provided at a corner of the rib 101.
  • Example 4 the reason why the groove 105 in contact with the outer peripheral portion of the chip is removed from the corner is that when the groove 105 is provided at the corner, the angle formed between the side wall of the groove 105 and the side surface of the rib 101 becomes an acute angle. This is because chipping defects (defective products) such as the corners of the ribs 101 being cut off occur in the dicing process. By removing the groove 105 in contact with the outer periphery of the chip from the corner, there is an effect of making it difficult to cause chipping defects in the dicing process.
  • Example 3 in which the concave shape of the back surface of the chip is circular, no measures are taken to suppress the rotation of the semiconductor chip.
  • the semiconductor chip rotates. It is thought that the power was weak.
  • the grooves 105 provided on the opposite sides of the rib 101 are shifted from each other on the same straight line, the semiconductor chip may be damaged when the semiconductor chip is conductively connected to the base substrate by soldering. The semiconductor chip could be mounted stably.
  • FIG. 10 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 5 of the invention.
  • 10A is a plan view of the semiconductor chip as seen from the back side
  • FIG. 10B is a cross-sectional view taken along the line BB ′ of FIG. 10A
  • FIG. 10C is a cross-sectional view of FIG. Is a cross-sectional view taken along line AA ′ of FIG.
  • the air vent groove 105 is shallower than the recess 103 on the back surface, and a step of about 10 ⁇ m is provided between the recess 103.
  • linear grooves 105 are formed on the diagonal lines of the corners of the semiconductor chip.
  • the groove 105 is provided at each corner of the rib 101, it is not always necessary to align the center of each corner with the center of the groove 105, and only a part of the groove 105 may be on the center of the corner.
  • Example 6 is an example in which the shape of the groove of the rib is changed from Example 5.
  • Example 6 was produced by the same method as Example 5 except that the shape of the groove was changed.
  • FIG. 11 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 6 of the invention.
  • 11A is a plan view of the semiconductor chip as seen from the back side
  • FIG. 11B is a cross-sectional view taken along the line BB ′ of FIG. 11A
  • FIG. 11C is FIG. Is a cross-sectional view taken along line AA ′ of FIG.
  • a groove 105 is provided on the side close to one corner of each side of the rib 101 of the semiconductor chip, and the direction of the groove 105 from the inside to the outside is close. It faces the corner side.
  • Example 7 The seventh embodiment is an embodiment in which the chip shape is changed from the first embodiment.
  • FIG. 12 is an explanatory diagram showing the structure of the semiconductor device according to Working Example 7 of the invention.
  • FIG. 12A is a plan view of the semiconductor chip as seen from the back surface
  • FIG. 12B is a cross-sectional view taken along the line AA ′ in FIG.
  • the chip shape was hexagonal in accordance with the fact that the semiconductor chip uses the c-axis of the hexagonal crystal structure.
  • dry etching is used in the dicing process.
  • the countermeasure for suppressing the rotation of the semiconductor chip is not applied to the groove 105.
  • the countermeasure for suppressing the rotation of the semiconductor chip may be applied by changing the shape of the groove 105 as in the first and second embodiments.
  • Example 7 in which the recess shape on the back surface of the chip was hexagonal, no measures were taken to suppress the rotation of the semiconductor chip, but the rotation of the semiconductor chip hardly occurred. In any of Examples 5, 6, and 7, it was possible to stably mount the semiconductor chip on the base substrate without damaging the semiconductor chip.
  • the air vent groove is provided in the rib formed on the back surface of the semiconductor chip, the air in the recess is released from the groove provided in the rib when the solder is melted. Can reach all over the recesses and avoid defects due to voids.
  • the semiconductor chip machine produced by providing the grooves on the ribs by not arranging the grooves provided on the opposite sides of the ribs on the same straight line in the direction in which the grooves cross the ribs from the inside to the outside. The decrease in the mechanical strength can be minimized.
  • the present invention has been described by taking the case of manufacturing a vertical MOSFET as an example.
  • the present invention is not limited to this, and the present invention is applicable to vertical transistors in general and vertical devices such as vertical diodes in general. Is possible.
  • the present invention is not limited to the above-described embodiments, and various modifications can be made without departing from the spirit of the present invention.
  • the rib is formed so as to face the pressure-resistant structure portion.
  • the present invention is not limited to this, and there is no problem even if the recess is widened to the pressure-resistant structure portion and the width of the rib is narrowed.
  • the manufacturing process is not limited to this embodiment.
  • the rib may be a mesh structure in one element to have a plurality of recesses, or a planar structure having at least one pair of opposing sides.
  • SiC is used as the semiconductor material.
  • GaN GaN
  • the semiconductor device according to the present invention is useful for a vertical semiconductor device formed using a semiconductor material having a wider band gap than Si.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Die Bonding (AREA)

Abstract

 半導体チップ(100)の裏面の凹部(103)を囲むように配置される略矩形環状のリブ(101)に、空気抜き用の溝(105)を形成する。溝(105)は、リブ(101)の各辺または各コーナーにリブ(101)の内周から外周に横断するような形状とする。また、溝(105)の深さは、チップ裏面の凹部(103)と同じ深さもしくはこれよりも浅くする。これにより、半導体チップ(100)の裏面に凹部(103)を設けて当該凹部(103)の外周にリブ(101)を備える半導体装置を、凹部(103)に設けられたドレイン電極に対してボイド不良を生じさせることなく確実にベース基板にはんだ付けすることができる。

Description

半導体装置
 本発明は、縦型トランジスタや縦型ダイオード等のように半導体基板の厚さ方向に電流を流す半導体装置に関する。
 従来、半導体装置には、半導体基板の一方の主面側において当該主面に平行な方向に電流を流す横型素子と、半導体基板の厚さ方向に電流を流す縦型素子とがある。このうち縦型素子では、動作時のオン抵抗を低減させて導通損失を小さくするために、所望の耐圧が保持可能な範囲で半導体基板の厚さを薄くすることが効果的である。一般的には、半導体基板の厚さが厚い状態でおもて面側に素子構造を形成した後、半導体基板の裏面を研削・研磨加工することで薄い半導体基板(半導体チップ)を作製(製造)することができる。しかしながら、半導体基板の厚さを薄くすることによって半導体基板の機械的強度が不足し、半導体チップの作製途中で半導体基板が割れてしまうことがある。
 そこで、下記特許文献1には、MOSFET(Metal-Oxide-Semiconductor Field Effect Transistor)とバイポーラトランジスタとを内蔵した半導体装置において、MOSFET領域のチップ裏面に凹部を設け、凹部の底面にドレイン電極を設けることで、半導体チップ全体の機械的強度を維持しつつ局所的に半導体チップの厚さを薄くしてオン抵抗を低減させる技術が開示されている。
 下記特許文献1では、半導体材料としてシリコン(Si)が用いられているが、近年では炭化珪素(SiC)や窒化ガリウム(GaN)が用いられ始めている。この理由は、SiCやGaNはSiよりもバンドギャップが広く、臨界電界強度がSiの10倍高いからである。このため、SiCチップやGaNチップの厚さは、Siチップの厚さの10分の1程度まで薄くすることができる。
 例えば、設計耐圧が600V~1200VであるIGBT(Insulated Gate Bipolar Transistor)の場合、Siチップでは70μm~180μmの厚みが必要であるが、SiCチップでは20μmもしくはそれ以下の厚みでよい。しかしながら、このような厚さの薄い半導体チップは機械的強度が弱いため、そのまま取り扱うことは困難である。
 この対策として、下記特許文献2~4のように、SiCチップにおいてもチップ裏面に凹部を設けることで厚さを局所的に薄くしてオン抵抗を低減する試みが行われている。例えば下記特許文献2では、SiCを用いた縦型MOSFETにおいて、下記特許文献1と同様にチップ裏面に凹部を設け、凹部底面にドレイン電極を設けることで、オン抵抗を低減する技術を開示している。
 しかしながら、下記特許文献2では、凹部を設けた部分以外の部分におけるSiCチップの厚さが400μmであるのに対して、凹部を設けた部分におけるSiCチップの厚さは200μmと厚く、SiC固有の特長を生かしきれてはいない。この理由は、オン抵抗低減のためにさらに凹部の深さを深くして凹部を設けた部分におけるSiCチップの厚さを薄くしようとした場合、SiCチップの機械的強度が低下して、プロセスの流動が困難になる虞があるためである。
 また、下記特許文献3では、SiCチップのおもて面側におもて面素子構造を備え、当該おもて面素子構造と対向するチップ裏面に複数の凹部を有し、かつ当該凹部の底面を取り囲み、凹部の側壁をなす網目状の支持体(以下、リブとする)を有する半導体装置が開示されている。この例では、リブの平面配置を網目状とすることでプロセス中にSiCチップが割れることを防ぎつつ、1つのおもて面素子構造と対向するチップ裏面に設けられた複数の凹部によりオン抵抗の低減を実現している。
 また、下記特許文献4においても下記特許文献2,3と同様に、SiCチップのおもて面側に形成されたおもて面素子構造と対向する裏面を凹部とすることで、SiCチップの機械的強度の維持とオン抵抗の低減とを両立させている。この例では、チップ裏面側の凹部に埋め込んだ裏面金属電極がSiCチップの機械的強度の維持に寄与している。従来の半導体チップの裏面構造について、図13を参照して説明する。図13は、従来の半導体チップの裏面構造を示す説明図である。図13(a)は半導体チップ100の裏面構造を裏面側から示す斜視図であり、図13(b)は図13(a)のC-C’線における断面図であり、図13(c)は図13(a)のD-D’線における断面図である。
 図13において、半導体チップ100の裏面外周部には、半導体チップ100の外周から所定幅を厚く残したリブ101が設けられている。ここで、リブ101を設けて半導体チップ100の機械的強度を保つためには、リブ101の厚さxは30μm以上、望ましくは50μm以上あるとよい。一方、おもて面素子構造102を設けたチップ中央部の厚さyは設計耐圧から20μm以下でよい。このため、半導体チップ100の裏面側の凹部103において、リブ101を設けたチップ外周部とおもて面素子構造102を設けたチップ中央部との段差zは30μm以上となる。
 通常、裏面金属電極の膜厚は数μm程度で電気的には十分な効果が得られる。このため、裏面金属電極は、凹部の内壁に沿って形成され、凹部をトレースした形状となる。
特開平9-102604号公報 特開2003-303966号公報 特開2006-156658号公報 特開2007-243080号公報
 しかしながら、上述した図13の半導体チップ100は、ウェハプロセスでは問題は生じないが、半導体チップ100をセラミックなどのベース基板にはんだ付けにより実装するときに、凹部103へのはんだの充填量が凹部103の体積に対して不足していたり、過剰である場合に、凹部103内部にボイドが発生するという問題がある。この例について図14を用いて説明する。図14は、図13の半導体チップの実装後の状態を示す断面図である。図14(a),14(b)には凹部103に充填したはんだ200が不足した場合を示し、図14(c)には凹部103に充填したはんだ200が過剰である場合を示す。
 図14の(a),14(b)において、半導体チップ100の裏面は、はんだ200を介してベース基板300の図示省略した銅(Cu)パターン上に接合されている。凹部103へのはんだ200の充填量が凹部103の体積に対して不足する場合、はんだ200が溶融状態から固化した段階で凹部103の底面とはんだ200との間にボイド210が発生したり、凹部103の底面角部とはんだ200との間にボイド220が発生する。このようなボイド210,220は空気と同等の性質であり、ボイド210,220の周囲のはんだ200や半導体チップ100よりも熱伝導率が極めて低い。これにより、ボイド210,220が半導体チップ100からはんだ200への熱伝導を阻害するため、通電動作時の発熱によりチップ100に設計条件以上の熱がこもり、素子破壊を招く虞がある。
 一方、図14(c)のように、はんだ200の充填量が凹部103の体積に対して過剰となる場合、はんだ200は溶融状態から固化する段階で半導体チップ100の外周から外側へはみ出してしまう。リブ101の厚さxは50μmと薄いため、半導体チップ100の外周から外側へはみ出したはんだ200はさらに半導体チップ100の厚さ分をチップおもて面側へと濡れ上がり、半導体チップ100のおもて面側にある金属電極(不図示)に達してしまうこと(はんだの濡れ上がり230)による不良となる。しかしながら、はんだ200の充填量を凹部103の体積に合わせることもまた困難である。
 上記対策として、上記特許文献4のようにチップ裏面の凹部103を裏面金属電極によって埋め込んだ構成とすることも可能であるが、このようなチップ外周部とチップ中央部との数10μmもの段差を埋め込むような厚い金属膜を形成することはリードタイムの増加とコストアップとを招くため好ましくない。また、厚い金属膜の熱膨張により半導体チップ100にクラックが生じる虞もある。
 本発明は上記事情に鑑みてなされたものであり、上述した従来技術による問題点を解消するため、おもて面素子構造に対向する裏面の凹部に設けられた電極に対して、ボイドによる不良やはんだの濡れ上がりによる不良を発生させることなく確実にはんだ付けすることができる半導体装置を提供することを目的とする。
 上記課題を解決し、本発明の目的を達成するため、本発明にかかる半導体装置は、次の特徴を有する。半導体基板のおもて面に、前記半導体基板の厚さ方向に電流を流すための素子構造が設けられている。前記素子構造に対向する前記半導体基板の裏面に凹部が設けられている。前記凹部の外周に、当該凹部の側壁をなすリブが設けられている。前記リブの厚さは、前記半導体基板の前記凹部が形成された部分の厚さよりも厚い。前記リブには当該リブの内周から外周に当該リブを横断するような複数の溝が設けられている。
 また、この発明にかかる半導体装置は、上述した発明において、前記リブは、少なくとも1組の対向する辺を有し、前記リブの対向する辺の一方の辺に設けられた前記溝の横断方向と、他方の辺に設けられた前記溝の横断方向とが同一直線上にないことが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、前記溝の深さは、前記凹部の深さより浅いことが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、前記溝の深さは、前記凹部と同じ深さであることが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、前記半導体基板の外周形状は長方形であることが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、前記リブの外周形状は、前記半導体基板の外周形状と同じく、少なくとも2組の対向する辺を有する多角形状であり、前記溝は、前記リブの各辺、または、前記リブの内周の各コーナーおよび外周のコーナーのいずれか一方を含む部分に設けられていることが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、前記溝は、前記リブの各辺の一方の端部側に配置されていることが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、前記半導体基板のおもて面の外周部は、ポリイミド系樹脂により被覆されていることが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、前記半導体基板の前記素子構造の形成された部分の厚さは、5μm以上30μm以下であることが好ましい。
 このように、上述した発明によれば、半導体チップの裏面に形成されたリブに空気抜き用の溝を設けることで、はんだの溶融時にリブに設けた溝から凹部の空気が抜けるため、はんだが凹部全体にいきわたり、ボイドによる不良を回避することができる。このとき、対向するリブの溝の横断方向を同一直線上から外すことで、溝を設けたことによる半導体チップの機械的強度の低下を最低限にとどめることができる。
 本発明にかかる半導体装置によれば、ボイドによる不良やはんだの濡れ上がりによる不良を発生させることなく、半導体チップを確実にはんだ付けすることができるという効果を奏する。
図1は、本発明の実施例1にかかる半導体装置の構造を示す説明図である。 図2は、半導体チップの1辺の長さLに対するリブの溝の幅Wの割合と不良率との関係を示す特性図である。 図3は、本発明の実施例1にかかるMOSFETの製造工程を模式的に示す断面図(その1)である。 図4は、本発明の実施例1にかかるMOSFETの製造工程を模式的に示す断面図(その2)である。 図5は、本発明の実施例1にかかるMOSFETの製造工程を模式的に示す断面図(その3)である。 図6は、本発明の実施例1にかかるMOSFETの製造工程を模式的に示す断面図(その4)である。 図7は、本発明の実施例2にかかる半導体装置の構造を示す説明図である。 図8は、本発明の実施例3にかかる半導体装置の構造を示す説明図である。 図9は、本発明の実施例4にかかる半導体装置の構造を示す説明図である。 図10は、本発明の実施例5にかかる半導体装置の構造を示す説明図である。 図11は、本発明の実施例6にかかる半導体装置の構造を示す説明図である。 図12は、本発明の実施例7にかかる半導体装置の構造を示す説明図である。 図13は、従来の半導体チップの裏面構造を示す説明図である。 図14は、図13の半導体チップの実装後の状態を示す断面図である。
 以下に添付図面を参照して、本発明にかかる半導体装置の好適な実施の形態について、各実施例を例に詳細に説明する。本明細書および添付図面においては、nまたはpを冠記した層や領域では、それぞれ電子または正孔が多数キャリアであることを意味する。また、nやpに付す+および-は、それぞれそれが付されていない層や領域よりも高不純物濃度および低不純物濃度であることを意味する。なお、以下の実施例の説明および添付図面において、同様の構成には同一の符号を付し、重複する説明を省略する。また、本発明は、その要旨を超えない限り、以下に説明する実施例の記載に限定されるものではない。
(実施例1)
 図1は、本発明の実施例1にかかる半導体装置の構造を示す説明図である。図1(a)は断面図であり、図1(b)は半導体チップを裏面からみた平面図である。また、図1(c)は図1(b)のB-B’線における断面図であり、図1(d)は図1(b)のA-A’線における断面図である。実施例1では、炭化珪素(SiC)からなるバルク基板(以下、バルクSiCとする)上にSiCエピタキシャル層を形成したSiC基板(半導体チップ)100を用い、SiCエピタキシャル層側の面をチップおもて面としてチップおもて面にMOSFETのおもて面素子構造102を形成した。バルクSiCおよびSiCエピタキシャル層はn型である。
 具体的には、半導体チップ100のおもて面側のSiCエピタキシャル層には、後述する実施例1にかかる半導体装置の製造方法にしたがってn-型ドリフト層、p+型ベース領域、p型エピタキシャル領域、n型J-FET領域、n+型ソース領域、p+型コンタクト領域、ゲート絶縁膜、ゲート電極、層間絶縁膜、およびソース電極を形成してなるMOSゲート(金属-酸化膜-半導体からなる絶縁ゲート)型のおもて面素子構造102を形成した。半導体チップ100の裏面には、バルクSiCを加工しておもて面素子構造102に対向した領域(チップおもて面のおもて面素子構造102が設けられた領域に対して反対側の領域)に凹部103を形成し、チップ外周から所定幅を厚く残した略矩形環状のリブ101を形成した。
 リブ101の各辺には、それぞれ、各辺の内周側から外周側にリブ101を横断して貫通する溝105を形成している。また、チップ裏面にてリブ101の対向する辺にそれぞれ設けられる溝105は、溝105の横断する方向(リブ101の辺に直交する方向)で当該溝105同士が同一直線上にならないように、すなわち、溝105同士が対向する部分のないように配置されている。この理由は、リブ101の対向する辺に設けられた溝105同士が溝105の横断する方向で同一直線上に並ぶ場合、当該部分において応力のかかる方向が一致し、半導体チップ100の機械的強度が低下して割れが生じる虞があるからである。
 凹部103がn-型ドリフト層に達する場合、ドレイン電極との接触抵抗を減らすために、リブ101の形成後にリブ101の底部から凹部103の内壁にかけて後述するn+型コンタクト層を形成する。その後、n+型コンタクト層の表面上に金属膜からなるドレイン電極が形成される。本実施例の素子は、リブ101により半導体チップ100の機械的強度を保持しつつ、凹部103によっておもて面素子構造102が形成された部分における半導体チップ100の厚さ(板厚)が薄くなるためオン抵抗を低くすることができる。
 また、半導体チップ100のおもて面側の外周部は外周保護層104としてポリイミド系樹脂で被覆され、ベース基板300へのはんだ200による実装において、チップおもて面へのはんだの濡れ上がりを防止している。実施例1において、半導体チップ100の大きさ(チップサイズ)は1辺3mmの正方形とし、チップ裏面側のリブ101は幅0.5mmとした。溝105の位置は、リブ101のコーナー(角部)内側より0.3mm離れている。溝105の幅は0.3mmとした。溝105の幅とは、当該溝105がリブ101の辺を内周から外周へ横断(貫通)する方向に直交する方向における溝105の内側の開口幅である。
 実施例1ではリブ101の各辺に溝105を形成しているが、これはベース基板300に半導体チップ100を実装する際に半導体チップ100を安定させる効果も有する。すなわち、半導体チップ100の薄型化に伴い半導体チップ100の重量は軽くなっており、はんだ200の溶融時に、薄型化により軽くなった半導体チップ100のベース基板300に対する位置がずれる虞がある。具体的には、リブ101の各辺のうち少なくとも1つでも溝105を形成しない辺がある場合、溝105の位置に起因して溝105から凹部103の外側に流動するはんだ200の流出量が異なる。このため、溝105から凹部103の外側に流動したはんだ200の端部形状が半導体チップ100に対して非対称となる。これによって、はんだ200の流出量の少ない方向に半導体チップ100が傾く、あるいはリブ101の溝105がない辺を起点として半導体チップ100が回転したり、リブ101の溝105がない辺側へ半導体チップ100が移動したりするという問題が発生する。これに対して、リブ101のすべての辺に溝105を形成した場合、溝105から凹部103の外側に流動するはんだ200の流出量がほぼ等しいため、溝105から凹部103の外側に流動したはんだ200の端部形状が半導体チップ100に対して対称となる。したがって、はんだ200上の半導体チップ100は安定し、実装作業での上記問題が起きない。
 また、溝105は設置する位置を半導体チップ100の中心線からずらすことでリブ101の対向する辺に設けられた溝105同士が一直線上にならないようにしているが、この構造では、溝105から凹部103の外側にはんだ200が排出される際に、排出されたはんだ200によってリブ101のコーナー付近の側面がはんだ200の排出方向と反対の第1方向に押され、半導体チップ100が回転する虞がある。このような半導体チップ100の回転は外部から機械的手段で抑制することも可能であるが、実施例1では、リブ101の外周側において溝105の幅をリブ101のコーナーに近い側に0.2mm広くして、内側から外側に向かって溝105の幅が広がるように、リブ101のコーナーに近い側の溝105の側壁を他方の側壁に対して傾斜させている。内側から外側に向かって溝105の幅を広げることにより、排出されたはんだ200によってリブ101のコーナーが覆われるため、リブ101のコーナー付近の、はんだ200による第1方向の力を受けている側面に直交する側面が当該第1方向と直交する第2方向に押され、半導体チップ100の回転が抑制される。このように、半導体チップ100に逆回り(溝105から凹部103の外側にはんだ200が排出される際に生じる半導体チップ100の回転方向と逆の方向への回転)の力が働くような対策を施している。
 おもて面素子構造102が形成された部分における半導体チップ100の厚さは5μm以上30μm以下であることが好ましい。その理由は、次のとおりである。おもて面素子構造102が形成された部分における半導体チップ100の厚さが5μmを下回る場合、半導体チップ100の機械的強度が低下してプロセス中に破壊に至る危険性が高くなるからである。一方、おもて面素子構造102が形成された部分における半導体チップ100の厚さが30μmより厚い場合、オン抵抗が上昇して所望の素子性能が得られないからである。
 また、リブ101を形成するチップ外周部における半導体チップ100の厚さは50μm以上100μm以下であることが好ましい。その理由は、次のとおりである。リブ101を形成するチップ外周部の半導体チップ100の厚さが50μmを下回る場合、半導体チップ100の機械的強度が低下してプロセス中に破壊に至る危険性が高くなるからである。一方、リブ101を形成するチップ外周部の半導体チップ100の厚さが100μmより大きい場合、凹部103との段差が大きくなりすぎ、凹部103の形成プロセスのリードタイムの増加やコストアップを招くからである。
 また、リブ101の幅は50μm以上1000μm以下であることが好ましい。その理由は、次のとおりである。リブ101の幅が50μmを下回る場合、半導体チップ100の機械的強度が低下してプロセス中に破壊に至る危険性が高くなるからである。一方、リブ101の幅が1000μmより大きい場合、凹部103の面積が狭くなり、オン抵抗が上昇するからである。
 また、リブ101の溝105の幅Wと半導体チップ100の1辺の長さLとの比W/Lは0.1以上0.3以下であることが好ましい(図2)。その理由は、次のとおりである。図2は、半導体チップの1辺の長さLに対するリブの溝の幅Wの割合と不良率との関係を示す特性図である。図2に示すように、W/Lの値が0.1を下回る場合、はんだ200の流動性が悪くなり、ボイドによる不良が発生するからである。一方、W/Lの値が0.3より大きい場合、半導体チップ100の機械的強度が低下し、プロセス中に半導体チップ100が割れてしまうからである。
 また、リブ101の溝105の深さは、チップ裏面の凹部103の深さに対して50%以上100%以下であることが好ましい。その理由は、次のとおりである。溝105の深さを凹部103の深さに対して100%より大きくして凹部103の深さより深くする場合、半導体チップ100の機械的強度が低下し、プロセス中に半導体チップ100が割れてしまう虞があるからである。一方、溝105の深さを凹部103の深さに対して50%より小さくする場合、溝105がはんだ付け時に空気抜きとしての機能を果たさなくなるからである。
 図1(a)において、ベース基板300にはんだ200を介して半導体チップ100を実装する。そして、処理炉内の雰囲気の温度を高めて加熱することにより、はんだ200が溶融する。このとき、リブ101の溝105によって、溶融したはんだ200がリブ101の内側から外側へ、または外側から内側へと流動するため、凹部103の内部にボイドを残すことなく最適な厚さではんだ200を固化させることができる。これにより、半導体チップ100の位置ずれを生じさせることなく半導体チップ100の実装が完了する。
 このように、半導体チップ100の裏面のリブ101に空気抜き用の溝105を設けることで、凹部103のあるドレイン電極でもボイドによる不良を発生させることなく半導体チップ100をモジュールに実装することができた。これにより、半導体チップ100からの熱伝導も良好になり、半導体装置の寿命を向上させることが可能となる。さらに、チップ外周部を外周保護層104としてポリイミド系樹脂で被覆することで、はんだ200がチップおもて面側へ濡れ上がってきたとしても、チップおもて面上に到達しない。これにより、はんだ200の濡れ上がりによる不良を抑制することができた。
 図3~図6は、本発明の実施例1にかかるMOSFETの製造工程を模式的に示す断面図である。以下に、実施例1にかかる半導体装置の製造工程について順に説明する。なお、この製造工程ではn型の基板を用い、SiCを主材料とする縦型MOSFETを作製(製造)した。はじめに、n型基板10として、直径150mm、厚さ300μm、n型でおもて面が(0001)Si面である4H-SiC基板を準備する。次に、n型基板10のおもて面上に、CVD(Chemical Vapor Deposition)法によりn-型ドリフト層11をエピタキシャル成長させた(図3)。
 n-型ドリフト層11となるSiC膜のエピタキシャル成長には、シリコン材料としてシラン(SiH4)ガス、炭素材料としてプロパン(C38)ガスを用いている。また、n-型ドリフト層11となるSiC膜をn型化するためのドーパント材料としてアルシン(AsH3)、およびスピチン(SbH3)ガスを用い、n-型ドリフト層11の不純物濃度は1.8×1016cm-3とした。このように、n型基板10上にn-型ドリフト層11が積層されてなるSiCエピタキシャル基板を形成した。このSiCエピタキシャル基板において、n-型ドリフト層11側の面を基板おもて面とし、n型基板10側の面を基板裏面とした。
 次に、n-型ドリフト層11の表面(基板おもて面)にフォトリソグラフィーを用いて所定のパターンのイオン注入用マスク(不図示)を形成した。次に、このイオン注入用マスクをマスクとして、アルミニウム(Al)イオンを基板温度600℃でドーズ量1×1016cm-2程度注入(高温イオン注入)した。そして、イオン注入用マスクを除去することで、活性領域40においてn-型ドリフト層11の基板おもて面側の表面層にp+型ベース領域12を選択的に形成した。
 次に、ドーパントガスとしてトリメチルインジウム(In(CH33)を用いて、不純物濃度が5×1016cm-3のp型SiC膜をn-型ドリフト層11の表面全面にp+型ベース領域12を覆うようにエピタキシャル成長させて、p型エピタキシャル領域13とした。この時点におけるSiCエピタキシャル基板の厚さは、n型基板10の厚さ、n-型ドリフト層11の厚さおよびp型エピタキシャル領域13の厚さの総厚となる。さらに、耐圧構造領域のp型エピタキシャル領域13をドライエッチングで除去し、p型エピタキシャル領域13の内部に、フォトリソグラフィー工程、高温イオン注入工程を用いて、n型J-FET領域14、n+型ソース領域15、p+型コンタクト領域16を所定の領域に形成した(図4)。さらにMOSFET領域を取り囲むようにチップ外周に耐圧領域として、p型JTE領域を形成した(不図示)。n型J-FET領域14およびp+型コンタクト領域16を形成するためのイオン注入は、加速エネルギーを40keVから460keVまで変化させて深い領域までイオン種が到達するように行った。
 次に、1700℃の温度で2分間の急速熱処理工程を行いイオンを活性化させた。続いて、酸化雰囲気で熱処理することでシリコン部を熱酸化し、p型エピタキシャル領域13、n型J-FET領域14およびn+型ソース領域15を覆うように、厚さ70nmのゲート絶縁膜17を形成した。次に、ゲート絶縁膜17上にゲート電極18を形成して、おもて面素子構造のMOSゲート部を形成した。ゲート電極18は、CVD法により形成した膜厚0.5μmの高不純物濃度のポリシリコン膜であり、フォトリソグラフィー工程およびエッチング工程によって所望のパターンに加工している。
 次に、CVD法によって厚さ1μmのBPSG(Boro Phospho Silicate Glass)を層間絶縁膜19として形成し、フォトリソグラフィー工程およびエッチング工程により所望のパターン形状とした。そして、ソース電極20として、ニッケル(Ni)膜とチタン(Ti)膜との積層膜をn+型ソース領域15およびp+型コンタクト領域16の表面にオーミック接触するように形成した(図5)。
 次に、基板おもて面側の最終保護膜(不図示)として膜厚1μmの窒化珪素(SiN)膜をCVD法により成膜し、最終保護膜を所定パターンにパターニングすることによりおもて面素子構造を完成させた。実施例1においては最終保護膜に窒化珪素膜を用いたが、最終保護膜は絶縁性を有していればよく、必ずしも窒化珪素膜を用いる必要はない。例えば、窒化珪素膜として、ポリイミドなどの有機材料膜や、二酸化珪素(SiO2)膜、アモルファスカーボン膜なども使用可能である。
 次に、おもて面素子構造を形成した基板おもて面側を支持基板(不図示)に貼り付けた後、n型基板10の裏面を研削してn型基板10の厚さを50μmにまで減厚した。実施例1においては、研削前のn型基板10の厚さが300μmであるため、裏面研削後に行う基板裏面側からのトレンチエッチング工程の所要時間を短縮するために裏面研削工程を行っている。したがって、研削前のn型基板10の厚さが十分に薄い場合、例えば50μmに近い厚さの場合には、裏面研削工程を省略してもよい。
 次に、n型基板10の研削した面にNi膜を1μm程度の厚さで堆積し、フォトリソグラフィー工程およびエッチング工程により、素子中央部の凹部形成領域(おもて面素子構造に対向した領域)および素子外周部の溝形成領域のNi膜を除去した。素子中央部とは後述するダイシングにより得られる半導体チップの中央部(活性領域40)であり、素子外周部とは活性領域40の周囲を囲む半導体チップの外周部(耐圧構造部30)である。次に、このNi膜の残部をエッチングマスクとして基板裏面側からトレンチエッチングを行い、n型基板10の素子中央部に凹部を形成することによって素子外周部をリブとして残し、かつ素子外周部の一部に溝を形成した。このとき、トレンチエッチングの深さをn-型ドリフト層11に達する深さにすることで、トレンチ溝の底面にn-型ドリフト層11が露出されるようにしている。このとき、おもて面素子構造が形成される素子中央部の厚さはおおよそ20μmであり、凹部におけるリブと素子中央部との段差はおおよそ30μmであった。
 次に、Ni膜の残部および基板最表面の酸化膜を除去した後、凹部の内壁に砒素(As)イオンを注入し、熱処理を行うことにより、凹部の内壁に沿ってn+型コンタクト層21を形成した。その後、裏面電極であるドレイン電極22として基板裏面へのAl膜の成膜と熱処理とを行った。実施例1はMOSFET素子であるため、ドレイン電極22は少なくともn+型コンタクト層21の表面とn型基板10の裏面とに形成されていればよく、半導体チップの側面には必ずしも設ける必要はない。次に、基板おもて面から支持基板を剥離し、MOSゲート部のある基板おもて面側の素子外周部に外周保護層23としてポリイミド系樹脂を被覆することで、素子形成工程を完了させた(図6)。
 その後、SiCエピタキシャル基板を1辺3mmの正方形にダイシングし、所望のサイズの半導体チップを得た。さらに、セラミック層(絶縁層)に銅パターンを貼り付けたベース基板上に錫(Sn)-アンチモン(Sb)系材料からなるはんだペレットを乗せ、その上に切り分けた半導体チップを乗せて300℃に加熱することで、半導体チップの裏面電極とベース基板とをはんだ付けによって導通接続する。さらに、半導体チップのおもて面側にはワイヤーボンディングにより配線を接続して、樹脂封止または樹脂ケースに収納して実施例1にかかる半導体装置を作製した(不図示)。
 このようにして作製した実施例1にかかる半導体装置について、凹部の内壁とはんだとの界面の接合状況を検査した。その結果、凹部の内部(例えば凹部の内壁とはんだとの界面)にボイドは見られず、また外観検査からもはんだの濡れ上がりは見られなかった。
(実施例2)
 実施例2は、実施例1からチップ裏面のリブの溝形状を変更した実施例である。図7は、本発明の実施例2にかかる半導体装置の構造を示す説明図である。図7(a)は半導体チップを裏面からみた平面図である。また、図7(b)は図7(a)のB-B’線における断面図であり、図7(c)は図7(a)のA-A’線における断面図である。実施例2では、半導体チップの回転を抑えるための溝105の形状として、リブ101の内周側において溝105の幅をリブ101のコーナーから遠い側に広くして、内側から外側に向かって溝105の幅が狭まるように、リブ101のコーナーから遠い側の溝105の側壁を他方の側壁に対して傾斜させている。はんだペレット上にのせたチップは、加熱によりはんだが流動することで、チップ裏面凹部の余剰なはんだが、リブ及び溝部を超えて外側に移動、回転する。通常は治具等でチップの移動を制限するが、チップと治具の間には隙間があるため、チップは回転方向に位置ずれを生じる。これに対して内側から外側に向かって溝105の幅を狭めることにより、半導体チップの回転を抑制する対策を施している。
(実施例3)
 実施例3は、実施例1からチップ裏面の凹部の平面形状を変更した実施例である。図8は、本発明の実施例3にかかる半導体装置の構造を示す説明図である。図8(a)は半導体チップを裏面からみた平面図であり、図8(b)は図8(a)のA-A’線における断面図である。実施例3においては、凹部103の内部にボイドが発生しにくいように、チップ裏面の凹部103の平面形状を円形とした。この例では半導体チップの回転を抑える対策を溝105に施していないが、実施例1,2のように溝105の形状を変更して半導体チップの回転を抑える対策を施してもよい。
(実施例4)
 実施例4は、実施例1からチップ形状、チップ裏面の凹部の平面形状、およびリブの溝の配置を変更した実施例である。図9は、本発明の実施例4にかかる半導体装置の構造を示す説明図である。図9(a)は半導体チップを裏面からみた平面図であり、図9(b)は図9(a)のB-B’線における断面図であり、図9(c)は図9(a)のA-A’線における断面図である。実施例4では、チップ形状を2.5mm×4mmの長方形とし、リブ幅をチップ外周からすべて0.5mmの同一幅とし、リブ101の各辺端部に幅0.3mmの溝105を設けた。
 溝105は、その側壁がリブ101の辺に直交する方向から所定角度で傾斜した状態となるように、リブ101の辺を内側から外側に横断して貫通する。溝105は、リブ101のコーナーに設けられていてもよい。このようにチップ形状を長方形とすることで、リブ101の各辺端部あるいは各コーナーに溝105を設けても対向する溝105は同一直線上から外れるため、半導体チップの機械的強度の低下を抑えつつ、ボイドが発生しにくい構造とすることができる。ここで、実施例4ではチップ外周部に接する溝105をコーナーから外している理由は、溝105をコーナーに設けた場合、溝105の側壁とリブ101の側面とのなす角度が鋭角になり、ダイシング工程においてリブ101のコーナーが欠けるなどのチッピング不良(不良品)が生じるからである。チップ外周部に接する溝105をコーナーから外すことにより、ダイシング工程においてチッピング不良を生じにくくする効果がある。
 実施例2,3,4ともに、実施例1と同じ製造工程を用いて縦型MOSFETを作製し、凹部103の内壁とはんだとの界面の接合状況を評価した。その結果、いずれの場合も半導体チップをベース基板へ実装する際に、凹部103の内部にボイドは発見されず、また外観検査においてもはんだの濡れ上がりは発見されなかった。
 ここで、いずれの実施例2,3,4ともに、はんだ溶融時においても半導体チップはほぼ回転せず安定していた。特に、チップ裏面の凹部形状を円形とした実施例3は、半導体チップの回転を抑える対策がされていないが、溝105がリブ101の辺の中央付近となっているため、半導体チップの回転する力が弱かったものと考えられる。また、リブ101の対向する辺に設けられた溝105同士を同一直線上からずらして配置しているために、半導体チップをベース基板にはんだ付けにより導通接続する際にも半導体チップが破損することなく、安定して半導体チップを実装することができた。
(実施例5)
 実施例5は、実施例1からリブの溝の深さを変更した実施例である。図10は、本発明の実施例5にかかる半導体装置の構造を示す説明図である。図10(a)は半導体チップを裏面からみた平面図であり、図10(b)は図10(a)のB-B’線における断面図であり、図10(c)は図10(a)のA-A’線における断面図である。実施例5では、実施例1~4と異なり、空気抜きの溝105を裏面の凹部103よりも浅くして、凹部103との間に約10μmの段差を設けている。
 このように溝105を浅くすることで当該部分の機械的強度が向上するため、リブ101の対向する辺に設けられた溝105同士を同一直線上からずらす必要がなくなり、より設計の自由度を確保することができるという効果がある。この実施例5では、半導体チップのコーナーの対角線上に直線状の溝105を形成している。ここで、リブ101の各コーナーに溝105を設ける場合、必ずしも各コーナーの中心と溝105の中心とをあわせる必要はなく、溝105の一部でもコーナーの中心にかかっていればよい。また、実施例5において、チップ形状を長方形としてリブ101の対向する辺に設けられた溝105を同一直線上から外し、半導体チップの機械的強度をさらに向上させることも可能である。
(実施例6)
 実施例6は、実施例5からリブの溝の形状を変更した実施例である。実施例6は、溝の形状を変えた以外は、実施例5と同様な方法にて作製している。図11は、本発明の実施例6にかかる半導体装置の構造を示す説明図である。図11(a)は半導体チップを裏面からみた平面図であり、図11(b)は図11(a)のB-B’線における断面図であり、図11(c)は図11(a)のA-A’線における断面図である。実施例6では、半導体チップの回転を抑えるための溝形状として、半導体チップのリブ101の各辺の一方のコーナーに近い側に溝105を設け、この溝105を内側から外側への方向が近いコーナー側に向くようにしている。
(実施例7)
 実施例7は、実施例1からチップ形状を変更した実施例である。図12は、本発明の実施例7にかかる半導体装置の構造を示す説明図である。図12(a)は半導体チップを裏面からみた平面図であり、図12(b)は図12(a)のA-A’線における断面図である。実施例7では、半導体チップが六方晶構造のc軸を用いていることにあわせて、チップ形状を六角形とした。なお、この複雑な形状を加工するために、実施例7ではダイシング工程にドライエッチングを用いている。この構造を採用することにより、ウェハあたりの半導体チップの取れ数を減らすことなく、チップ裏面の凹部103の形状を円形に近づけることができるので、さらに凹部103の内部にボイドが発生しにくくなる。この例では半導体チップの回転を抑える対策を溝105に施していないが、実施例1,2のように溝105の形状を変更して半導体チップの回転を抑える対策を施してもよい。
 実施例5,6,7についても、いずれの場合も半導体チップをベース基板へ実装したところ、凹部103の内部にボイドは発見されず、また外観検査においてもはんだの濡れ上がりは発見されなかった。
 ここで、いずれの実施例5,6,7ともに、はんだ溶融時においても半導体チップはほぼ回転せず安定していた。特に、チップ裏面の凹部形状を六角形とした実施例7は、半導体チップの回転を抑える対策がされていないが、半導体チップの回転はほとんど発生しなかった。また、いずれの実施例5,6,7でも、半導体チップを破損することなく安定してベース基板に実装することができた。
 以上、説明したように、本発明によれば、半導体チップの裏面に形成されたリブに空気抜き用の溝を設けることで、はんだの溶融時にリブに設けた溝から凹部の空気が抜けるため、はんだが凹部全体に行きわたり、ボイドによる不良を回避することができる。このとき、リブの対向する辺に設けられた溝同士を当該溝がリブを内側から外側へ横断する方向で同一直線上に配置しないことにより、リブに溝を設けたことによって生じる半導体チップの機械的強度の低下を最低限にとどめることができる。
 以上において本発明では、縦型MOSFETを作製する場合を例に説明しているが、本発明はこれに限定されるものではなく、縦型トランジスタ全般、および縦型ダイオードといった縦型素子全般に適用可能である。また、本発明は、上述した各実施例に限らず、本発明の趣旨を逸脱しない範囲で種々変更可能である。例えば、各実施例では、耐圧構造部に対向してリブを形成しているが、これに限ることはなく、耐圧構造部にまで凹部を広げてリブの幅を狭めても何ら差し支えない。また、製造プロセスもこの実施例に限定されるものではない。また、最終保護膜(不図示)をポリイミド膜として、最終保護膜に外周保護層の機能をもたせることも可能である。また、1素子内でリブを網目状構造として複数の凹部を持たせてもよいし、少なくとも1組の対向する辺を有する平面形状構造としてもよい。また、本実施例では半導体材料としてSiCを用いているが、半導体材料としてGaNを用いた縦型素子でも同様の効果が得られることは明らかである。
 以上のように、本発明にかかる半導体装置は、Siよりもバンドギャップが広い半導体材料を用いて形成される縦型半導体装置に有用である。
 10 n型基板
 11 n-型ドリフト層
 12 p+型ベース領域
 13 p型エピタキシャル領域
 14 n型J-FET領域
 15 n+型ソース領域
 16 p+型コンタクト領域
 17 ゲート絶縁膜
 18 ゲート電極
 19 層間絶縁膜
 20 ソース電極
 21 n+型コンタクト層
 22 ドレイン電極
 23,104 外周保護層
 30 耐圧構造部
 40 活性領域
 100 半導体チップ
 101 支持体(リブ)
 102 おもて面素子構造
 103 凹部
 105 溝
 200 はんだ
 210,220 ボイド
 230 はんだの濡れ上がり
 300 ベース基板

Claims (9)

  1.  半導体基板のおもて面に設けられた、前記半導体基板の厚さ方向に電流を流すための素子構造と、
     前記素子構造に対向する前記半導体基板の裏面に設けられた凹部と、
     前記凹部の外周に設けられ当該凹部の側壁をなす、前記半導体基板の前記凹部が形成された部分の厚さよりも厚さが厚いリブと、
     前記リブに設けられた、当該リブの内周から外周に当該リブを横断する複数の溝と、
     を備えることを特徴とする半導体装置。
  2.  前記リブは、少なくとも1組の対向する辺を有し、
     前記リブの対向する辺の一方の辺に設けられた前記溝の横断方向と、他方の辺に設けられた前記溝の横断方向とが同一直線上にないことを特徴とする請求項1に記載の半導体装置。
  3.  前記溝の深さは、前記凹部の深さより浅いことを特徴とする請求項1に記載の半導体装置。
  4.  前記溝の深さは、前記凹部と同じ深さであることを特徴とする請求項2に記載の半導体装置。
  5.  前記半導体基板の外周形状は長方形であることを特徴とする請求項2に記載の半導体装置。
  6.  前記リブの外周形状は、前記半導体基板の外周形状と同じく、少なくとも2組の対向する辺を有する多角形状であり、
     前記溝は、前記リブの各辺、または、前記リブの内周の各コーナーおよび外周のコーナーのいずれか一方を含む部分に設けられていることを特徴とする請求項1に記載の半導体装置。
  7.  前記溝は、前記リブの各辺の一方の端部側に配置されていることを特徴とする請求項6に記載の半導体装置。
  8.  前記半導体基板のおもて面の外周部は、ポリイミド系樹脂により被覆されていることを特徴とする請求項1に記載の半導体装置。
  9.  前記半導体基板の前記素子構造の形成された部分の厚さは、5μm以上30μm以下であることを特徴とする請求項1~8のいずれか一つに記載の半導体装置。
PCT/JP2013/061311 2012-05-18 2013-04-16 半導体装置 WO2013172140A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201380014309.XA CN104380470B (zh) 2012-05-18 2013-04-16 半导体装置
DE112013002558.2T DE112013002558T5 (de) 2012-05-18 2013-04-16 Halbleiterbauelement
JP2014515544A JP5904276B2 (ja) 2012-05-18 2013-04-16 半導体装置
US14/485,517 US9577032B2 (en) 2012-05-18 2014-09-12 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-114301 2012-05-18
JP2012114301 2012-05-18

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/485,517 Continuation US9577032B2 (en) 2012-05-18 2014-09-12 Semiconductor device

Publications (1)

Publication Number Publication Date
WO2013172140A1 true WO2013172140A1 (ja) 2013-11-21

Family

ID=49583554

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/061311 WO2013172140A1 (ja) 2012-05-18 2013-04-16 半導体装置

Country Status (5)

Country Link
US (1) US9577032B2 (ja)
JP (1) JP5904276B2 (ja)
CN (1) CN104380470B (ja)
DE (1) DE112013002558T5 (ja)
WO (1) WO2013172140A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015174531A1 (ja) * 2014-05-16 2015-11-19 ローム株式会社 半導体装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018016029A1 (ja) * 2016-07-20 2018-01-25 三菱電機株式会社 半導体装置およびその製造方法
US20170030280A1 (en) * 2016-10-11 2017-02-02 Caterpillar Inc. Method for operating an engine of a machine
JP7346374B2 (ja) * 2020-09-23 2023-09-19 株式会社東芝 半導体基板及び半導体装置の製造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004281551A (ja) * 2003-03-13 2004-10-07 Toshiba Corp 半導体基板及びその製造方法、半導体装置及びその製造方法、半導体パッケージ
JP2010283185A (ja) * 2009-06-05 2010-12-16 Mitsubishi Electric Corp 半導体装置の製造方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5445974A (en) * 1993-03-31 1995-08-29 Siemens Components, Inc. Method of fabricating a high-voltage, vertical-trench semiconductor device
JPH09102604A (ja) * 1995-10-06 1997-04-15 Oki Electric Ind Co Ltd 半導体装置
CN1233041C (zh) * 2000-09-21 2005-12-21 剑桥半导体有限公司 半导体器件及其制作方法
JP2003303966A (ja) * 2002-04-11 2003-10-24 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
JP4185704B2 (ja) * 2002-05-15 2008-11-26 株式会社ルネサステクノロジ 半導体装置の製造方法
WO2004066391A1 (ja) * 2003-01-20 2004-08-05 Mitsubishi Denki Kabushiki Kaisha 半導体装置
JP2005268425A (ja) * 2004-03-17 2005-09-29 Toshiba Corp 半導体装置およびその製造方法
US7795053B2 (en) * 2004-03-24 2010-09-14 Hitachi Cable Precision Co., Ltd Light-emitting device manufacturing method and light-emitting device
JP2006156658A (ja) * 2004-11-29 2006-06-15 Toshiba Corp 半導体装置
KR100673380B1 (ko) * 2004-12-20 2007-01-24 삼성전자주식회사 냉매로가 형성된 반도체 칩과, 그를 이용한 반도체 패키지및 반도체 패키지 냉각 시스템
US7190581B1 (en) * 2005-01-11 2007-03-13 Midwest Research Institute Low thermal resistance power module assembly
JP2007243080A (ja) 2006-03-13 2007-09-20 Fuji Electric Holdings Co Ltd 半導体装置およびその製造方法
CN102516712B (zh) * 2006-11-15 2015-04-22 日立化成株式会社 光反射用热固化性树脂组合物、用该组合物的光半导体元件搭载用基板及其光半导体装置
US7989322B2 (en) * 2007-02-07 2011-08-02 Micron Technology, Inc. Methods of forming transistors
WO2010057060A2 (en) * 2008-11-13 2010-05-20 Solexel, Inc. Methods and systems for manufacturing thin-film solar cells
JP2011040597A (ja) 2009-08-12 2011-02-24 Toshiba Corp 半導体装置およびその製造方法
US9673363B2 (en) * 2011-01-31 2017-06-06 Cree, Inc. Reflective mounting substrates for flip-chip mounted horizontal LEDs

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004281551A (ja) * 2003-03-13 2004-10-07 Toshiba Corp 半導体基板及びその製造方法、半導体装置及びその製造方法、半導体パッケージ
JP2010283185A (ja) * 2009-06-05 2010-12-16 Mitsubishi Electric Corp 半導体装置の製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015174531A1 (ja) * 2014-05-16 2015-11-19 ローム株式会社 半導体装置
US10692978B2 (en) 2014-05-16 2020-06-23 Rohm Co., Ltd. SiC semiconductor device with insulating film and organic insulating layer

Also Published As

Publication number Publication date
JP5904276B2 (ja) 2016-04-13
JPWO2013172140A1 (ja) 2016-01-12
US20150001688A1 (en) 2015-01-01
DE112013002558T5 (de) 2015-02-19
CN104380470B (zh) 2018-01-02
US9577032B2 (en) 2017-02-21
CN104380470A (zh) 2015-02-25

Similar Documents

Publication Publication Date Title
JP5834179B2 (ja) 炭化珪素半導体装置の製造方法
JP6052481B2 (ja) 半導体装置
US9543395B2 (en) Normally-off power JFET and manufacturing method thereof
JP6065198B2 (ja) 半導体装置および半導体装置の製造方法
JP6791274B2 (ja) 炭化ケイ素積層基板およびその製造方法
JP2011044688A (ja) 半導体装置および半導体装置の製造方法
JP7029710B2 (ja) 半導体装置
JP6705155B2 (ja) 半導体装置および半導体装置の製造方法
JP2018110164A (ja) 半導体装置
JP2011035322A (ja) 半導体装置およびその製造方法
JP5904276B2 (ja) 半導体装置
WO2015166754A1 (ja) 半導体装置
JP2011040431A (ja) 半導体装置およびその製造方法
JP6862782B2 (ja) 半導体装置および半導体装置の製造方法
JP2016134546A (ja) 半導体装置と、その製造方法
JP2008226997A (ja) 半導体装置およびその製造方法
JP7074173B2 (ja) 半導体装置および半導体装置の製造方法
JP5301091B2 (ja) 半導体装置の製造方法
WO2016143126A1 (ja) 半導体装置および電力変換装置
WO2015111177A1 (ja) 半導体装置,パワーモジュール,電力変換装置,および鉄道車両
JP2021068741A (ja) 半導体装置
JP2017092364A (ja) 半導体装置および半導体装置の製造方法
CN107408575B (zh) 半导体装置及半导体装置的制造方法
JP2020047673A (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP7415413B2 (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13790658

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014515544

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 112013002558

Country of ref document: DE

Ref document number: 1120130025582

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13790658

Country of ref document: EP

Kind code of ref document: A1