WO2011040092A1 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
WO2011040092A1
WO2011040092A1 PCT/JP2010/059684 JP2010059684W WO2011040092A1 WO 2011040092 A1 WO2011040092 A1 WO 2011040092A1 JP 2010059684 W JP2010059684 W JP 2010059684W WO 2011040092 A1 WO2011040092 A1 WO 2011040092A1
Authority
WO
WIPO (PCT)
Prior art keywords
pixel circuit
turned
sensor pixel
transistor
light
Prior art date
Application number
PCT/JP2010/059684
Other languages
English (en)
French (fr)
Inventor
杉田 靖博
耕平 田中
山本 薫
加藤 浩巳
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to RU2012117771/08A priority Critical patent/RU2012117771A/ru
Priority to CN201080040394.3A priority patent/CN102511027B/zh
Priority to JP2011534117A priority patent/JP5398842B2/ja
Priority to EP10820212.8A priority patent/EP2485127A4/en
Priority to BR112012007297A priority patent/BR112012007297A2/pt
Priority to US13/497,354 priority patent/US9335854B2/en
Publication of WO2011040092A1 publication Critical patent/WO2011040092A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04166Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/042Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by opto-electronic means
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/144Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light being ambient light
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/145Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen
    • G09G2360/147Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel
    • G09G2360/148Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light originating from the display screen the originated light output being determined for each pixel the light being detected by light detection means within each pixel

Definitions

  • the present invention relates to a display device, and more particularly to a display device in which a plurality of photosensors are arranged in a pixel region.
  • a method of providing a plurality of optical sensors on a display panel and providing an input function such as a touch panel, a pen input, and a scanner is known for display devices.
  • an input function such as a touch panel, a pen input, and a scanner.
  • a method is also known in which a component that depends on the light environment is removed from a signal detected by an optical sensor and a signal to be originally input is obtained.
  • Patent Document 1 in an input / output device provided with a light receiving element corresponding to each display element, the backlight blinks once in one frame period, and the amount of light in the backlight lighting period and the backlight in one frame period. It is described that the light receiving elements are reset and read out in a line-sequential manner so that the light quantity during the extinguishing period is obtained from all the light receiving elements.
  • FIG. 42 is a diagram showing the lighting and extinguishing timings of the backlight described in Patent Document 1 and the resetting and reading timings of the light receiving elements.
  • the backlight is turned on in the first half of one frame period and turned off in the second half.
  • the light receiving elements are reset line-sequentially (solid line arrows), and then reading from the light-receiving elements is line-sequentially (dashed line arrows). Even during the backlight off period, the light receiving element is reset and read out in the same manner.
  • Patent Document 2 describes a solid-state imaging device including a unit light receiving unit shown in FIG.
  • the unit light receiving unit shown in FIG. 43 includes one photoelectric conversion unit PD and two charge storage units C1 and C2.
  • the first sample gate SG1 is turned on, and the charge generated by the photoelectric conversion unit PD is stored in the first charge storage unit C1.
  • the second sample gate SG2 is turned on, and the charges generated by the photoelectric conversion unit PD are accumulated in the second charge accumulation unit C2.
  • a display device in which a plurality of photosensors are provided on a display panel, readout from the photosensors is performed in a line sequential manner.
  • the backlight for the mobile device is turned on at the same time as the entire screen and turned off at the same time.
  • the input / output device described in Patent Literature 1 blinks the backlight once in one frame period, performs reset and readout in a period in which the backlight is lit, and does not overlap reset and readout in the backlight extinction period. To do. For this reason, it is necessary to perform reading from the light receiving element within a 1 ⁇ 4 frame period (for example, within 1/240 seconds when the frame rate is 60 frames / second). However, it is actually quite difficult to perform such high-speed reading.
  • this input / output device detects the light quantity during the backlight lighting period and the light quantity during the backlight extinguishing period by the same light receiving element. For this reason, when the amount of light in the backlight lighting period is detected in a certain light receiving element, the detection of the amount of light in the backlight extinction period cannot be started in the light receiving element until the detected amount of light is read from the light receiving element.
  • an object of the present invention is to solve the above-mentioned problems and to provide a display device having an input function that does not depend on the light environment.
  • a first aspect of the present invention is a display device in which a plurality of photosensors are arranged in a pixel region, A display panel including a plurality of display pixel circuits and a plurality of sensor pixel circuits; A drive circuit that outputs a control signal indicating a detection period when the light source is turned on and a detection period when the light source is turned off, for the sensor pixel circuit
  • the sensor pixel circuit includes In accordance with the control signal, a first sensor pixel circuit that detects light in a detection period when the light source is turned on, and holds the detected light amount otherwise; According to the control signal, there is included a second sensor pixel circuit that detects light during a detection period when the light source is turned off, and holds the detected light amount otherwise.
  • the first and second sensor pixel circuits are One light sensor, One storage node that accumulates charges according to the detected light quantity; A read transistor having a control terminal electrically connectable to the storage node; A holding switching element provided on a path of a current flowing through the photosensor and turned on / off according to the control signal; The holding switching element included in the first sensor pixel circuit is turned on in a detection period when the light source is turned on, and the holding switching element included in the second sensor pixel circuit is turned on in a detection period when the light source is turned off. And
  • the holding switching element is provided between the storage node and one end of the photosensor; The other end of the photosensor is connected to a reset line.
  • the first and second sensor pixel circuits are the holding switching elements, A first holding switching element provided between the storage node and one end of the photosensor; A second holding switching element provided between a reset line and the other end of the photosensor.
  • the first and second sensor pixel circuits share one photosensor between two types of circuits, One end of the shared photosensor is connected to one end of a holding switching element included in each of the first and second sensor pixel circuits, and the other end is connected to the reset line.
  • a sixth aspect of the present invention is the fourth aspect of the present invention,
  • the first and second sensor pixel circuits share one photosensor between two types of circuits, One end of the shared photosensor is connected to one end of a first holding switching element included in each of the first and second sensor pixel circuits, and the other end is included in each of the first and second sensor pixel circuits. It is connected to one end of the second holding switching element.
  • the first and second sensor pixel circuits share one readout transistor between two types of circuits,
  • the control terminal of the shared readout transistor is connected to one end of the shared photosensor and one end of a holding switching element included in each of the first and second sensor pixel circuits.
  • the photosensor is provided between the storage node and one end of the switching element; The other end of the switching element is connected to a reset line.
  • a ninth aspect of the present invention is the eighth aspect of the present invention.
  • the first and second sensor pixel circuits are A first switching element having one end connected to the terminal on the switching element side of the photosensor and turned on / off according to the control signal; A second switching element that applies a potential corresponding to the potential of the storage node to the other end of the first switching element;
  • the first switching element included in the first sensor pixel circuit is turned on outside the detection period when the light source is turned on, and the first switching element included in the second sensor pixel circuit is turned on outside the detection period when the light source is turned off. It is characterized by.
  • the sensor pixel circuit further includes a capacitor provided between the storage node and a readout line.
  • An eleventh aspect of the present invention is the second aspect of the present invention,
  • the display panel further includes a plurality of output lines for propagating output signals of the first and second sensor pixel circuits,
  • the first and second sensor pixel circuits are connected to different output lines for each type.
  • a twelfth aspect of the present invention is the eleventh aspect of the present invention, And a difference circuit for obtaining a difference between the output signal of the first sensor pixel circuit and the output signal of the second sensor pixel circuit.
  • the drive circuit separately outputs a signal indicating a detection period when the light source is turned on and a signal indicating a detection period when the light source is turned off once per frame period as the control signal. It is characterized by that.
  • a fourteenth aspect of the present invention is the second aspect of the present invention.
  • the drive circuit outputs, as the control signal, a signal indicating a detection period when the light source is turned on and a detection period when the light source is turned off several times in one frame period.
  • a fifteenth aspect of the present invention is a sensor pixel circuit disposed in a pixel region of a display device, One light sensor, One storage node that accumulates charges according to the detected light quantity; A read transistor having a control terminal electrically connectable to the storage node; A holding switching element that is provided on a path of a current flowing through the optical sensor and that is turned on in any one of a detection period when the light source is turned on and a detection period when the light source is turned off.
  • two types of sensor pixel circuits are used to separately detect the amount of light when the light source is turned on and the amount of light when the light source is turned off, and obtain the difference between the two outside the sensor pixel circuit. it can.
  • an input function independent of the light environment can be provided.
  • the number of readings from the sensor pixel circuit can be reduced, the reading speed can be reduced, and the power consumption of the apparatus can be reduced.
  • the degree of freedom in determining the timing for turning on and off the light source and the timing for resetting and reading out the sensor pixel circuit is increased.
  • thermoelectric compensation can be performed by obtaining the dark current difference outside the sensor pixel circuit.
  • the second aspect of the present invention by providing a holding switching element that is turned on in a designated detection period on the path of the current flowing through the optical sensor, light is detected in the detection period when the light source is turned on, Otherwise, a first sensor pixel circuit that holds the detected light amount and a second sensor pixel circuit that detects light during the detection period when the light source is turned off and holds the detected light amount otherwise. Based on the output signals of these sensor pixel circuits, the difference between the light amount when the light source is turned on and the light amount when the light source is turned off can be obtained outside the sensor pixel circuit.
  • a sensor pixel that detects light during a designated detection period and holds the detected light amount otherwise.
  • a first sensor pixel circuit that detects the amount of light when the light source is turned on and a second sensor pixel circuit that detects the amount of light when the light source is turned off can be configured using the circuit.
  • a sensor pixel circuit that detects light during a designated detection period and holds the detected light quantity otherwise is configured.
  • a first sensor pixel circuit that detects the amount of light when the light source is turned on and a second sensor pixel circuit that detects the amount of light when the light source is turned off.
  • the second holding switching element provided between the photosensor and the reset line is turned off. For this reason, the fluctuation of the potential of the terminal on the first holding switching element side of the photosensor due to the current flowing through the photosensor becomes small, and the potential difference applied to both ends of the first holding switching element becomes small. Thereby, the leakage current flowing through the first holding switching element can be reduced, the fluctuation of the potential of the storage node can be prevented, and the detection accuracy can be increased.
  • the fifth or sixth aspect of the present invention by sharing one photosensor between two types of sensor pixel circuits, the influence of variations in sensitivity characteristics of the photosensor is canceled, and the light source is turned on. The difference between the amount of light and the amount of light when the light source is turned off can be accurately obtained.
  • the number of photosensors can be reduced, the aperture ratio can be increased, and the sensitivity of the sensor pixel circuit can be increased.
  • the seventh aspect of the present invention by sharing one readout transistor between two types of sensor pixel circuits, the influence of variations in threshold characteristics of the readout transistor is canceled, and the light amount when the light source is turned on The difference in the amount of light when the light source is turned off can be accurately obtained.
  • a sensor pixel that detects light during a designated detection period and holds the detected light amount otherwise.
  • a first sensor pixel circuit that detects the amount of light when the light source is turned on and a second sensor pixel circuit that detects the amount of light when the light source is turned off can be configured using the circuit.
  • the ninth aspect of the present invention when the control signal changes, a potential corresponding to the potential of the storage node is applied to the terminal on the opposite side of the storage node of the photosensor, whereby the current flowing through the photosensor is changed. It is possible to immediately shut off and increase the detection accuracy.
  • the potential of the storage node can be changed, and a signal corresponding to the detected light amount can be read from the sensor pixel circuit.
  • the eleventh aspect of the present invention it is possible to perform reading from two types of sensor pixel circuits in parallel by connecting the first and second sensor pixel circuits to different output lines for each type. Further, by performing the reading in parallel, the reading speed can be reduced and the power consumption of the apparatus can be reduced. If two types of light amounts are read in parallel and the difference is immediately obtained, a memory for storing the previously detected light amounts, which is necessary when the two types of light amounts are sequentially detected, is not necessary.
  • the difference circuit for obtaining a difference between the output signal of the first sensor pixel circuit and the output signal of the second sensor pixel circuit, the amount of light incident when the light source is turned on and when the light source is turned off.
  • the difference between the incident light amounts can be immediately obtained, and a memory for storing the previously detected light amount can be eliminated.
  • an operation for detecting light when the light source is turned on and an operation for detecting light when the light source is turned off are performed once per frame period.
  • the detection period when the light source is turned on and the detection period when the light source is turned off are set close to each other, the difference between the detection period when the light source is turned on and the detection period when the light source is turned off is eliminated, and the followability to motion input is input. Fluctuation according to the direction can be prevented.
  • an operation of detecting light when the light source is turned on and an operation of detecting light when the light source is turned off are performed a plurality of times in one frame period.
  • the fifteenth aspect of the present invention it is possible to provide a display device that includes the sensor pixel circuit included in the display device according to the first aspect and has an input function that does not depend on the light environment.
  • FIG. 2 is a diagram showing an arrangement of sensor pixel circuits in a display panel included in the display device shown in FIG. 1.
  • FIG. 2 is a diagram illustrating backlight lighting and extinguishing timings when the display device illustrated in FIG. 1 is driven once, and resetting and reading timings for sensor pixel circuits.
  • FIG. 2 is a signal waveform diagram of the display panel when the display device shown in FIG. 1 is driven once.
  • FIG. 2 is a diagram illustrating backlight lighting and extinguishing timings, and sensor pixel circuit reset and readout timings when continuous driving is performed in the display device illustrated in FIG. 1.
  • FIG. 1 is a diagram showing an arrangement of sensor pixel circuits in a display panel included in the display device shown in FIG. 1.
  • FIG. 2 is a diagram illustrating backlight lighting and extinguishing timings when the display device illustrated in FIG. 1 is driven once, and resetting and reading timings for sensor pixel circuits.
  • FIG. 2 is a signal waveform diagram of
  • FIG. 2 is a signal waveform diagram of a display panel when continuous driving is performed in the display device shown in FIG. 1. It is a figure which shows schematic structure of the sensor pixel circuit contained in the display apparatus shown in FIG. 1 is a circuit diagram of a sensor pixel circuit according to a first embodiment of the present invention.
  • FIG. 9 is a layout diagram of the sensor pixel circuit shown in FIG. 8. It is a figure which shows operation
  • FIG. 9 is a signal waveform diagram of the sensor pixel circuit shown in FIG. 8.
  • FIG. 6 is a circuit diagram of a sensor pixel circuit according to a second embodiment of the present invention.
  • FIG. 13 is a layout diagram of the sensor pixel circuit shown in FIG. 12.
  • FIG. 6 is a circuit diagram of a sensor pixel circuit according to a third embodiment of the present invention.
  • FIG. 16 is a layout diagram of the sensor pixel circuit shown in FIG. 15. It is a figure which shows operation
  • movement of the sensor pixel circuit shown in FIG. FIG. 16 is a signal waveform diagram of the sensor pixel circuit shown in FIG. 15. It is a circuit diagram of a sensor pixel circuit concerning a 4th embodiment of the present invention. It is a figure which shows operation
  • FIG. 9 is a circuit diagram of a sensor pixel circuit according to a fifth embodiment of the present invention.
  • FIG. 22 is a signal waveform diagram of the sensor pixel circuit shown in FIG. 21. It is a circuit diagram of a sensor pixel circuit concerning a 6th embodiment of the present invention.
  • FIG. 25 is a layout diagram of the sensor pixel circuit shown in FIG. 24.
  • FIG. 25 is a diagram showing an operation of the sensor pixel circuit shown in FIG. 24.
  • FIG. 25 is a signal waveform diagram of the sensor pixel circuit shown in FIG. 24.
  • FIG. 29 is a layout diagram of the sensor pixel circuit shown in FIG. 28.
  • FIG. 29 is another layout diagram of the sensor pixel circuit shown in FIG.
  • FIG. 6 is a circuit diagram of a sensor pixel circuit according to a first modification of the first embodiment.
  • FIG. 6 It is a circuit diagram of the sensor pixel circuit concerning the 2nd modification of a 1st embodiment. It is a circuit diagram of the sensor pixel circuit concerning the 3rd modification of a 1st embodiment. It is a circuit diagram of the sensor pixel circuit concerning the 4th modification of a 1st embodiment. It is a circuit diagram of the sensor pixel circuit concerning the 5th modification of a 1st embodiment. It is a circuit diagram of a sensor pixel circuit according to a sixth modification of the first embodiment.
  • FIG. 31B is a signal waveform diagram of the sensor pixel circuit shown in FIG. 31E. It is a figure which shows operation
  • FIG. 30C is a circuit diagram of a sensor pixel circuit according to a ninth modification example of the second embodiment.
  • FIG. 25C is a circuit diagram of a sensor pixel circuit according to a fifth modification example of the fifth embodiment. It is a circuit diagram of a sensor pixel circuit according to a sixth modification of the fifth embodiment. It is a circuit diagram of a sensor pixel circuit according to a seventh modification of the fifth embodiment. It is a circuit diagram of a sensor pixel circuit according to an eighth modification of the fifth embodiment. It is a circuit diagram of a sensor pixel circuit according to a first modification of the sixth embodiment. It is a circuit diagram of a sensor pixel circuit concerning the 2nd modification of a 6th embodiment. It is a circuit diagram of a sensor pixel circuit according to a third modification of the sixth embodiment.
  • FIG. 36C is a circuit diagram of a sensor pixel circuit according to a seventh modification example of the sixth embodiment. It is a circuit diagram of a sensor pixel circuit according to an eighth modification of the sixth embodiment. It is a circuit diagram of the sensor pixel circuit concerning the 1st modification of a 7th embodiment. It is a circuit diagram of a sensor pixel circuit concerning the 2nd modification of a 7th embodiment.
  • FIG. 36C is a circuit diagram of a sensor pixel circuit according to a sixth modification example of the seventh embodiment. It is a circuit diagram of a sensor pixel circuit according to a seventh modification of the seventh embodiment. It is a circuit diagram of a sensor pixel circuit according to an eighth modification of the seventh embodiment. It is a figure which shows the lighting and extinguishing timing of the backlight in the conventional input / output device, and the reset and reading timing with respect to the light receiving element. It is a circuit diagram of the unit light-receiving part contained in the conventional solid-state imaging device.
  • FIG. 1 is a block diagram showing a configuration of a display device according to an embodiment of the present invention.
  • the display device shown in FIG. 1 includes a display control circuit 1, a display panel 2, and a backlight 3.
  • the display panel 2 includes a pixel region 4, a gate driver circuit 5, a source driver circuit 6, and a sensor row driver circuit 7.
  • the pixel region 4 includes a plurality of display pixel circuits 8 and a plurality of sensor pixel circuits 9.
  • This display device has a function of displaying an image on the display panel 2 and a function of detecting light incident on the display panel 2.
  • x is an integer of 2 or more
  • y is a multiple of 3
  • m and n are even numbers
  • the frame rate of the display device is 60 frames / second.
  • the video signal Vin and the timing control signal Cin are supplied from the outside to the display device shown in FIG. Based on these signals, the display control circuit 1 outputs a video signal VS and control signals CSg, CSs, and CSr to the display panel 2 and outputs a control signal CSb to the backlight 3.
  • the video signal VS may be the same as the video signal Vin, or may be a signal obtained by performing signal processing on the video signal Vin.
  • the backlight 3 is a light source that irradiates the display panel 2 with light. More specifically, the backlight 3 is provided on the back side of the display panel 2 and irradiates the back surface of the display panel 2 with light. The backlight 3 is turned on when the control signal CSb is at a high level, and is turned off when the control signal CSb is at a low level.
  • (x ⁇ y) display pixel circuits 8 and (n ⁇ m / 2) sensor pixel circuits 9 are two-dimensionally arranged. More specifically, the pixel region 4 is provided with x gate lines GL1 to GLx and y source lines SL1 to SLy.
  • the gate lines GL1 to GLx are arranged in parallel to each other, and the source lines SL1 to SLy are arranged in parallel to each other so as to be orthogonal to the gate lines GL1 to GLx.
  • the (x ⁇ y) display pixel circuits 8 are arranged in the vicinity of the intersections of the gate lines GL1 to GLx and the source lines SL1 to SLy.
  • Each display pixel circuit 8 is connected to one gate line GL and one source line SL.
  • the display pixel circuit 8 is classified into red display, green display, and blue display. These three types of display pixel circuits 8 are arranged side by side in the extending direction of the gate lines GL1 to GLx, and constitute one color pixel.
  • n clock lines CLK1 to CLKn, n reset lines RST1 to RSTn, and n read lines RWS1 to RWSn are provided in parallel with the gate lines GL1 to GLx. Further, other signal lines and power supply lines (not shown) may be provided in the pixel region 4 in parallel with the gate lines GL1 to GLx.
  • m selected from the source lines SL1 to SLy are used as the power supply lines VDD1 to VDDm, and another m are used as the output lines OUT1 to OUTm.
  • FIG. 2 is a diagram showing the arrangement of the sensor pixel circuit 9 in the pixel region 4.
  • a first sensor pixel circuit 9a that detects light incident during the lighting period of the backlight 3 and light incident during the extinguishing period of the backlight 3 are detected.
  • a second sensor pixel circuit 9b The number of first sensor pixel circuits 9a and the number of second sensor pixel circuits 9b is the same.
  • first sensor pixel circuits 9a are arranged in the vicinity of intersections of odd-numbered clock lines CLK1 to CLKn-1 and odd-numbered output lines OUT1 to OUTm-1.
  • the (n ⁇ m / 4) second sensor pixel circuits 9b are arranged in the vicinity of the intersections of the even-numbered clock lines CLK2 to CLKn and the even-numbered output lines OUT2 to OUTm.
  • the display panel 2 includes the plurality of output lines OUT1 to OUTm that propagate the output signal of the first sensor pixel circuit 9a and the output signal of the second sensor pixel circuit 9b, and includes the first sensor pixel circuit 9a and the second sensor.
  • the pixel circuit 9b is connected to a different output line for each type.
  • the gate driver circuit 5 drives the gate lines GL1 to GLx. More specifically, the gate driver circuit 5 sequentially selects one gate line from the gate lines GL1 to GLx based on the control signal CSg, sets a high level potential to the selected gate line, and applies to the remaining gate lines. Apply a low level potential. As a result, the y display pixel circuits 8 connected to the selected gate line are collectively selected.
  • the source driver circuit 6 drives the source lines SL1 to SLy. More specifically, the source driver circuit 6 applies potentials corresponding to the video signal VS to the source lines SL1 to SLy based on the control signal CSs. At this time, the source driver circuit 6 may perform line sequential driving or dot sequential driving.
  • the potentials applied to the source lines SL1 to SLy are written into y display pixel circuits 8 selected by the gate driver circuit 5. Thus, by writing the potential according to the video signal VS to all the display pixel circuits 8 using the gate driver circuit 5 and the source driver circuit 6, a desired image can be displayed on the display panel 2.
  • the sensor row driver circuit 7 drives the clock lines CLK1 to CLKn, the reset lines RST1 to RSTn, the read lines RWS1 to RWSn, and the like. More specifically, the sensor row driver circuit 7 applies a high level potential and a low level potential to the clock lines CLK1 to CLKn at the timing shown in FIG. 4 or FIG. 6 (details will be described later) based on the control signal CSr. To do. In addition, the sensor row driver circuit 7 selects (n / 2) or two reset lines from the reset lines RST1 to RSTn based on the control signal CSr, and sets the selected reset line to a high level potential for resetting. A low level potential is applied to the remaining reset lines. As a result, (n ⁇ m / 4) or m sensor pixel circuits 9 connected to the reset line to which the high level potential is applied are collectively reset.
  • the sensor row driver circuit 7 sequentially selects two adjacent read lines from the read lines RWS1 to RWSn based on the control signal CSr, and sets the read high level potential to the selected read lines. A low level potential is applied to the readout line. As a result, the m sensor pixel circuits 9 connected to the two selected readout lines become ready for readout collectively. At this time, the source driver circuit 6 applies a high level potential to the power supply lines VDD1 to VDDm. As a result, signals corresponding to the amount of light detected by each sensor pixel circuit 9 (hereinafter referred to as sensor signals) are output from the m sensor pixel circuits 9 in a readable state to the output lines OUT1 to OUTm.
  • sensor signals signals corresponding to the amount of light detected by each sensor pixel circuit 9
  • the source driver circuit 6 includes a difference circuit (not shown) for obtaining a difference between the output signal of the first sensor pixel circuit 9a and the output signal of the second sensor pixel circuit 9b.
  • the source driver circuit 6 amplifies the light amount difference obtained by the difference circuit, and outputs the amplified signal to the outside of the display panel 2 as the sensor output Sout.
  • the display device shown in FIG. 1 performs either one-time driving or continuous driving described below in order to detect light incident on the display panel 2.
  • FIG. 3 is a diagram illustrating the lighting and extinguishing timings of the backlight 3 and the reset and readout timings for the sensor pixel circuit 9 when the driving is performed once.
  • the backlight 3 is turned on once in one frame period for a predetermined time, and is turned off in other periods. Specifically, the backlight 3 is turned on at time tb within one frame period and turned off at time tc. Further, all the first sensor pixel circuits 9a are reset at time tb, and all the second sensor pixel circuits 9b are reset at time ta.
  • the first sensor pixel circuit 9a detects light incident during a period A1 (lighting period of the backlight 3) from time tb to time tc.
  • the second sensor pixel circuit 9b detects the light incident during the period A2 (the backlight 3 is turned off) from the time ta to the time tb.
  • the period A1 and the period A2 have the same length. Reading from the first sensor pixel circuit 9a and reading from the second sensor pixel circuit 9b are performed in line-sequentially in parallel after time tc. In FIG. 3, the reading from the sensor pixel circuit 9 is completed within one frame period, but it may be completed before the second sensor pixel circuit 9b is reset in the next frame period.
  • FIG. 4 is a signal waveform diagram of the display panel 2 when driving once.
  • the potentials of the gate lines GL1 to GLx are set to the high level for a predetermined time in order once every frame period.
  • the potentials of the odd-numbered clock lines CLK1 to CLKn ⁇ 1 are set to the high level once in one frame period in the period A1 (more specifically, from time tb to slightly before time tc).
  • the potentials of the even-numbered clock lines CLK2 to CLKn are set to the high level once in one frame period in the period A2 (more specifically, from time ta to slightly before time tb).
  • the potentials of the odd-numbered reset lines RST1 to RSTn ⁇ 1 are set to the high level once every frame period and for a predetermined time at the beginning of the period A1.
  • the potentials of the even-numbered reset lines RST2 to RSTn are set to the high level once every frame period and for a predetermined time at the beginning of the period A2.
  • the read lines RWS1 to RWSn are paired in pairs, and the potentials of the (n / 2) pairs of read lines sequentially become high for a predetermined time after the time tc.
  • FIG. 5 is a diagram showing lighting and extinguishing timings of the backlight 3 when performing continuous driving, and resetting and reading timings for the sensor pixel circuit 9.
  • the backlight 3 is turned on a plurality of times during one frame period and turned off a plurality of times.
  • the backlight 3 is turned on four times during one frame period and turned off four times.
  • the length of the lighting period and the length of the extinguishing period are the same.
  • the sensor pixel circuit 9 is reset in a line sequential manner over one frame period (solid arrow). Reading from the sensor pixel circuit 9 is performed approximately one frame period after resetting (more specifically, after a time slightly shorter than one frame period) (broken arrow).
  • FIG. 6 is a signal waveform diagram of the display panel 2 when continuous driving is performed.
  • the potentials of the gate lines GL1 to GLx change as in the case of single driving.
  • the potentials of the clock lines CLK1 to CLKn change at the same timing, and become high level and low level four times in one frame period.
  • the length of the high level period and the length of the low level period of the potentials of the clock lines CLK1 to CLKn are the same.
  • the reset lines RST1 to RSTn are paired in pairs, and the potentials of the (n / 2) pairs of reset lines are set to the high level for a predetermined time in order once every frame period.
  • the readout lines RWS1 to RWSn are also paired in pairs, and the potentials of the (n / 2) pairs of readout lines become high level for a predetermined time in order in one frame period.
  • the potential of the reset line RST1 changes from low level to high level.
  • the length of the period during which the sensor pixel circuit 9 detects light is substantially equal to one frame period.
  • FIG. 7 is a diagram showing a schematic configuration of the sensor pixel circuit 9.
  • the first sensor pixel circuit 9a includes one photodiode D1a and one storage node NDa.
  • the photodiode D1a extracts charges from the storage node NDa according to the amount of light (signal + noise) incident while the backlight 3 is lit.
  • the second sensor pixel circuit 9b includes one photodiode D1b and one storage node NDb.
  • the photodiode D1b extracts charges from the storage node NDb according to the amount of light (noise) incident while the backlight 3 is turned off.
  • the difference circuit included in the source driver circuit 6 is used to obtain the difference between the output signal of the first sensor pixel circuit 9a and the output signal of the second sensor pixel circuit 9b, so that the amount of light when the backlight is turned on and when the backlight is turned off. The difference in the amount of light can be obtained.
  • the number of sensor pixel circuits 9 provided in the pixel region 4 may be arbitrary. However, it is preferable to connect the first sensor pixel circuit 9a and the second sensor pixel circuit 9b to different output lines. For example, when (n ⁇ m) sensor pixel circuits 9 are provided in the pixel region 4, n first sensor pixel circuits 9a are connected to the odd-numbered output lines OUT1 to OUTm-1, respectively, It is only necessary to connect n second sensor pixel circuits 9b to the respective output lines OUT2 to OUTm. In this case, reading from the sensor pixel circuit 9 is performed for each row.
  • the same number of sensor pixel circuits 9 as the color pixels may be provided in the pixel region 4.
  • a smaller number of sensor pixel circuits 9 than the color pixels may be provided in the pixel region 4.
  • the display device is a display device in which a plurality of photodiodes (photosensors) are arranged in the pixel region 4, and includes a plurality of display pixel circuits 8 and a plurality of sensor pixel circuits 9.
  • a sensor row driver circuit 7 (drive circuit) that outputs a clock signal CLK (control signal) indicating a detection period when the backlight is turned on and a detection period when the backlight is turned off to the display panel 2 and the sensor pixel circuit 9.
  • CLK clock signal
  • the sensor pixel circuit is abbreviated as a pixel circuit, and the same name as the signal line is used to identify a signal on the signal line (for example, a signal on the clock line CLKa is referred to as a clock signal CLKa).
  • the first sensor pixel circuit 9a is connected to the clock line CLKa, the reset line RSTa, the readout line RWSa, the power supply line VDDa, and the output line OUTa.
  • the second sensor pixel circuit 9b is connected to the clock line CLKb, the reset line RSTb, the readout line RWSb, the power supply line VDDb, and the output line OUTb.
  • the second sensor pixel circuit 9b has the same configuration as that of the first sensor pixel circuit 9a and operates in the same manner, and thus the description regarding the second sensor pixel circuit 9b is omitted as appropriate.
  • the first sensor pixel circuit 9a and the second sensor pixel circuit 9b share some components and are configured as one pixel circuit.
  • the pixel circuits according to the third and fourth embodiments are connected to a common reset line RST and readout line RWS, and the pixel circuits according to the fifth embodiment are provided with a common reset line RST, readout line RWS, and power supply line VDD. And the output line OUT.
  • the display device according to the embodiment of the present invention may be driven once as shown in FIGS. 3 and 4 or may be continuously driven as shown in FIGS.
  • the display devices according to the first to fifth embodiments are driven once, and the display devices according to the sixth and seventh embodiments are continuously driven.
  • FIG. 8 is a circuit diagram of the pixel circuit according to the first embodiment of the present invention.
  • the first pixel circuit 10a includes transistors T1a and M1a, a photodiode D1a, and a capacitor C1a.
  • the second pixel circuit 10b includes transistors T1b and M1b, a photodiode D1b, and a capacitor C1b.
  • the transistors T1a, M1a, T1b, and M1b are N-type TFTs (Thin Film Transistors).
  • the anode of the photodiode D1a is connected to the reset line RSTa, and the cathode is connected to the source of the transistor T1a.
  • the gate of the transistor T1a is connected to the clock line CLKa, and the drain is connected to the gate of the transistor M1a.
  • the drain of the transistor M1a is connected to the power supply line VDDa, and the source is connected to the output line OUTa.
  • the capacitor C1a is provided between the gate of the transistor M1a and the read line RWSa.
  • a node connected to the gate of the transistor M1a serves as an accumulation node for accumulating charges according to the detected light amount, and the transistor M1a functions as a readout transistor.
  • the second pixel circuit 10b has the same configuration as the first pixel circuit 10a.
  • FIG. 9 is a layout diagram of the first pixel circuit 10a.
  • the first pixel circuit 10a sequentially forms a light shielding film LS, a semiconductor layer (shaded portion), a gate wiring layer (dotted pattern portion), and a source wiring layer (white coating portion) on a glass substrate. It is constituted by.
  • a contact (indicated by a white circle) is provided at a location where the semiconductor layer and the source wiring layer are connected and a location where the gate wiring layer and the source wiring layer are connected.
  • the transistors T1a and M1a are formed by arranging a semiconductor layer and a gate wiring layer so as to cross each other.
  • the photodiode D1a is formed by arranging the P layer, I layer, and N semiconductor layers side by side.
  • the capacitor C1a is formed by arranging the semiconductor layer and the gate wiring layer so as to overlap each other.
  • the light shielding film LS is made of metal, and prevents light entering from the back side of the substrate from entering the photodiode D1a.
  • the second pixel circuit 10b is laid out in the same form as the first pixel circuit 10a.
  • the first and second pixel circuits 10a and 10b may be laid out in a form other than the above.
  • FIG. 10 is a diagram showing the operation of the first pixel circuit 10a when driving once.
  • the first pixel circuit 10a performs (a) reset, (b) accumulation, (c) holding, and (d) reading in one frame period.
  • FIG. 11 is a signal waveform diagram of the first pixel circuit 10a and the second pixel circuit 10b when driving once.
  • BL represents the luminance of the backlight 3
  • Vinta represents the potential of the storage node of the first pixel circuit 10a (gate potential of the transistor M1a)
  • Vintb represents the potential of the storage node of the second pixel circuit 10b (transistor).
  • M1b gate potential).
  • the reset period is from time t4 to time t5
  • the accumulation period is from time t5 to time t6
  • the holding period is from time t6 to time t7
  • the readout period is from time t7 to time t8.
  • the time t1 to time t2 is the reset period
  • the time t2 to time t3 is the accumulation period
  • the time t3 to time t7 is the holding period
  • the time t7 to time t8 is the reading period.
  • the clock signal CLKa is at a high level
  • the readout signal RWSa is at a low level
  • the reset signal RSTa is at a reset high level.
  • the transistor T1a is turned on. Therefore, a current (forward current of the photodiode D1a) flows from the reset line RSTa to the storage node via the photodiode D1a and the transistor T1a (FIG. 10A), and the potential Vanta is reset to a predetermined level.
  • the clock signal CLKa is at a high level, and the reset signal RSTa and the readout signal RWSa are at a low level.
  • the transistor T1a is turned on.
  • a current photocurrent of the photodiode D1a
  • the potential Vanta falls according to the amount of light incident during the period in which the clock signal CLKa is at the high level (lighting period of the backlight 3).
  • the clock signal CLKa, the reset signal RSTa, and the readout signal RWSa are at a low level.
  • the transistor T1a is turned off. Even if light enters the photodiode D1a at this time, the transistor T1a is off and the gate of the photodiode D1a and the transistor M1 is electrically cut off, so that the potential Vanta does not change (FIG. 10). (C)).
  • the clock signal CLKa and the reset signal RSTa are at a low level, and the readout signal RWSa is at a readout high level.
  • the transistor T1a is turned off.
  • the potential Vanta increases by (Cqa / Cpa) times the increase amount of the potential of the readout signal RWSa (where Cpa is the overall capacitance value of the first pixel circuit 10a and Cqa is the capacitance value of the capacitor C1a).
  • the transistor M1a forms a source follower amplifier circuit using a transistor (not shown) included in the source driver circuit 6 as a load, and drives the output line OUTa according to the potential Vanta (FIG. 10D).
  • the second pixel circuit 10b operates in the same manner as the first pixel circuit 10a.
  • the potential Vintb is reset to a predetermined level during the reset period, falls during the accumulation period according to the amount of light incident during the period when the clock signal CLKb is at the high level (backlight extinguishing period), and does not change during the holding period. .
  • the potential Vintb increases by (Cqb / Cpb) times the amount of increase in the potential of the readout signal RWSb (where Cpb is the overall capacitance value of the second pixel circuit 10b, and Cqb is the capacitance value of the capacitor C1b).
  • the transistor M1b drives the output line OUTb according to the potential Vintb.
  • the first pixel circuit 10a includes one photodiode D1a (photosensor), one accumulation node that accumulates charges according to the detected light amount, and an accumulation node. It includes a transistor M1a (readout transistor) having a connected control terminal, and a transistor T1a (holding switching element) provided on the path of a current flowing through the photodiode D1a and turned on / off in accordance with the clock signal CLK.
  • the transistor T1a is provided between the storage node and one end of the photodiode D1a, and the other end of the photodiode D1a is connected to the reset line RSTa.
  • the transistor T1a is turned on in the detection period when the backlight is lit in accordance with the clock signal CLKa.
  • the second pixel circuit 10b has the same configuration as the first pixel circuit 10a, and the transistor T1b included in the second pixel circuit 10b is turned on in the detection period when the backlight is turned off.
  • the transistor T1a that is turned on in the detection period when the backlight is turned on is provided on the path of the current that flows through the photodiode D1a, and the transistor T1b that is turned on in the detection period when the backlight is turned off on the path of the current that flows through the photodiode D1b.
  • the first pixel circuit 10a that detects light during the detection period when the backlight is turned on, and holds the detected light amount otherwise, the light is detected during the detection period when the backlight is turned off, and otherwise
  • the second pixel circuit 10b that holds the detected light amount can be configured.
  • the backlight is turned on and the amount of light when the backlight is turned off using the first and second pixel circuits 10a and 10b, and obtain the difference between the two outside the pixel circuit.
  • an input function independent of the light environment can be provided.
  • the number of readings from the sensor pixel circuit can be reduced, the reading speed can be reduced, and the power consumption of the apparatus can be reduced.
  • the timing of turning on and off the backlight and resetting the sensor pixel circuit can be increased.
  • the degree of freedom in determining the read timing can be increased.
  • temperature compensation can be performed by obtaining the dark current difference outside the sensor pixel circuit.
  • the first and second pixel circuits 10a and 10b further include capacitors C1a and C1b provided between the storage node and the read lines RWSa and RWSb, respectively. Therefore, by applying a read potential to the read lines RWSa and RWSb, the potential of the storage node can be changed, and a signal corresponding to the detected light amount can be read from the first and second pixel circuits 10a and 10b.
  • the display panel 4 further includes a plurality of output lines OUT1 to OUTm that propagate the output signals of the first and second pixel circuits 10a and 10b, and the first pixel circuit 10a and the second pixel circuit 10b have different outputs for each type. Connected to the wire. Therefore, reading from the first and second pixel circuits 10a and 10b can be performed in parallel, the reading speed can be reduced, and the power consumption of the apparatus can be reduced. Further, the source driver circuit 6 includes a difference circuit that obtains a difference between the output signal of the first pixel circuit 10a and the output signal of the second pixel circuit 10b. Therefore, the difference between the two kinds of light amounts read out in parallel is immediately obtained, and the memory for storing the previously detected light quantity, which is necessary when the two kinds of light quantities are sequentially detected, can be dispensed with.
  • FIG. 12 is a circuit diagram of a pixel circuit according to the second embodiment of the present invention.
  • the first pixel circuit 20a includes transistors T1a, T2a, M1a, a photodiode D1a, and a capacitor C1a.
  • the second pixel circuit 20b includes transistors T1b, T2b, M1b, a photodiode D1b, and a capacitor C1b.
  • the transistors T1a, T2a, M1a, T1b, T2b, and M1b are N-type TFTs.
  • the gates of the transistors T1a and T2a are connected to the clock line CLKa.
  • the source of the transistor T2a is connected to the reset line RSTa, and the drain is connected to the anode of the photodiode D1a.
  • the cathode of the photodiode D1a is connected to the source of the transistor T1a.
  • the drain of the transistor T1a is connected to the gate of the transistor M1a.
  • the drain of the transistor M1a is connected to the power supply line VDDa, and the source is connected to the output line OUTa.
  • the capacitor C1a is provided between the gate of the transistor M1a and the read line RWSa.
  • FIG. 13 is a layout diagram of the first pixel circuit 20a. The description of FIG. 13 is the same as that of the first embodiment.
  • FIG. 14 is a diagram showing the operation of the first pixel circuit 20a when driving once.
  • the first pixel circuit 20a When driving once, the first pixel circuit 20a performs (a) reset, (b) accumulation, (c) holding, and (d) reading in one frame period.
  • Signal waveform diagrams of the first and second pixel circuits 20a and 20b in the case of driving once are the same as those in the first embodiment (FIG. 11).
  • the first pixel circuit 20a operates in the same manner as the first pixel circuit 10a according to the first embodiment except that the transistor T2a is turned on / off at the same timing as the transistor T1a. The same applies to the second pixel circuit 20b.
  • the first pixel circuit 20a includes one photodiode D1a (photosensor), one accumulation node that accumulates charges according to the detected light amount, and an accumulation node. It includes a transistor M1a (readout transistor) having a connected control terminal, and transistors T1a and T2a (two holding switching elements).
  • the transistor T1a is provided between the storage node and one end of the photodiode D1a
  • the transistor T2a is provided between the reset line RSTa and the other end of the photodiode D1a.
  • the transistors T1a and T2a are turned on in the detection period when the backlight is turned on according to the clock signal CLKa.
  • the second pixel circuit 20b has the same configuration as the first pixel circuit 20a, and the transistors T1b and T2b included in the second pixel circuit 20b are turned on in the detection period when the backlight is turned off.
  • the first pixel circuit 20a that detects light in the detection period when the backlight is turned on and holds the detected light quantity in other cases, and detects light in the detection period when the backlight is turned off, and the detected light quantity in other cases.
  • the second pixel circuit 20b to be held can be configured. Thereby, the effect similar to 1st Embodiment is acquired.
  • the transistor T2a provided between the photodiode D1a and the reset line RSTa is turned off except during the detection period when the backlight is turned on. For this reason, the fluctuation of the cathode potential of the photodiode D1a due to the current flowing through the photodiode D1a is reduced, and the potential difference applied to both ends of the transistor T1a is reduced. Thereby, the leakage current flowing through the transistor T1a can be reduced, the fluctuation of the potential of the storage node can be prevented, and the detection accuracy can be increased. The same effect can be obtained for the second pixel circuit 20b.
  • FIG. 15 is a circuit diagram of a pixel circuit according to the third embodiment of the present invention.
  • a pixel circuit 30 shown in FIG. 15 includes transistors T1a, T1b, M1a, M1b, a photodiode D1, and capacitors C1a, C1b.
  • the transistors T1a, T1b, M1a, and M1b are N-type TFTs.
  • the left half corresponds to the first pixel circuit
  • the right half corresponds to the second pixel circuit.
  • the pixel circuit 30 is connected to clock lines CLKa and CLKb, a reset line RST, a readout line RWS, power supply lines VDDa and VDDb, and output lines OUTa and OUTb.
  • the anode of the photodiode D1 is connected to the reset line RST, and the cathode is connected to the sources of the transistors T1a and T1b.
  • the gate of the transistor T1a is connected to the clock line CLKa, and the drain is connected to the gate of the transistor M1a.
  • the drain of the transistor M1a is connected to the power supply line VDDa, and the source is connected to the output line OUTa.
  • the capacitor C1a is provided between the gate of the transistor M1a and the read line RWS.
  • the gate of the transistor T1b is connected to the clock line CLKb, and the drain is connected to the gate of the transistor M1b.
  • the drain of the transistor M1b is connected to the power supply line VDDb, and the source is connected to the output line OUTb.
  • the capacitor C1b is provided between the gate of the transistor M1b and the read line RWS.
  • a node connected to the gate of the transistor M1a is a first storage node
  • a node connected to the gate of the transistor M1b is a second storage node
  • the transistors M1a and M1b function as readout transistors.
  • FIG. 16 is a layout diagram of the pixel circuit 30. The description of FIG. 16 is the same as that of the first embodiment.
  • FIG. 17 is a diagram illustrating the operation of the pixel circuit 30 when it is driven once.
  • the pixel circuit 30 performs (a) reset when the backlight is turned off, (b) accumulation when the backlight is turned off, (c) reset when the backlight is turned on, and (d) back during one frame period. Accumulation when the light is lit, (e) holding, and (f) reading are performed.
  • FIG. 18 is a signal waveform diagram of the pixel circuit 30 when driving once.
  • Vanta represents the potential of the first storage node (the gate potential of the transistor M1a)
  • Vintb represents the potential of the second storage node (the gate potential of the transistor M1b).
  • time t1 to time t2 is a reset period when the backlight is turned off
  • time t2 to time t3 is an accumulation period when the backlight is turned off
  • time t4 to time t5 is a reset period when the backlight is turned on
  • time t5 to time t6 is an accumulation period when the backlight is lit
  • time t3 to time t4 and time t6 to time t7 are holding periods
  • time t7 to time t8 are reading periods.
  • the clock signal CLKb is at a high level
  • the clock signal CLKa and the read signal RWS are at a low level
  • the reset signal RST is at a high level for reset.
  • the transistor T1a is turned off and the transistor T1b is turned on. Therefore, a current (forward current of the photodiode D1) flows from the reset line RST to the second storage node via the photodiode D1 and the transistor T1b (FIG. 17A), and the potential Vintb is reset to a predetermined level. .
  • the clock signal CLKb is at a high level, and the clock signal CLKa, the reset signal RST, and the read signal RWS are at a low level.
  • the transistor T1a is turned off and the transistor T1b is turned on.
  • a current photocurrent of the photodiode D1 flows from the second storage node to the reset line RST via the transistor T1b and the photodiode D1, and the charge is transferred from the second storage node. It is pulled out (FIG. 17 (b)). Therefore, the potential Vintb falls according to the amount of light incident during this period (backlight 3 extinguishing time). Note that the potential Vanta does not change during this period.
  • the clock signal CLKa is at a high level
  • the clock signal CLKb and the readout signal RWS are at a low level
  • the reset signal RST is at a high level for reset.
  • the transistor T1a is turned on and the transistor T1b is turned off. Therefore, a current (forward current of the photodiode D1) flows from the reset line RST to the first accumulation node via the photodiode D1 and the transistor T1a (FIG. 17C), and the potential Vanta is reset to a predetermined level. .
  • the clock signal CLKa is at a high level
  • the clock signal CLKb, the reset signal RST, and the readout signal RWS are at a low level.
  • the transistor T1a is turned on and the transistor T1b is turned off.
  • a current photocurrent of the photodiode D1 flows from the first storage node to the reset line RST via the transistor T1a and the photodiode D1, and the charge is transferred from the first storage node. It is pulled out (FIG. 17 (d)). Therefore, the potential Vanta falls according to the amount of light incident during this period (lighting time of the backlight 3). Note that the potential Vintb does not change during this period.
  • the clock signals CLKa and CLKb, the reset signal RST, and the read signal RWS are at a low level.
  • the transistors T1a and T1b are turned off. Even if light is incident on the photodiode D1 at this time, the transistors T1a and T1b are turned off, and the gates of the photodiode D1 and the transistors M1a and M1b are electrically disconnected. Therefore, the potentials Vinta and Vintb Does not change (FIG. 17E).
  • the clock signals CLKa and CLKb and the reset signal RST are at a low level, and the read signal RWS is at a high level for reading.
  • the transistors T1a and T1b are turned off.
  • the potentials Vinta and Vintb increase by the increase in the potential of the read signal RWS, a current Ia corresponding to the potential Vinta flows between the drain and source of the transistor M1a, and the potential between the drain and source of the transistor M1b.
  • An amount of current Ib corresponding to Vintb flows (FIG. 17 (f)).
  • the current Ia is input to the source driver circuit 6 via the output line OUTa
  • the current Ib is input to the source driver circuit 6 via the output line OUTb.
  • the pixel circuit 30 has a configuration in which one photodiode D1 (photosensor) is shared between the first and second pixel circuits 10a and 10b according to the first embodiment.
  • the cathode of the shared photodiode D1 is connected to the source of the transistor T1a included in the portion corresponding to the first pixel circuit and the source of the transistor T1b included in the portion corresponding to the second pixel circuit.
  • the pixel circuit 30 as in the first and second pixel circuits 10a and 10b according to the first embodiment, it is possible to detect the light amount when the backlight is turned on and the light amount when the backlight is turned off. Thereby, the effect similar to 1st Embodiment is acquired.
  • the influence of variation in sensitivity characteristics of the photodiode is canceled, and the difference between the light amount when the backlight is turned on and the light amount when the backlight is turned off. Can be obtained accurately.
  • the number of photodiodes can be reduced, the aperture ratio can be increased, and the sensitivity of the sensor pixel circuit can be increased.
  • FIG. 19 is a circuit diagram of a pixel circuit according to the fourth embodiment of the present invention.
  • a pixel circuit 40 shown in FIG. 19 includes transistors T1a, T1b, T2a, T2a, M1a, M1b, a photodiode D1, and capacitors C1a, C1b.
  • the transistors T1a, T1b, T2a, T2b, M1a, and M1b are N-type TFTs.
  • the left half corresponds to the first pixel circuit
  • the right half corresponds to the second pixel circuit.
  • the pixel circuit 40 is connected to clock lines CLKa and CLKb, a reset line RST, a readout line RWS, power supply lines VDDa and VDDb, and output lines OUTa and OUTb.
  • the gates of the transistors T1a and T2a are connected to the clock line CLKa, and the gates of the transistors T2a and T2b are connected to the clock line CLKb.
  • the sources of the transistors T2a and T2b are connected to the reset line RST, and the drain is connected to the anode of the photodiode D1.
  • the cathode of the photodiode D1 is connected to the sources of the transistors T1a and T1b.
  • the gate of the transistor T1a is connected to the clock line CLKa, and the drain is connected to the gate of the transistor M1a.
  • the drain of the transistor M1a is connected to the power supply line VDDa, and the source is connected to the output line OUTa.
  • the capacitor C1a is provided between the gate of the transistor M1a and the read line RWS.
  • the gate of the transistor T1b is connected to the clock line CLKb, and the drain is connected to the gate of the transistor M1b.
  • the drain of the transistor M1b is connected to the power supply line VDDb, and the source is connected to the output line OUTb.
  • the capacitor C1b is provided between the gate of the transistor M1b and the read line RWS.
  • a node connected to the gate of the transistor M1a is a first storage node
  • a node connected to the gate of the transistor M1b is a second storage node
  • the transistors M1a and M1b function as readout transistors.
  • FIG. 20 is a diagram illustrating the operation of the pixel circuit 40 when driving once.
  • the pixel circuit 40 (a) reset when the backlight is turned off, (b) accumulation when the backlight is turned off, (c) reset when the backlight is turned on, and (d) back during one frame period. Accumulation when the light is lit, (e) holding, and (f) reading are performed.
  • the signal waveform diagram of the pixel circuit 40 in the case of driving once is the same as that of the third embodiment (FIG. 18).
  • the pixel circuit 40 operates in the same manner as the pixel circuit 30 according to the third embodiment except that the transistors T2a and T2b are turned on / off at the same timing as the transistors T1a and T2a, respectively.
  • the pixel circuit 40 has a configuration in which one photodiode D1 (photosensor) is shared between the first and second pixel circuits 20a and 20b according to the second embodiment.
  • the cathode of the shared photodiode D1 is connected to the source of the transistor T1a included in the portion corresponding to the first pixel circuit and the source of the transistor T1b included in the portion corresponding to the second pixel circuit.
  • the anode of the photodiode D1 is connected to the drain of the transistor T2a included in the portion corresponding to the first pixel circuit and the drain of the transistor T2b included in the portion corresponding to the second sensor pixel circuit.
  • the pixel circuit 40 similarly to the first and second pixel circuits 20a and 20b according to the second embodiment, it is possible to detect the light amount when the backlight is turned on and the light amount when the backlight is turned off. Thereby, the effect similar to 1st Embodiment is acquired. Further, similarly to the second embodiment, the leakage current flowing through the transistors T1a and T1b can be reduced, the fluctuation of the potentials of the first and second storage nodes can be prevented, and the detection accuracy can be increased.
  • the influence of variation in sensitivity characteristics of the photodiode is canceled, and the difference between the light amount when the backlight is turned on and the light amount when the backlight is turned off. Can be obtained accurately.
  • the number of photodiodes can be reduced, the aperture ratio can be increased, and the sensitivity of the sensor pixel circuit can be increased.
  • FIG. 21 is a circuit diagram of a pixel circuit according to the fifth embodiment of the present invention.
  • a pixel circuit 50 shown in FIG. 21 includes transistors T1a, T1b, M1, a photodiode D1, and capacitors C1a, C1b.
  • the transistors T1a, T1b, and M1 are N-type TFTs.
  • the left half corresponds to the first pixel circuit
  • the right half corresponds to the second pixel circuit.
  • the pixel circuit 50 is connected to the clock lines CLKa and CLKb, the reset line RST, the readout line RWS, the power supply line VDD, and the output line OUT.
  • the anode of the photodiode D1 is connected to the reset line RST, and the cathode is connected to the sources of the transistors T1a and T1b and the gate of the transistor M1.
  • the gate of the transistor T1a is connected to the clock line CLKa
  • the gate of the transistor T1b is connected to the clock line CLKb.
  • the capacitor C1a is provided between the drain of the transistor T1a and the read line RWS.
  • the capacitor C1b is provided between the drain of the transistor T1b and the read line RWS.
  • the drain of the transistor M1 is connected to the power supply line VDD, and the source is connected to the output line OUT.
  • a node connected to the drain of the transistor T1a is a first storage node
  • a node connected to the drain of the transistor T1b is a second storage node
  • the transistor M1 functions as a reading transistor.
  • FIG. 22 is a diagram showing the operation of the pixel circuit 50 when driving once.
  • the pixel circuit 50 performs (a) reset when the backlight is turned off, (b) accumulation when the backlight is turned off, (c) reset when the backlight is turned on, and (d) back during one frame period. Accumulation when the light is turned on, (e) holding, (f) initialization immediately before reading, (g) reading the light amount when the backlight is turned off, and (h) reading the light amount when the backlight is turned on. Initialization immediately before reading is performed twice before reading the light amount when the backlight is turned off and before reading the light amount when the backlight is turned on.
  • FIG. 23 is a signal waveform diagram of the pixel circuit 50 when driving once.
  • Vanta represents the potential of the first accumulation node (the drain potential of the transistor T1a)
  • Vintb represents the potential of the second accumulation node (the drain potential of the transistor T1b).
  • time t1 to time t2 is a reset period when the backlight is turned off
  • time t2 to time t3 is an accumulation period when the backlight is turned off
  • time t4 to time t5 is a reset period when the backlight is turned on
  • time t5 to time t6 is an accumulation period when the backlight is lit
  • time t3 to time t4 and time t6 to time t7 are holding periods
  • time t7 to time t8 and time t11 to time t12 are initialization periods immediately before reading
  • time t9 to time t10 are The reading period of the light amount when the backlight is turned off, and the reading period of the light amount when the backlight is turned on from time t13 to time t14.
  • the pixel circuit 50 is related to the third embodiment. It operates in the same manner as the pixel circuit 30 (FIGS. 22A to 22E).
  • the clock signals CLKa and CLKb and the reading signal RWS are at a low level, and the reset signal RST is at a reset high level.
  • the transistors T1a and T1b are turned off. Therefore, a current (forward current of the photodiode D1) flows from the reset line RST to the node N1 connected to the cathode of the photodiode D1 via the photodiode D1 (FIG. 22 (f)), and the potential of the node N1. Is reset to a predetermined level.
  • the clock signal CLKb is at a high level
  • the clock signal CLKa and the reset signal RST are at a low level
  • the readout signal RWS is at a high level for reading.
  • the transistor T1a is turned off and the transistor T1b is turned on.
  • the potential Vintb increases by (Cqb / Cpb) times the amount of increase in the potential of the readout signal RWS (where Cpb is the capacitance value of the portion corresponding to the second pixel circuit, and Cqb is the capacitance value of the capacitor C1b),
  • the transistor M1b drives the output line OUT in accordance with the potential Vintb (FIG. 22 (g)).
  • the clock signal CLKa is at a high level
  • the clock signal CLKb and the reset signal RST are at a low level
  • the readout signal RWS is at a high level for reading.
  • the transistor T1a is turned on and the transistor T1b is turned off.
  • the potential Vanta increases by (Cqa / Cpa) times the increase in the potential of the readout signal RWS (where Cpa is the capacitance value of the portion corresponding to the first pixel circuit, and Cqa is the capacitance value of the capacitor C1a).
  • the transistor M1a drives the output line OUT in accordance with the potential Vanta (FIG. 22 (h)).
  • the pixel circuit 50 has a configuration in which the photodiode D1 and the transistor M1 (readout transistor) are shared between the first and second pixel circuits 10a and 10b according to the first embodiment.
  • the gate (control terminal) of the shared transistor M1 includes one end of the shared photodiode D1, one end of the transistor T1a included in the portion corresponding to the first pixel circuit, and the one of the transistor T1b included in the portion corresponding to the second pixel circuit. Connected to one end.
  • the gate of the transistor M1 is configured to be electrically connectable to the first and second storage nodes via the transistors T1a and T1b.
  • the pixel circuit 50 similarly to the pixel circuit 30 according to the third embodiment, it is possible to detect the light amount when the backlight is turned on and the light amount when the backlight is turned off. Thereby, the effect similar to 1st Embodiment is acquired. Further, by sharing one photodiode D1 between two types of pixel circuits, the same effect as in the third embodiment can be obtained. Further, by sharing the transistor M1 between the two types of pixel circuits, the influence of the variation in threshold characteristics of the transistor M1 is canceled, and the difference between the light amount when the backlight is turned on and the light amount when the backlight is turned off is accurately obtained. be able to.
  • FIG. 24 is a circuit diagram of a pixel circuit according to the sixth embodiment of the present invention.
  • the first pixel circuit 60a includes transistors T1a and M1a, a photodiode D1a, and a capacitor C1a.
  • the second pixel circuit 60b includes transistors T1b and M1b, a photodiode D1b, and a capacitor C1b.
  • the transistors T1a, M1a, T1b, and M1b are N-type TFTs.
  • the source of the transistor T1a is connected to the reset line RSTa, the gate is connected to the clock line CLKa, and the drain is connected to the anode of the photodiode D1a.
  • the cathode of the photodiode D1a is connected to the gate of the transistor M1a.
  • the drain of the transistor M1a is connected to the power supply line VDDa, and the source is connected to the output line OUTa.
  • the capacitor C1a is provided between the gate of the transistor M1a and the read line RWSa.
  • a node connected to the gate of the transistor M1a serves as a storage node, and the transistor M1a functions as a reading transistor.
  • the second pixel circuit 60b has the same configuration as the first pixel circuit 60a.
  • FIG. 25 is a layout diagram of the first pixel circuit 60a. The description of FIG. 25 is the same as that of the first embodiment.
  • FIG. 26 is a diagram illustrating the operation of the first and second pixel circuits 60a and 60b when continuous driving is performed.
  • the first and second pixel circuits 60a and 60b have (a) reset, (b) accumulation and holding when the backlight is turned on, and (c) accumulation and holding when the backlight is turned off in one frame period. And (d) Reading is performed. Accumulation and holding when the backlight is turned on, and accumulation and holding when the backlight is turned off are performed four times in one frame period.
  • FIG. 27 is a signal waveform diagram of the first and second pixel circuits 60a and 60b when continuous driving is performed.
  • Vanta represents the potential of the storage node of the first pixel circuit 60a (gate potential of the transistor M1a)
  • Vintb represents the potential of the storage node of the second pixel circuit 60b (gate potential of the transistor M1b).
  • time t1 to time t2 is a reset period
  • time t2 to time t3 is an accumulation and holding period
  • time t3 to time t4 is a read period.
  • the clock signals CLKa and CLKb are at a high level
  • the read signals RWSa and RWSb are at a low level
  • the reset signals RSTa and RSTb are at a reset high level.
  • the transistors T1a and T1b are turned on. Accordingly, in the first pixel circuit 60a, a current (forward current of the photodiode D1a) flows from the reset line RSTa to the accumulation node via the transistor T1a and the photodiode D1a, and in the second pixel circuit 60b, the transistor T1b from the reset line RSTb.
  • a current (forward current of the photodiode D1b) flows through the storage node via the photodiode D1b (FIG. 26A). Thereby, the potentials Vinta and Vintb are reset to a predetermined level.
  • the reset signals RSTa and RSTb and the read signals RWSa and RWSb are at a low level, and the clock signals CLKa and CLKb are at a high level and a low level four times each.
  • the clock signal CLKa is at a high level and the clock signal CLKb is at a low level
  • the transistor T1a is turned on and the transistor T1b is turned off.
  • a current photocurrent of the photodiode D1a
  • the photocurrent of the photodiode D1b does not flow in the second pixel circuit 60b (FIG. 26B). Therefore, the potential Vanta drops according to the amount of light incident during this period (lighting period of the backlight 3), and the potential Vintb does not change.
  • the transistor T1a is turned off and the transistor T1b is turned on.
  • a current photocurrent of the photodiode D1b
  • the photocurrent of the photodiode D1a does not flow in the first pixel circuit 60a (FIG. 26C). Therefore, the potential Vintb falls according to the amount of light incident during this period (the backlight 3 extinguishing period), and the potential Vinta does not change.
  • the clock signals CLKa and CLKb and the reset signals RSTa and RSTb are at a low level, and the read signals RWSa and RWSb are at a high level for reading.
  • the transistors T1a and T1b are turned off.
  • the potential Vanta increases by (Cqa / Cpa) times the increase amount of the potential of the readout signal RWSa (where Cpa is the overall capacitance value of the first pixel circuit 60a and Cqa is the capacitance value of the capacitor C1a).
  • M1a drives the output line OUTa according to the potential Vanta.
  • the potential Vintb increases by (Cqb / Cpb) times the amount of increase in the potential of the readout signal RWSb (where Cpb is the overall capacitance value of the second pixel circuit 60b and Cqb is the capacitance value of the capacitor C1b), and the transistor M1b drives the output line OUTb according to the potential Vintb (FIG. 26 (d)).
  • the first pixel circuit 60a includes the same components as the first pixel circuit 10a according to the first embodiment.
  • the photodiode D1a is provided between the storage node and one end of the transistor T1a, and the other end of the transistor T1a is connected to the reset line RSTa.
  • the transistor T1a is turned on in the detection period when the backlight is lit in accordance with the clock signal CLKa.
  • the second pixel circuit 60b has the same configuration as the first pixel circuit 60a, and the transistor T1b included in the second pixel circuit 60b is turned on in the detection period when the backlight is turned off.
  • the transistor T1a that is turned on in the detection period when the backlight is turned on is provided on the path of the current that flows through the photodiode D1a, and the transistor T1b that is turned on in the detection period when the backlight is turned off on the path of the current that flows through the photodiode D1b.
  • the first pixel circuit 60a that detects light during the detection period when the backlight is turned on, and holds the detected light quantity otherwise, the light is detected during the detection period when the backlight is turned off, and otherwise
  • the second pixel circuit 60b that holds the detected light amount can be configured. Thereby, the effect similar to 1st Embodiment is acquired.
  • FIG. 28 is a circuit diagram of a pixel circuit according to the seventh embodiment of the present invention.
  • the first pixel circuit 70a includes transistors T1a, T2a, T3a, M1a, a photodiode D1a, and a capacitor C1a.
  • the second pixel circuit 70b includes transistors T1b, T2b, T3b, M1b, a photodiode D1b, and a capacitor C1b.
  • the transistors T1a, T3a, M1a, T1b, T3b, and M1b are N-type TFTs, and the transistors T2a and T2b are P-type TFTs.
  • a high level potential VDDP is supplied to the first pixel circuit 70a and the second pixel circuit 70b.
  • the gates of the transistors T1a and T2a are connected to the clock line CLKa.
  • the source of the transistor T1a is connected to the reset line RSTa, and the drain is connected to the anode of the photodiode D1a and the drain of the transistor T2a.
  • the cathode of the photodiode D1a is connected to the gate of the transistor M1a.
  • the drain of the transistor M1a is connected to the power supply line VDDa, and the source is connected to the output line OUTa.
  • the capacitor C1a is provided between the gate of the transistor M1a and the read line RWSa.
  • the potential VDDP is applied to the drain of the transistor T3a, the gate is connected to the gate of the transistor M1a, and the source is connected to the source of the transistor T2a.
  • a node connected to the gate of the transistor M1a serves as a storage node, and the transistor M1a functions as a reading transistor.
  • the second pixel circuit 70b has the same configuration as the first pixel circuit 70a.
  • 29A and 29B are layout diagrams of the first pixel circuit 70a. The description of these drawings is the same as that of the first embodiment except for the following points.
  • a potential VDDP is applied to a shield SH (transparent electrode: indicated by a thick broken line) covering the layout surface, and a contact (shown by a black circle) is provided at a location where the shield SH and the source wiring layer are connected. .
  • FIG. 30 is a diagram showing the operation of the first and second pixel circuits 70a and 70b when continuous driving is performed.
  • the first and second pixel circuits 70a and 70b are (a) reset, (b) accumulation and retention when the backlight is turned on, and (c) accumulation and retention when the backlight is extinguished during one frame period.
  • Reading is performed. Accumulation and holding when the backlight is turned on, and accumulation and holding when the backlight is turned off are performed four times in one frame period.
  • Signal waveform diagrams of the first and second pixel circuits 70a and 70b in the case of continuous driving are the same as those in the sixth embodiment (FIG. 27).
  • the first and second pixel circuits 70a and 70b operate in the same manner as the first and second pixel circuits 60a and 60b according to the sixth embodiment except for the following points.
  • the transistor T2a is turned off when the clock signal CLKa is at a high level, and turned on when the clock signal CLKa is at a low level.
  • the transistor T2b is turned off when the clock signal CLKb is at a high level, and turned on when the clock signal CLKb is at a low level.
  • the first pixel circuit 70a has one end connected to the first pixel circuit 60a according to the sixth embodiment and the anode of the photodiode D1a (terminal on the transistor T1a side).
  • a transistor T2a first switching element that is turned on / off according to the clock signal CLKa and a transistor T3a (second switching element) that applies a potential corresponding to the potential of the storage node to the source of the transistor T2a are added.
  • the transistor T2a is turned on when the clock signal CLKa is at a low level (outside the detection period when the backlight is lit).
  • the second pixel circuit 10b has a configuration similar to that of the first pixel circuit 10a, and the transistor T2b included in the second pixel circuit 70b has a low level when the clock signal CLKb is at a low level (except for a detection period when the backlight is turned off). Turn on.
  • the light amount when the backlight is turned on and the light amount when the backlight is turned off are detected. can do. Thereby, the effect similar to 1st Embodiment is acquired. Further, when the clock signal CLKa changes, by applying a potential according to the potential of the storage node to the terminal opposite to the storage node of the photodiode D1a, the current flowing through the photodiode D1a is immediately cut off, thereby detecting accuracy. Can be high. The same effect can be obtained for the second pixel circuit 70b.
  • 31A to 31H are circuit diagrams of pixel circuits according to first to eighth modifications of the first embodiment, respectively.
  • the first pixel circuits 11a to 18a shown in FIGS. 31A to 31H are obtained by making the following modifications to the first pixel circuit 10a according to the first embodiment.
  • the second pixel circuits 11b to 18b are obtained by performing the same modification on the second pixel circuit 10b according to the first embodiment.
  • the first pixel circuit 11a shown in FIG. 31A is obtained by replacing the capacitor C1 included in the first pixel circuit 10a with a transistor TCa that is a P-type TFT.
  • the drain of the transistor TCa is connected to the drain of the transistor T1a
  • the source is connected to the gate of the transistor M1a
  • the gate is connected to the readout line RWSa.
  • the transistor TCa connected in this way changes the potential of the storage node more than the original pixel circuit when a high level for reading is applied to the reading line RWSa.
  • the difference between the potential of the storage node when the strong light is incident and the potential of the storage node when the weak light is incident can be amplified to improve the sensitivity of the pixel circuit 11a.
  • the pixel circuits 21a and 21b shown in FIG. 36A, the pixel circuit 31 shown in FIG. 37A, the pixel circuit 41 shown in FIG. 38A, the pixel circuit 51 shown in FIG. Pixel circuits 61a and 61b shown in FIG. 40A and pixel circuits 71a and 71b shown in FIG. 41A are obtained.
  • the first pixel circuit 12a shown in FIG. 31B is obtained by replacing the photodiode D1 included in the first pixel circuit 10a with a phototransistor TDa. Thereby, all the transistors included in the first pixel circuit 12a are N-type. Therefore, the first pixel circuit 12a can be manufactured using a single channel process that can manufacture only N-type transistors.
  • the first pixel circuit 13a shown in FIG. 31C is obtained by connecting the photodiode D1a included in the first pixel circuit 10a in reverse.
  • the first pixel circuit 13a is supplied with a reset signal RSTa that is normally at a high level and at a resetting low level at the time of reset.
  • the cathode of the photodiode D1a is connected to the reset line RSTa, and the anode is connected to the drain of the transistor T1a.
  • variations of the pixel circuit can be obtained.
  • the pixel circuits 23a and 23b shown in FIG. 36C, the pixel circuit 33 shown in FIG. 37C, the pixel circuit 43 shown in FIG. 38C, the pixel circuit 53 shown in FIG. Pixel circuits 63a and 63b shown in FIG. 40C and pixel circuits 73a and 73b shown in FIG. 41C are obtained.
  • the first pixel circuit 14a shown in FIG. 31D is obtained by connecting the photodiode D1a included in the first pixel circuit 10a in reverse and eliminating the capacitor C1a.
  • a reset signal RSTa similar to that of the first pixel circuit 13a is supplied to the first pixel circuit 14a.
  • the reset signal RSTa becomes a high level for reading at the time of reading.
  • the potential of the storage node the gate potential of the transistor M1a
  • a current corresponding to the potential of the storage node flows through the transistor M1a.
  • the first pixel circuit 14a does not include the capacitor C1a.
  • the sensitivity of the pixel circuit can be improved by increasing the aperture ratio by the amount of the capacitor C1a.
  • the pixel circuits 24a and 24b shown in FIG. 36D, the pixel circuit 34 shown in FIG. 37D, the pixel circuit 44 shown in FIG. 38D, the pixel circuit 54 shown in FIG. Pixel circuits 64a and 64b shown in FIG. 40D and pixel circuits 74a and 74b shown in FIG. 41D are obtained.
  • the first pixel circuit 15a shown in FIG. 31E is obtained by adding a transistor TSa to the first pixel circuit 10a.
  • the transistor TSa is an N-type TFT and functions as a selection switching element.
  • the source of the transistor M1a is connected to the drain of the transistor TSa.
  • the source of the transistor TSa is connected to the output line OUTa, and the gate is connected to the selection line SELa.
  • the selection signal SELa is at a high level when reading from the first pixel circuit 15a.
  • variations of the pixel circuit can be obtained.
  • the pixel circuits 25a and 25b shown in FIG. 36E, the pixel circuit 35 shown in FIG. 37E, the pixel circuit 45 shown in FIG. 38E, the pixel circuit 55 shown in FIG. Pixel circuits 65a and 65b shown in FIG. 40E and pixel circuits 75a and 75b shown in FIG. 41E are obtained.
  • FIG. 32 is a diagram showing the operation of the first pixel circuit 15a when driving once.
  • FIG. 33 is a signal waveform diagram of the first pixel circuit 15a when driving once.
  • the selection signal SELa becomes low level, the transistor TSa is turned off, and the first pixel circuit 15a operates in the same manner as the first pixel circuit 10a (FIGS. 32A to 32C).
  • the selection signal SELa becomes high level and the transistor TSa is turned on.
  • an amount of current Ia corresponding to the potential Vanta flows between the drain and source of the transistor M1a (FIG. 32 (d)).
  • the first pixel circuit 16a shown in FIG. 31F is obtained by adding a transistor TRa to the first pixel circuit 10a.
  • the transistor TRa is an N-type TFT and functions as a reset switching element.
  • the low-level potential VSS is applied to the source of the transistor TRa, the drain is connected to the gate of the transistor M1a, and the gate is connected to the reset line RSTa.
  • the low level potential COM is applied to the anode of the photodiode D1a.
  • variations of the pixel circuit can be obtained.
  • the pixel circuits 26a and 26b shown in FIG. 36F, the pixel circuit 36 shown in FIG. 37F, the pixel circuit 46 shown in FIG. 38F, the pixel circuit 56 shown in FIG. Pixel circuits 66a and 66b shown in FIG. 40F and pixel circuits 76a and 76b shown in FIG. 41F are obtained.
  • FIG. 34 is a diagram showing the operation of the first pixel circuit 16a when driving once.
  • the reset signal RSTa becomes high level, the transistor TRa is turned on, and the potential of the storage node (gate potential of the transistor M1a) is reset to the low level potential VSS (FIG. 34 (a)).
  • the reset signal RSTa is at a low level, and the transistor TRa is turned off (FIGS. 34B to 34D).
  • a first pixel circuit 17a shown in FIG. 31G is obtained by adding the transistors TSa and TRa to the first pixel circuit 10a.
  • the connection form of the transistors TSa and TRa is the same as that of the first pixel circuits 15a and 16a.
  • the high level potential VDD is applied to the drain of the transistor TRa.
  • variations of the pixel circuit can be obtained.
  • the pixel circuits 27a and 27b shown in FIG. 36G, the pixel circuit 37 shown in FIG. 37G, the pixel circuit 47 shown in FIG. 38G, the pixel circuit 57 shown in FIG. Pixel circuits 67a and 67b shown in FIG. 40G and pixel circuits 77a and 77b shown in FIG. 41G are obtained.
  • FIG. 35 is a diagram showing the operation of the first pixel circuit 17a when driving once.
  • the reset signal RSTa becomes high level
  • the transistor TRa is turned on
  • the potential of the storage node (gate potential of the transistor M1a) is reset to the high level potential VDD (FIG. 35A).
  • the selection signal SELa becomes high level and the transistor TSa is turned on.
  • an amount of current Ia corresponding to the potential Vanta flows between the drain and source of the transistor M1a (FIG. 35 (d)).
  • the reset signal RSTa and the selection signal SELa are at a low level (FIGS. 35B and 35C).
  • the first pixel circuit 18a shown in FIG. 31H is obtained by adding a photodiode D2a to the first pixel circuit 10a.
  • the photodiode D2a is shielded from light and functions as a reference light sensor.
  • the anode of the photodiode D2a is connected to the cathode of the photodiode D1a and the source of the transistor T1a, and a predetermined potential VC is applied to the cathode.
  • the potential VC is higher than the reset high level potential. Since a dark current flows through the photodiode D2a, temperature compensation of the photodiode can be performed.
  • transistors T3a and T3b are respectively added between the wiring having the potential VC and the cathodes of the photodiodes D2a and D2b, so that the pixel circuits 28c and 28d shown in FIG. Can be configured.
  • transistors T2 and T3 are added to the pixel circuit 38p shown in FIG. 37H between the reset line RST and the anode of the photodiode D1, and between the wiring having the potential VC and the cathode of the photodiode D2, respectively.
  • the pixel circuit 38q shown in FIG. 37I can be configured.
  • the gates of the transistors T2 and T3 are connected to a clock line CLKX that propagates a signal that goes to a high level when at least one of the clock signals CLKa and CLKb is at a high level.
  • a pixel circuit 39 shown in FIG. 37J is obtained by adding a transistor T2 to the pixel circuit 30.
  • the transistor T2 is an N-type TFT and functions as a holding transistor.
  • the gate of the transistor T2 is connected to a clock line CLKX that propagates a signal that goes to a high level when at least one of the clock signals CLKa and CLKb is at a high level.
  • the pixel circuit 39 is also obtained by replacing the transistors T2a and T2b with the transistor T2 in the pixel circuit 41 shown in FIG. 38A, and operates in the same manner as the pixel circuit 41.
  • the first sensor pixel circuit that detects light in the detection period when the backlight is turned on and holds the detected light amount otherwise.
  • a second sensor pixel circuit that detects light in the detection period when the backlight is turned off and holds the detected light amount in other cases, thereby providing a difference between the two types of light amounts outside the sensor pixel circuit.
  • the type of light source provided in the display device is not particularly limited. Therefore, for example, a visible light backlight provided for display may be turned on and off once or a plurality of times in one frame period. Alternatively, an infrared backlight for light detection may be provided in the display device separately from the visible light backlight for display. In such a display device, the visible light backlight may be always turned on, and only the infrared light backlight may be turned on and off once or a plurality of times in one frame period.
  • the display device of the present invention has an input function that does not depend on the light environment, it can be used for various display devices in which a plurality of optical sensors are provided on a display panel.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Position Input By Displaying (AREA)

Abstract

 クロック信号CLKaに従い、バックライト点灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第1センサ画素回路10aと、クロック信号CLKbに従い、バックライト消灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第2センサ画素回路10bとを画素領域4に複数個ずつ配置する。2種類のセンサ画素回路を異なる出力線OUTa、OUTbに接続し、センサ画素回路の外部で2個の出力信号の差分を求める。このようなセンサ画素回路を用いて、バックライト点灯時に入射した光量とバックライト消灯時に入射した光量の差を検知する。これにより、光環境に依存しない入力機能を有する表示装置を提供する。

Description

表示装置
 本発明は、表示装置に関し、特に、画素領域に複数の光センサを配置した表示装置に関する。
 従来から表示装置に関し、表示パネルに複数の光センサを設け、タッチパネル、ペン入力、スキャナなどの入力機能を提供する方法が知られている。この方法を様々な光環境下で使用されるモバイル機器に適用するためには、光環境の影響を排除する必要がある。そこで、光センサで検知した信号から光環境に依存する成分を除去し、本来入力すべき信号を求める方法も知られている。
 特許文献1には、個々の表示素子に対応して受光素子を設けた入出力装置において、1フレーム期間にバックライトを1回点滅させて、1フレーム期間にバックライト点灯期間の光量とバックライト消灯期間の光量をすべての受光素子から取得するように、受光素子に対して線順次でリセットと読み出しを行うことが記載されている。
 図42は、特許文献1に記載されたバックライトの点灯および消灯タイミング、並びに、受光素子に対するリセットおよび読み出しタイミングを示す図である。図42に示すように、バックライトは、1フレーム期間の前半で点灯し、後半で消灯する。バックライト点灯期間では、受光素子に対するリセットが線順次で行われ(実線矢印)、その後に受光素子からの読み出しが線順次で行われる(破線矢印)。バックライト消灯期間でも、受光素子に対するリセットと読み出しが同様に行われる。
 特許文献2には、図43に示す単位受光部を備えた固体撮像装置が記載されている。図43に示す単位受光部は、1個の光電変換部PDと2個の電荷蓄積部C1、C2を含んでいる。発光手段からの光の物体による反射光と外光の両方を受光するときには、第1のサンプルゲートSG1がオンし、光電変換部PDで生成された電荷は第1の電荷蓄積部C1に蓄積される。外光のみを受光するときには、第2のサンプルゲートSG2がオンし、光電変換部PDで生成された電荷は第2の電荷蓄積部C2に蓄積される。2個の電荷蓄積部C1、C2に蓄積された電荷の量の差を求めることにより、発光手段からの光の物体による反射光の量を求めることができる。
日本国特許第4072732号公報 日本国特許第3521187号公報
 一般に、表示パネルに複数の光センサを設けた表示装置では、光センサからの読み出しは線順次で行われる。また、モバイル機器用のバックライトは、画面全体として同時に点灯し、同時に消灯する。
 特許文献1記載の入出力装置は、1フレーム期間にバックライトを1回点滅させて、バックライト点灯期間でリセットと読み出しを重複しない期間で行い、バックライト消灯期間でもリセットと読み出しを重複しない期間で行う。このため、受光素子からの読み出しを1/4フレーム期間以内で(例えば、フレームレートが60フレーム/秒のときには、1/240秒以内で)行う必要がある。しかしながら、このような高速読み出しを行うことは、実際にはかなり困難である。
 また、バックライト点灯期間で受光素子が光を検知する期間(図42に示すB1)と、バックライト消灯期間で受光素子が光を検知する期間(図42に示すB2)との間には、1/2フレーム期間のずれがある。このため、モーション入力に対する追従性が、入力方向に応じて変動する。また、この入出力装置は、リセット完了直後に読み出しを開始し、読み出し完了直後にリセットを開始する。このため、バックライト点灯期間やバックライト消灯期間の長さや間隔を自由に決定できない。
 また、この入出力装置は、バックライト点灯期間の光量とバックライト消灯期間の光量を同じ受光素子で検出する。このため、ある受光素子においてバックライト点灯期間の光量を検出したときには、当該受光素子から検出した光量を読み出すまでは、当該受光素子においてバックライト消灯期間の光量の検出を開始できない。
 それ故に、本発明は、上記の課題を解決し、光環境に依存しない入力機能を有する表示装置を提供することを目的とする。
 本発明の第1の局面は、画素領域に複数の光センサを配置した表示装置であって、
 複数の表示画素回路および複数のセンサ画素回路を含む表示パネルと、
 前記センサ画素回路に対して、光源点灯時の検知期間と光源消灯時の検知期間とを示す制御信号を出力する駆動回路とを備え、
 前記センサ画素回路には、
  前記制御信号に従い、光源点灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第1センサ画素回路と、
  前記制御信号に従い、光源消灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第2センサ画素回路とが含まれていることを特徴とする。
 本発明の第2の局面は、本発明の第1の局面において、
 前記第1および第2センサ画素回路は、
  1個の光センサと、
  検知した光量に応じた電荷を蓄積する1個の蓄積ノードと、
  前記蓄積ノードに電気的に接続可能な制御端子を有する読み出しトランジスタと、
  前記光センサを流れる電流の経路上に設けられ、前記制御信号に従いオン/オフする保持用スイッチング素子とを含み、
 前記第1センサ画素回路に含まれる保持用スイッチング素子は光源点灯時の検知期間でオンし、前記第2センサ画素回路に含まれる保持用スイッチング素子は光源消灯時の検知期間でオンすることを特徴とする。
 本発明の第3の局面は、本発明の第2の局面において、
 前記第1および第2センサ画素回路では、
 前記保持用スイッチング素子は前記蓄積ノードと前記光センサの一端との間に設けられ、
 前記光センサの他端はリセット線に接続されていることを特徴とする。
 本発明の第4の局面は、本発明の第2の局面において、
 前記第1および第2センサ画素回路は、前記保持用スイッチング素子として、
  前記蓄積ノードと前記光センサの一端との間に設けられた第1保持用スイッチング素子と、
  リセット線と前記光センサの他端との間に設けられた第2保持用スイッチング素子とを含む。
 本発明の第5の局面は、本発明の第3の局面において、
 前記第1および第2センサ画素回路は、2種類の回路間で1個の光センサを共有し、
 前記共有された光センサの一端は前記第1および第2センサ画素回路にそれぞれ含まれる保持用スイッチング素子の一端に接続され、他端は前記リセット線に接続されていることを特徴とする。
 本発明の第6の局面は、本発明の第4の局面において、
 前記第1および第2センサ画素回路は、2種類の回路間で1個の光センサを共有し、
 前記共有された光センサの一端は前記第1および第2センサ画素回路にそれぞれ含まれる第1保持用スイッチング素子の一端に接続され、他端は前記第1および第2センサ画素回路にそれぞれ含まれる第2保持用スイッチング素子の一端に接続されていることを特徴とする。
 本発明の第7の局面は、本発明の第5の局面において、
 前記第1および第2センサ画素回路は、2種類の回路間で1個の読み出しトランジスタを共有し、
 前記共有された読み出しトランジスタの制御端子は、前記共有された光センサの一端と、前記第1および第2センサ画素回路にそれぞれ含まれる保持用スイッチング素子の一端とに接続されていることを特徴とする。
 本発明の第8の局面は、本発明の第2の局面において、
 前記第1および第2センサ画素回路では、
 前記光センサは前記蓄積ノードと前記スイッチング素子の一端との間に設けられ、
 前記スイッチング素子の他端はリセット線に接続されていることを特徴とする。
 本発明の第9の局面は、本発明の第8の局面において、
 前記第1および第2センサ画素回路は、
  一端が前記光センサの前記スイッチング素子側の端子に接続され、前記制御信号に従いオン/オフする第1スイッチング素子と、
  前記第1スイッチング素子の他端に前記蓄積ノードの電位に応じた電位を与える第2スイッチング素子とを含み、
 前記第1センサ画素回路に含まれる第1スイッチング素子は光源点灯時の検知期間以外でオンし、前記第2センサ画素回路に含まれる第1スイッチング素子は光源消灯時の検知期間以外でオンすることを特徴とする。
 本発明の第10の局面は、本発明の第2の局面において、
 前記センサ画素回路は、前記蓄積ノードと読み出し線との間に設けられたコンデンサをさらに含む。
 本発明の第11の局面は、本発明の第2の局面において、
 前記表示パネルは、前記第1および第2センサ画素回路の出力信号を伝搬する複数の出力線をさらに含み、
 前記第1および第2センサ画素回路は、種類ごとに異なる出力線に接続されていることを特徴とする。
 本発明の第12の局面は、本発明の第11の局面において、
 前記第1センサ画素回路の出力信号と前記第2センサ画素回路の出力信号との差を求める差分回路をさらに備える。
 本発明の第13の局面は、本発明の第2の局面において、
 前記駆動回路は、前記制御信号として、1フレーム期間に1回、光源点灯時の検知期間を示す信号と、1フレーム期間に1回、光源消灯時の検知期間を示す信号とを別個に出力することを特徴とする。
 本発明の第14の局面は、本発明の第2の局面において、
 前記駆動回路は、前記制御信号として、1フレーム期間に複数回ずつ光源点灯時の検知期間と光源消灯時の検知期間とを示す信号を出力することを特徴とする。
 本発明の第15の局面は、表示装置の画素領域に配置されるセンサ画素回路であって、
 1個の光センサと、
 検知した光量に応じた電荷を蓄積する1個の蓄積ノードと、
 前記蓄積ノードに電気的に接続可能な制御端子を有する読み出しトランジスタと、
 前記光センサを流れる電流の経路上に設けられ、光源点灯時の検知期間および光源消灯時の検知期間のいずれか一方でオンする保持用スイッチング素子とを備える。
 本発明の第1の局面によれば、2種類のセンサ画素回路を用いて光源点灯時の光量と光源消灯時の光量を別個に検知し、センサ画素回路の外部で両者の差を求めることができる。これにより、光環境に依存しない入力機能を提供することができる。また、1個のセンサ画素回路で2種類の光量を順に検知する場合と比べて、センサ画素回路からの読み出し回数を減らし、読み出し速度を遅くして、装置の消費電力を削減することができる。また、光源の点灯および消灯タイミング、並びに、センサ画素回路に対するリセットおよび読み出しタイミングを決定するときの自由度が大きくなる。また、好適な駆動方法を用いれば、光源点灯時の検知期間と光源消灯時の検知期間の間のずれをなくし、モーション入力に対する追従性が入力方向に応じて変動することを防止することができる。また、センサ画素回路の外部で暗電流の差を求めることにより、温度補償を行うこともできる。
 本発明の第2の局面によれば、光センサを流れる電流の経路上に、指定された検知期間でオンする保持用スイッチング素子を設けることにより、光源点灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第1センサ画素回路と、光源消灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第2センサ画素回路とを構成することができる。これらセンサ画素回路の出力信号に基づきセンサ画素回路の外部で、光源点灯時の光量と光源消灯時の光量の差を求めることができる。
 本発明の第3の局面によれば、光センサと蓄積ノードの間に保持用スイッチング素子を設けることにより、指定された検知期間では光を検知し、それ以外では検知した光量を保持するセンサ画素回路を構成し、これを用いて光源点灯時の光量を検知する第1センサ画素回路と、光源消灯時の光量を検知する第2センサ画素回路とを構成することができる。
 本発明の第4の局面によれば、光センサの両側に保持用スイッチング素子を設けることにより、指定された検知期間では光を検知し、それ以外では検知した光量を保持するセンサ画素回路を構成し、これを用いて光源点灯時の光量を検知する第1センサ画素回路と、光源消灯時の光量を検知する第2センサ画素回路とを構成することができる。また、検知期間以外では、光センサとリセット線の間に設けられた第2保持用スイッチング素子がオフする。このため、光センサを流れる電流による、光センサの第1保持用スイッチング素子側の端子の電位の変動は小さくなり、第1保持用スイッチング素子の両端に印加される電位差は小さくなる。これにより、第1保持用スイッチング素子を流れるリーク電流を削減し、蓄積ノードの電位の変動を防止して、検出精度を高くすることができる。
 本発明の第5または第6の局面によれば、2種類のセンサ画素回路間で1個の光センサを共有することにより、光センサの感度特性のばらつきの影響をキャンセルして、光源点灯時の光量と光源消灯時の光量の差を正確に求めることができる。また、光センサの個数を減らし、開口率を高くして、センサ画素回路の感度を高くすることができる。
 本発明の第7の局面によれば、2種類のセンサ画素回路間で1個の読み出しトランジスタを共有することにより、読み出しトランジスタの閾値特性のばらつきの影響をキャンセルして、光源点灯時の光量と光源消灯時の光量の差を正確に求めることができる。
 本発明の第8の局面によれば、光センサとリセット線の間に保持用スイッチング素子を設けることにより、指定された検知期間では光を検知し、それ以外では検知した光量を保持するセンサ画素回路を構成し、これを用いて光源点灯時の光量を検知する第1センサ画素回路と、光源消灯時の光量を検知する第2センサ画素回路とを構成することができる。
 本発明の第9の局面によれば、制御信号が変化したときに、光センサの蓄積ノードと反対側の端子に蓄積ノードの電位に応じた電位を印加することにより、光センサに流れる電流を直ちに遮断し、検出精度を高くすることができる。
 本発明の第10の局面によれば、読み出し線に読み出し用電位を印加することにより、蓄積ノードの電位を変化させ、検知した光量に応じた信号をセンサ画素回路から読み出すことができる。
 本発明の第11の局面によれば、第1および第2センサ画素回路を種類ごとに異なる出力線に接続することにより、2種類のセンサ画素回路からの読み出しを並列に行うことができる。また、読み出しを並列に行うことにより、読み出し速度を遅くして、装置の消費電力を削減することができる。また、2種類の光量を並列に読み出し、その差を直ちに求めれば、2種類の光量を順に検知した場合に必要となる、先に検知した光量を記憶するためのメモリは不要となる。
 本発明の第12の局面によれば、第1センサ画素回路の出力信号と第2センサ画素回路の出力信号との差を求める差分回路を設けることにより、光源点灯時に入射した光量と光源消灯時に入射した光量の差を直ちに求め、先に検知した光量を記憶するためのメモリを不要とすることができる。
 本発明の第13の局面によれば、第1および第2センサ画素回路を用いて、光源点灯時の光を検知する動作と光源消灯時の光を検知する動作を1フレーム期間に1回ずつ行うことにより、光源の点灯および消灯タイミング、並びに、センサ画素回路に対するリセットおよび読み出しタイミングを決定するときの自由度を大きくすることができる。また、光源点灯時の検知期間と光源消灯時の検知期間を接近して設定すれば、光源点灯時の検知期間と光源消灯時の検知期間の間のずれをなくし、モーション入力に対する追従性が入力方向に応じて変動することを防止することができる。
 本発明の第14の局面によれば、第1および第2センサ画素回路を用いて、光源点灯時の光を検知する動作と光源消灯時の光を検知する動作を1フレーム期間に複数回ずつ行うことにより、光源点灯時の検知期間と光源消灯時の検知期間の間のずれをなくし、モーション入力に対する追従性が入力方向に応じて変動することを防止することができる。
 本発明の第15の局面によれば、上記第1の局面に係る表示装置に含まれるセンサ画素回路を構成し、光環境に依存しない入力機能を有する表示装置を提供することができる。
本発明の実施形態に係る表示装置の構成を示すブロック図である。 図1に示す表示装置に含まれる表示パネルにおけるセンサ画素回路の配置を示す図である。 図1に示す表示装置において1回駆動を行う場合のバックライトの点灯および消灯タイミング、並びに、センサ画素回路に対するリセットおよび読み出しタイミングを示す図である。 図1に示す表示装置において1回駆動を行う場合の表示パネルの信号波形図である。 図1に示す表示装置において連続駆動を行う場合のバックライトの点灯および消灯タイミング、並びに、センサ画素回路に対するリセットおよび読み出しタイミングを示す図である。 図1に示す表示装置において連続駆動を行う場合の表示パネルの信号波形図である。 図1に示す表示装置に含まれるセンサ画素回路の概略構成を示す図である。 本発明の第1の実施形態に係るセンサ画素回路の回路図である。 図8に示すセンサ画素回路のレイアウト図である。 図8に示すセンサ画素回路の動作を示す図である。 図8に示すセンサ画素回路の信号波形図である。 本発明の第2の実施形態に係るセンサ画素回路の回路図である。 図12に示すセンサ画素回路のレイアウト図である。 図12に示すセンサ画素回路の動作を示す図である。 本発明の第3の実施形態に係るセンサ画素回路の回路図である。 図15に示すセンサ画素回路のレイアウト図である。 図15に示すセンサ画素回路の動作を示す図である。 図15に示すセンサ画素回路の信号波形図である。 本発明の第4の実施形態に係るセンサ画素回路の回路図である。 図19に示すセンサ画素回路の動作を示す図である。 本発明の第5の実施形態に係るセンサ画素回路の回路図である。 図21に示すセンサ画素回路の動作を示す図である。 図21に示すセンサ画素回路の信号波形図である。 本発明の第6の実施形態に係るセンサ画素回路の回路図である。 図24に示すセンサ画素回路のレイアウト図である。 図24に示すセンサ画素回路の動作を示す図である。 図24に示すセンサ画素回路の信号波形図である。 本発明の第7の実施形態に係るセンサ画素回路の回路図である。 図28に示すセンサ画素回路のレイアウト図である。 図28に示すセンサ画素回路の他のレイアウト図である。 図28に示すセンサ画素回路の動作を示す図である。 第1の実施形態の第1変形例に係るセンサ画素回路の回路図である。 第1の実施形態の第2変形例に係るセンサ画素回路の回路図である。 第1の実施形態の第3変形例に係るセンサ画素回路の回路図である。 第1の実施形態の第4変形例に係るセンサ画素回路の回路図である。 第1の実施形態の第5変形例に係るセンサ画素回路の回路図である。 第1の実施形態の第6変形例に係るセンサ画素回路の回路図である。 第1の実施形態の第7変形例に係るセンサ画素回路の回路図である。 第1の実施形態の第8変形例に係るセンサ画素回路の回路図である。 図31Eに示すセンサ画素回路の動作を示す図である。 図31Eに示すセンサ画素回路の信号波形図である。 図31Fに示すセンサ画素回路の動作を示す図である。 図31Gに示すセンサ画素回路の動作を示す図である。 第2の実施形態の第1変形例に係るセンサ画素回路の回路図である。 第2の実施形態の第2変形例に係るセンサ画素回路の回路図である。 第2の実施形態の第3変形例に係るセンサ画素回路の回路図である。 第2の実施形態の第4変形例に係るセンサ画素回路の回路図である。 第2の実施形態の第5変形例に係るセンサ画素回路の回路図である。 第2の実施形態の第6変形例に係るセンサ画素回路の回路図である。 第2の実施形態の第7変形例に係るセンサ画素回路の回路図である。 第2の実施形態の第8変形例に係るセンサ画素回路の回路図である。 第2の実施形態の第9変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第1変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第2変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第3変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第4変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第5変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第6変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第7変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第8変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第9変形例に係るセンサ画素回路の回路図である。 第3の実施形態の第10変形例に係るセンサ画素回路の回路図である。 第4の実施形態の第1変形例に係るセンサ画素回路の回路図である。 第4の実施形態の第2変形例に係るセンサ画素回路の回路図である。 第4の実施形態の第3変形例に係るセンサ画素回路の回路図である。 第4の実施形態の第4変形例に係るセンサ画素回路の回路図である。 第4の実施形態の第5変形例に係るセンサ画素回路の回路図である。 第4の実施形態の第6変形例に係るセンサ画素回路の回路図である。 第4の実施形態の第7変形例に係るセンサ画素回路の回路図である。 第4の実施形態の第8変形例に係るセンサ画素回路の回路図である。 第5の実施形態の第1変形例に係るセンサ画素回路の回路図である。 第5の実施形態の第2変形例に係るセンサ画素回路の回路図である。 第5の実施形態の第3変形例に係るセンサ画素回路の回路図である。 第5の実施形態の第4変形例に係るセンサ画素回路の回路図である。 第5の実施形態の第5変形例に係るセンサ画素回路の回路図である。 第5の実施形態の第6変形例に係るセンサ画素回路の回路図である。 第5の実施形態の第7変形例に係るセンサ画素回路の回路図である。 第5の実施形態の第8変形例に係るセンサ画素回路の回路図である。 第6の実施形態の第1変形例に係るセンサ画素回路の回路図である。 第6の実施形態の第2変形例に係るセンサ画素回路の回路図である。 第6の実施形態の第3変形例に係るセンサ画素回路の回路図である。 第6の実施形態の第4変形例に係るセンサ画素回路の回路図である。 第6の実施形態の第5変形例に係るセンサ画素回路の回路図である。 第6の実施形態の第6変形例に係るセンサ画素回路の回路図である。 第6の実施形態の第7変形例に係るセンサ画素回路の回路図である。 第6の実施形態の第8変形例に係るセンサ画素回路の回路図である。 第7の実施形態の第1変形例に係るセンサ画素回路の回路図である。 第7の実施形態の第2変形例に係るセンサ画素回路の回路図である。 第7の実施形態の第3変形例に係るセンサ画素回路の回路図である。 第7の実施形態の第4変形例に係るセンサ画素回路の回路図である。 第7の実施形態の第5変形例に係るセンサ画素回路の回路図である。 第7の実施形態の第6変形例に係るセンサ画素回路の回路図である。 第7の実施形態の第7変形例に係るセンサ画素回路の回路図である。 第7の実施形態の第8変形例に係るセンサ画素回路の回路図である。 従来の入出力装置におけるバックライトの点灯および消灯タイミング、並びに、受光素子に対するリセットおよび読み出しタイミングを示す図である。 従来の固体撮像装置に含まれる単位受光部の回路図である。
 図1は、本発明の実施形態に係る表示装置の構成を示すブロック図である。図1に示す表示装置は、表示制御回路1、表示パネル2、および、バックライト3を備えている。表示パネル2は、画素領域4、ゲートドライバ回路5、ソースドライバ回路6、および、センサロウドライバ回路7を含んでいる。画素領域4は、複数の表示画素回路8と複数のセンサ画素回路9を含んでいる。この表示装置は、表示パネル2に画像を表示する機能と、表示パネル2に入射した光を検知する機能とを有する。以下、xを2以上の整数、yを3の倍数、mおよびnを偶数とし、表示装置のフレームレートを60フレーム/秒とする。
 図1に示す表示装置には外部から、映像信号Vinとタイミング制御信号Cinが供給される。表示制御回路1は、これらの信号に基づき、表示パネル2に対して映像信号VSと制御信号CSg、CSs、CSrを出力し、バックライト3に対して制御信号CSbを出力する。映像信号VSは、映像信号Vinと同じでもよく、映像信号Vinに信号処理を施した信号でもよい。
 バックライト3は、表示パネル2に光を照射する光源である。より詳細には、バックライト3は、表示パネル2の背面側に設けられ、表示パネル2の背面に光を照射する。バックライト3は、制御信号CSbがハイレベルのときには点灯し、制御信号CSbがローレベルのときには消灯する。
 表示パネル2の画素領域4には、(x×y)個の表示画素回路8と(n×m/2)個のセンサ画素回路9が、それぞれ2次元状に配置される。より詳細には、画素領域4には、x本のゲート線GL1~GLxとy本のソース線SL1~SLyが設けられる。ゲート線GL1~GLxは互いに平行に配置され、ソース線SL1~SLyはゲート線GL1~GLxと直交するように互いに平行に配置される。(x×y)個の表示画素回路8は、ゲート線GL1~GLxとソース線SL1~SLyの交点近傍に配置される。各表示画素回路8は、1本のゲート線GLと1本のソース線SLに接続される。表示画素回路8は、赤色表示用、緑色表示用および青色表示用に分類される。これら3種類の表示画素回路8は、ゲート線GL1~GLxの伸延方向に並べて配置され、1個のカラー画素を構成する。
 画素領域4には、ゲート線GL1~GLxと平行に、n本のクロック線CLK1~CLKn、n本のリセット線RST1~RSTn、および、n本の読み出し線RWS1~RWSnが設けられる。また、画素領域4には、ゲート線GL1~GLxと平行に、他の信号線や電源線(図示せず)が設けられることがある。センサ画素回路9から読み出しを行うときには、ソース線SL1~SLyの中から選択されたm本が電源線VDD1~VDDmとして使用され、別のm本が出力線OUT1~OUTmとして使用される。
 図2は、画素領域4におけるセンサ画素回路9の配置を示す図である。(n×m/2)個のセンサ画素回路9には、バックライト3の点灯期間に入射した光を検知する第1センサ画素回路9aと、バックライト3の消灯期間に入射した光を検知する第2センサ画素回路9bとが含まれる。第1センサ画素回路9aと第2センサ画素回路9bは同数である。図2では、(n×m/4)個の第1センサ画素回路9aは、奇数番目のクロック線CLK1~CLKn-1と奇数番目の出力線OUT1~OUTm-1の交点近傍に配置される。(n×m/4)個の第2センサ画素回路9bは、偶数番目のクロック線CLK2~CLKnと偶数番目の出力線OUT2~OUTmの交点近傍に配置される。このように表示パネル2は、第1センサ画素回路9aの出力信号と第2センサ画素回路9bの出力信号を伝搬する複数の出力線OUT1~OUTmを含み、第1センサ画素回路9aと第2センサ画素回路9bは種類ごとに異なる出力線に接続される。
 ゲートドライバ回路5は、ゲート線GL1~GLxを駆動する。より詳細には、ゲートドライバ回路5は、制御信号CSgに基づき、ゲート線GL1~GLxの中から1本のゲート線を順に選択し、選択したゲート線にハイレベル電位を、残りのゲート線にローレベル電位を印加する。これにより、選択されたゲート線に接続されたy個の表示画素回路8が、一括して選択される。
 ソースドライバ回路6は、ソース線SL1~SLyを駆動する。より詳細には、ソースドライバ回路6は、制御信号CSsに基づき、映像信号VSに応じた電位をソース線SL1~SLyに印加する。このときソースドライバ回路6は、線順次駆動を行ってもよく、点順次駆動を行ってもよい。ソース線SL1~SLyに印加された電位は、ゲートドライバ回路5によって選択されたy個の表示画素回路8に書き込まれる。このようにゲートドライバ回路5とソースドライバ回路6を用いてすべての表示画素回路8に映像信号VSに応じた電位を書き込むことにより、表示パネル2に所望の画像を表示することができる。
 センサロウドライバ回路7は、クロック線CLK1~CLKn、リセット線RST1~RSTn、および、読み出し線RWS1~RWSnなどを駆動する。より詳細には、センサロウドライバ回路7は、制御信号CSrに基づき、クロック線CLK1~CLKnに対して、図4または図6に示すタイミングで(詳細は後述)ハイレベル電位とローレベル電位を印加する。また、センサロウドライバ回路7は、制御信号CSrに基づき、リセット線RST1~RSTnの中から(n/2)本または2本のリセット線を選択し、選択したリセット線にリセット用のハイレベル電位を、残りのリセット線にローレベル電位を印加する。これにより、ハイレベル電位が印加されたリセット線に接続された(n×m/4)個またはm個のセンサ画素回路9が、一括してリセットされる。
 また、センサロウドライバ回路7は、制御信号CSrに基づき、読み出し線RWS1~RWSnの中から隣接する2本の読み出し線を順に選択し、選択した読み出し線に読み出し用のハイレベル電位を、残りの読み出し線にローレベル電位を印加する。これにより、選択された2本の読み出し線に接続されたm個のセンサ画素回路9が、一括して読み出し可能状態になる。このときソースドライバ回路6は、電源線VDD1~VDDmに対してハイレベル電位を印加する。これにより、読み出し可能状態にあるm個のセンサ画素回路9から出力線OUT1~OUTmに、各センサ画素回路9で検知した光の量に応じた信号(以下、センサ信号という)が出力される。
 ソースドライバ回路6は、第1センサ画素回路9aの出力信号と第2センサ画素回路9bの出力信号の差を求める差分回路(図示せず)を含んでいる。ソースドライバ回路6は、差分回路で求めた光量の差を増幅し、増幅後の信号をセンサ出力Soutとして表示パネル2の外部に出力する。このようにソースドライバ回路6とセンサロウドライバ回路7を用いてすべてのセンサ画素回路9からセンサ信号を読み出すことにより、表示パネル2に入射した光を検知することができる。図1に示す表示装置は、表示パネル2に入射した光を検知するために、以下に示す1回駆動および連続駆動のいずれかを行う。
 図3は、1回駆動を行う場合のバックライト3の点灯および消灯タイミング、並びに、センサ画素回路9に対するリセットおよび読み出しタイミングを示す図である。1回駆動を行う場合、バックライト3は、1フレーム期間に1回、所定時間だけ点灯し、それ以外の期間では消灯する。具体的には、バックライト3は、1フレーム期間内の時刻tbにおいて点灯し、時刻tcにおいて消灯する。また、時刻tbにおいてすべての第1センサ画素回路9aに対するリセットが行われ、時刻taにおいてすべての第2センサ画素回路9bに対するリセットが行われる。
 第1センサ画素回路9aは、時刻tbから時刻tcまでの期間A1(バックライト3の点灯期間)に入射した光を検知する。第2センサ画素回路9bは、時刻taから時刻tbまでの期間A2(バックライト3の消灯期間)に入射した光を検知する。期間A1と期間A2は同じ長さである。第1センサ画素回路9aからの読み出しと第2センサ画素回路9bからの読み出しは、時刻tc以降に並列に線順次で行われる。なお、図3では、センサ画素回路9からの読み出しは、1フレーム期間内に完了しているが、次のフレーム期間で第2センサ画素回路9bに対するリセットを行うまでに完了すればよい。
 図4は、1回駆動を行う場合の表示パネル2の信号波形図である。図4に示すように、ゲート線GL1~GLxの電位は、1フレーム期間に1回ずつ順に所定時間ずつハイレベルになる。奇数番目のクロック線CLK1~CLKn-1の電位は、1フレーム期間に1回、期間A1において(より詳細には、時刻tbから時刻tcの少し前まで)ハイレベルになる。偶数番目のクロック線CLK2~CLKnの電位は、1フレーム期間に1回、期間A2において(より詳細には、時刻taから時刻tbの少し前まで)ハイレベルになる。奇数番目のリセット線RST1~RSTn-1の電位は、1フレーム期間に1回、期間A1の始めに所定時間だけハイレベルになる。偶数番目のリセット線RST2~RSTnの電位は、1フレーム期間に1回、期間A2の始めに所定時間だけハイレベルになる。読み出し線RWS1~RWSnは2本ずつ対にされ、(n/2)対の読み出し線の電位は時刻tc以降に順に所定時間ずつハイレベルになる。
 図5は、連続駆動を行う場合のバックライト3の点灯および消灯タイミング、並びに、センサ画素回路9に対するリセットおよび読み出しタイミングを示す図である。図5に示すように、バックライト3は、1フレーム期間に複数回点灯し、複数回消灯する。以下の説明では、バックライト3は、1フレーム期間に4回点灯し、4回消灯するものとする。点灯期間の長さと消灯期間の長さは同じである。センサ画素回路9に対するリセットは、線順次で1フレーム期間かけて行われる(実線矢印)。センサ画素回路9からの読み出しは、リセットからほぼ1フレーム期間後に(より詳細には、1フレーム期間よりも少し短い時間経過後に)行われる(破線矢印)。
 図6は、連続駆動を行う場合の表示パネル2の信号波形図である。図6に示すように、ゲート線GL1~GLxの電位は、1回駆動の場合と同様に変化する。クロック線CLK1~CLKnの電位は、同じタイミングで変化し、1フレーム期間に4回ずつハイレベルとローレベルになる。クロック線CLK1~CLKnの電位のハイレベル期間の長さとローレベル期間の長さは同じである。リセット線RST1~RSTnは2本ずつ対にされ、(n/2)対のリセット線の電位は1フレーム期間に1回ずつ順に所定時間だけハイレベルになる。読み出し線RWS1~RWSnも2本ずつ対にされ、(n/2)対の読み出し線の電位は1フレーム期間に順に所定時間ずつハイレベルになる。読み出し線RWS1の電位がハイレベルからローレベルに変化したすぐ後に、リセット線RST1の電位がローレベルからハイレベルに変化する。リセット線RST2~RSTnの電位も、これと同様である。このため、センサ画素回路9が光を検知する期間(リセットから読み出しまでの期間:図5に示すA0)の長さは、ほぼ1フレーム期間に等しくなる。
 図7は、センサ画素回路9の概略構成を示す図である。図7に示すように、第1センサ画素回路9aは、1個のフォトダイオードD1aと1個の蓄積ノードNDaを含んでいる。フォトダイオードD1aは、バックライト3が点灯している間に入射した光の量(信号+ノイズ)に応じた電荷を蓄積ノードNDaから引き抜く。第2センサ画素回路9bは、第1センサ画素回路9aと同様に、1個のフォトダイオードD1bと1個の蓄積ノードNDbを含んでいる。フォトダイオードD1bは、バックライト3が消灯している間に入射した光の量(ノイズ)に応じた電荷を蓄積ノードNDbから引き抜く。第1センサ画素回路9aからは、バックライト3の点灯時の検知期間に入射した光の量に応じたセンサ信号が読み出される。第2センサ画素回路9bからは、バックライト3の消灯時の検知期間に入射した光の量に応じたセンサ信号が読み出される。ソースドライバ回路6に含まれる差分回路を用いて、第1センサ画素回路9aの出力信号と第2センサ画素回路9bの出力信号の差を求めることにより、バックライト点灯時の光量とバックライト消灯時の光量の差を求めることができる。
 なお、画素領域4に設けるセンサ画素回路9の個数は任意でよい。ただし、第1センサ画素回路9aと第2センサ画素回路9bを異なる出力線に接続することが好ましい。例えば、画素領域4に(n×m)個のセンサ画素回路9を設ける場合には、奇数番目の出力線OUT1~OUTm-1のそれぞれにn個の第1センサ画素回路9aを接続し、偶数番目の出力線OUT2~OUTmのそれぞれにn個の第2センサ画素回路9bを接続すればよい。この場合、センサ画素回路9からの読み出しは行ごとに行われる。あるいは、画素領域4にカラー画素と同数の(すなわち、(x×y/3)個の)センサ画素回路9を設けてもよい。あるいは、画素領域4にカラー画素よりも少ない個数の(例えば、カラー画素の数分の1~数10分の1の)センサ画素回路9を設けてもよい。
 このように本発明の実施形態に係る表示装置は、画素領域4に複数のフォトダイオード(光センサ)を配置した表示装置であって、複数の表示画素回路8および複数のセンサ画素回路9を含む表示パネル2と、センサ画素回路9に対して、バックライト点灯時の検知期間とバックライト消灯時の検知期間とを示すクロック信号CLK(制御信号)を出力するセンサロウドライバ回路7(駆動回路)とを備えている。以下、この表示装置に含まれるセンサ画素回路9の詳細を説明する。以下の説明では、センサ画素回路を画素回路と略称し、信号線上の信号を識別するために信号線と同じ名称を使用する(例えば、クロック線CLKa上の信号をクロック信号CLKaという)。
 第1、第2、第6および第7の実施形態では、第1センサ画素回路9aは、クロック線CLKa、リセット線RSTa、読み出し線RWSa、電源線VDDaおよび出力線OUTaに接続される。第2センサ画素回路9bは、クロック線CLKb、リセット線RSTb、読み出し線RWSb、電源線VDDbおよび出力線OUTbに接続される。これらの実施形態では、第2センサ画素回路9bは第1センサ画素回路9aと同じ構成を有し同様に動作するので、第2センサ画素回路9bに関する説明を適宜省略する。第3~第5の実施形態では、第1センサ画素回路9aと第2センサ画素回路9bは、一部の構成要素を共有し、1個の画素回路として構成される。第3および第4の実施形態に係る画素回路は、共通のリセット線RSTおよび読み出し線RWSに接続され、第5の実施形態に係る画素回路は共通のリセット線RST、読み出し線RWS、電源線VDDおよび出力線OUTに接続される。
 本発明の実施形態に係る表示装置は、図3および図4に示す1回駆動を行ってもよく、図5および図6に示す連続駆動を行ってもよい。以下では、第1~第5の実施形態に係る表示装置は1回駆動を行い、第6および第7の実施形態に係る表示装置は連続駆動を行うものとする。
 (第1の実施形態)
 図8は、本発明の第1の実施形態に係る画素回路の回路図である。図8に示すように、第1画素回路10aは、トランジスタT1a、M1a、フォトダイオードD1a、および、コンデンサC1aを含んでいる。第2画素回路10bは、トランジスタT1b、M1b、フォトダイオードD1b、および、コンデンサC1bを含んでいる。トランジスタT1a、M1a、T1b、M1bは、N型TFT(Thin Film Transistor:薄膜トランジスタ)である。
 第1画素回路10aでは、フォトダイオードD1aのアノードはリセット線RSTaに接続され、カソードはトランジスタT1aのソースに接続される。トランジスタT1aのゲートはクロック線CLKaに接続され、ドレインはトランジスタM1aのゲートに接続される。トランジスタM1aのドレインは電源線VDDaに接続され、ソースは出力線OUTaに接続される。コンデンサC1aは、トランジスタM1aのゲートと読み出し線RWSaの間に設けられる。第1画素回路10aでは、トランジスタM1aのゲートに接続されたノードが、検知した光量に応じた電荷を蓄積する蓄積ノードとなり、トランジスタM1aは読み出しトランジスタとして機能する。第2画素回路10bは、第1画素回路10aと同じ構成を有する。
 図9は、第1画素回路10aのレイアウト図である。図9に示すように、第1画素回路10aは、ガラス基板上に遮光膜LS、半導体層(斜線部)、ゲート配線層(点模様部)およびソース配線層(白塗り部)を順に形成することにより構成される。半導体層とソース配線層を接続する箇所、および、ゲート配線層とソース配線層を接続する箇所には、コンタクト(白円で示す)が設けられる。トランジスタT1a、M1aは、半導体層とゲート配線層を交差して配置することにより形成される。フォトダイオードD1aは、P層、I層およびN層の半導体層を並べて配置することにより形成される。コンデンサC1aは、半導体層とゲート配線層を重ねて配置することにより形成される。遮光膜LSは、金属製であり、基板の裏側から入った光がフォトダイオードD1aに入射することを防止する。第2画素回路10bは、第1画素回路10aと同様の形態にレイアウトされる。なお、第1および第2画素回路10a、10bを上記以外の形態にレイアウトしてもよい。
 図10は、1回駆動を行う場合の第1画素回路10aの動作を示す図である。1回駆動を行う場合、第1画素回路10aは、1フレーム期間に(a)リセット、(b)蓄積、(c)保持、および、(d)読み出しを行う。
 図11は、1回駆動を行う場合の第1画素回路10aと第2画素回路10bの信号波形図である。図11において、BLはバックライト3の輝度を表し、Vintaは第1画素回路10aの蓄積ノードの電位(トランジスタM1aのゲート電位)を表し、Vintbは第2画素回路10bの蓄積ノードの電位(トランジスタM1bのゲート電位)を表す。第1画素回路10aについては、時刻t4~時刻t5がリセット期間、時刻t5~時刻t6が蓄積期間、時刻t6~時刻t7が保持期間、時刻t7~時刻t8が読み出し期間となる。第2画素回路10bについては、時刻t1~時刻t2がリセット期間、時刻t2~時刻t3が蓄積期間、時刻t3~時刻t7が保持期間、時刻t7~時刻t8が読み出し期間となる。
 第1画素回路10aのリセット期間では、クロック信号CLKaはハイレベル、読み出し信号RWSaはローレベル、リセット信号RSTaはリセット用のハイレベルになる。このとき、トランジスタT1aはオンする。したがって、リセット線RSTaからフォトダイオードD1aとトランジスタT1aを経由して蓄積ノードに電流(フォトダイオードD1aの順方向電流)が流れ(図10(a))、電位Vintaは所定レベルにリセットされる。
 第1画素回路10aの蓄積期間では、クロック信号CLKaはハイレベル、リセット信号RSTaと読み出し信号RWSaはローレベルになる。このとき、トランジスタT1aはオンする。このときにフォトダイオードD1aに光が入射すると、蓄積ノードからトランジスタT1aとフォトダイオードD1aを経由してリセット線RSTaに電流(フォトダイオードD1aのフォト電流)が流れ、蓄積ノードから電荷が引き抜かれる(図10(b))。したがって、電位Vintaは、クロック信号CLKaがハイレベルである期間(バックライト3の点灯期間)に入射した光の量に応じて下降する。
 第1画素回路10aの保持期間では、クロック信号CLKa、リセット信号RSTaおよび読み出し信号RWSaはローレベルになる。このとき、トランジスタT1aはオフする。このときにフォトダイオードD1aに光が入射しても、トランジスタT1aはオフしており、フォトダイオードD1aとトランジスタM1のゲートの間は電気的に遮断されているので、電位Vintaは変化しない(図10(c))。
 第1画素回路10aの読み出し期間では、クロック信号CLKaとリセット信号RSTaはローレベル、読み出し信号RWSaは読み出し用のハイレベルになる。このとき、トランジスタT1aはオフする。このとき電位Vintaは、読み出し信号RWSaの電位の上昇量の(Cqa/Cpa)倍(ただし、Cpaは第1画素回路10aの全体の容量値、CqaはコンデンサC1aの容量値)だけ上昇する。トランジスタM1aは、ソースドライバ回路6に含まれるトランジスタ(図示せず)を負荷としたソースフォロワ増幅回路を構成し、電位Vintaに応じて出力線OUTaを駆動する(図10(d))。
 第2画素回路10bは、第1画素回路10aと同様に動作する。電位Vintbは、リセット期間において所定レベルにリセットされ、蓄積期間ではクロック信号CLKbがハイレベルである期間(バックライト3の消灯期間)に入射した光の量に応じて下降し、保持期間では変化しない。読み出し期間では、電位Vintbは読み出し信号RWSbの電位の上昇量の(Cqb/Cpb)倍(ただし、Cpbは第2画素回路10bの全体の容量値、CqbはコンデンサC1bの容量値)だけ上昇し、トランジスタM1bは電位Vintbに応じて出力線OUTbを駆動する。
 以上に示すように、本実施形態に係る第1画素回路10aは、1個のフォトダイオードD1a(光センサ)と、検知した光量に応じた電荷を蓄積する1個の蓄積ノードと、蓄積ノードに接続された制御端子を有するトランジスタM1a(読み出しトランジスタ)と、フォトダイオードD1aを流れる電流の経路上に設けられ、クロック信号CLKに従いオン/オフするトランジスタT1a(保持用スイッチング素子)とを含んでいる。トランジスタT1aは蓄積ノードとフォトダイオードD1aの一端との間に設けられ、フォトダイオードD1aの他端はリセット線RSTaに接続される。トランジスタT1aは、クロック信号CLKaに従い、バックライト点灯時の検知期間でオンする。第2画素回路10bは第1画素回路10aと同様の構成を有し、第2画素回路10bに含まれるトランジスタT1bはバックライト消灯時の検知期間でオンする。
 このようにフォトダイオードD1aを流れる電流の経路上にバックライト点灯時の検知期間でオンするトランジスタT1aを設け、フォトダイオードD1bを流れる電流の経路上にバックライト消灯時の検知期間でオンするトランジスタT1bを設けることにより、バックライト点灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第1画素回路10aと、バックライト消灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第2画素回路10bとを構成することができる。
 したがって、第1および第2画素回路10a、10bを用いてバックライト点灯時の光量とバックライト消灯時の光量を別個に検知し、画素回路の外部で両者の差を求めることができる。これにより、光環境に依存しない入力機能を提供することができる。また、1個のセンサ画素回路で2種類の光量を順に検知する場合と比べて、センサ画素回路からの読み出し回数を減らし、読み出し速度を遅くして、装置の消費電力を削減することができる。また、バックライト点灯時の光を検知する動作とバックライト消灯時の光を検知する動作を1フレーム期間に1回ずつ行うことにより、バックライトの点灯および消灯タイミング、並びに、センサ画素回路に対するリセットおよび読み出しタイミングを決定するときの自由度を大きくすることができる。また、バックライト点灯時の検知期間とバックライト消灯時の検知期間を接近して設定することにより、バックライト点灯時の検知期間とバックライト消灯時の検知期間の間のずれをなくし、モーション入力に対する追従性が入力方向に応じて変動することを防止することができる。また、センサ画素回路の外部で暗電流の差を求めることにより、温度補償を行うこともできる。
 また、第1および第2画素回路10a、10bは、それぞれ、蓄積ノードと読み出し線RWSa、RWSbとの間に設けられたコンデンサC1a、C1bをさらに含んでいる。したがって、読み出し線RWSa、RWSbに読み出し用電位を印加することにより、蓄積ノードの電位を変化させ、検知した光量に応じた信号を第1および第2画素回路10a、10bから読み出すことができる。
 また、表示パネル4は第1および第2画素回路10a、10bの出力信号を伝搬する複数の出力線OUT1~OUTmをさらに含み、第1画素回路10aと第2画素回路10bは種類ごとに異なる出力線に接続されている。したがって、第1および第2画素回路10a、10bからの読み出しを並列に行い、読み出し速度を遅くして、装置の消費電力を削減することができる。また、ソースドライバ回路6は、第1画素回路10aの出力信号と第2画素回路10bの出力信号との差を求める差分回路を含んでいる。したがって、並列に読み出した2種類の光量の差を直ちに求め、2種類の光量を順に検知した場合に必要となる、先に検知した光量を記憶するためのメモリは不要とすることができる。
 (第2の実施形態)
 図12は、本発明の第2の実施形態に係る画素回路の回路図である。図12に示すように、第1画素回路20aは、トランジスタT1a、T2a、M1a、フォトダイオードD1a、および、コンデンサC1aを含んでいる。第2画素回路20bは、トランジスタT1b、T2b、M1b、フォトダイオードD1b、および、コンデンサC1bを含んでいる。トランジスタT1a、T2a、M1a、T1b、T2b、M1bは、N型TFTである。
 第1画素回路20aでは、トランジスタT1a、T2aのゲートは、クロック線CLKaに接続される。トランジスタT2aのソースはリセット線RSTaに接続され、ドレインはフォトダイオードD1aのアノードに接続される。フォトダイオードD1aのカソードは、トランジスタT1aのソースに接続される。トランジスタT1aのドレインは、トランジスタM1aのゲートに接続される。トランジスタM1aのドレインは電源線VDDaに接続され、ソースは出力線OUTaに接続される。コンデンサC1aは、トランジスタM1aのゲートと読み出し線RWSaの間に設けられる。第1画素回路20aでは、トランジスタM1aのゲートに接続されたノードが蓄積ノードとなり、トランジスタM1aは読み出しトランジスタとして機能する。第2画素回路20bは、第1画素回路20aと同じ構成を有する。図13は、第1画素回路20aのレイアウト図である。図13の説明は、第1の実施形態と同様である。
 図14は、1回駆動を行う場合の第1画素回路20aの動作を示す図である。1回駆動を行う場合、第1画素回路20aは、1フレーム期間に(a)リセット、(b)蓄積、(c)保持、および、(d)読み出しを行う。1回駆動を行う場合の第1および第2画素回路20a、20bの信号波形図は、第1の実施形態と同じである(図11)。第1画素回路20aは、トランジスタT2aがトランジスタT1aと同じタイミングでオン/オフする点を除き、第1の実施形態に係る第1画素回路10aと同様に動作する。第2画素回路20bも、これと同様である。
 以上に示すように、本実施形態に係る第1画素回路20aは、1個のフォトダイオードD1a(光センサ)と、検知した光量に応じた電荷を蓄積する1個の蓄積ノードと、蓄積ノードに接続された制御端子を有するトランジスタM1a(読み出しトランジスタ)と、トランジスタT1a、T2a(2個の保持用スイッチング素子)とを含んでいる。トランジスタT1aは蓄積ノードとフォトダイオードD1aの一端との間に設けられ、トランジスタT2aはリセット線RSTaとフォトダイオードD1aの他端との間に設けられる。トランジスタT1a、T2aは、クロック信号CLKaに従い、バックライト点灯時の検知期間でオンする。第2画素回路20bは第1画素回路20aと同様の構成を有し、第2画素回路20bに含まれるトランジスタT1b、T2bはバックライト消灯時の検知期間でオンする。
 このようにフォトダイオードD1aの両側にバックライト点灯時の検知期間でオンするトランジスタT1a、T2aを設け、フォトダイオードD1bの両側にバックライト消灯時の検知期間でオンするトランジスタT1b、T2bを設けることにより、バックライト点灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第1画素回路20aと、バックライト消灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第2画素回路20bとを構成することができる。これにより、第1の実施形態と同様の効果が得られる。
 また、第1画素回路20aでは、バックライト点灯時の検知期間以外では、フォトダイオードD1aとリセット線RSTaの間に設けられたトランジスタT2aがオフする。このため、フォトダイオードD1aを流れる電流による、フォトダイオードD1aのカソード電位の変動は小さくなり、トランジスタT1aの両端に印加される電位差は小さくなる。これにより、トランジスタT1aを流れるリーク電流を削減し、蓄積ノードの電位の変動を防止して、検出精度を高くすることができる。第2画素回路20bについても、同様の効果が得られる。
 (第3の実施形態)
 図15は、本発明の第3の実施形態に係る画素回路の回路図である。図15に示す画素回路30は、トランジスタT1a、T1b、M1a、M1b、フォトダイオードD1、および、コンデンサC1a、C1bを含んでいる。トランジスタT1a、T1b、M1a、M1bは、N型TFTである。図15では、左半分が第1画素回路に相当し、右半分が第2画素回路に相当する。画素回路30は、クロック線CLKa、CLKb、リセット線RST、読み出し線RWS、電源線VDDa、VDDb、および、出力線OUTa、OUTbに接続される。
 図15に示すように、フォトダイオードD1のアノードはリセット線RSTに接続され、カソードはトランジスタT1a、T1bのソースに接続される。トランジスタT1aのゲートはクロック線CLKaに接続され、ドレインはトランジスタM1aのゲートに接続される。トランジスタM1aのドレインは電源線VDDaに接続され、ソースは出力線OUTaに接続される。コンデンサC1aは、トランジスタM1aのゲートと読み出し線RWSの間に設けられる。トランジスタT1bのゲートはクロック線CLKbに接続され、ドレインはトランジスタM1bのゲートに接続される。トランジスタM1bのドレインは電源線VDDbに接続され、ソースは出力線OUTbに接続される。コンデンサC1bは、トランジスタM1bのゲートと読み出し線RWSの間に設けられる。画素回路30では、トランジスタM1aのゲートに接続されたノードが第1蓄積ノードとなり、トランジスタM1bのゲートに接続されたノードが第2蓄積ノードとなり、トランジスタM1a、M1bは読み出しトランジスタとして機能する。図16は、画素回路30のレイアウト図である。図16の説明は、第1の実施形態と同じである。
 図17は、1回駆動を行う場合の画素回路30の動作を示す図である。1回駆動を行う場合、画素回路30は、1フレーム期間に(a)バックライト消灯時のリセット、(b)バックライト消灯時の蓄積、(c)バックライト点灯時のリセット、(d)バックライト点灯時の蓄積、(e)保持、および、(f)読み出しを行う。
 図18は、1回駆動を行う場合の画素回路30の信号波形図である。図18において、Vintaは第1蓄積ノードの電位(トランジスタM1aのゲート電位)を表し、Vintbは第2蓄積ノードの電位(トランジスタM1bのゲート電位)を表す。図18では、時刻t1~時刻t2がバックライト消灯時のリセット期間、時刻t2~時刻t3がバックライト消灯時の蓄積期間、時刻t4~時刻t5がバックライト点灯時のリセット期間、時刻t5~時刻t6がバックライト点灯時の蓄積期間、時刻t3~時刻t4と時刻t6~時刻t7が保持期間、時刻t7~時刻t8が読み出し期間となる。
 バックライト消灯時のリセット期間では、クロック信号CLKbはハイレベル、クロック信号CLKaと読み出し信号RWSはローレベル、リセット信号RSTはリセット用のハイレベルになる。このときトランジスタT1aはオフし、トランジスタT1bはオンする。したがって、リセット線RSTからフォトダイオードD1とトランジスタT1bを経由して第2蓄積ノードに電流(フォトダイオードD1の順方向電流)が流れ(図17(a))、電位Vintbは所定レベルにリセットされる。
 バックライト消灯時の蓄積期間では、クロック信号CLKbはハイレベル、クロック信号CLKa、リセット信号RSTおよび読み出し信号RWSはローレベルになる。このときトランジスタT1aはオフし、トランジスタT1bはオンする。このときにフォトダイオードD1に光が入射すると、第2蓄積ノードからトランジスタT1bとフォトダイオードD1を経由してリセット線RSTに電流(フォトダイオードD1のフォト電流)が流れ、第2蓄積ノードから電荷が引き抜かれる(図17(b))。したがって、電位Vintbは、この期間(バックライト3の消灯時間)に入射した光の量に応じて下降する。なお、この期間では電位Vintaは変化しない。
 バックライト点灯時のリセット期間では、クロック信号CLKaはハイレベル、クロック信号CLKbと読み出し信号RWSはローレベル、リセット信号RSTはリセット用のハイレベルになる。このときトランジスタT1aはオンし、トランジスタT1bはオフする。したがって、リセット線RSTからフォトダイオードD1とトランジスタT1aを経由して第1蓄積ノードに電流(フォトダイオードD1の順方向電流)が流れ(図17(c))、電位Vintaは所定レベルにリセットされる。
 バックライト点灯時の蓄積期間では、クロック信号CLKaはハイレベル、クロック信号CLKb、リセット信号RSTおよび読み出し信号RWSはローレベルになる。このときトランジスタT1aはオンし、トランジスタT1bはオフする。このときにフォトダイオードD1に光が入射すると、第1蓄積ノードからトランジスタT1aとフォトダイオードD1を経由してリセット線RSTに電流(フォトダイオードD1のフォト電流)が流れ、第1蓄積ノードから電荷が引き抜かれる(図17(d))。したがって、電位Vintaは、この期間(バックライト3の点灯時間)に入射した光の量に応じて下降する。なお、この期間では電位Vintbは変化しない。
 保持期間では、クロック信号CLKa、CLKb、リセット信号RSTおよび読み出し信号RWSはローレベルになる。このとき、トランジスタT1a、T1bはオフする。このときにフォトダイオードD1に光が入射しても、トランジスタT1a、T1bはオフしており、フォトダイオードD1とトランジスタM1a、M1bのゲートの間は電気的に遮断されているので、電位Vinta、Vintbは変化しない(図17(e))。
 読み出し期間では、クロック信号CLKa、CLKbとリセット信号RSTはローレベル、読み出し信号RWSは読み出し用のハイレベルになる。このときトランジスタT1a、T1bはオフする。このときに電位Vinta、Vintbは、読み出し信号RWSの電位の上昇分だけ上昇し、トランジスタM1aのドレイン-ソース間に電位Vintaに応じた量の電流Iaが流れ、トランジスタM1bのドレイン-ソース間に電位Vintbに応じた量の電流Ibが流れる(図17(f))。電流Iaは出力線OUTaを経由してソースドライバ回路6に入力され、電流Ibは出力線OUTbを経由してソースドライバ回路6に入力される。
 以上に示すように、本実施形態に係る画素回路30は、第1の実施形態に係る第1および第2画素回路10a、10bの間で1個のフォトダイオードD1(光センサ)を共有した構成を有する。共有されたフォトダイオードD1のカソードは、第1画素回路相当部分に含まれるトランジスタT1aのソースと、第2画素回路相当部分に含まれるトランジスタT1bのソースに接続される。
 画素回路30によれば、第1の実施形態に係る第1および第2画素回路10a、10bと同様に、バックライト点灯時の光量とバックライト消灯時の光量を検知することができる。これにより、第1の実施形態と同様の効果が得られる。また、2種類の画素回路間で1個のフォトダイオードD1を共有することにより、フォトダイオードの感度特性のばらつきの影響をキャンセルして、バックライト点灯時の光量とバックライト消灯時の光量の差を正確に求めることができる。また、フォトダイオードの個数を減らし、開口率を高くして、センサ画素回路の感度を高くすることができる。
 (第4の実施形態)
 図19は、本発明の第4の実施形態に係る画素回路の回路図である。図19に示す画素回路40は、トランジスタT1a、T1b、T2a、T2a、M1a、M1b、フォトダイオードD1、および、コンデンサC1a、C1bを含んでいる。トランジスタT1a、T1b、T2a、T2b、M1a、M1bは、N型TFTである。図19では、左半分が第1画素回路に相当し、右半分が第2画素回路に相当する。画素回路40は、クロック線CLKa、CLKb、リセット線RST、読み出し線RWS、電源線VDDa、VDDb、および、出力線OUTa、OUTbに接続される。
 図19に示すように、トランジスタT1a、T2aのゲートはクロック線CLKaに接続され、トランジスタT2a、T2bのゲートはクロック線CLKbに接続される。トランジスタT2a、T2bのソースはリセット線RSTに接続され、ドレインはフォトダイオードD1のアノードに接続される。フォトダイオードD1のカソードはトランジスタT1a、T1bのソースに接続される。トランジスタT1aのゲートはクロック線CLKaに接続され、ドレインはトランジスタM1aのゲートに接続される。トランジスタM1aのドレインは電源線VDDaに接続され、ソースは出力線OUTaに接続される。コンデンサC1aは、トランジスタM1aのゲートと読み出し線RWSの間に設けられる。トランジスタT1bのゲートはクロック線CLKbに接続され、ドレインはトランジスタM1bのゲートに接続される。トランジスタM1bのドレインは電源線VDDbに接続され、ソースは出力線OUTbに接続される。コンデンサC1bは、トランジスタM1bのゲートと読み出し線RWSの間に設けられる。画素回路40では、トランジスタM1aのゲートに接続されたノードが第1蓄積ノードとなり、トランジスタM1bのゲートに接続されたノードが第2蓄積ノードとなり、トランジスタM1a、M1bは読み出しトランジスタとして機能する。
 図20は、1回駆動を行う場合の画素回路40の動作を示す図である。1回駆動を行う場合、画素回路40は、1フレーム期間に(a)バックライト消灯時のリセット、(b)バックライト消灯時の蓄積、(c)バックライト点灯時のリセット、(d)バックライト点灯時の蓄積、(e)保持、および、(f)読み出しを行う。1回駆動を行う場合の画素回路40の信号波形図は、第3の実施形態と同じである(図18)。画素回路40は、トランジスタT2a、T2bがそれぞれトランジスタT1a、T2aと同じタイミングでオン/オフする点を除き、第3の実施形態に係る画素回路30と同様に動作する。
 以上に示すように、本実施形態に係る画素回路40は、第2の実施形態に係る第1および第2画素回路20a、20bの間で1個のフォトダイオードD1(光センサ)を共有した構成を有する。共有されたフォトダイオードD1のカソードは、第1画素回路相当部分に含まれるトランジスタT1aのソースと、第2画素回路相当部分に含まれるトランジスタT1bのソースに接続される。フォトダイオードD1のアノードは、第1画素回路相当部分に含まれるトランジスタT2aのドレインと、第2センサ画素回路相当部分に含まれるトランジスタT2bのドレインに接続される。
 画素回路40によれば、第2の実施形態に係る第1および第2画素回路20a、20bと同様に、バックライト点灯時の光量とバックライト消灯時の光量を検知することができる。これにより、第1の実施形態と同様の効果が得られる。また、第2の実施形態と同様に、トランジスタT1a、T1bを流れるリーク電流を削減し、第1および第2蓄積ノードの電位の変動を防止して、検出精度を高くすることができる。また、2種類の画素回路間で1個のフォトダイオードD1を共有することにより、フォトダイオードの感度特性のばらつきの影響をキャンセルして、バックライト点灯時の光量とバックライト消灯時の光量の差を正確に求めることができる。また、フォトダイオードの個数を減らし、開口率を高くして、センサ画素回路の感度を高くすることができる。
 (第5の実施形態)
 図21は、本発明の第5の実施形態に係る画素回路の回路図である。図21に示す画素回路50は、トランジスタT1a、T1b、M1、フォトダイオードD1、および、コンデンサC1a、C1bを含んでいる。トランジスタT1a、T1b、M1は、N型TFTである。図21では、左半分が第1画素回路に相当し、右半分が第2画素回路に相当する。画素回路50は、クロック線CLKa、CLKb、リセット線RST、読み出し線RWS、電源線VDD、および、出力線OUTに接続される。
 図21に示すように、フォトダイオードD1のアノードはリセット線RSTに接続され、カソードはトランジスタT1a、T1bのソースとトランジスタM1のゲートに接続される。トランジスタT1aのゲートはクロック線CLKaに接続され、トランジスタT1bのゲートはクロック線CLKbに接続される。コンデンサC1aは、トランジスタT1aのドレインと読み出し線RWSの間に設けられる。コンデンサC1bは、トランジスタT1bのドレインと読み出し線RWSの間に設けられる。トランジスタM1のドレインは電源線VDDに接続され、ソースは出力線OUTに接続される。画素回路50では、トランジスタT1aのドレインに接続されたノードが第1蓄積ノードとなり、トランジスタT1bのドレインに接続されたノードが第2蓄積ノードとなり、トランジスタM1は読み出しトランジスタとして機能する。
 図22は、1回駆動を行う場合の画素回路50の動作を示す図である。1回駆動を行う場合、画素回路50は、1フレーム期間に(a)バックライト消灯時のリセット、(b)バックライト消灯時の蓄積、(c)バックライト点灯時のリセット、(d)バックライト点灯時の蓄積、(e)保持、(f)読み出し直前の初期化、(g)バックライト消灯時光量の読み出し、および、(h)バックライト点灯時光量の読み出しを行う。読み出し直前の初期化は、バックライト消灯時光量の読み出しの前と、バックライト点灯時光量の読み出しの前に合わせて2回行われる。
 図23は、1回駆動を行う場合の画素回路50の信号波形図である。図23において、Vintaは第1蓄積ノードの電位(トランジスタT1aのドレイン電位)を表し、Vintbは第2蓄積ノードの電位(トランジスタT1bのドレイン電位)を表す。図23では、時刻t1~時刻t2がバックライト消灯時のリセット期間、時刻t2~時刻t3がバックライト消灯時の蓄積期間、時刻t4~時刻t5がバックライト点灯時のリセット期間、時刻t5~時刻t6がバックライト点灯時の蓄積期間、時刻t3~時刻t4と時刻t6~時刻t7が保持期間、時刻t7~時刻t8と時刻t11~時刻t12が読み出し直前の初期化期間、時刻t9~時刻t10がバックライト消灯時光量の読み出し期間、時刻t13~時刻t14がバックライト点灯時光量の読み出し期間となる。
 バックライト消灯時のリセット期間、バックライト消灯時の蓄積期間、バックライト点灯時のリセット期間、バックライト点灯時の蓄積期間、および、保持期間では、画素回路50は、第3の実施形態に係る画素回路30と同様に動作する(図22(a)~(e))。
 読み出し直前の初期化期間では、クロック信号CLKa、CLKbと読み出し信号RWSはローレベル、リセット信号RSTはリセット用のハイレベルになる。このとき、トランジスタT1a、T1bはオフする。したがって、リセット線RSTからフォトダイオードD1を経由して、フォトダイオードD1のカソードに接続されたノードN1に電流(フォトダイオードD1の順方向電流)が流れ(図22(f))、ノードN1の電位は所定レベルにリセットされる。
 バックライト消灯時光量の読み出し期間では、クロック信号CLKbはハイレベル、クロック信号CLKaとリセット信号RSTはローレベル、読み出し信号RWSは読み出し用のハイレベルになる。このときトランジスタT1aはオフし、トランジスタT1bはオンする。このときに電位Vintbは読み出し信号RWSの電位の上昇量の(Cqb/Cpb)倍(ただし、Cpbは第2画素回路に相当する部分の容量値、CqbはコンデンサC1bの容量値)だけ上昇し、トランジスタM1bは電位Vintbに応じて出力線OUTを駆動する(図22(g))。
 バックライト点灯時光量の読み出し期間では、クロック信号CLKaはハイレベル、クロック信号CLKbとリセット信号RSTはローレベル、読み出し信号RWSは読み出し用のハイレベルになる。このときトランジスタT1aはオンし、トランジスタT1bはオフする。このときに電位Vintaは読み出し信号RWSの電位の上昇量の(Cqa/Cpa)倍(ただし、Cpaは第1画素回路に相当する部分の容量値、CqaはコンデンサC1aの容量値)だけ上昇し、トランジスタM1aは電位Vintaに応じて出力線OUTを駆動する(図22(h))。
 以上に示すように、本実施形態に係る画素回路50は、第1の実施形態に係る第1および第2画素回路10a、10bの間でフォトダイオードD1とトランジスタM1(読み出しトランジスタ)を共有した構成を有する。共有されたトランジスタM1のゲート(制御端子)は、共有されたフォトダイオードD1の一端と、第1画素回路相当部分に含まれるトランジスタT1aの一端と、第2画素回路相当部分に含まれるトランジスタT1bの一端とに接続される。このようにトランジスタM1のゲートは、トランジスタT1a、T1bを介して第1および第2の蓄積ノードに電気的に接続可能に構成される。
 画素回路50によれば、第3の実施形態に係る画素回路30と同様に、バックライト点灯時の光量とバックライト消灯時の光量を検知することができる。これにより、第1の実施形態と同様の効果が得られる。また、2種類の画素回路間で1個のフォトダイオードD1を共有することにより、第3の実施形態と同様の効果が得られる。また、2種類の画素回路間でトランジスタM1を共有することにより、トランジスタM1の閾値特性のばらつきの影響をキャンセルして、バックライト点灯時の光量とバックライト消灯時の光量の差を正確に求めることができる。
 (第6の実施形態)
 図24は、本発明の第6の実施形態に係る画素回路の回路図である。図24に示すように、第1画素回路60aは、トランジスタT1a、M1a、フォトダイオードD1a、および、コンデンサC1aを含んでいる。第2画素回路60bは、トランジスタT1b、M1b、フォトダイオードD1b、および、コンデンサC1bを含んでいる。トランジスタT1a、M1a、T1b、M1bは、N型TFTである。
 第1画素回路60aでは、トランジスタT1aのソースはリセット線RSTaに接続され、ゲートはクロック線CLKaに接続され、ドレインはフォトダイオードD1aのアノードに接続される。フォトダイオードD1aのカソードは、トランジスタM1aのゲートに接続される。トランジスタM1aのドレインは電源線VDDaに接続され、ソースは出力線OUTaに接続される。コンデンサC1aは、トランジスタM1aのゲートと読み出し線RWSaの間に設けられる。第1画素回路60aでは、トランジスタM1aのゲートに接続されたノードが蓄積ノードとなり、トランジスタM1aは読み出しトランジスタとして機能する。第2画素回路60bは、第1画素回路60aと同じ構成を有する。図25は、第1画素回路60aのレイアウト図である。図25の説明は、第1の実施形態と同じである。
 図26は、連続駆動を行う場合の第1および第2画素回路60a、60bの動作を示す図である。連続駆動を行う場合、第1および第2画素回路60a、60bは、1フレーム期間に(a)リセット、(b)バックライト点灯時の蓄積と保持、(c)バックライト消灯時の蓄積と保持、および、(d)読み出しを行う。バックライト点灯時の蓄積と保持、および、バックライト消灯時の蓄積と保持は、1フレーム期間に4回ずつ行われる。
 図27は、連続駆動を行う場合の第1および第2画素回路60a、60bの信号波形図である。図27において、Vintaは第1画素回路60aの蓄積ノードの電位(トランジスタM1aのゲート電位)を表し、Vintbは第2画素回路60bの蓄積ノードの電位(トランジスタM1bのゲート電位)を表す。図27では、時刻t1~時刻t2がリセット期間、時刻t2~時刻t3が蓄積および保持期間、時刻t3~時刻t4が読み出し期間となる。
 リセット期間では、クロック信号CLKa、CLKbはハイレベル、読み出し信号RWSa、RWSbはローレベル、リセット信号RSTa、RSTbはリセット用のハイレベルになる。このときトランジスタT1a、T1bはオンする。したがって、第1画素回路60aではリセット線RSTaからトランジスタT1aとフォトダイオードD1aを経由して蓄積ノードに電流(フォトダイオードD1aの順方向電流)が流れ、第2画素回路60bではリセット線RSTbからトランジスタT1bとフォトダイオードD1bを経由して蓄積ノードに電流(フォトダイオードD1bの順方向電流)が流れる(図26(a))。これにより、電位Vinta、Vintbは所定レベルにリセットされる。
 蓄積および保持期間では、リセット信号RSTa、RSTbと読み出し信号RWSa、RWSbはローレベルになり、クロック信号CLKa、CLKbは4回ずつハイレベルとローレベルになる。クロック信号CLKaがハイレベルで、クロック信号CLKbがローレベルである間、トランジスタT1aはオンし、トランジスタT1bはオフする。このときにフォトダイオードD1aに光が入射すると、第1画素回路60aの蓄積ノードからフォトダイオードD1aとトランジスタT1aを経由してリセット線RSTaに電流(フォトダイオードD1aのフォト電流)が流れ、蓄積ノードから電荷が引き抜かれる。また、このときにフォトダイオードD1bに光が入射しても、第2画素回路60bではフォトダイオードD1bのフォト電流は流れない(図26(b))。したがって、電位Vintaはこの期間(バックライト3の点灯期間)に入射した光の量に応じて下降し、電位Vintbは変化しない。
 一方、クロック信号CLKaがローレベルで、クロック信号CLKbがハイレベルである間、トランジスタT1aはオフし、トランジスタT1bはオンする。このときにフォトダイオードD1bに光が入射すると、第2画素回路60bの蓄積ノードからフォトダイオードD1bとトランジスタT1bを経由してリセット線RSTbに電流(フォトダイオードD1bのフォト電流)が流れ、蓄積ノードから電荷が引き抜かれる。また、このときにフォトダイオードD1aに光が入射しても、第1画素回路60aではフォトダイオードD1aのフォト電流は流れない(図26(c))。したがって、電位Vintbはこの期間(バックライト3の消灯期間)に入射した光の量に応じて下降し、電位Vintaは変化しない。
 読み出し期間では、クロック信号CLKa、CLKbとリセット信号RSTa、RSTbはローレベル、読み出し信号RWSa、RWSbは読み出し用のハイレベルになる。このときトランジスタT1a、T1bはオフする。このときに電位Vintaは読み出し信号RWSaの電位の上昇量の(Cqa/Cpa)倍(ただし、Cpaは第1画素回路60aの全体の容量値、CqaはコンデンサC1aの容量値)だけ上昇し、トランジスタM1aは電位Vintaに応じて出力線OUTaを駆動する。同様に、電位Vintbは読み出し信号RWSbの電位の上昇量の(Cqb/Cpb)倍(ただし、Cpbは第2画素回路60bの全体の容量値、CqbはコンデンサC1bの容量値)だけ上昇し、トランジスタM1bは電位Vintbに応じて出力線OUTbを駆動する(図26(d))。
 以上に示すように、本実施形態に係る第1画素回路60aは、第1の実施形態に係る第1画素回路10aと同じ構成要素を含んでいる。ただし、第1画素回路60aでは、フォトダイオードD1aは蓄積ノードとトランジスタT1aの一端との間に設けられ、トランジスタT1aの他端はリセット線RSTaに接続される。トランジスタT1aは、クロック信号CLKaに従い、バックライト点灯時の検知期間でオンする。第2画素回路60bは第1画素回路60aと同様の構成を有し、第2画素回路60bに含まれるトランジスタT1bはバックライト消灯時の検知期間でオンする。
 このようにフォトダイオードD1aを流れる電流の経路上にバックライト点灯時の検知期間でオンするトランジスタT1aを設け、フォトダイオードD1bを流れる電流の経路上にバックライト消灯時の検知期間でオンするトランジスタT1bを設けることにより、バックライト点灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第1画素回路60aと、バックライト消灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第2画素回路60bとを構成することができる。これにより、第1の実施形態と同様の効果が得られる。
 (第7の実施形態)
 図28は、本発明の第7の実施形態に係る画素回路の回路図である。図28に示すように、第1画素回路70aは、トランジスタT1a、T2a、T3a、M1a、フォトダイオードD1a、および、コンデンサC1aを含んでいる。第2画素回路70bは、トランジスタT1b、T2b、T3b、M1b、フォトダイオードD1b、および、コンデンサC1bを含んでいる。トランジスタT1a、T3a、M1a、T1b、T3b、M1bはN型TFT、トランジスタT2a、T2bはP型TFTである。第1画素回路70aと第2画素回路70bには、ハイレベル電位VDDPが供給される。
 第1画素回路70aでは、トランジスタT1a、T2aのゲートは、クロック線CLKaに接続される。トランジスタT1aのソースはリセット線RSTaに接続され、ドレインはフォトダイオードD1aのアノードとトランジスタT2aのドレインに接続される。フォトダイオードD1aのカソードは、トランジスタM1aのゲートに接続される。トランジスタM1aのドレインは電源線VDDaに接続され、ソースは出力線OUTaに接続される。コンデンサC1aは、トランジスタM1aのゲートと読み出し線RWSaの間に設けられる。トランジスタT3aのドレインには電位VDDPが印加され、ゲートはトランジスタM1aのゲートに接続され、ソースはトランジスタT2aのソースに接続される。第1画素回路70aでは、トランジスタM1aのゲートに接続されたノードが蓄積ノードとなり、トランジスタM1aは読み出しトランジスタとして機能する。第2画素回路70bは、第1画素回路70aと同じ構成を有する。
 図29Aおよび図29Bは、第1画素回路70aのレイアウト図である。これらの図面の説明は、以下の点を除き、第1の実施形態と同じである。図29Bに示すレイアウトでは、レイアウト面を覆うシールドSH(透明電極:太破線で示す)に電位VDDPが印加され、シールドSHとソース配線層を接続する箇所にコンタクト(黒円で示す)が設けられる。
 図30は、連続駆動を行う場合の第1および第2画素回路70a、70bの動作を示す図である。連続駆動を行う場合、第1および第2画素回路70a、70bは、1フレーム期間に(a)リセット、(b)バックライト点灯時の蓄積と保持、(c)バックライト消灯時の蓄積と保持、および、(d)読み出しを行う。バックライト点灯時の蓄積と保持、および、バックライト消灯時の蓄積と保持は、1フレーム期間に4回ずつ行われる。連続駆動を行う場合の第1および第2画素回路70a、70bの信号波形図は、第6の実施形態と同じである(図27)。
 第1および第2画素回路70a、70bは、以下の点を除き、第6の実施形態に係る第1および第2画素回路60a、60bと同様に動作する。トランジスタT2aは、クロック信号CLKaがハイレベルのときにはオフし、クロック信号CLKaがローレベルのときにはオンする。トランジスタT2bは、クロック信号CLKbがハイレベルのときにはオフし、クロック信号CLKbがローレベルのときにはオンする。
 蓄積および保持期間において、クロック信号CLKbがハイレベルからローレベルに変化すると、トランジスタT2bはオフからオンに変化する。この瞬間に、フォトダイオードD1bのアノードに接続されたノードNbは、トランジスタT2b、T3bを介して、トランジスタM1bのゲート電位Vintbに応じた電位で充電される(図30(b)の白矢印)。このため、クロック信号CLKbがハイレベルからローレベルに変化したときに、フォトダイオードD1bを流れる電流は直ちに遮断される。
 一方、蓄積および保持期間において、クロック信号CLKaがハイレベルからローレベルに変化すると、トランジスタT2aはオフからオンに変化する。この瞬間に、フォトダイオードD1aのアノードに接続されたノードNaは、トランジスタT2a、T3aを介して、トランジスタM1aのゲート電位Vintaに応じた電位で充電される(図30(c)の白矢印)。このため、クロック信号CLKaがハイレベルからローレベルに変化したときに、フォトダイオードD1aを流れる電流は直ちに遮断される。
 以上に示すように、本実施形態に係る第1画素回路70aは、第6の実施形態に係る第1画素回路60aに、一端がフォトダイオードD1aのアノード(トランジスタT1a側の端子)に接続され、クロック信号CLKaに従いオン/オフするトランジスタT2a(第1スイッチング素子)と、トランジスタT2aのソースに蓄積ノードの電位に応じた電位を与えるトランジスタT3a(第2スイッチング素子)とを追加したものである。トランジスタT2aは、クロック信号CLKaがローレベルのときに(バックライト点灯時の検知期間以外で)オンする。第2画素回路10bは第1画素回路10aと同様の構成を有し、第2画素回路70bに含まれるトランジスタT2bはクロック信号CLKbがローレベルのときに(バックライト消灯時の検知期間以外で)オンする。
 第1および第2画素回路70a、70bによれば、第6の実施形態に係る第1および第2画素回路60a、60bと同様に、バックライト点灯時の光量とバックライト消灯時の光量を検知することができる。これにより、第1の実施形態と同様の効果が得られる。また、クロック信号CLKaが変化したときに、フォトダイオードD1aの蓄積ノードと反対側の端子に蓄積ノードの電位に応じた電位を印加することにより、フォトダイオードD1aに流れる電流を直ちに遮断し、検出精度を高くすることができる。第2画素回路70bについても、同様の効果が得られる。
 (実施形態の変形例)
 本発明の各実施形態については、以下に示す変形例を構成することができる。図31A~図31Hは、それぞれ、第1の実施形態の第1~第8変形例に係る画素回路の回路図である。図31A~図31Hに示す第1画素回路11a~18aは、第1の実施形態に係る第1画素回路10aに対して以下の変形を行うことにより得られる。第2画素回路11b~18bは、第1の実施形態に係る第2画素回路10bに対して同じ変形を行うことにより得られる。
 図31Aに示す第1画素回路11aは、第1画素回路10aに含まれるコンデンサC1をP型TFTであるトランジスタTCaに置換したものである。第1画素回路11aでは、トランジスタTCaのドレインはトランジスタT1aのドレインに接続され、ソースはトランジスタM1aのゲートに接続され、ゲートは読み出し線RWSaに接続される。このように接続されたトランジスタTCaは、読み出し線RWSaに読み出し用のハイレベルが印加されたときに、元の画素回路よりも蓄積ノードの電位を大きく変化させる。したがって、強い光が入射したときの蓄積ノードの電位と弱い光が入射したときの蓄積ノードの電位との差を増幅して、画素回路11aの感度を向上させることができる。第2~第7の実施形態について同様の変形を行うと、図36Aに示す画素回路21a、21b、図37Aに示す画素回路31、図38Aに示す画素回路41、図39Aに示す画素回路51、図40Aに示す画素回路61a、61b、および、図41Aに示す画素回路71a、71bが得られる。
 図31Bに示す第1画素回路12aは、第1画素回路10aに含まれるフォトダイオードD1をフォトトランジスタTDaに置換したものである。これにより、第1画素回路12aに含まれるトランジスタはすべてN型となる。したがって、N型トランジスタだけを製造できる片チャンネルプロセスを用いて、第1画素回路12aを製造することができる。第2~第7の実施形態について同様の変形を行うと、図36Bに示す画素回路22a、22b、図37Bに示す画素回路32、図38Bに示す画素回路42、図39Bに示す画素回路52、図40Bに示す画素回路62a、62b、および、図41Bに示す画素回路72a、72bが得られる。なお、図41Bに示す画素回路72aでは、P型トランジスタT2aをN型トランジスタT7aに置換し、トランジスタT7aのゲートをクロック信号CLKaの否定信号を伝搬するクロック線CLKBaに接続する必要がある。
 図31Cに示す第1画素回路13aは、第1画素回路10aに含まれるフォトダイオードD1aを逆に接続したものである。第1画素回路13aには、通常はハイレベルで、リセット時にはリセット用のローレベルとなるリセット信号RSTaが供給される。フォトダイオードD1aのカソードはリセット線RSTaに接続され、アノードはトランジスタT1aのドレインに接続される。これにより、画素回路のバリエーションが得られる。第2~第7の実施形態について同様の変形を行うと、図36Cに示す画素回路23a、23b、図37Cに示す画素回路33、図38Cに示す画素回路43、図39Cに示す画素回路53、図40Cに示す画素回路63a、63b、および、図41Cに示す画素回路73a、73bが得られる。
 図31Dに示す第1画素回路14aは、第1画素回路10aに含まれるフォトダイオードD1aを逆に接続し、コンデンサC1aを削除したものである。第1画素回路14aには、第1画素回路13aと同様のリセット信号RSTaが供給される。ただし、リセット信号RSTaは、読み出し時には読み出し用のハイレベルになる。リセット信号RSTaが読み出し用のハイレベルになると、蓄積ノードの電位(トランジスタM1aのゲート電位)が上昇し、トランジスタM1aには蓄積ノードの電位に応じた電流が流れる。このように第1画素回路14aは、コンデンサC1aを備えていない。したがって、コンデンサC1aの分だけ開口率を大きくして、画素回路の感度を向上させることができる。第2~第7の実施形態について同様の変形を行うと、図36Dに示す画素回路24a、24b、図37Dに示す画素回路34、図38Dに示す画素回路44、図39Dに示す画素回路54、図40Dに示す画素回路64a、64b、および、図41Dに示す画素回路74a、74bが得られる。
 図31Eに示す第1画素回路15aは、第1画素回路10aにトランジスタTSaを追加したものである。トランジスタTSaは、N型TFTであり、選択用スイッチング素子として機能する。第1画素回路15aでは、トランジスタM1aのソースは、トランジスタTSaのドレインに接続される。トランジスタTSaのソースは出力線OUTaに接続され、ゲートは選択線SELaに接続される。選択信号SELaは、第1画素回路15aから読み出しを行うときにハイレベルになる。これにより、画素回路のバリエーションが得られる。第2~第7の実施形態について同様の変形を行うと、図36Eに示す画素回路25a、25b、図37Eに示す画素回路35、図38Eに示す画素回路45、図39Eに示す画素回路55、図40Eに示す画素回路65a、65b、図41Eに示す画素回路75a、75bが得られる。
 図32は、1回駆動を行う場合の第1画素回路15aの動作を示す図である。図33は、1回駆動を行う場合の第1画素回路15aの信号波形図である。読み出し以外のときには、選択信号SELaはローレベルになり、トランジスタTSaはオフし、第1画素回路15aは第1画素回路10aと同様に動作する(図32(a)~(c))。読み出し時には、選択信号SELaはハイレベルになり、トランジスタTSaはオンする。このとき、トランジスタM1aのドレイン-ソース間に電位Vintaに応じた量の電流Iaが流れる(図32(d))。
 図31Fに示す第1画素回路16aは、第1画素回路10aにトランジスタTRaを追加したものである。トランジスタTRaは、N型TFTであり、リセット用スイッチング素子として機能する。第1画素回路16aでは、トランジスタTRaのソースにはローレベル電位VSSが印加され、ドレインはトランジスタM1aのゲートに接続され、ゲートはリセット線RSTaに接続される。また、フォトダイオードD1aのアノードにはローレベル電位COMが印加される。これにより、画素回路のバリエーションが得られる。第2~第7の実施形態について同様の変形を行うと、図36Fに示す画素回路26a、26b、図37Fに示す画素回路36、図38Fに示す画素回路46、図39Fに示す画素回路56、図40Fに示す画素回路66a、66b、図41Fに示す画素回路76a、76bが得られる。
 図34は、1回駆動を行う場合の第1画素回路16aの動作を示す図である。リセット時には、リセット信号RSTaはハイレベルになり、トランジスタTRaはオンし、蓄積ノードの電位(トランジスタM1aのゲート電位)はローレベル電位VSSにリセットされる(図34(a))。リセット以外のときには、リセット信号RSTaはローレベルになり、トランジスタTRaはオフする(図34(b)~(d))。
 図31Gに示す第1画素回路17aは、第1画素回路10aに上記トランジスタTSa、TRaを追加したものである。トランジスタTSa、TRaの接続形態は、第1画素回路15a、16aと同じである。ただし、第1画素回路17aでは、トランジスタTRaのドレインにハイレベル電位VDDが印加される。これにより、画素回路のバリエーションが得られる。第2~第7の実施形態について同様の変形を行うと、図36Gに示す画素回路27a、27b、図37Gに示す画素回路37、図38Gに示す画素回路47、図39Gに示す画素回路57、図40Gに示す画素回路67a、67b、図41Gに示す画素回路77a、77bが得られる。
 図35は、1回駆動を行う場合の第1画素回路17aの動作を示す図である。リセット時には、リセット信号RSTaはハイレベルになり、トランジスタTRaはオンし、蓄積ノードの電位(トランジスタM1aのゲート電位)はハイレベル電位VDDにリセットされる(図35(a))。読み出し時には、選択信号SELaはハイレベルになり、トランジスタTSaはオンする。このとき、トランジスタM1aのドレイン-ソース間に電位Vintaに応じた量の電流Iaが流れる(図35(d))。リセットおよび読み出し以外のときには、リセット信号RSTaと選択信号SELaは、ローレベルになる(図35(b)および(c))。
 図31Hに示す第1画素回路18aは、第1画素回路10aにフォトダイオードD2aを追加したものである。フォトダイオードD2aは、遮光され、参照用光センサとして機能する。フォトダイオードD2aのアノードは、フォトダイオードD1aのカソード、および、トランジスタT1aのソースに接続され、カソードには所定の電位VCが印加される。電位VCは、リセット用のハイレベル電位よりも高い電位である。フォトダイオードD2aには暗電流が流れるので、フォトダイオードの温度補償を行うことができる。第2~第7の実施形態について同様の変形を行うと、図36Hに示す画素回路28a、28b、図37Hに示す画素回路38p、図38Hに示す画素回路48、図39Hに示す画素回路58、図40Hに示す画素回路68a、68b、図41Hに示す画素回路78a、78bが得られる。
 また、図36Hに示す画素回路28a、28bにおいて、電位VCを有する配線とフォトダイオードD2a、D2bのカソードの間にそれぞれトランジスタT3a、T3bを追加することにより、図36Iに示す画素回路28c、28dを構成することができる。また、図37Hに示す画素回路38pに対して、リセット線RSTとフォトダイオードD1のアノードの間、および、電位VCを有する配線とフォトダイオードD2のカソードの間にそれぞれトランジスタT2、T3を追加することにより、図37Iに示す画素回路38qを構成することができる。トランジスタT2、T3のゲートは、クロック信号CLKa、CLKbの少なくとも一方がハイレベルのときにハイレベルになる信号を伝搬するクロック線CLKXに接続される。
 図37Jに示す画素回路39は、画素回路30にトランジスタT2を追加したものである。トランジスタT2は、N型TFTで、保持トランジスタとして機能する。トランジスタT2のゲートは、クロック信号CLKa、CLKbの少なくとも一方がハイレベルのときにハイレベルになる信号を伝搬するクロック線CLKXに接続される。画素回路39は、図38Aに示す画素回路41において、トランジスタT2a、T2bをトランジスタT2に置換することによっても得られ、画素回路41と同様に動作する。
 また、第1~第7の実施形態については、上述した変形をその性質に反しない限り任意に組み合わせて、各種の変形例を構成することができる。
 以上に示すように、本発明の実施形態およびその変形例に係る表示装置によれば、バックライト点灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第1センサ画素回路と、バックライト消灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第2センサ画素回路とを別個に設けることにより、センサ画素回路の外部で2種類の光量の差を求め、バックライト点灯時の光量とバックライト消灯時の光量の差を検知できるので、従来の課題を解決し、光環境に依存しない入力機能を提供することができる。
 なお、本発明では、表示装置に設けられる光源の種類には特に限定はない。したがって、例えば、表示用に設けた可視光バックライトを1フレーム期間に1回あるいは複数回、点灯および消灯させてもよい。あるいは、表示用の可視光バックライトとは別に、光検知用の赤外光バックライトを表示装置に設けてもよい。このような表示装置では、可視光バックライトを常に点灯させて、赤外光バックライトだけを1フレーム期間に1回あるいは複数回、点灯および消灯させてもよい。
 本発明の表示装置は、光環境に依存しない入力機能を有するという特徴を有するので、表示パネルに複数の光センサを設けた各種の表示装置に利用することができる。
 1…表示制御回路
 2…表示パネル
 3…バックライト
 4…画素領域
 5…ゲートドライバ回路
 6…ソースドライバ回路
 7…センサロウドライバ回路
 8…表示画素回路
 9…センサ画素回路
 10~18、20~28、30~48、50~58、60~68、70~78…画素回路

Claims (15)

  1.  画素領域に複数の光センサを配置した表示装置であって、
     複数の表示画素回路および複数のセンサ画素回路を含む表示パネルと、
     前記センサ画素回路に対して、光源点灯時の検知期間と光源消灯時の検知期間とを示す制御信号を出力する駆動回路とを備え、
     前記センサ画素回路には、
      前記制御信号に従い、光源点灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第1センサ画素回路と、
      前記制御信号に従い、光源消灯時の検知期間では光を検知し、それ以外では検知した光量を保持する第2センサ画素回路とが含まれていることを特徴とする、表示装置。
  2.  前記第1および第2センサ画素回路は、
      1個の光センサと、
      検知した光量に応じた電荷を蓄積する1個の蓄積ノードと、
      前記蓄積ノードに電気的に接続可能な制御端子を有する読み出しトランジスタと、
      前記光センサを流れる電流の経路上に設けられ、前記制御信号に従いオン/オフする保持用スイッチング素子とを含み、
     前記第1センサ画素回路に含まれる保持用スイッチング素子は光源点灯時の検知期間でオンし、前記第2センサ画素回路に含まれる保持用スイッチング素子は光源消灯時の検知期間でオンすることを特徴とする、請求項1に記載の表示装置。
  3.  前記第1および第2センサ画素回路では、
     前記保持用スイッチング素子は前記蓄積ノードと前記光センサの一端との間に設けられ、
     前記光センサの他端はリセット線に接続されていることを特徴とする、請求項2に記載の表示装置。
  4.  前記第1および第2センサ画素回路は、前記保持用スイッチング素子として、
      前記蓄積ノードと前記光センサの一端との間に設けられた第1保持用スイッチング素子と、
      リセット線と前記光センサの他端との間に設けられた第2保持用スイッチング素子とを含む、請求項2に記載の表示装置。
  5.  前記第1および第2センサ画素回路は、2種類の回路間で1個の光センサを共有し、
     前記共有された光センサの一端は前記第1および第2センサ画素回路にそれぞれ含まれる保持用スイッチング素子の一端に接続され、他端は前記リセット線に接続されていることを特徴とする、請求項3に記載の表示装置。
  6.  前記第1および第2センサ画素回路は、2種類の回路間で1個の光センサを共有し、
     前記共有された光センサの一端は前記第1および第2センサ画素回路にそれぞれ含まれる第1保持用スイッチング素子の一端に接続され、他端は前記第1および第2センサ画素回路にそれぞれ含まれる第2保持用スイッチング素子の一端に接続されていることを特徴とする、請求項4に記載の表示装置。
  7.  前記第1および第2センサ画素回路は、2種類の回路間で1個の読み出しトランジスタを共有し、
     前記共有された読み出しトランジスタの制御端子は、前記共有された光センサの一端と、前記第1および第2センサ画素回路にそれぞれ含まれる保持用スイッチング素子の一端とに接続されていることを特徴とする、請求項5に記載の表示装置。
  8.  前記第1および第2センサ画素回路では、
     前記光センサは前記蓄積ノードと前記スイッチング素子の一端との間に設けられ、
     前記スイッチング素子の他端はリセット線に接続されていることを特徴とする、請求項2に記載の表示装置。
  9.  前記第1および第2センサ画素回路は、
      一端が前記光センサの前記スイッチング素子側の端子に接続され、前記制御信号に従いオン/オフする第1スイッチング素子と、
      前記第1スイッチング素子の他端に前記蓄積ノードの電位に応じた電位を与える第2スイッチング素子とを含み、
     前記第1センサ画素回路に含まれる第1スイッチング素子は光源点灯時の検知期間以外でオンし、前記第2センサ画素回路に含まれる第1スイッチング素子は光源消灯時の検知期間以外でオンすることを特徴とする、請求項8に記載の表示装置。
  10.  前記センサ画素回路は、前記蓄積ノードと読み出し線との間に設けられたコンデンサをさらに含む、請求項2に記載の表示装置。
  11.  前記表示パネルは、前記第1および第2センサ画素回路の出力信号を伝搬する複数の出力線をさらに含み、
     前記第1および第2センサ画素回路は、種類ごとに異なる出力線に接続されていることを特徴とする、請求項2に記載の表示装置。
  12.  前記第1センサ画素回路の出力信号と前記第2センサ画素回路の出力信号との差を求める差分回路をさらに備えた、請求項11に記載の表示装置。
  13.  前記駆動回路は、前記制御信号として、1フレーム期間に1回、光源点灯時の検知期間を示す信号と、1フレーム期間に1回、光源消灯時の検知期間を示す信号とを別個に出力することを特徴とする、請求項2に記載の表示装置。
  14.  前記駆動回路は、前記制御信号として、1フレーム期間に複数回ずつ光源点灯時の検知期間と光源消灯時の検知期間とを示す信号を出力することを特徴とする、請求項2に記載の表示装置。
  15.  表示装置の画素領域に配置されるセンサ画素回路であって、
     1個の光センサと、
     検知した光量に応じた電荷を蓄積する1個の蓄積ノードと、
     前記蓄積ノードに電気的に接続可能な制御端子を有する読み出しトランジスタと、
     前記光センサを流れる電流の経路上に設けられ、光源点灯時の検知期間および光源消灯時の検知期間のいずれか一方でオンする保持用スイッチング素子とを備えた、センサ画素回路。
PCT/JP2010/059684 2009-09-30 2010-06-08 表示装置 WO2011040092A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
RU2012117771/08A RU2012117771A (ru) 2009-09-30 2010-06-08 Устройство отображения
CN201080040394.3A CN102511027B (zh) 2009-09-30 2010-06-08 显示装置
JP2011534117A JP5398842B2 (ja) 2009-09-30 2010-06-08 表示装置
EP10820212.8A EP2485127A4 (en) 2009-09-30 2010-06-08 DISPLAY DEVICE
BR112012007297A BR112012007297A2 (pt) 2009-09-30 2010-06-08 dispositivo de exibição
US13/497,354 US9335854B2 (en) 2009-09-30 2010-06-08 Display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009-226565 2009-09-30
JP2009226565 2009-09-30

Publications (1)

Publication Number Publication Date
WO2011040092A1 true WO2011040092A1 (ja) 2011-04-07

Family

ID=43825927

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/059684 WO2011040092A1 (ja) 2009-09-30 2010-06-08 表示装置

Country Status (7)

Country Link
US (1) US9335854B2 (ja)
EP (1) EP2485127A4 (ja)
JP (1) JP5398842B2 (ja)
CN (1) CN102511027B (ja)
BR (1) BR112012007297A2 (ja)
RU (1) RU2012117771A (ja)
WO (1) WO2011040092A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014074713A (ja) * 2012-09-12 2014-04-24 Semiconductor Energy Lab Co Ltd 光検出回路および半導体装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2485127A4 (en) 2009-09-30 2014-07-30 Sharp Kk DISPLAY DEVICE
EP2485126A4 (en) * 2009-09-30 2014-07-30 Sharp Kk DISPLAY DEVICE
KR102389626B1 (ko) * 2014-12-11 2022-04-25 삼성디스플레이 주식회사 표시 패널 및 표시 패널을 포함하는 유기 발광 표시 장치
TWI658393B (zh) * 2017-12-19 2019-05-01 友達光電股份有限公司 光學觸控系統
CN108304803B (zh) * 2018-01-31 2021-04-23 京东方科技集团股份有限公司 光检测电路、光检测方法和显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0472732B2 (ja) 1985-01-14 1992-11-19 Yanmar Diesel Engine Co
JP3521187B2 (ja) 1996-10-18 2004-04-19 株式会社東芝 固体撮像装置
JP2005352490A (ja) * 2004-06-10 2005-12-22 Samsung Electronics Co Ltd 表示装置及びその駆動方法
JP2007025796A (ja) * 2005-07-12 2007-02-01 Sony Corp 表示装置及び表示方法
JP2009217461A (ja) * 2008-03-10 2009-09-24 Sony Corp 表示装置および位置検出方法

Family Cites Families (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5376782A (en) 1992-03-04 1994-12-27 Fuji Xerox Co., Ltd. Image pickup device providing decreased image lag
US6144366A (en) 1996-10-18 2000-11-07 Kabushiki Kaisha Toshiba Method and apparatus for generating information input using reflected light image of target object
JPH11143633A (ja) 1997-11-12 1999-05-28 Sharp Corp 表示一体型タブレット装置
KR19990084630A (ko) * 1998-05-08 1999-12-06 김영환 씨모스 이미지 센서 및 그 구동 방법
JP3955409B2 (ja) * 1999-03-17 2007-08-08 株式会社ルネサステクノロジ 半導体記憶装置
JP3833088B2 (ja) * 2001-09-05 2006-10-11 独立行政法人科学技術振興機構 画像検出処理装置
US6545502B1 (en) 2001-11-09 2003-04-08 Institute Of Microelectronics High frequency MOS fixed and variable gain amplifiers
KR100669270B1 (ko) 2003-08-25 2007-01-16 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 표시 장치 및 광전 변환 소자
JP4161929B2 (ja) * 2004-04-01 2008-10-08 ソニー株式会社 画像表示装置および画像表示装置の駆動方法
JP4455435B2 (ja) * 2004-08-04 2010-04-21 キヤノン株式会社 固体撮像装置及び同固体撮像装置を用いたカメラ
KR101018753B1 (ko) * 2004-10-04 2011-03-04 삼성전자주식회사 센서 및 이를 구비한 표시 장치
JP4072732B2 (ja) * 2004-10-29 2008-04-09 ソニー株式会社 入出力装置および方法、記録媒体、並びにプログラム
JP2006276223A (ja) 2005-03-28 2006-10-12 Sony Corp 表示装置及び表示方法
JP4338140B2 (ja) 2005-05-12 2009-10-07 株式会社 日立ディスプレイズ タッチパネル一体表示装置
JP4810936B2 (ja) 2005-09-01 2011-11-09 ソニー株式会社 表示装置及び表示方法
JP2007128497A (ja) * 2005-10-05 2007-05-24 Sony Corp 表示装置および表示方法
JP4814028B2 (ja) * 2005-12-01 2011-11-09 株式会社 日立ディスプレイズ 液晶表示装置
KR100744134B1 (ko) * 2006-02-27 2007-08-01 삼성전자주식회사 Cmos 이미지 센서 및 그 구동방법
JP4007390B2 (ja) 2006-03-01 2007-11-14 エプソンイメージングデバイス株式会社 電気光学装置及び電子機器
US7750960B2 (en) 2006-03-15 2010-07-06 Honeywell International Inc. System and apparatus for high dynamic range sensor
JP4557228B2 (ja) * 2006-03-16 2010-10-06 ソニー株式会社 電気光学装置および電子機器
JP4327173B2 (ja) 2006-04-19 2009-09-09 株式会社ソニー・コンピュータエンタテインメント グラフィックスプロセッサ、描画処理装置および描画制御方法
JP2007310628A (ja) 2006-05-18 2007-11-29 Hitachi Displays Ltd 画像表示装置
GB2439584A (en) * 2006-06-30 2008-01-02 Cambridge Display Tech Ltd Active Matrix Organic Electro-Optic Devices
JP4353224B2 (ja) 2006-09-25 2009-10-28 エプソンイメージングデバイス株式会社 光検出装置、電気光学装置、および電子機器
JP4843461B2 (ja) 2006-11-13 2011-12-21 株式会社東芝 固体撮像装置
EP1939847B1 (en) 2006-12-27 2016-08-10 IUCF-HYU (Industry-University Cooperation Foundation Hanyang University) Ambient light sensor circuit and flat panel display device having the same
US8674949B2 (en) 2007-02-20 2014-03-18 Japan Displays Inc. Liquid crystal display apparatus
JP2008203561A (ja) 2007-02-20 2008-09-04 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP4290209B2 (ja) 2007-04-05 2009-07-01 三菱電機株式会社 画像表示装置および画像表示方法
WO2008126872A1 (ja) 2007-04-09 2008-10-23 Sharp Kabushiki Kaisha 表示装置
CN101669217B (zh) 2007-06-21 2012-04-25 夏普株式会社 光检测装置和具备它的显示装置
US8350835B2 (en) 2007-08-21 2013-01-08 Sharp Kabushiki Kaisha Display device
JP2009064074A (ja) 2007-09-04 2009-03-26 Mitsubishi Electric Corp 入力装置
US8217927B2 (en) * 2007-09-28 2012-07-10 Sony Corporation Display unit
JP5196963B2 (ja) 2007-11-09 2013-05-15 株式会社ジャパンディスプレイウェスト 表示装置および表示制御方法ならびに電子機器
JP4924393B2 (ja) * 2007-12-05 2012-04-25 ソニー株式会社 ディスプレイ装置
JP5014971B2 (ja) * 2007-12-19 2012-08-29 ソニーモバイルディスプレイ株式会社 ディスプレイ装置
EP2073055A1 (en) 2007-12-20 2009-06-24 TPO Displays Corp. Detection of an incident light distribution
JP4915367B2 (ja) 2008-02-27 2012-04-11 ソニー株式会社 表示撮像装置および物体の検出方法
JP5291090B2 (ja) 2008-03-24 2013-09-18 株式会社ジャパンディスプレイウェスト 撮像装置、表示撮像装置、および電子機器
JP5175136B2 (ja) 2008-05-22 2013-04-03 株式会社ジャパンディスプレイウェスト 電気光学装置及び電子機器
KR101015884B1 (ko) 2008-07-16 2011-02-23 삼성모바일디스플레이주식회사 손가락 열에 의한 전류를 제거하는 터치 패널 구동회로 및 이를 포함하는 터치 패널
JP5275739B2 (ja) 2008-10-03 2013-08-28 株式会社ジャパンディスプレイウェスト センサ素子およびその駆動方法
US8362973B2 (en) 2009-05-19 2013-01-29 Honeywell International Inc. Systems, apparatus and fast methods for aligning images to external markers in near-to-eye display systems
JP5481127B2 (ja) 2009-08-19 2014-04-23 株式会社ジャパンディスプレイ センサ素子およびその駆動方法、センサ装置、ならびに入力機能付き表示装置および電子機器
EP2485127A4 (en) 2009-09-30 2014-07-30 Sharp Kk DISPLAY DEVICE
CN102511022B (zh) 2009-09-30 2014-10-29 夏普株式会社 显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0472732B2 (ja) 1985-01-14 1992-11-19 Yanmar Diesel Engine Co
JP3521187B2 (ja) 1996-10-18 2004-04-19 株式会社東芝 固体撮像装置
JP2005352490A (ja) * 2004-06-10 2005-12-22 Samsung Electronics Co Ltd 表示装置及びその駆動方法
JP2007025796A (ja) * 2005-07-12 2007-02-01 Sony Corp 表示装置及び表示方法
JP2009217461A (ja) * 2008-03-10 2009-09-24 Sony Corp 表示装置および位置検出方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2485127A4 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014074713A (ja) * 2012-09-12 2014-04-24 Semiconductor Energy Lab Co Ltd 光検出回路および半導体装置
US9887232B2 (en) 2012-09-12 2018-02-06 Semiconductor Energy Laboratory Co., Ltd. Photodetector circuit and semiconductor device

Also Published As

Publication number Publication date
EP2485127A1 (en) 2012-08-08
JPWO2011040092A1 (ja) 2013-02-21
US20120176355A1 (en) 2012-07-12
RU2012117771A (ru) 2013-11-10
US9335854B2 (en) 2016-05-10
BR112012007297A2 (pt) 2016-04-19
JP5398842B2 (ja) 2014-01-29
CN102511027A (zh) 2012-06-20
CN102511027B (zh) 2014-07-30
EP2485127A4 (en) 2014-07-30

Similar Documents

Publication Publication Date Title
JP5269203B2 (ja) 表示装置
WO2011065555A1 (ja) 表示装置
JP5398842B2 (ja) 表示装置
WO2011040090A1 (ja) 表示装置
WO2011145676A1 (ja) タッチセンサ付き表示装置
WO2011145677A1 (ja) タッチセンサ付き表示装置
JP5349607B2 (ja) 表示装置
RU2449345C1 (ru) Дисплейное устройство
WO2011065553A1 (ja) 表示装置
WO2012014865A1 (ja) 表示装置およびその駆動方法
WO2011040094A1 (ja) 表示装置
JP5289583B2 (ja) 表示装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201080040394.3

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10820212

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2011534117

Country of ref document: JP

REEP Request for entry into the european phase

Ref document number: 2010820212

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2010820212

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 13497354

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2954/CHENP/2012

Country of ref document: IN

WWE Wipo information: entry into national phase

Ref document number: 2012117771

Country of ref document: RU

REG Reference to national code

Ref country code: BR

Ref legal event code: B01A

Ref document number: 112012007297

Country of ref document: BR

ENP Entry into the national phase

Ref document number: 112012007297

Country of ref document: BR

Kind code of ref document: A2

Effective date: 20120330