WO2010100845A1 - 半導体チップ及び半導体装置 - Google Patents

半導体チップ及び半導体装置 Download PDF

Info

Publication number
WO2010100845A1
WO2010100845A1 PCT/JP2010/001022 JP2010001022W WO2010100845A1 WO 2010100845 A1 WO2010100845 A1 WO 2010100845A1 JP 2010001022 W JP2010001022 W JP 2010001022W WO 2010100845 A1 WO2010100845 A1 WO 2010100845A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor chip
film
integrated circuit
dielectric film
conductor
Prior art date
Application number
PCT/JP2010/001022
Other languages
English (en)
French (fr)
Inventor
酒井啓之
福田健志
宇治田信二
河井康史
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Priority to CN201080010283.8A priority Critical patent/CN102341895B/zh
Publication of WO2010100845A1 publication Critical patent/WO2010100845A1/ja
Priority to US13/206,987 priority patent/US8492895B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5221Crossover interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5225Shielding layers formed together with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P11/00Apparatus or processes specially adapted for manufacturing waveguides or resonators, lines, or other devices of the waveguide type
    • H01P11/001Manufacturing waveguides or transmission lines of the waveguide type
    • H01P11/003Manufacturing lines with conductors on a substrate, e.g. strip lines, slot lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/02Waveguides; Transmission lines of the waveguide type with two longitudinal conductors
    • H01P3/08Microstrips; Strip lines
    • H01P3/085Triplate lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0231Manufacturing methods of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05567Disposition the external layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13021Disposition the bump connector being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13024Disposition the bump connector being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/04955th Group
    • H01L2924/04953TaN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10329Gallium arsenide [GaAs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/141Analog devices
    • H01L2924/1423Monolithic Microwave Integrated Circuit [MMIC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20752Diameter ranges larger or equal to 20 microns less than 30 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Definitions

  • the present invention relates to a semiconductor chip and a semiconductor device in which the semiconductor chip is flip-chip mounted on a mounting circuit board, and more particularly to a high-frequency semiconductor integrated circuit such as a monolithic microwave integrated circuit (MMIC) having a transmission line.
  • MMIC monolithic microwave integrated circuit
  • the wavelength of the signal wave becomes closer to the actual size of the circuit element, making it difficult to handle the circuit element as a lumped constant element anymore, and it is necessary to incorporate the circuit size itself into the design as a distributed constant element. Came out. Furthermore, since variations in the shape and mounting of circuit elements directly become variations in frequency characteristics, when many components are mounted, it becomes difficult to keep the characteristics of the entire circuit device within the standard.
  • a monolithic microwave integrated circuit (MMIC) technique is used in which passive elements such as transmission lines are fabricated on the same semiconductor substrate together with transistors as active elements.
  • MMIC monolithic microwave integrated circuit
  • Many circuit components including passive elements can be fabricated on the substrate at once, reducing the number of components, and using a semiconductor process that enables accurate microfabrication, accurate characteristics even when the wavelength is reduced It is because it becomes possible to reproduce.
  • compound semiconductors such as GaAs have been mainly used so far.
  • the main reason is that a high-frequency characteristic of the transistor due to high electron mobility and a low-loss and high-insulating substrate can be obtained.
  • a compound semiconductor is more expensive than a commonly used Si-based semiconductor (a semiconductor containing Si as a main component), and also has a manufacturing process that is higher than a silicon process that precedes mass production. There are still many immature parts, and there is a problem that the cost becomes higher in terms of yield.
  • Si-based semiconductors have a problem that it is difficult to produce a substrate having excellent insulating properties, such as a compound semiconductor such as GaAs. That is, in a compound semiconductor such as GaAs, for example, as shown in FIG. 8, a GND plane (grounding conductor) 92 is formed by forming a line 91 on a substrate 90 using a semi-insulating substrate 90 itself as a dielectric and metallizing the back surface. By forming this, a microstrip line can be formed, and a low-loss circuit can be manufactured.
  • the Si substrate is generally conductive. Therefore, when an electromagnetic field generated from a line formed on the Si substrate enters the substrate, the loss of the line greatly increases.
  • the first layer wiring 96 formed on the Si substrate 93 is used as a ground conductor (GND plane),
  • GND plane ground conductor
  • a device has been devised to prevent an electromagnetic field generated from the line from entering the Si substrate 93 by configuring a microstrip line using the uppermost layer wiring 94 as a signal line. As a result, the loss of the dielectric due to the conductivity of the Si substrate 93 can be eliminated.
  • the semiconductor substrate 93 is In order to obtain the same characteristic impedance as when used as a dielectric, it is necessary to reduce the line width of the signal line. However, when the line width is reduced, the conductor loss of the signal line is increased, and as a result, the loss as a transmission line is larger than that of the compound semiconductor.
  • an interlayer insulating film of the wiring that becomes the dielectric is provided. It needs to be thick.
  • a dielectric film such as BCB (benzocyclobutene) different from a normal interlayer insulating film is deposited from several ⁇ m to several tens ⁇ m.
  • a technique for constructing a microstrip line using as a dielectric is proposed. By increasing the thickness of the dielectric film, the line width of the signal line that achieves the same impedance is increased to reduce the conductor loss.
  • Si-MMIC an MMIC using a Si-based semiconductor as a substrate
  • Patent Document 1 Even if the improvement disclosed in Patent Document 1 is applied, a new problem arises when an attempt is made to configure a circuit device by actually mounting Si-MMIC on a circuit board.
  • FIG. 10 is a diagram schematically showing a cross-sectional structure when a conventional Si-MMIC disclosed in Patent Document 1 is mounted on a circuit board 98 for mounting.
  • the signal line on the MMIC and the signal line on the circuit board are usually connected by a metal wire having a diameter of about 25 ⁇ m.
  • the GND plane 96 on the MMIC is normally insulated from the Si substrate 93, it is necessary to wire-bond to the GND pattern on the circuit board 98, like the signal lines.
  • a wire 97 having a finite length exists in the connection between the GND on the MMIC and the GND on the circuit board 98. Therefore, particularly at a high frequency such as a millimeter wave, the wire 97 Inductance cannot be ignored.
  • the GND plane 96 on the MMIC is in a floating state via an inductance, and the GND that should originally supply a stable potential may vary greatly depending on the signal. As a result, a feedback loop is formed in the entire mounted circuit, which may cause unnecessary oscillation.
  • the GND plane exists on the lower surface of the substrate, and a stable connection with the circuit board can be obtained. It was. Since the GND wiring on the circuit is usually connected to the backside GND through the via hole, the parasitic inductance can be suppressed to a small value. As in the above prior art, in the Si-MMIC, since the GND is on the upper surface of the substrate, a large parasitic inductance is inevitably generated in the connection between the GND of the MMIC and the GND of the circuit substrate.
  • the present invention has been made in view of such a situation, and is a semiconductor chip such as an MMIC having a Si-based semiconductor as a substrate, having a low-loss transmission line, and connecting to a circuit board for mounting. It is an object of the present invention to provide a semiconductor chip that can easily secure a stable GND potential, and a semiconductor device in which such a semiconductor chip is flip-chip mounted on a circuit board.
  • a first form of the present invention for achieving the above object is a semiconductor chip to be flip-chip mounted, which is formed on a silicon substrate, an integrated circuit formed on a main surface of the silicon substrate, and above the integrated circuit. And a grounding conductor film formed on the top surface of the dielectric film, and the integrated circuit includes a wiring layer composed of signal lines for transmitting signals in the integrated circuit.
  • the signal line, the dielectric film, and the conductor film constitute a microstrip line.
  • the GND plane (conductor film) of the microstrip line is formed on the uppermost surface, the semiconductor chip is inverted and the GND plane is connected to the GND of the mounting circuit board via the bump (flip By mounting the chip), the GND plane of the microstrip line is surely connected to the GND.
  • a semiconductor chip to be flip-chip mounted a silicon substrate, an integrated circuit formed on the main surface of the silicon substrate, and a ground formed above the integrated circuit.
  • a grounding second conductor film formed on the upper surface of the dielectric film, and the signal line, the dielectric, and the first and second conductor films constitute a strip line.
  • a strip line GND plane (second conductor film) is formed on the uppermost surface. Therefore, the semiconductor chip is inverted, and the GND plane is connected to the GND of the mounting circuit board via the bump ( By performing flip chip mounting), the GND plane of the strip line is securely connected to the GND.
  • the present invention can be realized not only as a semiconductor chip but also as a semiconductor device as an assembly in which such a semiconductor chip is connected to a mounting circuit board via bumps.
  • a semiconductor chip such as an MMIC using a Si-based semiconductor as a substrate, which has a low-loss transmission line, can be easily connected to a circuit board for mounting, and can secure a stable GND potential.
  • a semiconductor device in which such a semiconductor chip is flip-chip mounted on a circuit board is realized.
  • MMICs made of compound semiconductors Therefore, compared to MMICs made of compound semiconductors, low-priced MMICs have been realized, and their practical value is extremely high today when various small communication devices such as mobile phones have become widespread.
  • FIG. 1A is a cross-sectional view of a semiconductor chip according to the first embodiment of the present invention
  • FIG. 1B is a cross-sectional view of a semiconductor device according to the first embodiment of the present invention.
  • FIG. 2 is a diagram showing the electric field strength around the microstrip line of the semiconductor chip.
  • FIG. 3 is a diagram showing line loss of the microstrip line when the substrate resistance of the semiconductor chip is changed.
  • FIG. 4 is a view showing a manufacturing method of the semiconductor chip.
  • FIG. 5A is a cross-sectional view of a semiconductor chip according to the second embodiment of the present invention
  • FIG. 5B is a cross-sectional view of a semiconductor device according to the second embodiment of the present invention.
  • FIG. 5A is a cross-sectional view of a semiconductor chip according to the second embodiment of the present invention
  • FIG. 5B is a cross-sectional view of a semiconductor device according to the second embodiment of the present invention.
  • FIG. 6 is a cross-sectional view of a semiconductor chip according to a modification of the second embodiment.
  • FIG. 7 is a perspective view showing the upper surface of the semiconductor chip according to the present invention.
  • FIG. 8 is a diagram showing a microstrip line using a conventional compound semiconductor as a substrate.
  • FIG. 9 is a diagram showing a conventional microstrip line using Si as a substrate.
  • FIG. 10 is a diagram showing a state in which a conventional Si-MMIC is mounted on a circuit board.
  • FIG. 1A is a cross-sectional view of the semiconductor chip 10 according to the first embodiment of the present invention.
  • FIG. 1B is a diagram illustrating the semiconductor chip 10 mounted on the mounting circuit board 22 by flip chip mounting.
  • FIG. 2 is a cross-sectional view of the semiconductor device 20 according to the first embodiment of the present invention.
  • a bump 21 for flip chip mounting is also illustrated in FIG. 1A.
  • the semiconductor chip 10 shown in FIG. 1A is a Si— chip that is flip-chip mounted on the mounting circuit board 22 via the bumps 21 in an inverted state, as shown in FIG. 1B.
  • the MMIC is an Si substrate 11, an integrated circuit 12 formed on the main surface of the Si substrate 11, a dielectric film 16 formed above the integrated circuit 12, and a ground formed on the upper surface of the dielectric film 16. And a conductive film 17 for use.
  • the integrated circuit 12 includes a circuit layer 14 and wiring layers 13a to 13c including signal lines 15 for transmitting signals in the circuit layer.
  • the film 17 constitutes a so-called microstrip line.
  • the Si substrate 11 is a substrate made of a Si-based semiconductor, preferably a Si substrate having a specific resistance of 10 ⁇ cm or more, and more preferably a Si substrate having a specific resistance of 100 ⁇ cm or more.
  • the integrated circuit 12 includes a circuit layer 14 made of a circuit element such as a transistor formed on the upper surface of the Si substrate 11, and wiring layers 13a to 13a made of a signal line 15 such as Al or Cu for transmitting a signal in the circuit layer 14. 13c.
  • the wiring layers 13a to 13c are multilayer wiring layers in which signal lines are formed in multiple layers through insulating films such as SiO 2 and SiN.
  • the present invention is not limited to a single circuit layer and may be a multilayer circuit layer.
  • the signal line 15 in the uppermost wiring layer 13a among the wiring layers 13a to 13c is shown, and the signal lines in the other wiring layers 13b and 13c are not shown.
  • the uppermost wiring layer 13a may include a conductive film for electrode pads connected to the elements of the circuit layer 14. The conductor films for the signal lines and electrode pads correspond to the transmission lines constituting the microstrip line.
  • the dielectric film 16 corresponds to a dielectric constituting the microstrip line, is a resin film having a small dielectric loss and capable of forming a thick film.
  • BCB polyimide, polytetrafluoroethylene or polyphenylene oxide is used. It is preferable that it is a film
  • the nanocomposite film preferably has a particle size of 1 nm or more and 200 nm or less, and the material is strontium titanate, barium strontium titanate, hafnium oxide, hafnium aluminate or zirconate titanate. A ceramic containing lead acid is preferable.
  • the conductor film 17 is a film formed of Al, Cu, Au, or the like corresponding to the GND plane constituting the microstrip line, or an alloy containing them, and is mounted on the mounting circuit board 22 via the bumps 21. Connected to GND pattern.
  • Such a manufacturing method of the semiconductor chip 10 mainly includes two steps. That is, from a normal silicon chip manufacturing process (so-called Si process) for forming the integrated circuit 12 on the Si substrate 11, and a rewiring process (so-called post process) for forming the dielectric film 16 and the conductor film 17 thereafter. Become. Since the wiring layers 13a to 13c are formed in the Si process, they are also called inner wiring layers.
  • the semiconductor chip 10 according to the present embodiment having such a structure is characterized in that the signal line 15, the dielectric film 16, and the conductor film 17 constitute a microstrip line.
  • “comprising a microstrip line” means that the signal line and the conductor film have a structure sandwiching a dielectric, and more strictly, the characteristic impedance of the microstrip line is applied to the transmission line. This means that parameters (such as the thickness and width of the signal line 15 and the relative dielectric constant and thickness of the dielectric film 16) that determine the characteristic impedance of the microstrip line are determined so as to substantially match the required values. To do.
  • the vertical positions of the signal line 15 and the conductor film 17 are reversed as compared with the conventional microstrip line on the MMIC, and this is reversed to flip the chip on the mounting circuit board 22.
  • the conductor film 17 located on the uppermost surface of the semiconductor chip 10 can be directly connected to the GND of the mounting circuit board 22 through the small bumps 21.
  • the inductance at the location where the conductor film 17 is connected to GND here, the bump 21
  • the GND plane here, the conductor film 17
  • the signal line constituting the microstrip line is as thick as possible in order to reduce the conductor loss. Therefore, as a signal line constituting the microstrip line, in addition to the uppermost layer wiring (in this case, the wiring in the wiring layer 13a), a lower wiring layer (for example, the wiring layer 13b) may be used in an overlapping manner. . Further, a pad conductor film such as Al used for the pad portion may be used in an overlapping manner.
  • the substrate resistance (specific resistance) of the Si substrate 11 constituting the semiconductor chip 10 in the present embodiment is preferably 10 ⁇ cm or more, more preferably 100 ⁇ cm or more will be described.
  • the characteristic impedance of the microstrip line is mainly determined by the width W of the signal line 15, the thickness h of the dielectric film 16, and the relative dielectric constant ⁇ of the dielectric film 16.
  • the dielectric film 16 is preferably thicker.
  • the Si substrate 11 is not electrically shielded. Therefore, most of the electric lines of force from the signal line 15 are terminated at the GND plane (conductor film 17), but part of the electric force lines also enter the Si substrate 11 in the opposite direction.
  • FIG. 2 is a diagram illustrating a result of calculating the strength of the electric field around the microstrip line in the structure of the present embodiment by using an electromagnetic field simulator.
  • the integrated circuit 12 has a structure in which inner wiring layers 13a to 13c, which are insulating layers, are formed on the Si substrate 11, and the signal line 15 is formed on the uppermost layer of the inner wiring layer.
  • region has shown that an electric field is strong. That is, the electric field is strong near the signal line 15 and the electric field is weak in the Si substrate 11 far from the signal line 15.
  • the thickness of the dielectric film 16 is larger than the total thickness of the interlayer insulating films of the inner wiring layers 13a to 13c (here, the thickness of the insulating layer shown by the integrated circuit 12).
  • the thickness of the insulating layer shown by the integrated circuit 12 As a result, a part of the electric field penetrates into the conductive Si substrate 11 because the distance from the signal line 15 to the GND plane (conductor film 17) is closer to the Si substrate 11. I understand that. Therefore, even if the thickness h of the dielectric film 16 is increased unnecessarily, the electric field penetrating the Si substrate 11 is increased, which may increase the loss.
  • the line loss per 1 mm at 60 GHz of the microstrip line when the substrate resistance of the Si substrate 11 is changed with the same structure as the semiconductor chip 10 in the present embodiment was calculated using an electromagnetic field simulator. Results are shown.
  • the horizontal axis indicates the substrate resistance (specific resistance ( ⁇ cm)) of the Si substrate 11
  • the vertical axis indicates the line loss (dB / mm) of the microstrip line per 1 mm at 60 GHz
  • the circled plot indicates the inner layer It is a curve showing the relationship between the substrate resistance and the line loss when the interlayer insulating film of the wiring layer is 4.48 ⁇ m
  • the line loss of the microstrip line is remarkably reduced, and the tendency is more conspicuous as the thickness of the interlayer insulating film of the inner wiring layer is thinner.
  • the line loss is halved only by changing the substrate resistance from 10 ⁇ cm to 50 ⁇ cm, and saturation begins almost when the substrate resistance exceeds 100 ⁇ cm.
  • the loss of the transmission line of the MMIC using only the conventional inner layer wiring is about 1 dB / mm.
  • the substrate resistance is 10 ⁇ cm or more.
  • the line loss is lower than that of the conventional MMIC, and further, the minimum line loss almost saturated by setting it to 100 ⁇ cm or more. It turns out that it becomes.
  • the substrate resistance (specific resistance) of the Si substrate 11 constituting the semiconductor chip 10 in the present embodiment is preferably 10 ⁇ cm or more, more preferably 100 ⁇ cm or more.
  • the degree of penetration of the electromagnetic field into the Si substrate 11 side varies depending on the relative dielectric constant in addition to the relationship between the film thickness of the dielectric film 16 and the film thickness of the inner wiring layer.
  • the dielectric film 16 having a high relative dielectric constant can be realized by using a nanocomposite film in which particles made of the first material are dispersed in the second material as the dielectric film 16.
  • the “nanocomposite film” is a film made of a material in which nanoscale particles made of a first material having a large relative dielectric constant are dispersed in a second material having a small relative dielectric constant.
  • a nanocomposite film obtained by kneading and dispersing a high dielectric material that has been nanoscaled into BCB has a much higher dielectric constant than BCB.
  • the high dielectric material is preferably ceramics, for example, strontium titanate (STO), barium strontium titanate (BST), barium titanate (BTO) hafnium oxide (HfO 2 ), hafnium aluminate (HfAlO 2 ) or titanium.
  • Lead zirconate (PZT) the particle size of the nanoscale particles only needs to be kneaded and dispersed in the second material, and the smaller the particle size, the better. Specifically, it is preferably 1 ⁇ m or less, more preferably 200 nm or less, and particularly good characteristics are obtained for a nanocomposite film in which particles having a particle size of 1 nm to 200 nm are dispersed.
  • the thickness of the dielectric film 16 can be designed freely.
  • such a nanocomposite film for example, when BCB is used as a base (second material), it can be easily manufactured by a spin coat method as in the case of the BCB film.
  • the dielectric film 16 is not limited to a single nanocomposite film, and a BCB film and a nanocomposite film may be laminated, or a plurality of nanocomposite films having different relative dielectric constants may be laminated. Such a lamination increases the degree of freedom with respect to the relative dielectric constant of the dielectric film 16 as a whole, thereby increasing the degree of freedom with respect to the thickness of the dielectric film 16 when designing a predetermined characteristic impedance.
  • FIG. 4A shows a cross-sectional structure of a part of the wafer after the Si process (diffusion process) is completed.
  • the protective film 18 is provided with a partial opening 18a for connection with a wiring of a rewiring process (post process). Rewiring forms a relatively thick interlayer film, so care must be taken to form contacts that connect the upper and lower layers.
  • Cu posts are formed in advance.
  • an opening 19a is formed by a photolithography process.
  • a post 15b made of Cu is formed in the opening 19a of the resist 19 by using electroless plating or electrolytic plating in which a seed film is formed in advance (FIG. 4C).
  • a BCB 16 to be the dielectric film 16 is formed on the entire surface of the wafer by spin coating (FIG. 4E). By properly selecting the coating condition and the pre-bake condition, the surface can be flattened with the post 15b embedded.
  • a part of the BCB 16 is opened by dry etching or the like (FIG. 4 (f)), Cu is formed to a thickness of about 5 ⁇ m using plating or the like, and is connected to the GND wiring 15a.
  • An upper layer wiring to be the GND plane 17 is formed (FIG. 4G).
  • the GND plane 17 may be partially separated by etching or the like for the signal line lead 17a connected to the signal line 15, or may be plated after being patterned with a resist in advance. As necessary, bumps 21 for connecting the substrate are formed on the uppermost wiring (FIG. 4H).
  • the BCB 16 is coated after the Cu post 15b is formed in advance.
  • the contact is made by opening a part and filling the opening with metal. 15b may be formed.
  • the opening can be easily formed by using the photosensitive BCB 16.
  • the GND plane 17 is formed after the post 15b, and the wiring is made multilayer by repeating this process. If the number of layers is increased, for example, a GND plane is formed by the uppermost layer wiring 15 of the Si process (inner layer wiring), a strip line signal is formed by the first wiring of the post process, and the first wiring is formed by the second wiring of the post process.
  • a bridge wiring that connects the two wirings and forming a GND plane with the third wiring it is possible to realize the structure described in the second embodiment and its modification described later.
  • Cu is selected as the material for the wiring 15 and the post 15b.
  • the material is not limited to this material.
  • the dielectric film 16 is not limited to BCB.
  • the ground plane (conductor film) of the microstrip line is formed on the uppermost surface. Therefore, the semiconductor chip is inverted and the GND is interposed via the bump. By connecting the plane to the GND of the circuit board for mounting (flip chip mounting), the GND plane of the microstrip line is reliably connected to the GND. Therefore, a semiconductor chip such as an MMIC using a Si-based semiconductor as a substrate, having a low-loss transmission line, easy to connect to a mounting circuit board, and ensuring a stable GND potential, and A semiconductor device in which such a semiconductor chip is flip-chip mounted on a circuit board is realized.
  • FIG. 5A is a cross-sectional view of the semiconductor chip 30 according to the second embodiment of the present invention.
  • FIG. 5B is a diagram illustrating the semiconductor chip 30 mounted on the mounting circuit board 42 by flip-chip mounting.
  • FIG. 3 is a cross-sectional view of a semiconductor device 40 according to a second embodiment of the present invention.
  • bumps 41 for flip chip mounting are also illustrated.
  • the semiconductor chip 30 shown in FIG. 5A is a Si— chip that is flip-chip mounted on the mounting circuit board 42 via the bumps 41 in an inverted state.
  • An MMIC an Si substrate 31, an integrated circuit 32 formed on the main surface of the silicon substrate, a conductor film 37b, which is a first conductor film for grounding formed above the integrated circuit 32, and its conductor A dielectric film 36 formed above the film 37b, a signal line 38 for transmitting a signal in the integrated circuit 32 formed in the dielectric film 36, and a ground formed on the upper surface of the dielectric film 36
  • the signal line 38, the dielectric film 36, and the conductor films 37a and 37b constitute a so-called strip line.
  • the Si substrate 31 is a substrate made of a Si-based semiconductor. Unlike the Si substrate 11 in the first embodiment, the Si substrate 31 is not restricted by the specific resistance due to the structural features shown in FIGS. 5A and 5B.
  • the integrated circuit 32 includes a circuit layer 34 made of a circuit element such as a transistor formed on the upper surface of the Si substrate 31, a wiring layer 33 made of a signal line such as Al or Cu for transmitting a signal in the circuit layer 34, and A protective film (passivation film) 35 is formed on the upper surface of the wiring layer 33.
  • the wiring layer 33 is a multilayer wiring layer in which signal lines are formed in multiple layers via an insulating film such as SiO 2 or SiN.
  • circuit layer 34 is formed in the integrated circuit 32.
  • the present invention is not limited to a single circuit layer, and multiple circuit layers may be formed.
  • the conductor film 37b is a film formed of Al, Cu, Au, or the like corresponding to one (lower surface) of the two GND planes constituting the strip line, or an alloy containing them.
  • the dielectric film 36 is a resin film that corresponds to a dielectric constituting the strip line, has a small dielectric loss, and can be formed into a thick film, and includes, for example, BCB, polyimide, polytetrafluoroethylene, or polyphenylene oxide. It is preferably a film or a nanocomposite film in which particles made of the first material are dispersed in the second material. A specific example of the nanocomposite film is the same as the dielectric film 16 in the first embodiment.
  • the conductor film 37a is a film formed of Al, Cu, Au, or the like corresponding to the other (upper surface) of the two GND planes constituting the strip line, or an alloy containing them, and the like. And connected to the GND pattern on the mounting circuit board 42. As shown in FIG. 5B, the two conductor films 37a and 37b are electrically connected by, for example, a conductor (via) 37c penetrating the dielectric film 36.
  • the connection method of the two conductor films 37a and 37b is not limited to this, and the conductor films 37a and 37b may be connected by a conductor film covering the side surface of the dielectric film 36 or may be connected by a wire.
  • Such a manufacturing method of the semiconductor chip 30 mainly includes two steps. That is, a normal silicon chip manufacturing process (so-called Si process) for forming the integrated circuit 32 on the Si substrate 31, and then rewiring for forming the conductor film 37b, the dielectric film 36, the signal line 38 and the conductor film 37a. Process (so-called post-process).
  • the wiring layer 33 is also called an inner wiring layer because it is formed in the Si process.
  • the semiconductor chip 30 in the present embodiment since the strip line is formed by a rewiring process, the structure can be applied to manufacturing various MMICs regardless of the Si process node.
  • the semiconductor chip 30 according to the present embodiment having such a structure is characterized in that the signal line 38, the dielectric film 36, and the conductor films 37a and 37b constitute a strip line.
  • “to constitute a strip line” means that the signal line and the conductor film have a structure sandwiching a dielectric, and more strictly, the characteristic impedance of the strip line is required for the transmission line. This means that parameters (such as the thickness and width of the signal line 38 and the relative dielectric constant and thickness of the dielectric film 36) that determine the characteristic impedance of the strip line are determined so as to substantially match the values.
  • the uppermost surface is a GND plane (conductor film 37a), and the uppermost surface of the semiconductor chip 30 is flip-chip mounted on the mounting circuit board 42 by inverting this upper limit. It is possible to directly connect the conductive film 37a located at the position to the GND of the mounting circuit board 42 through the small bumps 41. As a result, the inductance at the location where the conductor film 37a is connected to GND (here, the bump 41) is suppressed as much as possible, and the GND plane (here, the conductor films 37a and 37b) constituting the strip line is reliably grounded. Unnecessary oscillation is avoided.
  • the conductor film 37b between the signal line 38 and the Si substrate 31 functions as an electric field shield. Therefore, unlike the semiconductor chip 10 in the first embodiment, the Si substrate 31. The penetration of the electric field into the electrode can be ignored, and there is no restriction on the substrate resistance of the Si substrate 31. Therefore, a low-loss transmission line is realized regardless of the substrate resistance of the Si substrate 31 or the thickness of the inner wiring layer.
  • a strip line satisfying the condition that the characteristic impedance is 50 ⁇ for example, the conductor films 37a and 37b are 5 ⁇ m thick, the dielectric film 36 is 25 ⁇ m thick, and the relative dielectric ⁇ is 2. 7 and tan ⁇ is 0.0001, the thickness of the signal line 38 is 5 ⁇ m, and the line width is 9 ⁇ m), the line loss is extremely small (specifically, 0.24 dB / mm).
  • the configuration of the strip line is not limited to the configuration shown in FIGS. 5 (a) and 5 (b), and may be the configuration shown in FIGS. 6 (a) to 6 (c). .
  • the semiconductor chip 50 shown in FIG. 6A is different from the semiconductor chip 30 only in the configuration (layer structure) of the signal lines constituting the strip line.
  • a plurality of wiring layers 51 a and 51 b that enable bridge wiring are formed in the dielectric film 36.
  • a total of four layers are formed in the post process of the semiconductor chip 50.
  • a conductor film 37b, a dielectric film 36, a wiring layer 51a, a wiring layer 51b, and a conductor film 37a are formed by a post process.
  • the conductor film 37a on the uppermost surface has a notch region 62 in a part of the conductor film by patterning, and the signal line 61 includes the notch region.
  • a signal line connected to the signal pattern 63 formed in 62 is included.
  • the semiconductor chip 70 shown in FIG. 6C has a GND plane (conductor film) in which the conductor film 37b in the semiconductor chip 50 shown in FIG. 6A is formed in the inner wiring layer (wiring layer 33). This corresponds to the one replaced with 33a).
  • the integrated circuit 32 including the conductor film 33a that is a GND plane
  • the dielectric film 36, the wiring layer 51a, the wiring layer 51b, and the conductor film are formed by the post process. 37a is formed.
  • the GND plane formed in the inner wiring layer is as thick as possible in order to reduce the conductor loss. Therefore, for example, in addition to the uppermost layer wiring, a lower wiring layer may be used as the GND plane.
  • a pad conductor film such as Al used for the pad portion may be used in an overlapping manner.
  • the wiring layer in the rewiring process is not limited to one or two layers, and may be three or more layers.
  • the ground plane (conductor film) of the microstrip line is formed on the uppermost surface. Therefore, the semiconductor chip is inverted and the GND is interposed via the bump. By connecting the plane to the GND of the circuit board for mounting (flip chip mounting), the GND plane of the microstrip line is reliably connected to the GND. Therefore, a semiconductor chip such as an MMIC using a Si-based semiconductor as a substrate, having a low-loss transmission line, easy to connect to a mounting circuit board, and ensuring a stable GND potential, and A semiconductor device in which such a semiconductor chip is flip-chip mounted on a circuit board is realized.
  • the semiconductor chip and the semiconductor device according to the present invention have been described based on the first and second embodiments and modifications thereof, but the present invention is not limited to these embodiments and modifications. Forms obtained by making various modifications conceived by those skilled in the art with respect to these embodiments and modifications, and forms realized by arbitrarily combining the components in these embodiments and modifications are also included in the present invention. included.
  • the conductor film is shown as a uniform conductor.
  • the conductor film may actually be a mesh pattern.
  • it may be a conductor film provided with openings as appropriate.
  • the GND plane (the conductor film 17 and the top layer of the semiconductor chip according to the present invention) is shown.
  • Bumps 21 and 41 for grounding 37a) are shown, but the bumps provided in the semiconductor device according to the present invention are not limited to such grounding bumps, as shown in FIG. Bumps 23 for connecting a power source and signals may be provided. That is, a bump connected to the circuit layer 14 may be provided in the cutout region of the conductor film 17.
  • the present invention relates to a flip-chip mounted semiconductor chip and a semiconductor device in which such a semiconductor chip is flip-chip mounted on a mounting circuit board, particularly as a Si-MMIC, for example, a small-sized communication such as a mobile phone. It can be used as a Si-MMIC for equipment.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Waveguides (AREA)

Abstract

 Si系半導体を基板とするMMIC等の半導体チップであって、低損失な伝送線路をもち、実装用の回路基板への接続が容易で、かつ、安定なGND電位を確保できる半導体チップを提供する。その半導体チップは、フリップチップ実装される半導体チップ(10)であって、Si基板(11)と、Si基板(11)の主面に形成された集積回路(12)と、集積回路(12)の上方に形成された誘電体膜(16)と、誘電体膜(16)の上面に形成された接地用の導体膜(17)とを備え、集積回路(12)は、当該集積回路(12)における信号を伝送するための信号線(15)から構成される配線層(13a)を含み、信号線(15)と誘電体膜(16)と導体膜(17)とは、マイクロストリップ線路を構成している。

Description

半導体チップ及び半導体装置
 本発明は、半導体チップ、及び、その半導体チップが実装用回路基板にフリップチップ実装された半導体装置に関し、特に、伝送線路を備えたモノリシックマイクロ波集積回路(MMIC)等の高周波半導体集積回路に関する。
 携帯電話を初めとする通信機器の発達に伴い、周波数が数100MHzから数GHzのマイクロ波、さらには数十GHzから100GHzを超えるミリ波を扱う回路装置が注目を集めている。より大容量の通信が可能となる広帯域な周波数帯を求めて、あるいは、より高速な信号処理を行うために、要望される回路の動作周波数はどんどん高くなっている。
 周波数が高くなると、信号波の波長が回路素子の実サイズに近くなってくるため、もはや回路素子を集中定数素子として扱うことが難しくなり、回路の大きさそのものを分布定数素子として設計に組み込む必要がでてきた。さらに、回路素子の形状や実装のばらつきがそのまま周波数特性のばらつきとなるため、多くの部品を実装すると回路装置全体の特性を規格内に収めるのが困難になってくる。
 そこで、このような高周波回路では、能動素子であるトランジスタと共に伝送線路などの受動素子を同じ半導体基板に一括作製するモノリシックマイクロ波集積回路(MMIC;monolithic microwave IC)の技術が用いられる。受動素子を含めた多くの回路部品を基板上に一括で作り込むことにより、部品点数が削減でき、また、正確な微細加工が可能な半導体プロセスを用いることで波長が小さくなっても正確に特性を再現することが可能になるからである。
 このようなMMIC用の半導体としては、これまでGaAsを初めとする化合物半導体が主に用いられてきた。高い電子移動度に起因するトランジスタの優れた高周波特性と、低損失な絶縁性の高い基板が得られることが主な理由である。しかしながら、このような化合物半導体は、通常用いられるSi系半導体(Siを主成分とする半導体)に比べて、基板そのものが高価であるうえに、大量生産で先行するシリコンプロセスに比べて製造プロセスもまだまだ未熟な部分が多く、歩留まりの面からもより高コストになってしまうという課題がある。
 ところが、近年、微細化技術の進展にともなって、Si系半導体の動作周波数は著しく向上し、最先端の微細MOSトランジスタやSiGeヘテロバイポーラトランジスタの最高遮断周波数(ft)や最高発振周波数(fmax)は100GHzを超え、200GHzに達する報告も得られるようになった。このことにより、従来、高価な化合物半導体を用いて作製されていたマイクロ波~ミリ波帯のMMICを、低コストのSi系半導体に置き換えようとする研究開発が各所で盛んに行われるようになってきた。
 しかしながら、Si系半導体では、GaAs等の化合物半導体のような優れた絶縁性を有する基板の作製が困難であるという課題がある。つまり、GaAs等の化合物半導体では、例えば、図8に示すように、半絶縁性の基板90そのものを誘電体として基板90上に線路91を形成し、裏面をメタライズしたGNDプレーン(接地導体)92を形成することでマイクロストリップ線路を構成し、低損失な回路を作製することができる。しかし、同じ構造をSi基板に適用すると、一般に、Si基板は導電性であることから、Si基板上に形成した線路から発生する電磁界が基板内に侵入すると、線路の損失が大きく増加する。
 この問題を解決するために、従来、シリコン集積回路の多層配線技術を用い、例えば、図9に示すように、Si基板93上に形成した第1層配線96を接地導体(GNDプレーン)とし、最上層配線94を信号線としてマイクロストリップ線路を構成するなどして、線路から発生する電磁界がSi基板93内に侵入しないような工夫がされてきた。これによりSi基板93の導電性による誘電体の損失をなくすことができるが、この方法では、誘電体として用いる配線の層間絶縁膜95が半導体基板93に比べると非常に薄いため、半導体基板93を誘電体として用いる場合と同じ特性インピーダンスを得るためには信号線の線幅を小さくする必要がある。ところが、線幅が小さくなると信号線の導体損が大きくなり、結局、伝送線路としての損失は化合物半導体に比べると大きい。
 ここで、導体損を低減するためには、信号線の線幅を太くするのが効果的であるが、インピーダンスを下げずにこれを実現するには、誘電体となる配線の層間絶縁膜を厚くする必要がある。このような技術の従来例としては、例えば、特許文献1に示すように、通常の層間絶縁膜とは異なるBCB(ベンゾシクロブテン)等の誘電体膜を数μmから数十μm堆積させ、これを誘電体としてマイクロストリップ線路を構成する技術が提案されている。誘電体膜を厚くすることで、同じインピーダンスを実現する信号線の線幅を太くして導体損を低減し、さらに、Si基板上にGNDプレーンを設けることでSi基板への電磁界侵入を抑えて誘電体の損失をなくそうとするものである。これによって、Si系半導体を基板とするMMIC(以下、「Si-MMIC」ともいう。)を実現している。
特開平9-17959号公報
 ところが、特許文献1に開示された改良を施しても、Si-MMICを実際に回路基板に実装して回路装置を構成しようとした場合、新たな問題が生じる。
 図10は、特許文献1等に開示された従来のSi-MMICを実装用の回路基板98に実装したときの断面構造を模式的に示した図である。MMIC上の信号線と、回路基板上の信号線は、通常、直径25μm程度の金属のワイヤで接続される。またMMIC上のGNDプレーン96は通常Si基板93とは絶縁されているため、信号線と同様に、回路基板98上のGNDパターンにワイヤボンディングする必要がある。
 ここで、同図から明らかなように、MMIC上のGNDと回路基板98のGNDの接続には有限の長さのワイヤ97が存在するため、特にミリ波のような高周波では、このワイヤ97のインダクタンスが無視できない。MMIC上のGNDプレーン96はインダクタンスを介して浮いた状態になり、本来安定な電位を供給するはずのGNDが信号によって大きく変動する場合がある。このことにより、実装した回路全体にフィードバックループが形成され、不要な発振を起こすことがある。
 なお、従来のGaAs等の化合物半導体を用いたMMICでは、基板そのものを誘電体として用いているため、GNDプレーンは基板の下面に存在し、回路基板との間に安定な接続を得ることができた。そして、回路上のGND配線も通常ビアホールを介して裏面GNDと接続するため、寄生インダクタンスも小さく抑えることができたのである。上記従来技術のように、Si-MMICでは、GNDが基板の上面にあるため、どうしてもMMICのGNDと回路基板のGNDの接続に大きな寄生インダクタンスが生じてしまう。
 このように、Si-MMICでは、MMIC基板の上面にあるGNDプレーンと回路基板との接続に、どうしても寄生インダクタンスを生じてしまい、結果としてMMIC上のGNDが不安定になって特性が変動し、また発振などを起こしやすいという課題がある。
 そこで、本発明は、このような状況に鑑みてなされたものであり、Si系半導体を基板とするMMIC等の半導体チップであって、低損失な伝送線路をもち、実装用回路基板への接続が容易で、かつ、安定なGND電位を確保できる半導体チップ、及び、そのような半導体チップが回路基板にフリップチップ実装された半導体装置を提供することを目的とする。
 上記目的を達成する本発明の第1の形態は、フリップチップ実装される半導体チップであって、シリコン基板と、前記シリコン基板の主面に形成された集積回路と、前記集積回路の上方に形成された誘電体膜と、前記誘電体膜の上面に形成された接地用の導体膜とを備え、前記集積回路は、当該集積回路における信号を伝送するための信号線から構成される配線層を含み、前記信号線と前記誘電体膜と前記導体膜とは、マイクロストリップ線路を構成している。
 これにより、最上面にマイクロストリップ線路のGNDプレーン(導体膜)が形成されているので、この半導体チップを反転させ、バンプを介して、そのGNDプレーンを実装用回路基板のGNDに接続する(フリップチップ実装をする)ことで、マイクロストリップ線路のGNDプレーンが確実にGNDに接続される。
 また、本発明の第2の形態は、フリップチップ実装される半導体チップであって、シリコン基板と、前記シリコン基板の主面に形成された集積回路と、前記集積回路の上方に形成された接地用の第1導体膜と、前記第1導体膜の上方に形成された誘電体膜と、前記誘電体膜中に形成され、前記集積回路における信号を伝送するための信号線から構成される配線層と、前記誘電体膜の上面に形成された接地用の第2導体膜とを備え、前記信号線と前記誘電体と前記第1及び第2導体膜とは、ストリップ線路を構成している。
 これにより、最上面にストリップ線路のGNDプレーン(第2導体膜)が形成されているので、この半導体チップを反転させ、バンプを介して、そのGNDプレーンを実装用回路基板のGNDに接続する(フリップチップ実装をする)ことで、ストリップ線路のGNDプレーンが確実にGNDに接続される。
 なお、本発明は、半導体チップとして実現できるだけでなく、そのような半導体チップがバンプを介して実装用回路基板に接続されたアセンブリとしての半導体装置として実現することもできる。
 本発明により、Si系半導体を基板とするMMIC等の半導体チップであって、低損失な伝送線路をもち、実装用回路基板への接続が容易で、かつ、安定なGND電位を確保できる半導体チップ、及び、そのような半導体チップが回路基板にフリップチップ実装された半導体装置が実現される。
 よって、化合物半導体からなるMMICに比べ、低価格なMMICが実現され、携帯電話等の各種小型通信機器が普及してきた今日における実用的価値は極めて高い。
図1(a)は本発明の第1の実施の形態に係る半導体チップの断面図、図1(b)は本発明の第1の実施の形態に係る半導体装置の断面図である。 図2は、同半導体チップのマイクロストリップ線路周辺の電界の強さを示す図である。 図3は、同半導体チップの基板抵抗を変化させたときのマイクロストリップ線路の線路損失を示す図である。 図4は、同半導体チップの製造方法を示す図である。 図5(a)は本発明の第2の実施の形態に係る半導体チップの断面図、図5(b)は本発明の第2の実施の形態に係る半導体装置の断面図である。 図6は、第2の実施の形態の変形例に係る半導体チップの断面図である。 図7は、本発明に係る半導体チップの上面を示す斜視図である。 図8は、従来の化合物半導体を基板とするマイクロストリップ線路を示す図である。 図9は、従来のSiを基板とするマイクロストリップ線路を示す図である。 図10は、従来のSi-MMICを回路基板に実装した様子を示す図である。
 以下、本発明の実施の形態について図面を用いて詳細に説明する。
 (第1の実施の形態)
 まず、本発明の第1の実施の形態に係る半導体チップ及び半導体装置について説明する。
 図1(a)は、本発明の第1の実施の形態に係る半導体チップ10の断面図であり、図1(b)は、その半導体チップ10を実装用回路基板22上にフリップチップ実装した図、つまり、本発明の第1の実施の形態に係る半導体装置20の断面図である。なお、図1(a)では、便宜上、半導体チップ10に加えて、フリップチップ実装用のバンプ21も併せて図示されている。
 図1(a)に示される半導体チップ10は、図1(b)に示されるように、上下を反転させた状態で、実装用回路基板22にバンプ21を介してフリップチップ実装されるSi-MMICであり、Si基板11と、Si基板11の主面に形成された集積回路12と、集積回路12の上方に形成された誘電体膜16と、誘電体膜16の上面に形成された接地用の導体膜17とを備える。ここで、集積回路12は、回路層14と、その回路層における信号を伝送するための信号線15から構成される配線層13a~13cとを含み、その信号線15と誘電体膜16と導体膜17とは、いわゆるマイクロストリップ線路を構成している。なお、図1(a)及び図1(b)では、後述する製造方法の説明図(図4(a)~(h))で示されるような詳細な構成要素(配線層13aにおけるGND配線及び保護膜、誘電体膜16を貫通するポスト(コンタクト)等)の図示は省略されている。
 Si基板11は、Si系半導体からなる基板であり、好ましくは、10Ωcm以上の比抵抗をもつSi基板であり、より好ましくは、100Ωcm以上の比抵抗をもつSi基板である。
 集積回路12は、Si基板11の上面に形成されたトランジスタ等の回路素子からなる回路層14と、その回路層14での信号を伝送するAl又はCu等の信号線15からなる配線層13a~13cとから構成される。配線層13a~13cでは、SiOやSiN等の絶縁膜を介して信号線が多層に形成された多層配線層である。
 なお、本図では、集積回路12内に回路層14が一つだけ示されているが、本発明は、一層の回路層に限られず、多層の回路層であってもよい。また、本図では、配線層13a~13cのうちの最上層の配線層13aにおける信号線15だけが図示されており、他の配線層13b及び13cにおける信号線は、図示が省略されている。各配線層13a~13cには、独立の信号線だけでなく、上層又は下層の配線層の信号線と接続された信号線が設けられている。また、最上層の配線層13aには、回路層14の素子と接続された電極パッド用の導体膜が含まれていてもよい。それら信号線及び電極パッド用の導体膜は、マイクロストリップ線路を構成する伝送線路に相当する。
 誘電体膜16は、マイクロストリップ線路を構成する誘電体に相当し、誘電損失が小さく、かつ、厚膜形成が可能な樹脂膜であり、例えば、BCB、ポリイミド、ポリテトラフルオロエチレン又はポリフェニレンオキシドを含む膜であったり、第1の材料からなる粒子が第2の材料中に分散されてなるナノコンポジット膜であったりするのが好ましい。なお、ナノコンポジット膜としては、粒子の粒径が、1nm以上、かつ、200nm以下であるのが好ましく、その材料は、チタン酸ストロンチウム、チタン酸バリウムストロンチウム、酸化ハフニウム、ハフニウムアルミネート又はチタン酸ジルコン酸鉛を含むセラミックスであるのが好ましい。
 導体膜17は、マイクロストリップ線路を構成するGNDプレーンに相当するAl、Cu、Au等、あるいは、それらを含む合金等で形成された膜であり、バンプ21を介して実装用回路基板22上のGNDパターンに接続される。
 このような半導体チップ10の製造方法は、大きく2つの工程からなる。つまり、Si基板11上に集積回路12を形成する通常のシリコンチップの製造プロセス(いわゆるSiプロセス)と、その後に誘電体膜16及び導体膜17を形成する再配線プロセス(いわゆるポストプロセス)とからなる。なお、配線層13a~13cは、Siプロセスにおいて形成されることから、内層配線層とも呼ばれる。
 このような構造を有する本実施の形態における半導体チップ10は、信号線15と誘電体膜16と導体膜17とがマイクロストリップ線路を構成している点に特徴を有する。ここで、「マイクロストリップ線路を構成する」とは、信号線と導体膜とが誘電体を挟む構造を有することを意味し、より厳密には、マイクロストリップ線路の特性インピーダンスが、その伝送線路に要求される値と略一致するように、マイクロストリップ線路の特性インピーダンスを決定するパラメータ(信号線15の厚み及び幅、誘電体膜16の比誘電率及び厚み等)が決定されていることを意味する。
 本実施の形態における半導体チップ10では、従来のMMIC上のマイクロストリップ線路と比べ、信号線15と導体膜17の上下位置が逆転しており、これを反転させて実装用回路基板22にフリップチップ実装することで、半導体チップ10の最上面に位置する導体膜17を小さなバンプ21を介して実装用回路基板22のGNDに直接接続することが可能となっている。これにより、導体膜17をGNDに接続する箇所(ここでは、バンプ21)でのインダクタンスが極力小さく抑えられ、マイクロストリップ線路を構成するGNDプレーン(ここでは、導体膜17)が確実に接地され、不要な発振が回避される。
 ここで、マイクロストリップ線路を構成する信号線は、導体損を低減するために、できるだけ厚いことが望ましい。そのために、マイクロストリップ線路を構成する信号線として、最上層配線(ここでは、配線層13aでの配線)に加え、その下層の配線層(例えば、配線層13b)を重ねて使用してもよい。また、パッド部に使用されるAlなどのパッド用導体膜を重ねて使用してもよい。
 次に、本実施の形態における半導体チップ10を構成するSi基板11の基板抵抗(比抵抗)として、好ましくは、10Ωcm以上、より好ましくは、100Ωcm以上としている意義について説明する。
 マイクロストリップ線路の特性インピーダンスは、上述したように、信号線15の幅Wと、誘電体膜16の厚さh、及び、誘電体膜16の比誘電率εで主に決まる。同じ特性インピーダンスを保ったまま信号線幅Wを大きくして導体損を下げるには、誘電体膜16の膜厚hを大きくする必要があり、そのためには誘電体膜16は厚いほうが好ましい。しかしながら、本実施の形態では、従来のSi-MMIC上のマイクロストリップ線路と異なり、Si基板11が電気的にシールドされているわけではない。そのために、信号線15からの電気力線は、多くがGNDプレーン(導体膜17)に終端されるが、その一部が反対方向にあるSi基板11内にも侵入する。
 図2は、本実施の形態の構造でのマイクロストリップ線路周辺の電界の強さを電磁界シミュレータで計算した結果を示す図である。なお、このシミュレーションでは、集積回路12の部分については、Si基板11上に絶縁層である内層配線層13a~13cが形成され、その内層配線層の最上層に信号線15が形成された構造を仮定している。また、本図では、白い領域ほど、電界が強いことを示している。つまり、信号線15の近辺では電界が強く、信号線15から遠いSi基板11中では電界が弱いことが示されている。
 図2の電界に示されるように、誘電体膜16の厚さを内層配線層13a~13cの層間絶縁膜の合計の厚さ(ここでは、集積回路12で示される絶縁層の厚み)より大きくした結果、信号線15からGNDプレーン(導体膜17)までの距離よりもSi基板11までの距離の方が近いせいもあって、電界の一部が導電性のSi基板11の内部に侵入しているのが分かる。そのために、むやみに誘電体膜16の厚さhを大きくしても、Si基板11に侵入する電界が増え、かえって損失を大きくする可能性がある。
 この影響を低減するには、Si基板11の抵抗を大きくするのが効果的である。
 図3に、本実施の形態における半導体チップ10と同一構造で、Si基板11の基板抵抗を変化させたときのマイクロストリップ線路の60GHzにおける1mmあたりの線路損失を、電磁界シミュレータを用いて計算した結果を示す。ここで、横軸はSi基板11の基板抵抗(比抵抗(Ωcm))を示し、縦軸は60GHzにおける1mmあたりのマイクロストリップ線路の線路損失(dB/mm)を示し、丸印のプロットは内層配線層の層間絶縁膜が4.48μmである場合における基板抵抗と線路損失の関係を示すカーブであり、四角印のプロットは内層配線層の層間絶縁膜が8μmである場合における基板抵抗と線路損失の関係を示すカーブである。
 図3から分かるように、Si基板11の基板抵抗の増加に伴い、マイクロストリップ線路の線路損失は著しく低減され、その傾向は、内層配線層の層間絶縁膜の厚さが薄いほど顕著である。基板抵抗を10Ωcmから50Ωcmにするだけで線路損失は半減し、100Ωcmを超えたあたりで、ほぼ飽和が始まる。なお、非特許文献1に示すように、従来の内層配線のみを用いたMMICの伝送線路の損失は1dB/mm程度であり、本実施の形態における半導体チップ10では、基板抵抗として、10Ωcm以上にすることで、内層配線層の層間絶縁膜の厚みによっては(例えば、8μm以上では)、従来のMMICよりも線路損失が低くなり、さらに、100Ωcm以上にすることで、ほぼ飽和した最小の線路損失となることが分かる。
Yanyu Jin,Mihai A.T.Sanduleanu,and John R.Long,"A Wideband Millimeter-Wave Power Amplifier With 20dB Linear Power Gain and +8dBm Maximum Saturated Output Power" IEEE JOURNAL OF SOLID-STATE CIRCUITS,VOL.43,NO.7,JULY 2008,pp.1553-1562 以上のことから、本実施の形態における半導体チップ10を構成するSi基板11の基板抵抗(比抵抗)として、好ましくは、10Ωcm以上、より好ましくは、100Ωcm以上としている。
 次に、本実施の形態における半導体チップ10を構成する誘電体膜16の材料について、より詳細に説明する。
 Si基板11側への電磁界の侵入具合は、誘電体膜16の膜厚と内層配線層の膜厚の関係に加え、それぞれの比誘電率によっても変わる。一般に、比誘電率の高い方に電界は集中するので、Si基板11側への電界の侵入を抑えるには、誘電体膜16の比誘電率を高くするのが望ましい。そのためには、誘電体膜16として、第1の材料からなる粒子が第2の材料中に分散されてなるナノコンポジット膜を用いることで、比誘電率の高い誘電体膜16を実現できる。ここで、「ナノコンポジット膜」とは、比誘電率の大きい第1の材料からなるナノスケールの粒子が比誘電率の小さい第2の材料中に分散した材料からなる膜である。
 例えば、BCBの中にナノスケールに粒子化した高誘電体素材を練りこんで分散させることで得られるナノコンポジット膜は、BCBに比べて、ずっと高い誘電率となる。高誘電体素材としては、セラミックスが好ましく、例えば、チタン酸ストロンチウム(STO)、チタン酸バリウムストロンチウム(BST)、チタン酸バリウム(BTO)酸化ハフニウム(HfO2)、ハフニウムアルミネート(HfAlO2)又はチタン酸ジルコン酸鉛(PZT)等である。ここで、ナノスケール粒子の粒径は、第2の材料中に練り込んで分散させることができればよく、粒径が小さいほど好ましい。具体的には、1μm以下が好ましく、更に好ましくは200nm以下であり、特に1nm以上で200nm以下の粒径の粒子が分散されたナノコンポジット膜について良好な特性が得られている。
 このように、誘電体膜16としてナノコンポジット膜を用いることで、その比誘電率を高めることができるだけでなく、誘電体膜16の比誘電率を自由に選択できるので、所定の特性インピーダンスを得るための誘電体膜16の膜厚を自由に設計できる。
 なお、このようなナノコンポジット膜の製法としては、例えば、BCBをベース(第2の材料)とした場合に、BCB膜と同様に、スピンコート法により容易に製作できる。
 また、誘電体膜16としては、単一のナノコンポジット膜に限られず、BCB膜とナノコンポジット膜とを積層したり、比誘電率が異なる複数のナノコンポジット膜を積層したりしてもよい。このような積層により、誘電体膜16全体としての比誘電率についての自由度が増し、それによって、所定の特性インピーダンスを設計する際の誘電体膜16の膜厚についての自由度も増す。
 次に、本実施の形態における半導体チップ10の製造方法について、図4(a)~図4(h)を用いて、説明する。図4(a)はSiプロセス(拡散プロセス)が完了したウエハの一部の断面構造を示したもので、本例では最上配線層13aを構成する信号線15とGND配線15aと保護膜18のみ図示し、その他の内層配線(配線層13b、配線層13c)やトランジスタなどの回路層14は図示が省略されている。保護膜18には、再配線プロセス(ポストプロセス)の配線と接続するために一部開口部18aが設けられている。再配線では比較的厚い層間膜を形成するので上層と下層をつなぐコンタクトの形成に注意が必要である。本製造方法の例ではCuのポストをあらかじめ形成する。
 まず、図4(b)に示すように、10-15μmの厚膜のレジスト19をコーティングしたあと、フォトリソグラフィ工程で開口部19aを形成する。次に、無電解メッキか、あるいはあらかじめ種金膜を形成しておく電解メッキ等を用いてレジスト19の開口部19aにCuによるポスト15bを形成する(図4(c))。
 レジスト19を除去(図4(d))したのち、誘電体膜16となるBCB16をスピンコートによってウエハ全面に形成する(図4(e))。コーティング条件とプリベーク条件をうまく選ぶことで、ポスト15bを埋め込んだ状態で表面を平坦化できる。次にポスト15bの上部の頭出しのためにBCB16の一部をドライエッチング等で開口し(図4(f))、メッキ等を用いてCuを5μm程度製膜し、GND配線15aと接続されるGNDプレーン17となる上層の配線を形成する(図4(g))。なお、GNDプレーン17において、信号線15と接続される信号線の引き出し17a用として一部をエッチング等で分離するか、あらかじめレジストでパターンニングしてからメッキを行ってもよい。必要に応じて、最上層配線上に基板接続用のバンプ21を形成する(図4(h))。
 なお、本製造方法例では、あらかじめCuによるポスト15bを形成してからBCB16をコーティングしたが、先にBCB16で厚膜を形成した後、一部を開口し、開口部を金属で埋めることでコンタクト15bを形成してもよい。この場合、感光性のBCB16を用いることで、用意に開口部を形成することができる。
 また、本製造方法例ではポスト15bのあとにGNDプレーン17を形成して完了しているが、この工程を繰り返すことで配線を多層化することが出来る。多層化すれば、例えばSiプロセス(内層配線)の最上層配線15でGNDプレーンを構成し、ポストプロセスの第1の配線でストリップ線路の信号を形成し、ポストプロセスの第2の配線で第1の配線同士をつなぐブリッジ配線を形成し、第3の配線でGNDプレーンを形成することで、後述する第2の実施の形態及びその変形例で示した構造を実現することができる。
 また、本製造方法の例では、配線15やポスト15bの材料としてCuを選んだが、この材料に限定するものではない、同様に、誘電体膜16もBCBに限定するものではない。
 以上のように、本実施の形態の半導体チップによれば、最上面にマイクロストリップ線路のGNDプレーン(導体膜)が形成されているので、この半導体チップを反転させ、バンプを介して、そのGNDプレーンを実装用回路基板のGNDに接続する(フリップチップ実装をする)ことで、マイクロストリップ線路のGNDプレーンが確実にGNDに接続される。よって、Si系半導体を基板とするMMIC等の半導体チップであって、低損失な伝送線路をもち、実装用回路基板への接続が容易で、かつ、安定なGND電位を確保できる半導体チップ、及び、そのような半導体チップが回路基板にフリップチップ実装された半導体装置が実現される。
 (第2の実施の形態)
 次に、本発明の第2の実施の形態に係る半導体チップ及び半導体装置について説明する。
 図5(a)は、本発明の第2の実施の形態に係る半導体チップ30の断面図であり、図5(b)は、その半導体チップ30を実装用回路基板42上にフリップチップ実装した図、つまり、本発明の第2の実施の形態に係る半導体装置40の断面図である。なお、図5(a)では、便宜上、半導体チップ30に加えて、フリップチップ実装用のバンプ41も併せて図示されている。
 図5(a)に示される半導体チップ30は、図5(b)に示されるように、上下を反転させた状態で、実装用回路基板42にバンプ41を介してフリップチップ実装されるSi-MMICであり、Si基板31と、そのシリコン基板の主面に形成された集積回路32と、その集積回路32の上方に形成された接地用の第1導体膜である導体膜37bと、その導体膜37bの上方に形成された誘電体膜36と、その誘電体膜36中に形成され、集積回路32における信号を伝送するための信号線38と、誘電体膜36の上面に形成された接地用の第2導体膜である導体膜37aとを備え、信号線38と誘電体膜36と導体膜37a及び37bとは、いわゆるストリップ線路を構成している。
 Si基板31は、Si系半導体からなる基板である。このSi基板31は、図5(a)及び図5(b)に示される構造上の特徴により、第1の実施の形態におけるSi基板11と異なり、比抵抗の制約を受けない。
 集積回路32は、Si基板31の上面に形成されたトランジスタ等の回路素子からなる回路層34と、その回路層34での信号を伝送するAl又はCu等の信号線からなる配線層33と、その配線層33の上面に形成された保護膜(パッシベーション膜)35とから構成される。配線層33は、例えば、SiOやSiN等の絶縁膜を介して信号線が多層に形成された多層配線層である。
 なお、本図では、集積回路32内には、回路層34が一つだけ形成されているが、本発明は、一層の回路層に限られず、多層の回路層が形成されていてもよい。
 導体膜37bは、ストリップ線路を構成する2つのGNDプレーンのうちの一方(下面)に相当するAl、Cu、Au等、あるいは、それらを含む合金等で形成された膜である。
 誘電体膜36は、ストリップ線路を構成する誘電体に相当し、誘電損失が小さく、かつ、厚膜形成が可能な樹脂膜であり、例えば、BCB、ポリイミド、ポリテトラフルオロエチレン又はポリフェニレンオキシドを含む膜であったり、第1の材料からなる粒子が第2の材料中に分散されてなるナノコンポジット膜であったりするのが好ましい。なお、ナノコンポジット膜の具体例としは、第1の実施の形態における誘電体膜16と同じである。
 導体膜37aは、ストリップ線路を構成する2つのGNDプレーンのうちの他方(上面)に相当するAl、Cu、Au等、あるいは、それらを含む合金等で形成された膜であり、バンプ41を介して実装用回路基板42上のGNDパターンに接続される。なお、2つの導体膜37a及び37bは、図5(b)に示されるように、例えば、誘電体膜36を貫通する導体(ビア)37cによって電気的に接続されている。ただし、2つの導体膜37a及び37bの接続方法は、これに限られず、誘電体膜36の側面を覆う導体膜で接続されてもよいし、ワイヤによって接続されてもよい。
 このような半導体チップ30の製造方法は、大きく2つの工程からなる。つまり、Si基板31上に集積回路32を形成する通常のシリコンチップの製造プロセス(いわゆるSiプロセス)と、その後に導体膜37b、誘電体膜36、信号線38及び導体膜37aを形成する再配線プロセス(いわゆるポストプロセス)とからなる。なお、配線層33は、Siプロセスにおいて形成されることから、内層配線層とも呼ばれる。本実施の形態における半導体チップ30によれば、ストリップ線路が再配線プロセスで形成されるので、Siのプロセスノードによらず、多種のMMICの製造に適用可能な構造となる。
 このような構造を有する本実施の形態における半導体チップ30は、信号線38と誘電体膜36と導体膜37a及び37bとがストリップ線路を構成している点に特徴を有する。ここで、「ストリップ線路を構成する」とは、信号線と導体膜とが誘電体を挟む構造を有することを意味し、より厳密には、ストリップ線路の特性インピーダンスが、その伝送線路に要求される値と略一致するように、ストリップ線路の特性インピーダンスを決定するパラメータ(信号線38の厚み及び幅、誘電体膜36の比誘電率及び厚み等)が決定されていることを意味する。
 本実施の形態における半導体チップ30では、最上面がGNDプレーン(導体膜37a)になっており、これを上限反転させて実装用回路基板42にフリップチップ実装することで、半導体チップ30の最上面に位置する導体膜37aを小さなバンプ41を介して実装用回路基板42のGNDに直接接続することが可能となっている。これにより、導体膜37aをGNDに接続する箇所(ここでは、バンプ41)でのインダクタンスが極力小さく抑えられ、ストリップ線路を構成するGNDプレーン(ここでは、導体膜37a及び37b)が確実に接地され、不要な発振が回避される。
 なお、本実施の形態における半導体チップ30では、信号線38とSi基板31との間の導体膜37bが電界シールドとして機能するので、第1の実施の形態における半導体チップ10と異なり、Si基板31への電界の侵入は無視でき、Si基板31の基板抵抗についての制約はない。よって、Si基板31の基板抵抗あるいは内層配線層の厚さにかかわらず、低損失な伝送線路が実現される。たとえば、上述のシミュレーションによれば、特性インピーダンスが50Ωとなる条件を満たすストリップ線路(例えば、導体膜37a及び37bの厚みが夫々5μm、誘電体膜36の厚みが25μm、比誘電体εが2.7、tanδが0.0001、信号線38の厚みが5μm、線幅が9μm)における線路損失は、極めて小さな値(具体的には、0.24dB/mm)であった。
 なお、ストリップ線路の構成としては、図5(a)及び図5(b)に示された構成に限られず、図6(a)~図6(c)に示された構成であってもよい。
 図6(a)に示される半導体チップ50は、ストリップ線路を構成する信号線の構成(層構造)だけが、半導体チップ30と異なる。この半導体チップ50では、誘電体膜36中に、ブリッジ配線を可能にする複数の配線層51a及び51bが形成されている。なお、この半導体チップ50のポストプロセスでは、合計4層(導体膜37a、配線層51a、配線層51b、導体膜37b)の多層配線となる。このような半導体チップ50は、シリコンプロセスで集積回路32が形成された後に、ポストプロセスで、導体膜37b、誘電体膜36、配線層51a、配線層51b及び導体膜37aが形成される。
 また、図6(b)に示される半導体チップ60では、最上面の導体膜37aは、パターンニングによって導体膜の一部が切り欠き領域62を有し、信号線61には、その切り欠き領域62中に形成された信号パターン63と接続される信号線が含まれる。これによって、誘電体膜36中に一層の配線層だけが設けられた構造であっても、その配線層におけるブリッジ配線が可能となる。
 また、図6(c)に示される半導体チップ70は、図6(a)に示された半導体チップ50における導体膜37bを、内層配線層(配線層33)内に形成したGNDプレーン(導体膜33a)で置き換えたものに相当する。このような半導体チップ70は、シリコンプロセスで集積回路32(GNDプレーンである導体膜33aを含む)が形成された後に、ポストプロセスで、誘電体膜36、配線層51a、配線層51b及び導体膜37aが形成される。なお、内層配線層に形成するGNDプレーンは導体損を低減するためにできるだけ厚いことが望ましい。そのため、GNDプレーンとして、例えば、最上層配線に加え、その下層の配線層を重ねて使用してもよい。また、パッド部に使用されるAlなどのパッド用導体膜を重ねて使用してもよい。
 なお、再配線プロセスにおける配線層としては、1層や2層に限られず、3層以上であってもよいのは言うまでもない。
 以上のように、本実施の形態の半導体チップによれば、最上面にマイクロストリップ線路のGNDプレーン(導体膜)が形成されているので、この半導体チップを反転させ、バンプを介して、そのGNDプレーンを実装用回路基板のGNDに接続する(フリップチップ実装をする)ことで、マイクロストリップ線路のGNDプレーンが確実にGNDに接続される。よって、Si系半導体を基板とするMMIC等の半導体チップであって、低損失な伝送線路をもち、実装用回路基板への接続が容易で、かつ、安定なGND電位を確保できる半導体チップ、及び、そのような半導体チップが回路基板にフリップチップ実装された半導体装置が実現される。
 以上、本発明に係る半導体チップ及び半導体装置について、第1及び第2の実施の形態及びその変形例に基づいて説明したが、本発明は、これらの実施の形態及び変形例に限定されない。これらの実施の形態及び変形例に対して当業者が思いつく各種変形を施して得られる形態や、これらの実施の形態及び変形例における構成要素を任意に組み合わせて実現される形態も、本発明に含まれる。
 たとえば、上記実施の形態では、導体膜は、一様な導体として示されていたが、実際には、Siプロセスにおけるパターンの占有面積率の制限を満たすために、網目状のパターンであってもよいし、適宜開口部が設けられた導体膜であってもよい。
 また、図1(a)及び図1(b)、並びに、図5(a)及び図5(b)の断面図では、本発明に係る半導体チップの最上層となるGNDプレーン(導体膜17及び37a)を接地するためのバンプ21及び41が示されたが、本発明に係る半導体装置に設けられるバンプには、このような接地用のバンプだけに限られず、図7に示されるように、電源や信号を接続するためのバンプ23が設けられていてもよい。つまり、導体膜17の切り欠き領域に、回路層14に接続されるバンプが設けられていてもよい。
 本発明は、フリップチップ実装される半導体チップ、及び、そのような半導体チップが実装用回路基板にフリップチップ実装された半導体装置として、特に、Si-MMICとして、例えば、携帯電話等の小型の通信機器用のSi-MMICとして、利用できる。
   10、30、50、60、70  半導体チップ
   11、31  Si基板
   12、32  集積回路
   13a~13c、33、51a、51b 配線層
   14、34  回路層
   15、38、61  信号線(配線)
   15a  GND配線
   15b  ポスト(コンタクト)
   16、36  誘電体膜(BCB等)
   17、33a、37a、37b  導体膜(GNDプレーン)
   18、35  保護膜
   18a  保護膜の開口部
   19  レジスト
   19a  レジストの開口部
   20、40  半導体装置
   21、41  バンプ
   22、42  実装用回路基板
   37c  導体(ビア)
   62  切り欠き領域
   63  信号パターン

Claims (16)

  1.  フリップチップ実装される半導体チップであって、
     シリコン基板と、
     前記シリコン基板の主面に形成された集積回路と、
     前記集積回路の上方に形成された誘電体膜と、
     前記誘電体膜の上面に形成された接地用の導体膜とを備え、
     前記集積回路は、当該集積回路における信号を伝送するための信号線から構成される配線層を含み、
     前記信号線と前記誘電体膜と前記導体膜とは、マイクロストリップ線路を構成している
     半導体チップ。
  2.  前記集積回路は、積層された複数の配線層を含み、
     前記マイクロストリップ線路を構成する信号線には、前記複数の配線層のうちの最上の配線層を構成する信号線が含まれる
     請求項1記載の半導体チップ。
  3.  前記配線層には、前記集積回路と接続される電極パッド用の導体膜が含まれ、
     前記マイクロストリップ線路を構成する信号線には、前記電極パッド用の導体膜が含まれる
     請求項1記載の半導体チップ。
  4.  前記誘電体膜は、ベンゾシクロブテン、ポリイミド、ポリテトラフルオロエチレン又はポリフェニレンオキシドを含む
     請求項1~3のいずれか1項に記載の半導体チップ。
  5.  前記誘電体膜は、第1の材料からなる粒子が第2の材料中に分散されてなるナノコンポジット膜を含む
     請求項1~4のいずれか1項に記載の半導体チップ。
  6.  前記粒子の粒径は、1nm以上、かつ、200nm以下である
     請求項5記載の半導体チップ。
  7.  前記第1の材料は、セラミックスである
     請求項6記載の半導体チップ。
  8.  前記セラミックスは、チタン酸ストロンチウム、チタン酸バリウムストロンチウム、酸化ハフニウム、ハフニウムアルミネート又はチタン酸ジルコン酸鉛を含む
     請求項7記載の半導体チップ。
  9.  前記シリコン基板の比抵抗は、10Ωcm以上である
     請求項1記載の半導体チップ。
  10.  フリップチップ実装される半導体チップであって、
     シリコン基板と、
     前記シリコン基板の主面に形成された集積回路と、
     前記集積回路の上方に形成された接地用の第1導体膜と、
     前記第1導体膜の上方に形成された誘電体膜と、
     前記誘電体膜中に形成され、前記集積回路における信号を伝送するための信号線から構成される配線層と、
     前記誘電体膜の上面に形成された接地用の第2導体膜とを備え、
     前記信号線と前記誘電体と前記第1及び第2導体膜とは、ストリップ線路を構成している
     半導体チップ。
  11.  前記誘電体膜中には、複数の配線層が形成されている
     請求項10記載の半導体チップ。
  12.  前記第1導体膜、前記誘電体膜、前記配線層及び前記第2導体膜は、前記集積回路を形成するシリコンプロセスとは異なるポストプロセスで形成される
     請求項10記載の半導体チップ。
  13.  前記第1導体膜は、前記集積回路と同じシリコンプロセスで形成され、
     前記誘電体膜、前記配線層及び前記第2導体膜は、前記シリコンプロセスとは異なるポストプロセスで形成される
     請求項10記載の半導体チップ。
  14.  前記第2導体膜は、導体膜の一部が切り欠かれた領域を有し、
     前記信号線には、前記領域中に形成された信号パターンと接続される信号線が含まれる
     請求項10記載の半導体チップ。
  15.  請求項1~14のいずれか1項に記載の半導体チップと、
     請求項1~9のいずれか1項に記載の半導体チップの導体膜、又は、請求項10~14のいずれか1項に記載の半導体チップの第2導体膜とバンプを介して接続される実装用の回路基板と
     を備える半導体装置。
  16.  フリップチップ実装される半導体チップの製造方法であって、
     シリコン基板の主面に集積回路を形成するステップと、
     前記集積回路の上方に、接地用の第1導体膜を形成するステップと、
     前記第1導体膜の上方に、誘電体膜を形成するステップと、
     前記誘電体膜中に、前記集積回路における信号を伝送するための信号線から構成される配線層を形成するステップと、
     前記誘電体膜の上面に、接地用の第2導体膜を形成するステップとを含み、
     前記信号線と前記誘電体と前記第1及び第2導体膜とは、ストリップ線路を構成し、
     前記第1導体膜は、前記集積回路と同じシリコンプロセスで形成され、
     前記誘電体膜、前記配線層及び前記第2導体膜は、前記シリコンプロセスとは異なるポストプロセスで形成される
     半導体チップの製造方法。
PCT/JP2010/001022 2009-03-03 2010-02-18 半導体チップ及び半導体装置 WO2010100845A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201080010283.8A CN102341895B (zh) 2009-03-03 2010-02-18 半导体芯片及半导体装置
US13/206,987 US8492895B2 (en) 2009-03-03 2011-08-10 Semiconductor device with grounding conductor film formed on upper surface of dielectric film formed above integrated circuit

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009049989A JP2010205941A (ja) 2009-03-03 2009-03-03 半導体チップ及び半導体装置
JP2009-049989 2009-03-03

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/206,987 Continuation US8492895B2 (en) 2009-03-03 2011-08-10 Semiconductor device with grounding conductor film formed on upper surface of dielectric film formed above integrated circuit

Publications (1)

Publication Number Publication Date
WO2010100845A1 true WO2010100845A1 (ja) 2010-09-10

Family

ID=42709416

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/001022 WO2010100845A1 (ja) 2009-03-03 2010-02-18 半導体チップ及び半導体装置

Country Status (4)

Country Link
US (1) US8492895B2 (ja)
JP (1) JP2010205941A (ja)
CN (1) CN102341895B (ja)
WO (1) WO2010100845A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9685394B2 (en) 2010-05-21 2017-06-20 Napra Co., Ltd. Electronic device and manufacturing method therefor

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102868013B (zh) * 2012-10-11 2014-10-29 南京大学 一种新型太赫兹超宽通带滤波器的制造方法
JP2017034155A (ja) * 2015-08-04 2017-02-09 大日本印刷株式会社 表示装置
CN111696952A (zh) 2019-03-13 2020-09-22 住友电工光电子器件创新株式会社 微波集成电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01205549A (ja) * 1988-02-12 1989-08-17 Fujitsu Ltd 超電導配線を有する半導体装置
JPH04233265A (ja) * 1990-07-02 1992-08-21 General Electric Co <Ge> 可変架橋性接着剤を用いた多段積層高密度相互接続方法および構造物
JPH04274346A (ja) * 1991-02-28 1992-09-30 Mitsubishi Electric Corp 半導体装置
JPH05226500A (ja) * 1991-11-20 1993-09-03 Nec Corp 実装回路基板
JPH0637413A (ja) * 1992-07-13 1994-02-10 Sony Corp マルチチップモジュール配線板
JPH06291218A (ja) * 1993-04-05 1994-10-18 Toshiba Corp モジュール用多層配線基板

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0637413Y2 (ja) 1986-12-18 1994-09-28 キヤノン株式会社 原稿濃度検出装置
US5528209A (en) 1995-04-27 1996-06-18 Hughes Aircraft Company Monolithic microwave integrated circuit and method
US20030015756A1 (en) * 2001-07-23 2003-01-23 Motorola, Inc. Semiconductor structure for integrated control of an active subcircuit and process for fabrication
JP4072505B2 (ja) 2003-02-28 2008-04-09 エルピーダメモリ株式会社 積層型半導体パッケージ
JP3933601B2 (ja) 2003-04-18 2007-06-20 富士通株式会社 高周波集積回路パッケージ及び電子装置
JP4449824B2 (ja) * 2005-06-01 2010-04-14 カシオ計算機株式会社 半導体装置およびその実装構造
CN100471358C (zh) * 2006-11-27 2009-03-18 华为技术有限公司 一种匹配电容及应用匹配电容的印制线路板及阻抗匹配装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01205549A (ja) * 1988-02-12 1989-08-17 Fujitsu Ltd 超電導配線を有する半導体装置
JPH04233265A (ja) * 1990-07-02 1992-08-21 General Electric Co <Ge> 可変架橋性接着剤を用いた多段積層高密度相互接続方法および構造物
JPH04274346A (ja) * 1991-02-28 1992-09-30 Mitsubishi Electric Corp 半導体装置
JPH05226500A (ja) * 1991-11-20 1993-09-03 Nec Corp 実装回路基板
JPH0637413A (ja) * 1992-07-13 1994-02-10 Sony Corp マルチチップモジュール配線板
JPH06291218A (ja) * 1993-04-05 1994-10-18 Toshiba Corp モジュール用多層配線基板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9685394B2 (en) 2010-05-21 2017-06-20 Napra Co., Ltd. Electronic device and manufacturing method therefor

Also Published As

Publication number Publication date
US20110291271A1 (en) 2011-12-01
JP2010205941A (ja) 2010-09-16
CN102341895B (zh) 2014-01-29
US8492895B2 (en) 2013-07-23
CN102341895A (zh) 2012-02-01

Similar Documents

Publication Publication Date Title
JP5054019B2 (ja) 高周波数動作においてアプリケーションを分離するのに適したトレンチキャパシタ装置
US8299572B2 (en) Semiconductor die with backside passive device integration
JP3792635B2 (ja) 電子装置
US8604617B2 (en) Semiconductor device
JP5337041B2 (ja) 回路装置
TWI517350B (zh) 用於無線應用之高功率半導體裝置及用以形成高功率半導體裝置之方法
JP2790033B2 (ja) 半導体装置
US20220246555A1 (en) Semiconductor device package
WO2010100845A1 (ja) 半導体チップ及び半導体装置
JP2012015909A (ja) 半導体実装装置
JPWO2009153956A1 (ja) バランを有する半導体装置
US6825809B2 (en) High-frequency semiconductor device
JP4015746B2 (ja) 半導体装置
JP2011097526A (ja) ミリ波無線装置
JP2012084723A (ja) 半導体装置
JP2019096772A (ja) 半導体装置及び半導体装置の製造方法
JP3455413B2 (ja) 半導体装置
JP4328761B2 (ja) 電子装置
JP2008078184A (ja) 高周波チップ搭載用多層配線板および高周波回路モジュール
JP2011171501A (ja) フリップチップ実装装置
US20240237316A9 (en) On-chip shielded device
US20240138129A1 (en) On-chip shielded device
US20220254717A1 (en) Semiconductor Device And Manufacturing Method Therefor
US20220115338A1 (en) Semiconductor device package and method of manufacturing the same
JP3208073B2 (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201080010283.8

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10748448

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10748448

Country of ref document: EP

Kind code of ref document: A1