WO2010039014A2 - 액정고분자를 이용한 발광다이오드 패키지 - Google Patents

액정고분자를 이용한 발광다이오드 패키지 Download PDF

Info

Publication number
WO2010039014A2
WO2010039014A2 PCT/KR2009/005671 KR2009005671W WO2010039014A2 WO 2010039014 A2 WO2010039014 A2 WO 2010039014A2 KR 2009005671 W KR2009005671 W KR 2009005671W WO 2010039014 A2 WO2010039014 A2 WO 2010039014A2
Authority
WO
WIPO (PCT)
Prior art keywords
layer
light emitting
emitting diode
electrode
semiconductor layer
Prior art date
Application number
PCT/KR2009/005671
Other languages
English (en)
French (fr)
Other versions
WO2010039014A3 (ko
Inventor
곽창훈
박일우
손종락
이효진
박나나
주성아
Original Assignee
삼성엘이디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성엘이디 주식회사 filed Critical 삼성엘이디 주식회사
Priority to CN2009801488221A priority Critical patent/CN102232250A/zh
Priority to EP09818024A priority patent/EP2348551A2/en
Priority to US13/122,323 priority patent/US20110260192A1/en
Publication of WO2010039014A2 publication Critical patent/WO2010039014A2/ko
Publication of WO2010039014A3 publication Critical patent/WO2010039014A3/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/56Materials, e.g. epoxy or silicone resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • H01L2224/854Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/85438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/85439Silver (Ag) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01025Manganese [Mn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01065Terbium [Tb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01066Dysprosium [Dy]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01067Holmium [Ho]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01084Polonium [Po]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/382Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating

Definitions

  • the present invention relates to a light emitting diode package using liquid crystal polymers, and more particularly, to a light emitting diode package having excellent reliability and preventing environmental pollution by implementing a light emitting diode package using liquid crystal polymers.
  • a light emitting diode chip is a solid light emitting device made of a semiconductor, which is more stable and reliable than other heat conversion light emitting devices, and has a long lifetime.
  • the LED chip can be driven by a voltage of several V and a current of several tens of mA, the power consumption is small, and thus, it is a material of a field in which usefulness as a light emitting device is expected.
  • These light emitting diodes are used as a backlight unit in a small liquid crystal display such as a display of a mobile phone and a PDA, and a flash light emitting diode used as a light source for a cell phone and a signboard light equipped with a camera, and a light and electric lamp.
  • a small liquid crystal display such as a display of a mobile phone and a PDA
  • a flash light emitting diode used as a light source for a cell phone and a signboard light equipped with a camera, and a light and electric lamp.
  • the light source is used in more and more areas, such as high-output light emitting diodes, which are used as light sources, the field of application has been expanded, and development as a next-generation illumination light source has been demanded, requiring more long-term reliability.
  • the conventional LED package forms a package body by molding a cup-shaped LED package using an injection method on a lead frame.
  • the material to be injected is generally a nylon-based polymer, that is, a polyphthalamide (PPA) and a polyamide (PA) -based polymer.
  • the package body molded by the polymer of the nylon series (PPA, PA, PA46, PA9T), when a high current is applied to the light emitting diode package to generate high brightness light, by the high temperature heat generated from the light emitting diode chip As the package body deteriorates and changes color, the reflector efficiency is lowered. As a result, there is a problem in that the light emitting efficiency of the light emitting diode package is lowered and the reliability is lowered.
  • nylon-based polymer contains halogen elements (F, Cl, Br, I), there is a problem of environmental pollution.
  • the present invention is to provide an environmentally friendly light emitting diode package that is excellent in long-term reliability, and does not contain a halogen element by using a liquid crystal polymer instead of a nylon-based resin used in order to improve the above-mentioned conventional problems.
  • a light emitting diode package using a liquid crystal polymer is a package body formed using a liquid crystal polymer (Liquid Crystal Polymer); A lead frame formed on the package body; A light emitting diode chip mounted on the lead frame; And a resin packing part including a phosphor and encapsulating the light emitting diode chip.
  • a liquid crystal polymer Liquid Crystal Polymer
  • the liquid crystal polymer is glass fiber (berber) or inorganic salts (mineral) is added, or the liquid crystal polymer is at least one of TiO 2, MgO and CaCO 3 is added, or the liquid crystal polymer is a thermal stabilizer And light stabilizers may be added.
  • the light emitting diode package using the liquid crystal polymer may further include a bonding wire electrically connecting the light emitting diode chip to the lead frame.
  • the package body may further include a reflection cup formed with a groove portion to surround the light emitting diode chip, the groove portion may be mounted on the light emitting diode chip,
  • the lead frame may be formed at the bottom of the reflective cup.
  • the package body may be formed by molding a part of the lead frame, and the lead frame may be plated with Ag.
  • the resin packaging portion may be a mixture of at least one or more of the blue, green, red and yellow phosphors or laminated in a multi-layer structure, the resin packaging is characterized in that the transparent resin.
  • the liquid crystal polymer has a whiteness (L ⁇ (D65)) of 90 or more, and has a reflectance according to a wavelength of 70% or more in the visible light region (450 nm to 780 nm).
  • the present invention by injection molding the package body using the liquid crystal polymer, there is an effect that can ensure excellent reliability for high temperature, high humidity and ultraviolet rays.
  • the package body using a liquid crystal polymer by injection molding the package body using a liquid crystal polymer, it can be free from environmental regulations without containing halogen elements which are environmentally harmful substances, there is an effect that can meet the environmental requirements.
  • FIG. 1 is a vertical cross-sectional view of a light emitting diode package using a liquid crystal polymer according to an embodiment of the present invention.
  • 2 is a graph showing reflectance according to a wavelength in a visible light region.
  • 3 to 8 are diagrams illustrating a light emitting diode chip according to an embodiment of the present invention.
  • 9 to 27 are diagrams illustrating a light emitting diode chip according to another embodiment of the present invention.
  • 28 to 31 are diagrams illustrating a light emitting diode chip according to another embodiment of the present invention.
  • 32 to 37 are diagrams illustrating a light emitting diode chip according to another embodiment of the present invention.
  • 42 to 52 are views illustrating a light emitting diode chip according to another embodiment of the present invention.
  • 53 to 62 are views illustrating a light emitting diode chip according to another embodiment of the present invention.
  • 63 to 66 are cross-sectional views illustrating structures in which phosphors are stacked in a multilayer form on a UV light emitting diode chip or a blue light emitting diode chip.
  • 67 is a vertical cross-sectional view of a light emitting diode package using a liquid crystal polymer according to another embodiment of the present invention.
  • FIG. 68 is a graph showing an amount of change in luminance according to an operating time of a light emitting diode package using a liquid crystal polymer according to the present invention.
  • 69 is a graph showing the reflectivity according to the material forming the package body.
  • the light emitting diode package 1 is a vertical cross-sectional view of a light emitting diode package using a liquid crystal polymer according to an embodiment of the present invention.
  • the light emitting diode package 1 according to the present invention includes a package body 110, a lead frame 120 molded on the package body 110, and a light emitting diode mounted on the lead frame 120.
  • the chip 100 includes a phosphor 160, and includes a resin packing part 150 encapsulating the light emitting diode chip 100.
  • the LED package 1 includes a bonding wire 140 that electrically connects the LED chip 100 and the lead frame 120.
  • the package body 110 is injection molded using a liquid crystal polymer, and the lead frame 120 is formed on the package body 110 and connected to the positive terminal and the negative terminal of the light emitting diode chip 100. And an anode terminal and a cathode terminal are spaced apart from each other to insulate each other.
  • the liquid crystal polymer is a polymer showing liquid crystallinity in a solution or in a dissolved state, and maintains a crystalline state even in a molten state and has excellent heat resistance and moldability.
  • the thermal conductivity is excellent, thereby effectively dissipating heat generated from the light emitting diode chip to the outside.
  • Such liquid crystal polymers have a high mechanical strength by generating a self-reinforcing effect according to the orientation of the rigid molecular ring, and also has a high impact strength from low temperature to high temperature. In addition, it is excellent in heat resistance and electrical insulation, has a low melt viscosity and is easy to mold, so that a thin thickness can be formed and has excellent gas barrier properties.
  • the liquid crystal polymer is used as the package body. That is, by using the injection molded package main body of liquid crystal polymer, it shows excellent reliability characteristics at high temperature and light compared to the existing nylon-based injection resin, and has low moisture absorption rate, so it is less deteriorated by moisture penetration. Recently, environmental regulations on the use of halogen elements (F, Cl, Br, I) have been tightened. Existing injection resins contain a small amount of halogen elements, but liquid crystal polymers do not contain any halogen elements. Can be used as a material.
  • the mechanical strength can be further increased by adding glass fiber, inorganic salt, or the like to the liquid crystal polymer used in the injection molding of the package body 110 of the present invention.
  • the present invention improves the whiteness (L ⁇ (D65)) by adding at least one of a photocatalyst, for example, TiO 2 , MgO, CaCO 3 , to the liquid crystal polymer, thereby providing a package body having a whiteness satisfying 90 or more. I can make it.
  • a photocatalyst for example, TiO 2 , MgO, CaCO 3
  • the reflectance according to the wavelength may be 70% or more in the visible light region (wavelength range 450 nm to 780 nm).
  • the present invention can further improve the thermal and optical reliability of the light emitting diode package by injection molding the package body 110 using a liquid crystal polymer added with a thermal stabilizer and a light stabilizer.
  • the lead frame 120 protrudes to the outside of the package body 110 to be electrically connected to an external power source, and the protruding lead frame may have various shapes, and the light emitted from the light emitting diode chip 120. It may be plated with Ag for reflection of.
  • the LED chip 100 may be bonded onto the lead frame 120 by an adhesive or the like, and receives light from an external power source through the bonding wire 140 to generate light having a predetermined wavelength.
  • the light emitting diode chip 100 is from the ultraviolet, blue, green or red wavelength region, or from the ultraviolet, blue, yellow and green wavelength region, or from the ultraviolet and blue wavelength region, or from the ultraviolet and green wavelength region, or blue.
  • a semiconductor stacked structure that emits light in at least a first wavelength region selected from yellow and green wavelength regions or from yellow and red wavelength regions.
  • the semiconductor laminate structure may have a structure as follows. (Al) GaN, AlN, or InGaN on a single crystal substrate such as sapphire (Al 2 O 3 ), silicon carbide (SiC), zinc oxide (ZnO), gallium arsenide (GaAs) or silicon (Si) To form a low temperature (200 ° C. to 500 ° C.) buffer layer, and to form an n-type cladding layer composed of a multilayer film of (In) GaN or (Al) GaN layer doped with Si or not doped with Si on the buffer layer.
  • a single crystal substrate such as sapphire (Al 2 O 3 ), silicon carbide (SiC), zinc oxide (ZnO), gallium arsenide (GaAs) or silicon (Si)
  • a low temperature (200 ° C. to 500 ° C.) buffer layer and to form an n-type cladding layer composed of a multilayer film of (In) GaN or (Al) Ga
  • a multi-layered active layer composed of InGaN (well layer) / InGaN (barrier layer) or InGaN / GaN or InGaN / AlGaN is formed.
  • a p-type cladding layer composed of a multilayer film of (Al) GaN or (In) GaN doped with or without Mg is formed.
  • 3 to 8 show a light emitting diode chip according to an embodiment of the present invention.
  • a light emitting diode chip according to an embodiment of the present invention, the substrate 310; A buffer layer 311 on the substrate 310; A light emitting structure sequentially stacked on the buffer layer 311 and including an n-type nitride semiconductor layer 313 and 315, an active layer 320, and a p-type nitride semiconductor layer 335 and 333; And a through defect penetrating at least a portion of the light emitting structure, and a V-shaped distortion structure 360 based on the through defect.
  • an undoped GaN layer 312 may be further included between the buffer layer 311 and the n-type nitride semiconductor layer 313.
  • Partial regions of the p-type nitride semiconductor layers 333 and 335 and the active layer 120 are removed by a mesa etching process, thereby exposing a portion of the upper surface of the n-type nitride semiconductor layer 113 to expose the n-type.
  • the n-type electrode 317 is formed on the nitride semiconductor layer 313.
  • a transparent electrode 340 made of indium tin oxide (ITO) or the like is formed on the p-type nitride semiconductor layer 333, and a bonding electrode 337 is formed thereon.
  • ITO indium tin oxide
  • the substrate 310 is a substrate suitable for growing a nitride semiconductor single crystal, and is preferably formed using a transparent material including sapphire, and in addition to sapphire, zinc oxide (ZnO) and gallium nitride (gallium nitride) nitride, GaN), gallium asenide (GaAs), silicon, silicon carbide (SiC), aluminum nitride (AlN), or the like.
  • a transparent material including sapphire, and in addition to sapphire, zinc oxide (ZnO) and gallium nitride (gallium nitride) nitride, GaN), gallium asenide (GaAs), silicon, silicon carbide (SiC), aluminum nitride (AlN), or the like.
  • the buffer layer 311 is a layer for improving lattice matching with the substrate 110 including the sapphire before growing the n-type nitride semiconductor layer 313 on the substrate 310, and is generally not doped.
  • GaN, InGaN, AlN, InN, AlInGaN, SiC, ZnO may be formed of at least one material, which may be omitted depending on the type and growth method of the substrate 310.
  • the n-type nitride semiconductor layer 313 includes an n-type GaN contact layer 313a doped with n-type impurities such as Si, Ge, Sn, and the like, and a V-shaped distortion on the n-type GaN contact layer 313a. And an n-type GaN layer 313b having a shape structure 360 and an n-type super lattice layer 315.
  • the n-type superlattice layer 315 has a structure in which at least three layers made of Al x In y Ga z N (0 ⁇ x, y, z ⁇ 1) are repeatedly stacked, and preferably 3 made of an AlGaN layer, a GaN layer, and an InGaN layer. It may have a repeating structure of several layers, and at least one layer of the AlGaN layer, the GaN layer, and the InGaN layer has a thickness of 20 nm or less.
  • the n-type GaN layer 313b or the n-type superlattice layer 315 may be formed as a multilayer film layer in which the n-type impurity concentration, the thickness of each layer, or the components of each layer are changed.
  • the doping concentration of the GaN component may be changed to form multiple layers, or two or more layers having different GaN, InGaN, or AlGaN components may be stacked or repeated layers having different impurity concentrations, or different thicknesses.
  • the layer may be repeated or the n-side multilayer film layer may be formed.
  • the n-side multilayer layer may be located between the n-type contact layer and the active layer.
  • the V-shaped distortion structure 360 is formed around the penetrating potential 350 penetrating the light emitting structure, thereby preventing a current from being concentrated in the penetrating potential 350.
  • FIG. 4 and 5 show a V-shaped distortion structure 360, FIG. 4 is a sectional view and FIG. 5 is a perspective view.
  • the V-shaped distortion structure 360 shows a surface shape in which a general growth surface 0001 and an inclined growth surface 1-101 exist together, and the inclined growth surface 1 -101) is a regular hexagon when viewed from above and V-shaped when viewed in cross section.
  • the position where the V-shaped distortion structure is formed is selectively generated where the through dislocation 350 is formed, and the through potential 350 may end in the V-shaped distortion layer. (See FIG. 4B, FIG. 4C).
  • the V-shaped distortion structure 360 has a gentle V-shaped valley shape toward the active layer 320 and the p-type nitride semiconductor layer 333 from the thickness direction of each layer, that is, the n-type GaN layer 313b. After passing through the p-type GaN layer 333b and near the p-type GaN contact layer 333a, the V-shaped valley gradually becomes flat to form a uniform layer structure (see FIG. 4).
  • the reason why the V- shape is maintained is because the growth temperature is 900 ° C or less, and when the p-type GaN layer 333b is formed, The reason why the V-shape is filled is that the growth temperature is 1000 ° C or higher.
  • the embodiment of the present invention controls the V-shaped distortion structure by controlling the growth temperature of the semiconductor layer, and the method of manufacturing the nitride semiconductor LED chip according to the present invention will be described in more detail later. .
  • the p-type nitride semiconductor layer 333 formed in the presence of the inclined growth surface has a semi-insulator characteristic of low conductivity at a portion having the V-shaped distortion structure 360.
  • the p-type GaN layer is formed has an effect that the current is blocked.
  • the current blocking characteristic of the portion having the V-shaped distortion structure blocks the current concentrated through the defect (through-through potential) when static electricity is applied, thereby significantly improving the ESD resistance of the device.
  • the ESD breakdown voltage is increased to 6 kV or more on a reverse basis.
  • ESD immunity is more important than the absolute breakdown voltage, and the survival rate at a certain voltage (number of products after ESD / number of products before application ⁇ 100) is more important.
  • the ESD survival rate of the existing structure was significantly improved to 95%.
  • the number of V-shaped distortions is one or more, and is generated equal to or less than the distribution of the penetrating potential 350.
  • the number of V-shaped distortions is one or more, and is generated equal to or less than the distribution of the penetrating potential 350.
  • 5 ⁇ 10 8 / cm 2 of the electric potential if 5 ⁇ 10 8 / cm 2 the distortion of V- shape and the presence of the following, a V- shaped distortion is generated in all the potential and the potential V- shape distortion It is most ideal to have the same distribution and number, and in the structure of the present invention, V-shaped distortion is formed at almost all dislocations.
  • the active layer 320 formed on the n-type superlattice layer 315 may have AlxInyGazN (0 ⁇ x, y, z). It may be composed of a multi-quantum well structure consisting of ⁇ 1), for example, formed of a multi-quantum well structure having a structure in which an InGaN-based quantum well layer and a GaN-based quantum barrier layer are alternately stacked. Can be.
  • the active layer 320 may control the wavelength or the quantum efficiency by adjusting the height of the quantum barrier layer or the thickness, composition, and number of quantum well layers.
  • the active layer 320 may be composed of one quantum well layer or a double-hetero (double-hetero) structure.
  • the p-type nitride semiconductor layer 333 is a semiconductor layer doped with p-type impurities such as Mg, Zn, and Be, and includes a p-type super lattice layer 335 and a p-type (Al) GaN layer 333b. ), And a p-type (In) GaN contact layer 333a.
  • the p-type superlattice layer 335 has a structure in which at least three layers of Al x In y Ga z N (0 ⁇ x, y, z ⁇ 1) are repeatedly stacked, and typically, an AlGaN layer and GaN having a thickness of at least one layer of 20 nm or less.
  • the repeating structure of three layers which consists of a layer and an InGaN layer can be mentioned.
  • the p-type (Al) GaN layer 333b or the p-type superlattice layer 335 may be formed as a multilayer film layer in which the p-type impurity concentration, the thickness of each layer, or the components of each layer are changed.
  • the doping concentration of the GaN component may be changed to form multiple layers, or two or more layers having different GaN, InGaN, or AlGaN components may be stacked, or layers having different impurity concentrations may be repeated, or have different thicknesses.
  • the layer may be repeated or the p-side multilayer film layer may be formed.
  • the p-side multilayer layer may be located between the p-type contact layer and the active layer.
  • the thickness of the p-type (Al) GaN layer 333b affects the forward ESD characteristics.
  • the p-type GaN-based material layer p-type superlattice layer, p-type GaN layer, p-type on the active layer
  • the thickness of the GaN contact layer is 250 nm or more, so that the forward ESD value is higher than 6 kV.
  • the nitride semiconductor light emitting diode chip 300 is configured to form a V-shaped distortion around the penetrating potential penetrating the light emitting structure, thereby increasing the resistance of the region, thereby applying static electricity. To improve ESD immunity by blocking currents concentrated through faults (through-potentials).
  • the conventional through-potential causes leakage current, causing damage to the device due to the concentration of current when static electricity is applied, but in the present invention, the resistance through the V-distortion structure increases the resistance around the through-potential by reversely using the through-potential. This improves ESD levels above 6kV on the reverse reference.
  • 6 to 8 are flowcharts illustrating a method of manufacturing a nitride semiconductor LED chip according to an embodiment of the present invention.
  • a substrate 410 is prepared, and then a buffer layer 411 is formed on the substrate 410.
  • the substrate 410 is a substrate suitable for growing a nitride semiconductor single crystal, and is preferably formed using a transparent material including sapphire, and zinc oxide (ZnO) and gallium nitrate in addition to sapphire. It may be formed of gallium nitride (GaN), gallium acenide (GaAs), silicon, silicon carbide (SiC), aluminum nitride (AlN), or the like.
  • GaN gallium nitride
  • GaAs gallium acenide
  • SiC silicon carbide
  • AlN aluminum nitride
  • Concave-convex shape may use a variety of shapes such as circle, triangle, square, pentagon, hexagon, octagon, etc.
  • cross-sectional shape of the concave-convex shape of the light emitting device It is possible to improve the brightness and reduce crystal defects.
  • the buffer layer 411 is a layer for improving lattice matching with the substrate 410 including the sapphire before growing the n-type nitride semiconductor layer, and is generally nitride semiconductor (GaN, AlN, etc.) or carbide based It may be formed of a material (such as SiC).
  • the formation temperature (growth temperature) is 200 ° C to 900 ° C.
  • its formation temperature (growth temperature) can be adjusted in the range of 500 ° C to 1500 ° C. Can be.
  • the buffer layer 411 may be omitted depending on the type and growth method of the substrate 410.
  • the undoped GaN layer 412 is grown in a range of 0.01 ⁇ m or more and within a few ⁇ m without adding n-type impurities on the buffer layer 411, and an n-type such as Si, Ge, Sn, or the like is grown thereon.
  • An n-type GaN contact layer 413a doped with an impurity is formed.
  • the concentration of the n-type impurity is preferably 3 ⁇ 10 18 / cm 3 or more, and as the concentration of the n-type impurity increases, the threshold voltage Vf can be obtained in a range where the crystallinity does not decrease. .
  • the concentration of the n-type impurity is excessively 5 ⁇ 10 21 / cm 3 , the crystallinity is lowered, so the crystallinity does not decrease (3 ⁇ 10 18 / cm 3 to 5 ⁇ 10 21 / cm 3 ). It is desirable to determine the concentration of n-type impurities in the
  • an n-type GaN layer 413b having a V-shaped distortion structure 460 is formed on the n-type GaN contact layer 413a.
  • the method of forming the V-shaped distortion structure 460 includes a method by controlling growth temperature and a method by chemical etching.
  • the method of controlling the growth temperature is a method of growing an n-type or undoped GaN at a temperature of 700 to 950 ° C. in an atmosphere using nitrogen as a carrier gas, and a V-shaped distortion structure in the GaN layer 413b ( 460 is formed.
  • the substrate formed up to the n-type GaN layer 413b is removed from the reactor, and chemically etched the surface of the n-type GaN layer 413b by using a phosphate solution. Similar V-shaped layer structures can be made.
  • V-shaped layer structure is generally present in the portion where the through potential is formed, and the through potential may still exist through the semiconductor layer to be formed later, but is often stopped in the middle of the layer.
  • the number of V-shaped distortions is one or more, and the same or less than the distribution of the penetrating potential 150 is generated.
  • the number of V-shaped distortions is one or more, and the same or less than the distribution of the penetrating potential 150 is generated.
  • 5 ⁇ 10 8 / cm 2 of the electric potential if 5 ⁇ 10 8 / cm 2 the distortion of V- shape and the presence of the following, a V- shaped distortion is generated in all the potential and the potential V- shape distortion It is most ideal to have the same distribution and number, and in the structure of the present invention, V-shaped distortion is formed at almost all dislocations.
  • n-type GaN layer 413b having the V-shaped distortion structure 460 is formed, as shown in FIG. 7, on the n-type GaN layer 413b, AlxInyGazN (0
  • the n-type superlattice layer 415 is formed by repeatedly stacking three or more layers having different compositions consisting of ⁇ x, y, z ⁇ 1).
  • AlxInyGazN / AlxInyGazN (0 ⁇ x, y, z ⁇ 1) are alternately stacked on top of each other to form an active layer 420 having at least one quantum well structure.
  • the wavelength or the quantum efficiency may be adjusted by adjusting the height of the barrier of the quantum well of the active layer 420, the thickness of the well layer, the composition, and the number of quantum wells.
  • the growth temperature of the n-type superlattice layer 415 and the active layer 420 is at 900 °C or less, which is to maintain the V-shaped distortion structure formed in the n-type GaN layer 413b.
  • the active layer 420 is repeatedly laminated with three or more layers having different compositions composed of AlxInyGazN (0 ⁇ x, y, z ⁇ 1) doped or partially doped with p-type impurities,
  • the p-type superlattice layer 435 is formed.
  • AlGaN / GaN / InGaN can be formed sequentially and repeatedly.
  • P-type impurities include Mg, Zn, or Be, and Mg may be representatively used.
  • a p-type GaN layer 433b is formed on the p-type superlattice layer 435, the doping concentration of the p-type impurity is higher than that of the p-type GaN layer 433b, and the p-type GaN layer 433b.
  • the p-type GaN contact layer 433a is formed on the substrate, and a transparent conductive material such as ITO or IZO is deposited thereon to form the transparent electrode 440.
  • the thickness of the p-type GaN layer 433b affects the forward ESD characteristics.
  • the forward ESD value is higher than 6 kV. .
  • the p-type superlattice layer 435, the p-type GaN layer 433b and the p-type GaN contact layer 433a is grown at a temperature of 1000 °C or more, at the growth temperature of the V-shaped valley is filled with p
  • the surface on the type GaN contact layer 233a forms a flat surface.
  • the transparent electrode 440, the p-type GaN contact layer 433a, the p-type GaN layer 433b, the p-type superlattice layer 435, the active layer 420, and n The GaN layer 413b and the n-type GaN contact layer 413a are meso-etched to expose a portion of the n-type GaN contact layer 413a.
  • an n-type electrode 417 is formed on the exposed n-type GaN contact layer 413a, and a p-type electrode 437 is formed on the transparent electrode 440, thereby forming a nitride semiconductor light emitting device according to the present invention.
  • the diode chip 400 is manufactured.
  • the growth substrate is removed, and electrodes are formed on the upper side of the p-type and the lower side of the n-type, respectively.
  • At least one of the p-type or n-type semiconductor or at least one uneven structure on the exposed surface of the light emitting diode chip may be formed to improve the light extraction efficiency.
  • the semiconductor layer may be formed through the MOCVD method, and various other known methods such as the MBE method may be used.
  • the nitride semiconductor light emitting diode chip of the present invention manufactured by the method as described above has a V-shaped distortion structure in a portion where at least one of the n-type nitride semiconductor layer, the active layer, and the p-type nitride semiconductor layer is located at the penetration potential.
  • the basic concept of the present invention is to form a V-shaped distortion structure around the through potential as described above to prevent the current from concentrating in this region when static electricity is applied, thereby preventing damage to the LED chip.
  • the shaped distortion structure can be formed on any layer inside the light emitting structure as long as there is a penetration potential.
  • the V-shaped distortion structure is formed around the through potential, this may include any known structure if the leakage current can be prevented. .
  • FIG. 9 is a cross-sectional view illustrating a structure of a semiconductor light emitting diode chip according to another embodiment of the present invention.
  • the semiconductor light emitting diode chip 500 includes a substrate made of an alloy of Si and Al (hereinafter, referred to as a 'Si-Al alloy substrate') 501, and the Si-Al alloy substrate ( The protective layer 520 is formed on the upper and lower surfaces of the 501.
  • a substrate made of an alloy of Si and Al hereinafter, referred to as a 'Si-Al alloy substrate'
  • the protective layer 520 is formed on the upper and lower surfaces of the 501.
  • a junction metal layer 502 On the protective layer 520 formed on the upper surface of the Si-Al alloy substrate 501, a junction metal layer 502, a reflective metal layer 503, a p-type semiconductor layer 504, an active layer 505, and an n-type semiconductor layer ( 506 are sequentially stacked.
  • the p-type and n-type semiconductor layers 504 and 506 and the active layer 505 are GaN-based semiconductors, that is, Al x Ga y In (1-xy) N (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x + y ⁇ 1) may be made of a semiconductor material or the like, and forms a light emitting structure.
  • An n-side electrode 507 is formed on the n-type semiconductor layer 506.
  • the reflective metal layer 503 interposed between the junction metal layer 502 and the p-type semiconductor layer 504 reflects the light incident from the semiconductor layer in the upward direction, thereby increasing the luminance of the vertical semiconductor light emitting diode chip 500. Further increase.
  • the reflective metal layer 503 may be made of a metal having a high reflectance, for example, Au, Ag, Al, Rh, or a metal selected from the group consisting of two or more alloys thereof. However, the reflective metal layer 503 may not be formed as necessary.
  • the junction metal layer 502 serves to bond the Si-Al alloy substrate 501 to the light emitting structure.
  • Au and the like may be used as the bonding metal layer 502.
  • the semiconductor light emitting diode chip 500 includes the junction metal layer 502 in this embodiment, the Si-Al alloy substrate 501 is directly on the p-type semiconductor layer 504 without the junction metal layer 502. It may be bonded.
  • the Si—Al alloy substrate 501 is used as the conductive substrate as described above.
  • Such Si-Al alloys have advantageous advantages in terms of coefficient of thermal expansion, thermal conductivity, mechanical workability, and cost.
  • the thermal expansion coefficient of the Si-Al alloy substrate 501 is similar to the thermal expansion coefficient (about 6 to 7 ppm / K) of the sapphire substrate (see '550' in FIG. 10). Therefore, in the case of manufacturing the semiconductor LED chip 500 using the Si-Al alloy substrate 501, the substrate generated during the bonding process of the conventional conductive substrate made of Si and the separation process of the sapphire substrate by laser irradiation By greatly reducing the warpage phenomenon and the occurrence of cracks in the light emitting structure there is an advantage that can obtain a high quality semiconductor LED chip 500 with fewer defects.
  • the thermal conductivity of the Si-Al alloy substrate 501 is about 120 to 180 W / m ⁇ K, which is excellent in heat dissipation characteristics.
  • the Si-Al alloy substrate 501 can be easily manufactured by melting Si and Al at high pressure, the Si-Al alloy substrate 501 can be easily obtained at low cost.
  • the upper and lower surfaces of the Si-Al alloy substrate 501 may be protected from chemical attack to the Si-Al alloy substrate 501.
  • Layer 520 is further formed.
  • the protective layer 520 may be made of a metal or a conductive dielectric.
  • the metal is any one of Ni, Au, Cu, W, Cr, Mo, Pt, Ru, Rh, Ti and Ta, or at least two or more of the metal group. It may be made of an alloy.
  • the protective layer 520 When the protective layer 520 is made of metal, the protective layer 520 may be formed by an electroless plating method. In this case, a seed metal layer 510 which serves as a seed in the plating process of the protective layer 520 is further formed between the Si-Al alloy substrate 501 and the metal protective layer 520. It may be formed.
  • the seed metal layer 510 may be formed of Ti / Au or the like.
  • the protective layer 520 when the protective layer 520 is made of a conductive dielectric, the protective layer 520 of the conductive dielectric material may be formed by deposition or sputtering.
  • the protective layer 520 is preferably formed to a thickness of 0.01 ⁇ m or more and 20 ⁇ m or less, more preferably 1 ⁇ m or more and 10 ⁇ m or less.
  • 10 to 17 are cross-sectional views sequentially illustrating a method of manufacturing a semiconductor light emitting diode chip according to the present embodiment.
  • a sapphire substrate 550 is prepared as a growth substrate, and as shown in FIG. 11, an n-type semiconductor layer 506 and an active layer 505 on the sapphire substrate 550. ) And the p-type semiconductor layer 504 are sequentially formed.
  • the reflective metal layer 503 is formed on the p-type semiconductor layer 504 by using a metal material having a high reflectance such as Au, Al, Ag, or Rh.
  • a protective layer 520 is formed on the surface of the Si—Al alloy substrate 501.
  • the protective layer 520 may be formed using a metal or a conductive dielectric.
  • the protective layer 520 is any one of Ni, Au, Cu, W, Cr, Mo, Pt, Ru, Rh, Ti and Ta, or the metal It may be made of at least two alloys of the group, and may be formed by electroless plating, metal deposition, sputtering or CVD.
  • the protective layer 520 of the metal material is formed by electroless plating
  • the protective layer 520 is plated before the protective layer 520 is formed on the surface of the Si-Al alloy substrate 501.
  • the seed metal layer 510 may be additionally formed.
  • the protective layer 520 when the protective layer 520 is formed of a conductive dielectric, the protective layer 520 may be made of ITO, IZO, CIO, or the like, and may be formed by deposition or sputtering.
  • the protective layer 520 is preferably formed in a thickness of 0.01 ⁇ m or more and 20 ⁇ m or less over the entire surface of the Si—Al alloy substrate 501, and more preferably in a thickness of 1 ⁇ m or more and 10 ⁇ m or less. Do.
  • the protective layer 520 When the protective layer 520 is formed to a thickness thinner than 0.01 ⁇ m, the protective layer 520 is difficult to properly prevent the penetration of chemicals, such as HCI, HF, KOH, which will be described later, if the thicker than 20 ⁇ m Since the thermal expansion coefficient of the Si—Al alloy substrate 501 may vary, the protective layer 520 is preferably formed to have a thickness in the above range.
  • the surface roughness may be improved by chemical mechanical polishing (CMP) treatment of the surface of the protective layer 520.
  • CMP chemical mechanical polishing
  • the bonding metal layer 502 is used on the reflective metal layer 503 as shown in FIG. 14.
  • a protective layer 520 bonds the Si-Al alloy substrate 501 formed on the surface thereof.
  • the Si-Al alloy substrate 501 may be bonded using the bonding metal layer 502, but the Si having the protective layer 520 formed on the surface thereof without using the bonding metal layer 502.
  • An Al alloy substrate 501 may be directly bonded on the reflective metal layer 503.
  • the sapphire substrate 550 is separated from the n-type semiconductor layer 506 by a laser lift off (LLO) process.
  • LLO laser lift off
  • a cleaning process using chemicals such as HCI, HF, and KOH may be performed.
  • n-side electrodes 507 is formed on the n-type semiconductor layer 506 exposed by the separation of the sapphire substrate 550.
  • a texturing process using KOH or the like may be performed on the surface of the n-type semiconductor layer 506 to improve light extraction efficiency of the chip.
  • the HCI used in the cleaning process performed after the separation of the sapphire substrate 550 is performed.
  • the Al metal of the Si-Al alloy substrate 501 can be prevented from being etched by chemicals such as HF and KOH, KOH used in the surface texturing process of the n-type semiconductor layer 506, and the like. It works.
  • irregularities are prevented from being formed on the surface of the Si-Al alloy substrate 501, thereby preventing occurrence of a defect in which the light emitting structure bonded on the Si-Al alloy substrate 501 is peeled off. It has an effect.
  • the surface roughness of the Si-Al alloy substrate 501 may be improved to firmly bond the Si-Al alloy substrate 501 to the light emitting structure. There is an advantage to this.
  • the Si-Al alloy substrate 501 is subjected to a cleaning process using a chemical such as an acid for removing a natural oxide film before the bonding metal layer 502 is formed, and the surface of the Si-Al alloy substrate 501 is formed.
  • a chemical such as an acid for removing a natural oxide film
  • the surface of the Si-Al alloy substrate 501 is formed.
  • the Al metal was etched, surface irregularities of 200 nm to 500 nm were formed on average, but after forming a metal such as Ni as a protective layer 520 on the surface of the Si-Al alloy substrate 501 as in this embodiment, When Ni CMP (Chemical Mechanical Polishing) treatment is used, the surface irregularities are reduced to 5 nm or less, and thus surface roughness may be improved like a mirror surface.
  • Ni CMP Chemical Mechanical Polishing
  • a semiconductor light emitting diode chip according to a modification of the present embodiment will be described in detail with reference to FIG. 18. However, the description of the same parts as those of the embodiment of FIG. 9 of the configuration of the embodiment of FIG. 18 will be omitted, and only the configuration that differs from the embodiment of FIG. 18 will be described in detail.
  • FIG. 18 is a cross-sectional view showing the structure of a light emitting diode chip according to a modification of the present embodiment.
  • the semiconductor light emitting diode chip 500 has the same structure as that of the semiconductor light emitting diode chip according to the embodiment of FIG. 9, except that the protective layer 520 is formed as described above. It is not formed on the entire upper and lower surfaces of the Si-Al alloy substrate 501, and is formed to expose a part of the Si-Al alloy substrate 501 on the upper surface of the Si-Al alloy substrate 501, and the protection A conductive layer 522 is further formed on the upper surface of the Si-Al alloy substrate 501 exposed by the layer 520 and the protective layer 520, and a contact is formed on the lower surface of the Si-Al alloy substrate 501. The only difference is that the metal layer 523 is formed.
  • the protective layer 520 is preferably made of an insulating material rather than a metal or a conductive dielectric.
  • the Si-Al alloy substrate 501 and the protective layer on which the protective layer 520 is formed are protected.
  • the protective layer 520 is formed to expose a portion of the upper surface of the Si-Al alloy substrate 501, and the Si-Al including the protective layer 520.
  • the conductive layer 522 is further formed on the upper surface of the alloy substrate 501.
  • the conductive layer 522 may be made of metal or the like.
  • the n-type semiconductor layer 506, the active layer 505, the p-type semiconductor layer 504, and the reflective metal layer 503 are sequentially disposed on the sapphire substrate 550.
  • the reflective metal layer 503 may not be formed as necessary.
  • the protective layer 520 is formed on the entire surface of the Si—Al alloy substrate 501.
  • the protective layer 520 may be made of an insulating material.
  • the protective layer 520 made of the insulating material may be formed to a thickness of 0.01 ⁇ m or more and 1 ⁇ m or less by CVD or a coating method.
  • the protective layer 520 may be formed, and then the surface of the protective layer 520 may be subjected to CMP (Chemical Mechanical Polishing).
  • CMP Chemical Mechanical Polishing
  • a portion of the protective layer 520 is removed by an etching method to expose a portion of the upper surface of the Si-Al alloy substrate 501.
  • the conductive layer 522 is formed on the upper surface of the Si-Al alloy substrate 501 including the protective layer 520.
  • the conductive layer 522 formed on the upper surface of the Si—Al alloy substrate 501 is bonded to the reflective metal layer 503 using the bonding metal layer 502.
  • the sapphire substrate 550 is separated from the n-type semiconductor layer 506 by a laser lift-off process.
  • a cleaning process using chemicals such as HCI, HF, and KOH may be performed.
  • the protective layer 520 and the conductive layer 522 is formed on the surface of the Si-Al alloy substrate 501, the Si- by the chemical used in the cleaning process It is possible to prevent the Al metal of the Al alloy substrate 501 from being etched.
  • n-side electrodes 507 are formed on the n-type semiconductor layer 506 exposed by the separation of the sapphire substrate 550.
  • a texturing process using KOH or the like may be performed on the surface of the n-type semiconductor layer 506 to improve light extraction efficiency of the chip.
  • the protective layer 520 and the conductive layer 522 is formed on the surface of the Si-Al alloy substrate 501, the Si-Al alloy by the chemical used in the texturing process It is possible to prevent the Al metal of the substrate 501 from etching.
  • a lapping process is performed to remove the bottom surface of the Si-Al alloy substrate 501 including the protective layer 520 by a predetermined thickness.
  • a contact metal layer 523 is formed on the bottom surface of the Si—Al alloy substrate 501 exposed by the lapping process.
  • the n-type semiconductor layer 506, the active layer 505, the p-type semiconductor layer 504, the reflective metal layer 503, and the junction metal layer between the n-side electrodes 507 ( 502, the conductive layer 522, the protective layer 520, the Si-Al alloy substrate 501, and the contact metal layer 523 are diced and separated into chips.
  • the semiconductor LED chip 500 according to the present modification is obtained.
  • a structure of a light emitting diode chip according to still another embodiment of the present invention will be described with reference to FIGS. 28 to 31.
  • FIGS. 29A to 29B are top views of the semiconductor LED chip of FIG. 28, and FIGS. 30A to 30C are respectively shown in FIG. 29B. It is sectional drawing in A-A ', B-B', and C-C 'of a semiconductor light emitting diode chip.
  • the conductive substrate 640, the first conductive semiconductor layer 630, the active layer 620, and the second conductive semiconductor layer 610 are sequentially stacked.
  • the semiconductor light emitting diode chip 600 according to the present embodiment includes a first electrode layer 660 formed between the conductive substrate 640 and the first conductive semiconductor layer 630; And a second electrode part including an electrode pad part 650-b, an electrode extension part 650-a, and an electrode connection part 650-c.
  • the electrode pad part 650-b extends from the first electrode layer 660 to the surface of the second conductive semiconductor layer 610, and includes the first electrode layer 660, the first conductive semiconductor layer 630, and the active layer. And electrically isolated from 620.
  • the electrode extension part 650-a extends from the first electrode layer 660 to the inside of the second conductive semiconductor layer 610, and includes the first electrode layer 660, the first conductive semiconductor layer 630, and the active layer ( 620 and electrically isolated.
  • the electrode connector 650-c is formed on the same layer as the first electrode layer, but is electrically separated from the first electrode layer 660.
  • the electrode pad part 650-b and the electrode extension part 650-a are separated from each other. ) Function.
  • the conductive substrate 640 may be a metallic substrate or a semiconductor substrate.
  • the conductive substrate 640 may be made of any one of Au, Ni, Cu, and W.
  • the semiconductor substrate may be any one of Si, Ge, and GaAs.
  • a plating method of forming a plating seed layer to form a substrate, or separately preparing a conductive substrate 640 and using a conductive adhesive such as Au, Au-Sn, or Pb-Sr And a substrate bonding method for bonding together may be used.
  • Each of the semiconductor layers 630 and 610 may be made of, for example, an inorganic semiconductor such as a GaN based semiconductor, a ZnO based semiconductor, a GaAs based semiconductor, a GaP based semiconductor, or a GaAsP based semiconductor.
  • the formation of the semiconductor layer may be performed using, for example, a molecular beam epitaxy (MBE) method.
  • the semiconductor layers may be appropriately selected from the group consisting of a group III-V semiconductor, a group II-VI semiconductor, and Si.
  • the active layer 620 is a layer for activating light emission and is formed using a material having an energy band gap less than that of the first conductive semiconductor layer 630 and the second conductive semiconductor layer 610.
  • the active layer is formed using an InAlGaN-based compound semiconductor having an energy band gap smaller than that of GaN. 620 may be formed. That is, the active layer 620 may be In x Al y Ga (1-xy) N (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x + y ⁇ 1).
  • the impurities are not doped due to the characteristics of the active layer 620, and the wavelength of light emitted by controlling the molar ratio of the constituent material may be adjusted. Therefore, the semiconductor LED chip 600 may emit light of any one of infrared rays, visible rays, and ultraviolet rays according to the characteristics of the active layer 620.
  • an energy well structure is shown in the overall energy band diagram of the semiconductor LED chip 600, and electrons and holes from each of the semiconductor layers 630 and 610 move and become trapped in the energy well structure. This happens more efficiently.
  • the first electrode layer 660 is an electrode that electrically connects the first conductive semiconductor layer 630 to an external power source (not shown).
  • the first electrode layer 660 may be made of metal.
  • the first electrode layer 660 may be formed of, for example, Ti as an n-type electrode and Pd or Au as a p-type electrode.
  • the first electrode layer 660 preferably reflects light generated from the active layer. The reflected light is directed to the light emitting surface, and the light emitting efficiency of the semiconductor light emitting diode chip is increased. In order to reflect light generated from the active layer, the first electrode layer 660 is preferably a white-based metal in the visible light region.
  • the first electrode layer 660 may be any one of Ag, Al, and Pt. The first electrode layer 660 will be further described below with reference to FIGS. 30A to 30C.
  • the second electrode unit 650 is an electrode that electrically connects the second conductive semiconductor layer 610 to an external power source (not shown).
  • the second electrode part 650 may be made of metal.
  • the second electrode part 650 may be formed of Ti as an n-type electrode and Pd or Au as a p-type electrode.
  • the second electrode part 650 according to the present embodiment includes an electrode pad part 650-b, an electrode extension part 650-a, and an electrode connection part 650-c.
  • an electrode pad part 650-b is formed on a surface of the second conductive semiconductor layer 610, and the plurality of electrode extension parts 650-a, which are indicated by dotted lines, are formed of the second conductive type. It is shown that it is located inside the semiconductor layer 610.
  • FIG. 29B illustrates that the upper surface of the second conductive semiconductor layer 610 shown in FIG. 29A is cut into A-A ', B-B', and C-C '.
  • A-A ' has a cross section including only the electrode extension part 650-a
  • B-B' has a cross section including the electrode pad part 650-b and the electrode extension part 650-a
  • C- C ' was selected to take a cross section not including the electrode extension portion 650-a and the electrode pad portion 650-b.
  • FIGS. 28, 29A, 29B, and 30A to 30C are cross-sectional views at A-A ', B-B', and C-C 'of the semiconductor light emitting diode chip shown in FIG. 29B, respectively.
  • FIGS. 28, 29A, 29B, and 30A to 30C will be given with reference to FIGS. 28, 29A, 29B, and 30A to 30C.
  • the electrode extension part 650-a extends from the first electrode layer 660 to the inside of the second conductive semiconductor layer 610.
  • the electrode extension part 650-a extends through the first conductive semiconductor layer 630 and the active layer 620 to the second conductive semiconductor layer 610, and at least of the second conductive semiconductor layer 610. Although extended to a part, it does not need to extend to the surface of the second conductive semiconductor layer 610 like the electrode pad part 650-b. This is because the electrode extension part 650-a is for distributing a current to the second conductive semiconductor layer 610.
  • the electrode extension part 650-a is to disperse the current in the second conductive semiconductor layer 610, and thus must have a predetermined area. However, since it is not for electrical connection like the electrode pad part 650-b, it is preferable that a predetermined number is formed on the second conductive semiconductor layer 610 with as small an area as possible to distribute the current uniformly. If the electrode extension portion 650-a is formed in too small number, current dispersion becomes difficult, and the electrical characteristics may deteriorate. If formed in too large number, the emission area decreases due to difficulty in forming process and reduction of active layer. Can be appropriately selected in consideration of these conditions. Therefore, the electrode extension part 650-a is implemented in a shape in which current distribution is effective while occupying as little area as possible.
  • the electrode extension part 650-a is preferably plural for current dispersion.
  • the electrode extension part 650-a may have a cylindrical shape, and the area thereof is preferably smaller than that of the electrode pad part 650-b.
  • the electrode pad part 650-b is preferably formed to be spaced apart from the predetermined distance. Since the electrode connection part 650-c to be described later may be connected to each other on the first electrode layer 660, the current is uniformly spaced apart from the predetermined distance. This is because
  • the electrode extension part 650-a is formed from the first electrode layer 660 to the inside of the second conductive semiconductor layer 610.
  • the electrode extension part 650-a is for current distribution of the second conductive semiconductor layer and may be electrically separated from other layers. There is a need. Therefore, the first electrode layer 660, the first conductive semiconductor layer 630, and the active layer 620 may be electrically separated from each other. Electrical separation can be performed using an insulating material, such as a dielectric.
  • the electrode pad part 650-b extends from the first electrode layer 660 to the surface of the second conductive semiconductor layer 610.
  • the electrode pad part 650-b starts from the first electrode layer 660 and passes through the first conductive semiconductor layer 630, the active layer 620, and the second conductive semiconductor layer 610 to form the second conductive type. It extends to the surface of the semiconductor layer 610.
  • the electrode pad part 650-b is particularly for connection with an external power source (not shown) of the second electrode part 650, the second electrode part 650 may include at least one electrode pad part 650-b. It is preferable to have a.
  • the electrode pad part 650-b extends from the first electrode layer 660 to the surface of the second conductive semiconductor layer 610. Since the electrode pad part 650-b is electrically connected to an external power source on the surface of the second conductive semiconductor layer 610 to supply current to the electrode extension part, the first electrode layer 660 and the first conductive semiconductor layer. 630 and the active layer 620 are preferably electrically separated. Electrical separation may be performed by forming an insulating layer using an insulating material such as a dielectric.
  • the electrode pad part 650-b performs a function of supplying a current to the electrode extension part 650-a, but in addition, the electrode pad part 650-b is not electrically separated from the second conductive semiconductor layer 610 to directly disperse the current. .
  • the electrode pad part 650-b has a second conductivity type in consideration of a function required to supply current to the electrode extension part 650-a and a function of distributing current to the second conductive type semiconductor layer 610.
  • the semiconductor layer 610 may be properly electrically separated.
  • the electrode pad portion 650-b preferably has a smaller cross-sectional area in the active layer 620 than the cross-sectional area in the surface of the second conductive semiconductor layer 610. This is to ensure maximum luminous efficiency.
  • the surface of the second conductive semiconductor layer 610 needs to have a predetermined area for connection with an external power source (not shown).
  • the electrode pad part 650-b may be positioned at the center of the semiconductor LED chip 600.
  • the electrode extension part 650-a may be spaced apart from the electrode pad part 650-b by a predetermined distance. It is desirable to be evenly distributed.
  • the electrode pad part 650-b and the electrode extension part 650-a are evenly distributed on the second conductive semiconductor layer 610 to optimize current distribution.
  • FIG. 29A one electrode pad part 650-b and one electrode extension part 650-a are illustrated. However, each number represents an electrical connection situation (for example, the position of an external power source). And a current distribution situation such as the thickness of the second conductive semiconductor layer 610.
  • both the electrode pad part 650-b and the plurality of electrode extension parts 650-a may be directly connected.
  • the electrode pad part 650-2 is formed at the center of the semiconductor light emitting device 600
  • the electrode extension part 650-a is disposed around the electrode connector part 650-c
  • the electrode pad part 650-c is radially formed.
  • 650-b) and the electrode extension part 650-a may be directly connected.
  • some of the electrode extension parts 650-a of the plurality of electrode extension parts 650-a are directly connected to the electrode pad part 650-b, and the remaining electrode extension parts 650-a are the electrode pad parts.
  • the electrode extension part 650-a directly connected to the 650-b may be indirectly connected to the electrode pad part 650-b. In this case, a larger number of electrode extension portions 650-a can be formed, thereby improving the efficiency of current dispersion.
  • an electrode connector 650-c is formed on the first electrode layer 660 to connect the electrode pad part 650-b and the electrode extension part 650-a. Therefore, a substantial portion of the second electrode part 650 is located on the rear surface opposite to the light traveling direction of the active layer 620 that emits light, thereby increasing luminous efficiency.
  • the electrode connection part 650-c is positioned on the first electrode layer 660 so that the second electrode part 650 is the first conductive semiconductor layer 630, the active layer 620, and the second electrode. The state is not positioned on the conductive semiconductor layer 610. Therefore, in the case of FIG.
  • the electrode pad part 650-b and the electrode extension part 650-a do not affect the light emission, and thus the light emitting efficiency is increased.
  • the first electrode layer 660 may be in contact with the conductive substrate 640 to be connected to an external power source (not shown).
  • the electrode connector 650-c is electrically separated from the first electrode layer 660. Since the first electrode layer 60 and the second electrode unit 650 are electrodes having opposite polarities to each other, external power is supplied to the first conductive semiconductor layer 630 and the second conductive semiconductor layer 610, respectively. Both electrodes must be electrically isolated. Electrical separation can be performed using an insulating material, such as a dielectric.
  • the electrode pad part 650-b is positioned on the surface of the second conductive semiconductor layer 610 to exhibit the characteristics of the vertical semiconductor light emitting diode chip.
  • the electrode connection part 650-c is illustrated. Is positioned on the same plane as the first electrode layer 660, and thus may exhibit characteristics of a horizontal semiconductor LED chip. Therefore, the semiconductor LED chip 600 has a structure in which a horizontal type and a vertical type are integrated.
  • the second conductive semiconductor layer may be an n-type semiconductor layer, and the second electrode part may be an n-type electrode part.
  • the first conductive semiconductor layer 630 may be a p-type semiconductor layer
  • the first electrode layer 660 may be a p-type electrode.
  • the electrode pad part 650-b, the electrode extension part 650-a, and the electrode connecting part 650-c are second electrode parts 650 connected to each other, and the second electrode part 650 is an n-type electrode.
  • the insulating part 670 may be formed using an insulating material to be electrically separated from the first electrode layer 660 which is a p-type electrode.
  • FIG. 31A illustrates light emission of a semiconductor LED chip having a concave-convex pattern 680 formed on a surface thereof
  • FIG. 31B illustrates a concave-convex pattern 680 formed on a surface thereof according to another embodiment of the present invention.
  • the outermost surface in the traveling direction of the emitted light is composed of the second conductive semiconductor layer 610. Therefore, it is easy to form an uneven
  • the light emitted from the active layer 620 is extracted through the uneven pattern 680 formed on the surface of the second conductive semiconductor layer 610 and the light extraction efficiency is increased by the uneven pattern 680.
  • the uneven pattern 680 may have a photonic crystal structure.
  • Photonic crystals indicate that the media having different refractive indices are regularly arranged like crystals. Such photonic crystals can further adjust the light extraction effect by controlling light in units of lengths of multiples of the wavelength of light.
  • the photonic crystal structure may be performed through a suitable process after forming the second conductive semiconductor layer 610 and manufacturing the second electrode portion 650. For example, it may be formed by an etching process.
  • the uneven pattern 680 is formed in the second conductive semiconductor layer 610, current dispersion is not affected.
  • the current dispersion in the electrode extension part 650-a is not affected by the uneven pattern 680.
  • Each electrode extension part 650-a distributes current under the uneven pattern, and the uneven pattern extracts emitted light to increase luminous efficiency.
  • FIG. 32 is a perspective view of a semiconductor light emitting diode chip according to another embodiment of the present invention
  • FIG. 33 is a plan view of the semiconductor light emitting diode chip of FIG. 32.
  • a description with reference to FIGS. 32 and 33 is as follows.
  • the semiconductor light emitting diode chip 700 may include a first conductive semiconductor layer 711, an active layer 712, a second conductive semiconductor layer 713, a second electrode layer 720, and a first electrode.
  • the insulating layer 730, the first electrode layer 740, and the conductive substrate 750 are sequentially stacked.
  • the second electrode layer 720 includes a region in which a part of the interface of the second conductive semiconductor layer 713 is exposed, and the first electrode layer 740 is electrically connected to the first conductive semiconductor layer 711.
  • the contact hole 741 is further included.
  • the semiconductor light emitting device 700 is electrically connected to the first electrode layer 740 and the second conductive semiconductor layer 713 electrically connected to the light emitting stack 710 and the first conductive semiconductor layer 711.
  • a substrate for growing or supporting the semiconductor LED chip 700 includes a conductive substrate 750.
  • the semiconductor layers 711 and 713 may include, for example, semiconductors such as GaN based semiconductors, ZnO based semiconductors, GaAs based semiconductors, GaP based semiconductors, and GaAsP based semiconductors.
  • the formation of the semiconductor layer may be performed using, for example, a molecular beam epitaxy (MBE) method.
  • the semiconductor layers may be appropriately selected from the group consisting of a group III-V semiconductor, a group II-VI semiconductor, and Si.
  • the semiconductor layers 711 and 713 are doped with an appropriate impurity in consideration of the respective conductivity type to the above-described semiconductor.
  • the active layer 712 is a layer that activates light emission and is formed using a material having an energy band gap less than that of the first conductive semiconductor layer 711 and the second conductive semiconductor layer 713.
  • the first conductive semiconductor layer 711 and the second conductive semiconductor layer 713 are GaN-based compound semiconductors
  • an InAlGaN-based compound semiconductor having an energy band gap smaller than that of GaN may be used.
  • the active layer 712 may be formed. That is, the active layer 712 may include In x Al y Ga (1-xy) N (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x + y ⁇ 1).
  • the impurities are not doped due to the characteristics of the active layer 712, and the wavelength of light emitted by controlling the molar ratio of the constituent material may be adjusted. Accordingly, the semiconductor LED chip 700 may emit light of any one of infrared rays, visible rays, and ultraviolet rays according to the characteristics of the active layer 712.
  • the electrode layers 720 and 740 are layers for applying a voltage to a semiconductor layer of the same conductivity type, respectively, and may include a metal in consideration of electrical conductivity. That is, the electrode layers 720 and 740 are electrodes that electrically connect the semiconductor layers 711 and 713 to an external power source (not shown).
  • the electrode layers 720 and 740 may include Ti as an n-type electrode and Pd or Au as a p-type electrode, for example.
  • the first insulating layer 140 is connected to different conductive types.
  • the layers 730 are electrically separated from each other. Since the first insulating layer 730 is preferably made of a material having low electrical conductivity, the first insulating layer 730 may include an oxide such as SiO 2 .
  • the second electrode layer 720 preferably reflects light generated from the active layer 712. Since the second electrode layer 720 is positioned below the active layer 712, the second electrode layer 720 is positioned on a surface opposite to the light emitting direction of the semiconductor light emitting device 700 based on the active layer 712. The light emitting efficiency of the semiconductor light emitting diode chip 700 traveling from the active layer 712 to the second electrode layer 720 is opposite to that of the semiconductor light emitting chip 700. Therefore, if the second electrode layer 720 exhibits light reflectivity, the reflected light is directed toward the light emitting surface, and the light emitting efficiency of the semiconductor LED chip 700 is increased.
  • the second electrode layer 720 is preferably a white-based metal in the visible light region.
  • the second electrode layer 720 may be any one of Ag, Al, and Pt.
  • the second electrode layer 720 includes a region where part of an interface with the second conductive semiconductor layer 713 is exposed.
  • the lower surface is in contact with the conductive substrate 750 and is electrically connected to an external power source (not shown) through the conductive substrate 750.
  • the second electrode layer 720 needs a separate connection area to be connected to an external power source (not shown). Therefore, the second electrode layer 720 has an area in which part of the light emitting stack 710 is exposed by etching or the like.
  • the 32 illustrates an embodiment of the via hole 714 formed by etching the center of the light emitting stack 710 for the exposed area of the second electrode layer 720.
  • the electrode pad part 760 may be further formed on the exposed area of the second electrode layer 720.
  • the second electrode layer 720 may be electrically connected to an external power source (not shown) through the exposed area.
  • the second electrode layer 720 may be connected using the electrode pad part 760. Since the connection to the external power source (not shown) may use a wire, for example, the diameter of the via hole is preferably increased in the direction of the first conductive semiconductor layer from the second electrode layer.
  • the via hole 714 may be etched only through the light emitting stack 710 including the semiconductor, and the second electrode layer 720 including the metal may be selectively etched to prevent etching.
  • the diameter of the via hole 714 may be appropriately selected by those skilled in the art in consideration of light emitting area, electrical connection efficiency, and current dispersion in the second electrode layer 720.
  • the first electrode layer 740 is electrically connected to the first conductive semiconductor layer 711, and is electrically insulated from the second conductive semiconductor layer 713 and the active layer 712, so that the first conductive semiconductor layer ( One or more contact holes 741 extending to at least some region of 711.
  • the first electrode layer 740 is a second electrode layer between the first electrode layer 740 and the second conductive semiconductor layer 713 for connection with an external power source (not shown) of the first conductive semiconductor layer 711.
  • 720 at least one contact hole 741 extending through the second conductive semiconductor layer 713 and the active layer 712 to the first conductive semiconductor layer 711 and including an electrode material. will be.
  • the first electrode layer 740 includes only one contact hole 741.
  • the first electrode layer 740 may include a plurality of contact holes 741 at predetermined positions in order to uniformly distribute currents transmitted to the first conductive semiconductor layer 711.
  • the conductive substrate 750 is formed in contact with the second electrode layer 720 and electrically connected thereto.
  • the conductive substrate 750 may be a metallic substrate or a semiconductor substrate.
  • the conductive substrate 750 may be made of any one of Au, Ni, Cu, and W.
  • the conductive substrate 750 is a semiconductor substrate, it may be a semiconductor substrate of any one of Si, Ge, and GaAs.
  • the conductive substrate 750 may be a growth substrate, or may be a support substrate bonded after removing the non-conductive substrate by using a non-conductive substrate such as a sapphire substrate having a relatively low lattice mismatch as a growth substrate.
  • the conductive substrate 750 When the conductive substrate 750 is a support substrate, it may be formed using a plating method or a substrate bonding method.
  • the method of forming the conductive substrate 750 on the semiconductor LED chip 700 may include a plating method of forming a plating seed layer to form a substrate, or separately preparing the conductive substrate 750 to form Au, Au-Sn, Alternatively, a substrate bonding method for bonding using a conductive adhesive such as Pb-Sr may be used.
  • FIG. 33 a plan view of a semiconductor light emitting diode chip 700 is shown.
  • the via hole 714 is formed on the upper surface of the semiconductor LED chip 700, and the electrode pad part 760 is positioned in the exposed area formed in the second electrode layer 720.
  • the contact hole 741 is illustrated by a dotted line to indicate the position of the contact hole 741 although it does not appear on the upper surface of the semiconductor LED chip 700.
  • the first insulating layer 730 may extend around the contact hole 741 to be electrically separated from the second electrode layer 720, the second conductive semiconductor layer 713, and the active layer 712. This will be described later with reference to FIGS. 34B and 34C.
  • 34A to 34C are cross sectional views taken along lines A-A ', B-B', and C-C 'of the semiconductor light emitting diode chip shown in FIG.
  • A-A ' has a cross section of the semiconductor LED chip 700
  • B-B' has a cross section including a contact hole 741 and a via hole 714
  • C-C ' includes only a contact hole 741. It was chosen to take a cross section.
  • FIGS. 32 to 34C a description will be given with reference to FIGS. 32 to 34C.
  • the contact hole 741 or the via hole 714 does not appear. Since the contact hole 741 is not connected through a separate connection line but electrically connected through the first electrode layer 740, the contact hole 741 is not shown in the A-A cross section of FIG. 33.
  • the contact hole 741 extends from an interface of the first electrode layer 740 and the second electrode layer 720 to the inside of the first conductive semiconductor layer 711.
  • the contact hole 741 extends through the second conductive semiconductor layer 713 and the active layer 712 to the first conductive semiconductor layer 711, and at least the active layer 712 and the first conductive semiconductor layer 711. ) Extends to the interface. Preferably, it extends to a part of the first conductive semiconductor layer 711.
  • the contact hole 730 since the contact hole 730 is for electrical connection and current distribution, the contact hole 730 does not need to extend to the outer surface of the first conductive semiconductor layer 711 because the object is achieved when the contact hole 730 contacts the first conductive semiconductor layer 711. .
  • the contact hole 741 is intended to disperse the current in the first conductive semiconductor layer 711 and thus must have a predetermined area.
  • the number of contact holes 730 is preferably formed on the first conductive semiconductor layer 711 in a small number as small as possible to distribute the current uniformly. If the contact holes 741 are formed in too small a number, current dispersion becomes difficult, and thus the electrical characteristics may deteriorate. If the contact holes 741 are formed in a too small number, the light emitting area may be reduced due to difficulty in forming and reduction of the active layer. In consideration of these conditions, the number may be appropriately selected. Accordingly, the contact hole 741 is implemented in a shape in which current distribution is effective while occupying as little area as possible.
  • the contact hole 741 is formed from the second electrode layer 720 to the inside of the first conductive semiconductor layer 711.
  • the contact hole 741 is used for current distribution of the first conductive semiconductor layer, and thus the second conductive semiconductor layer 713 and the active layer are formed. 712 need to be electrically isolated. Therefore, the second electrode layer 720, the second conductive semiconductor layer 713, and the active layer 712 may be electrically separated from each other. Therefore, the first insulating layer 730 may extend while surrounding the circumference of the contact hole 130. Electrical separation can be performed using an insulating material, such as a dielectric.
  • the exposed area of the second electrode layer 720 is an area for electrical connection with an external power source (not shown) of the second electrode layer 720.
  • the electrode pad part 760 may be located in the exposed area.
  • a second insulating layer 770 may be formed on the inner surface of the via hole 714 to electrically separate the light emitting stack 710 and the electrode pad part 760.
  • the semiconductor LED chip 700 since the first electrode layer 740 and the second electrode layer 720 are positioned on the same plane, the semiconductor LED chip 700 exhibits characteristics of the horizontal semiconductor LED chip 700, and the electrode pad of FIG. 34B. Since the portion 760 is positioned on the surface of the first conductive semiconductor layer 711, the semiconductor LED chip 700 may exhibit characteristics of a vertical semiconductor LED chip. Accordingly, the semiconductor LED chip 700 may have a structure in which a horizontal type and a vertical type are integrated.
  • the first conductive semiconductor layer 711 may be an n-type semiconductor layer, and the first electrode layer 740 may be an n-type electrode.
  • the second conductive semiconductor layer 713 may be a p-type semiconductor layer, and the second electrode layer 720 may be a p-type electrode. Accordingly, the first electrode layer 740 as the n-type electrode and the second electrode layer 720 as the p-type electrode may be electrically insulated by including the first insulating layer 730 therebetween.
  • 35 is a view showing light emission in a semiconductor light emitting diode chip having a concave-convex pattern formed on its surface according to the present embodiment. Description of the same components already described will be omitted.
  • the outermost surface in the traveling direction of the emitted light is composed of the first conductive semiconductor layer 711. Therefore, it is easy to form the uneven pattern 780 on the surface by using a known method such as a photolithography method. In this case, the light emitted from the active layer 712 is extracted through the uneven pattern 780 formed on the surface of the first conductive semiconductor layer 711 and the light extraction efficiency is increased by the uneven pattern 780.
  • the uneven pattern 780 may have a photonic crystal structure.
  • Photonic crystals indicate that the media having different refractive indices are regularly arranged like crystals. Such photonic crystals can further adjust the light extraction effect by controlling light in units of lengths of multiples of the wavelength of light.
  • 36 is a view showing a second electrode layer exposed at a corner in the semiconductor LED chip according to the present embodiment.
  • the first conductive semiconductor layer 811, the active layer 812, the second conductive semiconductor layer 813, the second electrode layer 820, the insulating layer 830, and the first electrode layer ( Sequentially stacking 840 and conductive substrate 850; Forming a region in which a portion of an interface of the second electrode layer 820 with the second conductive semiconductor layer 813 is exposed; And the first electrode layer 840 is electrically connected to the first conductive semiconductor layer 811, and is electrically insulated from the second conductive semiconductor layer 813 and the active layer 812, so that the first electrode layer 840 is electrically connected.
  • a method of manufacturing a semiconductor light emitting diode chip is provided, including forming one or more contact holes 841 extending from one surface to at least a portion of the first conductive semiconductor layer 811.
  • the exposed region of the second electrode layer 820 is formed by forming a via hole 814 in the light emitting stack 710 (see FIG. 32), or as shown in FIG. 34, mesa etching the light emitting stack 810. Can be formed.
  • the same components as in the embodiment described with reference to FIG. 32 will be omitted.
  • one edge of the semiconductor LED chip 800 is mesa-etched. Etching is performed on the light emitting stack 810 so that the second electrode layer 820 is exposed at the interface side with the second conductive semiconductor layer 813. Therefore, the exposed region of the second electrode layer 820 is formed at the corner of the semiconductor LED chip 800. If formed in the corner is a simpler process than the case of forming the via hole as in the above-described embodiment, the electrical connection process can also be easily performed later.
  • FIG. 37 is a graph showing a relationship between the current density of the light emitting surface and the light emitting efficiency; FIG. In the graph, when the current density is about 10 A / cm 2 or more, the light emission efficiency is high when the current density is small, and the light emission efficiency is low when the current density is large.
  • the reduction of the current density in the light emitting surface has a problem that may damage the electrical characteristics of the semiconductor light emitting device.
  • the problem in electrical characteristics that may occur due to the decrease in current density may be overcome by a method of forming an electrode extension part which is formed in the light emitting surface and is responsible for current dispersion. Therefore, the semiconductor light emitting diode chip according to the present embodiment can obtain a desired light emitting area while obtaining a desired degree of current dispersion, thereby obtaining desirable light emitting efficiency.
  • FIGS. 39A and 39B are top views of the LED chip of FIG. 38
  • FIGS. 40A to 40C are light emitting diodes of FIG. 39B, respectively. It is sectional drawing in A-A ', B-B', and C-C 'of a chip
  • the light emitting diode chip 900 includes the first and second conductive semiconductor layers 910 and 930 and an active layer 920 formed therebetween, and the first and second conductive semiconductor layers 910. 930, a light emitting stack 910, 920, 930 having a first surface and a second surface opposite to each other; At least extending from a second surface of the light emitting stacks 910, 920, 930 to at least a portion of the first conductive semiconductor layer 910 so that the light emitting stacks 910, 920, 930 are separated into a plurality of light emitting regions.
  • One electrically insulating partition wall 970 A first electrode structure 960 formed to be connected to each of the first conductive semiconductor layers 910 positioned in the plurality of light emitting regions; A second electrode structure 940 formed on a second surface of the light emitting stacks 910, 920, and 930 so as to be connected to the second conductive semiconductor layer 130; And a conductive substrate 950 formed on the second surface of the light emitting stacks 910, 920, and 930 to be electrically connected to the second electrode structure 940.
  • the light emitting stacks 910, 920, and 930 include first and second conductive semiconductor layers 910 and 930, and an active layer 920 formed therebetween.
  • the light emitting stacks 910, 920, and 930 have an outer surface of the first conductive semiconductor layer 910 as a first surface and an outer surface of the second conductive semiconductor layer 930 as a second surface.
  • Each of the semiconductor layers 910 and 930 may be formed of a semiconductor such as, for example, a GaN based semiconductor, a ZnO based semiconductor, a GaAs based semiconductor, a GaP based semiconductor, or a GaAsP based semiconductor.
  • the formation of the semiconductor layer may be performed using, for example, a molecular beam epitaxy (MBE) method.
  • the semiconductor layers may be appropriately selected from the group consisting of a group III-V semiconductor, a group II-VI semiconductor, and Si.
  • the light emitting stack may be grown on a nonconductive substrate (not shown) such as a sapphire substrate having a relatively low lattice mismatch. The non-conductive substrate (not shown) is later removed before the conductive substrate bonding.
  • the active layer 920 is a layer for activating light emission and is formed using a material having an energy band gap less than that of the first conductive semiconductor layer 910 and the second conductive semiconductor layer 930.
  • the active layer is formed using an InAlGaN-based compound semiconductor having an energy band gap smaller than that of GaN. 920 may be formed. That is, the active layer 920 may include In x Al y Ga (1-xy) N (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x + y ⁇ 1).
  • the impurities are not doped due to the characteristics of the active layer 920, and the wavelength of light emitted by controlling the molar ratio of the constituent material may be adjusted. Therefore, the light emitting diode chip 900 may emit light of any one of infrared rays, visible rays, and ultraviolet rays according to the characteristics of the active layer 920.
  • an energy well structure is shown in the entire energy band diagram of the LED chip 900, and electrons and holes from each semiconductor layer 910 and 930 are moved and trapped in the energy well structure, This happens more efficiently.
  • the partition 970 may include at least a portion of the first conductive semiconductor layer 910 from the second surface of the light emitting stacks 910, 920, and 930 so that the light emitting stacks 910, 920, and 930 are separated into a plurality of light emitting regions. It extends to some areas.
  • the barrier rib portion 970 separates the first conductive semiconductor layer 910 into a plurality of regions to form a growth substrate formed on the first conductive semiconductor layer 910 and the first conductive semiconductor layer 910 (not shown). In the case of applying a separation means such as a laser between the), the stress due to the thermal energy applied to the interface is reduced.
  • the temperature at the interface is about 1000 ° C.
  • such heat generates stresses that induce shrinkage and expansion in the semiconductor layer and the conductive substrate 150 to be bonded later.
  • the magnitude of the stress is proportional to the area, such a stress may have a particularly adverse effect on a large area light emitting diode chip.
  • the LED chip 900 according to the present invention includes the barrier rib portion 970, the area of the first conductive semiconductor layer 910 is reduced in the area of the plurality of light emitting regions, thereby reducing stress. That is, the expansion and contraction of the plurality of light emitting regions can be more easily performed to stabilize the light emission of the light emitting stacks 910, 920, and 930.
  • the barrier rib portion 970 electrically insulates the semiconductor layers 910 and 930 and the active layer 920, and the barrier rib portion 970 may be filled with air.
  • the partition 970 may form an insulating layer on the inner surface, and the inside of the insulating layer may be filled with air.
  • electrical insulation may be performed by filling the entire interior with an insulating material such as a dielectric.
  • the partition 970 may extend from the second surface to the top surface of the first conductive semiconductor layer 910 in order to electrically insulate the light emitting stacks 910 and 930, but the first conductive semiconductor layer must be formed. It is not necessary to extend to the top surface of 910, but may extend to the inside of the first conductive semiconductor layer 910.
  • the partition 970 may be configured as a single structure, but alternatively, may include a plurality of partitions separated from each other.
  • the plurality of partition walls may be formed differently so as to provide necessary electrical insulation properties.
  • the partition walls surrounding the bonding portion 961 and the partition walls surrounding the contact holes 962 may be different from each other. It may have a height or shape.
  • the first electrode structure 960 is formed to be connected to the first conductive semiconductor layer 910 located in the plurality of light emitting regions separated by the partition 970.
  • the first electrode structure 960 includes a contact hole 962, a bonding part 961, and a wiring part 963.
  • a plurality of contact holes 962 may be provided, and each of the plurality of contact holes 962 may be provided in a plurality of light emitting regions.
  • the contact hole 962 may be provided with a single contact hole in a single light emitting area or a plurality of contact holes in a single light emitting area.
  • the contact hole 962 is electrically connected to the first conductive semiconductor layer 910 and electrically insulated from the second conductive semiconductor layer 930 and the active layer 920. And extend to at least a portion of the first conductive semiconductor layer 910 from the second surfaces of the first and second semiconductors 920 and 930.
  • the contact hole 162 is formed on the first conductive semiconductor layer 910 to distribute current.
  • the bonding part 961 is formed to be connected to at least one of the plurality of contact holes 962 from the first surface of the light emitting stacks 910, 920, and 930, and an area exposed to the first surface is provided as a bonding area. .
  • the wiring part 963 is provided on the second surface of the light emitting stacks 910, 920, and 930 and is electrically insulated from at least the second conductive semiconductor layer 930 and connected to the bonding part 961. ) And the other contact hole 962 are electrically connected to each other.
  • the wiring unit 963 may electrically connect the contact hole 962 and the other contact hole 962, and may also connect the contact hole 962 and the bonding unit 961.
  • the wiring unit 963 may be disposed under the first conductive semiconductor layer 910 and the active layer to improve luminous efficiency.
  • the second electrode structure 940 is formed on the second surface of the light emitting stacks 910, 920, and 930 to be electrically connected to the second conductive semiconductor layer 930. That is, the second electrode structure 940 is an electrode that electrically connects the second conductive semiconductor layer 930 to an external power source (not shown).
  • the second electrode structure 940 may be made of metal.
  • the second electrode structure 940 may be formed of, for example, Ti as an n-type electrode and Pd or Au as a p-type electrode.
  • the second electrode structure 940 preferably reflects light generated from the active layer 920. Since the second electrode structure 940 is located below the active layer 920, the second electrode structure 940 is located on the opposite side to the light emitting direction of the LED chip based on the active layer 920. Therefore, the light traveling from the active layer 920 to the second electrode structure 940 is in the opposite direction to the light emitting direction, and thus the light must be reflected to increase the light emitting efficiency. Therefore, the light reflected from the second electrode structure 940 is directed to the light emitting surface, and the light emitting efficiency of the LED chip is increased.
  • the second electrode structure 940 is preferably a white-based metal in the visible light region.
  • the second electrode structure 940 may be any one of Ag, Al, and Pt. The second electrode structure 940 will be further described below with reference to FIGS. 4A to 4C.
  • the conductive substrate 950 is formed on the second surface of the light emitting stacks 910, 920, and 930 to be electrically connected to the second electrode structure 940.
  • the conductive substrate 950 may be a metallic substrate or a semiconductor substrate.
  • the conductive substrate 950 may be made of any one of Au, Ni, Cu, and W.
  • the semiconductor substrate may be any one of Si, Ge, and GaAs.
  • a plating method of forming a plating seed layer to form a substrate or separately preparing a conductive substrate 950 and using a conductive adhesive such as Au, Au-Sn, or Pb-Sr And a substrate bonding method for bonding together may be used.
  • a bonding portion 961 is formed on a surface of the first conductive semiconductor layer 910, and the plurality of contact holes 962, which are indicated by dotted lines, of the first conductive semiconductor layer 910. It is located inside.
  • the first conductive semiconductor layer 910 includes a plurality of light emitting regions separated from each other by the partition 970.
  • 39A and 39B only one bonding unit 961 is illustrated, but a plurality of bonding units 961 may be formed in the same emission area or a plurality of bonding areas 961.
  • one contact hole 962 is formed in each light emitting area, but a plurality of contact holes 962 may be formed in a single light emitting area to further improve current dispersion.
  • FIG. 39B illustrates the upper surface of the first conductive semiconductor layer 910 shown in FIG. 39A cut into A-A ', B-B', and C-C '.
  • A-A ' is a cross section including only the contact hole 962
  • B-B' is a cross section including the bonding portion 961 and the contact hole 962
  • C-C ' is a contact hole 962 And not including the bonding portion 961, but to take a cross section including only the wiring portion 963.
  • 40A to 40C are cross-sectional views taken along line A-A ', B-B', and C-C 'of the light emitting diode chip shown in FIG. 39B, respectively.
  • FIGS. 38, 39A, 39B, and 40A to 40C are cross-sectional views taken along line A-A ', B-B', and C-C 'of the light emitting diode chip shown in FIG. 39B, respectively.
  • the contact hole 962 extends from the second electrode structure 940 to the inside of the first conductive semiconductor layer 910.
  • the contact hole 962 extends through the first conductive semiconductor layer 910 and the active layer 920 to the first conductive semiconductor layer 910, and extends to at least a portion of the first conductive semiconductor layer 910. However, it does not need to extend to the surface of the first conductive semiconductor layer 910 like the bonding portion 961. However, since the contact hole 962 is for distributing current to the first conductive semiconductor layer 910, the contact hole 962 should extend to the first conductive semiconductor layer 910.
  • the contact hole 962 is intended to disperse the current in the first conductive semiconductor layer 910 and thus must have a predetermined area. However, since it is not for electrical connection like the bonding portion 961, it is preferable that a predetermined number is formed on the first conductive semiconductor layer 910 with as small an area as possible to distribute the current uniformly. If the contact holes 962 are formed in too small a number, current dispersion becomes difficult, so that the electrical characteristics may be deteriorated. If the contact holes 962 are formed in a too large number, the light emitting area may be reduced due to difficulty in forming and reduction of the active layer. It may be appropriately selected in consideration of these conditions. Accordingly, the contact hole 962 is implemented in a shape in which current distribution is effective while occupying as little area as possible.
  • the contact hole 962 is preferably a plurality of for current distribution.
  • the contact hole 962 may have a cylindrical shape, and the area of the cross section may be smaller than the area of the cross section of the bonding portion 961.
  • the bonding portion 961 may be formed to be spaced apart from the bonding portion 961.
  • the first conductive semiconductor layer may be separated from the bonding portion 961 by a wiring portion 963 to be separated from each other by a predetermined distance. This is because a uniform current distribution must be induced within 910.
  • the contact hole 962 is formed from the second electrode structure 940 to the inside of the first conductive semiconductor layer 910.
  • the contact hole 962 is for distributing the current of the first conductive semiconductor layer, and thus the second conductive semiconductor layer 930 and It needs to be electrically separated from the active layer 920. Therefore, the second electrode structure 940, the second conductive semiconductor layer 930, and the active layer 920 may be electrically separated from each other. Electrical separation can be performed using an insulating material, such as a dielectric.
  • the bonding portion 961 extends from the second electrode structure 940 to the surface of the first conductive semiconductor layer 910.
  • the bonding part 961 starts from the second electrode structure 940 and passes through the second conductive semiconductor layer 930, the active layer 920, and the first conductive semiconductor layer 910 to form the first conductive semiconductor layer.
  • 910 extends to the surface. It is formed to be connected to at least one of the plurality of contact holes 962 from the first surfaces of the light emitting stacks 910, 920, and 930, and an area exposed to the first surface is provided as a bonding region.
  • the bonding part 961 is particularly for connection with an external power source (not shown) of the first electrode structure 960
  • the first electrode structure 960 preferably includes at least one bonding part 961.
  • the bonding part 961 extends from the second electrode structure 940 to the surface of the first conductive semiconductor layer 910. Since the bonding part 961 is electrically connected to an external power source on the surface of the first conductive semiconductor layer 910 to supply a current to the contact hole, the second electrode structure 940 and the first conductive semiconductor layer 910. , And are electrically separated from the active layer 920. Electrical separation may be performed by forming an insulating layer using an insulating material such as a dielectric.
  • the bonding unit 961 may perform a function of supplying a current to the contact hole 962, but may be configured to not be electrically separated from the first conductive semiconductor layer 910 so as to directly disperse the current.
  • the bonding unit 961 may include the first conductive semiconductor layer 910 in consideration of a function required to supply current to the contact hole 962 and a function of distributing current to the first conductive semiconductor layer 910. It can be suitably electrically separated.
  • the bonding portion 961 preferably has a cross-sectional area of the active layer 920 that is smaller than that of the cross-section of the surface of the first conductive semiconductor layer 910. This is to increase the luminous efficiency.
  • the bonding part 961 preferably has a predetermined area on the surface of the first conductive semiconductor layer 910 for connection with an external power source (not shown).
  • the bonding part 961 may be positioned at the center of the LED chip 900.
  • the contact hole 962 may be evenly distributed and evenly spaced apart from the bonding part 961 as much as possible.
  • the bonding part 961 and the contact hole 962 are evenly distributed on the first conductive semiconductor layer 910 to optimize current distribution.
  • FIG. 39A a case in which one bonding portion 961 and one contact hole 962 is eight is illustrated.
  • each of the numbers represents an electrical connection situation (for example, an external power source) and a first conductive semiconductor. It may be appropriately selected in consideration of the current distribution situation such as the thickness of the layer 910, and the like.
  • both the bonding portion 961 and the plurality of contact holes 962 may be directly connected.
  • a bonding portion 961 is formed at the center of the light emitting diode chip 900, a contact hole 962 is disposed around the wiring portion 963, and the wiring portion 963 radially directly connects the bonding portion 961 and the contact hole 962. Can be connected.
  • the bonding unit 961 may be indirectly connected. In this case, a larger number of contact holes 962 can be formed, thereby improving the efficiency of current dispersion.
  • the wiring part 963 is formed on the second electrode structure 940 to connect the bonding part 961 and the contact hole 962. Therefore, a substantial portion of the second electrode structure 950 is located on the rear surface opposite to the traveling direction of the light of the active layer 920 that emits light, thereby increasing luminous efficiency.
  • the second electrode structure 950 is the first conductive semiconductor layer 910, the active layer 920, and the first conductive type. It is a state not located on the semiconductor layer 910. Therefore, in the case of FIG. 40C, the bonding portion 961 and the contact hole 962 do not affect the light emission, thereby increasing the light emission efficiency.
  • the wiring portion 963 is electrically separated from the second electrode structure 940.
  • the first electrode structure 960 and the second electrode structure 950 are electrodes having opposite polarities, so that external power is supplied to the first conductive semiconductor layer 110 and the second conductive semiconductor layer 930, respectively. Therefore, both electrodes must be electrically separated. Electrical separation may be performed by forming the insulating layer 980 using an insulating material such as a dielectric.
  • the bonding portion 961 is positioned on the surface of the first conductive semiconductor layer 910 to exhibit the characteristics of the vertical light emitting diode chip.
  • the wiring portion 963 may have the second electrode structure ( Since it is positioned in the same plane as 940, it can exhibit the characteristics of the horizontal LED chip. Therefore, the light emitting diode chip 900 has a structure in which a horizontal type and a vertical type are integrated.
  • the second conductive semiconductor layer may be an n-type semiconductor layer, and the second electrode structure may be an n-type electrode portion.
  • the first conductive semiconductor layer 910 may be a p-type semiconductor layer
  • the second electrode structure 940 may be a p-type electrode.
  • the bonding part 961, the contact hole 962, and the wiring part 963 are connected to each other, and the second electrode structure 950 is connected to each other.
  • an insulating material is used.
  • the insulating part 970 may be formed to be electrically separated from the second electrode structure 940 which is a p-type electrode.
  • FIG. 41 shows light emission in the light emitting diode chip in which the uneven pattern is formed on the surface according to the present embodiment.
  • the outermost surface in the traveling direction of the emitted light is composed of the first conductive semiconductor layer 910. Therefore, it is easy to form an uneven
  • the light emitted from the active layer 920 is extracted through the uneven pattern 990 formed on the surface of the first conductive semiconductor layer 910 and the light extraction efficiency is increased by the uneven pattern 990.
  • the uneven pattern 990 may have a photonic crystal structure.
  • Photonic crystals indicate that the media having different refractive indices are regularly arranged like crystals. Such photonic crystals can further adjust the light extraction effect by controlling light in units of lengths of multiples of the wavelength of light.
  • the photonic crystal structure may be performed through any suitable process after forming the first conductive semiconductor layer 910 and fabricating up to the second electrode structure 950. For example, it may be formed by an etching process.
  • the barrier rib portion 970 is preferably not formed to the surface of the first conductive semiconductor layer 910 but only to the inside thereof.
  • the partition 970 serves to separate a plurality of light emitting regions without adversely affecting the light extraction efficiency improvement performance of the uneven pattern 990.
  • a structure of a light emitting diode chip according to still another embodiment of the present invention will be described with reference to FIGS. 42 to 52.
  • FIG. 42 is a cross-sectional view illustrating a vertical semiconductor light emitting diode chip according to one embodiment of the present invention
  • FIGS. 43 and 44 illustrate a vertical semiconductor light emitting diode chip according to an embodiment modified from the embodiment of FIG. 42.
  • the vertical semiconductor light emitting diode chip 1000 includes n-type and p-type semiconductor layers 1010 and 1030 and an active layer 1020 formed therebetween to form a light emitting structure.
  • the reflective metal layer 1040 and the conductive substrate 1050 are formed under the light emitting structure.
  • an n-type electrode 1060 is formed on the n-type semiconductor layer 1010, and a passivation layer 1070 having an uneven structure is formed to cover the side surface of the light emitting structure.
  • the n-type semiconductor layer 1010 and the p-type semiconductor layer 1030 may be typically formed of a nitride semiconductor. That is, the n-type semiconductor layer 1010 and the p-type semiconductor layer 1030 is Al x In y Ga (1-xy) N composition formula (where 0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x + n-type impurities and p-type impurities having y? 1), and GaN, AlGaN, and InGaN.
  • Si, Ge, Se, Te and the like may be used as the n-type impurity
  • the p-type impurity is Mg, Zn, Be and the like. Meanwhile, in order to improve the efficiency of light emitted in the vertical direction, an uneven structure may be formed on an upper surface of the n-type semiconductor layer 1010.
  • the active layer 1020 formed between the n-type and p-type nitride semiconductor layers 1010 and 1030 emits light having a predetermined energy by recombination of electrons and holes, and the quantum well layer and the quantum barrier layer alternate with each other. It may be made of a multi-quantum well (MQW) structure stacked. In the case of a multi-quantum well structure, an InGaN / GaN structure may be generally used.
  • the reflective metal layer 1040 may perform a function of reflecting light emitted from the active layer 1020 toward the n-type nitride semiconductor layer 1010, and may include Ag, Ni, Al, Rh, Pd, Ir, and Ru. , Mg, Zn, Pt, Au and the like.
  • the reflective metal layer 1040 may have a structure of two or more layers to improve reflection efficiency.
  • Ni / Ag, Zn / Ag, Ni / Al, Zn / Al, Pd / Ag, Pd / Al, Ir / Ag. Ir / Au, Pt / Ag, Pt / Al, Ni / Ag / Pt, etc. are mentioned.
  • the reflective metal layer 1040 is not an essential element, and in some cases, the reflective metal layer 104 may be omitted.
  • the conductive substrate 1050 serves as a p-type electrode and serves as a support for supporting a light emitting structure, that is, an n-type semiconductor layer 1010, an active layer 1020, and a p-type semiconductor layer 1030 in a laser lift-off process to be described later. Play a role.
  • the conductive substrate 1050 may be made of a material such as Si, Cu, Ni, Au, W, Ti, and the like, and may be formed by plating or bonding bonding, depending on the selected material.
  • the passivation layer 1070 is an insulating layer for protecting the light emitting structure, in particular, the active layer 1020, and is formed in a region where the light emitting structure is partially removed. Specifically, the passivation layer 1070 is illustrated in FIG. 42 in addition to the side surface of the light emitting structure. As described above, a portion of the top surface of the n-type semiconductor layer 1010 and the top surface of the reflective metal layer 1040 may be formed. In this case, when the reflective metal layer 1040 is not employed, the passivation layer 1070 is formed on the upper surface of the conductive substrate 1050. In the case where the light emitting structure is partially removed and exposed, as shown in FIG. 42, the light emitting structure may be inclined upward, and the light emitting structure may be improved by the structure, and thus, the passivation layer 1070 may be formed. This may be easier.
  • the passivation layer 1070 may be made of silicon oxide, silicon nitride, such as SiO 2 , SiO x N y , Si x N y, etc., in order to perform a protective function, and the thickness thereof is preferably about 0.1 ⁇ m to 2 ⁇ m. Accordingly, the passivation layer 1070 has a refractive index of about 1.4 to 2.0, and it is difficult for the light emitted from the active layer 1020 to escape to the outside due to a difference in refractive index between the mold structure of the air or the package.
  • the thickness of the p-type semiconductor layer 1030 is relatively thin so that the light emitted in the lateral direction of the active layer 1020 passes through the passivation layer 1070.
  • the light emitted laterally from the active layer 1020 toward the passivation layer 1070 is very small and the incident angle with respect to the outer surface of the passivation layer 1070 is so small that the light exits to the outside. Becomes difficult.
  • an uneven structure is formed in the passivation layer 1070 to improve external light extraction efficiency.
  • light emitted in the lateral direction of the active layer 1020 When the concave-convex structure is formed in the region passing therethrough, the amount of light emitted to the side surface of the vertical semiconductor light emitting diode chip 1000 may be increased.
  • the region through which the light emitted in the lateral direction of the active layer 1020 passes may be viewed as a region where the light emitting structure is not formed on the upper surface of the reflective metal layer 1040.
  • the light extraction efficiency of the structure having the uneven structure was improved by about 5% or more in the present embodiment.
  • the uneven structure of the passivation layer 1070 may be formed in a region corresponding to the top surface of the n-type semiconductor layer 1010 to improve vertical light extraction efficiency. .
  • the uneven structure forming region of the passivation layer may be variously changed to maximize the external light extraction efficiency.
  • the uneven structure may be formed on the side surface of the passivation layer 1070 ′.
  • it is preferable that the uneven structure is formed on the lower surface of the passivation layer 1070 ⁇ , that is, the surface facing the reflective metal layer 1040 ′. In this case, a pattern having a shape corresponding to the reflective metal layer ( 1040 ⁇ ).
  • 45 to 48 are cross-sectional views illustrating processes of manufacturing a vertical semiconductor light emitting diode chip having the structure described with reference to FIG. 42.
  • an n-type semiconductor layer 1010, an active layer 1020, and a p-type semiconductor layer 1030 are formed on a semiconductor single crystal growth substrate 1080 by using a process such as MOCVD, MBE, HVPE, or the like. Thereby sequentially growing to form a light emitting structure.
  • a substrate made of a material such as sapphire, SiC, MgAl 2 O 4 , MgO, LiAlO 2 , LiGaO 2 , GaN, or the like may be used.
  • the sapphire is a Hexa-Rhombo R3c symmetric crystal and the lattice constants of c-axis and a-direction are 13.001 13. and 4.758 ⁇ , respectively, C (0001) plane, A (1120) plane, R 1102 surface and the like.
  • the C plane is mainly used as a nitride growth substrate because the C surface is relatively easy to grow and stable at high temperatures.
  • the reflective metal layer 1040 and the conductive substrate 1050 are formed on the p-type semiconductor layer 1030 by plating or submount bonding. Thereafter, although not specifically illustrated, the semiconductor single crystal growth substrate 1080 is removed by an appropriate lift-off process such as laser lift-off or chemical lift-off.
  • the light emitting structure may be partially removed to form a dicing and passivation layer of a device unit.
  • the exposed side may be inclined upward.
  • an uneven structure may be formed on the upper surface of the n-type semiconductor layer 1010, that is, the surface where the semiconductor single crystal growth substrate is removed and exposed by wet etching.
  • a passivation layer 1070 is formed to protect the light emitting structure.
  • silicon oxide or silicon nitride may be appropriately deposited, and the light emitting surface of the passivation layer 1070 may be formed with an uneven structure to improve lateral light emission efficiency.
  • the formation of the uneven structure can be carried out using a dry or wet etching process known in the art as appropriate.
  • the concave-convex structure may be formed on another light emitting surface of the passivation layer 1070.
  • an n-type electrode may be formed on an upper surface of the n-type semiconductor layer 1010 to obtain the completed structure shown in FIG. 40.
  • the present invention provides a semiconductor light emitting diode chip having a structure modified from the above-described vertical structure so that the electrical and optical properties can be further improved.
  • the semiconductor light emitting diode chip 1100 may include a conductive substrate 1105, a first conductive semiconductor layer 1103, an active layer 1102, and a first layer sequentially formed on the conductive substrate 1105. Passivation of the light emitting structure including the second conductive semiconductor layer 1101, the second conductive electrode 1106 for applying an electrical signal to the second conductive semiconductor layer 1101, and the uneven structure formed on the side surface of the light emitting structure. It is a structure having a layer 1107.
  • the active layer 1102 is shown to be positioned relatively above the structure shown in FIG. 42, etc., but the position of the active layer 1102 may be changed in various ways.
  • the passivation 1107 may be formed. It may be formed at a height similar to that of the lower part.
  • the n-type electrode is formed on the exposed surface of the n-type semiconductor layer from which the sapphire substrate is removed. Exposed through the outside. Specifically, the second conductive type electrode 1106 penetrates through the first conductive type semiconductor layer 1104 and the active layer 1102 and is connected to the second conductive type semiconductor layer 1101 and the inside thereof, and It extends therefrom and has an electrical connection P exposed to the outside of the light emitting structure.
  • the insulator 1108 is of the second conductive type. It is appropriately formed around the electrode 1106.
  • the insulator 1108 may be any material as long as it has a low electrical conductivity. However, it is preferable that the insulator 1108 is low.
  • the insulator 1108 may be formed of the same material as the passivation layer 1107.
  • the second conductivity type semiconductor layer 1101 may be formed of a metal material that may make ohmic contact.
  • the second conductivity type electrode 1106 may be formed entirely of the same material, the electrical connection part P may be formed of a different material from other parts in consideration of the fact that the electrical connection part P may be used as a bonding pad part. Will be able to form.
  • the present invention is not necessarily limited thereto, but considering the manufacturing process described above, the first and second conductive semiconductor layers 1101 and 1103 may be p-type and n-type semiconductor layers, respectively. As an additional element, as shown in FIG.
  • a first contact layer 1104 may be formed between the first conductivity-type semiconductor layer 1103 and the conductive substrate 1105, and reflectivity may be such as Ag, Al, or the like. High metals can be employed. In this case, the first contact layer 1104 and the second conductivity type electrode 1106 are electrically separated from each other by the insulator 1108.
  • the second conductive semiconductor layer 1101 may be applied with an electrical signal from the inside of the second conductive semiconductor layer 1101.
  • the electrode since the electrode is not formed on the upper surface of the second conductivity-type semiconductor layer 1101, the emission area may be increased, and the current dispersion effect may be improved by the conductive vias v formed therein.
  • the desired electrical characteristics may be obtained by appropriately adjusting the number, area, shape, and the like of the conductive vias v.
  • the main steps such as forming the conductive substrate and removing the sapphire substrate use the manufacturing process of the vertical semiconductor light emitting diode chip, but the shape of the chip obtained by the process is considered to be closer to the horizontal structure. In this regard, it may be referred to as a mixed structure of a vertical structure and a horizontal structure.
  • the passivation layer 1107 is formed on the side surface of the light emitting structure and the like, and an uneven structure is formed on the path of the light emitted from the active layer 1102, thereby forming the passivation layer 1107 from the active layer 1102. Can be used to improve the extraction efficiency of the light emitted laterally.
  • an uneven structure may be formed on the upper surface of the second conductivity-type semiconductor layer 1101, and although not separately illustrated, the uneven surface may be formed on the inclined side surface of the passivation layer 1107. There will be.
  • FIG. 52 is a schematic cross-sectional view illustrating a semiconductor light emitting diode chip having a modified structure in FIG. 51.
  • the etch stop layer 1109 is added to the structure described with reference to FIG. 51, and only the etch stop layer 1109 will be described below.
  • the etch stop layer 1109 is formed on at least a region of the top surface of the conductive substrate 1105 where the light emitting structure is not formed, and has a different etching characteristic from a semiconductor material forming a light emitting structure for a specific etching method, for example, a nitride semiconductor. (Oxides such as SiO 2 ).
  • a semiconductor material forming a light emitting structure for a specific etching method
  • a nitride semiconductor. Oxides such as SiO 2 .
  • the etch depth may be controlled by the etch stop layer 1109.
  • the etch stop layer 1109 and the insulator 1108 may be formed of the same material for ease of processing.
  • a material forming the conductive substrate 1105 or the first contact layer 1104 is deposited on the side surface of the light emitting structure to leak the leakage current. This may be minimized by forming the etch stop layer 1109 under the light emitting structure to be removed by etching in advance.
  • FIG. 51 is a schematic cross-sectional view illustrating a semiconductor light emitting diode chip according to still another embodiment of the present invention
  • FIG. 52 illustrates a structure in which an etch stop layer is added to the structure of FIG. 51.
  • the semiconductor light emitting diode chip 1200 may include a conductive substrate 1205, a first conductive semiconductor layer 1203, an active layer 1202, and a first layer sequentially formed on the conductive substrate 1205.
  • a light emitting structure having a second conductive semiconductor layer 1201, a second contact layer 1204 for applying an electrical signal to the first conductive semiconductor layer 1203, and a second conductive semiconductor layer from the conductive substrate 1205.
  • a passivation layer 1207 having a concave-convex structure formed on a side surface of the light emitting structure.
  • the conductive substrate 1205 is electrically connected to the second conductive semiconductor layer 1201 and is connected to the first conductive semiconductor layer 1203.
  • the first contact layer 1204 has an electrical connection P and is exposed to the outside.
  • the conductive substrate 1205 may be electrically separated from the first contact layer 1204, the first conductivity type semiconductor layer 1203, and the active layer 1202 by the insulator 1208.
  • the second conductivity-type electrode 1106 connected to the second conductivity-type semiconductor layer 1101 is exposed to the outside to provide an electrical connection portion P.
  • the first conductivity-type semiconductor is provided.
  • the first contact layer 1204 connected to the layer 1203 is exposed to the outside to provide an electrical connection P.
  • FIG. 51 that is, the structure in which the first contact layer 1204 is exposed to the outside has a somewhat easier process of forming the insulator 1208 as compared with the embodiment of FIG. 49.
  • FIG. 53 is a perspective view of a semiconductor light emitting diode chip according to another embodiment of the present invention
  • FIG. 54 is a top plan view of the semiconductor light emitting diode chip of FIG. 53
  • FIG. 55 is A-A of the semiconductor light emitting diode chip shown in FIG. 54. 'It's a cross section from the line.
  • a description with reference to FIGS. 53 to 55 is as follows.
  • the semiconductor light emitting diode chip 1300 may include a first conductive semiconductor layer 1311, an active layer 1312, a second conductive semiconductor layer 1313, and a second electrode layer 1320 sequentially stacked. ), An insulating layer 1330, a first electrode layer 1340, and a conductive substrate 1350.
  • the first electrode layer 1340 is electrically insulated from the second conductive semiconductor layer 1313 and the active layer 1312 so as to be electrically connected to the first conductive semiconductor layer 1311.
  • One or more contact holes 1341 extend from one surface of the substrate to at least a portion of the first conductivity-type semiconductor layer 1311.
  • the first electrode layer 1340 is not an essential component in this embodiment.
  • the first electrode layer may not be included, and the contact hole 1341 may be formed from one surface of the conductive substrate. That is, the conductive wire substrate 1350 is electrically insulated from the second conductive semiconductor layer 1313 and the active layer 1312 so as to be electrically connected to the first conductive semiconductor layer 1311, and thus the first electrode layer 1340.
  • One or more contact holes 1341 may extend from one surface of the substrate to at least a portion of the first conductivity-type semiconductor layer 1311.
  • the conductive substrate is electrically connected to an external power source (not shown), and a voltage is applied to the first conductive semiconductor layer through the conductive substrate.
  • the second electrode layer 1320 is part of an interface with the second conductive semiconductor layer 1313 by etching the first conductive semiconductor layer 1311, the active layer 1312, and the second conductive semiconductor layer 1313. Includes an exposed region 1314, and an etch stop layer 1321 is formed in the exposed region 1314.
  • the semiconductor light emitting diode chip 1300 may include a first electrode layer 1340 and a second conductivity type semiconductor that are electrically connected to the light emitting stack 1310 and the first conductivity type semiconductor layer 1311 by the contact hole 1341.
  • a second electrode layer 1320 electrically connected to the layer 1313, and an insulating layer 1330 for electrically insulating the electrode layers 1320 and 1340.
  • a conductive substrate 1350 is included to support the semiconductor LED chip 1300.
  • the first conductive type and the second conductive type semiconductor layers 1311 and 1313 are not limited thereto, for example, a semiconductor such as a GaN based semiconductor, a ZnO based semiconductor, a GaAs based semiconductor, a GaP based semiconductor, or a GaAsP based semiconductor. It may include a substance.
  • the semiconductor layers 1311 and 1313 may be appropriately selected from the group consisting of group III-V semiconductors, group II-VI semiconductors, and Si.
  • the semiconductor layers 1311 and 1313 may be doped with n-type impurities or p-type impurities in consideration of the respective conductivity types of the semiconductors described above.
  • the active layer 1312 is a layer for activating light emission and is formed using a material having an energy band gap smaller than the energy band gap of the first conductive semiconductor layer 1311 and the second conductive semiconductor layer 1313.
  • the first conductive semiconductor layer 1311 and the second conductive semiconductor layer 1313 are GaN-based compound semiconductors
  • an InAlGaN-based compound semiconductor having an energy band gap smaller than that of GaN is used.
  • the active layer 1312 may be formed. That is, the active layer 112 may include In x Al y Ga (1-xy) N (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x + y ⁇ 1).
  • the impurities are not doped due to the characteristics of the active layer 1312, and the wavelength of light emitted by controlling the molar ratio of the constituent material may be adjusted. Accordingly, the semiconductor LED chip 1300 may emit light of any one of infrared rays, visible rays, and ultraviolet rays according to the characteristics of the active layer 1312.
  • the first electrode layer 1340 and the second electrode layer 1320 are layers for applying a voltage to a semiconductor layer of the same conductivity type, respectively, and the semiconductor layers 1311 and 1313 are externally formed by the electrode layers 1320 and 1340. It is electrically connected to a power source (not shown).
  • the first electrode layer 1340 is connected to the first conductivity type semiconductor layer 1311 and the second electrode layer 1320 is connected to the second conductivity type semiconductor layer 1313, the first electrode layer 1340 is electrically connected to each other through the first insulating layer 1330.
  • the insulating layer 1330 is preferably made of a material having low electrical conductivity.
  • the insulating layer 1330 may include an oxide such as SiO 2 .
  • the first electrode layer 1340 is electrically insulated from the second conductive semiconductor layer 1313 and the active layer 1312 in order to be electrically connected to the first conductive semiconductor layer 1311 (the first electrode layer and the second electrode).
  • the insulating layer 1330 positioned between the electrode layers may be formed to extend.
  • the at least one contact hole 1341 may extend to a portion of the first conductive semiconductor layer 1311.
  • the contact hole 1341 extends through the second electrode layer 1320, the insulating layer 1330, and the active layer 1312 to the first conductive semiconductor layer 1311 and includes an electrode material.
  • the first electrode layer 1340 and the first conductive semiconductor layer 1311 are electrically connected to each other by the contact hole 1341, and the first conductive semiconductor layer 1311 is connected to an external power source (not shown).
  • the first electrode layer 1340 may include one contact hole 1341. However, the first electrode layer 1340 may include at least one contact hole 1341 at a predetermined position in order to uniformly distribute currents transmitted to the first conductivity type semiconductor layer 1311.
  • the second electrode layer 120 is positioned below the active layer 1312 and positioned on a surface opposite to the light emitting direction of the semiconductor light emitting device 1300 based on the active layer 1312. Therefore, light propagating toward the second electrode layer 1320 must be reflected to increase the luminous efficiency.
  • the second electrode layer 1320 is preferably a white-based metal in the visible region in order to reflect light generated from the active layer 1312.
  • the second electrode layer 1320 may include at least one of Ag, Al, or Pt.
  • the second electrode layer 1320 is part of an interface with the second conductive semiconductor layer 1313 by etching the first conductive semiconductor layer 1311, the active layer 1312, and the second conductive semiconductor layer 1313. Is exposed. An etch stop layer 1321 is formed in the exposed region 1314.
  • the first electrode layer 1340 is in contact with the conductive substrate 1350 disposed on the bottom surface thereof so that the first electrode layer 1340 may be connected to an external power source, while the second electrode layer 1320 is a separate connection area for connection with an external power source (not shown). This is necessary. Accordingly, the second electrode layer 120 etches one region of the light emitting stack 1310 and has an exposed region 1314 at a part of an interface with the second conductive semiconductor layer 1313. As a result, the second conductivity-type semiconductor layer 1313 is connected to an external power source (not shown) by the second electrode layer 1320.
  • the area of the exposed region 1314 may be appropriately selected by those skilled in the art in consideration of the light emitting area, the electrical connection efficiency, and the current dispersion in the second electrode layer 1320.
  • 1 to 3 illustrate an embodiment in which the edge of the light emitting stack 1310 is etched so that the exposed region 1314 of the second electrode layer 1320 is located at the corner.
  • the exposed area 1314 is etched only a part of the light emitting stack 1310, and the second electrode layer 1320 including the metal is usually performed by selective etching so as not to etch.
  • selective etching for etching one region of the light emitting stack 1310 is difficult to control completely, so that the second electrode layer positioned on the bottom surface of the light emitting stack 1310 may be partially etched.
  • a metal material forming the second electrode layer 1320 is bonded to the second conductive semiconductor layer 1313 to generate a leakage current. Therefore, in the second electrode layer 1320, an etch stop layer 1321 is formed in a region where the light emitting stack 1310 is etched (an exposed region of the second electrode layer).
  • the metal constituting the second electrode layer 1320 may be prevented from being bonded to the side surface of the light emitting stack 1310 by the etch stop layer 1321 to reduce the leakage current, and the etching may be easily performed.
  • the etch stop layer 1321 is a material for suppressing etching of the light emitting stack 1300, but is not limited thereto, and may be at least one insulating material selected from the group consisting of SiH 4 , SiN, SiON, and SiO 2 . Can be.
  • the etch stop layer 1321 does not necessarily need to be an insulating material, and a conductive material does not affect the operation of the device. Accordingly, the etch stop layer 1321 may be appropriately selected from conductive materials as long as it can perform only an etch stop function.
  • an electrode pad part 1360 may be formed in the exposed area 1314 through the etch stop layer 1321.
  • the electrode pad part is electrically connected to the second electrode layer through the etch stop layer 1321. In this case, electrical connection between the second electrode layer 1320 and an external power source (not shown) becomes easier.
  • the conductive substrate 1350 is positioned on the lower surface of the first electrode layer 1340, and is in contact with and electrically connected to the first electrode layer 1340.
  • the conductive substrate 1350 may be a metallic substrate or a semiconductor substrate.
  • the conductive substrate 1350 may be formed of any one metal of Au, Ni, Cu, and W.
  • the semiconductor substrate may be any one of Si, Ge, and GaAs.
  • the conductive substrate 1350 may be a support substrate bonded by removing a sapphire substrate after using a sapphire substrate having a relatively low lattice mismatch as a growth substrate.
  • FIG. 54 a top plan view of the semiconductor light emitting diode chip 1300 is shown. Although not shown on the top surface of the semiconductor LED chip 1300, the contact hole 1341 is illustrated by a dotted line to indicate the position of the contact hole 1341.
  • An insulating layer 1330 may extend around the contact hole 1341 to be electrically separated from the second electrode layer 1320, the second conductive semiconductor layer 1313, and the active layer 1312. This will be described in detail with reference to FIG. 55 below.
  • FIG. 55 is a cross-sectional view taken along line AA ′ of the semiconductor light emitting diode chip illustrated in FIG. 54.
  • A-A ' was chosen to take a cross-section including contact hole 1341 and exposed area 1314.
  • the contact hole 1341 passes through the second electrode layer 1320, the second conductivity type semiconductor layer 1313, and the active layer 1312 from the interface of the first electrode layer 1340, and thus the first conductivity type semiconductor. Extends into layer 1311. It extends at least to the interface between the active layer 1312 and the first conductivity type semiconductor layer 1311, preferably to a part of the first conductivity type semiconductor layer 1311. However, since the contact hole 1341 is for electrical connection and current distribution of the first conductivity type semiconductor layer 1311, the first contact type semiconductor layer 1311 is achieved by contacting the first conductivity type semiconductor layer 1311. It does not have to extend to the outer surface of).
  • the contact hole 1341 is intended to disperse current in the first conductivity type semiconductor layer 1311, and therefore, preferably has a predetermined area. It is preferable that a predetermined number of contact holes 1341 be formed on the first conductivity type semiconductor layer 1311 with the smallest possible area where current can be uniformly distributed. If the contact holes 1341 are formed in too small numbers, current dispersion becomes difficult, and thus the electrical characteristics may be deteriorated. If formed in too large numbers of contacts, the light emitting area may be reduced due to difficulty in forming and reduction of the active layer. The number may be appropriately selected. Accordingly, the contact hole 1341 is implemented in a shape in which current distribution is effective while occupying as little area as possible.
  • the contact hole 1341 is formed from the first electrode layer 1340 to the inside of the first conductive semiconductor layer 1311.
  • the contact hole 1341 is for dispersing the current of the first conductive semiconductor layer, and thus the second conductive semiconductor layer 1313 and the active layer are formed. It is necessary to be electrically isolated from 1313.
  • the insulating layer 1330 may extend while surrounding the circumference of the contact hole 1341.
  • the second electrode layer 1320 includes a region 1314 in which a part of an interface with the second conductive semiconductor layer 1313 is exposed, which is an external power source (not shown) of the second electrode layer 1320. This is the area for electrical connection with.
  • An etch stop layer 1321 is formed in the exposed region 1314.
  • the electrode pad part 1360 may be electrically connected to the second electrode layer 1320 through the etch stop layer 1321.
  • the insulating layer 1370 may be formed on the inner surface of the exposed area 1314 to electrically separate the light emitting stack 1310 and the electrode pad unit 1360.
  • the semiconductor light emitting device 1300 since the first electrode layer 1340 and the second electrode layer 1320 are positioned on the same plane, the semiconductor light emitting device 1300 exhibits characteristics of a horizontal semiconductor LED chip, and the electrode pad part 1360 of FIG. Is located on the surface of the first conductivity-type semiconductor layer 1311, the semiconductor LED chip 1300 can exhibit the characteristics of the vertical semiconductor LED chip. Therefore, the semiconductor LED chip 1300 has a structure in which a horizontal type and a vertical type are integrated.
  • FIG. 56 to 58 illustrate a semiconductor light emitting diode chip according to another embodiment of the present invention.
  • FIG. 56 is a perspective view of a semiconductor light emitting diode chip
  • FIG. 57 is a top plan view
  • FIG. 58 is a semiconductor light emitting diode shown in FIG. 57. It is sectional drawing in the AA 'line
  • the center of the light emitting stack 1410 is etched to partially expose an area 1414 of the interface of the second electrode layer 1420 with the second conductive semiconductor layer.
  • the description of the same components already described will be omitted.
  • a portion of the etch stop layer 1421 formed in the exposed region may be removed to be electrically connected to an external power source (not shown), and may be electrically connected to the second electrode layer 1420 through the etch stop layer 1421.
  • the electrode pad part 1460 may be included.
  • the exposed area 1414 is preferably formed to increase in the direction of the first conductive semiconductor layer from the second electrode layer.
  • FIG. 59 and 60 illustrate a semiconductor light emitting diode chip according to another embodiment of the present invention.
  • FIG. 59 is a perspective view of a semiconductor light emitting diode chip
  • FIG. 60 is a side cross-sectional view of the semiconductor light emitting diode chip.
  • the top plan view of the semiconductor LED chip is similar to that of FIG. 54
  • FIG. 60 is a cross-sectional view taken along line AA ′ similarly to FIG. 55. Description of the same components already described will be omitted.
  • the etch stop layer 1521 extends from the exposed region 1514 of the second electrode layer to the sides of the etched second conductive semiconductor layer and the active layer.
  • the second electrode layer is exposed to the etching of the light emitting stack 1510, and the etch stop layer 1521 formed in the exposed region extends to the side surfaces of the second conductivity-type semiconductor layer 1513 and the active layer 1512.
  • the metal material of the second electrode layer may be prevented from being bonded to the semiconductor side while the first conductive semiconductor layer 1511 is etched, and the effect of protecting the active layer 1512 may be prevented. Can be obtained.
  • FIG. 61 is a cross-sectional view illustrating a method of manufacturing a semiconductor LED chip according to an embodiment of the present invention, and more specifically, illustrates a method of manufacturing the semiconductor LED chip illustrated in FIGS. 53 to 55.
  • the first conductive semiconductor layer 1311, the active layer 1312, the second conductive semiconductor layer 1313, and the second electrode layer 1320 are sequentially disposed on the non-conductive substrate 1380. Laminated by.
  • the lamination of the semiconductor layer and the active layer may use a known process.
  • an organometallic vapor deposition method MOCVD
  • MBE molecular beam growth method
  • HVPE hybrid vapor deposition method
  • the nonconductive substrate 180 may use a sapphire substrate on which a nitride semiconductor layer is easily grown.
  • an etch stop layer 1321 is exposed to an area to be exposed by etching the first conductive semiconductor layer 111, the active layer 1312, and the second conductive semiconductor layer 1313. It is laminated while forming.
  • an insulating layer 1330 and a conductive substrate 1350 are formed on the second electrode layer 1320.
  • a first electrode layer 1340 may be formed between the insulating layer 1330 and the conductive substrate 1350.
  • the conductive substrate 150 is electrically insulated from the second conductive semiconductor layer 113 and the active layer 112 so as to be electrically connected to the first conductive semiconductor layer 111. And at least one contact hole 141 extending from one surface of the substrate to a partial region of the first conductivity-type semiconductor layer 111.
  • the contact hole 1342 is formed from one surface of the first electrode layer 1340. do. That is, the first electrode layer 1340 is electrically insulated from the second conductive semiconductor layer 1313 and the active layer 1312 so as to be electrically connected to the first conductive semiconductor layer 1311. It is formed to include one or more contact holes 1341 extending from one surface of the electrode layer 1340 to a partial region of the first conductivity type semiconductor layer 1311.
  • the contact hole 1341 is for current distribution of the first conductive semiconductor layer 1311, the contact hole 1341 needs to be electrically separated from the second conductive semiconductor layer 1313 and the active layer 1312. Therefore, the insulating layer 1330 may extend while surrounding the circumference of the contact hole 141.
  • the nonconductive substrate 1380 is removed, and the first conductive semiconductor layer 1311, the active layer 1312, and the second conductive semiconductor layer 1313 are removed.
  • One region of the etch is etched to form an exposed region 1314 at a portion of an interface between the second electrode layer 1320 and the second conductive semiconductor layer 1313.
  • the exposed region 1314 is etched only a part of the light emitting stack 1310, and the second electrode layer 1320 including the metal is usually performed through selective etching so as not to be etched.
  • the selective etching for etching a region of the light emitting stack 1310 is difficult to control completely, so that the second electrode layer 1320 located on the bottom surface of the light emitting stack 1310 may be partially etched.
  • the etching may be easily performed by forming the etching lower layer 1321 in the region where the etching is performed. As a result, the metal of the second electrode layer 1320 may be prevented from being bonded to the side surface of the light emitting stack 1310, thereby reducing the leakage current.
  • one region of the etch stop layer 1321 may be removed to connect the second electrode layer 1320 to an external power source.
  • the electrode pad part 1360 may be formed in the region where the etch stop layer 1321 is removed.
  • an insulating layer 1370 may be formed on an inner surface of the light emitting stack, which has been etched, in order to electrically separate the light emitting stack 1310 and the electrode pad unit 1360.
  • FIG. 61 illustrates an example in which an exposed area 1314 of the second electrode layer 1320 is formed at an edge by etching one edge of the light emitting stack 1310.
  • a semiconductor light emitting diode chip having a shape as illustrated in FIG. 56 may be manufactured.
  • the conductive substrates 1350, 1450, and 1550 are electrically connected to the first lead frame, and the electrode pad parts 1360, 1460, and 1560 are connected to each other. Is electrically connected to the second lead frame through a wire or the like.
  • the die bonding type and the wire bonding type can be used in combination, so that the luminous efficiency can be guaranteed to the maximum, and the process can be performed at a relatively low cost.
  • the semiconductor light emitting diode chip 1600 may include a first conductive semiconductor layer 1611, an active layer 1612, and a second conductive semiconductor layer sequentially stacked in the same manner as in the previous embodiment. 1613, a second electrode layer 1620, an insulating layer 1630, a first electrode layer 1640, a conductive substrate 1650, an etch stop layer 1620, and an electrode pad part 1660.
  • the 1640 is electrically insulated from the second conductive semiconductor layer 1613 and the active layer 1612 so as to be electrically connected to the first conductive semiconductor layer 1611, and the first conductive layer 1640 may be electrically connected to one surface of the first electrode layer 1640.
  • One or more contact holes 1641 extend to at least a portion of the semiconductor layer 1611.
  • a passivation layer 1670 having an uneven structure is added, and the elements described in the same terms are described in the previous embodiment, and thus only the passivation layer 1670 will be described.
  • the passivation layer 1670 covers a side surface of the light emitting structure when the structure including the first conductive semiconductor layer 1611, the active layer 1612, and the second conductive semiconductor layer 1613 is defined as a light emitting structure. And thereby, in particular, serves to protect the active layer 1612.
  • the passivation layer 1670 may be formed on the upper surface of the light emitting structure in addition to the side surface of the light emitting structure, and may also be formed on the etch stop layer 1620.
  • the passivation layer 1670 may be formed of silicon oxide, silicon nitride, such as SiO 2 , SiO x N y , Si x N y, etc., in order to perform a protection function of the light emitting structure, and the thickness thereof is preferably about 0.1 ⁇ m to 2 ⁇ m. . Accordingly, the passivation layer 1670 has a refractive index of about 1.4 to 2.0, and it may be difficult for the light emitted from the active layer 1612 to escape to the outside due to a difference in refractive index between the mold structure of the air or the package. In the present embodiment, an uneven structure is formed in the passivation layer 1670 to improve the external light extraction efficiency. In particular, as shown in FIG.
  • the uneven structure of the passivation layer 1670 may be formed in a region corresponding to the upper surface of the first conductivity type semiconductor layer 1611 to improve the vertical light extraction efficiency. Further, it may be formed on the side of the passivation layer 1670.
  • the resin packaging 150 is molded to cover at least a portion of the light emitting diode chip 130, the bonding wire 140 and the lead frame 120 or except for the bonding electrode region of the light emitting diode chip
  • the first resin packaging in the form of a film to coat the surface may be formed on the upper portion of the first resin packaging portion thicker than the thickness of the primary resin packaging portion.
  • the resin packaging part 150 is made of a transparent resin without yellowing for a long time even at a high temperature, and silicone or epoxy resin may be used.
  • the primary resin packaging part or the secondary resin packaging part, or the primary resin packaging part and the secondary resin packaging part have at least one phosphor of blue, green, red and yellow phosphors mixed or multi-layered, respectively. It may be included to be stacked.
  • the LED chip 130 is a blue LED chip, yellow or green and red phosphors may be included. In the case of a UV LED chip, green, red and yellow phosphors may be included.
  • FIGS. 63 to 66 a structure in which the phosphor is stacked in a multilayer form on a UV light emitting diode chip or a blue light emitting diode chip will be described with reference to various embodiments.
  • a UV light emitting diode chip having a wavelength of about 410 nm or less includes first, second and third fluorescent layers each containing three kinds of phosphors excited by ultraviolet rays and emitting light of different colors. It may be covered by a multilayer fluorescent layer made of.
  • the first fluorescent layer is formed on the UV light emitting diode chip, it may be made by mixing a phosphor and a resin emitting red light (R).
  • a phosphor emitting red light R a phosphor that is excited by ultraviolet rays and emits light having a wavelength in the range of 580 nm to 700 nm, preferably in the range of 600 nm to 650 nm may be used.
  • the second fluorescent layer may be stacked on the first fluorescent layer and may be formed by mixing a phosphor and a resin emitting green light (G).
  • G a resin emitting green light
  • a phosphor that emits green light a phosphor that is excited by ultraviolet rays and emits light having a wavelength in the range of 500 nm to 550 nm may be used.
  • the third fluorescent layer may be stacked on the second fluorescent layer and may be formed by mixing a phosphor and a resin emitting blue light (B).
  • a phosphor emitting blue light a phosphor that is excited by ultraviolet rays and emits light having a wavelength in the range of 420 nm to 480 nm may be used.
  • UV light emitting diode chip excites different kinds of phosphors contained in the first, second and third fluorescent layers. Accordingly, red light (R), green light (G), and blue light (B) are emitted from the first, second, and third fluorescent layers, respectively, and the light of these three colors is combined to form white light (W). will be.
  • a fluorescent layer for fluorescence conversion of ultraviolet rays is formed in multiple layers, that is, three layers, and the first fluorescent layer emitting the light having the longest wavelength, that is, the red light (R), is first laminated on the UV light emitting diode chip, and then Second and third fluorescent layers emitting light of shorter wavelengths, that is, green light (G) and blue light (B) are sequentially stacked.
  • the first fluorescent layer containing the phosphor emitting the red light (R) having the lowest light conversion efficiency is located closest to the UV light emitting diode chip, the light conversion efficiency in the first fluorescent layer is relatively increased. Accordingly, the overall light conversion efficiency of the LED chip can be improved.
  • the 64 includes a multilayer fluorescent layer formed to cover a UV light emitting diode chip having a wavelength of 410 nm or less, in which case the multilayer fluorescent layer is composed of two fluorescent layers.
  • the first fluorescent layer formed on the UV light emitting diode chip is made of a mixture of a phosphor and a resin emitting red light (R).
  • the second fluorescent layer stacked on the first fluorescent layer is formed by mixing a phosphor emitting green light (G) and a phosphor emitting blue light (B) together with the resin.
  • ultraviolet rays emitted from the UV light emitting diode chip excite phosphors contained in the first phosphor layer to emit red light (R), and excite two kinds of phosphors mixed in the second phosphor layer. G) and blue light (B) are emitted. When the light of these three colors is combined, the human eye appears as white light (W).
  • the first fluorescent layer emitting the longest wavelength of red light (R) is first stacked on the UV light emitting diode chip, and the shorter wavelength is formed thereon.
  • the second fluorescent layer for emitting green light (G) and blue light (B) together is laminated.
  • Such a laminated structure of the multi-layered fluorescent layer can also obtain the effect of increasing the light conversion efficiency as in the above-described embodiment.
  • the multilayer fluorescent layer formed to cover the UV light emitting diode chip is composed of two layers.
  • the first fluorescent layer formed on the UV light emitting diode chip is mixed with a phosphor and a resin emitting yellow light (Y). Is done.
  • a phosphor emitting yellow light Y a phosphor that is excited by ultraviolet rays and emits light having a wavelength in the range of 560 nm to 580 nm is used.
  • the second fluorescent layer laminated on the first fluorescent layer is formed by mixing phosphors emitting blue light (B) in the resin.
  • a multilayer fluorescent layer formed to cover a light emitting diode chip emitting blue light B having a wavelength in the range of 420 nm to 480 nm as excitation light is composed of two layers.
  • a second layer is formed on the light emitting diode chip.
  • the first fluorescent layer is made of a mixture of a phosphor emitting red light (R) and a resin, and the second phosphor layer laminated on the first phosphor layer has a phosphor emitting green light (G) or yellow light (Y) on the resin. It is made by mixing.
  • the blue light (B) emitted from the light emitting diode chip excites the phosphor contained in the first phosphor layer to emit red light (R), and excites the phosphor contained in the second phosphor layer to emit green light (G). Or yellow light (Y).
  • the white light W is formed by combining the red light R and the green light G (or yellow light Y) emitted from the multilayer fluorescent layer and the blue light B generated from the light emitting diode chip.
  • the resin packaging portion 150 is formed in a dome (dom) shape that is convex upward to the outer surface to form a curved surface by the surface tension.
  • the dome may be made of any one material of glass, silicon, epoxy, or transparent resin, and is formed to have a convex curved surface or a central portion concave and convex curved surface in consideration of the direction of light.
  • the height of the convex curved gradient may be characterized in that 10 to 50% of the diameter or the maximum linear distance of the bottom point at which the gradient begins.
  • a scattering agent for scattering or mixing light may be incorporated.
  • the blue phosphor may be selected from (Ba, Sr, Ca) 5 (PO 4 ) 3 Cl: (Eu 2+ , Mn 2+ ) or Y 2 O 3 : (Bi 3+ , Eu 2+ ). have.
  • the red phosphor may include a red phosphor of nitride or sulfide type.
  • Sr2Si5N8 Eu
  • A2Si3-XAlXO2 + XN4-X M (0 ⁇ X ⁇ 0.5)
  • divalent cations or monovalent and trivalent cations It may be a combination, it may include a (Ca, Sr) S: Eu red phosphor of the composition of the cationic element) at least one of the lanthanide elements such as Ln: Ce, Eu, or sulfide-based composition.
  • the green phosphor may include any one of silicate, sulfide and nitride.
  • the silicate-based green phosphor may be A 2 SiO 4 having 2,1,4 composition or A 3 SiO 5 silicate having 3,1,5 composition, or sulfide based SrGa2S4: Eu or nitride based Beta-SiAlON composition. It may include any one of. Where A may be Sr, Ba, Ca, Mg, Sr is an essential component and Ba, Ca, Mg may be optionally included as needed (0 ⁇ Ba, Ca, Mg ⁇ 1).
  • Nitride-based green phosphors include nitrides or oxynitride crystals in which Eu is dissolved in a crystal having a ⁇ -type Si3N4 crystal structure, and Si6-zAlzOzN8-z: Euy, Srx (0.009 ⁇ x ⁇ 0.011, 0.018 ⁇ y ⁇ 0.025, 0.23 ⁇ z ⁇ 0.35) or Si6-zAlzOzN8-z (0.24 ⁇ y ⁇ 0.42, and the Eu content is 0.05 at% to 0.25 at%).
  • yellow phosphor examples include YAG or TAG-based garnet-based phosphors, A 2 SiO 4 having 2,1,4 compositions, A 3 SiO 5 silicate having 3,1,5 compositions, or nitride-based alpha-SiAlON compositions. It may include any one (where A may be Sr, Ba, Ca, Mg, Sr is an essential component and Ba, Ca, Mg may be optionally included as needed (0 ⁇ Ba, Ca, Mg ⁇ 1 )).
  • the nitride-based phosphor is a Ca- ⁇ -sialon phosphor represented by CaXSi12- (m + 2) Al (m + n) OnN16-n: Euy (0.01 ⁇ y ⁇ 0.7, 0.6 ⁇ m ⁇ 3.0 and 0 ⁇ n ⁇ 1.5) can be used.
  • the phosphor may also be used as a nano-phosphor that emits a color from blue to red by adjusting the size of the nano-particles (Quantum dot).
  • the material of the nano-phosphor is a quantum dot II-VI compound semiconductor nanocrystals such as CdS, CdSe, CdTe, ZnS, ZnSe, ZnTe, HgS, HgSe, HgTe, GaN, GaP, GaAs, AlN, AlP, AlAs, InN, Group III-V compounds such as InP and InAs are selected from the group consisting of semiconductor nanocrystals or mixtures thereof.
  • the crystal structure may be partially divided and exist in the same particle or in the form of an alloy.
  • the quantum dot is produced by a chemical wet synthesis method.
  • the support is characterized in that i) a metal oxide, a polymer, or a metal salt, ii) an inorganic phosphor or iii) a mixture thereof.
  • the metal oxide is selected from the group consisting of SiO 2, TiO 2, Al 2 O 3, and mixtures thereof
  • the polymer is selected from the group consisting of polystyrene, polyimide, polyacrylate, polycarbonate, polyimidazole and mixtures thereof
  • the metal salt is selected from the group consisting of KBr, NaBr, KI, KCl and NaCl.
  • the inorganic phosphor is ZnS: Ag, ZnS: Cu, ZnS: Mn, ZnS: Cu, Al, (Zn, Cd) S: Cu, Zn, Cd) S: Ag, (Zn, Cd) S: Cu, Al, ZnS: Cu, Au, Al, ZnS: Ag, Cu, Ga, Cl, Y2O2S: Eu, ZnS: Ag, Al, ZnO: Zn, BaMgAl10O17: Eu2 +, (Sr, Ca, Ba, Mg) 10 (PO4 6Cl 2: Eu, Sr 10 (PO 4) 6 Cl 2: Eu, (Ba, Sr, Eu) (Mg, Mn) Al 10 O 17, (Ba, Eu) MgAl 10 O 17, YVO 4: Eu and mixtures thereof.
  • the quantum dot is prepared by reacting for 1 second to 4 hours at 100 ° C to 400 ° C by a chemical wet synthesis method.
  • the dispersion solvent is selected from the group consisting of chloroform, toluene, octane, heptane, hexane, pentane, dimethyl chloride and tetrahydrofuran.
  • the drying process is carried out at 60 °C to 120 °C 30 minutes to 8 hours.
  • the light emitting diode package 200 includes a package body 210a, a lead frame 220 molded on the package body 210a, and a light emitting diode mounted on the lead frame 220.
  • the chip 230 includes a phosphor 260 and includes a resin encapsulation part 250 covering the light emitting diode chip 230.
  • the LED package 200 includes a bonding wire 240 for electrically connecting the LED chip 230 and the package body 210a.
  • the package body 210a is injection molded using a liquid crystal polymer, and a reflection cup 210b having a groove formed to surround the light emitting diode chip 230 is based on the position of the lead frame 220. It is formed on the upper body (210a).
  • the reflective cup 210b is formed in an annular shape on the package body 210a, and an area in which the light emitting diode chip is mounted is formed inside the reflective cup 210b, that is, the groove portion.
  • the sidewall of the reflective cup 210b is formed as an inclined reflective surface for reflecting light emitted from the LED chip 230 in a required direction.
  • the package body 210a may be integrally formed with the reflective cup 210b.
  • the liquid crystal polymer is a polymer showing the properties of the liquid crystal in the molten state to maintain the crystalline state even in the molten state and excellent in heat resistance and formability.
  • the thermal conductivity is superior to that of the nylon-based polymer used as a package body of a conventional LED package, thereby effectively dissipating heat generated from the LED chip to the outside.
  • the liquid crystal polymer has a higher reflectance than that of the nylon-based polymer, and is superior in light reflection efficiency to the package body formed by molding with a conventional polyphthalamide.
  • liquid crystal polymers have a high mechanical strength due to the orientation of rigid molecular rings, high mechanical strength, high impact strength from low temperature to high temperature, excellent heat resistance and electrical insulation, low melt viscosity, and easy molding. It is possible to form a thin film and has excellent gas barrier properties.
  • the liquid crystal polymer when used as the injection resin, it shows excellent reliability characteristics at high temperature and UV compared to the conventional nylon-based injection resin. In addition, the moisture absorption rate is low, so that deterioration due to moisture infiltration is small. Recently, environmental regulations on the use of halogen elements (F, Cl, Br, I) have been tightened. Existing injection resins contain a small amount of halogen elements, but liquid crystal polymers do not contain these halogen elements at all and can be used as environmentally friendly materials in the future.
  • halogen elements F, Cl, Br, I
  • the mechanical strength can be further increased by adding glass fiber and inorganic salts to the liquid crystal polymer used for the injection molding of the package body 210a and the reflective cup 210b of the present invention.
  • the present invention provides a light emitting diode package by injection molding the package body 210a and the reflecting cup 210b using a liquid crystal polymer containing at least one of a photocatalyst, for example, TiO 2 , MgO, and CaCO 3 .
  • the whiteness emitted can be further improved.
  • the present invention can further improve the thermal and optical reliability of the light emitting diode package by injection molding the package body 210a and the reflecting cup 210b using the liquid crystal polymer to which the heat stabilizer and the light stabilizer are added.
  • the lead frame 220 is formed at the bottom of the groove, constitutes an electrode for connecting to the positive terminal and the negative terminal of the light emitting diode chip 230 mounted on the lead frame 220, is formed to be spaced apart from each other.
  • the lead frame 220 may protrude to the outside of the package body 210a to be electrically connected to an external power source, and the protruding lead frame 220 may have various shapes, and the light emitting diode chip 220 It may be plated with Ag for reflection of the emitted light.
  • the light emitting diode chip 230 may be bonded onto the lead frame 220 by an adhesive or the like, and receives light from an external power source through the bonding wire 240 to generate light having a predetermined wavelength.
  • the light emitting diode chip 230 is from the ultraviolet, blue, green or red wavelength region, or from the ultraviolet, blue, yellow and green wavelength region, or from the ultraviolet and blue wavelength region, or from the ultraviolet and green wavelength region, or blue
  • a semiconductor laminated structure that emits light in at least a first wavelength region selected from yellow and green wavelength regions or from yellow and red wavelength regions.
  • the laminated structure may take the same structure as described above.
  • the resin packing part 250 is molded and filled to cover the light emitting diode chip 230, the bonding wire 240, and the lead frame 220 into the reflective cup 210b.
  • the resin packaging part 250 is made of a transparent resin without yellowing for a long time even at a high temperature, and silicone or epoxy resin may be used.
  • the resin packaging part 250 includes a phosphor 260 for converting the wavelength of the light emitting diode chip 210, and the phosphor 260 may be used by mixing at least one phosphor among green, red and yellow phosphors. have.
  • the material of the phosphor may be applied in the same manner as described above.
  • FIG. 68 is a graph showing an amount of change in luminance according to an operating time of a light emitting diode package using a liquid crystal polymer according to the present invention.
  • the light emitting diode package according to the conventional method shows a sudden change in luminance after 1500 hours, and can be seen to drop to 40% of the initial luminance value at about 4000 hours.
  • the light emitting diode package using the liquid crystal polymer according to the present invention exhibits a luminance of 90% or more up to 1500 hours, and maintains the latter half of 80% until 4000 hours, thus operating for a long time at a high temperature of approximately 85 ° C. Even if the brightness variation is maintained at about 10% it can be seen that the reliability is excellent.
  • 69 is a graph showing the reflectivity according to the material forming the package body.
  • the package body injection-molded with the conventional nylon-based polymer has a reflectivity of 30% or more and 60% or less.
  • the light emitting diode package using the liquid crystal polymer according to the present invention can be seen to have more than 60%, it can be seen that the reflectivity is excellent by maintaining the value of 90% of the initial degree according to the addition amount of TiO2.
  • the light emitting diode package using the liquid crystal polymer according to the present invention by injection molding the package body using the liquid crystal polymer to ensure excellent reliability for high temperature and high humidity, excellent reliability for ultraviolet rays and near ultraviolet rays, and mechanical strength It does not contain halogen element, which is an environmentally harmful substance, and can meet environmentally friendly demands.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)
  • Led Device Packages (AREA)

Abstract

본 발명은 액정고분자를 이용한 발광다이오드 패키지를 제공하기 위한 것으로, 액정고분자(Liquid Crystal Polymer)를 이용하여 형성되는 패키지 본체; 상기 패키지 본체에 형성되는 리드프레임; 상기 리드프레임에 실장되는 발광다이오드 칩; 및 형광체를 포함하며 상기 발광다이오드 칩을 봉지하는 수지포장부;를 포함함으로써, 고신뢰성의 발광다이오드 패키지를 제공할 수 있다.

Description

액정고분자를 이용한 발광다이오드 패키지
본 발명은 액정고분자를 이용한 발광다이오드 패키지에 관한 것으로, 특히, 액정고분자를 이용하여 발광다이오드 패키지를 구현함으로써 신뢰성이 우수하고, 환경오염을 방지할 수 있는 친환경의 발광다이오드 패키지에 관한 것이다.
발광다이오드(Light Emitting Diode) 칩(chip)은 반도체로 이루어진 고체발광소자로서 다른 열변환 발광소자에 비해 안정적이고 신뢰성이 있으며, 그 수명 또한 길다. 그리고, 발광다이오드 칩의 구동은 수 V 정도의 전압과 수십 mA의 전류로도 가능하므로 소요전력이 작다는 장점이 있어서, 발광소자로서의 유용성이 한층 기대되는 분야의 소재이다.
이러한 발광다이오드는 핸드폰 및 PDA의 디스플레이 등과 같은 소형 액정 디스플레이에서 백라이트 유닛으로서 광원으로 사용되고 있는 사이드 뷰 LED와 카메라가 장착된 핸드폰 및 간판 조명의 광원으로 사용되고 있는 플래쉬 발광다이오드, 그리고, 조명 및 전장용 등의 광원으로 사용되고 있는 고출력 발광다이오드 등 점점 많은 영역에서 광원으로 사용됨으로써 그 적용 분야가 확대되어 가면서 차세대 조명광원으로서 개발이 요청되고 있으며, 더욱 장시간의 신뢰성을 요구하게 되었다.
그러나, 기존 발광다이오드 패키지는 리드프레임 위에 사출 방식을 이용하여 컵 모양의 발광다이오드 패키지를 성형함으로써 패키지 본체를 형성한다. 이때 사출되는 재료는 일반적으로 나일론 계열, 즉 폴리프탈아미드(polyphthalamide; PPA) 및 폴리아미드(polyamide; PA) 계열의 고분자가 사용된다.
이러한 나일론 계열(PPA, PA, PA46, PA9T)의 고분자로 사출성형된 패키지 본체는, 고휘도의 빛을 생성하기 위해 발광다이오드 패키지에 높은 전류가 인가될 경우, 발광다이오드 칩에서 발생되는 고온의 열에 의해 패키지 본체가 열화되어 변색됨으로써 반사체 효율이 저하된다. 이에 의해 발광다이오드 패키지의 발광 효율이 떨어지고 신뢰성이 저하되는 문제점이 있었다.
또한, 나일론 계열의 고분자는 할로겐 원소(F, Cl, Br, I)를 포함하고 있어 환경 오염의 문제가 존재한다.
본 발명은 상술한 종래의 문제점을 개선하기 위해, 기존에 사용되던 나일론 계열의 수지 대신 액정고분자를 사용하여 장기적인 신뢰성이 우수하고, 할로겐 원소를 포함하지 않는 친환경의 발광다이오드 패키지를 제공하고자 한다.
상술한 기술적 과제를 달성하기 위해, 본 발명의 일실시 형태에 따른 액정고분자를 이용한 발광다이오드 패키지는 액정고분자(Liquid Crystal Polymer)를 이용하여 형성되는 패키지 본체; 상기 패키지 본체에 형성되는 리드프레임; 상기 리드프레임에 실장되는 발광다이오드 칩; 및 형광체를 포함하며 상기 발광다이오드 칩을 봉지하는 수지포장부;를 포함한다.
바람직하게는, 상기 액정고분자는 유리섬유(glassfiber) 또는 무기염류(mineral)이 첨가된 것이거나, 상기 액정고분자는 TiO2, MgO 및 CaCO3 중 적어도 어느 하나가 첨가된 것이거나, 상기 액정고분자는 열안정제 및 광안정제 중 적어도 어느 하나가 첨가된 것일 수 있다.
바람직하게는, 액정고분자를 이용한 발광다이오드 패키지는, 상기 발광다이오드 칩과 상기 리드프레임을 전기적으로 연결하는 본딩 와이어;를 더 포함할 수 있다.
바람직하게는, 액정고분자를 이용한 발광다이오드 패키지는, 상기 패키지 본체는 상기 발광다이오드 칩을 감싸도록 홈부가 형성된 반사컵;을 더 포함할 수 있으며, 상기 홈부는 상기 발광다이오드 칩이 실장될 수 있으며, 상기 리드프레임은 상기 반사컵 바닥에 형성될 수 있다.
바람직하게는, 상기 패키지 본체는 상기 리드프레임의 일부를 몰딩하여 형성될 수 있으며, 상기 리드프레임은 Ag로 도금될 수 있다.
바람직하게는, 상기 수지포장부는 청색, 녹색, 적색 및 황색 형광체 중 적어도 하나 이상의 형광체가 혼합되거나 다층 구조로 적층될 수 있으며, 상기 수지포장부는 투명 수지인 것을 특징으로 한다.
바람직하게는, 상기 액정고분자는 백색도(L×(D65))가 90 이상을 가지며, 가시광선 영역(450nm ~ 780nm)에서 파장에 따른 반사율이 70% 이상을 가지는 것을 특징으로 한다.
본 발명에 의하면, 액정고분자를 사용하여 패키지 본체를 사출성형함으로써, 고온, 고습 및 자외선에 대한 우수한 신뢰성을 확보할 수 있는 효과가 있다.
또한, 본 발명에 의하면, 액정고분자를 사용하여 패키지 본체를 사출성형함으로써, 환경 유해물질인 할로겐 원소를 미포함하여 환경 규제에서 자유로울 수 있으며, 친환경 요구에 부응할 수 있는 효과가 있다.
도 1은 본 발명의 일실시 형태에 따른 액정고분자를 이용한 발광다이오드 패키지의 수직 단면도이다.
도 2는 가시광선 영역에서 파장에 따른 반사율을 나타내는 그래프이다.
도 3 내지 도 8은 본 발명의 일실시형태에 따른 발광다이오드 칩을 나타내는 도면들이다.
도 9 내지 도 27는 본 발명의 다른 실시형태에 따른 발광다이오드 칩을 나타내는 도면들이다.
도 28 내지 도 31은 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩을 나타내는 도면들이다.
도 32 내지 도 37은 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩을 나타내는 도면들이다.
도 38 내지 도 41은 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩을 나타내는 도면들이다.
도 42 내지 도 52는 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩을 나타내는 도면들이다.
도 53 내지 도 62는 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩을 나타내는 도면들이다.
도 63 내지 도 66은 UV 발광다이오드 칩 또는 청색 발광다이오드 칩 상에 형광체가 다층 형태로 적층되는 구조를 실시예별로 나타내는 단면도이다.
도 67은 본 발명의 또 다른 실시형태에 따른 액정고분자를 이용한 발광다이오드 패키지의 수직 단면도이다.
도 68은 본 발명에 따른 액정고분자를 이용한 발광다이오드 패키지의 작동시간에 따른 휘도 변화량을 나타내는 그래프이다.
도 69는 패키지 본체를 형성하는 재료에 따른 반사도를 나타내는 그래프이다.
이하, 첨부된 도면을 참조하여 본 발명의 실시형태를 상세히 설명한다. 그러나, 본 발명의 실시형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명하는 실시형태로 한정되는 것은 아니다. 또한, 본 발명의 실시형태는 당업계에서 통상의 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위해서 제공되는 것이다. 따라서, 도면에서의 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있다.
도 1은 본 발명의 일실시 형태에 따른 액정고분자를 이용한 발광다이오드 패키지의 수직 단면도를 나타낸 것이다. 도 1에 도시된 바와 같이, 본 발명에 따른 발광다이오드 패키지(1)는 패키지 본체(110), 패키지 본체(110)에 몰딩된 리드프레임(120), 리드프레임(120) 상에 실장된 발광다이오드 칩(100), 형광체(160)를 포함하며, 발광다이오드 칩(100)을 봉지하는 수지포장부(150)를 포함한다. 또한, 발광다이오드 패키지(1)는 발광다이오드 칩(100)과 리드프레임(120)을 전기적으로 연결하는 본딩 와이어(140)를 포함한다.
패키지 본체(110)는 액정고분자(liquid crystal polymer)를 이용하여 사출성형되며, 리드프레임(120)은 패키지 본체(110) 상에 형성되며, 발광다이오드 칩(100)의 양극 단자 및 음극 단자에 접속하기 위한 전극을 구성하며, 양극 단자 및 음극 단자는 서로 절연되도록 이격되어 배치된다.
여기서, 액정고분자(Liquid Crystal Polymer)는 용액 혹은 녹아 있는 상태에서 액정성을 나타내는 고분자로, 용융 상태에서도 결정 상태를 유지하고 내열성과 성형성이 뛰어난 특성을 가진다. 특히 종래 발광 다이오드 패키지에서 패키지 본체의 사출성형에 사용되고 있는 나일론 계열의 고분자에 비해 열전도율이 뛰어나 발광다이오드 칩에서 생성된 열을 효과적으로 외부로 방출시킬 수 있다.
이러한 액정고분자는 강직한 분자고리의 배향에 따라 자기 강화 효과가 발생하여 높은 기계적 강도를 가지며, 또한, 저온에서 고온까지 높은 충격 강도를 가진다. 그리고, 내열성 및 전기 절연성이 우수하고, 용융점도가 낮아 성형이 용이하여 얇은 두께의 성형도 가능하고, 가스 베리어(Gas barrier)성이 우수한 특성을 가지고 있다.
따라서, 본 발명에서는 패키지 본체로 액정고분자를 이용한다. 즉, 액정고분자로 사출성형된 패키지 본체를 사용함으로써 기존 나일론 계열의 사출수지에 비해 고온 및 빛에 우수한 신뢰성 특성을 보이며, 수분 흡수율이 낮아 습기 침투에 의한 열화가 적다. 그리고, 최근 할로겐 원소(F, Cl, Br, I)의 사용에 대한 환경 규제가 강화되고 있는데, 기존 사출수지는 할로겐 원소를 소량 함유하고 있지만 액정고분자는 이러한 할로겐 원소를 전혀 포함하고 있지 않아 향후 친환경 재료로 사용할 수 있다.
또한, 본 발명의 패키지 본체(110)의 사출성형에 사용되는 액정고분자에 유리섬유(glassfiber) 및 무기염류(mineral) 등을 첨가함으로써 기계적 강도를 더욱 증가시킬 수 있다.
또한, 본 발명은 액정고분자에 광촉매제, 예를 들어 TiO2, MgO, CaCO3 중 적어도 어느 하나를 첨가하여 백색도(L×(D65))를 향상시킴으로써, 백색도가 90 이상을 만족하는 패키지 본체를 제작할 수 있다.
이 경우, 도 2에 도시한 바와 같이 가시광선 영역(파장 범위 450nm ~ 780nm)에서 파장에 따른 반사율이 70% 이상을 가질 수 있다.
뿐만 아니라, 본 발명은 열안정제, 광안정제를 첨가한 액정고분자를 이용하여 패키지 본체(110)을 사출성형함으로써 발광다이오드 패키지의 열적, 광학적 신뢰성을 더욱 향상시킬 수 있다.
그리고, 리드프레임(120)은 외부 전원에 전기적으로 연결되기 위해 각각 패키지 본체(110)의 외부로 돌출되며, 돌출된 리드프레임은 다양한 형상을 가질 수 있으며, 발광다이오드 칩(120)에서 방출되는 빛의 반사를 위해 Ag로 도금될 수 있다.
발광다이오드 칩(100)은 접착제 등에 의하여 리드프레임(120) 상에 본딩될 수 있으며, 본딩 와이어(140)을 통해 외부 전원으로부터 전류를 입력받아 미리 정해진 파장의 빛을 생성한다. 여기서, 발광다이오드 칩(100)은 자외선, 청색, 녹색 또는 적색 파장 영역으로부터, 또는 자외선, 청색, 황색 및 녹색 파장 영역으로부터, 또는 자외선 및 청색 파장 영역으로부터, 또는 자외선 및 녹색 파장 영역으로부터, 또는 청색, 황색 및 녹색 파장 영역으로부터, 또는 황색 및 적색 파장 영역으로부터 선택된 적어도 제1 파장 영역의 광을 방출하는 반도체 적층 구조로 구성될 수 있다.
상기 반도체 적층 구조로는 하기와 같은 구조를 가질 수 있다. 결정성장용 기판인 사파이어(Al2O3), 실리콘카바이드(SiC), 아연산화물(ZnO), 갈륨비소(GaAs) 또는 실리콘(Si)과 같은 단결정 기판상에 (Al)GaN, AlN, 또는 InGaN와 같은 저온(200℃ ~ 500℃) 버퍼층을 형성하고 상기 버퍼층 상에 Si이 도핑된 또는 Si이 도핑되지 않은 (In)GaN 또는 (Al)GaN층의 다층막으로 구성된 n형의 클래드층을 형성하고, 연속해서 InGaN(우물층)/InGaN(장벽층) 또는 InGaN/GaN 또는 InGaN/AlGaN로 구성된 다층의 활성층을 형성한다. 상기 활성층 상에 Mg이 도핑된 또는 도핑되지 않은 (Al)GaN 또는 (In)GaN의 다층막으로 구성된 p형 클래드 층을 형성한다.
도 3 내지 도 62를 참조하여 본 발명에 따른 발광다이오드 칩의 적층 구조를 다양한 실시형태를 통해 설명한다.
우선, 도 3 내지 도 8은 본 발명의 일실시형태에 따른 발광다이오드 칩을 나타낸다.
도면에 도시된 바와 같이, 본 발명의 일실시형태에 따른 발광다이오드 칩은, 기판(310); 상기 기판(310) 상에 버퍼층(311); 상기 버퍼층(311) 상에 순차적으로 적층되며, n형 질화물 반도체층(313,315), 활성층(320), p형 질화물 반도체층(335,333)으로 이루어진 발광 구조물; 및 상기 발광 구조물의 적어도 일부를 관통하는 관통 결함, 그 관통 결함을 기준으로 V-모양의 왜곡 구조(360)를 포함한다. 이때, 상기 버퍼층(311)과 n형 질화물 반도체층(313) 사이에 도핑이 이루어지지 않은 언도프(un-dopped) GaN 층(312)을 더 포함할 수 있다.
상기 p형 질화물 반도체층(333,335)과 활성층(120)이 메사식각(mesa etching) 공정에 의하여 그 일부 영역이 제거되어, n형 질화물 반도체층(113)의 일부 상면을 노출시키며, 노출된 n형 질화물 반도체층(313) 상에는 n형 전극(317)이 형성되어 있다.
그리고, 상기 p형 질화물 반도체층(333) 상에는 ITO(Indium-Tin Oxide) 등으로 이루어진 투명전극(340)이 형성되어 있으며, 그 위에는 본딩전극(337)이 형성되어 있다.
상기 기판(310)은, 질화물 반도체 단결정을 성장시키기에 적합한 기판으로서, 바람직하게, 사파이어를 포함하는 투명한 재료를 이용하여 형성되며, 사파이어 이외에, 징크 옥사이드(zinc oxide, ZnO), 갈륨 나이트라이드(gallium nitride, GaN), 갈륨 아세나이드(gallium asenide, GaAs), 실리콘(silicon), 실리콘 카바이드(silicon carbide, SiC) 및 알루미늄 나이트라이드(AlN) 등으로 형성될 수 있다.
상기 버퍼층(311)은 상기 기판(310) 상에 n형 질화물 반도체층(313)을 성장시키기 전에 상기 사파이어를 포함하여 형성된 기판(110)과의 격자정합을 향상시키기 위한 층으로, 일반적으로 도핑되지 않은 GaN, InGaN, AlN, InN, AlInGaN, SiC, ZnO중 적어도 하나 이상의 물질로 형성될 수 있으며, 이는 상기 기판(310)의 종류 및 성장방법 등에 따라 생략될 수도 있다.
상기 n형 질화물 반도체층(313)은, Si, Ge, Sn등과 같은 n형 불순물이 도핑된 n형 GaN 콘택층(313a)과, 상기 n형 GaN 콘택층(313a) 상에 V- 모양의 왜곡 형태 구조(360)를 가지는 n형 GaN 층(313b), 및 n형 초격자층(super lattice layer, 315)로 구성되어 있다.
상기 n형 초격자층(315)은 AlxInyGazN (0≤x,y,z≤1)로 이루어진 3개층 이상이 반복하여 적층된 구조를 가지며, 바람직하게는 AlGaN층, GaN층, InGaN층으로 이루어진 3개층의 반복 구조를 가질 수 있으며, AlGaN층, GaN층, InGaN층의 적어도 한 층은 두께가 20nm이하이다.
또한, 상기 n형 GaN층(313b) 혹은 n형 초격자층(315)은 n형 불순물 농도 또는 각 층의 두께 또는 각 층의 성분을 변화시킨 다층막층으로 형성할 수도 있다. 예를 들어 GaN 성분의 도핑 농도를 변화시켜 여러 층으로 만들 수도 있고, 또는 GaN, InGaN, AlGaN의 성분이 서로 다른 층을 2층 이상 적층하거나 불순물 농노가 서로 다른 층을 반복 하거나, 두께가 서로 다른 층을 반복하거나 하여 n측의 다층막 층을 형성할 수 있다. 상기 n측 다층막 층은 n형 콘택층과 활성층 사이에 위치 할 수 있다.
한편, 상기 V- 모양의 왜곡 구조(360)는 상기 발광 구조물을 관통하는 관통전위(350)의 주위에 형성되어, 상기 관통전위(350)로 전류가 집중되는 현상을 방지한다.
도 4 및 도 5는 V-모양의 왜곡구조(360)를 나타낸 것으로, 도 4는 단면도이고, 도 5는 사시도이다.
도면에 도시된 바와 같이, 상기 V-모양의 왜곡구조(360)는 일반적인 성장면(0001)과 경사진 성장면(1-101)이 함께 존재하는 표면 형태를 보이며, 상기 경사진 성장면(1-101)은 위에서 보면 정육각형 모양이고, 단면으로 보면 V-모양이다.
그리고, 앞서 언급한 바와 같이, V- 모양의 왜곡구조가 형성되는 위치는 관통전위(350)가 형성된 곳에 선택적으로 발생하게 되며, 관통전위(350)가 V- 모양의 왜곡층 중에서 끝나는 경우도 있다(도 4b, 도 4c 참조).
상기 V-모양의 왜곡구조(360)는 각 층의 두께 방향, 즉 n형 GaN 층(313b)에서 활성층(320) 및 p형 질화물 반도체층(333)으로 갈수록 V-모양의 계곡 형태가 완만해지며, p형 GaN 층(333b)을 지나 p형 GaN 컨택층(333a) 부근에서는 V-모양의 계곡이 점차 평평하게 되어 균일한 층구조를 형성하게 된다(도 4 참조).
이때, 상기 n형 초격자층(315)과 활성층(320)이 형성될 때, V- 모양이 유지되는 이유는 성장온도가 900℃ 이하이기 때문이며, p형 GaN 층(333b)이 형성될 때, V-모양이 메워지는 이유는 성장온도가 1000℃ 이상이기 때문이다.
이와 같이, 본 발명에 따른 실시예는 반도체층의 성장온도를 조절하여 V-모양의 왜곡구조를 제어하며, 본 발명에 따른 질화물 반도체 발광다이오드 칩의 제조방법에 대해서는 이후에 더욱 상세하게 설명하도록 한다.
상기한 바와 같이, 경사진 성장면이 존재하는 상태에서 형성된 p형 질화물 반도체층(333)은, V-모양의 왜곡구조(360)가 있는 부위에 전도성이 낮은 반부도체(semi-insulator) 특성의 p형 GaN 층이 형성되어 전류가 차단되는 효과가 있다.
이와 같이, V-모양의 왜곡구조가 있는 부위의 전류가 차단되는 특성은, 정전기가 인가될 때 결함(관통 전위)을 통해 집중되는 전류가 차단되어 소자의 ESD 내성이 현저히 좋아지게 된다. 특히, 본 발명에서 ESD 내압치는 역방향 기준으로 6kV 이상으로 높아지게 된다.
ESD 내성에 대한 평가는 절대적인 내압치보다 특정 전압에서의 생존율(ESD 인가후 양품의 수/인가전 양품의 수 × 100)이 더 중요한데 역방향 2kV 에서의 생존율을 기준으로 할 때, 본 발명에서 제안하는 구조를 적용함으로써 기존구조에서의 ESD 생존율 60%가 95%로 대폭 개선되는 효과를 볼 수 있었다.
일반적으로, 가로, 세로의 크기가 수백 마이크로미터 이상인 발광소자에 있어서, V-모양 왜곡의 수는 한 개 이상이고, 관통하는 전위(350)의 분포보다는 같거나 적게 생성된다. 예를 들어, 5×108/cm2 개의 전위가 있다면 5×108/cm2 이하의 V-모양의 왜곡이 존재하게 되며, 모든 전위에 V- 모양 왜곡이 생성되어 전위와 V-모양 왜곡이 동일한 분포와 개수를 갖는 것이 가장 이상적이며, 본 발명의 구조에서는 거의 모든 전위에 V-모양 왜곡이 형성되었다.
계속해서, 도 3을 통해 본 발명의 질화물 반도체 발광다이오드 칩(300)의 구성을 설명하면, 상기 n형 초격자층(315) 상에 형성된 활성층(320)은 AlxInyGazN (0≤x,y,z≤1)으로 이루어진 다중 양자우물구조로 구성될 수 있으며, 예를 들어, InGaN계 양자우물층과 GaN계 양자장벽층이 교대로 적층된 구조를 갖는 다중양자우물(Multi-Quantum Well) 구조로 형성될 수 있다.
이때, 상기 활성층(320)은 양자장벽층의 높이나 양자우물층의 두께, 조성 및 양자우물의 개수를 조절하여 파장이나 양자효율을 조절할 수 있다.
한편, 상기 활성층(320)은 하나의 양자우물층 또는 더블헤테로(duble-hetero) 구조로 구성될 수도 있다.
상기 p형 질화물 반도체층(333)은 Mg, Zn, Be 등의 p형 불순물이 도핑된 반도체층으로, p형 초격자층(super lattice layer, 335)과, p형 (Al)GaN 층(333b), 및 p형 (In)GaN 콘택층(333a)으로 이루어진다.
상기 p형 초격자층(335)은 AlxInyGazN (0≤x,y,z≤1)로 이루어진 3개층 이상이 반복하여 적층된 구조를 가지며, 대표적으로 적어도 한 층의 두께가 20nm 이하인 AlGaN층, GaN층, InGaN층으로 이루어진 3개층의 반복 구조를 예로 들 수 있다.
또한, 상기 p형 (Al)GaN층(333b) 혹은 p형 초격자층(335)은 p형 불순물 농도 또는 각 층의 두께 또는 각 층의 성분을 변화시킨 다층막층으로 형성할 수도 있다. 예를 들어 GaN 성분의 도핑 농도를 변화시켜 여러층으로 만들 수도 있고, 또는 GaN, InGaN, AlGaN의 성분이 서로 다른 층을 2층 이상 적층하거나 불순물 농노가 서로 다른 층을 반복하거나, 두께가 서로 다른 층을 반복하거나 하여 p측의 다층막 층을 형성할 수 있다. 상기 p측 다층막 층은 p형 콘택층과 활성층 사이에 위치 할 수 있다.
특히, 상기 p형 (Al)GaN 층(333b)의 두께는 순방향 ESD 특성에 영향을 미치게 되는데, 본 발명에서는 활성층 상의 p형 GaN계 물질층(p형 초격자층, p형 GaN층, p형 GaN콘택층)의 두께를 250㎚ 이상으로 하여, 순방향 ESD 값이 6kV 이상의 높은 내압치를 달성하도록 한다.
상기한 바와 같이 구성된 본 발명의 실시예에 따른 질화물 반도체 발광다이오드 칩(300)은 발광 구조물을 관통하는 관통전위의 주변에 V-모양의 왜곡이 형성되도록 하여 이 부위의 저항을 높여줌으로써 정전기가 인가될 때 결함(관통 전위)을 통해 집중되는 전류를 차단하여 ESD 내성을 향상시킨다.
즉, 종래 관통전위는 누설전류의 원인이 되어, 정전기 인가시 전류의 집중으로 인해 소자의 손상을 초래하였으나, 본 발명에서는 상기 관통전위를 역이용하여 V-왜곡 구조를 통해 관통전위 주변의 저항을 높여줌으로써, 역방향 기준으로 6kV 이상의 ESD 레벨을 향상시킨다.
이하, 상기한 바와 같이 구성된 본 발명의 실시예에 따른 질화물 반도체 발광다이오드 칩의 제조방법을 도면을 통해 설명하도록 한다.
도 6 내지 도 8은 본 발명의 실시예에 따른 질화물 반도체 발광다이오드 칩의 제조방법을 설명하기 위한 공정 순서도이다.
먼저, 도 6에 도시된 바와 같이 기판(410)을 준비한 다음, 상기 기판(410) 상에 버퍼층(411)을 형성한다.
상기 기판(410)은 앞서 언급한 바와 같이, 질화물 반도체 단결정을 성장시키기에 적합한 기판으로서, 바람직하게 사파이어를 포함하는 투명한 재료를 이용하여 형성되며, 사파이어 이외에 징크 옥사이드(zinc oxide, ZnO), 갈륨 나이트라이드(gallium nitride, GaN), 갈륨 아세나이드(gallium acenide, GaAs), 실리콘(silicon), 실리콘 카바이드(silicon carbide, SiC) 및 알루미늄 나이트라이드(AlN) 등으로 형성될 수 있다.
또한, 기판의 표면에 하나 이상의 요철을 형성하여 사용할 수도 있다. 요철의 형상은 원형, 삼각형, 사각형, 오각형, 육각형, 팔각형 등 다양한 형상을 사용할 수 있으며, 요철의 단면 형상에 있어서도 원형(타원형), 삼각형, 사각형 등 다양한 형상의 기판 표면 구조를 사용하여 발광소자의 휘도를 향상시키고 결정 결함을 줄일 수 있다.
상기 버퍼층(411)은 n형 질화물 반도체층을 성장시키기 전에 상기 사파이어를 포함하여 형성된 기판(410)과의 격자정합을 향상시키기 위한 층으로, 일반적으로 질화물 반도체계(GaN, AlN 등) 또는 카바이드계(SiC 등) 물질로 형성할 수 있다.
질화물 반도체계 물질을 버퍼로 사용할 경우, 그 형성온도(성장온도)는 200℃ ~ 900℃ 이고, 카바이드계 물질을 버퍼로 사용할 경우, 그 형성온도(성장온도)는 500℃ ~ 1500℃ 범위에서 조정될 수 있다. 그러나, 상기 버퍼층(411)은 상기 기판(410)의 종류 및 성장방법 등에 따라 생략할 수도 있다.
이어서, 상기 버퍼층(411) 상에 n형 불순물을 첨가하지 않은 상태에서 언도프 GaN 층(412)을 0.01㎛ 이상 수 ㎛ 이내의 범위에서 성장시키고, 그 상부에 Si, Ge, Sn 등과 같은 n형 불순물이 도핑된 n형 GaN 콘택층(413a)을 형성한다.
이때, 상기 n형 불순물의 농도는 3×1018/cm3 이상이 바람직하며, n형 불순물의 농도가 증가할수록 결정성이 저하되지 않는 범위에서 문턱전압(Vf)이 감소되는 효과를 얻을 수 있다. 그러나, n형 불순물의 농도가 5×1021/cm3 로 과도하게 되면 결정성이 저하되므로, 결정성이 저하되지 않는 범위(3×1018/cm3 ~ 5×1021/cm3) 내에서 n형 불순물의 농도를 결정하는 것이 바람직하다.
계속해서, 상기 n형 GaN 콘택층(413a) 상에 V-모양의 왜곡구조(460)를 가지는 n형 GaN 층(413b)을 형성한다. 상기 V-모양의 왜곡구조(460)의 형성방법은, 성장온도의 조절에 의한 방법과 화학적 식각에 의한 방법이 있다.
성장온도의 조절에 의한 방법은 질소를 캐리어 가스로 하는 분위기에서, 온도를 700 ~ 950℃로 하여 n형 또는 언도핑 GaN를 성장시키는 방법으로, GaN 층(413b)에 V-모양의 왜곡구조(460)가 형성된다.
화학적 식각에 의한 방법은, n형 GaN 층(413b)까지 형성된 기판을 반응기에서 꺼내어서 인산용액을 사용해, 상기 n형 GaN 층(413b)의 표면을 화학적으로 식각(etching)해 내는 것으로, 이때에도 유사한 V- 모양의 층 구조를 만들 수 있다.
또한, 상기 V-모양의 층 구조는 대체적으로 관통전위가 형성된 부분에 존재하게 되며, 상기 관통전위는 이후에 형성될 반도체층을 관통하여 여전히 존재 할 수도 있으나 대체로 층 중간에서 멈추는 경우가 많다.
일반적으로, 가로, 세로의 크기가 수백 마이크로미터 이상인 발광소자에 있어서, V-모양 왜곡의 수는 한 개 이상이고, 관통하는 전위(150)의 분포보다는 같거나 적게 생성된다. 예를 들어, 5×108/cm2 개의 전위가 있다면 5×108/cm2 이하의 V-모양의 왜곡이 존재하게 되며, 모든 전위에 V- 모양 왜곡이 생성되어 전위와 V-모양 왜곡이 동일한 분포와 개수를 갖는 것이 가장 이상적이며, 본 발명의 구조에서는 거의 모든 전위에 V-모양 왜곡이 형성되었다.
상기한 바와 같이, V-모양의 왜곡구조(460)를 갖는 n형 GaN 층(413b)을 형성한 후, 도 7에 도시된 바와 같이, 상기 n형 GaN 층(413b) 상에, AlxInyGazN (0≤x,y,z≤1)로 이루어진 서로 다른 조성의 3개층 이상을 반복하여 적층시킴으로써, n형 초격자층(415)을 형성한다.
그리고, 그 상부에 AlxInyGazN/ AlxInyGazN (0≤x,y,z≤1)을 교대로 적층하여 적어도 하나 이상의 양자우물 구조를 갖는 활성층(420)을 형성한다. 이때, 상기 활성층(420)의 양자우물의 장벽의 높이나, 우물층의 두께, 조성, 양자우물의 개수를 조절하여 파장이나 양자효율을 조절할 수 있다.
한편, 상기 n형 초격자층(415) 및 활성층(420)의 성장온도는 900℃ 이하에서 이루어지며, 이는 상기 n형 GaN 층(413b)에 형성된 V-모양의 왜곡구조를 유지시키기 위한 것이다.
계속해서, 상기 활성층(420) 상에, p형 불순물이 도핑된 또는 부분적으로 도핑되지 않은 AlxInyGazN (0≤x,y,z≤1)로 이루어진 서로 조성이 다른 3개층 이상을 반복하여 적층시킴으로써, p형 초격자층(435)을 형성한다. 대표적으로는, AlGaN/GaN/InGaN 을 순차적으로 반복시켜 형성할 수 있다.
p형 불순물로는 Mg, Zn 또는 Be 등이 있으며, 이중 Mg 이 대표적으로 사용될 수 있다.
이어서, 상기 p형 초격자층(435) 상에 p형 GaN 층(433b)을 형성하고, p형 불순불의 도핑농도를 상기 p형 GaN 층(433b) 보다 높게 하여, 상기 p형 GaN 층(433b) 상에 p형 GaN 콘택층(433a)을 형성한 다음, 그 상부에 ITO 또는 IZO 와 같은 투명한 전도성물질이 증착하여 투명전극(440)을 형성한다.
상기 p형 GaN 층(433b)의 두께는 순방향의 ESD 특성에 영향을 미치게 되는데, 상기 활성층 상의 p형 GaN계 물질층의 두께가 250 nm 이상이 되면 순방향 ESD 값이 6kV 이상의 높은 내압치를 달성하게 된다.
한편, 상기 p형 초격자층(435), p형 GaN 층(433b) 및 p형 GaN 콘택층(433a)은 1000℃ 이상의 온도에서 성장되며, 상기의 성장온도에서는 V-모양의 계곡이 메워져 p형 GaN 콘택층(233a) 상의 표면이 평평한 면을 형성하게 된다.
계속해서, 도 8에 도시된 바와 같이, 상기 투명전극(440), p형 GaN 콘택층(433a), p형 GaN 층(433b), p형 초격자층(435), 활성층(420) 및 n형 GaN 층(413b) 및 n형 GaN 콘택층(413a)을 메사식각(mesa etching) 하여, 상기 n형 GaN 콘택층(413a)의 일부영역을 노출시킨다.
그리고, 상기 노출된 n형 GaN 콘택층(413a) 상에 n형 전극(417)을 형성하고, 상기 투명전극(440) 상에 p형 전극(437)을 형성함으로써, 본 발명에 따른 질화물 반도체 발광다이오드 칩(400)을 제작한다.
발광다이오드 칩의 제작에 있어서는 성장용 기판을 제거하여 p형 상측과 n형 하측에 전극을 각각 형성하여 수직형 소자로도 제작 가능하다.
또한, p형 또는 n형 반도체의 적어도 한쪽 또는 발광다이오드 칩의 노출 면에 적어도 하나 이상의 요철 구조를 형성하여 빛의 추출 효율을 향상 시킬 수도 있다.
본 발명에서는 MOCVD 방법을 통해 반도체층을 형성할 수 있으며, 이외 MBE 방법과 같이 이미 공지된 다양한 방법들을 이용할 수도 있다.
상기한 바와 같은 방법을 통해 제작된 본 발명의 질화물 반도체 발광다이오드 칩은 n형 질화물 반도체층, 활성층 또는 p형 질화물 반도체층 중 적어도 어느 한 영역 중 관통전위가 위치하는 부분에 V-모양의 왜곡 구조를 인위적으로 형성함으로써, ESD 효과를 향상시킨다.
본 발명의 기본 개념은, 상기한 바와 같이 관통전위 주위에 V-모양의 왜곡 구조를 형성하여 정전기 인가시 이 영역에 전류가 집중되는 현상을 막아, 발광다이오드 칩의 손상을 방지하는 것으로, 상기 V-모양의 왜곡 구조는 관통전위가 있는 위치라면 발광 구조물 내부의 어느 층에든지 형성될 수 있다.
아울러, 본 발명의 실시예에서 예시한 발광다이오드 칩의 구조외에도, 관통전위 주변에 V-모양의 왜곡 구조를 형성하며, 이로 인해 누설전류를 방지할 수 있다면 공지된 어떠한 구조라도 포함할 수 있을 것이다.
다음으로, 도 9 내지 도 27을 참조하여 본 발명의 다른 실시형태에 따른 발광다이오드 칩을 설명한다.
도 9는 본 발명의 다른 실시형태에 따른 반도체 발광다이오드 칩의 구조를 나타내는 단면도이다.
도 9에 도시된 실시예에 따른 반도체 발광다이오드 칩(500)은 Si와 Al의 합금으로 이루어진 기판(이하, 'Si-Al 합금 기판'이라 함)(501), 및 상기 Si-Al 합금 기판(501)의 상면과 하면에 형성된 보호층(520)을 포함한다.
상기 Si-Al 합금 기판(501)의 상면에 형성된 상기 보호층(520) 상에는 접합 금속층(502), 반사 금속층(503), p형 반도체층(504), 활성층(505) 및 n형 반도체층(506)이 순차적으로 적층되어 있다.
상기 p형 및 n형 반도체층(504, 506)과 활성층(505)은 GaN계 반도체, 즉 AlxGayIn(1-x-y)N(0≤x≤1, 0≤y≤1, 0≤x+y≤1) 반도체 재료 등으로 이루어질 수 있으며, 발광 구조물을 이룬다. 상기 n형 반도체층(506) 상에는 n측 전극(507)이 형성되어 있다.
상기 접합 금속층(502)과 상기 p형 반도체층(504) 사이에 개재된 상기 반사 금속층(503)은, 반도체층으로부터 입사된 빛을 상방향으로 반사시킴으로써 수직구조 반도체 발광다이오드 칩(500)의 휘도를 더욱 증가시킨다.
상기 반사 금속층(503)은 고반사율의 금속, 예를 들어 Au, Ag, Al, Rh 및 이들 중 둘 이상의 합금으로 구성된 그룹으로부터 선택된 금속 등으로 이루어질 수 있다. 그러나, 상기 반사 금속층(503)은 필요에 따라 형성되지 않을 수도 있다.
상기 접합 금속층(502)은 상기 Si-Al 합금 기판(501)을 발광 구조물에 접합시키는 역할을 한다. 상기 접합 금속층(502)으로는 Au 등이 사용될 수 있다.
본 실시예에서는 반도체 발광다이오드 칩(500)이 상기 접합 금속층(502)을 포함하고 있지만, 이러한 접합 금속층(502) 없이 상기 Si-Al 합금 기판(501)이 p형 반도체층(504) 상에 직접 접합되어 있을 수도 있다.
그리고, 본 실시예에 따른 반도체 발광다이오드 칩(500)은 상기한 바와 같이 Si-Al 합금 기판(501)을 도전성 기판으로 사용한다. 이러한 Si-Al 합금은 열팽창 계수, 열전도도, 기계적 가공성 및 가격의 측면에서 유리한 장점이 있다.
즉, 상기 Si-Al 합금 기판(501)의 열팽창 계수는 사파이어 기판(도 10의 도면부호 '550' 참조)의 열팽창 계수(약 6 내지 7 ppm/K)와 유사하다. 따라서, Si-Al 합금 기판(501)을 사용하여 반도체 발광다이오드 칩(500)을 제조하는 경우, 기존의 Si로 이루어진 도전성 기판의 접합 공정과 레이저 조사에 의한 사파이어 기판의 분리 공정시 발생하였던 기판의 휨 현상과 발광 구조물에서의 크랙 발생 현상을 크게 감소시켜 결함이 적은 고품질의 반도체 발광다이오드 칩(500)을 얻을 수 있는 장점이 있다.
또한, 상기 Si-Al 합금 기판(501)의 열전도도는 약 120 내지 180 W/mㆍK 로서 열 방출 특성이 우수하다. 뿐만 아니라, 고압에서 Si와 Al을 용융시킴으로써 Si-Al 합금 기판(501)을 용이하게 제조할 수 있기 때문에, Si-Al 합금 기판(501)을 낮은 비용으로 손쉽게 얻을 수 있다.
특히, 본 실시예에 따른 반도체 발광다이오드 칩(500)에 있어서, 상기 Si-Al 합금 기판(501)의 상하면에는 상기 Si-Al 합금 기판(501)으로의 케미칼 침투(chemical attack)를 막아주는 보호층(520)이 추가로 형성되어 있다.
여기서, 상기 보호층(520)은 금속 또는 전도성 유전체 등으로 이루어질 수 있다. 이때, 상기 보호층(520)이 금속으로 이루어지는 경우, 상기 금속은 Ni, Au, Cu, W, Cr, Mo, Pt, Ru, Rh, Ti 및 Ta 중 어느 하나, 또는 상기 금속 군 중 적어도 둘 이상의 합금으로 이루어질 수 있다.
상기 보호층(520)이 금속으로 이루어질 경우, 상기 보호층(520)은 무전해 도금 방식에 의해 형성된 것일 수 있다. 이때, 상기 Si-Al 합금 기판(501)과 상기 금속 재질의 보호층(520) 사이에는 상기 보호층(520)의 도금 공정에서 씨드(seed)역할을 하는 씨드(seed) 금속층(510)이 더 형성되어 있을 수 있다. 상기 씨드 금속층(510)은 Ti/Au 등으로 이루어질 수 있다.
또한, 상기 보호층(520)이 전도성 유전체로 이루어지는 경우, 상기 전도성 유전체 재질의 보호층(520)은 증착 또는 스퍼터 방식 등에 의해 형성된 것일 수 있다.
이러한 보호층(520)은 0.01㎛ 이상 20㎛ 이하의 두께로 형성되는 것이 바람직하며, 1㎛ 이상 10㎛ 이하의 두께로 형성되는 것이 보다 바람직하다.
이하, 본 실시예에 따른 반도체 발광다이오드 칩의 제조방법에 대하여 도 10 내지 도 17를 참조하여 상세히 설명한다.
도 10 내지 도 17은 본 실시예에 따른 반도체 발광다이오드 칩의 제조방법을 설명하기 위해 순차적으로 나타낸 공정 단면도이다.
먼저, 도 10에 도시된 바와 같이, 성장용 기판으로서 사파이어 기판(550)을 준비한 다음, 도 11에 도시된 바와 같이, 상기 사파이어 기판(550) 상에 n형 반도체층(506), 활성층(505) 및 p형 반도체층(504)을 순차적으로 형성한다.
다음으로, 도 12에 도시된 바와 같이, 상기 p형 반도체층(504) 상에 고 반사율의 금속재료, 예컨대 Au, Al, Ag 또는 Rh 등을 이용하여 반사 금속층(503)을 형성한다.
그런 다음, 도 13에 도시된 바와 같이, Si-Al 합금 기판(501)의 표면에 보호층(520)을 형성한다. 상기 보호층(520)은 금속 또는 전도성 유전체를 이용하여 형성할 수 있다.
여기서, 상기 보호층(520)이 금속으로 형성되는 경우, 상기 보호층(520)은 Ni, Au, Cu, W, Cr, Mo, Pt, Ru, Rh, Ti 및 Ta 중 어느 하나, 또는 상기 금속 군 중 적어도 둘 이상의 합금으로 이루어질 수 있으며, 무전해 도금, 금속 증착, 스퍼터(sputter) 또는 CVD 등의 방식으로 형성할 수 있다.
이때, 상기 금속 재질의 보호층(520)을 무전해 도금 방식으로 형성할 경우, 상기 Si-Al 합금 기판(501)의 표면에 보호층(520)을 형성하기 전에 상기 보호층(520)의 도금 공정에서 씨드 역할을 하는 씨드 금속층(510)을 추가로 형성할 수도 있다.
또한, 상기 보호층(520)이 전도성 유전체로 형성되는 경우에는, 상기 보호층(520)은 ITO, IZO 또는 CIO 등으로 이루어질 수 있으며, 증착 또는 스퍼터 방식 등으로 형성할 수 있다.
상기 보호층(520)은 상기 Si-Al 합금 기판(501)의 표면 전체에 걸쳐 0.01㎛ 이상 20 ㎛ 이하의 두께로 형성되는 것이 바람직하며, 1㎛ 이상 10㎛ 이하의 두께로 형성하는 것이 보다 바람직하다.
상기 보호층(520)이 0.01㎛ 보다 얇은 두께로 형성되는 경우 상기 보호층(520)이 후술하는 HCI, HF, KOH 등의 케미칼 침투를 막는 역할을 제대로 하기 어렵고, 20㎛ 보다 두껍게 형성되는 경우 상기 Si-Al 합금 기판(501)의 열팽창 계수가 변할 수 있으므로, 상기 보호층(520)은 상기한 범위의 두께로 형성하는 것이 바람직하다.
이때, 도면에 도시하지는 않았으나, 상기 보호층(520)을 형성한 다음, 상기 보호층(520)의 표면을 CMP(Chemical Mechanical Polishing) 처리하여 표면 조도를 개선시킬 수도 있다.
상술한 바와 같이 보호층(520)이 표면에 형성된 Si-Al 합금 기판(501)을 준비한 후, 도 14에 도시된 바와 같이 접합 금속층(502)을 이용하여 상기 반사 금속층(503) 상에, 상기 보호층(520)이 표면에 형성된 상기 Si-Al 합금 기판(501)을 접합한다.
여기서, 상술한 바와 같이 상기 접합 금속층(502)을 이용하여 Si-Al 합금 기판(501)을 접합할 수도 있으나, 상기 접합 금속층(502)을 이용하지 않고 상기 보호층(520)이 표면에 형성된 Si-Al 합금 기판(501)을 상기 반사 금속층(503) 상에 직접 접합할 수도 있다.
그런 다음, 도 15에 도시된 바와 같이, 레이저 리프트 오프(Laser Lift Off; LLO) 공정으로 상기 사파이어 기판(550)을 상기 n형 반도체층(506)으로부터 분리한다. 상기 사파이어 기판(550)의 분리 후에는 HCI, HF 및 KOH 등의 케미칼을 사용한 클리닝(cleaning) 공정이 진행될 수 있다.
그 후에, 도 16에 도시된 바와 같이, 상기 사파이어 기판(550)의 분리에 의해 노출된 n형 반도체층(506) 상에 복수개의 n측 전극(507)을 형성한다.
여기서, 상기 n측 전극(507)을 형성하기 전에, 칩의 광추출 효율을 향상시키기 위해 상기 n형 반도체층(506)의 표면에 KOH 등을 사용한 텍스처링(texturing) 공정을 수행할 수도 있다.
그 다음에, 도 17에 도시된 바와 같이, 상기 n측 전극(507) 사이의 n형 반도체층(506), 활성층(505), p형 반도체층(504), 반사 금속층(503), 접합 금속층(502), 보호층(520), 씨드 금속층(510) 및 Si-Al 합금 기판(501)을 다이싱(dicing)하여 칩단위로 분리한다. 이에 따라, 본 실시예에 따른 반도체 발광다이오드 칩(500)을 얻게 된다.
이와 같이, 본 실시예에서는 상기 Si-Al 합금 기판(501)의 표면에 Ni과 같은 보호층(520)을 추가로 형성함으로써, 상기 사파이어 기판(550)의 분리 후에 진행되는 클리닝 공정에서 사용되는 HCI, HF, KOH 등의 케미칼이나, n형 반도체층(506)의 표면 텍스처링(texturing) 공정에서 사용되는 KOH 등에 의해, 상기 Si-Al 합금 기판(501)의 Al 금속이 에칭되는 것을 방지할 수 있는 효과가 있다.
따라서, 본 실시예에 따르면 상기 Si-Al 합금 기판(501)의 표면에 요철이 형성되는 것을 막아, 상기 Si-Al 합금 기판(501) 상에 접합되는 발광 구조물이 벗겨지는 불량 발생을 방지할 수 있는 효과가 있다.
또한, 상기 보호층(520)으로서 Ni 등과 같은 금속을 사용하는 경우, Si-Al 합금 기판(501)의 표면 조도를 개선하여 상기 Si-Al 합금 기판(501)과 발광 구조물 간의 접합을 견고하게 할 수 있는 이점이 있다.
즉, 종래에는 Si-Al 합금 기판(501)이 접합 금속층(502) 형성 전에 자연산화막 제거를 위한 산(acid) 등의 화학물질을 이용한 클리닝 공정을 거치면서, Si-Al 합금 기판(501) 표면의 Al 금속이 에칭되면서 평균 200㎚ 내지 500㎚의 표면 요철이 형성되었으나, 본 실시예에서와 같이 Si-Al 합금 기판(501)의 표면에 보호층(520)으로서 Ni 등의 금속을 형성한 후, Ni CMP(Chemical Mechanical Polishing) 처리를 하면 표면 요철이 5㎚ 이하로 줄어들어 거울면과 같이 표면 조도가 개선될 수가 있다.
이와 같이 Si-Al 합금 기판(501)의 표면 조도가 개선됨으로써, 상기 Si-Al 합금 기판과 발광 구조물 간의 접합을 견고하게 하고, 접합 수율을 향상시킬 수 있는 효과가 있다.
도 18을 참조하여 본 실시예의 변형예에 따른 반도체 발광다이오드 칩에 대하여 상세히 설명한다. 다만, 도 18의 실시예의 구성 중 도 9의 실시예와 동일한 부분에 대한 설명은 생략하고, 도 18의 실시예에서 달라지는 구성에 대해서만 상술하기로 한다.
도 18은 본 실시예의 변형예에 따른 발광다이오드 칩의 구조를 나타내는 단면도이다.
도 18에 도시된 바와 같이, 본 변형예에 따른 반도체 발광다이오드 칩(500)은 도 9의 실시예에 따른 반도체 발광다이오드 칩과 대부분의 구성이 동일하고, 다만, 상기 보호층(520)이 상기 Si-Al 합금 기판(501)의 상면 및 하면 전체에 형성되지 않고, 상기 Si-Al 합금 기판(501)의 상면에 상기 Si-Al 합금 기판(501)의 일부를 드러내도록 형성되어 있으며, 상기 보호층(520) 및 상기 보호층(520)에 의해 드러난 상기 Si-Al 합금 기판(501)의 상면에는 도전층(522)이 더 형성되어 있고, 상기 Si-Al 합금 기판(501)의 하면에는 콘택 금속층(523)이 형성되어 있다는 점에서만 차이가 있다.
특히, 본 변형예에 따른 반도체 발광다이오드 칩에 있어서, 상기 보호층(520)은 금속이나 전도성 유전체가 아닌 절연재로 이루어지는 것이 바람직하다.
즉, 본 변형예에 따른 반도체 발광다이오드 칩은 상기 보호층(520)이 금속이나 전도성 유전체가 아닌 절연재로 이루어지는 대신에, 상기 보호층(520)이 형성된 Si-Al 합금 기판(501)과 상기 보호층(520) 상부의 발광 구조물 간의 통전을 위하여, 상기 보호층(520)이 상기 Si-Al 합금 기판(501)의 상면 일부를 드러내도록 형성되고, 상기 보호층(520)을 포함한 상기 Si-Al 합금 기판(501)의 상면에 도전층(522)이 추가로 형성되는 것이다.
여기서, 상기 도전층(522)은 금속 등으로 이루어질 수 있다.
이하, 본 변형예에 따른 반도체 발광다이오드 칩의 제조방법에 대하여 상세히 설명한다. 다만, 본 변형예의 구성 중 도 9의 실시예와 동일한 부분에 대한 설명은 생략하고, 본 변형예에서 달라지는 구성에 대해서만 상술하기로 한다.
먼저, 앞서의 도 10 내지 도 12에 도시된 바와 같이, 사파이어 기판(550) 상에 n형 반도체층(506), 활성층(505), p형 반도체층(504) 및 반사 금속층(503)을 순차로 형성한다. 여기서, 상기 반사 금속층(503)은 필요에 따라 형성되지 않을 수도 있다.
그런 다음, 도 19에 도시된 바와 같이, Si-Al 합금 기판(501)의 표면 전체에 보호층(520)을 형성한다.
여기서, 상기 보호층(520)은 절연재로 이루어질 수 있다. 상기 절연재로 이루어지는 보호층(520)은 CVD 또는 코팅 방식 등에 의해 0.01㎛ 이상 1㎛ 이하의 두께로 형성할 수 있다.
이때, 도면에 도시하지는 않았으나, 상기 보호층(520)을 형성한 다음, 상기 보호층(520)의 표면을 CMP(Chemical Mechanical Polishing) 처리할 수도 있다.
다음으로, 도 20에 도시된 바와 같이, 상기 보호층(520)의 일부를 식각 방식등에 의해 제거하여 상기 Si-Al 합금 기판(501)의 상면 일부를 드러낸다.
그 다음에, 도 21에 도시된 바와 같이, 상기 보호층(520)을 포함한 상기 Si-Al 합금 기판(501)의 상면에 도전층(522)을 형성한다.
그런 다음, 도 22에 도시된 바와 같이, 접합 금속층(502)을 이용하여 상기 반사 금속층(503) 상에, 상기 Si-Al 합금 기판(501) 상면에 형성된 상기 도전층(522)을 접합한다.
그런 후에, 도 23에 도시된 바와 같이, 레이저 리프트 오프 공정으로 상기 사파이어 기판(550)을 상기 n형 반도체층(506)으로부터 분리한다.
여기서, 상기 사파이어 기판(550)의 분리 후에는 HCI, HF 및 KOH 등의 케미칼을 사용한 클리닝 공정이 진행될 수 있다. 이때, 본 실시예에 따르면, 상기 Si-Al 합금 기판(501)의 표면에 상기 보호층(520) 및 상기 도전층(522)이 형성되어 있으므로, 상기 클리닝 공정에서 사용되는 케미칼에 의해 상기 Si-Al 합금 기판(501)의 Al 금속이 에칭되는 것을 방지할 수 있다.
그 후에, 도 24에 도시된 바와 같이, 상기 사파이어 기판(550)의 분리에 의해 노출된 상기 n형 반도체층(506) 상에 복수개의 n측 전극(507)을 형성한다.
여기서, 상기 n측 전극(507)을 형성하기 전에, 칩의 광추출 효율을 향상시키기 위해 상기 n형 반도체층(506)의 표면에 KOH 등을 사용한 텍스처링(texturing) 공정을 수행할 수도 있다. 이때, 본 실시예에 따르면, 상기 Si-Al 합금 기판(501)의 표면에 보호층(520) 및 도전층(522)이 형성되어 있으므로, 상기 텍스처링 공정에서 사용되는 케미칼에 의해 상기 Si-Al 합금 기판(501)의 Al 금속이 에칭되는 것을 방지할 수 있다.
그 다음에, 도 25에 도시된 바와 같이, 래핑(lapping) 공정을 수행하여 상기 보호층(520)을 포함한 상기 Si-Al 합금 기판(501)의 하면을 일정 두께만큼 제거한다.
그런 다음, 도 26에 도시된 바와 같이, 상기 래핑 공정에 의해 드러난 상기 Si-Al 합금 기판(501)의 하면에 콘택 금속층(523)을 형성한다.
그런 후에, 도 27에 도시된 바와 같이, 상기 n측 전극(507) 사이의 n형 반도체층(506), 활성층(505), p형 반도체층(504), 반사 금속층(503), 접합 금속층(502), 도전층(522), 보호층(520), Si-Al 합금 기판(501) 및 콘택 금속층(523)을 다이싱하여 칩단위로 분리한다. 이에 따라, 본 변형예에 따른 반도체 발광다이오드 칩(500)을 얻게 된다.
도 28 내지 도 31을 참조하여 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩의 구조를 설명한다.
도 28은 본 발명의 또 다른 실시형태에 따른 반도체 발광다이오드 칩의 단면도이고, 도 29a 내지 도 29b는 도 28의 반도체 발광다이오드 칩의 상면도이며, 도 30a 내지 도 30c는 각각 도 29b에 도시된 반도체 발광다이오드 칩의 A-A', B-B', 및 C-C'에서의 단면도이다.
본 실시예에 따른 반도체 발광다이오드 칩(600)은 도전성 기판(640), 제1도전형 반도체층(630), 활성층(620) 및 제2도전형 반도체층(610)이 순서대로 적층되어 형성된다. 특히, 본 실시예에 따른 반도체 발광다이오드 칩(600)은 도전성 기판(640) 및 제1도전형 반도체층(630) 사이에 형성된 제1전극층(660); 및 전극패드부(650-b), 전극연장부(650-a), 및 전극연결부(650-c)를 포함하는 제2전극부를 포함한다.
전극패드부(650-b)는 제1전극층(660)으로부터 제2도전형 반도체층(610)의 표면까지 연장되고, 제1전극층(660), 제1도전형 반도체층(630), 및 활성층(620)과 전기적으로 분리되어 있다. 전극연장부(650-a)는 제1전극층(660)으로부터 제2도전형 반도체층(610) 내부까지 연장되고, 제1전극층(660), 제1도전형 반도체층(630), 및 활성층(620)과 전기적으로 분리되어 있다. 그리고, 전극연결부(650-c)는 제1전극층과 동일층 상에 형성되나 제1전극층(660)과는 전기적으로 분리되어 있는데, 전극패드부(650-b) 및 전극연장부(650-a)를 연결하는 기능을 수행한다.
도전성 기판(640)은 금속성 기판이거나 반도체 기판일 수 있다. 도전성 기판(640)이 금속인 경우, Au, Ni, Cu, 및 W 중 어느 하나의 금속으로 구성될 수 있다. 또한, 도전성 기판(640)이 반도체 기판인 경우, Si, Ge, 및 GaAs 중 어느 하나의 반도체 기판일 수 있다. 도전성 기판을 반도체 발광소자에 형성하는 방법으로는 도금씨드층을 형성하여 기판을 형성하는 도금법이나, 도전성 기판(640)을 별도로 준비하여 Au, Au-Sn, 또는 Pb-Sr과 같은 도전성 접착제를 이용하여 접합시키는 기판접합법이 이용될 수 있다.
각각의 반도체층(630, 610)은, 예를 들면, GaN계반도체, ZnO계반도체, GaAs계반도체, GaP계반도체, 및 GaAsP계반도체와 같은 무기반도체로 구성될 수 있다. 반도체층의 형성은 예를 들면, 분자선 에피택시(Molecular beam epitaxy, MBE)방법을 이용하여 수행될 수 있다. 이외에도, 반도체층들은 III-V 족 반도체, II-VI 족 반도체, 및 Si로 구성된 군으로부터 적절히 선택되어 구현될 수 있다.
활성층(620)은 발광을 활성화시키는 층으로서, 제1도전형 반도체층(630) 및 제2도전형 반도체층(610)의 에너지 밴드 갭보다 적은 에너지 밴드 갭을 갖는 물질을 이용하여 형성한다. 예를 들어 제1도전형 반도체층(630) 및 제2도전형 반도체층(610)이 GaN계 화합물 반도체인 경우, GaN의 에너지 밴드 갭보다 적은 에너지 밴드 갭을 갖는 InAlGaN계 화합물 반도체를 이용하여 활성층(620)을 형성할 수 있다. 즉, 활성층(620)은 InxAlyGa(1-x-y)N(0≤x≤1, 0≤y≤1, 0≤x+y≤1)일 수 있다.
이때, 활성층(620)의 특성상, 불순물은 도핑되지 않는 것이 바람직하며, 구성물질의 몰비를 조절하여 발광하는 빛의 파장을 조절할 수도 있다. 따라서, 반도체 발광다이오드 칩(600)은 활성층(620)의 특성에 따라 적외선, 가시광선, 및 자외선 중 어느 하나의 빛을 발광할 수 있다.
활성층(620)에 따라 반도체 발광다이오드 칩(600)의 전체 에너지 밴드 다이어그램에는 에너지 우물구조가 나타나게 되고, 각각의 반도체층(630, 610)으로부터의 전자 및 정공은 이동하다 에너지 우물구조 갇히게 되고, 발광이 더욱 효율적으로 발생하게 된다.
제1전극층(660)은 제1도전형 반도체층(630)을 외부전원(미도시)과 전기적으로 연결하는 전극이다. 제1전극층(660)은 금속으로 구성될 수 있다. 제1전극층(660)은 예를 들면, n형 전극으로는 Ti를, p형 전극으로는 Pd 또는 Au로 구성될 수 있다.
제1전극층(660)은 활성층으로부터 발생한 빛을 반사시키는 것이 바람직하다. 반사된 빛은 발광면으로 향하게 되고, 반도체 발광다이오드 칩의 발광효율이 증가된다. 활성층으로부터 발생한 빛을 반사시키기 위하여 제1전극층(660)은 가시광선영역에서 백색계열인 금속인 것이 바람직한데, 예를 들면, Ag, Al, 및 Pt 중 어느 하나일 수 있다. 제1전극층(660)에 대하여는, 도 30a 내지 도 30c를 참조하여 이하 더 설명하기로 한다.
제2전극부(650)는 제2도전형 반도체층(610)을 외부전원(미도시)과 전기적으로 연결하는 전극이다. 제2전극부(650)는 금속으로 구성될 수 있다. 제2전극부(650)는 예를 들면, n형 전극으로는 Ti를, p형 전극으로는 Pd 또는 Au로 구성될 수 있다. 특히, 본 실시예에 따른 제2전극부(650)는 전극패드부(650-b), 전극연장부(650-a), 및 전극연결부(650-c)를 포함한다.
도 29a를 참조하면, 제2도전형 반도체층(610)상에 표면에는 전극패드부(650-b)가 형성되어 있고, 점선으로 표시된 복수의 전극연장부(650-a)는 제2도전형 반도체층(610)의 내부에 위치하고 있음이 나타나 있다.
도 29b는 도 29a에 나타난 제2도전형 반도체층(610)의 상면을 A-A', B-B', 및 C-C'로 절단한 것이 나타나 있다. A-A'는 전극연장부(650-a)만을 포함하는 단면을 B-B'는 전극패드부(650-b) 및 전극연장부(650-a)를 포함하는 단면을, 그리고, C-C'는 전극연장부(650-a) 및 전극패드부(650-b)를 포함하지 않는 단면을 취하기 위하여 선택되었다.
도 30a 내지 도 30c는 각각 도 29b에 도시된 반도체 발광다이오드 칩의 A-A', B-B', 및 C-C'에서의 단면도이다. 이하, 도 28, 도 29a, 도 29b, 도 30a 내지 도 30c를 참조하여 설명하기로 한다.
도 30a에서, 전극연장부(650-a)는 제1전극층(660)으로부터 제2도전형 반도체층(610) 내부까지 연장된다. 전극연장부(650-a)는 제1도전형 반도체층(630) 및 활성층(620)을 통과하여 제2도전형 반도체층(610)까지 연장되고, 적어도 제2도전형 반도체층(610)의 일부까지 연장되나, 전극패드부(650-b)와 같이 제2도전형 반도체층(610)의 표면까지 연장될 필요는 없다. 전극연장부(650-a)는 제2도전형 반도체층(610)에 전류를 분산시키기 위한 것이기 때문이다.
전극연장부(650-a)는 제2도전형 반도체층(610)에 전류를 분산시키기 위한 것이므로 소정면적을 가져야 한다. 그러나, 전극패드부(650-b)와 같이 전기적 연결을 위한 것이 아니므로 제2도전형 반도체층(610)상에 전류가 균일하게 분포될 수 있는 가능한 적은 면적으로 소정개수 형성되는 것이 바람직하다. 전극연장부(650-a)가 너무 적은 개수로 형성되면 전류분산이 어려워져 전기적 특성이 악화될 수 있고, 너무 많은 개수로 형성되면 형성을 위한 공정의 어려움 및 활성층의 감소로 인한 발광면적의 감소가 초래되므로 이러한 조건을 고려하여 적절히 선택될 수 있다. 따라서, 전극연장부(650-a)는 가능한한 적은 면적을 차지하면서 전류분산이 효과적인 형상으로 구현된다.
전극연장부(650-a)는 전류분산을 위하여 복수개인 것이 바람직하다. 또한, 전극연장부(650-a)는 원통형의 형상일 수 있는데, 그 면적은 전극패드부(650-b)의 면적보다 작은 것이 바람직하다. 그리고 전극패드부(650-b)와 소정거리 이격되어 형성되는 것이 바람직한데, 후술하는 전극연결부(650-c)에 의하여 제1전극층(660)상에서 서로 연결될 수 있으므로 소정거리 이격되어 균일한 전류분산을 유도하여야 하기 때문이다.
전극연장부(650-a)는 제1전극층(660)으로부터 제2도전형 반도체층(610) 내부까지 형성되는데, 제2도전형 반도체층의 전류분산을 위한 것이므로 다른 층과는 전기적으로 분리될 필요가 있다. 따라서, 제1전극층(660), 제1도전형 반도체층(630), 및 활성층(620)과 전기적으로 분리되는 것이 바람직하다. 전기적 분리는 유전체와 같은 절연물질을 이용하여 수행할 수 있다.
도 30b에서, 전극패드부(650-b)는 제1전극층(660)으로부터 제2도전형 반도체층(610)의 표면까지 연장된다. 전극패드부(650-b)는 제1전극층(660)에서부터 시작하여, 제1도전형 반도체층(630), 활성층(620) 및 제2도전형 반도체층(610)을 통과하여 제2도전형 반도체층(610)의 표면까지 연장된다. 전극패드부(650-b)는 특히 제2전극부(650)의 외부전원(미도시)과의 연결을 위한 것이므로, 제2전극부(650)는 적어도 하나의 전극패드부(650-b)를 구비하는 것이 바람직하다.
전극패드부(650-b)는 제1전극층(660)으로부터 제2도전형 반도체층(610)의 표면까지 연장되어 있다. 전극패드부(650-b)는 제2도전형 반도체층(610)의 표면에서 외부전원과 전기적으로 연결되어 전극연장부에 전류를 공급하게 되므로 제1전극층(660), 제1도전형 반도체층(630), 및 활성층(620)과 전기적으로 분리되는 것이 바람직하다. 전기적 분리는 유전체와 같은 절연물질을 이용하여 절연층을 형성하여 수행할 수 있다.
전극패드부(650-b)는 전극연장부(650-a)에 전류를 공급하는 기능을 수행하나, 이외에도 제2도전형 반도체층(610)과 전기적으로 분리되지 않아 직접 전류를 분산시킬 수 있다. 전극패드부(650-b)는 전극연장부(650-a)에 전류를 공급하는 기능과 제2도전형 반도체층(610)에 전류를 분산시키는 기능 중 요구되는 기능을 고려하여 제2도전형 반도체층(610)과 적절히 전기적으로 분리시킬 수 있다.
전극패드부(650-b)는 특히, 활성층(620)에서의 단면의 면적이 제2도전형 반도체층(610)의 표면에서의 단면의 면적보다 작은 것이 바람직한데, 이는 활성층(620)을 보다 최대한 확보하여 발광효율을 증가시키기 위해서이다. 그러나, 제2도전형 반도체층(610)의 표면에서는 외부전원(미도시)과의 연결을 위하여 소정면적을 가질 필요가 있다.
전극패드부(650-b)는 반도체 발광다이오드 칩(600)의 중앙에 위치할 수 있는데, 이 경우 전극연장부(650-a)는 가능한한 전극패드부(650-b)와 소정거리 이격되어 골고루 분산되어 위치하는 것이 바람직하다. 도 29a를 참조하면, 전극패드부(650-b)와 전극연장부(650-a)가 제2도전형 반도체층(610)상에 골고루 분산되어 위치하여 전류분산을 최적화하고 있다. 도 29a에서는 전극패드부(650-b)가 1개이고, 전극연장부(650-a)가 12개인 경우를 상정하여 도시하였으나, 각각의 개수는 전기적 연결 상황(예를 들면, 외부전원의 위치) 및 제2도전형 반도체층(610)의 두께 등과 같은 전류분산 상황을 고려하여 적절히 선택될 수 있다.
전극연장부(650-a)가 복수개인 경우, 전극패드부(650-b)와 복수개의 전극연장부(650-a) 모두는 직접적으로 연결될 수 있다. 이 경우, 반도체 발광소자(600) 중심부에 전극 패드부(650-2)가 형성되고, 전극연장부(650-a)가 그 둘레에 위치하고 전극연결부(650-c)는 방사형으로 전극패드부(650-b) 및 전극연장부(650-a)를 직접 연결시킬 수 있다.
또는 복수의 전극연장부(650-a) 중 몇몇의 전극연장부(650-a)는 전극패드부(650-b)에 직접 연결되어 있고, 나머지 전극연장부(650-a)는 전극패드부(650-b)에 직접 연결된 전극연장부(650-a)와 연결되어 전극패드부(650-b)와는 간접적으로 연결될 수 있다. 이 경우에는 더욱 많은 수의 전극연장부(650-a)를 형성할 수 있어서, 전류분산의 효율화를 향상시키게 된다.
도 30a 내지 도 30c에서, 전극연결부(650-c)는 제1전극층(660) 상에 형성되어 전극패드부(650-b) 및 전극연장부(650-a)를 연결한다. 따라서, 제2전극부(650)의 상당부분이 빛을 발광하는 활성층(620)의 빛의 진행방향의 반대쪽 후면에 위치하게 되어 발광효율을 증가시키게 된다. 특히, 도 30c에서, 전극연결부(650-c)만이 제1전극층(660)상에 위치하여 제2전극부(650)가 제1도전형 반도체층(630), 활성층(620), 및 제2도전형 반도체층(610)상에 위치하지 않는 상태를 나타낸다. 따라서, 도 28c와 같은 경우, 전극패드부(650-b) 및 전극연장부(650-a)가 발광에 영향을 미치지 않아 발광효율이 높이지는 영역이 된다. 도 30c에는 특히 도시되어 있지 않으나 제1전극층(660)은 도전성 기판(640)과 접촉되어 외부전원(미도시)과 연결될 수 있다.
그리고, 전극연결부(650-c)는 제1전극층(660)과 전기적으로 분리되어 있다. 제1전극층(60)과 제2전극부(650)는 서로 반대극성을 나타내는 전극들이어서, 외부전원을 제1도전형 반도체층(630) 및 제2도전형 반도체층(610)에 각각 공급하므로 양 전극은 반드시 전기적으로 분리되어야 한다. 전기적 분리는 유전체와 같은 절연물질을 이용하여 수행할 수 있다.
도 30b에서 전극패드부(650-b)가 제2도전형 반도체층(610)의 표면에 위치함으로써, 수직형 반도체 발광다이오드 칩의 특성을 나타낼 수 있고, 도 30c에서는 전극연결부(650-c)가 제1전극층(660)과 같은 평면에 위치하므로 수평형 반도체 발광다이오드 칩의 특성을 나타낼 수 있다. 따라서 반도체 발광다이오드 칩(600)은 수평형 및 수직형을 통합한 형태의 구조를 나타내게 된다.
도 30a 내지 도 30c에서, 제2도전형 반도체층은 n형 반도체층이고, 제2전극부는 n형 전극부일 수 있다. 이 경우, 제1도전형 반도체층(630)은 p형 반도체층이고, 제1전극층(660)은 p형 전극일 수 있다. 전극패드부(650-b), 전극연장부(650-a) 및 전극연결부(650-c)는 서로 연결되어 있는 제2전극부(650)인데, 제2전극부(650)가 n형 전극인 경우, 절연물질을 이용하여 절연부(670)를 형성하여 p형 전극인 제1전극층(660)과 전기적으로 분리될 수 있다.
도 31a는 본 발명의 다른 실시예에 따라 표면에 요철패턴(680)이 형성된 반도체 발광다이오드 칩의 발광을 나타내는 도면이고, 도 31b는 본 발명의 다른 실시예에 따라 표면에 요철패턴(680)이 형성된 반도체 발광다이오드 칩에서의 전류분산을 나타내는 도면이다.
상기 실시예에 따른 반도체 발광다이오드 칩(600)은 발광된 빛의 진행방향의 최외곽 표면이 제2도전형 반도체층(610)으로 구성되어 있다. 따라서, 포토리소그래피 방법과 같은 공지의 방법을 이용하여 표면에 요철 패턴을 형성하는 것이 용이하다. 이 경우, 활성층(620)으로부터 발광된 빛은 제2도전형 반도체층(610)의 표면에 형성된 요철패턴(680)을 통과하여 추출되고 요철패턴(680)에 의해 광추출효율이 증가된다.
요철패턴(680)은 광결정(photonic crystal) 구조일 수 있다. 광결정은 굴절률이 서로 다른 매질이 결정처럼 규칙적으로 배열된 것을 나타내는데, 이러한 광결정은 빛의 파장의 배수의 길이 단위의 빛 조절이 가능하여 광추출효과를 더욱 높일 수 있다. 광결정 구조는 제2도전형 반도체층(610)을 형성하고 제2전극부(650)까지 제조한 후에, 소정의 적절한 공정을 통하여 수행될 수 있다. 예를 들면, 식각 공정에 의하여 형성될 수 있다.
제2도전형 반도체층(610)에 요철패턴(680)이 형성되어 있다고 하여도 전류분산에는 영향이 없다. 도 31b를 참조하면, 전극연장부(650-a)에서의 전류분산은 요철패턴(680)에 영향을 받지 않기 때문이다. 각각의 전극연장부(650-a)는 요철패턴 아래에서 전류를 분산시키고 요철패턴은 발광된 빛을 추출하여 발광효율이 높아지게 된다.
도 32 내지 도 37을 참조하여 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩의 구조를 설명한다.
도 32는 본 발명의 다른 실시예에 따른 반도체 발광다이오드 칩의 사시도이고, 도 33은 도 32의 반도체 발광다이오드 칩의 평면도이다. 이하, 도 32 및 도 33을 참조하여 설명한다.
본 발명의 다른 실시예에 따른 반도체 발광다이오드 칩(700)은 제1도전형 반도체층(711), 활성층(712), 제2도전형 반도체층(713), 제2전극층(720), 제1절연층(730), 제1전극층(740) 및 도전성 기판(750)이 순차 적층되어 형성된다. 이 때, 제2전극층(720)은 제2도전형 반도체층(713)의 계면 중 일부가 노출된 영역을 포함하고, 제1전극층(740)은, 제1도전형 반도체층(711)에 전기적으로 접속되고 제2도전형 반도체층(713) 및 활성층(712)과는 전기적으로 절연되어 제1전극층(740)의 일면으로부터 제1도전형 반도체층(713)의 적어도 일부 영역까지 연장된 하나 또는 그 이상의 콘택홀(741)을 포함한다.
반도체 발광다이오드 칩(700)의 발광은 제1도전형 반도체층(711), 활성층(712), 및 제2도전형 반도체층(713)에서 수행되므로, 이들을 이하, 발광적층체(710)라 한다. 즉, 반도체 발광소자(700)는 발광적층체(710) 및 제1도전형 반도체층(711)과 전기적으로 접속되는 제1전극층(740), 제2도전형 반도체층(713)과 전기적으로 접속되는 제2전극층(720), 및 전극층들(720, 740)을 전기적으로 절연시키기 위한 제1절연층(730)을 포함한다. 또한, 반도체 발광다이오드 칩(700)의 성장 또는 지지를 위한 기판으로서, 도전성 기판(750)을 포함한다.
반도체층들(711, 713)은, 예를 들면 GaN계반도체, ZnO계반도체, GaAs계반도체, GaP계반도체, 및 GaAsP계반도체와 같은 반도체를 포함할 수 있다. 반도체층의 형성은 예를 들면, 분자선 에피택시(Molecular beam epitaxy, MBE)방법을 이용하여 수행될 수 있다. 이외에도, 반도체층들은 III-V 족 반도체, II-VI 족 반도체, 및 Si로 구성된 군으로부터 적절히 선택되어 구현될 수 있다. 반도체층들(711, 713)은 전술한 반도체에 각각의 도전형을 고려하여 적절한 불순물로 도핑된다.
활성층(712)은 발광을 활성화시키는 층으로서, 제1도전형 반도체층(711) 및 제2도전형 반도체층(713)의 에너지 밴드 갭보다 적은 에너지 밴드 갭을 갖는 물질을 이용하여 형성한다. 예를 들어, 제1도전형 반도체층(711) 및 제2도전형 반도체층(713)이 GaN계 화합물 반도체인 경우, GaN의 에너지 밴드 갭보다 적은 에너지 밴드 갭을 갖는 InAlGaN계 화합물 반도체를 이용하여 활성층(712)을 형성할 수 있다. 즉, 활성층(712)은 InxAlyGa(1-x-y)N(0≤x≤1, 0≤y≤1, 0≤x+y≤1)을 포함할 수 있다.
이때, 활성층(712)의 특성상, 불순물은 도핑되지 않는 것이 바람직하며, 구성물질의 몰비를 조절하여 발광하는 빛의 파장을 조절할 수도 있다. 따라서, 반도체 발광다이오드 칩(700)은 활성층(712)의 특성에 따라 적외선, 가시광선, 및 자외선 중 어느 하나의 빛을 발광할 수 있다.
전극층들(720, 740)은 각각 동일한 도전형의 반도체층에 전압을 인가하기 위한 층들이므로 전기전도성을 고려하여 금속을 포함할 수 있다. 즉, 전극층들(720, 740)은 반도체층들(711, 713)을 외부전원(미도시)과 전기적으로 연결하는 전극이다. 전극층들(720, 740)은 예를 들면, n형 전극으로는 Ti를, p형 전극으로는 Pd 또는 Au를 포함할 수 있다.
제1전극층(140)은 제1도전형 반도체층(711)에, 제2전극층(720)은 제2도전형 반도체층(713)에 각각 접속되므로 서로 다른 도전형에 접속되는 특성상, 제1절연층(730)을 통하여 서로 전기적으로 분리된다. 제1절연층(730)은 전기전도성이 낮은 물질로 구성되는 것이 바람직하므로 예를 들어, SiO2와 같은 산화물을 포함할 수 있다.
제2전극층(720)은 활성층(712)으로부터 발생한 빛을 반사시키는 것이 바람직하다. 제2전극층(720)은 활성층(712)의 하측에 위치하므로 활성층(712)을 기준으로 하여 반도체 발광소자(700)의 발광방향과 반대면에 위치한다. 활성층(712)으로부터 제2전극층(720)로 진행하는 반도체 발광다이오드 칩(700)의 발광방향과 반대방향이고, 제2전극층(720)을 향하여 진행하는 빛은 반사되어야 발광효율이 증가된다. 따라서, 제2전극층(720)이 광반사성을 나타낸다면 반사된 빛은 발광면으로 향하게 되고, 반도체 발광다이오드 칩(700)의 발광효율이 증가된다.
활성층(712)으로부터 발생한 빛을 반사시키기 위하여 제2전극층(720)은 가시광선영역에서 백색계열인 금속인 것이 바람직한데, 예를 들면, Ag, Al, 및 Pt 중 어느 하나일 수 있다.
제2전극층(720)은 제2도전형 반도체층(713)과의 계면 중 일부가 노출된 영역을 포함한다. 제1전극층(740)의 경우, 하면에 도전성 기판(750)과 접촉되어 있고, 도전성 기판(750)을 통하여 외부전원(미도시)과 전기적으로 연결된다. 그러나, 제2전극층(720)은 외부전원(미도시)과 연결되기 위하여 별도의 연결영역이 필요하다. 따라서, 제2전극층(720)은 발광적층체(710) 중 일부가 에칭등이 되어 노출된 영역을 갖는다.
도 32에서는 제2전극층(720)의 노출 영역을 위하여 발광적층체(710)의 중앙이 에칭되어 형성된 비아홀(714)의 실시예가 도시되어 있다. 제2전극층(720)의 노출된 영역상에는 전극패드부(760)가 더 형성될 수 있다. 제2전극층(720)은 노출된 영역을 통하여 외부전원(미도시)과 전기적으로 연결될 수 있는데, 이 때 전극패드부(760)를 이용하여 연결된다. 외부전원(미도시)과의 연결은 예를 들면 와이어를 이용할 수 있으므로 연결의 편의 상 비아홀의 직경은 제2전극층에서 제1도전형 반도체층 방향으로 증가하는 것이 바람직하다.
비아홀(714)은 반도체를 포함하는 발광적층체(710)만을 에칭하고, 통상 금속을 포함하는 제2전극층(720)은 에칭하지 않도록 선택적 에칭을 통하여 수행한다. 비아홀(714)의 직경은 발광면적, 전기적 연결효율 및 제2전극층(720)에서의 전류분산을 고려하여 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의하여 적절히 선택될 수 있다.
제1전극층(740)은, 제1도전형 반도체층(711)에 전기적으로 접속되고, 제2도전형 반도체층(713) 및 활성층(712)과는 전기적으로 절연되어 제1도전형 반도체층(711)의 적어도 일부 영역까지 연장된 하나 또는 그 이상의 콘택홀(741)을 포함한다. 제1전극층(740)은 제1도전형 반도체층(711)의 외부전원(미도시)과의 연결을 위하여, 제1전극층(740) 및 제2도전형 반도체층(713) 사이의 제2전극층(720), 제2도전형 반도체층(713), 및 활성층(712)을 관통하여 제1도전형 반도체층(711)까지 연장되고 전극물질을 포함하는 콘택홀(741)을 적어도 하나 이상 포함하는 것이다.
콘택홀(741)이 단지 전기적 연결만을 위한 것이라면, 제1전극층(740)은 콘택홀(741)을 하나만 포함하는 것이 가능하다. 다만, 제1도전형 반도체층(711)에 전달되는 전류의 균일한 분산을 위하여 제1전극층(740)은 콘택홀(741)을 소정위치에 복수개 구비할 수 있다.
도전성 기판(750)은 제2전극층(720)과 접촉하여 형성되어 전기적으로 연결된다. 도전성 기판(750)은 금속성 기판이거나 반도체 기판일 수 있다. 도전성 기판(750)이 금속인 경우, Au, Ni, Cu, 및 W 중 어느 하나의 금속으로 구성될 수 있다. 또한, 도전성 기판(750)이 반도체 기판인 경우, Si, Ge, 및 GaAs 중 어느 하나의 반도체 기판일 수 있다. 이들 도전성 기판(750)은 성장기판일 수 있고, 또는 격자부정합이 비교적 낮은 사파이어 기판같은 부도전성 기판을 성장기판으로 사용한 후, 부도전성 기판을 제거하고 접합된 지지기판일 수 있다.
도전성 기판(750)이 지지기판일 때, 도금법 또는 기판접합법을 이용하여 형성될 수 있다. 상술하면, 도전성 기판(750)을 반도체 발광다이오드 칩(700)에 형성하는 방법으로는 도금씨드층을 형성하여 기판을 형성하는 도금법이나, 도전성 기판(750)을 별도로 준비하여 Au, Au-Sn, 또는 Pb-Sr과 같은 도전성 접착제를 이용하여 접합시키는 기판접합법이 이용될 수 있다.
도 33을 참조하면, 반도체 발광다이오드 칩(700)의 평면도가 도시되어 있다. 반도체 발광다이오드 칩(700)의 상면에는 비아홀(714)이 형성되고, 제2전극층(720)에 형성된 노출된 영역에는 전극패드부(760)가 위치한다. 이외에도, 실제 반도체 발광다이오드 칩(700)의 상면에는 나타나지 않지만 콘택홀(741)의 위치를 표시하기 위하여 콘택홀(741)을 점선으로 도시하였다. 콘택홀(741)은 제2전극층(720), 제2도전형 반도체층(713) 및 활성층(712)과 전기적으로 분리되기 위하여 그 둘레에 제1절연층(730)이 연장될 수 있다. 이에 대하여는 이하, 도 34b 및 도 34c를 참조하여 더 설명하기로 한다.
도 34a 내지 도 34c는 각각 도 33에 도시된 반도체 발광다이오드 칩의 A-A', B-B' 및 C-C'선에서의 단면도이다. A-A'는 반도체 발광다이오드 칩(700)의 단면을, B-B'는 콘택홀(741) 및 비아홀(714)을 포함하는 단면을, C-C'는 콘택홀(741)만을 포함하는 단면을 취하기 위하여 선택되었다. 이하, 도 32 내지 34c를 참조하여 설명하기로 한다.
도 34a를 참조하면, 콘택홀(741) 또는 비아홀(714)이 나타나지 않는다. 콘택홀(741)은 별도의 연결선을 통하여 연결되어 있는 것이 아니라 제1전극층(740)을 통하여 전기적으로 연결되므로 도 33에서 A-A 단면에는 도시되지 않는다.
도 34b 및 도 34c를 참조하면, 콘택홀(741)은 제1전극층(740) 및 제2전극층(720)의 계면에서부터 제1도전형 반도체층(711) 내부까지 연장된다. 콘택홀(741)은 제2도전형 반도체층(713) 및 활성층(712)을 통과하여 제1도전형 반도체층(711)까지 연장되고, 적어도 활성층(712) 및 제1도전형 반도체층(711)의 계면까지는 연장된다. 바람직하게는 제1도전형 반도체층(711)의 일부까지 연장된다. 다만, 콘택홀(730)은 전기적 연결 및 전류분산을 위한 것이므로 제1도전형 반도체층(711)과 접촉하면 목적을 달성하므로 제1도전형 반도체층(711)의 외부표면까지 연장될 필요는 없다.
콘택홀(741)은 제1도전형 반도체층(711)에 전류를 분산시키기 위한 것이므로 소정면적을 가져야 한다. 콘택홀(730)은 제1도전형 반도체층(711)상에 전류가 균일하게 분포될 수 있는 가능한 작은 면적으로 소정개수 형성되는 것이 바람직하다. 콘택홀(741)이 너무 적은 개수로 형성되면 전류분산이 어려워져 전기적 특성이 악화될 수 있고, 너무 많은 개수로 형성되면 형성을 위한 공정의 어려움 및 활성층의 감소로 인한 발광면적의 감소가 초래되므로 이러한 조건을 고려하여 그 개수는 적절히 선택될 수 있다. 따라서, 콘택홀(741)은 가능한 한 적은 면적을 차지하면서 전류분산이 효과적인 형상으로 구현된다.
콘택홀(741)은 제2전극층(720)으로부터 제1도전형 반도체층(711) 내부까지 형성되는데, 제1도전형 반도체층의 전류분산을 위한 것이므로 제2도전형 반도체층(713) 및 활성층(712)과는 전기적으로 분리될 필요가 있다. 따라서, 제2전극층(720), 제2도전형 반도체층(713) 및 활성층(712)과 전기적으로 분리되는 것이 바람직하다. 따라서, 제1절연층(730)은 콘택홀(130)의 둘레를 감싸면서 연장될 수 있다. 전기적 분리는 유전체와 같은 절연물질을 이용하여 수행할 수 있다.
도 34b에서, 제2전극층(720)의 노출된 영역은 제2전극층(720)의 외부전원(미도시)과의 전기적 연결을 위한 영역이다. 노출영역에는 전극패드부(760)가 위치할 수 있다. 이때, 비아홀(714) 내측면에는 제2절연층(770)이 형성되어 발광적층체(710) 및 전극패드부(760)를 전기적으로 분리할 수 있다.
도 34a에서 제1전극층(740) 및 제2전극층(720)은 같은 평면상에 위치하므로 반도체 발광다이오드 칩(700)은 수평형 반도체 발광다이오드 칩(700)의 특성을 나타내고, 도 34b에서 전극패드부(760)가 제1도전형 반도체층(711)의 표면에 위치하므로, 반도체 발광다이오드 칩(700)은 수직형 반도체 발광다이오드 칩의 특성을 나타낼 수 있다. 따라서 반도체 발광다이오드 칩(700)은 수평형 및 수직형을 통합한 형태의 구조를 나타내게 된다.
도 34a 내지 도 34c에서, 제1도전형 반도체층(711)은 n형 반도체층이고, 제1전극층(740)는 n형 전극일 수 있다. 이 경우, 제2도전형 반도체층(713)은 p형 반도체층이고, 제2전극층(720)는 p형 전극일 수 있다. 따라서, n형 전극인 제1전극층(740) 및 p형 전극인 제2전극층(720)은 제1절연층(730)을 그 사이에 구비하여 전기적으로 절연될 수 있다.
도 35는 본 실시예에 따라 표면에 요철패턴이 형성된 반도체 발광다이오드 칩에서의 발광을 도시하는 도면이다. 이미 설명한 동일한 구성요소에 대하여는 설명을 생략하기로 한다.
본 실시예에 따른 반도체 발광다이오드 칩(700)은 발광된 빛의 진행방향의 최외곽 표면이 제1도전형 반도체층(711)으로 구성되어 있다. 따라서, 포토리소그래피 방법과 같은 공지의 방법을 이용하여 표면에 요철 패턴(780)을 형성하는 것이 용이하다. 이 경우, 활성층(712)으로부터 발광된 빛은 제1도전형 반도체층(711)의 표면에 형성된 요철패턴(780)을 통과하여 추출되고 요철패턴(780)에 의해 광추출효율이 증가된다.
요철패턴(780)은 광결정(photonic crystal) 구조일 수 있다. 광결정은 굴절률이 서로 다른 매질이 결정처럼 규칙적으로 배열된 것을 나타내는데, 이러한 광결정은 빛의 파장의 배수의 길이 단위의 빛 조절이 가능하여 광추출효과를 더욱 높일 수 있다.
도 36은 본 실시예에 따른 반도체 발광다이오드 칩에서, 모서리에 제2전극층이 노출된 것을 나타낸 도면이다.
본 발명의 다른 측면에 따르면, 제1도전형 반도체층(811), 활성층(812), 제2도전형 반도체층(813), 제2전극층(820), 절연층(830), 제1전극층(840) 및 도전성 기판(850)을 순차 적층하는 단계; 제2전극층(820)의 제2도전형 반도체층(813)과의 계면 중 일부가 노출된 영역을 형성하는 단계; 및 제1전극층(840)이 제1도전형 반도체층(811)에 전기적으로 접속되고, 제2도전형 반도체층(813) 및 활성층(812)과는 전기적으로 절연되어 제1전극층(840)의 일면으로부터 제1도전형 반도체층(811)의 적어도 일부 영역까지 연장된 하나 또는 그 이상의 콘택홀(841)을 포함하도록 형성하는 단계;를 포함하는 반도체 발광다이오드 칩의 제조방법이 제공된다.
이때, 제2전극층(820)의 노출된 영역은 발광적층체(710)에 비아홀(814)을 형성하여 마련하거나(도 32 참조), 도 34에서와 같이, 발광적층체(810)를 메사식각하여 형성할 수 있다. 본 실시예에서 도 32를 참조하여 설명한 실시예와 동일한 구성요소에 대하여는 그 설명을 생략하기로 한다.
도 36을 참조하면, 반도체 발광다이오드 칩(800)의 일모서리가 메사식각되어 있다. 식각은 발광적층체(810)에 수행되어 제2전극층(820)이 제2도전형 반도체층(813)와의 계면측에서 노출되어 있다. 따라서, 제2전극층(820)의 노출된 영역은, 반도체 발광다이오드 칩(800)의 모서리에 형성된다. 모서리에 형성되는 경우는 전술한 실시예에서와 같이 비아홀을 형성하는 경우보다 간단한 공정이면서, 추후 전기적 연결공정 또한 용이하게 수행될 수 있다.
도 37은 발광면의 전류밀도와 발광효율의 관계를 도시하는 그래프를 나타내는 도면이다. 그래프에서 전류밀도가 약 10A/cm2이상인 경우, 전류밀도가 작은 경우에는 발광효율이 높고, 전류밀도가 큰 경우에는 발광효율이 낮은 경향을 나타낸다.
발광면적과 함께 이러한 경향을 표 1에 수치로 나타내었다.
표 1
발광면적(cm2) 전류밀도(A/cm2) 발광효율(lm/W) 향상율(%)
0.0056 62.5 46.9 100
0.0070 50.0 51.5 110
0.0075 46.7 52.9 113
0.0080 43.8 54.1 115
발광면적이 높을수록 발광효율이 높아지나, 발광면적을 확보하기 위하여는 분포된 전극의 면적이 감소되어야 하므로 발광면의 전류밀도는 감소하는 경향을 나타낸다. 그러나 이러한 발광면에서의 전류밀도의 감소는 반도체 발광소자의 전기적 특성을 해칠 수 있다는 문제점이 있다.
그러나, 이러한 문제점은 본 실시예에서의 전극연장부를 이용한 전류분산의 확보를 통하여 해소가 가능하다. 따라서, 전류밀도가 감소하여 발생할 수 있는 전기적 특성상의 문제점은 발광표면까지 형성되지 않고 그 내부에 형성되어 전류분산을 담당하는 전극연장부를 형성시키는 방법을 통하여 극복될 수 있다. 따라서, 본 실시예에 따른 반도체 발광다이오드 칩은 원하는 전류분산정도를 획득하면서 최대의 발광면적을 확보하여 바람직한 발광효율을 얻을 수 있다.
도 38 내지 도 41을 참조하여 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩의 구조를 설명한다.
도 38은 본 발명의 또 다른 실시예에 따른 발광다이오드 칩의 사시도이고, 도 39a 및 도 39b는 도 38의 발광다이오드 칩의 상면도이며, 도 40a 내지 도 40c는 각각 도 39b에 도시된 발광다이오드 칩의 A-A', B-B', 및 C-C'에서의 단면도이다.
본 실시예에 따른 발광다이오드 칩(900)은 제1 및 제2도전형 반도체층(910, 930)과 그 사이에 형성된 활성층(920)을 포함하며, 제1 및 제2도전형 반도체층(910, 930)으로 제공되며 서로 반대되는 제1면 및 제2면을 갖는 발광 적층체(910, 920, 930); 발광 적층체(910, 920, 930)가 복수의 발광영역으로 분리되도록 발광 적층체(910, 920, 930)의 제2면으로부터 적어도 제1도전형 반도체층(910)의 일부 영역까지 연장된 적어도 하나의 전기적 절연성의 격벽부(970); 복수의 발광영역에 위치한 제1도전형 반도체층(910)에 각각 접속되도록 형성된 제1전극구조(960); 제2도전형 반도체층(130)에 접속되도록 발광 적층체(910, 920, 930)의 제2면에 형성된 제2전극구조(940); 및 제2전극구조(940)에 전기적으로 연결되도록 발광 적층체(910, 920, 930)의 제2면에 형성된 도전성 기판(950)을 포함한다.
발광 적층체(910, 920, 930)는 제1 및 제2도전형 반도체층(910, 930)과 그 사이에 형성된 활성층(920)을 포함한다. 발광 적층체(910, 920, 930)는 제1도전형 반도체층(910)의 외부면을 제1면으로, 제2도전형 반도체층(930)의 외부면을 제2면으로 갖는다.
각각의 반도체층(910, 930)은, 예를 들면, GaN계반도체, ZnO계반도체, GaAs계반도체, GaP계반도체, 및 GaAsP계반도체와 같은 반도체로 구성될 수 있다. 반도체층의 형성은 예를 들면, 분자선 에피택시(Molecular beam epitaxy, MBE)방법을 이용하여 수행될 수 있다. 이외에도, 반도체층들은 III-V 족 반도체, II-VI 족 반도체, 및 Si로 구성된 군으로부터 적절히 선택되어 구현될 수 있다. 발광적층체는 격자부정합이 비교적 낮은 사파이어 기판과 같은 부도전성 기판(미도시)상에서 성장할 수 있다. 부도전성 기판(미도시)은 추후 도전성 기판 접합 전에 제거된다.
활성층(920)은 발광을 활성화시키는 층으로서, 제1도전형 반도체층(910) 및 제2도전형 반도체층(930)의 에너지 밴드 갭보다 적은 에너지 밴드 갭을 갖는 물질을 이용하여 형성한다. 예를 들어 제1도전형 반도체층(910) 및 제2도전형 반도체층(930)이 GaN계 화합물 반도체인 경우, GaN의 에너지 밴드 갭보다 적은 에너지 밴드 갭을 갖는 InAlGaN계 화합물 반도체를 이용하여 활성층(920)을 형성할 수 있다. 즉, 활성층(920)은 InxAlyGa(1-x-y)N(0≤x≤1, 0≤y≤1, 0≤x+y≤1)을 포함할 수 있다.
이때, 활성층(920)의 특성상, 불순물은 도핑되지 않는 것이 바람직하며, 구성물질의 몰비를 조절하여 발광하는 빛의 파장을 조절할 수도 있다. 따라서, 발광다이오드 칩(900)은 활성층(920)의 특성에 따라 적외선, 가시광선, 및 자외선 중 어느 하나의 빛을 발광할 수 있다.
활성층(920)에 따라 발광다이오드 칩(900)의 전체 에너지 밴드 다이어그램에는 에너지 우물구조가 나타나게 되고, 각각의 반도체층(910, 930)으로부터의 전자 및 정공은 이동하다 에너지 우물구조에 갇히게 되고, 발광이 더욱 효율적으로 발생하게 된다.
격벽부(970)는 발광 적층체(910, 920, 930)가 복수의 발광영역으로 분리되도록 발광 적층체(910, 920, 930)의 제2면으로부터 적어도 제1도전형 반도체층(910)의 일부 영역까지 연장되어 형성된다. 격벽부(970)는 제1도전형 반도체층(910)을 복수의 영역으로 분리시켜 제1도전형 반도체층(910)와 제1도전형 반도체층(910)상에 형성된 성장용 기판(미도시)과의 사이에 레이저 등의 분리수단을 적용할 경우, 계면에 인가되는 열에너지로 인한 응력을 감소시킨다.
예를 들어, 성장용 기판과의 분리수단으로서 레이저를 이용하는 경우 계면에서의 온도는 약 1000℃이다. 따라서, 그에 따른 열에너지로 분리시키지만 이러한 열은 추후 반도체층 및 접합될 도전성 기판(150)에 수축 및 팽창을 유도하는 응력을 발생시킨다. 일반적으로 응력의 크기는 면적에 비례하므로 대면적 발광다이오드 칩에서는 이러한 응력이 특히 불리한 영향을 미칠 수 있다.
그러나, 본 발명에 따른 발광다이오드 칩(900)은 격벽부(970)를 구비하고 있으므로 제1도전형 반도체층(910)의 면적은 복수개의 발광영역의 면적으로 작아지므로 응력을 감소시킬 수 있다. 즉, 각각의 복수개의 발광영역별로 보다 용이하게 팽창 및 수축이 진행되어 발광적층체(910, 920, 930)의 발광을 안정화시킬 수 있다. 바람직하게, 격벽부(970)는 반도체층(910, 930) 및 활성층(920)을 전기적으로 절연시키는데, 이를 위하여 격벽부는 공기로 충전될 수 있다. 또는 격벽부(970)는 내면에 절연층을 형성하고, 절연층 내부는 공기로 충전될 수 있다. 이외에도 내부 전체를 유전체와 같은 절연물질로 충전하여 전기적 절연을 수행할 수 있다.
격벽부(970)는 발광적층체(910, 930)를 전기적으로 절연하기 위하여 제2면으로부터 제1도전형 반도체층(910)의 상면까지 연장되어 형성될 수 있으나, 반드시 제1도전형 반도체층(910)의 상면까지 연장될 필요는 없고, 제1도전형 반도체층(910)의 내부까지 연장될 수 있다.
또한, 격벽부(970)는 하나의 구조로 구성될 수 있으나, 이와 달리 서로 분리된 복수의 격벽을 포함하여 구성될 수 있다. 이 경우, 복수의 격벽은 필요한 전기적 절연특성을 부여할 수 있도록 각각 다르게 형성할 수 있는데, 예를 들면, 본딩부(961)를 둘러싸는 격벽부 및 콘택홀(962)을 둘러싸는 격벽부는 서로 다른 높이나 형상을 갖을 수 있다.
제1전극구조(960)는 격벽부(970)로 분리된 복수의 발광영역에 위치한 제1도전형 반도체층(910)에 각각 접속되도록 형성된다. 제1전극구조(960)는 콘택홀(962), 본딩부(961) 및 배선부(963)를 포함한다.
콘택홀(962)은 복수개 구비될 수 있는데, 복수의 콘택홀(962) 각각은 복수의 발광영역에 각각 제공될 수 있다. 콘택홀(962)은 단일발광영역에 단일콘택홀이 제공되거나 또는 단일발광영역에 복수의 콘택홀이 제공될 수 있다. 콘택홀(962)은 제1도전형 반도체층(910)에 전기적으로 접속되고 제2도전형 반도체층(930) 및 활성층(920)과는 전기적으로 절연되도록 형성되는데, 이를 위하여 발광 적층체(910, 920, 930)의 제2면으로부터 제1도전형 반도체층(910)의 적어도 일부 영역까지 연장된다. 콘택홀(162)은 제1도전형 반도체층(910)상에 전류를 분산시키기 위하여 형성된다.
본딩부(961)는 발광 적층체(910, 920, 930)의 제1면으로부터 복수의 콘택홀(962) 중 적어도 하나에 연결되도록 형성되며, 제1면에 노출된 영역이 본딩영역으로 제공된다.
배선부(963)는 발광 적층체(910, 920, 930)의 제2면에 제공되며, 적어도 제2도전형 반도체층(930)과 전기적으로 절연되면서 본딩부(961)에 연결된 콘택홀(962)과 다른 콘택홀(962)을 서로 전기적으로 연결하도록 형성된다. 배선부(963)는 콘택홀(962)과 다른 콘택홀(962)을 전기적으로 연결하고, 또한, 콘택홀(962) 및 본딩부(961)를 연결할 수 있다. 제1도전형 반도체층(910) 및 활성층 아래에 배선부(963)가 위치하여 발광효율을 향상시킬 수 있다.
이하, 도 39a 내지 도 40c를 참조하여, 콘택홀(962), 본딩부(961) 및 배선부(963)를 더욱 상세히 설명하기로 한다.
제2전극구조(940)는 제2도전형 반도체층(930)에 전기적으로 접속되도록 발광 적층체(910, 920, 930)의 제2면에 형성된다. 즉, 제2전극구조(940)는 제2도전형 반도체층(930)을 외부전원(미도시)과 전기적으로 연결하는 전극이다. 제2전극구조(940)는 금속으로 구성될 수 있다. 제2전극구조(940)는 예를 들면, n형 전극으로는 Ti를, p형 전극으로는 Pd 또는 Au로 구성될 수 있다.
제2전극구조(940)는 활성층(920)으로부터 발생한 빛을 반사시키는 것이 바람직하다. 제2전극구조(940)는 활성층(920)의 하측에 위치하므로 활성층(920)을 기준으로 하여 발광다이오드 칩의 발광방향과 반대면에 위치한다. 따라서, 활성층(920)으로부터 제2전극구조(940)로 진행하는 빛은 발광방향과 반대방향이고, 따라서 이러한 빛은 반사되어야 발광효율이 증가된다. 따라서, 제2전극구조(940)에서 반사된 빛은 발광면으로 향하게 되고, 발광다이오드 칩의 발광효율이 증가된다.
활성층(920)으로부터 발생한 빛을 반사시키기 위하여 제2전극구조(940)는 가시광선영역에서 백색계열인 금속인 것이 바람직한데, 예를 들면, Ag, Al, 및 Pt 중 어느 하나일 수 있다. 제2전극구조(940)에 대하여는, 도4a 내지 도4c를 참조하여 이하 더 설명하기로 한다.
도전성 기판(950)은 제2전극구조(940)에 전기적으로 연결되도록 발광 적층체(910, 920, 930)의 제2면에 형성된다. 도전성 기판(950)은 금속성 기판이거나 반도체 기판일 수 있다. 도전성 기판(950)이 금속인 경우, Au, Ni, Cu, 및 W 중 어느 하나의 금속으로 구성될 수 있다. 또한, 도전성 기판(950)이 반도체 기판인 경우, Si, Ge, 및 GaAs 중 어느 하나의 반도체 기판일 수 있다. 도전성 기판을 발광다이오드 칩에 형성하는 방법으로는 도금씨드층을 형성하여 기판을 형성하는 도금법이나, 도전성 기판(950)을 별도로 준비하여 Au, Au-Sn, 또는 Pb-Sr과 같은 도전성 접착제를 이용하여 접합시키는 기판접합법이 이용될 수 있다.
도 39a를 참조하면, 제1도전형 반도체층(910)상에 표면에는 본딩부(961)가 형성되어 있고, 점선으로 표시된 복수의 콘택홀(962)은 제1도전형 반도체층(910)의 내부에 위치하고 있음이 나타나 있다. 제1도전형 반도체층(910)은 격벽부(970)로 서로 분리된 복수의 발광영역을 포함한다. 도 39a 및 도 39b에서 본딩부(961)는 하나만이 도시되어 있으나, 동일 발광영역에 복수개 형성되거나 또는 복수개의 발광영역 각각에 복수개 형성될 수 있다. 또한, 콘택홀(962)은 각각의 발광영역에 하나씩 형성되어 있으나, 단일 발광영역에 복수개 형성되어 전류분산을 더욱 향상시킬 수 있다.
도 39b는 도 39a에 나타난 제1도전형 반도체층(910)의 상면을 A-A', B-B', 및 C-C'로 절단한 것을 도시한다. A-A'는 콘택홀(962)만을 포함하는 단면을, B-B'는 본딩부(961) 및 콘택홀(962)을 포함하는 단면을, 그리고, C-C'는 콘택홀(962) 및 본딩부(961)를 포함하지 않고, 배선부(963)만을 포함하는 단면을 취하기 위하여 선택되었다.
도 40a 내지 도 40c는 각각 도 39b에 도시된 발광다이오드 칩의 A-A', B-B', 및 C-C'에서의 단면도이다. 이하, 도 38, 도 39a, 도 39b, 도 40a 내지 도 40c를 참조하여 설명하기로 한다.
도 40a에서, 콘택홀(962)은 제2전극구조(940)으로부터 제1도전형 반도체층(910) 내부까지 연장된다. 콘택홀(962)은 제1도전형 반도체층(910) 및 활성층(920)을 통과하여 제1도전형 반도체층(910)까지 연장되고, 적어도 제1도전형 반도체층(910)의 일부까지 연장되나, 본딩부(961)와 같이 제1도전형 반도체층(910)의 표면까지 연장될 필요는 없다. 그러나, 콘택홀(962)은 제1도전형 반도체층(910)에 전류분산을 위한 것이므로 제1도전형 반도체층(910)까지는 연장되어야 한다.
콘택홀(962)은 제1도전형 반도체층(910)에 전류를 분산시키기 위한 것이므로 소정면적을 가져야 한다. 그러나, 본딩부(961)와 같이 전기적 연결을 위한 것이 아니므로 제1도전형 반도체층(910)상에 전류가 균일하게 분포될 수 있는 가능한 적은 면적으로 소정개수 형성되는 것이 바람직하다. 콘택홀(962)이 너무 적은 개수로 형성되면 전류분산이 어려워져 전기적 특성이 악화될 수 있고, 너무 많은 개수로 형성되면 형성을 위한 공정의 어려움 및 활성층의 감소로 인한 발광면적의 감소가 초래되므로 이러한 조건을 고려하여 적절히 선택될 수 있다. 따라서, 콘택홀(962)은 가능한 한 적은 면적을 차지하면서 전류분산이 효과적인 형상으로 구현된다.
콘택홀(962)은 전류분산을 위하여 복수개인 것이 바람직하다. 또한, 콘택홀(962)은 원통형의 형상일 수 있는데, 그 단면의 면적은 본딩부(961)의 단면의 면적보다 작을 수 있다. 그리고 본딩부(961)와 소정거리 이격되어 형성되는 것이 바람직한데, 후술하는 배선부(963)에 의하여 제2전극구조(940)상에서 서로 연결될 수 있으므로 소정거리 이격되어 가능한한 제1도전형 반도체층(910)내에서 균일한 전류분산을 유도하여야 하기 때문이다.
콘택홀(962)은 제2전극구조(940)으로부터 제1도전형 반도체층(910) 내부까지 형성되는데, 제1도전형 반도체층의 전류분산을 위한 것이므로 제2도전형 반도체층(930) 및 활성층(920)과는 전기적으로 분리될 필요가 있다. 따라서, 제2전극구조(940), 제2도전형 반도체층(930) 및 활성층(920)과 전기적으로 분리되는 것이 바람직하다. 전기적 분리는 유전체와 같은 절연물질을 이용하여 수행할 수 있다.
도 40b에서, 본딩부(961)는 제2전극구조(940)으로부터 제1도전형 반도체층(910)의 표면까지 연장된다. 본딩부(961)는 제2전극구조(940)에서부터 시작하여, 제2도전형 반도체층(930), 활성층(920) 및 제1도전형 반도체층(910)을 통과하여 제1도전형 반도체층(910)의 표면까지 연장된다. 발광 적층체(910, 920, 930)의 제1면으로부터 복수의 콘택홀(962) 중 적어도 하나에 연결되도록 형성되며, 제1면에 노출된 영역이 본딩영역으로 제공된다.
본딩부(961)는 특히 제1전극구조(960)의 외부전원(미도시)과의 연결을 위한 것이므로, 제1전극구조(960)는 적어도 하나의 본딩부(961)를 구비하는 것이 바람직하다.
본딩부(961)는 제2전극구조(940)으로부터 제1도전형 반도체층(910)의 표면까지 연장되어 있다. 본딩부(961)는 제1도전형 반도체층(910)의 표면에서 외부전원과 전기적으로 연결되어 콘택홀에 전류를 공급하게 되므로 제2전극구조(940), 제1도전형 반도체층(910), 및 활성층(920)과 전기적으로 분리되는 것이 바람직하다. 전기적 분리는 유전체와 같은 절연물질을 이용하여 절연층을 형성하여 수행할 수 있다.
본딩부(961)는 콘택홀(962)에 전류를 공급하는 기능을 수행하나, 이외에도 제1도전형 반도체층(910)과 전기적으로 분리되지 않도록 구성되어 직접 전류를 분산시킬 수 있다. 본딩부(961)는 콘택홀(962)에 전류를 공급하는 기능과 제1도전형 반도체층(910)에 전류를 분산시키는 기능 중 요구되는 기능을 고려하여 제1도전형 반도체층(910)과 적절히 전기적으로 분리시킬 수 있다.
본딩부(961)는 특히, 활성층(920)에서의 단면의 면적이 제1도전형 반도체층(910)의 표면에서의 단면의 면적보다 작은 것이 바람직한데, 이는 활성층(920)을 보다 최대한 확보하여 발광효율을 증가시키기 위해서이다. 그러나, 본딩부(961)는 제1도전형 반도체층(910)의 표면에서는 외부전원(미도시)과의 연결을 위하여 소정면적을 가지는 것이 바람직하다.
본딩부(961)는 발광다이오드 칩(900)의 중앙에 위치할 수 있는데, 이 경우 콘택홀(962)은 가능한한 본딩부(961)와 소정거리 이격되어 골고루 분산되어 위치하는 것이 바람직하다. 다시 도 37a를 참조하면, 본딩부(961)와 콘택홀(962)이 제1도전형 반도체층(910)상에 골고루 분산되어 위치하여 전류분산을 최적화하고 있다. 도 39a에서는 본딩부(961)가 1개이고, 콘택홀(962)이 8개인 경우를 상정하여 도시하였으나, 각각의 개수는 전기적 연결 상황(예를 들면, 외부전원의 위치) 및 제1도전형 반도체층(910)의 두께 등과 같은 전류분산 상황을 고려하여 적절히 선택될 수 있다.
콘택홀(962)이 복수개인 경우, 본딩부(961)와 복수개의 콘택홀(962) 모두는 직접적으로 연결될 수 있다. 이 경우 발광다이오드 칩(900) 중심부에 본딩부(961)가 형성되고, 콘택홀(962)이 그 둘레에 위치하고 배선부(963)는 방사형으로 본딩부(961) 및 콘택홀(962)을 직접 연결시킬 수 있다.
또는 복수의 콘택홀(962) 중 몇몇의 콘택홀(962)은 본딩부(961)에 직접 연결되어 있고, 나머지 콘택홀(962)은 본딩부(161)에 직접 연결된 콘택홀(962)과 연결되어 본딩부(961)와는 간접적으로 연결될 수 있다. 이 경우에는 더욱 많은 수의 콘택홀(962)을 형성할 수 있어서, 전류분산의 효율화를 향상시키게 된다.
도 40a 내지 도 40c에서, 배선부(963)는 제2전극구조(940)상에 형성되어 본딩부(961) 및 콘택홀(962)을 연결한다. 따라서, 제2전극구조(950)의 상당부분이 빛을 발광하는 활성층(920)의 빛의 진행방향의 반대쪽 후면에 위치하게 되어 발광효율을 증가시키게 된다. 특히, 도 40c에서, 배선부(963)만이 제2전극구조(940)상에 위치하고 제2전극구조(950)가 제1도전형 반도체층(910), 활성층(920), 및 제1도전형 반도체층(910)상에 위치하지 않는 상태를 나타낸다. 따라서, 도 40c와 같은 경우, 본딩부(961) 및 콘택홀(962)이 발광에 영향을 미치지 않아 발광효율이 높이지는 영역이 된다.
그리고, 배선부(963)는 제2전극구조(940)과 전기적으로 분리되어 있다. 제1전극구조(960)과 제2전극구조(950)는 서로 반대극성을 나타내는 전극들이어서, 외부전원을 제1도전형 반도체층(110) 및 제2도전형 반도체층(930)에 각각 공급하므로 양 전극은 반드시 전기적으로 분리되어야 한다. 전기적 분리는 유전체와 같은 절연물질을 이용하여 절연층(980)을 형성하여 수행할 수 있다.
도 40b에서 본딩부(961)가 제1도전형 반도체층(910)의 표면에 위치함으로써, 수직형 발광다이오드 칩의 특성을 나타낼 수 있고, 도 40c에서는 배선부(963)가 제2전극구조(940)과 같은 평면에 위치하므로 수평형 발광다이오드 칩의 특성을 나타낼 수 있다. 따라서 발광다이오드 칩(900)은 수평형 및 수직형을 통합한 형태의 구조를 나타내게 된다.
도 40a 내지 도 40c에서, 제2도전형 반도체층은 n형 반도체층이고, 제2전극구조는 n형 전극부일 수 있다. 이 경우, 제1도전형 반도체층(910)은 p형 반도체층이고, 제2전극구조(940)는 p형 전극일 수 있다. 본딩부(961), 콘택홀(962) 및 배선부(963)는 서로 연결되어 있는 제2전극구조(950)인데, 제2전극구조(950)가 n형 전극인 경우, 절연물질을 이용하여 절연부(970)를 형성하여 p형 전극인 제2전극구조(940)과 전기적으로 분리될 수 있다.
도 41은 본 실시예에 따라 표면에 요철패턴이 형성된 발광다이오드 칩에서의 발광을 도시하는 도면이다. 본 발명에 따른 발광다이오드 칩은 발광된 빛의 진행방향의 최외곽 표면이 제1도전형 반도체층(910)으로 구성되어 있다. 따라서, 포토리소그래피 방법과 같은 공지의 방법을 이용하여 표면에 요철 패턴을 형성하는 것이 용이하다. 이 경우, 활성층(920)으로부터 발광된 빛은 제1도전형 반도체층(910)의 표면에 형성된 요철패턴(990)을 통과하여 추출되고 요철패턴(990)에 의해 광추출효율이 증가된다.
요철패턴(990)은 광결정(photonic crystal) 구조일 수 있다. 광결정은 굴절률이 서로 다른 매질이 결정처럼 규칙적으로 배열된 것을 나타내는데, 이러한 광결정은 빛의 파장의 배수의 길이 단위의 빛 조절이 가능하여 광추출효과를 더욱 높일 수 있다. 광결정 구조는 제1도전형 반도체층(910)을 형성하고 제2전극구조(950)까지 제조한 후에, 소정의 적절한 공정을 통하여 수행될 수 있다. 예를 들면, 식각 공정에 의하여 형성될 수 있다.
요철패턴(990)이 제1도전형 반도체층(910)에 형성된 경우, 격벽부(970)는 제1도전형 반도체층(910)의 표면까지 형성되지 않고 그 내부까지만 형성되는 것이 바람직하다. 격벽부(970)는 요철패턴(990)의 광추출효율향상성능에 불리한 영향을 미치지 않으면서, 발광영역을 복수개로 분리하는 역할을 수행한다.
도 42 내지 도 52을 참조하여 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩의 구조를 설명한다.
도 42는 본 발명의 일 실시형태에 따른 수직구조 반도체 발광다이오드 칩을 나타내는 단면도이며, 도 43 및 도 44는 도 42의 실시형태로부터 변형된 실시형태에 따른 수직구조 반도체 발광다이오드 칩을 나타낸다.
도 42를 참조하면, 본 실시형태에 따른 수직구조 반도체 발광다이오드 칩(1000)은 n형 및 p형 반도체층(1010, 1030)과 그 사이에 형성된 활성층(1020)을 구비하여 발광구조물을 이루며, 상기 발광구조물 하부에는 반사금속층(1040) 및 도전성 기판(1050)이 형성된다. 또한, 상기 n형 반도체층(1010) 위에는 n형 전극(1060)이 형성되며, 상기 발광구조물의 측면을 덮도록 요철 구조를 갖는 패시베이션층(1070)이 형성된다.
상기 n형 반도체층(1010) 및 p형 반도체층(1030)은 대표적으로 질화물 반도체로 이루어질 수 있다. 즉, 상기 n형 반도체층(1010) 및 p형 반도체층(1030)은 AlxInyGa(1-x-y)N 조성식(여기서, 0≤x≤1, 0≤y≤1, 0≤x+y≤1임)을 갖는 n형 불순물 및 p형 불순물이 도핑된 반도체 물질로 이루어질 수 있으며, 대표적으로 GaN, AlGaN, InGaN이 있다. 또한, 상기 n형 불순물로 Si, Ge, Se, Te 등이 사용될 수 있으며, 상기 p형 불순물로는 Mg, Zn, Be 등이 대표적이다. 한편, 수직 방향으로 방출되는 빛의 효율을 향상시키기 위하여 상기 n형 반도체층(1010) 상면에는 요철 구조가 형성될 수 있다.
상기 n형 및 p형 질화물 반도체층(1010, 1030) 사이에 형성되는 활성층(1020)은 전자와 정공의 재결합에 의해 소정의 에너지를 갖는 광을 방출하며, 양자우물층과 양자장벽층이 서로 교대로 적층된 다중 양자우물(MQW) 구조로 이루어질 수 있다. 다중 양자우물 구조의 경우, 일반적으로 InGaN/GaN 구조가 사용될 수 있다.
상기 반사금속층(1040)은 상기 활성층(1020)에서 발광 된 빛을 상기 n형 질화물 반도체층(1010) 방향으로 반사하는 기능을 수행할 수 있으며, Ag, Ni, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Au 등으로 이루어진다. 이 경우, 자세하게 도시하지는 않았으나, 반사금속층(1040)은 2층 이상의 구조로 채용되어 반사 효율을 향상시킬 수 있으며, 구체적인 예로서, Ni/Ag, Zn/Ag, Ni/Al, Zn/Al, Pd/Ag, Pd/Al, Ir/Ag. Ir/Au, Pt/Ag, Pt/Al, Ni/Ag/Pt 등을 들 수 있다. 다만, 본 실시 형태에서 상기 반사금속층(1040)은 필수적인 요소는 아니며, 경우에 따라 상기 반사금속층(104)이 생략된 구조도 가능하다.
상기 도전성 기판(1050)은 p형 전극 역할과 함께 후술할 레이저 리프트 오프 공정에서 발광구조물, 즉, n형 반도체층(1010), 활성층(1020) 및 p형 반도체층(1030)을 지지하는 지지체의 역할을 수행한다. 이 경우, 상기 도전성 기판(1050)은 Si, Cu, Ni, Au, W, Ti 등의 물질로 이루어질 수 있으며, 선택된 물질에 따라, 도금 또는 본딩 접합 등의 방법으로 형성될 수 있다.
상기 패시베이션층(1070)은 발광구조물, 특히, 상기 활성층(1020)을 보호하기 위한 절연층으로서, 상기 발광구조물이 일부 제거된 영역에 형성되며, 구체적으로, 상기 발광구조물의 측면 외에 도 42에 도시된 바와 같이, 상기 n형 반도체층(1010)의 상면 중 일부 영역 및 상기 반사금속층(1040)의 상면에까지 형성될 수 있다. 이 경우, 상기 반사금속층(1040)이 채용되지 않은 경우에는 상기 패시베이션층(1070)은 상기 도전성 기판(1050) 상면에 형성된다. 상기 발광구조물이 일부 제거되어 노출된 측면의 경우, 도 42에 도시된 바와 같이, 상부를 향하여 기울어질 수 있으며, 이러한 구조에 의해 발광 면적의 향상을 가져올 수 있으며, 나아가, 패시베이션층(1070) 형성이 보다 용이할 수 있다.
상기 패시베이션층(1070)은 보호 기능을 수행하기 위해 SiO2, SiOxNy, SixNy 등의 실리콘 산화물, 실리콘 질화물로 이루어질 수 있으며, 그 두께는 0.1 ~ 2㎛ 정도가 바람직하다. 이에 따라, 상기 패시베이션층(1070)은 굴절률이 약 1.4 ~ 2.0 정도가 되며, 공기 또는 패키지의 몰드 구조와 굴절률 차이로 인해 상기 활성층(1020)에서 방출된 빛이 외부로 빠져나가기가 어렵다. 특히, 본 실시 형태와 같은 수직구조 반도체 발광소자(100)의 경우, p형 반도체층(1030)의 두께가 상대적으로 얇아 활성층(1020)의 측 방향으로 방출된 빛은 패시베이션층(1070)을 통과하여야 외부로 방출될 수 있으나, 상기 활성층(1020)으로부터 상기 패시베이션층(1070)을 향하여 측 방향으로 방출된 빛은 상기 패시베이션층(1070)의 외부 면에 대한 입사각이 매우 작아 외부로 빠져나가기는 더욱 어렵게 된다.
본 실시 형태의 경우, 상기 패시베이션층(1070)에 요철 구조를 형성하여 외부 광 추출효율이 향상되도록 하였으며, 특히, 도 42에 도시된 바와 같이, 상기 활성층(1020)의 측 방향으로 방출된 빛이 통과하는 영역에 요철 구조가 형성될 경우, 수직구조 반도체 발광다이오드 칩(1000)의 측면으로 방출되는 빛의 양이 증가될 수 있다. 여기서, 상기 활성층(1020)의 측 방향으로 방출된 빛이 통과하는 영역은 상기 반사금속층(1040)의 상면 중 발광구조물이 형성되지 않은 영역으로 볼 수 있다. 패시베이션층(1070)에 요철 구조를 채용한 구조를 다른 구성 요소가 모두 동일하되 요철 구조가 없는 구조와 광 추출효율을 비교한 시뮬레이션 결과, 본 실시 형태에서 약 5% 이상의 광 추출효율 향상 효과를 보였다. 한편, 본 실시 형태에서 반드시 요구되는 사항은 아니지만, 상기 패시베이션층(1070)의 요철 구조는 상기 n형 반도체층(1010)의 상면에 해당하는 영역에도 형성되어 수직 방향 광 추출효율을 향상시킬 수 있다.
도 43 및 도 44에 도시된 바와 같이, 패시베이션층의 요철 구조 형성 영역은 외부 광 추출효율의 극대화를 위하여 다양하게 변화될 수 있다. 도 43과 같이, 요철 구조는 패시베이션층(1070`)의 측면에까지 형성될 수 있다. 또한, 도 44와 같이, 패시베이션층(1070``)의 하면, 즉, 반사금속층(1040`)을 향하는 면에도 요철 구조가 형성됨이 바람직하며, 이 경우, 이에 대응하는 형상의 패턴이 반사금속층(1040`)에 형성될 수 있다.
도 45 내지 도 48은 도 42에서 설명한 구조를 갖는 수직구조 반도체 발광다이오드 칩의 제조방법을 설명하기 위한 공정별 단면도이다.
우선, 도 45에 도시된 바와 같이, 반도체 단결정 성장용 기판(1080) 위에 n형 반도체층(1010), 활성층(1020) 및 p형 반도체층(1030)을 MOCVD, MBE, HVPE 등과 같은 공정을 이용하여 순차적으로 성장시킴으로써 발광구조물을 형성한다. 상기 반도체 단결정 성장용 기판(1080)은 사파이어, SiC, MgAl2O4, MgO, LiAlO2, LiGaO2 , GaN 등의 물질로 이루어진 기판을 사용할 수 있다. 이 경우, 사파이어는 육각-롬보형(Hexa-Rhombo R3c) 대칭성을 갖는 결정체로서 c축 및 a측 방향의 격자상수가 각각 13.001Å과 4.758Å이며, C(0001)면, A(1120)면, R(1102)면 등을 갖는다. 이 경우, 상기 C면은 비교적 질화물 박막의 성장이 용이하며, 고온에서 안정하기 때문에 질화물 성장용 기판으로 주로 사용된다.
다음으로, 도 46에 도시된 바와 같이, 상기 p형 반도체층(1030) 상에 반사금속층(1040)과 도전성 기판(1050)을 도금 또는 서브마운트 본딩 등의 방법으로 형성한다. 이후, 구체적으로 도시하지는 않았으나, 레이저 리프트 오프 또는 화학적 리프트 오프 등의 적절한 리프트 오프 공정에 의해 상기 반도체 단결정 성장용 기판(1080)을 제거한다.
다음으로, 도 47에 도시된 바와 같이, 소자 단위의 다이싱 및 패시베이션층 형성을 위해 상기 발광구조물을 일부 제거하며, 이 경우, 제거되어 노출된 측면이 상부를 향하여 기울어지도록 할 수 있다. 또한, 수직 방향으로 광 추출효율을 향상시키기 위해 n형 반도체층(1010)의 상면, 즉, 반도체 단결정 성장용 기판이 제거되어 노출된 면에 습식 식각 등의 공정으로 요철 구조를 형성할 수 있다.
다음으로, 도 48에 도시된 바와 같이, 발광구조물을 보호하기 위한 패시베이션층(1070)을 형성한다. 본 단계의 경우, 예컨대, 실리콘 산화물 또는 실리콘 질화물을 적절히 증착하여 실행될 수 있으며, 상기 패시베이션층(1070)의 광 방출면에는 요철 구조를 형성하여 측 방향 광방출효율을 향상시킬 수 있다. 이 경우, 요철 구조 형성은 당해 기술분야에서 공지된 건식 또는 습식 식각 공정을 적절히 이용하여 실행될 수 있다. 또한, 필요에 따라, 상기 패시베이션층(1070)의 다른 광 방출면에도 요철 구조를 형성할 수 있다. 패시베이션층(1070)을 형성한 후에는 상기 n형 반도체층(1010) 상면에 n형 전극 형성하여 도 40에 도시된 완성된 구조를 얻을 수 있다.
본 발명에서는 전기적 특성과 광학적 특성이 더욱 향상될 수 있도록 상술한 수직구조에서 변형된 구조를 갖는 반도체 발광다이오드 칩을 제공한다.
도 49는 본 발명의 다른 실시 형태에 따른 반도체 발광다이오드 칩을 나타내는 개략적인 단면도이다. 도 49를 참조하면, 본 실시 형태에 따른 반도체 발광다이오드 칩(1100)은 도전성 기판(1105), 도전성 기판(1105) 위에 순차적으로 형성된 제1 도전형 반도체층(1103), 활성층(1102) 및 제2 도전형 반도체층(1101)을 구비하는 발광구조물, 제2 도전형 반도체층(1101)에 전기적 신호를 인가하기 위한 제2 도전형 전극(1106) 및 상기 발광구조물의 측면에 형성된 요철 구조의 패시베이션층(1107)을 구비하는 구조이다. 도 49의 경우, 활성층(1102)이 도 42 등에 도시된 구조와 비교하여 상대적으로 상부에 위치하게 도시되어 있으나, 활성층(1102)의 위치는 다양하게 변경될 수 있으며, 예컨대, 패시베이션(1107)의 하부와 비슷한 높이로 형성될 수도 있을 것이다.
이전 실시 형태, 즉, 수직구조 반도체 발광다이오드 칩의 경우, 사파이어 기판이 제거된 n형 반도체층 노출면에 n형 전극을 형성하지만, 본 실시 형태에서는 도전성 비아를 이용하여 n형 반도체층 하부 방향을 통해 외부로 노출된다. 구체적으로, 제2 도전형 전극(1106)은 제1 도전형 반도체층(1104) 및 활성층(1102)을 관통하여 제2 도전형 반도체층(1101)과 그 내부에서 접속된 도전성 비아(v) 및 이로부터 연장되어 상기 발광구조물의 외부로 노출된 전기 연결부(P)를 구비한다. 이 경우, 제2 도전형 전극(1106)이 도전성 기판(1105), 제1 도전형 반도체층(1103) 및 활성층(1102)과 전기적으로 분리될 필요가 있으므로, 절연체(1108)가 제2 도전형 전극(1106) 주변에 적절히 형성된다. 절연체(1108)는 전기 전도도가 낮은 물질이면 어느 것이 사용 가능하지만, 광 흡수력이 낮은 것이 바람직하며, 예컨대, 패시베이션층(1107)과 같은 물질로 형성할 수 있다.
제2 도전형 전극(1106)의 경우, 제2 도전형 반도체층(1101)과 오믹 컨택을 이룰 수 있는 금속 물질로 이루어질 수 있다. 또한, 제2 도전형 전극(1106)은 전체를 동일한 물질로 형성할 수도 있겠으나, 전기 연결부(P)가 본딩 패드부로 사용될 수 있는 점을 고려하여 전기 연결부(P)를 다른 부분과 상이한 물질로 형성할 수 있을 것이다. 한편, 반드시 이에 제한되는 것은 아니지만, 이전에서 설명한 제조 공정을 감안하였을 때, 통상적으로 제1 및 제2 도전형 반도체층(1101, 1103)은 각각 p형 및 n형 반도체층이 될 수 있다. 부가적인 요소로서, 도 47에 도시된 것과 같이, 제1 도전형 반도체층(1103)과 도전성 기판(1105) 사이에는 제1 컨택층(1104)이 형성될 수 있으며, Ag, Al 등과 같이 반사도가 높은 금속이 채용될 수 있다. 이 경우, 제1 컨택층(1104)과 제2 도전형 전극(1106)은 절연체(1108)에 의하여 서로 전기적으로 분리된다.
상술한 내용의 전기 연결 구조에 의하여 제2 도전형 반도체층(1101)은 그 상부가 아닌 내부로부터 전기 신호가 인가될 수 있다. 특히, 제2 도전형 반도체층(1101)의 상면에 전극이 형성되지 않아 발광 면적이 증가될 수 있으며, 내부에 형성된 도전성 비아(v)에 의하여 전류 분산 효과가 향상될 수 있다. 이 경우, 도전성 비아(v)의 개수, 면적, 형상 등을 적절히 조절하여 원하는 전기적 특성을 얻을 수 있을 것이다. 본 실시 형태의 경우, 도전성 기판을 형성하는 것이나 사파이어 기판을 제거하는 등의 주요 공정은 수직구조 반도체 발광다이오드 칩의 제조 공정을 이용하지만, 공정에 의하여 얻어진 칩의 형상은 수평 구조에 보다 가까운 것으로 볼 수 있는 점에서, 수직구조와 수평구조의 혼합 구조로 칭할 수 있을 것이다.
이전 실시 형태와 마찬가지로, 상기 발광구조물의 측면 등에는 패시베이션층(1107)이 형성되며, 활성층(1102)에서 방출된 광의 경로 상에 요철 구조가 형성되며, 이에 의하여 활성층(1102)으로부터 패시베이션층(1107)을 향하여 측 방향으로 방출된 빛의 추출 효율을 향상시킬 수 있다. 이와 더불어, 도 49에 도시된 것과 같이, 제2 도전형 반도체층(1101) 상면에도 요철 구조가 형성될 수 있으며, 따로 도시하지는 않았으나, 패시베이션층(1107)의 경사진 측면에도 요철이 형성될 수 있을 것이다.
도 52는 도 51에서 변형된 구조를 갖는 반도체 발광다이오드 칩을 나타내는 개략적인 단면도이다. 도 52에 도시된 실시 형태의 경우, 도 51에서 설명한 구조에서 식각저지층(1109)이 추가된 구조로서 이하에서는 식각저지층(1109)에 대해서만 설명한다.
식각저지층(1109)은 적어도 도전성 기판(1105) 상면 중 상기 발광구조물이 형성되지 않은 영역 위에 형성되며, 특정 식각 방식에 대하여 발광구조물을 이루는 반도체 물질, 예컨대, 질화물 반도체와 다른 식각 특성을 갖는 물질(SiO2 등의 산화물)로 이루어진다. 발광구조물이 식각될 경우 식각저지층(1109)이 위치한 영역까지만 식각될 수 있으므로, 식각저지층(1109)에 의해 식각 깊이가 제어될 수 있다. 이 경우, 공정의 용이성을 위하여 식각저지층(1109)과 절연체(1108)를 동일한 물질로 형성할 수 있을 것이다. 제2 도전형 전극(1106)이 외부로 노출될 필요성 등으로 상기 발광구조물을 식각할 경우, 도전성 기판(1105)이나 제1 컨택층(1104)을 이루는 물질이 발광구조물의 측면으로 퇴적되어 누설 전류가 발생할 수 있으므로, 식각에 의해 제거될 발광구조물 하부에 미리 식각저지층(1109)을 형성하여 둠으로써 이러한 문제를 최소화할 수 있다.
도 51은 본 발명의 또 다른 실시 형태에 따른 반도체 발광다이오드 칩을 나타내는 개략적인 단면도이며, 도 52는 도 51의 구조에서 식각저지층이 추가된 구조를 나타낸다. 도 51를 참조하면, 본 실시 형태에 따른 반도체 발광다이오드 칩(1200)은 도전성 기판(1205), 도전성 기판(1205) 위에 순차적으로 형성된 제1 도전형 반도체층(1203), 활성층(1202) 및 제2 도전형 반도체층(1201)을 구비하는 발광구조물, 제1 도전형 반도체층(1203)에 전기 신호를 인가하기 위한 제2 컨택층(1204), 도전성 기판(1205)으로부터 제2 도전형 반도체층(1201)의 내부까지 연장된 도전성 비아(v) 및 상기 발광구조물의 측면에 형성된 요철 구조의 패시베이션층(1207)을 구비하는 구조이다.
도 49에서 설명한 구조와 다른 사항을 중심으로 설명하면, 우선, 도전성 기판(1205)은 제2 도전형 반도체층(1201)과 전기적으로 연결되며, 제1 도전형 반도체층(1203)과 연결되는 제1 컨택층(1204)이 전기 연결부(P)를 구비하여 외부로 노출된다. 도전성 기판(1205)은 절연체(1208)에 의하여 제1 컨택층(1204), 제1 도전형 반도체층(1203) 및 활성층(1202)과 전기적으로 분리될 수 있다.
즉, 도 49의 실시 형태에서는 제2 도전형 반도체층(1101)과 연결된 제2 도전형 전극(1106)이 외부로 노출되어 전기 연결부(P)를 제공하며, 본 실시 형태에서는 제1 도전형 반도체층(1203)과 연결된 제1 컨택층(1204)이 외부로 노출되어 전기 연결부(P)를 제공하는 점에서 구조적인 차이가 있다.
이러한 전기 연결 방식의 차이 외에 다른 구조와 이로부터 얻어지는 효과는 도 49에서 설명한 내용과 같으며, 도 52에 도시된 것과 같이 식각저지층(1209)도 채용될 수 있다. 다만, 도 51의 실시 형태, 즉, 제1 컨택층(1204)이 외부로 노출된 구조가 도 49의 실시 형태와 비교하여 절연체(1208)의 형성 공정이 다소 용이한 면이 있다.
도 53 내지 도 62을 참조하여 본 발명의 또 다른 실시형태에 따른 발광다이오드 칩의 구조를 설명한다.
도 53은 본 발명의 다른 실시예에 따른 반도체 발광다이오드 칩의 사시도이고, 도 54는 도 53의 반도체 발광다이오드 칩의 상부평면도이며, 도 55은 도 54에 도시된 반도체 발광다이오드 칩의 A-A'선에서의 단면도이다. 이하, 도 53 내지 도 55를 참조하여 설명한다.
본 발명의 일 실시예에 따른 반도체 발광다이오드 칩(1300)은 순차적으로 적층된 제 1 도전형 반도체층(1311), 활성층(1312), 제 2 도전형 반도체층(1313), 제 2 전극층(1320), 절연층(1330), 제 1 전극층(1340) 및 도전성 기판(1350)을 포함한다. 이 때 제1 전극층(1340)은 제 1 도전형 반도체층(1311)에 전기적으로 접속하기 위하여 제 2 도전형 반도체층(1313) 및 활성층(1312)과는 전기적으로 절연되어 제 1 전극층(1340)의 일면으로부터 제 1 도전형 반도체층(1311)의 적어도 일부 영역까지 연장된 하나이상의 콘택 홀(1341)을 포함한다. 상기 제 1 전극층(1340)은 본 실시예에서 필수적인 구성요소는 아니다. 도시되지 않았지만, 제 1 전극층을 포함하지 않을 수 있고, 콘택 홀(1341)은 도전성 기판의 일면으로부터 형성될 수 있다. 즉, 도전선 기판(1350)은 제 1 도전형 반도체층(1311)에 전기적으로 접속하기 위하여 제 2 도전형 반도체층(1313) 및 활성층(1312)과는 전기적으로 절연되어 제 1 전극층(1340)의 일면으로부터 제 1 도전형 반도체층(1311)의 적어도 일부 영역까지 연장된 하나이상의 콘택 홀(1341)을 포함할 수 있다. 이때, 도전성 기판은 외부 전원(미도시)과 전기적으로 연결되고, 제 1 도전형 반도체층은 도전성 기판을 통하여 전압이 인가된다.
제 2 전극층(1320)은 제 1 도전형 반도체층(1311), 활성층(1312) 및 제 2 도전형 반도체층(1313)의 식각에 의하여, 제 2 도전형 반도체층(1313)과의 계면 중 일부가 노출된 영역(1314)을 포함하고, 상기 노출 영역(1314)에는 식각 저지층(1321)이 형성된다.
반도체 발광다이오드 칩(1300)의 발광은 제 1 도전형 반도체층(1311), 활성층(1312), 및 제 2 도전형 반도체층(1313)에서 수행되므로, 이들을 이하, 발광적층체(1310)라 한다. 즉, 반도체 발광다이오드 칩(1300)은 발광적층체(1310) 및 제 1 도전형 반도체층(1311)과 콘택 홀(1341)에 의하여 전기적으로 접속되는 제 1 전극층(1340), 제 2 도전형 반도체층(1313)과 전기적으로 접속되는 제 2 전극층(1320), 및 전극층들(1320, 1340)을 전기적으로 절연시키기 위한 절연층(1330)을 포함한다. 또한, 반도체 발광다이오드 칩(1300)의 지지를 위하여 도전성 기판(1350)을 포함한다.
상기 제 1 도전형 및 제 2 도전형 반도체층(1311, 1313)은 이에 제한되는 것은 아니나, 예를 들면 GaN계 반도체, ZnO계 반도체, GaAs계 반도체, GaP계 반도체, 또는 GaAsP계 반도체와 같은 반도체 물질을 포함할 수 있다. 이외에도, 상기 반도체층(1311, 1313)은 III-V족 반도체, II-VI족 반도체 및 Si로 이루어진 군으로부터 적절히 선택될 수 있다. 또한 상기 반도체층(1311, 1313)은 상술한 반도체에 각각의 도전형을 고려하여 n형 불순물 또는 p형 불순물로 도핑될 수 있다.
상기 활성층(1312)은 발광을 활성화시키는 층으로서, 제 1 도전형 반도체층(1311) 및 제 2 도전형 반도체층(1313)의 에너지 밴드 갭보다 작은 에너지 밴드 갭을 갖는 물질을 이용하여 형성한다. 예를 들어, 제 1 도전형 반도체층(1311) 및 제 2 도전형 반도체층(1313)이 GaN계 화합물 반도체인 경우, GaN의 에너지 밴드 갭보다 적은 에너지 밴드 갭을 갖는 InAlGaN계 화합물 반도체를 이용하여 활성층(1312)을 형성할 수 있다. 즉, 활성층(112)은 InxAlyGa(1-x-y)N(0≤x≤1, 0≤y≤1, 0≤x+y≤1)을 포함할 수 있다.
이때, 활성층(1312)의 특성상, 불순물은 도핑되지 않는 것이 바람직하며, 구성물질의 몰비를 조절하여 발광하는 빛의 파장을 조절할 수도 있다. 따라서, 반도체 발광다이오드 칩(1300)은 활성층(1312)의 특성에 따라 적외선, 가시광선, 및 자외선 중 어느 하나의 빛을 발광할 수 있다.
상기 제 1 전극층(1340) 및 제 2 전극층(1320)은 각각 동일한 도전형의 반도체층에 전압을 인가하기 위한 층들로써, 상기 전극층(1320, 1340)에 의하여 상기 반도체층(1311, 1313)은 외부전원(미도시)과 전기적으로 연결된다.
제 1 전극층(1340)은 제 1 도전형 반도체층(1311)에, 제 2 전극층(1320)은 제 2 도전형 반도체층(1313)에 각각 접속되므로 제 1 절연층(1330)을 통하여 서로 전기적으로 분리된다. 상기 절연층(1330)은 전기 전도성이 낮은 물질로 구성되는 것이 바람직한데, 예를 들면, SiO2와 같은 산화물을 포함할 수 있다.
제 1 전극층(1340)은 제 1 도전형 반도체층(1311)에 전기적으로 접속하기 위하여, 제 2 도전형 반도체층(1313) 및 활성층(1312)과는 전기적으로 절연되어(제 1 전극층 및 제 2 전극층 사이에 위치하는 절연층(1330)이 연장되어 형성될 수 있음) 제 1 도전형 반도체층(1311)의 일부 영역까지 연장된 하나 이상의 콘택 홀(1341)을 포함한다. 상기 콘택 홀(1341)은 제 2 전극층(1320), 절연층(1330) 및 활성층(1312)을 관통하여 제 1 도전형 반도체층(1311)까지 연장되고 전극물질을 포함한다. 상기 콘택 홀(1341)에 의하여 제 1 전극층(1340) 및 제 1 도전형 반도체층(1311)이 전기적으로 접속되어, 제 1 도전형 반도체층(1311)은 외부전원(미도시)과 연결된다.
상기 콘택 홀(1341)이 단지 제 1 도전형 반도체층(1311)의 전기적 연결만을 위한 것이라면, 제 1 전극층(1340)은 하나의 콘택 홀(1341)을 포함할 수 있다. 다만, 제 1 도전형 반도체층(1311)에 전달되는 전류의 균일한 분산을 위하여 제 1 전극층(1340)은 콘택 홀(1341)을 소정 위치에 하나 이상 구비할 수 있다.
제 2 전극층(120)은 활성층(1312)의 하측에 위치하여 활성층(1312)을 기준으로 하여 반도체 발광소자(1300)의 발광방향과 반대 면에 위치한다. 따라서, 제 2 전극층(1320)을 향하여 진행하는 빛은 반사되어야 발광효율이 증가한다.
제 2 전극층(1320)은 활성층(1312)으로부터 발생한 빛을 반사시키기 위하여 가시광선영역에서 백색계열 금속인 것이 바람직한데, 예를 들면 Ag, Al, 또는 Pt 중 하나 이상을 포함할 수 있다.
제 2 전극층(1320)은 제 1 도전형 반도체층(1311), 활성층(1312) 및 제 2 도전형 반도체층(1313)의 식각에 의하여, 제 2 도전형 반도체층(1313)과의 계면 중 일부가 노출된다. 상기 노출 영역(1314)에는 식각 저지층(1321)이 형성된다. 제 1 전극층(1340)은 하면에 위치한 도전성 기판(1350)과 접촉되어 있어 외부 전원과 연결될 수 있는 반면에, 제 2 전극층(1320)은 외부 전원(미도시)과의 연결을 위하여 별도의 연결영역이 필요하다. 따라서, 제 2 전극층(120)은 발광적층체(1310)의 일 영역을 식각하여 제 2 도전형 반도체층(1313)과의 계면 중 일부에 노출 영역(1314)을 갖는다. 이로써, 제 2 도전형 반도체층(1313)은 제 2 전극층(1320)에 의하여 외부 전원(미도시)과 연결된다.
상기 노출 영역(1314)의 면적은 발광면적, 전기적 연결효율 및 제 2 전극층(1320)에서의 전류분산을 고려하여 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의하여 적절히 선택될 수 있다. 도 1 내지 도 3은 발광 적층체(1310)의 모서리가 식각되어, 제 2 전극층(1320)의노출 영역(1314)이 모서리에 위치한 실시예가 도시되어 있다.
상기 노출영역(1314)은 발광적층체(1310)의 일부만을 식각하고, 통상 금속을 포함하는 제 2 전극층(1320)은 식각하지 않도록 선택적 식각을 통하여 수행한다. 그러나, 발광적층체(1310)의 일 영역을 식각하기 위한 선택적 식각은 완벽하게 제어하기 어려워 발광적층체(1310) 하면에 위치하고 있는 제 2 전극층도 일부 식각이 진행될 수 있다. 이와 같이 제 2 전극층(1320)의 일부가 식각되는 경우 제 2 전극층(1320)을 이루는 금속 물질이 제 2 도전형 반도체층(1313)에 접합되어 누설전류가 발생된다. 따라서, 제 2 전극층(1320)은 발광적층체(1310)의 식각이 진행되는 영역(제 2 전극층의 노출영역)에 식각 저지층(1321)이 형성된다.
상기 식각 저지층(1321)에 의하여 제 2 전극층(1320)을 이루는 금속이 발광 적층체(1310)의 측면에 접합하는 것을 방지하여 누설전류를 감소시킬 수 있고, 식각이 용이하게 진행될 수 있다. 상기 식각 저지층(1321)은 발광 적층체(1300)의 식각을 억제하기 위한 물질로써, 이에 제한되는 것은 아니나, SiH4, SiN, SiON, 및 SiO2로 이루어진 군으로부터 선택되는 하나 이상의 절연 물질일 수 있다. 다만, 식각 저지층(1321)은 반드시 절연 물질일 필요는 없으며, 도전성 물질이더라도 소자의 작동에 영향을 미치지 않는다. 따라서, 식각 저지층(1321)은 식각 저지 기능만 수행할 수 있다면 도전성 물질 중에서 적절히 선택될 수도 있을 것이다.
또한, 상기 노출 영역(1314)에는 식각 저지층(1321)을 관통하여 전극 패드부(1360)가 형성될 수 있다. 전극 패드부는 식각 저지층(1321)을 관통하여 제 2 전극층과 전기적으로 연결된다. 이의 경우 제 2 전극층(1320)과 외부전원(미도시)의 전기적 연결은 보다 용이해 진다.
도전성 기판(1350)은 제 1 전극층(1340)의 하면에 위치하는 것으로, 제 1 전극층(1340) 접촉되어 전기적으로 연결된다. 도전성 기판(1350)은 금속성 기판이거나 반도체 기판일 수 있다. 도전성 기판(1350)이 금속인 경우, Au, Ni, Cu, 및 W 중 어느 하나의 금속으로 구성될 수 있다. 또한, 도전성 기판(1350)이 반도체 기판인 경우, Si, Ge, 및 GaAs 중 어느 하나의 반도체 기판일 수 있다. 이들 도전성 기판(1350)은 격자 부정합이 비교적 낮은 사파이어 기판을 성장기판으로 사용한 후, 사파이어 기판을 제거하고 접합된 지지기판일 수 있다.
도 54를 참조하면, 반도체 발광다이오드 칩(1300)의 상부평면도가 도시되어 있다. 반도체 발광다이오드 칩(1300)의 상면에는 나타나지 않지만 콘택 홀(1341)의 위치를 표시하기 위하여 콘택 홀(1341)을 점선으로 도시하였다. 콘택 홀(1341)은 제 2 전극층(1320), 제 2 도전형 반도체층(1313) 및 활성층(1312)과 전기적으로 분리되기 위하여 그 둘레에 절연층(1330)이 연장될 수 있다. 이에 대하여는 이하, 도 55을 참조하여 자세히 설명하기로 한다.
도 55은 도 54에 도시된 반도체 발광다이오드 칩의 A-A'선에서의 단면도이다. A-A'는 콘택 홀(1341) 및 노출 영역(1314)을 포함하는 단면을 취하기 위하여 선택되었다.
도 55을 참조하면, 콘택 홀(1341)은 제 1 전극층(1340)의 계면에서부터 제 2 전극층(1320), 제 2 도전형 반도체층(1313) 및 활성층(1312)을 통과하여 제 1 도전형 반도체층(1311) 내부까지 연장된다. 적어도 활성층(1312) 및 제 1 도전형 반도체층(1311)의 계면까지는 연장되고, 바람직하게는 제 1 도전형 반도체층(1311)의 일부까지 연장된다. 다만, 콘택 홀(1341)은 제 1 도전형 반도체층(1311)의 전기적 연결 및 전류분산을 위한 것이므로 제 1 도전형 반도체층(1311)과 접촉하면 목적을 달성하므로 제 1 도전형 반도체층(1311)의 외부표면까지 연장될 필요는 없다.
또한 콘택 홀(1341)은 제 1 도전형 반도체층(1311)에 전류를 분산시키기 위한 것이므로 소정면적을 가지는 것이 바람직하다. 콘택 홀(1341)은 제 1 도전형 반도체층(1311)상에 전류가 균일하게 분포될 수 있는 가능한 작은 면적으로 소정개수가 형성되는 것이 바람직하다. 콘택 홀(1341)이 너무 적은 개수로 형성되면 전류분산이 어려워져 전기적 특성이 악화될 수 있고, 너무 많은 개수로 형성되면 형성을 위한 공정의 어려움 및 활성층의 감소로 인한 발광면적의 감소가 초래되므로 그 개수는 적절히 선택될 수 있다. 따라서, 콘택 홀(1341)은 가능한 한 적은 면적을 차지하면서 전류분산이 효과적인 형상으로 구현된다.
콘택 홀(1341)은 제 1 전극층(1340)으로부터 제 1 도전형 반도체층(1311) 내부까지 형성되는데, 제 1 도전형 반도체층의 전류분산을 위한 것이므로 제 2 도전형 반도체층(1313) 및 활성층(1312)과는 전기적으로 분리될 필요가 있다. 따라서, 절연층(1330)은 콘택 홀(1341)의 둘레를 감싸면서 연장될 수 있다.
도 55에서, 제 2 전극층(1320)은 제 2 도전형 반도체층(1313)과의 계면 중 일부가 노출된 영역(1314)을 포함하는데, 이는 제 2 전극층(1320)의 외부전원(미도시)과의 전기적 연결을 위한 영역이다. 노출 영역(1314)에는 식각 저지층(1321)이 형성된다. 상기 식각 저지층(1321)을 관통하여 상기 제 2 전극층(1320)과 전기적으로 연결된 전극 패드부(1360)를 포함할 수 있다. 이 때, 노출 영역(1314)의 내측면에는 발광적층체(1310) 및 전극패드부(1360)를 전기적으로 분리하기 이하여 절연층(1370)이 형성될 수 있다.
도 55에서 제 1 전극층(1340) 및 제 2 전극층(1320)은 같은 평면상에 위치하므로 반도체 발광소자(1300)는 수평형 반도체 발광다이오드 칩의 특성을 나타내고, 도 55에서 전극 패드부(1360)가 제 1 도전형 반도체층(1311)의 표면에 위치하므로, 반도체 발광다이오드 칩(1300)은 수직형 반도체 발광다이오드 칩의 특성을 나타낼 수 있다. 따라서 반도체 발광다이오드 칩(1300)은 수평형 및 수직형을 통합한 형태의 구조를 나타내게 된다.
도 56 내지 도 58은 본 발명의 다른 실시형태에 따른 반도체 발광다이오드 칩을 도시한 것으로 도 56는 반도체 발광다이오드 칩의 사시도이고, 도 57는 상부 평면도이며, 도 58은 도 57에 도시된 반도체 발광다이오드 칩의 A-A'선에서의 단면도이다.
도 56 내지 도 58은 발광적층체(1410)의 중앙이 식각되어, 제 2 전극층(1420)의 제 2 도전형 반도체층과의 계면 중 일부 노출된 영역(1414)이 중앙에 위치한다. 이미, 설명한 동일한 구성요소에 대하여는 설명을 생략하기로 한다. 이 경우 노출 영역에 형성되는 식각 저지층(1421)의 일부를 제거하여 외부 전원(미도시)과 전기적으로 연결될 수 있고, 식각 저지층(1421)을 관통하여 제 2 전극층(1420)과 전기적으로 연결된 전극 패드부(1460)를 포함할 수 있다. 이 때, 외부전원(미도시)과의 연결은 와이어를 이용할 수 있으므로 연결의 편의상 노출 영역(1414)은 제 2 전극층에서 제 1 도전형 반도체층 방향으로 증가하도록 형성되는 것이 바람직하다.
도 59 및 도 60은 본 발명의 또 다른 실시예에 따른 반도체 발광다이오드 칩을 도시한 것으로, 도 59은 반도체 발광다이오드 칩의 사시도이고, 도 60은 반도체 발광다이오드 칩의 측단면도이다. 이 경우 반도체 발광다이오드 칩의 상부 평면도는 도 54와 유사하고, 도 60은 도 55과 유사하게 A-A'선에서의 단면도이다. 이미 설명한 동일한 구성요소에 대하여는 설명을 생략하기로 한다.
도 59 및 도 60을 참조하면, 식각 저지층(1521)은 제 2 전극층의 노출 영역(1514)에서부터 식각된 제 2 도전형 반도체층 및 활성층의 측면으로 확장된다. 되어 발광 적층체(1510)의 식각에 제 2 전극층이 노출되고, 노출된 영역에 형성되는 식각 저지층(1521)이 제 2 도전형 반도체층(1513) 및 활성층(1512)의 측면으로 확장된다. 이러한 경우, 상술한 바와 같이 제 1 도전형 반도체층(1511)의 식각을 수행하는 동안 제 2 전극층의 금속 물질이 반도체측에 접합되는 것을 방지할 수 있을 뿐만 아니라, 활성층(1512)을 보호하는 효과를 얻을 수 있다.
이하, 상기에서 설명한 반도체 발광다이오드 칩을 제조하는 방법을 설명한다.
도 61는 본 발명의 일 실시예에 따른 반도체 발광다이오드 칩의 제조방법을 나타내는 단면도로써, 보다 구체적으로는 도 53 내지 도 55에 도시된 반도체 발광다이오드 칩의 제조방법을 나타낸다.
우선, 도 61a에 도시되 바와 같이 부도전성 기판(1380)상에 제 1 도전형 반도체층(1311), 활성층(1312), 제 2 도전형 반도체층(1313), 제 2 전극층(1320)을 순차적으로 적층한다.
이 경우 반도체층 및 활성층의 적층은 공지된 공정을 이용할 수 있는데, 예를 들면, 유기금속 기상증착법(MOCVD), 분자빔성장법(MBE), 또는 하이브리드 기상증착법(HVPE)을 이용할 수 있다. 상기 부도전성 기판(180)은 질화물 반도체층의 성장이 용이한 사파이어 기판을 이용할 수 있다.
상기 제 2 전극층(120)의 형성시, 상기 제 1 도전형 반도체층(111), 활성층(1312) 및 제 2 도전형 반도체층(1313)의 식각에 의하여 노출될 영역에 식각 저지층(1321)을 형성하면서 적층된다.
다음으로, 제 2 전극층(1320) 상에 절연층(1330) 및 도전성 기판(1350)을 형성한다. 이때, 도 61b에 도시된 바와 같이 상기 절연층(1330) 및 도전성 기판(1350) 사이에 제 1 전극층(1340)을 형성할 수 있다.
상기 도전성 기판(150)은 상기 제 1 도전형 반도체층(111)에 전기적으로 접속하기 위하여, 상기 제 2 도전형 반도체층(113) 및 활성층(112)과는 전기적으로 절연되어 도전성 기판(150)의 일면으로부터 제 1 도전형 반도체층(111)의 일부 영역까지 연장된 하나 이상의 콘택 홀(141)을 포함하도록 형성한다.
도 61a에 도시된 바와 같이, 상기 절연층(1330) 및 도전성 기판(1350) 사이에 제 1 전극층(1340)이 형성되는 경우, 상기 콘택 홀(1341)은 제 1 전극층(1340)의 일면으로부터 형성된다. 즉, 상기 제 1 전극층(1340)은 상기 제 1 도전형 반도체층(1311)에 전기적으로 접속하기 위하여, 상기 제 2 도전형 반도체층(1313) 및 활성층(1312)과는 전기적으로 절연되어 제 1 전극층(1340)의 일면으로부터 제 1 도전형 반도체층(1311)의 일부 영역까지 연장된 하나 이상의 콘택 홀(1341)을 포함하도록 형성한다.
이 때, 콘택 홀(1341)은 제 1 도전형 반도체층(1311)의 전류분산을 위한 것이므로 제 2 도전형 반도체층(1313) 및 활성층(1312)과는 전기적으로 분리될 필요가 있다. 따라서, 절연층(1330)은 콘택 홀(141)의 둘레를 감싸면서 연장될 수 있다.
다음으로, 도 61c에 도시된 바와 같이(도 61b를 뒤집어 도시) 부도전성 기판(1380)을 제거하고, 제 1 도전형 반도체층(1311), 활성층(1312) 및 제 2 도전형 반도체층(1313)의 일 영역을 식각하여 제 2 전극층(1320)과 제 2 도전형 반도체층(1313)의 계면 중 일부에 노출 영역(1314)을 형성한다.
상기 노출 영역(1314)은 발광 적층체(1310)의 일부만을 식각하고, 통상 금속을 포함하는 제 2 전극층(1320)은 식각하지 않도록 선택적 식각을 통하여 수행한다.
상술한 바와 같이 발광적층체(1310)의 일 영역을 식각하기 위한 선택적 식각은 완벽하게 제어하기 어려워 발광적층체(1310) 하면에 위치하고 있는 제 2 전극층(1320)도 일부 식각이 진행될 수 있으나, 본 발명은 식각이 진행되는 영역에 식각 저치층(1321)을 형성하여 식각이 용이하게 진행될 수 있다. 이에 의하여 제 2 전극층(1320)의 금속이 발광 적층체(1310)의 측면에 접합하는 것을 방지하여, 누설전류를 감소시킬 수 있다.
다음으로, 도 61d에 도시된 바와 같이 제 2 전극층(1320)과 외부전원과의 연결을 위하여 상기 식각 저지층(1321)의 일 영역을 제거할 수 있다. 이때, 식각 저지층(1321)이 제거된 영역에는 전극 패드부(1360)를 형성할 수 있다. 또한 발광적층체(1310) 및 전극패드부(1360)를 전기적으로 분리하기 위하여 식각이 진행된 발광적층의 내측면에 절연층(1370)을 형성할 수 있다.
도 61는 발광 적층체(1310)의 일 모서리를 식각하여 제 2 전극층(1320)의 노출 영역(1314)이 모서리에 형성되는 예를 도시한 것이다. 발광 적층체(1310)의 중앙부를 식각하는 경우 도 56에 도시된 바와 같은 형태의 반도체 발광다이오드 칩을 제조할 수 있다.
본 발명에 따른 반도체 발광다이오드 칩(1300, 1400, 1500)을 실장하는 경우, 도전성 기판(1350, 1450, 1550)은 제1리드프레임과 전기적으로 연결되고, 전극 패드부(1360, 1460, 1560)는 와이어 등을 통하여 제2리드프레임과 전기적으로 연결된다. 즉, 다이본딩 형식 및 와이어 본딩 형식을 혼용하여 실장될 수 있어 발광효율을 최대한 보장할 수 있으면서도 비교적 저비용으로 공정수행이 가능하다.
도 62는 본 발명의 다른 실시 형태에 따른 반도체 발광다이오드 칩을 나타내는 개략적인 단면도이다. 도 62를 참조하면, 본 실시 형태에 따른 반도체 발광다이오드 칩(1600)은 이전 실시 형태와 마찬가지로 순차적으로 적층된 제 1 도전형 반도체층(1611), 활성층(1612), 제 2 도전형 반도체층(1613), 제 2 전극층(1620), 절연층(1630), 제 1 전극층(1640), 도전성 기판(1650), 식각저지층(1620) 및 전극 패드부(1660)를 포함하며, 제1 전극층(1640)은 제 1 도전형 반도체층(1611)에 전기적으로 접속하기 위하여 제 2 도전형 반도체층(1613) 및 활성층(1612)과는 전기적으로 절연되어 제 1 전극층(1640)의 일면으로부터 제 1 도전형 반도체층(1611)의 적어도 일부 영역까지 연장된 하나 이상의 콘택 홀(1641)을 포함한다. 본 실시 형태에서는 요철 구조를 갖는 패시베이션층(1670)이 추가되었으며, 동일한 용어로 기재된 요소는 이전 실시 형태에서 설명되었으므로 패시베이션층(1670)에 대해서만 설명한다.
패시베이션층(1670)은 제 1 도전형 반도체층(1611), 활성층(1612) 및 제 2 도전형 반도체층(1613)을 구비하는 구조를 발광구조물이라 정의할 때, 상기 발광구조물의 측면을 덮도록 형성되며, 이에 의해, 특히, 활성층(1612)을 보호하는 기능을 한다. 이 경우, 도 60에 도시된 것과 같이, 패시베이션층(1670)은 상기 발광구조물의 측면 외에 상면에도 형성될 수 있으며, 식각저지층(1620) 상부에도 형성될 수 있다.
패시베이션층(1670)은 발광구조물의 보호 기능을 수행하기 위해 SiO2, SiOxNy, SixNy 등의 실리콘 산화물, 실리콘 질화물로 이루어질 수 있으며, 그 두께는 0.1 ~ 2㎛ 정도가 바람직하다. 이에 따라, 패시베이션층(1670)은 굴절률이 약 1.4 ~ 2.0 정도가 되며, 공기 또는 패키지의 몰드 구조와 굴절률 차이로 인해 상기 활성층(1612)에서 방출된 빛이 외부로 빠져나가기가 어려울 수 있다. 본 실시 형태의 경우, 패시베이션층(1670)에 요철 구조를 형성하여 외부 광 추출효율이 향상되도록 하였으며, 특히, 도 60에 도시된 바와 같이, 활성층(1612)의 측 방향으로 방출된 빛이 통과하는 영역에 요철 구조가 형성될 경우, 반도체 발광소자(1600)의 측면으로 방출되는 빛의 양이 증가될 수 있다. 구체적으로, 패시베이션층(1670)에 요철 구조를 채용한 구조를 다른 구성 요소가 모두 동일하되 요철 구조가 없는 구조와 광 추출효율을 비교한 시뮬레이션 결과, 본 실시 형태에서 약 5% 이상의 광 추출효율 향상 효과를 보였다. 한편, 본 실시 형태에서 반드시 요구되는 사항은 아니지만, 패시베이션층(1670)의 요철 구조는 제1 도전형 반도체층(1611)의 상면에 해당하는 영역에도 형성되어 수직 방향 광 추출효율을 향상시킬 수 있으며, 나아가, 패시베이션층(1670)의 측면에도 형성될 수 있다.
한편, 도 1에서와 같이, 수지포장부(150)는 발광다이오드 칩(130), 본딩 와이어(140) 및 리드프레임(120)의 적어도 일부를 덮도록 몰딩되거나 본딩 전극 영역만을 제외한 발광다이오드 칩의 표면을 코팅하도록 막형태의 1차 수지 포장부를 구성한 다음 상기 1차 수지 포장부의 상부에 상기 1차 수지 포장부의 두께보다 두꺼운 2차 수지 포장부를 형성할 수 있다.
이러한 수지포장부(150)는 고온에서도 장시간 노란색화(yellowing) 현상이 없는 투명 수지제이며, 실리콘 또는 에폭시 수지 등이 사용될 수 있다.
그리고, 상기 1차 수지 포장부 또는 상기 2차 수지 포장부, 또는 상기 1차 수지 포장부 및 상기 2차 수지 포장부에는 청색, 녹색, 적색 및 황색 형광체 중 적어도 하나 이상의 형광체가 혼합 또는 각각 다층 형태로 적층되어 포함될 수 있다.
예를 들어, 상기 발광다이오드 칩(130)이 청색 발광다이오드 칩이면 황색 또는 녹색 및 적색의 형광체를 포함하며, UV 발광다이오드 칩일 경우, 녹색, 적색 및 황색의 형광체가 포함될 수 있다.
도 63 내지 도 66을 참조하여 UV 발광다이오드 칩 또는 청색 발광다이오드 칩 상에 상기 형광체가 다층 형태로 적층되는 구조에 대해 다양한 실시예를 통해 설명한다.
도 63에서와 같이, 대략 410㎚ 이하의 파장을 가진 UV 발광다이오드 칩은 자외선에 의해 여기되어 서로 다른 색상의 광을 방출하는 세 종류의 형광체가 각각 함유된 제1, 제2 및 제3 형광층으로 이루어진 다층 형광층에 의해 덮여질 수 있다.
구체적으로, 상기 제1 형광층은 UV 발광다이오드 칩 위에 형성되며, 적색광(R)을 방출하는 형광체와 수지가 혼합되어 이루어질 수 있다. 상기 적색광(R)을 방출하는 형광체로는 자외선에 의해 여기되어 580㎚ ~ 700㎚ 범위의 파장, 바람직하게는 600㎚ ~ 650㎚ 범위의 파장을 가진 광을 방출하는 형광물질이 사용될 수 있다.
상기 제2 형광층은 상기 제1 형광층 위에 적층되며, 녹색광(G)을 방출하는 형광체와 수지가 혼합되어 이루어질 수 있다. 상기 녹색광을 방출하는 형광체로는 자외선에 의해 여기되어 500㎚ ~ 550㎚ 범위의 파장을 가진 광을 방출하는 형광물질이 사용될 수 있다.
상기 제3 형광층은 상기 제2 형광층 위에 적층되며, 청색광(B)을 방출하는 형광체와 수지가 혼합되어 이루어질 수 있다. 상기 청색광을 방출하는 형광체로는 자외선에 의해 여기되어 420㎚ ~ 480㎚ 범위의 파장을 가진 광을 방출하는 형광물질이 사용될 수 있다.
상기한 구성을 통해 UV 발광다이오드 칩에서 방출된 자외선은 제1, 제2 및 제3 형광층 내에 함유된 서로 다른 종류의 형광체들을 여기시키게 된다. 이에 따라 제1, 제2 및 제3 형광층으로부터 적색광(R), 녹색광(G) 및 청색광(B)이 각각 방출되고, 어러한 세 가지 색상의 광이 조합되어 백색광(W)을 형성하게 되는 것이다.
특히, 자외선을 형광 전환하기 위한 형광층을 다층, 즉 3층으로 형성하되, 가장 긴 파장의 광, 즉 적색광(R)을 방출하는 제1 형광층을 UV 발광다이오드 칩위에 먼저 적층하고, 그 위에 보다 짧은 파장의 광, 즉 녹색광(G)과 청색광(B)을 방출하는 제2 및 제3 형광층들을 순차적으로 적층한다. 이와 같이 광전환 효율이 가장 낮은 적색광(R)을 방출하는 형광체가 함유된 제1 형광층이 UV 발광다이오드 칩에 가장 가까이 위치함으로써, 제1 형광층에서의 광전환 효율이 상대적으로 높아지게 되고, 이에 따라 발광다이오드 칩의 전체적인 광전환 효율이 향상될 수 있다.
도 64에서는 410㎚ 이하의 파장을 가진 UV 발광다이오드 칩을 덮도록 형성되는 다층 형광층을 구비하며, 이 경우 상기 다층 형광층은 2층의 형광층으로 구성된다.
구체적으로, 상기 UV 발광다이오드 칩 위에 형성되는 제1 형광층은 적색광(R)을 방출하는 형광체와 수지가 혼합되어 이루어진다. 그리고, 상기 제1 형광층 위에 적층되는 제2 형광층은 수지에 녹색광(G)을 방출하는 형광체와 청색광(B)을 방출하는 형광체가 함께 혼합되어 이루어진다.
이와 같은 구성을 통해 상기 UV 발광다이오드 칩에서 방출된 자외선은 제1 형광층 내에 함유된 형광체를 여기시켜 적색광(R)을 방출시키고, 제2 형광층 내에 혼합된 두 종류의 형광체들을 여기시켜 녹색광(G) 및 청색광(B)을 방출시킨다. 이러한 세 가지 색상의 광이 조합됨으로써 인간의 눈에는 백색광(W)으로 보이게 되는 것이다.
상기한 바와 같이, 자외선을 형광 전환하기 위한 형광층을 2층으로 형성하되, 가장 긴 파장의 적색광(R)을 방출하는 제1 형광층을 UV 발광다이오드 칩 위에 먼저 적층하고, 그 위에 보다 짧은 파장의 녹색광(G)과 청색광(B)을 함께 방출하는 제2 형광층을 적층한다. 이와 같은 다층 형광층의 적층 구조에 의해서도 전술한 실시예에서와 같이 광전환 효율이 높아지는 효과를 얻을 수 있다.
도 65에서는 UV 발광다이오드 칩을 덮도록 형성되는 다층 형광층이 2층으로 구성되며, 이 경우 UV 발광다이오드 칩 위에 형성되는 제1 형광층은 황색광(Y)을 방출하는 형광체와 수지가 혼합되어 이루어진다. 상기 황색광(Y)을 방출하는 형광체로는 자외선에 의해 여기되어 560㎚ ~ 580㎚ 범위의 파장의 광을 방출하는 형광체가 사용된다.
그리고, 상기 제1 형광층 위에 적층되는 제2 형광층은 수지에 청색광(B)을 방출하는 형광체가 혼합되어 이루어진다.
도 66에서는 여기광으로서 420㎚ ~ 480㎚ 범위의 파장을 가진 청색광(B)을 방출하는 발광다이오드 칩을 덮도록 형성되는 다층 형광층이 2층으로 구성되며, 이 경우 발광다이오드 칩 위에 형성되는 제1 형광층은 적색광(R)을 방출하는 형광체와 수지가 혼합되어 이루어고, 상기 제1 형광층 위에 적층되는 제2 형광층은 수지에 녹색광(G) 또는 황색광(Y)을 방출하는 형광체가 혼합되어 이루어진다.
이와 같은 구성을 통해 상기 발광다이오드 칩에서 방출된 청색광(B)은 제1 형광층 내에 함유된 형광체를 여기시켜 적색광(R)을 방출시키고, 제2 형광층 내에 함유된 형광체를 여기시켜 녹색광(G) 또는 황색광(Y)을 방출시킨다. 이와 같이 다층 형광층으로부터 방출되는 적색광(R)과 녹색광(G)(또는 황색광(Y))와 발광다이오드 칩에서 발생되는 청색광(B)이 조합되어 백색광(W)이 형성되는 것이다.
한편, 상기 수지포장부(150)는 표면장력에 의해 외측면이 곡면을 이루도록 상측으로 볼록한 돔(dom) 형태로 형성된다
상기 돔(dome)형태는 유리, 실리콘, 에폭시 또는 투명 레진 중 어느 하나의 물질로 제작 될 수 있으며, 광의 지향각을 고려하여 상면이 볼록한 곡면 또는 중앙부가 오목하며 주위가 볼록한 곡면이 되도록 구배지게 형성되어 볼록한 곡면 구배의 높이는 상기 구배가 시작되는 바닥 지점의 직경 또는 최대 직선거리의 10 내지 50%인 것을 특징으로 할 수 있다.
또한, 광을 산란 또는 혼합을 위한 산란제가 혼입 될 수 있다.
상기 청색 형광체로는 (Ba, Sr, Ca)5(PO4)3Cl:(Eu2+, Mn2+) 또는 Y2O3:(Bi3+, Eu2+) 들 중에서 선택하여 사용할 수 있다.
상기 적색 형광체는 나이트라이드계 또는 설파이드계의 적색 형광체를 포함 할 수 있다. 상기 나이트라이드계 조성의 적색 형광체로는 질화물계 계열의 CaAlSiN3:Eu, Sr2-z-xBazSi4-yO4-2yN4:Eux2+ (0.001< x <0.5, 0≤ y <2, 0≤ z ≤1.5), CaAlSiOy(N1-xClx):Eu(0.00001< x <0.5, 0≤ y <0.5), MxSiyNz:Eu( M은 Ca, Sr, Ba, Zn, Mg, z=2/3x+4/3y) 예를 들면 Sr2Si5N8:Eu, A2Si3-XAlXO2+XN4-X:M (0 ≤ X ≤0.5)(A: Mg,Ca,Sr,Ba) (M:Cl,F,Mn,Ce,Nd,Sm,Eu,Tb,Dy Ho,Er,Tm,Yb), M2SiO4-xNx:Ln (M : Mg, Ca, Sr, Ba, Zn, Mn 등 중 적어도 하나의 2가 양이온 또는 1가 및 3가 양이온들의 조합이 될 수 있음, Ln : Ce, Eu 등 란탄족 원소중 적어도 하나를 포함하는 양이온 원소) 형광체 또는 설파이드계의 조성의 (Ca,Sr)S:Eu 적색형광체를 포함 할 수 있다.
상기 녹색 형광체는 실리케이트계, 설파이드계 및 나이트라이드계 중 어느 하나를 포함할 수 있다. 상기 실리케이트계 녹색 형광체로는 2,1,4 조성을 가진 A2SiO4 또는 3,1,5 조성을 가진 A3SiO5 실리케이트계, 또는 SrGa2S4:Eu 조성의 설파이드계 또는 Beta-SiAlON 조성의 나이트라이드계 중 어느 하나를 포함할 수 있다. 여기서 A는 Sr, Ba, Ca, Mg일 수 있으며 Sr은 필수 성분이며 Ba, Ca, Mg은 필요에 따라 선택적으로 포함될 수 있다( 0≤Ba,Ca,Mg≤1). 나이트라이드계의 녹색 형광체로는 β형 Si3N4 결정 구조를 가지는 결정 중에 Eu이 고용된 질화물 또는 산 질화물의 결정을 포함하고 Si6-zAlzOzN8-z : Euy, Srx (0.009<x<0.011, 0.018 < y < 0.025, 0.23 < z < 0.35) 또는 Si6-zAlzOzN8-z(0.24 ≤ y ≤ 0.42, Eu 함유량은 0.05at%∼0.25at%)으로 표시되는 형광체를 포함 할 수 있다.
상기 황색 형광체로는 YAG 또는 TAG계열의 가넷계 형광체 또는 2,1,4 조성을 가진 A2SiO4 또는 3,1,5 조성을 가진 A3SiO5 실리케이트계, 또는 알파-SiAlON 조성의 나이트라이드계 중 어느 하나를 포함할 수 있다(여기서 A는 Sr, Ba, Ca, Mg일 수 있으며 Sr은 필수 성분이며 Ba, Ca, Mg은 필요에 따라 선택적으로 포함될 수 있다( 0≤Ba,Ca,Mg≤1)). 상기 나이트라이드계 형광체는 CaXSi12-(m+2)Al(m+n)OnN16-n : Euy으로 나타나는 Ca-α―사이알론 형광체(0.01<y<0.7, 0.6<m<3.0 and 0≤n<1.5)를 사용 할 수 있다.
상기 형광체로는 나노 입자(Quantum dot)의 사이즈를 조절함으로 청색부터 적색까지의 색깔을 내는 나노 형광체를 또한 사용할 수도 있다. 나노 형광체의 재료로는 양자점이 CdS, CdSe, CdTe, ZnS, ZnSe, ZnTe, HgS, HgSe, HgTe와 같은 II-VI족 화합물 반도체 나노결정, GaN, GaP, GaAs, AlN, AlP, AlAs, InN, InP, InAs와 같은 III-V족 화합물 반도체 나노결정 또는 이들의 혼합물로 이루어진 군에서 선택된다. 상기 혼합물이 CdSeS, CdSeTe, CdSTe, ZnSeS, ZnSeTe, ZnSTe, HgSeS, HgSeTe, HgSTe, CdZnS, CdZnSe, CdZnTe, CdHgS, CdHgSe, CdHgTe, HgZnS, HgZnSe, HggZnTe, CdZnSeS, CdZnSeTe, CdZnSTe, CdHgSeS, CdHgSeTe, CdHgSTe, HgZnSeS, HgZnSeTe 및 HgZnSTe로 이루어진 군에서 선택되거나 또는 GaNP, GaNAs, GaPAs, AlNP, AlNAs, AlPAs, InNP, InNAs, InPAs, GaAlNP, GaAlNAs, GaAlPAs, GaInNP, GaInNAs, GaInPAs, InAlNP, InAlNAs, InAlPAs로 이루어진 군에서 선택된다. 상기와 같은 혼합물의 경우, 결정구조는 부분적으로 나누어져 동일 입자 내에 존재하거나 합금형태로 존재할 수 있다. 상기 양자점이 화학적 습식 합성법에 의해 제조되는 것을 특징으로 한다. 상기 담지체가 i) 금속 산화물, 고분자, 또는 금속 염, ⅱ) 무기형광체 또는 ⅲ) 이들의 혼합물인 것을 특징으로 한다. 상기 i) 금속 산화물이 SiO2, TiO2, Al2O3, 및 이들의 혼합물로 이루어진 군에서 선택되고, 상기 고분자가 폴리스타이렌, 폴리이미드, 폴리아크릴레이트, 폴리카보네이트, 폴리이미다졸 및 이들의 혼합물로 이루어진 군에서 선택되며, 상기 금속 염이 KBr, NaBr, KI, KCl 및 NaCl로 이루어진 군에서 선택되는 것을 특징으로 하는 양자점 형광체. 상기 ⅱ) 무기형광체가 ZnS:Ag, ZnS:Cu, ZnS:Mn, ZnS:Cu,Al, (Zn,Cd)S:Cu, Zn,Cd)S:Ag, (Zn,Cd)S:Cu,Al, ZnS:Cu,Au,Al, ZnS:Ag,Cu,Ga,Cl, Y2O2S:Eu, ZnS:Ag,Al, ZnO:Zn, BaMgAl10O17:Eu2+, (Sr,Ca,Ba,Mg)10(PO4)6Cl2:Eu, Sr10(PO4)6Cl2:Eu, (Ba,Sr,Eu)(Mg,Mn)Al10O17, (Ba,Eu)MgAl10O17, YVO4:Eu 및 이들의 혼합물로 이루어진 군에서 선택될 수 있다.
양자점을 분산용매에 분산시켜 고체상태의 담지체와 혼합하고, 건조하여 분산용매를 제거하는 단계를 포함한다. 상기 양자점이 화학적 습식 합성법에 의해 100℃ 내지 400℃에서 1초 내지 4시간 반응시켜 제조된다. 상기 분산용매가 클로로포름, 톨루엔, 옥탄, 헵탄, 헥산, 펜탄, 디메틸클로라이드 및 테트라하이드로퓨란으로 이루어진 군에서 선택한다. 상기 건조공정이 60℃ 내지 120℃에서 30분 내지 8시간 수행한다.
도 67은 본 발명의 또 다른 실시형태에 따른 액정고분자를 이용한 발광다이오드 패키지의 수직 단면도를 나타낸 것이다. 도 67에 도시된 바와 같이, 본 발명에 따른 발광다이오드 패키지(200)는 패키지 본체(210a), 패키지 본체(210a)에 몰딩된 리드프레임(220), 리드프레임(220) 상에 실장된 발광다이오드 칩(230), 형광체(260)를 포함하며, 발광다이오드 칩(230)을 덮는 수지포장부(250)를 포함한다. 또한, 발광다이오드 패키지(200)는 발광다이오드 칩(230)과 패키지 본체(210a)를 전기적으로 연결하는 본딩 와이어(240)를 포함한다.
패키지 본체(210a)는 액정고분자(liquid crystal polymer)를 이용하여 사출성형되며, 발광다이오드 칩(230)을 둘러싸도록 홈부가 형성된 반사컵(210b)이 리드프레임(220)의 위치를 기준으로, 패키지 본체(210a) 상부에 형성된다. 그리고, 반사컵(210b)은 패키지 본체(210a) 상에 환상(環狀)으로 형성되고, 이 반사컵(210b) 내부, 즉 홈부에 발광다이오드 칩이 실장되는 영역이 형성된다. 그리고, 반사컵(210b)의 측벽은 발광다이오드 칩(230)에서 방출된 빛을 요구되는 방향으로 반사시키기 위한 경사진 반사면으로 형성된다. 여기서, 패키지 본체(210a)는 반사컵(210b)과 일체로 형성될 수도 있다.
여기서, 액정고분자는 녹아 있는 상태에서 액정의 성질을 나타내는 고분자로 용융 상태에서도 결정 상태를 유지하고 내열성과 성형성이 뛰어나다. 특히 종래 발광 다이오드 패키지의 패키지 본체로 사용되고 있는 나일론 계열의 고분자에 비해 열전도율이 뛰어나 발광다이오드 칩에서 생성된 열을 효과적으로 외부로 방출시킬 수 있다. 또한 액정고분자는 나일론 계열의 고분자보다 반사율이 높아 종래의 폴리프탈아미드에 의해 몰딩되어 형성된 패키지 본체보다 광반사 효율이 뛰어나다.
이러한 액정고분자는 강직한 분자고리의 배향에 따라 자기 강화 효과가 발생하여 높은 기계적 강도를 가지며, 저온에서 고온까지 높은 충격 강도를 가지며, 내열성 및 전기 절연성이 우수하고, 용융점도가 낮아 성형이 용이하여 얇은 두께의 성형도 가능하고, 가스 베리어(Gas barrier)성이 우수한 특성을 가지고 있다.
따라서, 액정고분자를 사출수지로 사용하면, 기존 나일론 계열의 사출수지에 비해 고온 및 UV에 우수한 신뢰성 특성을 보인다. 또한, 수분 흡수율이 낮아 습기 침투에 의한 열화가 적다. 그리고, 최근 할로겐 원소(F, Cl, Br, I)의 사용에 대한 환경 규제가 강화되고 있다. 기존 사출수지는 할로겐 원소를 소량 함유하고 있지만 액정고분자는 이러한 할로겐 원소를 전혀 포함하고 있지 않아 향후 친환경 재료로 사용할 수 있다.
또한, 본 발명의 패키지 본체(210a) 및 반사컵(210b)의 사출성형에 사용되는 액정고분자에 유리섬유(glassfiber) 및 무기염류(mineral) 등을 첨가함으로써 기계적 강도를 더욱 증가시킬 수 있다. 또한, 본 발명은 광촉매제, 예를 들어, TiO2, MgO, CaCO3 중 적어도 어느 하나를 첨가한 액정고분자를 이용하여 패키지 본체(210a) 및 반사컵(210b)을 사출성형함으로써 발광다이오드 패키지에서 방출되는 백색도를 더욱 향상시킬 수 있다. 뿐만 아니라, 본 발명은 열안정제, 광안정제를 첨가한 액정고분자를 이용하여 패키지 본체(210a) 및 반사컵(210b)을 사출성형함으로써 발광다이오드 패키지의 열적, 광학적 신뢰성을 더욱 향상시킬 수 있다.
리드프레임(220)은 홈부 바닥에 형성되며, 리드프레임(220) 상에 실장된 발광다이오드 칩(230)의 양극 단자 및 음극 단자에 접속하기 위한 전극을 구성하며, 서로 이격되도록 형성되어 절연된다. 그리고, 리드프레임(220)은 외부 전원에 전기적으로 연결되기 위해 각각 패키지 본체(210a)의 외부로 돌출되며, 돌출된 리드프레임(220)은 다양한 형상을 가질 수 있으며, 발광다이오드 칩(220)에서 방출되는 빛의 반사를 위해 Ag로 도금될 수 있다.
발광다이오드 칩(230)은 접착제 등에 의하여 리드프레임(220) 상에 본딩될 수 있으며, 본딩 와이어(240)을 통해 외부 전원으로부터 전류를 입력받아 미리 정해진 파장의 빛을 생성한다. 여기서, 발광다이오드 칩(230)은 자외선, 청색, 녹색 또는 적색 파장 영역으로부터, 또는 자외선, 청색, 황색 및 녹색 파장 영역으로부터, 또는 자외선 및 청색 파장 영역으로부터, 또는 자외선 및 녹색 파장 영역으로부터, 또는 청색, 황색 및 녹색 파장 영역으로부터, 또는 황색 및 적색 파장 영역으로부터 선택된 적어도 제 1 파장 영역의 광을 방출하는 반도체 적층 구조로 구성되어져 있다. 상기 적층 구조는 앞서 설명한 것과 동일한 구조를 취할 수 있다.
수지포장부(250)는 반사컵(210b) 내측으로 발광다이오드 칩(230), 본딩 와이어(240) 및 리드프레임(220)을 덮도록 몰딩되어 채워진다. 이러한 수지포장부(250)는 고온에서도 장시간 노란색화(yellowing) 현상이 없는 투명 수지제이며, 실리콘 또는 에폭시 수지 등이 사용될 수 있다. 그리고, 수지포장부(250)에는 발광다이오드 칩(210)의 파장을 변환하는 형광체(260)가 포함되며, 이러한 형광체(260)는 녹색, 적색 및 황색 형광체 중 적어도 하나 이상의 형광체가 혼합되어 사용될 수 있다.
상기 형광체의 재료로는 앞서 설명한 것과 동일하게 적용할 수 있다.
도 68은 본 발명에 따른 액정고분자를 이용한 발광다이오드 패키지의 작동시간에 따른 휘도 변화량을 나타내는 그래프이다.
도면에서와 같이, 기존 방식에 따른 발광다이오드 패키지는 1500시간 이 후 급격한 휘도 변화량을 나타내고 있으며, 4000시간 정도에서는 초기 휘도값의 40%까지 떨어지는 것을 볼 수 있다.
반면에, 본 발명에 따른 액정고분자를 이용한 발광다이오드 패키지는 1500시간까지 휘도가 90% 이상을 나타내며, 이후 4000시간까지는 80% 후반대를 유지하는 것을 볼 수 있으며, 따라서 대략 85℃의 고온에서 장시간 작동을 하더라도 휘도 변화량이 10% 내외를 유지하여 신뢰성이 우수함을 알 수 있다.
도 69는 패키지 본체를 형성하는 재료에 따른 반사도를 나타내는 그래프이다.
도면에서와 같이, 기존의 나일론 계열 고분자로 사출성형된 패키지 본체는 반사도가 30% 이상 60% 이하를 가지는 것을 볼 수 있다.
반면에, 본 발명에 따른 액정고분자를 이용한 발광다이오드 패키지는 60% 이상을 가지는 것을 볼 수 있으며, TiO2의 첨가량에 따라서 90% 초반대의 값을 유지하여 반사도가 우수함을 알 수 있다.
이상과 같이, 본 발명에 따른 액정고분자를 이용한 발광다이오드 패키지는 액정고분자를 사용하여 패키지 본체를 사출성형함으로써 고온 및 고습에 대한 우수한 신뢰성과, 자외선 및 근자외선에 대한 우수한 신뢰성을 확보하고, 기계적 강도가 좋으며, 환경 유해물질인 할로겐 원소를 포함하지 않음으로써 친환경 요구에 부응할 수 있다.
본 발명은 상술한 실시형태 및 첨부된 도면에 의해 한정되는 것이 아니며, 첨부된 청구범위에 의해 한정하고자 한다. 따라서, 청구범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 당 기술분야의 통상의 지식을 가진 자에 의해 다양한 형태의 치환, 변형 및 변경이 가능할 것이며, 이 또한 본 발명의 범위에 속한다고 할 것이다.

Claims (14)

  1. 액정고분자(Liquid Crystal Polymer)를 이용하여 형성되는 패키지 본체;
    상기 패키지 본체에 형성되는 리드프레임;
    상기 리드프레임에 실장되는 발광다이오드 칩; 및
    형광체를 포함하며 상기 발광다이오드 칩을 봉지하는 수지포장부;를 포함하는 액정고분자를 이용한 발광다이오드 패키지.
  2. 제1항에 있어서,
    상기 액정고분자는 유리섬유(glassfiber) 또는 무기염류(mineral)가 첨가된 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  3. 제1항에 있어서,
    상기 액정고분자는 TiO2, MgO 및 CaCO3 중 적어도 어느 하나가 첨가된 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  4. 제1항에 있어서,
    상기 액정고분자는 열안정제 및 광한정제 중 적어도 어느 하나가 첨가된 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  5. 제1항에 있어서,
    상기 발광다이오드 칩과 상기 리드프레임을 전기적으로 연결하는 본딩 와이어;를 더 포함하는 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  6. 제1항에 있어서,
    상기 패키지 본체는 상기 리드프레임의 일부를 몰딩하여 형성된 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  7. 제6항에 있어서,
    상기 패키지 본체는 상기 발광다이오드 칩을 감싸도록 홈부가 형성된 반사컵;을 더 포함하는 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  8. 제7항에 있어서,
    상기 홈부는 상기 발광다이오드 칩이 실장되는 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  9. 제8항에 있어서,
    상기 리드프레임은 상기 반사컵 바닥에 형성되는 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  10. 제9항에 있어서,
    상기 리드프레임은 Ag로 도금된 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  11. 제1항에 있어서,
    상기 수지포장부는 청색, 녹색, 적색 및 황색 형광체 중 적어도 하나 이상의 형광체가 혼합거나 다층 구조로 적층된 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  12. 제11항에 있어서,
    상기 수지포장부는 투명 수지인 것을 특징으로 하는 액정고분자를 이용한 발광다이오드 패키지.
  13. 제1항에 있어서,
    상기 액정고분자는 백색도(L×(D65))가 90 이상을 가지는 것을 특징으로 하는 발광다이오드 패키지.
  14. 제1항에 있어서,
    상기 액정고분자는 가시광선 영역(450nm ~ 780nm)에서 파장에 따른 반사율이 70% 이상을 가지는 것을 특징으로 하는 발광다이오드 패키지.
PCT/KR2009/005671 2008-10-01 2009-10-01 액정고분자를 이용한 발광다이오드 패키지 WO2010039014A2 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN2009801488221A CN102232250A (zh) 2008-10-01 2009-10-01 使用液晶聚合物的发光二极管封装件
EP09818024A EP2348551A2 (en) 2008-10-01 2009-10-01 Light-emitting diode package using a liquid crystal polymer
US13/122,323 US20110260192A1 (en) 2008-10-01 2009-10-01 Light-emitting diode package using a liquid crystal polymer

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20080096763 2008-10-01
KR10-2008-0096763 2008-10-01

Publications (2)

Publication Number Publication Date
WO2010039014A2 true WO2010039014A2 (ko) 2010-04-08
WO2010039014A3 WO2010039014A3 (ko) 2010-07-01

Family

ID=42074041

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2009/005671 WO2010039014A2 (ko) 2008-10-01 2009-10-01 액정고분자를 이용한 발광다이오드 패키지

Country Status (5)

Country Link
US (1) US20110260192A1 (ko)
EP (1) EP2348551A2 (ko)
KR (1) KR101101135B1 (ko)
CN (1) CN102232250A (ko)
WO (1) WO2010039014A2 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102623598A (zh) * 2011-01-26 2012-08-01 Lg伊诺特有限公司 发光器件
CN109463307A (zh) * 2018-11-20 2019-03-15 叶祖勤 一种可定位芯片安装位置的禽类用电子足环
CN111430520A (zh) * 2020-04-30 2020-07-17 聚灿光电科技股份有限公司 具有n型电子阻挡层的led外延结构及其制备方法和led器件

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2953328B1 (fr) * 2009-12-01 2012-03-30 S O I Tec Silicon On Insulator Tech Heterostructure pour composants electroniques de puissance, composants optoelectroniques ou photovoltaiques
WO2011146677A2 (en) * 2010-05-20 2011-11-24 Light Prescriptions Innovators, Llc Led light bulb with translucent spherical diffuser and remote phosphor thereupon
KR101720304B1 (ko) * 2010-09-24 2017-03-28 엘지이노텍 주식회사 발광 소자
JP2012186414A (ja) * 2011-03-08 2012-09-27 Toshiba Corp 発光装置
TW201238406A (en) * 2011-03-11 2012-09-16 Ind Tech Res Inst Light emitting devices
US8921875B2 (en) * 2011-05-10 2014-12-30 Cree, Inc. Recipient luminophoric mediums having narrow spectrum luminescent materials and related semiconductor light emitting devices and methods
KR101500029B1 (ko) * 2011-09-22 2015-03-06 엘지이노텍 주식회사 발광소자
US20120119254A1 (en) * 2011-07-08 2012-05-17 Yong Tae Moon Light emitting device, light emitting device package and lighting system including the same
KR101231477B1 (ko) * 2011-07-08 2013-02-07 엘지이노텍 주식회사 발광소자
CN102903829B (zh) * 2011-07-26 2015-01-07 展晶科技(深圳)有限公司 发光二极管光源装置
US8525312B2 (en) * 2011-08-12 2013-09-03 Tessera, Inc. Area array quad flat no-lead (QFN) package
KR101827975B1 (ko) 2011-10-10 2018-03-29 엘지이노텍 주식회사 발광소자
KR101847941B1 (ko) * 2012-02-08 2018-04-11 삼성전자주식회사 반도체 발광소자 및 그 제조방법
JP6135213B2 (ja) * 2012-04-18 2017-05-31 日亜化学工業株式会社 半導体発光素子
JP6239311B2 (ja) * 2012-08-20 2017-11-29 エルジー イノテック カンパニー リミテッド 発光素子
US10103297B2 (en) 2012-12-10 2018-10-16 Daktronics, Inc. Encapsulation of light-emitting elements on a display module
WO2014093057A1 (en) * 2012-12-10 2014-06-19 Shannon Lee Mutschelknaus Encapsulation of light-emitting elements on a display module
DE102013103602A1 (de) * 2013-04-10 2014-10-16 Osram Opto Semiconductors Gmbh Optoelektronischer Halbleiterchip und Verfahren zu seiner Herstellung
CN104183681A (zh) * 2013-05-22 2014-12-03 展晶科技(深圳)有限公司 发光二极管芯片
US9862885B2 (en) * 2013-09-27 2018-01-09 Munir H. Nayfeh Hybrid nanophosphors and UV or near UV-driven white light emitting diode
TWI533929B (zh) * 2013-12-13 2016-05-21 財團法人國家實驗研究院 微流道檢測系統及其製造方法
US10797188B2 (en) * 2014-05-24 2020-10-06 Hiphoton Co., Ltd Optical semiconductor structure for emitting light through aperture
KR101688163B1 (ko) * 2015-03-30 2016-12-20 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
US9871173B2 (en) 2015-06-18 2018-01-16 Cree, Inc. Light emitting devices having closely-spaced broad-spectrum and narrow-spectrum luminescent materials and related methods
JP2017021988A (ja) * 2015-07-10 2017-01-26 東芝ライテック株式会社 車両用発光装置、車両用照明装置および車両用灯具
US10541353B2 (en) 2017-11-10 2020-01-21 Cree, Inc. Light emitting devices including narrowband converters for outdoor lighting applications
US10850462B2 (en) * 2018-10-03 2020-12-01 Visera Technologies Company Limited Optical elements and method for fabricating the same
US20200135799A1 (en) * 2018-10-24 2020-04-30 Innolux Corporation Display device
KR20220111513A (ko) * 2021-02-02 2022-08-09 삼성전자주식회사 디스플레이 모듈 및 그 제조 방법
CN113156687A (zh) * 2021-03-24 2021-07-23 深圳市蔚来芯科技有限公司 一种柔性电子纸电子显示设备及其制造方法

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1187227A3 (de) * 1989-05-31 2002-08-28 Osram Opto Semiconductors GmbH & Co. OHG Oberflächenmontierbares Opto-Bauelement und Verfahren zum Herstellen desselben
JP4625997B2 (ja) * 1999-07-22 2011-02-02 日亜化学工業株式会社 発光ダイオード
JP2002261333A (ja) * 2001-03-05 2002-09-13 Toyoda Gosei Co Ltd 発光装置
JP4101468B2 (ja) * 2001-04-09 2008-06-18 豊田合成株式会社 発光装置の製造方法
US6670648B2 (en) * 2001-07-19 2003-12-30 Rohm Co., Ltd. Semiconductor light-emitting device having a reflective case
JP3708490B2 (ja) * 2001-09-12 2005-10-19 株式会社東芝 光半導体装置及びその製造方法
JP4117130B2 (ja) * 2001-12-26 2008-07-16 大塚化学ホールディングス株式会社 紫外線発生源用反射板材料
JP4211359B2 (ja) * 2002-03-06 2009-01-21 日亜化学工業株式会社 半導体装置の製造方法
JP3939177B2 (ja) * 2002-03-20 2007-07-04 シャープ株式会社 発光装置の製造方法
DE10221857A1 (de) * 2002-05-16 2003-11-27 Osram Opto Semiconductors Gmbh Verfahren zum Befestigen eines Halbleiterchips in einem Kunststoffgehäusekörper, optoelektronisches Halbleiterbauelement und Verfahren zu dessen Herstellung
TWI292961B (en) * 2002-09-05 2008-01-21 Nichia Corp Semiconductor device and an optical device using the semiconductor device
JP3910144B2 (ja) * 2003-01-06 2007-04-25 シャープ株式会社 半導体発光装置およびその製造方法
US7423296B2 (en) * 2003-02-26 2008-09-09 Avago Technologies Ecbu Ip Pte Ltd Apparatus for producing a spectrally-shifted light output from a light emitting device utilizing thin-film luminescent layers
JP4774201B2 (ja) * 2003-10-08 2011-09-14 日亜化学工業株式会社 パッケージ成形体及び半導体装置
US7488432B2 (en) * 2003-10-28 2009-02-10 Nichia Corporation Fluorescent material and light-emitting device
JP4654670B2 (ja) * 2003-12-16 2011-03-23 日亜化学工業株式会社 発光装置及びその製造方法
JP2005252219A (ja) * 2004-02-06 2005-09-15 Toyoda Gosei Co Ltd 発光装置及び封止部材
TWI228841B (en) * 2004-04-29 2005-03-01 Lite On Technology Corp Luminescence method and apparatus for color temperature adjustable white light
US7280288B2 (en) * 2004-06-04 2007-10-09 Cree, Inc. Composite optical lens with an integrated reflector
US8080828B2 (en) * 2006-06-09 2011-12-20 Philips Lumileds Lighting Company, Llc Low profile side emitting LED with window layer and phosphor layer
US7763478B2 (en) * 2006-08-21 2010-07-27 Cree, Inc. Methods of forming semiconductor light emitting device packages by liquid injection molding
WO2008060490A2 (en) * 2006-11-09 2008-05-22 Quantum Leap Packaging, Inc. Led reflective package
US9196799B2 (en) * 2007-01-22 2015-11-24 Cree, Inc. LED chips having fluorescent substrates with microholes and methods for fabricating
JP4205135B2 (ja) * 2007-03-13 2009-01-07 シャープ株式会社 半導体発光装置、半導体発光装置用多連リードフレーム
KR100901618B1 (ko) * 2007-04-19 2009-06-08 엘지이노텍 주식회사 발광 다이오드 패키지 및 제조방법
ES2339166T3 (es) * 2007-09-04 2010-05-17 Mitsubishi Hitec Paper Flensburg Gmbh Material de registro sensible al calor.

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
None

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102623598A (zh) * 2011-01-26 2012-08-01 Lg伊诺特有限公司 发光器件
CN109463307A (zh) * 2018-11-20 2019-03-15 叶祖勤 一种可定位芯片安装位置的禽类用电子足环
CN111430520A (zh) * 2020-04-30 2020-07-17 聚灿光电科技股份有限公司 具有n型电子阻挡层的led外延结构及其制备方法和led器件

Also Published As

Publication number Publication date
CN102232250A (zh) 2011-11-02
EP2348551A2 (en) 2011-07-27
US20110260192A1 (en) 2011-10-27
WO2010039014A3 (ko) 2010-07-01
KR20100037571A (ko) 2010-04-09
KR101101135B1 (ko) 2012-01-05

Similar Documents

Publication Publication Date Title
WO2010039014A2 (ko) 액정고분자를 이용한 발광다이오드 패키지
WO2010047553A2 (ko) 반도체 발광 소자
WO2010056083A2 (ko) 반도체 발광소자
WO2017160119A1 (ko) 반도체 소자 및 이를 포함하는 표시장치
WO2017222279A1 (ko) 반도체 소자
WO2010002226A2 (ko) Led 패키지 및 그 led 패키지를 포함하는 백라이트 유닛
WO2018097667A1 (ko) 반도체 소자 및 이를 포함하는 표시 장치
WO2017191966A1 (ko) 반도체 소자 패키지
WO2013069924A1 (en) Light emitting device
WO2011028033A2 (ko) 형광체, 형광체 제조방법 및 백색 발광 소자
WO2014119909A1 (ko) 나노구조 반도체 발광소자 제조방법
WO2019054547A1 (ko) 발광소자 패키지 및 이를 포함하는 조명장치
WO2014119910A1 (ko) 나노구조 반도체 발광소자 제조방법
WO2017179944A1 (ko) 발광소자, 발광소자 패키지 및 발광모듈
WO2017222341A1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
WO2014119911A1 (ko) 나노구조 반도체 발광소자
WO2011145794A1 (ko) 파장변환층을 갖는 발광 다이오드 칩과 그 제조 방법, 및 그것을 포함하는 패키지 및 그 제조 방법
WO2012020880A1 (ko) 형광체, 형광체 제조방법 및 백색 발광 소자
WO2019045167A1 (ko) 발광소자 패키지 및 이를 구비한 광원 장치
WO2019004518A1 (ko) 발광소자 패키지 및 광원 장치
WO2013183888A1 (ko) 발광소자
WO2017034356A1 (ko) 발광소자 및 이를 포함하는 발광소자 패키지
WO2018048275A1 (ko) 반도체 소자
WO2019074149A1 (ko) 발광소자 패키지 및 광원 장치
WO2018088851A1 (ko) 반도체 소자

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200980148822.1

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09818024

Country of ref document: EP

Kind code of ref document: A2

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2009818024

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 13122323

Country of ref document: US