WO2010029659A1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2010029659A1
WO2010029659A1 PCT/JP2009/002256 JP2009002256W WO2010029659A1 WO 2010029659 A1 WO2010029659 A1 WO 2010029659A1 JP 2009002256 W JP2009002256 W JP 2009002256W WO 2010029659 A1 WO2010029659 A1 WO 2010029659A1
Authority
WO
WIPO (PCT)
Prior art keywords
protective film
surface protective
semiconductor device
bump
electrode pad
Prior art date
Application number
PCT/JP2009/002256
Other languages
English (en)
French (fr)
Inventor
松本健
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Publication of WO2010029659A1 publication Critical patent/WO2010029659A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3192Multilayer coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • H01L2224/1148Permanent masks, i.e. masks left in the finished device, e.g. passivation layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13007Bump connector smaller than the underlying bonding area, e.g. than the under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13023Disposition the whole bump connector protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • H01L2224/81205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10329Gallium arsenide [GaAs]

Definitions

  • the present disclosure relates to a semiconductor device, in particular, a semiconductor device having a structure in which a semiconductor circuit or the like composed of a transistor or the like is formed below an electrode pad, and a manufacturing method thereof.
  • FIG. 4A shows an example of a cross-sectional structure around the electrode pad in the semiconductor device 100 of the background art.
  • a transistor 102 for forming a semiconductor circuit is formed in a semiconductor wafer 101 made of Si, GaAs, or the like.
  • the semiconductor device 100 is provided with an electrode pad 103.
  • a surface protective film 104 that covers the semiconductor wafer 101 is provided for portions other than the electrode pads 103.
  • the electrode pad 103 is formed of Al or the like, and the surface protective film 104 is formed of SiN or the like.
  • bumps 105 are formed on the electrode pads 103 for electrical connection with an external substrate such as a package substrate.
  • the bump 105 is formed by plating or the like using Au, Cu or the like as a material.
  • FIG. 4B shows an example of a cross section of the configuration when the semiconductor device 100 of FIG. 4A is bonded to an external substrate 106 such as a package substrate.
  • an external substrate 106 such as a package substrate.
  • the external substrate electrode 107 formed on the external substrate 106 and the bumps 105 are pressure-bonded to perform electrical bonding.
  • FIG. 5 is a graph showing a distribution of fluctuations due to bonding stress in each transistor 102 when the semiconductor device 100 is bonded to an external substrate 106 such as a package substrate. More specifically, a semiconductor device 100 in which a plurality of N-channel transistors 102 are formed in a matrix in the semiconductor wafer 101, and an electrode pad 103 made of Al and a bump 105 made of solder are formed thereon. Think. When such a semiconductor device 100 is bonded to the external substrate 106, the distribution of Ids fluctuations indicated by the bonding stress of each N-channel transistor 102 is shown.
  • the region where the fluctuation is large in the transistor 102 is a region around the bump 105, that is, a region where the electrode pad 103, the surface protection film 104 and the bump 105 overlap. I understand.
  • the semiconductor device of the present disclosure includes a semiconductor substrate having a semiconductor circuit, an electrode pad provided above the semiconductor substrate, and positioned above the semiconductor circuit, and covers the semiconductor substrate and opens above the electrode pad.
  • a surface protective film having a portion, a metal layer provided above the electrode pad, and a bump provided above the metal layer, and the bump and the metal layer are disposed so as to avoid a position overlapping the surface protective film.
  • the surface protective film and the bump do not overlap in the direction perpendicular to the main surface of the semiconductor substrate. Since the surface protective film has higher hardness than the bump and the electrode pad, it can transmit stress more easily than the bump and the electrode pad. Therefore, a bump is disposed in the opening provided in the surface protective film, and the surface protective film is not disposed between the semiconductor circuit provided on the semiconductor substrate and the bump. Thereby, when the semiconductor device is connected to the external substrate, the stress applied to the semiconductor circuit in the portion below the electrode pad is reduced.
  • the metal layer it is possible to relieve the stress in the vertically downward direction when assembling the semiconductor device. Furthermore, by arranging the metal layer so as not to overlap the surface protective film, it is possible to more reliably avoid the bump provided above the metal layer from overlapping the surface protective film. As a result, when the semiconductor device described above is connected to the external substrate, an effect of reducing the stress applied to the semiconductor circuit in the portion below the electrode pad is brought about.
  • the area of a bump is below the area of a metal layer.
  • the bumps By making the bumps smaller in area than the metal layer, it is possible to more reliably avoid the bumps and the surface protective film overlapping in the vertical direction.
  • the thickness of the metal layer is preferably less than or equal to the thickness of the surface protective film.
  • the metal layer and the surface protective film may overlap in the vertical direction.
  • the thickness of the metal layer is preferably less than or equal to the thickness of the surface protective film.
  • a thick film surface protective film thicker than the surface protective film is provided on the surface protective film except on the opening, and the bumps are provided so as not to overlap the thick film surface protective film.
  • the thickness of the metal layer can be increased, and the effect of relieving the stress in the vertically downward direction during assembly is increased.
  • the thick surface protective film is similarly opened on the opening of the surface protective film so as not to overlap the bump. As a result, the stress applied to the semiconductor circuit can also be reduced, and fluctuations in the transistor and the like can be suppressed.
  • the thickness of the metal layer is preferably equal to or less than the total thickness of the surface protective film and the thick film surface protective film.
  • the metal layer is preferably a plating layer. Furthermore, the plating layer is preferably an electroless plating layer. Examples of the metal layer include such a layer.
  • any one semiconductor device of the present disclosure is a chip and the chip is flip-bonded to an external substrate.
  • this may be done as a structure that realizes the effect of suppressing fluctuations in the transistors under the bumps.
  • a method for manufacturing a semiconductor device includes a step (a) of forming a semiconductor circuit on a semiconductor substrate, a step (b) of forming an electrode pad located above the semiconductor circuit above the semiconductor substrate, A step (c) of forming a surface protection film having an opening on the electrode pad on the semiconductor substrate; and a step (d) of providing a bump above the electrode pad.
  • a step (a) of forming a semiconductor circuit on a semiconductor substrate a step (b) of forming an electrode pad located above the semiconductor circuit above the semiconductor substrate, A step (c) of forming a surface protection film having an opening on the electrode pad on the semiconductor substrate; and a step (d) of providing a bump above the electrode pad.
  • the step (d) It avoids overlapping with the surface protective film and is disposed in the opening.
  • the semiconductor device can be manufactured while avoiding the overlapping of the surface protective film and the bumps. That is, it is possible to manufacture a semiconductor device in which fluctuation due to stress of a transistor or the like in a semiconductor circuit is suppressed.
  • the method further includes a step of forming a metal layer on the electrode pad.
  • the bump is formed on the metal layer, The area is preferably not more than the area of the metal layer.
  • a step of forming a thick surface protective film thicker than the surface protective film on the surface protective film is further provided. Further, it is preferable to avoid the overlap with the thick film surface protective film.
  • the surface protective film having high hardness is not disposed below the bump. For this reason, even when the semiconductor device is bonded to the external substrate, the bonding stress is not easily transmitted to the transistor below the electrode pad, and the transistor can be prevented from greatly fluctuating. Further, the restriction that the semiconductor circuit cannot be arranged below the electrode pad in order to avoid the variation of the transistor or the like is eliminated, and as a result, the integration of the chip and the resulting cost reduction are also realized.
  • FIGS. 1A to 1C are schematic cross-sectional views illustrating an exemplary semiconductor device according to the first embodiment and a manufacturing method thereof.
  • 2A to 2C are schematic cross-sectional views illustrating an exemplary semiconductor device according to the second embodiment and a method for manufacturing the semiconductor device.
  • FIGS. 3A and 3B are diagrams showing structures in which the exemplary semiconductor devices of the first and second embodiments are bonded to an external substrate, respectively.
  • FIGS. 4A and 4B are diagrams showing a background art semiconductor device and a structure in which the semiconductor device is bonded to an external substrate.
  • FIG. 5 is a graph showing a distribution of fluctuations occurring in each transistor when a semiconductor device of the background art is bonded to an external substrate.
  • FIGS. 1A to 1C are schematic cross-sectional views illustrating an exemplary semiconductor device 20 of this embodiment, particularly a structure around an electrode pad and a manufacturing method thereof.
  • the semiconductor wafer 1 is a state in which a transistor 2 or the like constituting a semiconductor circuit is formed on a wafer made of Si, GaAs, or the like, and an insulating film or the like (not individually shown) is formed thereon. Is.
  • an electrode pad 3 for forming an electrical connection between a semiconductor circuit constituted by the transistor 2 and the like and an external device (not shown) is formed.
  • Al is used as the material.
  • a surface protective film 4 that covers the semiconductor wafer 1 and has an opening 4 a on the electrode pad 3 is formed. This is formed to a film thickness of, for example, about 1 ⁇ m with a material such as SiN.
  • a thick film surface protective film 8 having a thickness of about 2 to 5 ⁇ m thicker than the surface protective film 4 is formed on the surface protective film 4.
  • the thick film surface protective film 8 is provided with an opening 8 a in accordance with the opening 4 a of the surface protective film 4.
  • an electroless plating layer 9 is formed in the opening 4 a and the opening 8 a on the electrode pad 3.
  • Ni and Au are used, and the film thickness is equal to or smaller than that of the thick film surface protective film 8.
  • the electroless plating layer 9 is formed to a thickness of about 3 to 4 ⁇ m.
  • bumps 5 are formed on the electroless plating layer 9.
  • the bump 5 may be formed by, for example, a plating method or a printing method. Further, the area of the bump 5 (the area when viewed from the direction perpendicular to the main surface of the semiconductor wafer 1) is made equal to or smaller than the area of the electroless plating layer 9 located below the bump 5. . Thereby, it is possible to prevent the bump 5 from overlapping the surface protective film 4.
  • the semiconductor device 20 having the electrode pad 3 for connecting the semiconductor circuit constituted by the transistor 2 and the like to the external device is manufactured.
  • FIG. 3A shows an example of a structure (cross section) in which the semiconductor device 20 manufactured as described above is bonded to an external substrate 6 such as a package substrate.
  • the electrical connection is usually made by pressure bonding the external substrate electrode 7 formed on the external substrate 6 and the bump 5.
  • the surface protective film 104 having high hardness is located below the periphery of the bump 105. For this reason, the bonding stress is easily transmitted to the transistor 102, and the transistor 102 may greatly fluctuate.
  • the surface protective film 4 having high hardness is not located below the bumps 5, so that the external substrate electrode 7 and the bumps 5 are not located.
  • the joint stress 10 due to the joint is dispersed and hardly transmitted to the transistor 2. For this reason, large fluctuations in the transistor 2 are prevented.
  • FIGS. 2 (a) to 2 (c) are schematic cross-sectional views illustrating an exemplary semiconductor device 21 of this embodiment, particularly a structure around the electrode pad 3 and a manufacturing method thereof.
  • the structure shown in FIG. 2A is formed.
  • This is a structure obtained by removing the thick film surface protective film 8 from the structure shown in FIG. 1A in the first embodiment. That is, the transistor 2 is provided in the semiconductor wafer 1 made of Si, GaAs, or the like, thereby forming a semiconductor circuit.
  • An electrode pad 3 made of Al or the like is provided on the semiconductor wafer 1 for electrical connection between the semiconductor circuit and an external device.
  • a surface protective film 4 covering the semiconductor wafer 1 and having an opening 4a on the electrode pad 3 is formed with a material such as SiN to a thickness of about 1 ⁇ m, for example.
  • an electroless plating layer 9 is formed on the opening 4 a of the surface protective film 4 on the electrode pad 3. This is usually formed of Ni and Au.
  • the film thickness of the electroless plating layer 9 is equal to or smaller than the film thickness of the surface protective film 4. For example, if the surface protective film 4 has a thickness of about 1 ⁇ m, the electroless plating layer 9 has a thickness of about 0.5 to 1 ⁇ m.
  • bumps 5 are formed on the electroless plating layer 9.
  • the bump 5 may be formed by a plating method, a printing method, or the like.
  • the area of the bump 5 is equal to or smaller than the area of the electroless plating layer 9. In the case of FIG. 2C, the bump 5 having a smaller area than the electroless plating layer 9 is formed.
  • the semiconductor device 21 is manufactured. Furthermore, an example of a structure in which the semiconductor device 21 is bonded to an external substrate 6 such as a package substrate is shown in FIG. Also in this case, as in the case of the first embodiment (FIG. 3A), electrical connection is performed by pressing the external substrate electrode 7 and the bump 5 together.
  • the semiconductor device 21 also has a structure in which the hard surface protection film 4 is not located below the bumps 5. For this reason, the bonding stress 10 between the external substrate electrode 7 and the bump 5 is dispersed and is not easily transmitted to the transistor 2.
  • the electroless plating layer 9 is formed.
  • the electroless plating layer 9 is not limited to electroless plating, and may be a plating layer using another plating method.
  • the metal layer may be formed by a method other than plating.
  • a semiconductor device including a semiconductor circuit including a transistor below the electrode pad and its It is useful as a production method.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

 半導体装置(20)は、半導体回路(2)を有する半導体基板(1)と、半導体基板(1)上方に設けられ、半導体回路(2)上方に位置する電極パッド(3)と、半導体基板(1)上を覆い且つ電極パッド(3)上方に開口部を有する表面保護膜(4)と、電極パッド(3)上方に設けられた金属層(9)と、金属層(9)上方に設けられたバンプ(5)とを備える。バンプ(5)は、表面保護膜(4)と重なることを避けて配置されている。

Description

半導体装置及びその製造方法
 本開示は、半導体装置、特に電極パッドの下部にトランジスタ等により構成される半導体回路等が形成された構造の半導体装置と、その製造方法とに関するものである。
 半導体装置において、外部装置との電気的接合を取るためには、電極パッドを設けることが行なわれている。図4(a)に、背景技術の半導体装置100における電極パッド周辺の断面構造の一例を示す。
 図4(a)に示す通り、半導体装置100において、Si、GaAs等からなる半導体ウェハ101中に半導体回路を構成するためのトランジスタ102が形成されている。このようなトランジスタ102を含む半導体装置100と、外部装置との電気的接合を取るため、半導体装置100には電極パッド103が設けられている。電極パッド103以外の部分について、半導体ウェハ101上を覆う表面保護膜104が設けられている。電極パッド103はAl等、表面保護膜104はSiN等により形成されるのが通常である。
 また、電極パッド103上部には、パッケージ基板を始めとする外部基板と電気的接合を取るためのバンプ105が形成される。通常、バンプ105は、Au、Cu等を材料として、めっき方式等により形成される。
 図4(b)は、図4(a)の半導体装置100をパッケージ基板等の外部基板106と接合させた場合の構成について、断面の一例を示すものである。図4(b)に示す通り、一般に、外部基板106上に形成した外部基板電極107とバンプ105とを圧着させることにより、電気的な接合を行なう。
特開2003-229451号公報
 しかしながら、図4(a)に示す半導体装置100において、パッケージ基板等の外部基板106と接合させた場合に、特に電極パッド103の下方において、トランジスタ102の特性に変動が生じるという問題がある。トランジスタ102の特性の変動は半導体装置100の性能に影響を及ぼすため、避ける必要がある。
 このようなトランジスタ等の変動は、電極パッド下方を避けて半導体回路を配置することにより回避できる。しかし、半導体回路を配置できない領域が存在すると、チップの集積化に対して障害となり、チップのコストダウンを妨げることにもなる。
 以上に鑑みて、半導体装置と外部基板とを接合させた際に、半導体装置に設けられたトランジスタ等が大きく変動するのを避けることができる半導体装置及びその製造方法を以下に説明する。
 上記の半導体装置及びその製造方法を実現するため、本願発明者は、次のような検討を行なった。
 図5は、半導体装置100をパッケージ基板等の外部基板106と接合させた場合に、各トランジスタ102における接合応力による変動の分布を表すグラフである。より具体的には、Nチャネル型の複数のトランジスタ102が半導体ウェハ101内部にマトリクス状に形成され、その上方にAlからなる電極パッド103とハンダからなるバンプ105とが形成された半導体装置100を考える。このような半導体装置100を外部基板106と接合させた場合に、各Nチャネル型のトランジスタ102が接合応力によって示すIdsの変動の分布を表している。
 図5から、トランジスタ102における接合応力によるIdsの変動は環状の分布を示すことが分かる。つまり、変動の大きい領域が環状に分布し、その内側では変動の小さくなった分布となる。この結果を半導体装置100の構造及び寸法と合わせて考えると、トランジスタ102において変動の大きい領域は、バンプ105の周辺、つまり、電極パッド103と表面保護膜104とバンプ105とが重なる領域であることが分かる。
 このことから、次のように推定される。つまり、半導体装置100と外部基板106とを接合する際、バンプ105の中央部分下方については、硬度の低いバンプ105、電極パッド103のみが位置しているために、接合応力がトランジスタ102には伝わり難い(矢印110によりこの領域における弱い接合応力を示している)。このため、該領域についてはトランジスタ102の変動は小さい。しかし、バンプ105の周辺部分下方については、硬度の高い表面保護膜104が位置しているために、接合応力がトランジスタ102に伝わりやすい(矢印111によりこの領域における強い接合応力を示している)。このため、該領域においてトランジスタ102に変動が大きくなる。
 このような知見に基づき、本開示の半導体装置は、半導体回路を有する半導体基板と、半導体基板上方に設けられ、半導体回路上方に位置する電極パッドと、半導体基板上を覆い且つ電極パッド上方に開口部を有する表面保護膜と、電極パッド上方に設けられた金属層と、金属層上方に設けられたバンプとを備え、バンプ及び金属層は、表面保護膜と重なる位置を避けて配置されている。
 このような半導体装置によると、半導体基板の主面に垂直な方向について、表面保護膜とバンプとが重なることが無いようになっている。表面保護膜は、バンプ及び電極パッドに比べて硬度が高いために、バンプ及び電極パッドよりも応力を伝えやすい。そこで、表面保護膜に設けられた開口部にバンプを配置し、半導体基板に設けられた半導体回路とバンプとの間には表面保護膜が配置されない構造とする。これにより、半導体装置を外部基板に接続した際に、電極パッド下方の部分の半導体回路に加わる応力は小さくなる。
 また、金属層を設けることにより、半導体装置の組み立て時における鉛直下方向の応力を緩和することができる。更に、金属層についても表面保護膜と重なる位置を避けて配置することにより、金属層上方に設けるバンプが表面保護膜と重なる配置となるのをより確実に避けることができる。このことにより、先に述べた半導体装置を外部基板に接続した際に、電極パッド下方の部分の半導体回路に加わる応力が小さくなる効果がもたらされる。
 以上の結果、半導体回路を構成するトランジスタ等について変動を小さくすることができる。更に、電極パッド下方に半導体回路を配置することが可能となるために、チップの集積化及びそれによるチップのコストダウンも実現することができる。
 尚、バンプの面積は、金属層の面積以下であることが好ましい。
 金属層よりも面積の小さいバンプとすることにより、バンプと表面保護膜とが鉛直方向に重なるのをより確実に避けることができる。
 また、金属層の膜厚は、表面保護膜の膜厚以下であることが好ましい。
 金属層の膜厚を表面保護膜の膜厚よりも大きくした場合、金属層と表面保護膜とが鉛直方向に重なる可能性がある。これを避けるために、金属層の膜厚は表面保護膜の膜厚以下とするのが良い。
 また、開口部上を除く表面保護膜上に、表面保護膜よりも厚い厚膜表面保護膜を備え、バンプは、厚膜表面保護膜と重なる位置も避けて設けられていることが好ましい。
 厚膜表面保護膜を設けることにより、金属層の膜厚を大きくすることができ、組み立て時の鉛直下方向の応力を緩和する効果が大きくなる。また、厚膜表面保護膜についても、表面保護膜の開口部上に同様に開口させて、バンプとは重なることがないようにする。これにより、やはり半導体回路に加わる応力を小さくすることができ、トランジスタ等の変動を抑制することができる。
 また、金属層の膜厚は、表面保護膜と厚膜表面保護膜とを合わせた膜厚以下であることが好ましい。
 これにより、金属層と表面保護膜及び厚膜表面保護膜とが重なるのを避けることができる。
 また、金属層は、めっき層であることが好ましい。更に、めっき層は、無電解めっき層であることが好ましい。金属層の例として、このような層を挙げることができる。
 また、本開示のいずれか一つの半導体装置をチップとし、該チップを外部基板にフリップ接合させることが望ましい。バンプ下方のトランジスタにおける変動を抑制する効果が実現する構造として、例えばこのようにしても良い。
 次に、本開示に係る半導体装置の製造方法は、半導体基板に半導体回路を形成する工程(a)と、半導体基板上方に、半導体回路上方に位置する電極パッドを形成する工程(b)と、半導体基板上に、電極パッド上に開口部を有する表面保護膜を形成する工程(c)と、電極パッド上方に、バンプを設ける工程(d)とを備え、工程(d)において、バンプは、表面保護膜と重なることを避けて開口部内に配置する。
 このようにすると、表面保護膜とバンプとが重なるのを避けて半導体装置を製造することができる。つまり、半導体回路中のトランジスタ等の応力による変動を抑えた半導体装置を製造することができる。
 尚、工程(c)の後で且つ工程(d)の前に、電極パッド上に金属層を形成する工程を更に備え、工程(d)において、バンプは、金属層上に形成し、バンプの面積は、金属層の面積以下とすることが好ましい。
 また、工程(c)の後で且つ工程(d)の前に、表面保護膜上に表面保護膜よりも厚い厚膜表面保護膜を形成する工程を更に備え、工程(d)において、バンプは、厚膜表面保護膜と重なることも避けて形成することが好ましい。
 このようにすると、それぞれ、金属層及び厚膜表面保護膜を更に備える半導体装置を製造することができる。
 本開示の半導体装置及びその製造方法によると、バンプの下方には、硬度の高い表面保護膜が配置されていない構造となる。このため、半導体装置を外部基板に接合した場合にも、接合応力が電極パッド下方のトランジスタには伝わりにくくなり、トランジスタが大きく変動するのを避けることができる。更に、トランジスタ等の変動を避けるために電極パッド下方には半導体回路を配置できないという制限が解消し、その結果チップの集積化及びそれによるコストダウンも実現する。
図1(a)~(c)は、第1の実施形態の例示的半導体装置及びその製造方法を説明する模式的な断面図である。 図2(a)~(c)は、第2の実施形態の例示的半導体装置及びその製造方法を説明する模式的な断面図である。 図3(a)及び(b)は、それぞれ、第1及び第2の実施形態の例示的半導体装置を外部基板と接合した構造を示す図である。 図4(a)及び(b)は、背景技術の半導体装置及び該半導体装置を外部基板と接合した構造を示す図である。 図5は、背景技術の半導体装置を外部基板と接合した場合に、各トランジスタに生じる変動の分布を示すグラフである。
  (第1の実施形態)
 以下、第1の実施形態の半導体装置及びその製造方法、特に、電極パッド3の下方にトランジスタ等により構成された半導体回路を備える半導体装置及びその製造方法について、図面を参照しながら説明する。
 図1(a)~(c)は、本実施形態の例示的半導体装置20、特に電極パッド周辺の構造とその製造方法について説明する模式的な断面図である。
 まず、図1(a)に示すように、半導体ウェハ1を準備する。ここで、半導体ウェハ1は、Si、GaAs等からなるウェハ上に半導体回路を構成するトランジスタ2等を形成し、その上を覆う絶縁膜等(個別の図示はしていない)を形成した状態のものである。
 次に、トランジスタ2等により構成された半導体回路と、外部装置(図示省略)との電気的接合を取るための電極パッド3を形成する。材料としては、例えばAlを用いる。
 次に、半導体ウェハ1上を覆い且つ電極パッド3上に開口部4aを有する表面保護膜4を形成する。これは、SiN等の材料により、例えば1μm程度の膜厚に形成する。
 更に、表面保護膜4上に、表面保護膜4よりも厚い2~5μm程度の膜厚を有する厚膜表面保護膜8を形成する。ここで、厚膜表面保護膜8には、表面保護膜4の開口部4a上に合わせて開口部8aを設ける。
 次に、図1(b)に示すように、電極パッド3上の開口部4a及び開口部8aに、無電解めっき層9を形成する。これは、例えばNi及びAuを用い、厚膜表面保護膜8と同等か又はそれより小さい膜厚に形成する。例えば、表面保護膜4が膜厚1μm程度、厚膜表面保護膜8が膜厚3μm程度であるとするとき、無電解めっき層9については膜厚3~4μm程度に形成する。
 次に、図1(c)に示すように、無電解めっき層9上にバンプ5を形成する。該バンプ5は、例えば、めっき方式、印刷方式等により形成すれば良い。また、バンプ5の面積(半導体ウェハ1の主面に垂直な方向から見た際の面積)が、その下方に位置する無電解めっき層9の面積と同等であるか又はそれより小さいようにする。これにより、バンプ5が表面保護膜4と重なるのを防ぐことができる。
 このようにして、トランジスタ2等により構成される半導体回路と外部装置とを接続するための電極パッド3を有する半導体装置20が製造される。
 更に、以上のようにして製造した半導体装置20を、パッケージ基板等の外部基板6と接合した構造(断面)の一例を図3(a)に示す。図3(a)のように、通常、外部基板6上に形成した外部基板電極7とバンプ5とを圧着させることにより電気的な接続を行なう。
 背景技術の構造(図4(b)を参照)の場合、半導体装置100と外部基板106とを接合させると、バンプ105周辺部分の下方には硬度の高い表面保護膜104が位置している。このため、接合応力がトランジスタ102に伝わりやすく、トランジスタ102が大きく変動するおそれがあった。
 これに対し、図3(a)に示すように、半導体装置20の場合、バンプ5の下方には硬度の高い表面保護膜4が位置しないようになっているため、外部基板電極7とバンプ5との接合による接合応力10は分散され、トランジスタ2には伝わりにくい。このため、トランジスタ2における大きな変動が防止されている。
 このことから、トランジスタ2等からなる半導体回路の機能が安定する。また、背景技術では、変動を避けるために、バンプ105下方にはトランジスタ102を配置しないという方法が取られていたが、そのようなことも不要となる。つまり、半導体装置20の場合、接合応力に起因して変動するおそれ無しにバンプ5の下方にトランジスタ2を配置することができ、半導体装置(チップ)の集積化の向上及びそれによるコストダウンを実現することができる。
  (第2の実施形態)
 以下、第2の実施形態の半導体装置及びその製造方法、特に、電極パッドの下方にトランジスタ等により構成された半導体回路を備える半導体装置及びその製造方法について、図面を参照しながら説明する。
 図2(a)~(c)は、本実施形態の例示的半導体装置21、特に電極パッド3周辺の構造とその製造方法について説明する模式的な断面図である。
 まず、図2(a)に示す構造を形成する。これは、第1の実施形態における図1(a)に示す構造から、厚膜表面保護膜8を除いた構造である。つまり、Si、GaAs等からなる半導体ウェハ1中にトランジスタ2が設けられ、半導体回路が構成されている。該半導体回路と外部装置との電気的接合のために、半導体ウェハ1上にはAl等からなる電極パッド3が設けられている。更に、半導体ウェハ1上を覆い且つ電極パッド3上に開口部4aを有する表面保護膜4が、SiN等の材料により、例えば1μm程度の膜厚に形成されている。
 次に、図2(b)に示すように、電極パッド3上において表面保護膜4の開口部4aに無電解めっき層9を形成する。これは、通常Ni及びAuにより形成される。また、無電解めっき層9の膜厚は、表面保護膜4の膜厚と同等か又はそれより小さいものとする。例えば、表面保護膜4が膜厚1μm程度であれば、無電解めっき層9は膜厚0.5~1μm程度とする。
 次に、図2(c)に示すように、無電解めっき層9上にバンプ5を形成する。該バンプ5は、めっき方式、印刷方式等により形成すればよい。また、バンプ5の面積は、無電解めっき層9の面積と同等か又はそれより小さいものとする。図2(c)の場合は、無電解めっき層9よりも面積の小さいバンプ5を形成している。
 このようにして、半導体装置21が製造される。更に、該半導体装置21を、パッケージ基板等の外部基板6と接合した構造の例を図3(b)に示す。この場合も、第1の実施形態の場合(図3(a))と同様に、外部基板電極7とバンプ5とを圧着させることにより電気的な接続を行なっている。
 図3(b)に示す通り、半導体装置21の場合も、バンプ5の下方には硬度の高い表面保護膜4が位置しない構造になっている。このため、外部基板電極7とバンプ5との接合応力10は分散され、トランジスタ2には伝わりにくい。
 以上のようなことから、電極パッド3の下方にトランジスタ2を形成したとしても接合応力による変動は防がれており、半導体装置21の機能向上、集積化の向上及びコストダウンを実現することができる。
 尚、第1の実施形態及び第2の実施形態において、無電解めっき層9を形成しているが、無電解めっきには限らず、他のめっき方法を用いためっき層としても良い。更には、めっき以外の方法によって金属層を形成しても良い。
 以上に説明した半導体装置及びその製造方法によると、電極パッド下方にトランジスタを形成した場合にもその変動を防ぐことができるため、特に電極パッドの下方にトランジスタを含む半導体回路を備える半導体装置及びその製造方法として有用である。
 1   半導体ウェハ
 2   トランジスタ
 3   電極パッド
 3   膜厚
 4   表面保護膜
 4a  開口部
 5   バンプ
 6   外部基板
 7   外部基板電極
 8   厚膜表面保護膜
 8a  開口部
 9   無電解めっき層
10   接合応力
20   半導体装置
21   半導体装置

Claims (11)

  1.  半導体回路を有する半導体基板と、
     前記半導体基板上方に設けられ、前記半導体回路上方に位置する電極パッドと、
     前記半導体基板上を覆い且つ前記電極パッド上方に開口部を有する表面保護膜と、
     前記電極パッド上方に設けられた金属層と、
     前記金属層上方に設けられたバンプとを備え、
     前記バンプ及び前記金属層は、前記表面保護膜と重なる位置を避けて配置されていることを特徴とする半導体装置。
  2.  請求項1において、
     前記バンプの面積は、前記金属層の面積以下であることを特徴とする半導体装置。
  3.  請求項2において、
     前記金属層の膜厚は、前記表面保護膜の膜厚以下であることを特徴とする半導体装置。
  4.  請求項1において、
     前記開口部上を除く前記表面保護膜上に、前記表面保護膜よりも厚い厚膜表面保護膜を備え、
     前記バンプは、前記厚膜表面保護膜と重なる位置も避けて設けられていることを特徴とする半導体装置。
  5.  請求項4において、
     前記金属層の膜厚は、前記表面保護膜と前記厚膜表面保護膜とを合わせた膜厚以下であることを特徴とする半導体装置。
  6.  請求項1において、
     前記金属層は、めっき層であることを特徴とする半導体装置。
  7.  請求項6において、前記めっき層は、無電解めっき層であることを特徴とする半導体装置。
  8.  請求項1の半導体装置をチップとし、
     前記チップを外部基板にフリップ接合させたことを特徴とする半導体装置。
  9.  半導体基板に半導体回路を形成する工程(a)と、
     前記半導体基板上方に、前記半導体回路上方に位置する電極パッドを形成する工程(b)と、
     前記半導体基板上に、前記電極パッド上に開口部を有する表面保護膜を形成する工程(c)と、
     前記電極パッド上方に、バンプを設ける工程(d)とを備え、
     工程(d)において、前記バンプは、前記表面保護膜と重なることを避けて前記開口部内に配置することを特徴とする半導体装置の製造方法。
  10.  請求項9において、
     前記工程(c)の後で且つ前記工程(d)の前に、前記電極パッド上に金属層を形成する工程を更に備え、
     前記工程(d)において、前記バンプは、前記金属層上に形成し、
     前記バンプの面積は、前記金属層の面積以下とすることを特徴とする半導体装置の製造方法。
  11.  請求項9において、
     前記工程(c)の後で且つ前記工程(d)の前に、前記表面保護膜上に前記表面保護膜よりも厚い厚膜表面保護膜を形成する工程を更に備え、
     前記工程(d)において、前記バンプは、前記厚膜表面保護膜と重なることも避けて形成することを特徴とする半導体装置の製造方法。
PCT/JP2009/002256 2008-09-09 2009-05-21 半導体装置及びその製造方法 WO2010029659A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008231108A JP2010067711A (ja) 2008-09-09 2008-09-09 半導体装置及びその製造方法
JP2008-231108 2008-09-09

Publications (1)

Publication Number Publication Date
WO2010029659A1 true WO2010029659A1 (ja) 2010-03-18

Family

ID=42004925

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/002256 WO2010029659A1 (ja) 2008-09-09 2009-05-21 半導体装置及びその製造方法

Country Status (2)

Country Link
JP (1) JP2010067711A (ja)
WO (1) WO2010029659A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6326723B2 (ja) 2012-08-24 2018-05-23 Tdk株式会社 端子構造及び半導体素子
JP6155571B2 (ja) * 2012-08-24 2017-07-05 Tdk株式会社 端子構造、並びにこれを備える半導体素子及びモジュール基板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01128545A (ja) * 1987-11-13 1989-05-22 Hitachi Ltd 半導体装置
JPH03131036A (ja) * 1989-10-16 1991-06-04 Fujitsu Ltd 半導体装置の製造方法
JPH11195666A (ja) * 1997-12-26 1999-07-21 Murata Mfg Co Ltd 半導体装置
JP2000349230A (ja) * 1999-06-08 2000-12-15 Matsushita Electric Ind Co Ltd 半導体モジュールおよびその製造方法
JP2006024853A (ja) * 2004-07-09 2006-01-26 Matsushita Electric Ind Co Ltd 半導体装置とその製造方法及びその電気特性制御方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01128545A (ja) * 1987-11-13 1989-05-22 Hitachi Ltd 半導体装置
JPH03131036A (ja) * 1989-10-16 1991-06-04 Fujitsu Ltd 半導体装置の製造方法
JPH11195666A (ja) * 1997-12-26 1999-07-21 Murata Mfg Co Ltd 半導体装置
JP2000349230A (ja) * 1999-06-08 2000-12-15 Matsushita Electric Ind Co Ltd 半導体モジュールおよびその製造方法
JP2006024853A (ja) * 2004-07-09 2006-01-26 Matsushita Electric Ind Co Ltd 半導体装置とその製造方法及びその電気特性制御方法

Also Published As

Publication number Publication date
JP2010067711A (ja) 2010-03-25

Similar Documents

Publication Publication Date Title
US8486829B2 (en) Semiconductor element having a conductive via and method for making the same and package having a semiconductor element with a conductive via
US20180076179A1 (en) Stacked type chip package structure and manufacturing method thereof
US8552553B2 (en) Semiconductor device
JP4980709B2 (ja) 半導体装置
US7098540B1 (en) Electrical interconnect with minimal parasitic capacitance
WO2013057867A1 (ja) 半導体装置
WO2011061883A1 (ja) 半導体装置
JP2012146720A (ja) 半導体装置およびその製造方法
TWI485823B (zh) 半導體封裝結構及半導體封裝結構的製作方法
TWI782950B (zh) 半導體裝置
US10546827B2 (en) Flip chip
US8697566B2 (en) Bump structure and manufacturing method thereof
JP2016025107A (ja) 半導体装置、および半導体装置の製造方法
JP2017034187A (ja) 半導体装置
JP2008159948A (ja) 半導体装置
WO2010029659A1 (ja) 半導体装置及びその製造方法
US20100155942A1 (en) Semiconductor device and method for fabricating the same
US20120007233A1 (en) Semiconductor element and fabrication method thereof
US7709957B2 (en) Semiconductor device
JP4322189B2 (ja) 半導体装置
JP2009176833A (ja) 半導体装置とその製造方法
JP2007059867A (ja) 半導体装置
JP2001210751A (ja) 半導体装置
US11309252B2 (en) Package substrate and package structure
US20220181244A1 (en) Package substrate and package structure

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09812808

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09812808

Country of ref document: EP

Kind code of ref document: A1