WO2009112644A1 - Assemblage d'un élément filaire avec une puce microélectronique à rainure comportant au moins un plot de maintien de l'élément filaire - Google Patents

Assemblage d'un élément filaire avec une puce microélectronique à rainure comportant au moins un plot de maintien de l'élément filaire Download PDF

Info

Publication number
WO2009112644A1
WO2009112644A1 PCT/FR2008/001476 FR2008001476W WO2009112644A1 WO 2009112644 A1 WO2009112644 A1 WO 2009112644A1 FR 2008001476 W FR2008001476 W FR 2008001476W WO 2009112644 A1 WO2009112644 A1 WO 2009112644A1
Authority
WO
WIPO (PCT)
Prior art keywords
groove
wire element
stud
diameter
assembly according
Prior art date
Application number
PCT/FR2008/001476
Other languages
English (en)
Inventor
Jean Brun
Dominique Vicard
Sophie Verrun
Original Assignee
Commissariat A L'energie Atomique
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat A L'energie Atomique filed Critical Commissariat A L'energie Atomique
Priority to EP08873297.9A priority Critical patent/EP2250667B1/fr
Priority to US12/919,512 priority patent/US8723312B2/en
Priority to CN200880127846.4A priority patent/CN101960585B/zh
Priority to JP2010549171A priority patent/JP5341114B2/ja
Publication of WO2009112644A1 publication Critical patent/WO2009112644A1/fr

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/78Apparatus for connecting with wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45139Silver (Ag) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/78Apparatus for connecting with wire connectors
    • H01L2224/7825Means for applying energy, e.g. heating means
    • H01L2224/783Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/78301Capillary
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector involving a temporary auxiliary member not forming part of the bonding apparatus, e.g. removable or sacrificial coating, film or substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8536Bonding interfaces of the semiconductor or solid state body
    • H01L2224/85365Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01058Cerium [Ce]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20751Diameter ranges larger or equal to 10 microns less than 20 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20753Diameter ranges larger or equal to 30 microns less than 40 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20754Diameter ranges larger or equal to 40 microns less than 50 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20755Diameter ranges larger or equal to 50 microns less than 60 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20756Diameter ranges larger or equal to 60 microns less than 70 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20757Diameter ranges larger or equal to 70 microns less than 80 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20758Diameter ranges larger or equal to 80 microns less than 90 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/20759Diameter ranges larger or equal to 90 microns less than 100 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/2076Diameter ranges equal to or larger than 100 microns

Definitions

  • the invention relates to an assembly comprising at least one microelectronic chip provided with two parallel main faces and lateral faces, at least one of the lateral faces comprising a longitudinal groove for housing a wire element having an axis parallel to the longitudinal axis of the groove, said groove being delimited by at least two side walls.
  • At least one of the lateral faces 3a, 3b comprises a groove 4 provided with an electrical connection element and forming a housing, for a wire element 5 having an axis parallel to the longitudinal axis of the groove 4.
  • the connection element The wire element 5, the axis of which is parallel to the longitudinal axis of the groove 4, can be secured to the groove 4 by welding with the addition of material, by electrolysis, by means of electrolysis. bonding, or by embedding.
  • the embedding in the groove 4 requires the application of a force on the wire element 5 which can damage or weaken the latter.
  • the forces to be applied during embedding increase and it becomes difficult to achieve without damaging the chip.
  • the mechanical resistance by embedding remains average and usually requires a reinforcement phase by a glue or metal.
  • the object of the invention is to provide a chip whose groove is intended to receive a wire element by embedding limiting the forces on the wire during its insertion into the groove.
  • said wire element is secured to the chip at a nip between at least one pad disposed on one of the side walls, and the side wall of the groove opposite said pad, said pinch zone having a height less than the diameter of the wire element and a free zone is disposed laterally to the pin along the longitudinal axis of the groove, said free zone having a height, corresponding to the distance separating the two side walls, greater than the diameter of the wire element.
  • At least one of the pads is an electrically conductive pad.
  • the two side walls carry studs arranged in staggered rows.
  • the studs are in the form of bars and may have a vertex whose section is triangular.
  • the diameter of the wire element is greater than the distance separating the stud from the bottom of the groove and the wire element is also in contact with the bottom of the groove.
  • the wire element comprises an electrically conductive core covered with insulation, the sum of the diameter of the core and the thickness of the insulator being greater than the height of the pinch zone.
  • FIG. 1 represents a chip according to the prior art.
  • FIG. 2 represents a chip according to the invention.
  • FIG. 3 represents a view along A-A of FIG.
  • Figures 4 to 6 schematically show views centered on the groove of a chip.
  • Figures 7 to 9 show alternative embodiments of the arrangement and the shape of the pads in the groove.
  • a microelectronic chip according to the invention comprises two parallel main faces 1, 2 and side faces 3a and 3b. At least one of the lateral faces 3a, 3b has a longitudinal groove 4.
  • the groove 4 is delimited by two side walls 10a and 10b and a bottom 11.
  • the groove is intended to receive a wire element whose longitudinal axis is parallel to the longitudinal axis of the groove.
  • This type of chip may be in the form of an assembly of two microelectronic components, or a microelectronic component 6 and a counterplate 7, of substantially the same dimensions and connected by a spacer 8.
  • the spacer being of dimensions less than those of the component, its placement provides naturally at least one groove 4.
  • the chip may comprise two grooves 4, disposed on either side of the spacer 8.
  • the grooves 4 are thus obtained by mounting the chip, avoiding a complex machining step may damage the chip during manufacture.
  • Each groove is then U-shaped and delimited by the two parallel walls 10a and 10b, substantially parallel, connected by the bottom 11 of the groove 4.
  • the counterplate 7 may be made of glass, composite material, etc.
  • Each groove 4 respectively allows insertion by embedding a wire element 5 along a longitudinal axis parallel to the longitudinal axis of the groove 4.
  • the groove 4 comprises locking means of the wire element 5 to ensure the securing the wire element 5 in the groove 4.
  • These locking means consist of at least one stud 9 ("bump" in English) disposed on at least one of the side walls 10a, 10b of the groove 4.
  • the wire element 5 may be secured to the chip between a nip region between at least one pad 9 and the side wall 10b or 10a opposite the pad 9 (10a in Figure 9).
  • the pinch zone has a height H 1 , this height must be less than the diameter of the wire element that is to be used to perform the assembly.
  • the height Hi of the nipping zone may be defined by the perpendicular to the top of the stud 9 to the interface with the opposite side wall 10a.
  • a free zone is disposed laterally to the stud 9 along the longitudinal axis of the groove.
  • the free zone has a height H 2 which corresponds to the distance separating the two lateral walls 10a and 10b, and this height is greater than the diameter of the wire element 5.
  • the free zone can surround each stud 9 and in the case where the groove comprises a plurality of pads, the pads are separated by a free zone.
  • the contact at the pinch area is punctual and the embedding of the wire element 5 in the groove 4 does not require too much force. Indeed, the force to be applied corresponding to the friction forces, the point contact exerted by each stud 9 allows a simple and good quality embedding of the wire element 5.
  • Each stud 9 has a base in contact with one of the side walls 10a or 10b on which it is disposed and a vertex facing the opposite side wall 10a or 10b.
  • Each stud 9 acts, in cooperation with the opposite side wall 10a or 10b, as a mechanical clamp when a wire element 5 is embedded in the groove 4.
  • the wire element 5 is crushed, by a point contact between the pad 9, disposed on the wall 10b of the groove 4, and the wall 10a of the groove opposite the pad 9.
  • the wedging of the wire element 5 by simple pinching allows its maintenance in the groove 4.
  • a pad 9 can be active, that is to say that it corresponds to a connection terminal of the microelectronic component 6.
  • the pad 9 is then electrically conductive and can serve as a data or power bus.
  • the groove may comprise a plurality of studs 9, at least one of which is preferably active.
  • the pressure exerted by the stud 9 on the wire element 5 promotes the intimate contact between the wire element 5 and the stud 9.
  • the significant pressure at the the contact zone 12 makes it possible to obtain the intimate contact by scratching of the materials at the level of the contact zone 12. This contact is necessary for a good electrical conduction between the stud 9 and the wire element 5.
  • the groove 4 and the (s) pad (s) 9 are sized as a function of the diameter of the wire element 5 intended to be embedded.
  • the size of the pads 9 is generally 50 to 200 ⁇ m side and their height H 3 can vary between 2 and 100 ⁇ m.
  • a stud 9, of height H 3 is disposed on the wall 10b (lower in FIG. 5) of the groove 4.
  • the groove 4 has a depth H 4 and its width corresponds to the height H 2 of the free zone, that is to say at the distance separating the side walls 10a, 10b.
  • the distance H 1 separating the 9 of the opposite side wall 10a, is between 98% and 80% of the diameter of the wire element 5. This distance Hi therefore depends on the diameter D f of the wire element 5 and materials constituting it.
  • a stud 9 is made of a more malleable material than the wire element 5 or vice versa. This feature promotes intimate contact between the pad 9 and the wire element 5 in the case of an electrically conductive connection.
  • the maintenance of the wire element 5 can also be achieved by multiple pinching. We speak of multiple nip when the wired element 5 passes over the stud 9 during its insertion as shown in Figure 6. The wire element 5 is then both blocked by the stud 9, the bottom 11 of the groove 4 and the side wall 10a opposite the pad 9. Such blockage involves additional constraints. Thus, as illustrated in FIGS. 5 and 6, the height Hi separating the top of the stud 9 and the wall 10a opposite the stud must always be smaller than the diameter D f of the wire element 5. The distance H 5 , separating the bottom 11 of the groove of the pad 9 is smaller than the diameter of the wire element 5. Indeed, if the distance H 5 was greater than the diameter of the wire element 5, the latter once inserted would not be integral with the chip, allowing the chip to slide freely along the wire element 5 and we could no longer speak of pinching the wire element 5.
  • each stud 9 is narrow relative to the length of the groove 4 in which it is disposed.
  • the narrower the stud the more the contact area 12 of the stud 9 with a wire element 5 is low. So, it is easier to insert the wire element 5, and to obtain its locking in the groove 4 without damaging it by limiting the forces to exert for the insertion.
  • the electrically conductive wire element may be enamelled, in this case the pressure exerted for its insertion allows the enamel to be scratched up to the electrically conductive core of the wire element 5 at a contact zone with the stud.
  • the wire element is coated with an organic insulating deposit (thermoplastic, epoxy, etc.) and / or mineral (SiO 2 , Alumina, etc.). This deposit will be pierced during the biasing of the wire element 5 against the pad 9.
  • the wire element 5 is then individually in electrical contact with a pad 9 and is isolated outside the contact zone 12. In the case of a thermoplastic deposit, it can also be remelted to ensure a bonding of the wire in the groove.
  • the thickness of the insulation covering the electrically conductive wires is typically of the order of 2 to 50 ⁇ m.
  • the diameter of the core, electrically conductive, plus the thickness of the insulating layer must be greater than the height H 1 of the pinch zone.
  • the groove 4 of the chip may comprise a plurality of studs 9 distributed on the side wall 10b of the groove 4.
  • at least one of these pads 9 is electrically conductive to supply the chip or serve data bus.
  • the other non-electrically conductive pads then only serve as locking means for the wire element 5.
  • each side wall of each groove 4 may comprise at least a pad 9 electrically conductive to perform the power functions and / or data bus.
  • the shape of the pads 9 may have an influence on the behavior of the wire element in the groove.
  • the studs can be in the form of a cube (FIGS. 2, 3, 5 and 6), half-balls (FIGS. 4 and 7) or, as illustrated in FIG. 8, they can be in the form of bars. extending perpendicular to the bottom 11 of the groove 4 along an axis of symmetry S. the bars are preferably of length less than or equal to the depth H of the groove 4 4. to enable maintenance by simply pinching the wire element 5, the bars can extend over the entire length corresponding to the depth H 4 of the groove. To allow multiple nipping, the bars must be shorter than the depth H 4 of the groove 4 and must be arranged so as to provide a gap, smaller than the diameter of the wire element 5, between each bar and the bottom 11 of the groove.
  • the top of the bars, forming the pads 9, facing the opposite side wall 10a may be shaped in a point, that is to say that the top has a triangular section.
  • the material constituting the wire element 5 will deform more easily, and if necessary will be stripped more easily, which will obtain a better electrical contact by improving the intimate contact between the tip-shaped top of the bar and the material or materials constituting the wire element 5.
  • the link between the wire element 5 and the groove 4 can be improved by various methods such as electrolysis, or bonding with an insulating glue or conductive
  • the blocking of the wire element as described makes it possible to connect electrically and / or mechanically chips between them in the form of a garland or in pairs. It is thus possible to imagine any type of assembly (parallel, series, etc.) of the chips.
  • the pads consist of electrolytic nickel coated with a gold deposit of 1000 to 3000 ⁇ .
  • the assembly may comprise a plurality of chips connected in the form of a garland sharing the same data bus.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Dicing (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Lining Or Joining Of Plastics Or The Like (AREA)
  • Die Bonding (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

L'assemblage comporte au moins une puce microélectronique munie de deux faces principales (1,2) parallèles et de faces latérales (3a, 3b), au moins l'une des faces latérales (3a, 3b) comporte une rainure (4) longitudinale de logement d'un élément filaire (5) ayant un axe parallèle à l'axe longitudinal de la rainure (4). La rainure est délimitée par au moins deux parois latérales (10a, 10b). L'élément filaire (5) est solidarisé à la puce au niveau d'une zone de pincement entre au moins un plot (9), disposé sur l'une des parois latérales (10a, 10b), et la paroi latérale (10b) de la rainure (4) opposée audit plot (9). La zone de pincement a une hauteur inférieure au diamètre de l'élément filaire (5) et une zone libre est disposée latéralement au plot (9) le long de l'axe longitudinal de la rainure (4). La zone libre a une hauteur, correspondant à la distance séparant les deux parois latérales (10a, 10b), supérieure au diamètre de l'élément filaire (5).

Description

Assemblage d'un élément filaire avec une puce microélectronique à rainure comportant au moins un plot de maintien de l'élément filaire
Domaine technique de l'invention
L'invention est relative à un assemblage comportant au moins une puce microélectronique munie de deux faces principales parallèles et de faces latérales, au moins l'une des faces latérales comportant une rainure longitudinale de logement d'un élément filaire ayant un axe parallèle à l'axe longitudinal de la rainure, ladite rainure étant délimitée par au moins deux parois latérales.
État de la technique
De nombreuses techniques existent aujourd'hui pour connecter mécaniquement et électriquement des puces microélectroniques entre elles. La technique conventionnelle consiste, une fois les puces formées sur un substrat et libérées par sciage, à réaliser une connexion mécanique rigide entre les puces. Les puces, alors fixées sur un support rigide, sont ensuite connectées électriquement avant qu'un enrobage de protection ne soit formé. Cette première approche, consistant à réaliser la connexion sur un support rigide, est classiquement utilisée lorsqu'il existe une grande complexité dans la connexion des puces. Cependant, cette approche a pour principal inconvénient d'utiliser un support mécanique rigide qui est particulièrement mal adapté à une intégration dans des structures souples. Le document WO2008/025889 de la demanderesse décrit, comme l'illustre la figure 1 , une puce microélectronique comportant deux faces principales parallèles 1 , 2 et des faces latérales 3a, 3b. Au moins une des faces latérales 3a, 3b comporte une rainure 4 munie d'un élément de connexion électrique et formant un logement, pour un élément filaire 5 ayant un axe parallèle à l'axe longitudinal de la rainure 4. L'élément de connexion électrique est réalisé par métallisation de la rainure 4. L'élément filaire 5, dont l'axe est parallèle à l'axe longitudinal de la rainure 4, peut être solidarisé à la rainure 4 par soudure avec apport de matériau, par électrolyse, par collage, ou par encastrement. L'encastrement dans la rainure 4 nécessite l'application d'une force sur l'élément filaire 5 qui peut endommager ou fragiliser ce dernier. De plus, en fonction de la longueur de la rainure 4, les forces à appliquer lors de l'encastrement augmentent et celui-ci devient difficile à réaliser sans endommager la puce. La tenue mécanique par encastrement reste moyenne et nécessite en général une phase de renforcement par un apport de colle ou de métal.
Objet de l'invention
L'objet de l'invention a pour but de réaliser une puce dont la rainure est destinée à recevoir un élément filaire par encastrement en limitant les efforts réalisés sur le fil lors de son insertion dans la rainure.
Ce but est atteint en ce que ledit élément filaire est solidarisé à la puce au niveau d'une zone de pincement entre au moins un plot, disposé sur l'une des parois latérales, et la paroi latérale de la rainure opposée audit plot, ladite zone de pincement ayant une hauteur inférieure au diamètre de l'élément filaire et qu'une zone libre est disposée latéralement au plot le long de l'axe longitudinal de la rainure, ladite zone libre ayant une hauteur, correspondant à la distance séparant les deux parois latérales, supérieure au diamètre de l'élément filaire.
Selon un développement, au moins un des plots est un plot électriquement conducteur.
Selon un second développement, les deux parois latérales portent des plots disposés en quinconce.
Selon un troisième développement, les plots se présentent sous la forme de barres et peuvent avoir un sommet dont la section est triangulaire.
Selon une variante, le diamètre de l'élément filaire est supérieur à la distance séparant le plot du fond de la rainure et l'élément filaire est également en contact avec le fond de la rainure.
Selon un perfectionnement, l'élément filaire comporte une âme électriquement conductrice recouverte d'isolant, la somme du diamètre de l'âme et de l'épaisseur de l'isolant étant supérieure à la hauteur de la zone de pincement.
Description sommaire des dessins
D'autres avantages et caractéristiques ressortiront plus clairement de la description qui va suivre de modes particuliers de réalisation de l'invention donnés à titre d'exemples non limitatifs et représentés aux dessins annexés, dans lesquels :
La figure 1 représente une puce selon l'art antérieur. La figure 2 représente une puce selon l'invention.
La figure 3 représente une vue selon A-A de la figure 2.
Les figures 4 à 6 représentent schématiquement des vues centrées sur la rainure d'une puce.
Les figures 7 à 9 représentent des variantes de réalisation de la disposition et de la forme des plots dans la rainure.
Description de modes particuliers de réalisation
Comme l'illustre la figure 2, une puce microélectronique selon l'invention comporte deux faces principales parallèles 1 , 2 et des faces latérales 3a et 3b. Au moins une des faces latérales 3a, 3b comporte une rainure 4 longitudinale. La rainure 4 est délimitée par deux parois latérales 10a et 10b et un fond 11. La rainure est destinée à recevoir un élément filaire dont l'axe longitudinal est parallèle à l'axe longitudinal de la rainure.
Ce type de puce peut se présenter sous la forme d'un assemblage de deux composants microélectroniques, ou d'un composant microélectronique 6 et d'une contreplaque 7, sensiblement de mêmes dimensions et reliés par une entretoise 8. L'entretoise étant de dimensions inférieures à celles du composant, son placement permet d'obtenir naturellement au moins une rainure 4. Comme illustré à la figure 2, la puce peut comporter deux rainures 4, disposées de part et d'autre de l'entretoise 8. Les rainures 4 sont ainsi obtenues par montage de la puce, évitant une étape d'usinage complexe risquant d'endommager la puce lors de la fabrication. Chaque rainure est alors conformée en U et délimitée par les deux parois latérales 10a et 10b, sensiblement parallèles, reliées par le fond 11 de la rainure 4. La contreplaque 7 peut être réalisée en verre, matériau composite, etc. Chaque rainure 4 permet respectivement l'insertion par encastrement d'un élément filaire 5 selon un axe longitudinal parallèle à l'axe longitudinal de la rainure 4. La rainure 4 comporte des moyens de blocage de l'élément filaire 5 permettant d'assurer la solidarisation de l'élément filaire 5 dans la rainure 4. Ces moyens de blocage consistent en au moins un plot 9 (« bump » en anglais) disposé sur au moins une des parois latérales 10a, 10b de la rainure 4. Ainsi, l'élément filaire 5 peut être solidarisé à la puce entre au niveau d'une zone de pincement entre au moins un plot 9 et la paroi latérale 10b ou 10a opposée au plot 9 (10a sur la figure 9). Comme l'illustre la figure 3, la zone de pincement a une hauteur H1, cette hauteur doit être inférieure au diamètre de l'élément filaire que l'on souhaite utiliser pour réaliser l'assemblage. La hauteur Hi de la zone de pincement peut être définie par la perpendiculaire par rapport au sommet du plot 9 jusqu'à l'interface avec la paroi latérale 10a opposée. De plus, une zone libre est disposée latéralement au plot 9 le long l'axe longitudinal de la rainure. La zone libre a une hauteur H2 qui correspond à la distance séparant les deux parois latérales 10a et 10b, et cette hauteur est supérieure au diamètre de l'élément filaire 5. La zone libre peut entourer chaque plot 9 et dans le cas où la rainure comporte une pluralité de plots, les plots sont séparés par une zone libre. Ainsi, le contact au niveau de la zone de pincement est ponctuel et l'encastrement de l'élément filaire 5 dans la rainure 4 ne nécessite pas une force trop importante. En effet, la force à appliquer correspondant aux forces de frottements, le contact ponctuel exercé par chaque plot 9 permet un encastrement simple et de bonne qualité de l'élément filaire 5.
Chaque plot 9 comporte une base en contact avec une des parois latérales 10a ou 10b sur laquelle il est disposé et un sommet orienté vers la paroi latérale 10a ou 10b opposée. Chaque plot 9 agit, en coopération avec la paroi latérale 10a ou 10b opposée, comme une pince mécanique lorsqu'un élément filaire 5 est encastré dans la rainure 4. Comme illustré à la figure 4, lors de l'insertion de l'élément filaire 5 dans la rainure 4, l'élément filaire 5 est écrasé, par un contact ponctuel entre le plot 9, disposé sur la paroi 10b de la rainure 4, et la paroi 10a de la rainure opposée au plot 9. Le coincement de l'élément filaire 5 par pincement simple (entre un plot et la paroi latérale opposée au plot) permet son maintien dans la rainure 4.
En plus de son rôle de blocage de l'élément filaire 5, un plot 9 peut être actif, c'est-à-dire qu'il correspond à une borne de connexion du composant microélectronique 6. Le plot 9 est alors électriquement conducteur et peut servir de bus de données ou d'alimentation. Afin d'améliorer le blocage, la rainure peut comporter une pluralité de plots 9 dont au moins un est, de préférence, actif.
La pression exercée par le plot 9 sur l'élément filaire 5 favorise le contact intime entre l'élément filaire 5 et le plot 9. Ainsi, lorsque le plot 9 et l'élément filaire 5 sont électriquement conducteurs, la pression importante au niveau de la zone de contact 12 permet d'obtenir le contact intime par rayure des matériaux au niveau de la zone de contact 12. Ce contact est nécessaire pour une bonne conduction électrique entre le plot 9 et l'élément filaire 5.
Afin de réaliser un maintien suffisant de l'élément filaire 5, il est nécessaire de dimensionner la rainure 4 et le(s) plot(s) 9 en fonction du diamètre de l'élément filaire 5 destiné à y être encastré. La taille des plots 9 est en général de 50 à 200μm de côté et leur hauteur H3 peut varier entre 2 et 100μm. Ainsi, comme l'illustre la figure 5, un plot 9, de hauteur H3 est disposé sur la paroi 10b (inférieure sur la figure 5) de la rainure 4. La rainure 4 a une profondeur H4 et sa largeur correspond à la hauteur H2 de la zone libre, c'est-à-dire à la distance séparant les parois latérales 10a, 10b. Pour être maintenu par pincement simple, le diamètre Df de l'élément filaire, avant encastrement, doit être supérieur à la distance Hi = H2 - H3 séparant le sommet du plot 9 de la paroi latérale 10a (supérieure sur la figure 5) opposée au plot 9, c'est-à-dire que Df > H1. De préférence, la distance H1, séparant le plot 9 de la paroi latérale opposée 10a, est comprise entre 98% et 80% du diamètre de l'élément filaire 5. Cette distance Hi dépend donc du diamètre Df de l'élément filaire 5 et des matériaux le constituant.
De préférence, un plot 9 est réalisé dans un matériau plus malléable que l'élément filaire 5 ou inversement. Cette caractéristique permet de favoriser le contact intime entre le plot 9 et l'élément filaire 5 dans le cas d'une connexion électriquement conductrice. À titre d'exemple, on pourra réaliser des plots en nickel, cuivre, or et un élément filaire en cuivre ou un alliage d'argent et de tungstène. Plus l'élément filaire 5 est réalisé dans un matériau malléable par rapport au matériau constituant le plot 9, plus la distance Hi sera faible par rapport au diamètre Df étant donné que l'élément filaire sera très facilement déformable.
Le maintien de l'élément filaire 5 peut aussi être réalisé par pincement multiple. On parle de pincement multiple lorsque l'élément filaire 5 passe pardessus le plot 9 lors de son insertion comme l'illustre la figure 6. L'élément filaire 5 est alors à la fois bloqué par le plot 9, le fond 11 de la rainure 4 et la paroi latérale 10a opposée au plot 9. Un tel blocage implique des contraintes supplémentaires. Ainsi comme l'illustrent les figures 5 et 6, la hauteur Hi séparant le sommet du plot 9 et la paroi 10a opposée au plot doit toujours être inférieure au diamètre Df de l'élément filaire 5. La distance H5, séparant le fond 11 de la rainure du plot 9 est inférieure au diamètre de l'élément filaire 5. En effet, si la distance H5 était supérieure au diamètre de l'élément filaire 5, ce dernier une fois inséré ne serait pas solidaire de la puce, permettant à la puce de coulisser librement le long de l'élément filaire 5 et on ne pourrait plus parler de pincement de l'élément filaire 5.
De préférence, chaque plot 9 est étroit par rapport à la longueur de la rainure 4 dans laquelle il est disposé. En effet, plus le plot est étroit, plus la zone de contact 12 du plot 9 avec un élément filaire 5 est faible. Ainsi, il est plus aisé d'insérer l'élément filaire 5, et d'obtenir son blocage dans la rainure 4 sans l'endommager en limitant les forces à exercer pour l'insertion.
L'élément filaire électriquement conducteur peut être émaillé, dans ce cas la pression exercée pour son insertion permet de rayer l'émail jusqu'à l'âme électriquement conductrice de l'élément filaire 5 au niveau d'une zone de contact avec le plot 9. Selon une variante, l'élément filaire est revêtu d'un dépôt isolant organique (thermoplastique, époxy, etc.) et/ou minéral (SiO2, Alumine, etc.). Ce dépôt sera percé lors de la sollicitation de l'élément filaire 5 contre le plot 9. L'élément filaire 5 est alors individuellement en contact électrique avec un plot 9 et est isolé en dehors de la zone de contact 12. Dans le cas d'un dépôt thermoplastique, celui-ci peut également être refondu afin d'assurer un collage du fil dans la rainure. L'épaisseur de l'isolant recouvrant les fils électriquement conducteurs est typiquement de l'ordre de 2 à 50μm. Dans le cas où l'élément filaire est recouvert par un isolant, le diamètre de l'âme, électriquement conductrice, plus l'épaisseur de la couche isolante doit être supérieur à la hauteur H1 de la zone de pincement.
Il est possible d'augmenter le nombre de plots 9 en contact avec l'élément filaire 5. En augmentant le nombre de plots 9, la force de friction, assurant la solidarisation de l'élément filaire 5 dans la rainure 4, devient plus importante.
Ainsi, la rainure 4 de la puce peut comporter une pluralité de plots 9 répartis sur la paroi latérale 10b de la rainure 4. De préférence, au moins un de ces plots 9 est électriquement conducteur pour alimenter la puce ou servir de bus des données. Les autres plots non électriquement conducteurs ne servent alors que de moyens de blocage de l'élément filaire 5.
Selon une variante, illustrée à la figure 7, la solidarisation de l'élément filaire
5 dans la rainure 4 est réalisée par des plots 9 placés sur les deux parois latérales 10a et 10b de la rainure 4. De préférence, les plots 9 sont placés en quinconce et à intervalles régulier. Le placement en quinconce permet d'améliorer la fonction de blocage, par pincement simple ou multiple, des plots 9. De plus, dans le cas où la puce est réalisée avec deux composants microélectroniques séparés par l'entretoise, chaque paroi latérale de chaque rainure 4 peut comporter au moins un plot 9 électriquement conducteur pour réaliser les fonctions d'alimentation et/ou de bus de données.
La forme des plots 9 peut avoir une influence sur la tenue de l'élément filaire dans la rainure. Les plots peuvent se présenter sous la forme de cube (figures 2, 3, 5 et 6), de demi-billes (figures 4 et 7) ou, comme illustré à la figure 8, ils peuvent se présenter sous forme de barres s'étendant perpendiculairement au fond 11 de la rainure 4 selon un axe de symétrie S. Les barres sont, de préférence, de longueur inférieure ou égale à la profondeur H4 de la rainure 4. Pour permettre le maintien par pincement simple de l'élément filaire 5, les barres peuvent s'étendre sur toute la longueur correspondant à la profondeur H4 de la rainure. Pour permettre le pincement multiple, les barres doivent être de longueur inférieure à la profondeur H4 de la rainure 4 et doivent être disposées de manière à ménager un espace vide, inférieur au diamètre de l'élément filaire 5, entre chaque barre et le fond 11 de la rainure.
Selon un développement illustré à la figure 9, le sommet des barres, formant les plots 9, orienté vers la paroi latérale opposée 10a, peut être conformé en pointe, c'est-à-dire que le sommet comporte une section triangulaire. Avec un sommet de section triangulaire, lors de l'insertion en force, le matériau constituant l'élément filaire 5 se déformera plus facilement, et le cas échéant se dénudera plus facilement, ce qui permettra d'obtenir un meilleur contact électrique en améliorant le contact intime entre le sommet en forme de pointe de la barre et le ou les matériaux constituant l'élément filaire 5. Une fois solidarisé dans la rainure 4, le lien entre l'élément filaire 5 et la rainure 4 peut être amélioré par différentes méthodes telles que l'électrolyse, ou le collage avec une colle isolante ou conductrice
Le blocage de l'élément filaire tel que décrit permet de relier électriquement et/ou mécaniquement des puces entre elles sous forme de guirlande ou deux à deux. Il est ainsi possible d'imaginer tout type d'assemblage (parallèle, série, etc.) des puces.
De préférence, les plots sont constitués de nickel électrolytique revêtu d'un dépôt d'or de 1000 à 3000 Â.
L'assemblage peut comporter une pluralité de puces reliées sous forme de guirlande partageant un même bus de donnée.

Claims

Revendications
1. Assemblage comportant au moins une puce microélectronique munie de deux faces principales (1 ,2) parallèles et de faces latérales (3a, 3b), au moins l'une des faces latérales (3a, 3b) comportant une rainure (4) longitudinale de logement d'un élément filaire (5) ayant un axe parallèle à l'axe longitudinal de la rainure (4), ladite rainure étant délimitée par au moins deux parois latérales (10a, 10b), assemblage caractérisé en ce que ledit élément filaire (5) est solidarisé à la puce au niveau d'une zone de pincement entre au moins un plot (9), disposé sur l'une des parois latérales (10b), et la paroi latérale (10a) de la rainure (4) opposée audit plot (9), ladite zone de pincement ayant une hauteur inférieure au diamètre de l'élément filaire (5) et qu'une zone libre est disposée latéralement au plot (9) le long de l'axe longitudinal de la rainure (4), ladite zone libre ayant une hauteur, correspondant à la distance séparant les deux parois latérales (10a, 10b), supérieure au diamètre de l'élément filaire (5).
2. Assemblage selon la revendication 1 , caractérisé en ce que la zone de pincement a une hauteur comprise entre 98 et 80% du diamètre de l'élément filaire (5).
3. Assemblage selon l'une des revendications 1 et 2, caractérisé en ce que le diamètre de l'élément filaire (5) est supérieur à la distance séparant le plot (9) du fond (11 ) de la rainure (4) et que l'élément filaire (5) est également en contact avec le fond (11 ) de la rainure.
4. Assemblage selon l'une quelconque des revendications 1 à 3, caractérisée en ce qu'au moins un des plots (9) est un plot (9) électriquement conducteur.
5. Assemblage selon l'une quelconque des revendications 1 à 4, caractérisée en ce que les deux parois latérales (10a, 10b) de la rainure portent des plots (9) disposés en quinconce.
6. Assemblage selon l'une quelconque des revendications 1 à 5 caractérisée en ce que chaque plot (9) a la forme d'une barre ayant un axe perpendiculaire au fond (11 ) de la rainure (4).
7. Assemblage selon la revendication 6, caractérisée en ce que chaque barre a un sommet de section triangulaire.
8. Assemblage selon l'une quelconque des revendications 1 à 7, caractérisé en ce que l'élément filaire (5) comporte une âme électriquement conductrice recouverte d'isolant, la somme du diamètre de l'âme et de l'épaisseur de l'isolant étant supérieure à la hauteur (H1) de la zone de pincement.
9. Assemblage selon l'une quelconque des revendications 1 à 8, caractérisé en ce qu'il comporte une colle isolante ou conductrice entre l'élément filaire (5) et la rainure (4).
PCT/FR2008/001476 2008-03-06 2008-10-21 Assemblage d'un élément filaire avec une puce microélectronique à rainure comportant au moins un plot de maintien de l'élément filaire WO2009112644A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP08873297.9A EP2250667B1 (fr) 2008-03-06 2008-10-21 Assemblage d'un élément filaire avec une puce microélectronique à rainure comportant au moins un plot de maintien de l'élément filaire
US12/919,512 US8723312B2 (en) 2008-03-06 2008-10-21 Assembly of a wire element with a microelectronic chip with a groove comprising at least one bump securing the wire element
CN200880127846.4A CN101960585B (zh) 2008-03-06 2008-10-21 包括导线元件和带槽的微电子芯片并包括保持该导线元件的至少一个凸块的组件
JP2010549171A JP5341114B2 (ja) 2008-03-06 2008-10-21 ワイヤ素子とワイヤ素子を固定する少なくとも1つのバンプを備えた溝を有するマイクロエレクトロニックチップのアセンブリ

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR08/01234 2008-03-06
FR0801234A FR2928491A1 (fr) 2008-03-06 2008-03-06 Procede et dispositif de fabrication d'un assemblage d'au moins deux puces microelectroniques

Publications (1)

Publication Number Publication Date
WO2009112644A1 true WO2009112644A1 (fr) 2009-09-17

Family

ID=39864710

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR2008/001476 WO2009112644A1 (fr) 2008-03-06 2008-10-21 Assemblage d'un élément filaire avec une puce microélectronique à rainure comportant au moins un plot de maintien de l'élément filaire

Country Status (9)

Country Link
US (2) US8723312B2 (fr)
EP (2) EP2250667B1 (fr)
JP (2) JP5341114B2 (fr)
CN (2) CN101960585B (fr)
AT (1) ATE467900T1 (fr)
DE (1) DE602009000024D1 (fr)
ES (1) ES2346274T3 (fr)
FR (1) FR2928491A1 (fr)
WO (1) WO2009112644A1 (fr)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010046563A1 (fr) * 2008-10-21 2010-04-29 Commissariat à l'Energie Atomique Assemblage d'une puce microélectronique à rainure avec un élément filaire sous forme de toron et procédé d'assemblage
JP2011135083A (ja) * 2009-12-23 2011-07-07 Commissariat A L'energie Atomique Et Aux Energies Alternatives 少なくとも1つのチップとワイヤ要素をアセンブルする方法、変形する接続要素を有する電子チップ、複数のチップを製造する方法、及び、少なくとも1つのチップとワイヤ要素のアセンブリ
EP2388806A1 (fr) 2010-05-18 2011-11-23 Commissariat À L'Énergie Atomique Et Aux Énergies Alternatives Procédé de réalisation de puces semi-conductrices munies de rainures longitudunales d'insertion de fils
EP2429006A2 (fr) 2010-09-09 2012-03-14 Commissariat à l'Énergie Atomique et aux Énergies Alternatives Procédé de réalisation d'éléments à puce munis de rainures d'insertion de fils
WO2018138437A1 (fr) 2017-01-30 2018-08-02 Primo1D Procede d'insertion d'un fil dans une rainure d'une puce de semi-conducteur, et equipement pour la mise en œuvre d'un tel procede
WO2018193198A1 (fr) * 2017-04-19 2018-10-25 Primo1D Procédé d'assemblage d'une puce microélectronique sur un élement filaire

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2928491A1 (fr) * 2008-03-06 2009-09-11 Commissariat Energie Atomique Procede et dispositif de fabrication d'un assemblage d'au moins deux puces microelectroniques
FR2955972B1 (fr) * 2010-02-03 2012-03-09 Commissariat Energie Atomique Procede d'assemblage d'au moins une puce avec un tissu incluant un dispositif a puce
EP2390194B1 (fr) 2010-05-25 2019-12-25 Commissariat à l'Énergie Atomique et aux Énergies Alternatives Appareil pour assembler des puces électroniques sur des fils
FR2961947B1 (fr) * 2010-06-24 2013-03-15 Commissariat Energie Atomique Incorporation d'elements a puce dans un fil guipe
FR2961949B1 (fr) 2010-06-24 2012-08-03 Commissariat Energie Atomique Elements a puce assembles sur des fils presentant une amorce de rupture
FR2995721B1 (fr) 2012-09-17 2014-11-21 Commissariat Energie Atomique Capot pour dispositif a rainure et a puce, dispositif equipe du capot, assemblage du dispositif avec un element filaire et procede de fabrication
FR3013147B1 (fr) * 2013-11-08 2017-05-12 Commissariat Energie Atomique Procede de fabrication d'un organe electriquement conducteur pour composant electronique presentant une extremite munie d'une cavite
US9560737B2 (en) 2015-03-04 2017-01-31 International Business Machines Corporation Electronic package with heat transfer element(s)
US10426037B2 (en) 2015-07-15 2019-09-24 International Business Machines Corporation Circuitized structure with 3-dimensional configuration
US9894749B2 (en) 2015-09-25 2018-02-13 International Business Machines Corporation Tamper-respondent assemblies with bond protection
US9924591B2 (en) 2015-09-25 2018-03-20 International Business Machines Corporation Tamper-respondent assemblies
US10172239B2 (en) 2015-09-25 2019-01-01 International Business Machines Corporation Tamper-respondent sensors with formed flexible layer(s)
US10098235B2 (en) 2015-09-25 2018-10-09 International Business Machines Corporation Tamper-respondent assemblies with region(s) of increased susceptibility to damage
US9591776B1 (en) 2015-09-25 2017-03-07 International Business Machines Corporation Enclosure with inner tamper-respondent sensor(s)
US9911012B2 (en) 2015-09-25 2018-03-06 International Business Machines Corporation Overlapping, discrete tamper-respondent sensors
US10175064B2 (en) 2015-09-25 2019-01-08 International Business Machines Corporation Circuit boards and electronic packages with embedded tamper-respondent sensor
US9578764B1 (en) 2015-09-25 2017-02-21 International Business Machines Corporation Enclosure with inner tamper-respondent sensor(s) and physical security element(s)
US10143090B2 (en) 2015-10-19 2018-11-27 International Business Machines Corporation Circuit layouts of tamper-respondent sensors
US9978231B2 (en) 2015-10-21 2018-05-22 International Business Machines Corporation Tamper-respondent assembly with protective wrap(s) over tamper-respondent sensor(s)
US9913389B2 (en) 2015-12-01 2018-03-06 International Business Corporation Corporation Tamper-respondent assembly with vent structure
US10327343B2 (en) 2015-12-09 2019-06-18 International Business Machines Corporation Applying pressure to adhesive using CTE mismatch between components
US9555606B1 (en) 2015-12-09 2017-01-31 International Business Machines Corporation Applying pressure to adhesive using CTE mismatch between components
US9554477B1 (en) 2015-12-18 2017-01-24 International Business Machines Corporation Tamper-respondent assemblies with enclosure-to-board protection
US9916744B2 (en) 2016-02-25 2018-03-13 International Business Machines Corporation Multi-layer stack with embedded tamper-detect protection
US9904811B2 (en) 2016-04-27 2018-02-27 International Business Machines Corporation Tamper-proof electronic packages with two-phase dielectric fluid
US9913370B2 (en) 2016-05-13 2018-03-06 International Business Machines Corporation Tamper-proof electronic packages formed with stressed glass
US9881880B2 (en) 2016-05-13 2018-01-30 International Business Machines Corporation Tamper-proof electronic packages with stressed glass component substrate(s)
US9858776B1 (en) 2016-06-28 2018-01-02 International Business Machines Corporation Tamper-respondent assembly with nonlinearity monitoring
FR3053527B1 (fr) 2016-06-29 2018-08-10 Safran Electronics & Defense Procede de marquage inviolable et tracable d'un assemblage de deux elements
US10321589B2 (en) 2016-09-19 2019-06-11 International Business Machines Corporation Tamper-respondent assembly with sensor connection adapter
US10299372B2 (en) 2016-09-26 2019-05-21 International Business Machines Corporation Vented tamper-respondent assemblies
US10271424B2 (en) 2016-09-26 2019-04-23 International Business Machines Corporation Tamper-respondent assemblies with in situ vent structure(s)
US9999124B2 (en) 2016-11-02 2018-06-12 International Business Machines Corporation Tamper-respondent assemblies with trace regions of increased susceptibility to breaking
FR3058579B1 (fr) * 2016-11-07 2018-11-16 Commissariat A L'energie Atomique Et Aux Energies Alternatives Dispositif d'emission reception radiofrequence
FR3062237B1 (fr) 2017-01-23 2020-05-01 Commissariat A L'energie Atomique Et Aux Energies Alternatives Procede de realisation d’une puce a circuit integre et puce a circuit integre.
US10327329B2 (en) 2017-02-13 2019-06-18 International Business Machines Corporation Tamper-respondent assembly with flexible tamper-detect sensor(s) overlying in-situ-formed tamper-detect sensor
FR3065579B1 (fr) 2017-04-19 2019-05-03 Primo1D Dispositif d'emission reception radiofrequence
FR3069962B1 (fr) 2017-08-01 2020-09-25 Primo1D Antenne a plaque pour coupler un terminal d’emission-reception a un dispositif rfid
FR3076071B1 (fr) * 2017-12-21 2019-11-15 Commissariat A L'energie Atomique Et Aux Energies Alternatives Procede de fabrication d’une puce a circuit integre et puce a circuit integre
US10306753B1 (en) 2018-02-22 2019-05-28 International Business Machines Corporation Enclosure-to-board interface with tamper-detect circuit(s)
FR3078980B1 (fr) 2018-03-14 2021-06-11 Primo1D Fil guipe compose d’une ame principale et d’au moins un fils de couverture et comprenant au moins un element filaire conducteur relie electriquement a au moins une puce electronique
US11122682B2 (en) 2018-04-04 2021-09-14 International Business Machines Corporation Tamper-respondent sensors with liquid crystal polymer layers
FR3083643B1 (fr) 2018-07-04 2023-01-13 Commissariat Energie Atomique Procede de realisation d'un dispositif electronique
CN112098768B (zh) * 2019-05-30 2022-04-29 上海新微技术研发中心有限公司 硅光芯片的测试方法及设备
FR3103630B1 (fr) 2019-11-22 2022-06-03 Primo1D Puce fonctionnelle adaptee pour etre assemblee a des elements filaires, et procede de fabrication d’une telle puce

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004098953A2 (fr) * 2003-05-06 2004-11-18 Gentex Corporation Elements de retroviseurs pour vehicules et ensembles integrant lesdits elements
WO2008025889A1 (fr) * 2006-08-29 2008-03-06 Commissariat A L'energie Atomique Puce microelectronique nue munie d'un evidement formant un logement pour un element filaire constituant un support mecanique souple, procede de fabrication et microstructure

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01283939A (ja) * 1988-05-11 1989-11-15 Hitachi Ltd 半導体チップおよび基板並びにこれらによって構成される電子装置
US5591941A (en) * 1993-10-28 1997-01-07 International Business Machines Corporation Solder ball interconnected assembly
CA2156795C (fr) * 1994-08-31 1999-08-17 Yuzo Shimada Dispositif electronique et methode de fabrication associee
US5903059A (en) * 1995-11-21 1999-05-11 International Business Machines Corporation Microconnectors
JPH10214919A (ja) * 1997-01-29 1998-08-11 New Japan Radio Co Ltd マルチチップモジュールの製造方法
DE19737978C2 (de) * 1997-08-30 1999-09-16 Bayer Ag Elektrochromer Spiegel
US6214716B1 (en) * 1998-09-30 2001-04-10 Micron Technology, Inc. Semiconductor substrate-based BGA interconnection and methods of farication same
US6351028B1 (en) * 1999-02-08 2002-02-26 Micron Technology, Inc. Multiple die stack apparatus employing T-shaped interposer elements
DE19907168C1 (de) * 1999-02-19 2000-08-10 Micronas Intermetall Gmbh Schichtanordnung sowie Verfahren zu deren Herstellung
US6285081B1 (en) * 1999-07-13 2001-09-04 Micron Technology, Inc. Deflectable interconnect
JP2002176069A (ja) * 2000-12-06 2002-06-21 Nec Corp 電気的接続端子の構造とその製造方法
GB0108950D0 (en) 2001-04-10 2001-05-30 Leonard Philip N Personal computer systems
US7332819B2 (en) * 2002-01-09 2008-02-19 Micron Technology, Inc. Stacked die in die BGA package
JP3507059B2 (ja) * 2002-06-27 2004-03-15 沖電気工業株式会社 積層マルチチップパッケージ
JP3753984B2 (ja) * 2002-01-09 2006-03-08 シャープ株式会社 非接触通信機器用モジュール及びその製造方法
US6930032B2 (en) * 2002-05-14 2005-08-16 Freescale Semiconductor, Inc. Under bump metallurgy structural design for high reliability bumped packages
JP2004265888A (ja) * 2003-01-16 2004-09-24 Sony Corp 半導体装置及びその製造方法
JP3994924B2 (ja) * 2003-06-02 2007-10-24 セイコーエプソン株式会社 回路基板の製造方法
JP3994923B2 (ja) * 2003-06-02 2007-10-24 セイコーエプソン株式会社 半導体装置の製造方法
US20050104225A1 (en) * 2003-11-19 2005-05-19 Yuan-Chang Huang Conductive bumps with insulating sidewalls and method for fabricating
US6932136B1 (en) * 2004-04-08 2005-08-23 National Semiconductor Corporation Post singulation die separation apparatus and method for bulk feeding operation
US7716823B2 (en) * 2004-04-08 2010-05-18 Hewlett-Packard Development Company, L.P. Bonding an interconnect to a circuit device and related devices
JP4522960B2 (ja) * 2005-03-17 2010-08-11 エルジー イノテック カンパニー リミテッド 半導体製造用接着テープの製造装置及びその製造方法
FR2928491A1 (fr) * 2008-03-06 2009-09-11 Commissariat Energie Atomique Procede et dispositif de fabrication d'un assemblage d'au moins deux puces microelectroniques
FR2937464B1 (fr) * 2008-10-21 2011-02-25 Commissariat Energie Atomique Assemblage d'une puce microelectronique a rainure avec un element filaire sous forme de toron et procede d'assemblage
FR2960339B1 (fr) * 2010-05-18 2012-05-18 Commissariat Energie Atomique Procede de realisation d'elements a puce munis de rainures d'insertion de fils
FR2964786B1 (fr) * 2010-09-09 2013-03-15 Commissariat Energie Atomique Procédé de réalisation d'éléments a puce munis de rainures d'insertion de fils

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004098953A2 (fr) * 2003-05-06 2004-11-18 Gentex Corporation Elements de retroviseurs pour vehicules et ensembles integrant lesdits elements
WO2008025889A1 (fr) * 2006-08-29 2008-03-06 Commissariat A L'energie Atomique Puce microelectronique nue munie d'un evidement formant un logement pour un element filaire constituant un support mecanique souple, procede de fabrication et microstructure

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010046563A1 (fr) * 2008-10-21 2010-04-29 Commissariat à l'Energie Atomique Assemblage d'une puce microélectronique à rainure avec un élément filaire sous forme de toron et procédé d'assemblage
US8611101B2 (en) 2008-10-21 2013-12-17 Commissariat A L'energie Atomique Et Aux Energies Alternatives Assembly of a microelectronic chip having a groove with a wire element in the form of a strand, and method for assembly
JP2011135083A (ja) * 2009-12-23 2011-07-07 Commissariat A L'energie Atomique Et Aux Energies Alternatives 少なくとも1つのチップとワイヤ要素をアセンブルする方法、変形する接続要素を有する電子チップ、複数のチップを製造する方法、及び、少なくとも1つのチップとワイヤ要素のアセンブリ
JP2015213194A (ja) * 2009-12-23 2015-11-26 コミサリア ア レネルジー アトミック エ オ ゼネルジー アルテルナティブCommissariat Al’Energie Atomique Et Aux Energiesalternatives 少なくとも1つのチップとワイヤ要素をアセンブルする方法、変形する接続要素を有する電子チップ、複数のチップを製造する方法、及び、少なくとも1つのチップとワイヤ要素のアセンブリ
US8654540B2 (en) 2009-12-23 2014-02-18 Commisariat A L'energie Atomique Et Aux Energies Alternatives Method for assembling at least one chip with a wire element, electronic chip with a deformable link element, fabrication method of a plurality of chips, and assembly of at least one chip with a wire element
US8258044B2 (en) 2010-05-18 2012-09-04 Commissariat A L'energie Atomique Et Aux Energies Alternatives Method for fabricating chip elements provided with wire insertion grooves
EP2388806A1 (fr) 2010-05-18 2011-11-23 Commissariat À L'Énergie Atomique Et Aux Énergies Alternatives Procédé de réalisation de puces semi-conductrices munies de rainures longitudunales d'insertion de fils
FR2960339A1 (fr) * 2010-05-18 2011-11-25 Commissariat Energie Atomique Procede de realisation d'elements a puce munis de rainures d'insertion de fils
FR2964786A1 (fr) * 2010-09-09 2012-03-16 Commissariat Energie Atomique Procédé de réalisation d'éléments a puce munis de rainures d'insertion de fils
CN102403276A (zh) * 2010-09-09 2012-04-04 原子能和代替能源委员会 装配有配线插入槽的芯片元件的制造方法
EP2429006A3 (fr) * 2010-09-09 2012-04-04 Commissariat à l'Énergie Atomique et aux Énergies Alternatives Procédé de réalisation d'éléments à puce munis de rainures d'insertion de fils
EP2429006A2 (fr) 2010-09-09 2012-03-14 Commissariat à l'Énergie Atomique et aux Énergies Alternatives Procédé de réalisation d'éléments à puce munis de rainures d'insertion de fils
US8445328B2 (en) 2010-09-09 2013-05-21 Commissariat A L'energie Atomique Et Aux Energies Alternatives Method for producing chip elements equipped with wire insertion grooves
US11209799B2 (en) 2017-01-30 2021-12-28 Primo1D Method for inserting a wire into a groove of a semiconductor chip
WO2018138437A1 (fr) 2017-01-30 2018-08-02 Primo1D Procede d'insertion d'un fil dans une rainure d'une puce de semi-conducteur, et equipement pour la mise en œuvre d'un tel procede
FR3062515A1 (fr) * 2017-01-30 2018-08-03 Primo1D Procede d'insertion d'un fil dans une rainure d'une puce de semi-conducteur, et equipement pour la mise en œuvre d’un tel procede.
US11822309B2 (en) 2017-01-30 2023-11-21 Primo1D System for inserting a wire into a semiconductor chip
WO2018193198A1 (fr) * 2017-04-19 2018-10-25 Primo1D Procédé d'assemblage d'une puce microélectronique sur un élement filaire
US11081466B2 (en) 2017-04-19 2021-08-03 Primo1D Method for joining a micorelectronic chip to a wire element
CN110520978A (zh) * 2017-04-19 2019-11-29 普里莫1D公司 用于将微电子芯片结合到导线元件的工艺
EP3613074B1 (fr) * 2017-04-19 2022-06-22 Primo1D Procédé d'assemblage d'une puce microélectronique sur un élement filaire
CN110520978B (zh) * 2017-04-19 2023-08-15 普里莫1D公司 用于将微电子芯片结合到导线元件的工艺
FR3065578A1 (fr) * 2017-04-19 2018-10-26 Primo1D Procede d'assemblage d'une puce microelectronique sur un element filaire

Also Published As

Publication number Publication date
JP2011513980A (ja) 2011-04-28
ES2346274T3 (es) 2010-10-13
US20110001237A1 (en) 2011-01-06
FR2928491A1 (fr) 2009-09-11
EP2099060B1 (fr) 2010-05-12
US8723312B2 (en) 2014-05-13
JP5378011B2 (ja) 2013-12-25
JP2009218590A (ja) 2009-09-24
CN101960585A (zh) 2011-01-26
US8012795B2 (en) 2011-09-06
US20090227069A1 (en) 2009-09-10
CN101960585B (zh) 2014-07-16
EP2250667B1 (fr) 2013-04-24
EP2250667A1 (fr) 2010-11-17
EP2099060A1 (fr) 2009-09-09
CN101527269B (zh) 2012-07-25
ATE467900T1 (de) 2010-05-15
CN101527269A (zh) 2009-09-09
DE602009000024D1 (de) 2010-06-24
JP5341114B2 (ja) 2013-11-13

Similar Documents

Publication Publication Date Title
EP2250667B1 (fr) Assemblage d'un élément filaire avec une puce microélectronique à rainure comportant au moins un plot de maintien de l'élément filaire
EP2338175B1 (fr) Assemblage d'une puce microélectronique à rainure avec un élément filaire sous forme de toron et procédé d'assemblage
EP2339618B1 (fr) Procédé d'assemblage d'au moins une puce avec un élément filaire, puce électronique à élément de liaison déformable, procédé de fabrication d'une pluralité de puces, et assemblage d'au moins une puce avec un élément filaire
EP2158605B1 (fr) Procédé de fabrication d'un assemblage de puces reliées mécaniquement au moyen d'une connexion souple
EP0565391A1 (fr) Procédé et dispositif d'encapsulation en trois dimensions de pastilles semi-conductrices
EP2845243B1 (fr) Module de stockage d'énergie contenant une pluralité d'éléments de stockage d'énergie et des moyens de dissipation thermique perfectionnés et procédé d'assemblage
EP2287904B1 (fr) Procédé d'assemblage de deux composants électroniques
EP0593330A1 (fr) Procédé d'interconnexion 3D de boîtiers de composants électroniques, et composant 3D en résultant
WO2013088052A1 (fr) Systeme de liaison equipotentielle pour panneau
FR2583574A1 (fr) Micromodule a contacts enterres et carte contenant des circuits comportant un tel micromodule.
EP2428449B1 (fr) Dispositif d'isolation thermique et procédé de fabrication
FR2638894A1 (fr) Dispositif et procede de connexion et de fixation de composants
FR3082280A1 (fr) Mecanisme de protection pour source lumineuse
EP3044738B1 (fr) Carte a microcircuit a moyen de contact en spirale centrifuge
EP3020068B1 (fr) Module electronique et son procede de fabrication
FR2988903A1 (fr) Capteur ainsi que son procede de fabrication et de montage
EP4264675A1 (fr) Interconnecteur pour chaînes de cellules solaires destinées à former un module photovoltaïque
EP0418345A1 (fr) Procede de realisation d'une connexion a plat
EP3032003B1 (fr) Clôture de securité comprenant plusieurs panneaux fixes sur une ossature
FR3053168A1 (fr) Connecteur de raccordement
WO2022023659A1 (fr) Procédé de réalisation d'un assemblage de cellules solaires se chevauchant par une structure d'interconnexion
FR3001332A1 (fr) Procede de fabrication d'un corps de carte a puce
FR3082282A1 (fr) Mecanisme de protection pour source lumineuse
FR2988526A1 (fr) Bloc de raccordement par assemblage de modules
FR3100806A1 (fr) Dispositif de conversion d’energie mecanique en energie electrique fonctionnant sur une gamme de frequence de vibration elargie

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200880127846.4

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 08873297

Country of ref document: EP

Kind code of ref document: A1

DPE1 Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101)
WWE Wipo information: entry into national phase

Ref document number: 12919512

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2008873297

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2010549171

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE