WO2005024945A1 - 集積回路部品及び実装方法 - Google Patents

集積回路部品及び実装方法 Download PDF

Info

Publication number
WO2005024945A1
WO2005024945A1 PCT/JP2003/011173 JP0311173W WO2005024945A1 WO 2005024945 A1 WO2005024945 A1 WO 2005024945A1 JP 0311173 W JP0311173 W JP 0311173W WO 2005024945 A1 WO2005024945 A1 WO 2005024945A1
Authority
WO
WIPO (PCT)
Prior art keywords
mounting
integrated circuit
footprint
chip component
component
Prior art date
Application number
PCT/JP2003/011173
Other languages
English (en)
French (fr)
Inventor
Yasuhiro Teshima
Noboru Nakama
Original Assignee
Fujitsu Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Limited filed Critical Fujitsu Limited
Priority to PCT/JP2003/011173 priority Critical patent/WO2005024945A1/ja
Priority to JP2005508767A priority patent/JP4236664B2/ja
Publication of WO2005024945A1 publication Critical patent/WO2005024945A1/ja
Priority to US11/321,811 priority patent/US7375429B2/en

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/023Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
    • H05K1/0231Capacitors or dielectric substances
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/023Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/025Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16104Disposition relative to the bonding area, e.g. bond pad
    • H01L2224/16105Disposition relative to the bonding area, e.g. bond pad the bump connector connecting bonding areas being not aligned with respect to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16104Disposition relative to the bonding area, e.g. bond pad
    • H01L2224/16106Disposition relative to the bonding area, e.g. bond pad the bump connector connecting one bonding area to at least two respective bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16265Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being a discrete passive component
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/171Disposition
    • H01L2224/17104Disposition relative to the bonding areas, e.g. bond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81193Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/8121Applying energy for connecting using a reflow oven
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19102Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device
    • H01L2924/19103Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device interposed between the semiconductor or solid-state device and the die mounting substrate, i.e. chip-on-passive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10022Non-printed resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10431Details of mounted components
    • H05K2201/10507Involving several components
    • H05K2201/10515Stacked components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10636Leadless chip, e.g. chip capacitor or resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3442Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Definitions

  • the present invention relates to an integrated circuit component formed by mounting a chip component for adjusting the impedance of a wiring pattern on a wiring board on which an integrated circuit module is mounted, and a method of mounting the chip component.
  • a component having a bypass capacitor as a chip component as shown in FIG. 15 and a component having a damping resistor as a chip component as shown in FIG. 16 are known. .
  • FIG. 15 (A) is a cross-sectional view of an integrated circuit component having a bypass capacitor
  • FIG. 15 (B) is a cross-sectional view taken along the line D-D
  • FIG. FIG. 15 (A) is a cross-sectional view of an integrated circuit component having a bypass capacitor
  • FIG. 15 (B) is a cross-sectional view taken along the line D-D
  • FIG. FIG. 15 (A) is a cross-sectional view of an integrated circuit component having a bypass capacitor
  • FIG. 15 (B) is a cross-sectional view taken along the line D-D
  • the integrated circuit component 101 includes a BGA (Ball Grid Array) type LSI chip 110 (integrated circuit module) in which external terminals are formed by a plurality of solder bumps 111.
  • BGA Bit Grid Array
  • LSI chip 110 integrated circuit module
  • the LSI chip 110 is manufactured, for example, through the steps shown in FIG. That is, first, a BGA package substrate 113 on which a land portion 112 constituting an external terminal is formed is prepared (FIG. 17A). Then, a flux 114 is applied to each land 112 (FIG. 17 (B)), and a solder pole 111 ′ having a predetermined size is placed on the flux 114 (FIG. 17 (C)). This is melted and the flux 114 is volatilized to obtain the LSI chip 110 on which the solder bump 111 is mounted (FIG. 17D).
  • the integrated circuit component 101 is configured by mounting a bypass capacitor 130 on a wiring board 120 on which the LSI chip 110 is mounted by soldering.
  • This bypass capacitor 130 is connected to the switch of the LSI chip 110.
  • the wiring pattern formed on the mounting surface side of the LSI chip 110 of the wiring board 120 near the outside of the LSI chip 110 or on the opposite surface side of the mounting surface Implemented on one. Then, the inductance of the wiring pattern 1 21 and thus the impedance are adjusted.
  • a bypass capacitor 130 is placed near the LSI chip 110 to compensate for the delay in power supply response, and the inductance of the wiring pattern 121, which is the power supply path, is reduced. It reduces the component.
  • FIG. 16 (A) is a cross-sectional view of an integrated circuit component having a damping resistor
  • FIG. 16 (B) is a cross-sectional view taken along the line FF of FIG. 16, and FIG. FIG. Note that the same components as those in FIG. 15 are denoted by the same reference numerals and description thereof is omitted.
  • the integrated circuit component 102 is configured by mounting a damping resistor 150 on a wiring board 140 on which an LSI chip 110 is mounted.
  • the damping resistor 150 is used to reduce switching noise of a transmission signal transmitted to and from the LSI chip 110, electromagnetic noise, and to suppress reflection, overshoot, and undershoot of the transmission signal.
  • the impedance of the wiring pattern 141 is adjusted to match the impedance.
  • the mounting position of this damping resistor 150 is near the output end or input end of the transmission signal between the LSI chip 110 and the wiring board 140 (solder bump 1 1 (Near 1).
  • the rise time and fall time of the signal waveform have become extremely short due to the large capacity (high speed) of the transmission signal, and the damping resistor 150 is connected to the output terminal or the input terminal.
  • the length of the wiring pattern 141 is required to be about several mm.
  • the wiring patterns 1 2 1, 1 corresponding to the total of the extraction of both electrodes of the chip component The length of LI, L2 (including the length of vias 122, 142, etc.
  • the connecting between wiring patterns, etc. is a minimum of about 6 mm to a few tens of mm, and the length of the connection side with the LSI chip 110 L 3 and L 4 are about 3 mm minimum.
  • the pins (solder bumps) to be connected to chip components in the LSI chip 110 are rarely located on the outermost periphery of the LSI chip 110, and most of them are located on the inner pins. . Therefore, the actual length of the wiring pattern drawn from the LSI chip 110 is about 10 to 20 mm, and the lengths 1, L 2 of the wiring patterns 121 and 141 corresponding to the total of the drawing of both electrodes are It will be as long as 10-25mm. As a result, there is a problem that the above-described switching noise or the like is likely to occur due to the length of the wiring patterns 121 and 141.
  • Patent Document 1 a capacitor mounting structure in which a bypass capacitor is mounted between a BGA type integrated circuit device (LSI chip) and a wiring board has been proposed (for example, Patent Document 1). .
  • FIG. 18A is a cross-sectional view schematically showing such a capacitor mounting structure
  • FIG. 18B is a cross-sectional view taken along the line HH of FIG.
  • a bypass capacitor is formed so as to bridge an adjacent predetermined solder base 172. Densa 173 has been implemented.
  • the LSI chip 171 is mounted on the wiring board 175 via another solder pole 174.
  • bypass capacitor 173 can be arranged close to the integrated circuit, thereby suppressing the switching noise to some extent. it can.
  • Patent Document 1
  • FIG. 19 shows an assumed manufacturing process of the LSI chip 171.
  • this LSI chip 171 first has a land portion 18 constituting an external terminal.
  • a BGA package substrate 18 3 on which 2 is formed is prepared (FIG. 19 (A)).
  • a dedicated solder paste 172 is printed on a portion where the bypass capacitor 173 is to be mounted, and a predetermined solder paste 184 is printed on other portions.
  • the bypass capacitor 17 3 is mounted on the solder paste 17 2 ′ (Fig. 19 (C)), and then the solder pole 17 is mounted on the other solder paste 18 4 (Fig. 1 9 (D)).
  • an LSI chip 171 on which the bypass capacitor 173 and the solder pole 174 are mounted is obtained (FIG. 19 (E)).
  • the required amount of solder paste is different between the mounting position of the bypass capacitor 173 and the mounting position of the solder pole 174, so that a special stencil for printing is required.
  • the solder poles 174 are mounted individually or collectively, they are not mounted on the mounting location of the bypass capacitor 1 ⁇ 3, which requires a special jig. / There is a cost problem.
  • FIG. 20 (A) is an enlarged cross-sectional view of a main part of the capacitor mounting structure 103 showing this problem
  • FIG. 20 (B) is a cross-sectional view taken along the line II.
  • the power transmitted through the power supply line 191, which constitutes the wiring pattern of the wiring board 175 is connected to the via 1992, the pad 1993, and the solder pace. Then, it is transmitted to the bypass capacitor 1773 through the gate 1772, and further reaches the ground line 1996 through the solder base 172, the pad 1994, and the via 1995.
  • the power since the power is once transmitted in such a manner as to largely bypass the LSI chip 1-1, the effect of switching noise cannot be significantly reduced due to the delay due to the inductance component in the transmission path. There is a problem. Disclosure of the invention
  • the present invention has been made in view of such a point, and it is possible to easily and inexpensively mount a chip component for adjusting the impedance of a wiring pattern, and to effectively reduce switching noise and the like from an integrated circuit. It is an object of the present invention to provide an integrated circuit component which can be reduced in number, and a method for mounting the chip component.
  • an integrated circuit module 10 in which external terminals are formed by a plurality of metal bumps 11, a plurality of wiring patterns 22, An external connection terminal 23 connected to a part of the wiring pattern 22 is provided.
  • the wiring board 20 on which the integrated circuit module 10 is mounted is provided.
  • An integrated circuit component 1 comprising: a chip component 30 for adjusting the impedance of 22;
  • metal bump as used herein means a convex, pole-shaped, or hemispherical bump made of a single material such as solder. Therefore, the “integrated circuit module” includes a BGA type integrated circuit chip, a flip chip, and the like on which such a bump is formed.
  • chip component refers to a device for adjusting the impedance of a wiring pattern, but also includes a device for adjusting the impedance as a result of adjusting the inductance of the wiring pattern. Therefore, for example, a bypass capacitor and a damping resistor are included (the same applies hereinafter).
  • the chip component 30 is mounted in the gap between the wiring board 20 and the integrated circuit module 10, the chip component 30 is mounted on the integrated circuit module.
  • the transmission path via the chip component 30 can be shortened as compared with the case where the transmission path is provided outside the rule 10. Further, since the chip component 30 is mounted on the wiring board 20 side of the gap, a transmission path via the chip component 30 is more difficult than when the chip component 30 is provided on the integrated circuit module 10 side. Can be further shortened.
  • the chip component 30 is mounted between adjacent metal bumps 11 at a predetermined gap between the wiring board 20 and the integrated circuit module 10, the chip component 30 is output from the integrated circuit module 10. End or input end. Also, since the chip components 30 are mounted in the mounting area of the integrated circuit module 10 on the wiring board 20, high-density mounting is realized by effectively using the area outside the mounting area of the integrated circuit module 10 can do.
  • the integrated circuit module 10 can be mounted on the wiring board 20 by a normal SMT (Surface Mount Technology) process. That is, for the integrated circuit module 10, the metal bumps can be mounted by the process of FIG. 17 instead of the process of FIG. Further, the integrated circuit module 10 can be directly surface-mounted on the wiring board 20 on which the chip components 30 are mounted.
  • SMT Surface Mount Technology
  • an integrated circuit module in which external terminals are formed by a plurality of metal bumps, with respect to a wiring board having a plurality of wiring patterns and external connection terminals connected to a part of the wiring patterns;
  • a footprint that forms a footprint for mounting the chip component between any adjacent footprints on which the metal bumps are mounted A forming step; a paste mounting step of simultaneously mounting a metal paste on each of the footprints; a chip part mounting step of mounting the chip parts on the metal paste; and A module mounting step of mounting on the metal base via the metal bumps so as to cover the metal base, melting the metal base, and connecting the integrated circuit module and the chip component to the wiring by a riff opening;
  • a mounting method comprising: a step of joining a riff to a substrate.
  • the footprint of the chip component and the footprint of the metal bump are formed as external connection terminals of the wiring board.
  • the chip component is mounted on the wiring board through the paste mounting process and the chip component mounting process, and is inserted into the gap between the wiring board and the integrated circuit module through the module mounting process and the single riff opening process. Will be implemented.
  • the transmission path of the wiring pattern passing through the chip component can be shortened.
  • the transmission path of the wiring pattern passing through the chip component can be extremely shortened.
  • the power supply path by the wiring pattern can be made very short, and the inductance component of the power supply line can be reduced. As a result, it is possible to sufficiently suppress the response delay of the power transmitted through the power supply path, and to greatly reduce the generation of switching noise.
  • the chip component can be brought close to the output terminal or the input terminal of the integrated circuit module. Impedance matching can be performed accurately.
  • the chip components are provided on the wiring board side, especially when the integrated circuit module side is outsourced, the design and manufacture of the integrated circuit components As a result, the entire integrated circuit component can be manufactured simply, quickly and at low cost.
  • the integrated circuit component can be formed by the chip component mounting method of the present invention, the same effect as described above can be obtained.
  • FIG. 1 is an explanatory diagram illustrating a mounting structure of an integrated circuit component according to a first embodiment of the present invention.
  • FIG. 2 is an explanatory diagram showing the relationship between chip components and their footprints.
  • FIG. 3 is an explanatory diagram showing a variation of a formation mode of a footprint.
  • FIG. 4 is an explanatory diagram showing points to be noted when mounting the integrated circuit module on a wiring board.
  • FIG. 5 is an explanatory diagram illustrating another mounting structure of the integrated circuit component according to the first embodiment.
  • FIG. 6 is an explanatory diagram showing a variation of oblique mounting of chip components.
  • FIG. 7 is an explanatory diagram illustrating the operation and effect of the first embodiment.
  • FIG. 8 is an explanatory diagram illustrating a mounting surface of a chip component according to the second embodiment.
  • FIG. 9 is an explanatory diagram showing a flow of a mounting process of the integrated circuit component.
  • FIG. 10 is an enlarged view of a main part of FIG.
  • FIG. 11 is an explanatory diagram illustrating a mounting surface of a chip component according to the third embodiment.
  • FIG. 12 is an explanatory diagram showing a flow of a mounting process of the integrated circuit component.
  • FIG. 13 is an explanatory diagram illustrating a mounting surface of a chip component according to the fourth embodiment.
  • FIG. 14 is an explanatory diagram showing a flow of a mounting process of the integrated circuit component.
  • FIG. 15 is an explanatory view showing a mounting structure of a conventional integrated circuit component.
  • FIG. 16 is an explanatory diagram showing a mounting structure of a conventional integrated circuit component.
  • FIG. 17 is an explanatory diagram illustrating a manufacturing process of the integrated circuit module.
  • FIG. 18 is a cross-sectional view schematically illustrating a capacitor mounting structure according to a conventional example.
  • FIG. 19 is an explanatory diagram illustrating a manufacturing process of an integrated circuit module having a capacitor mounting structure according to a conventional example.
  • FIG. 20 is an explanatory diagram showing a problem according to the conventional example.
  • BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 1 is an explanatory view showing a mounting structure of the integrated circuit component.
  • FIG. 1 (A) is a cross-sectional view thereof, and
  • FIG. 1 (B) is a sectional view taken along the line AA.
  • the integrated circuit component 1 is a BGA type LSI chip 10 (integrated circuit module) and this LSI chip 10 is mounted via its solder bumps 11 (metal bumps). And a wiring board 20 to be formed.
  • the LSI chip 10 has a plurality of solder bumps 11 aligned on the surface on which the wiring board 20 is mounted, and these solder bumps 11 constitute the external terminals.
  • the method of mounting the solder bumps 11 in the manufacturing process of the LSI chip 10 is performed by a riff through a solder paste in the same manner as the above-described mounting method shown in FIG.
  • the LSI chip 10 itself does not constitute an essential part of the present invention and is a known device, so that the description of its internal structure will be omitted.
  • the wiring board 20 has a structure in which a plurality of dielectric layers having a plurality of vias 21 penetrated therein and a plurality of metal layers including a plurality of wiring patterns 22 and external connection terminals 23 are stacked.
  • the wiring pattern 22 includes a signal line, a ground line, a power supply line, and the like, and a part thereof is connected to the external connection terminal 23 via the via 21.
  • a plurality of circular footprints 24 are formed on the surface of the wiring board 20 facing the LSI chip 10 so as to correspond to the solder bumps 11 and are adjacent to each other.
  • the predetermined footprint 24 is formed with a rectangular footprint 25 extending along the adjacent direction.
  • a bypass capacitor 30 is mounted on the wiring board 20 side of the gap between the wiring board 20 and the LSI chip 10 so as to bridge the adjacent footprint 25.
  • the figure shows an example in which the bypass and capacitor 30 are bridged in the shortest adjacent direction (horizontal direction in the figure) of the solder bumps 11 arranged in a grid.
  • the bypass capacitor 30 is mounted between the solder bumps 11 bonded to the adjacent predetermined footprints 24 in the mounting area of the LSI chip 10 on the wiring board 20. Both electrodes are electrically connected to the wiring pattern 22 via the footprint 25.
  • the fillet of the footprint 25 (the portion protruding from the bypass capacitor 30) is omitted in the longitudinal direction connecting both electrodes of the bypass capacitor 30, that is, in the direction adjacent to the adjacent footprint 25 described above. Is preferably provided only in a direction perpendicular to the direction.
  • Figure 2 shows the relationship between the bypass capacitor 30 and the fillet 25a of the footprint 25.
  • the fillet 25 a of the footprint 25 is generally required for securing the connection reliability of the bypass capacitor 30 and for the appearance inspection for confirming the connection reliability. I have. However, if the fillet 25a is also formed in the longitudinal direction connecting both electrodes of the bypass capacitor 30, there is a concern that the chip may be defective. That is, when the bypass capacitor 30 is mounted on the wiring board 20, a solder paste or the like is printed in advance on the footprint 25, and this is performed by closing the riff. If the extra parts are provided, the fillet formation balance between the footprints is likely to be lost due to misalignment of the component mounting position.
  • the fillet 25a is not provided in the longitudinal direction connecting both electrodes of the bypass capacitor 30.
  • the bypass capacitor 30 is connected between the wiring board 20 and the LSI chip 10. Since it is provided in the gap and the visual inspection itself cannot be performed, there is no need to emphasize the formal procedure. For this reason, the fillet 25a may be provided only in a direction perpendicular to the longitudinal direction connecting both electrodes of the bypass capacitor 30. From the above viewpoint, as shown in FIG. 2B, the fillet 25a is provided only in a direction perpendicular to the longitudinal direction connecting both electrodes of the bypass capacitor 30. It should be noted that a variation as shown in FIG. 3 can be considered as a form of forming the footprint.
  • the footprint 24 and the footprint 25 can be formed integrally.
  • the footprint 24 and the footprint 25 can be arranged so as to be in contact with each other.
  • the longitudinal fillet 25a connecting the two electrodes of the bypass capacitor 30 is eliminated as described above, and the space between the footprint 24 and the footprint 25 is eliminated. The connection may be made by the wiring pattern 26.
  • the solder paste 27 is printed on the footprints 24, 25 (external connection terminals) on the wiring board 20.
  • the bypass capacitor 30 is mounted, the LSI chip 10 is mounted thereon, and these are soldered by reflow.
  • the bypass capacitor 30 comes into contact with any of the adjacent solder bumps 11 before the reflow, as shown in FIG. Even if you perform this, chip displacement, mounting defects such as displacement of LSI chips may occur.
  • the bypass capacitor 30 and the LSI chip 10 are connected so that the bypass capacitor 30 and the adjacent solder bump 11 do not contact at least before the reflow.
  • a positional relationship needs to be set. It is considered that there is no particular problem that the solder bumps 11 that have melted after reflow (or at the end of reflow) come into contact with a part of the bypass capacitor 30.
  • FIG. 1A is a cross-sectional view of an integrated circuit component
  • FIG. 1B is a cross-sectional view taken along the line BB. Note that the maximum The same components as those in the short adjacent direction are denoted by the same reference numerals, and description thereof is omitted.
  • the same configuration as described above can be realized by arranging the footprint 25 along the direction in which the footprint 24 adjacent to the diagonally adjacent footprint 24 is arranged.
  • the figure shows an example in which the footprints 24 and 25 are connected by a wiring pattern 26. Also in this case, since footprint 25 and footprint 24 are the same node, there is no problem even if they are close to each other.
  • FIG. 3A shows a case where a relatively large bypass capacitor 30 is mounted between the solder bumps 11 arranged at a predetermined interval and size
  • FIG. 3B shows a case where a relatively small bypass capacitor 30 is mounted
  • FIG. 2C shows a case where a relatively small bypass capacitor 30 is mounted between the solder bumps 11 arranged at relatively small intervals.
  • FIG. 7A is an enlarged cross-sectional view of a main part of the integrated circuit component 1, and FIG. It is a figure.
  • the power transmitted through the power supply line 22 a constituting the wiring pattern of the wiring board 20 is transmitted via the via 21 a, the external connection terminal 23 (the footprint 24, 25)) to the bypass capacitor 30 and further to the ground line 22b via the external connection terminal 23 and via 21b.
  • the power supply path by the wiring pattern can be made very short, and the inductance of the power supply line can be reduced.
  • the impedance component can be reduced. As a result, it is possible to sufficiently suppress the response delay of the power supply transmitted through the power supply path, and to greatly reduce the occurrence of switching noise.
  • bypass capacitor 30 is provided on the wiring board 20 side, especially when the LSI chip 10 side is outsourced, the design of the integrated circuit component 1 Changes can be made as appropriate, and as a result, the entire integrated circuit component 1 can be manufactured simply, quickly, and at low cost.
  • bypass capacitor 30 is mounted as a chip component.
  • the chip component is connected to the output end or the input end ( Since the solder bumps 11 1) can be brought close to each other, impedance matching between the output side or the input side of the LSI chip 10 and the wiring pattern can be accurately performed.
  • FIG. 8 is an explanatory diagram illustrating a mounting surface of the chip component of the present embodiment.
  • the bypass capacitor 30 (chip component) is connected to the axis L along the adjacent direction of the adjacent solder bump 11 (dotted line in the figure). (Indicated by the dashed line in the figure).
  • the bypass capacitor 30 is mounted between the adjacent solder bumps 11.
  • the bypass capacitor 30 is mounted shifted from its axis L. That is, on the surface of the wiring board 20, the footprints 25, 25 of the bypass capacitor 30 are formed at a predetermined distance from the axis L connecting the footprints 24 of the adjacent solder bumps 11 to one side. .
  • the corresponding footprints 24, 25 are connected by a wiring pattern 226 extending in a direction away from the axis L.
  • the wiring pattern 2 26 is formed so as to extend from the footprint 24 in a direction perpendicular to the axis L, and the footprint 2 5 May be formed. However, at this time, it should not interfere with other adjacent solder bumps 11.
  • FIG. 9 is an explanatory diagram showing a flow of the mounting process
  • FIG. 10 is an enlarged view of a main part thereof.
  • a bypass capacitor 30 is mounted between any adjacent footprints 24 on which the solder bumps 11 are mounted.
  • a footprint 25 is formed (FIG. 9 (A)).
  • solder pastes 227 and 228 are collectively printed on these footprints 24 and 25, respectively (FIG. 9 (B), FIG. 10 (A);).
  • bypass capacitor 30 is mounted on the solder paste 2 28 and mounted (FIG. 9 (C), FIG. 10 (B)). Thereafter, the LSI chip 10 is connected to each of the solder bumps 11 Is mounted so as to be mounted on the solder paste 227 (FIGS. 9 (D) and 10 (C)). At this time, the bypass capacitor 30 is interposed between the wiring board 20 and the LSI chip 10 so as to be covered by the LSI chip 10.
  • bypass capacitor 30 and the LSI chip 10 are joined to the wiring board 20 by melting each solder paste and making a riff opening (FIGS. 9 (E) and 10 (D)). );).
  • bypass capacitor 30 is mounted on the wiring board 20 side of the gap between the wiring board 20 and the LSI chip 10, The same effect as in the first embodiment can be obtained.
  • bypass capacitor 30 By mounting the bypass capacitor 30 on the wiring board 20 at a position shifted by a predetermined distance to one side from the axis L connecting the adjacent solder bumps 11, the size of the solder bump 11, Mounting according to the spacing between the solder bumps 11 and the size of the bypass capacitor 30 can be realized.
  • a bypass capacitor 30 is also used as a chip component.
  • the present invention can be similarly applied to the case of mounting other chip components such as a damping resistor.
  • FIG. 11 is an explanatory diagram illustrating a mounting surface of the chip component of the present embodiment.
  • the bypass capacitor 30 (chip component) is connected to the adjacent solder bump 11 1 ( It is mounted at a position deviated from the axis L (dashed line in the figure) along the direction adjacent to the dotted line in the figure).
  • the footprint of the bypass capacitor 30 is overlapped with each footprint 24 at a predetermined distance from the axis L connecting the footprint 24 of the adjacent solder bump 11 to one side. 25 and 25 are formed, and a bypass capacitor 30 is mounted thereon. At that time, the bypass capacitor 30 is prevented from interfering with another adjacent solder bump 11.
  • FIG. 12 is an enlarged view of a main part of the mounting process.
  • a footprint 25 for mounting a bypass capacitor 30 is formed between any adjacent footprints 24 on which the solder bumps 11 are mounted, and these footprints 25 are formed.
  • the solder pastes 327 and 328 are printed together (Fig. 12 (A)).
  • the footprint 25 is shifted from the axis L by a predetermined distance to one side, and is formed so as to be obliquely overlapped with the footprint 24. Therefore, in this case, the wiring pattern 226 as shown in FIG. 8 is not formed between the footprints 24 and 25.
  • the bypass capacitor 30 is further mounted on the solder paste 3 2 8 while being shifted in the above-described one direction (FIG. 12 (B)), and then the LSI chip 10 is removed. Mount each solder bump 1 1 so that it is mounted on the solder paste 3 2 7 (Fig. 12 (C)). At this time, the bypass capacitor 30 is interposed between the wiring board 20 and the LSI chip 10 so as to be covered by the LSI chip 10. At this time, the positional relationship between the bypass capacitor 30 and the solder bump 11 (that is, the positional relationship between the footprints 24 and 25) is set so that the bypass capacitor 30 does not contact each of the adjacent solder bumps 11. Have been.
  • each solder paste is melted to make a riff.
  • the bypass capacitor 30 is automatically moved to a predetermined position of the footprint 25 and joined by self-alignment due to the surface tension of the solder at the time of reflow as shown by the arrow in the figure (FIG. 1). 2 (D), Fig. 11 (C)).
  • bypass capacitor 30 is mounted on the wiring board 20 side of the gap between the wiring board 20 and the LSI chip 10, The same effect as in the first embodiment can be obtained.
  • the bypass capacitor 30 is configured to be mounted at a position shifted by a predetermined distance to one side from the axis L connecting the solder bumps 11 to be in contact with each other, and one step before the riff opening, The bypass capacitor 30 is arranged further away from the solder bump 11. In the present embodiment, the distance of 13 to 12 of the width of the bypass capacitor 30 is further increased.
  • bypass capacitor 30 is configured to be mounted at a regular position at the end of the reflow process, when the bypass capacitor 30 is mounted as in the second embodiment, the bypass capacitor 30 is connected to the solder bump 1. Even in the case where the signal slightly interferes with 1, the bypass capacitor 30 and the LSI chip 10 can be mounted at the correct positions. Therefore, it is possible to mount a bypass capacitor 30 larger than in the second embodiment.
  • bypass capacitor 30 has been described as an example of a chip component.
  • the present invention can be similarly applied to a case where another chip component such as a damping resistor is mounted.
  • FIG. 13 is an explanatory diagram illustrating a mounting surface of the chip component of the present embodiment.
  • the bypass capacitor 30 (chip component) is placed in the direction adjacent to the solder bump 11 1 (two-dot chain line in the drawing) which is in contact. It is mounted on the axis L (dash-dot line in the figure) along the axis, and this is realized by the above-mentioned temporary riff opening self-alignment.
  • FIG. 14 is an enlarged view of a main part of the mounting process.
  • a footprint 25 for mounting the bypass capacitor 30 is formed between any adjacent footprints 24 on which the solder bumps 11 are mounted, and these footprints 25 are formed.
  • the solder paste 4 27 is printed collectively for each of the prints 24 and 25 (Fig. 14 (A)).
  • the footprint 25 is formed so as to overlap the footprint 24 along the axis L, and the solder paste is formed as shown in FIG. 13 (C).
  • 4 27 is mounted at a position deviated from the footprint 25 by a predetermined amount so that the bypass capacitor 30 can be mounted.
  • the bypass capacitor 30 is mounted on the solder paste 427 (FIG. 14 (B)). At this time, the bypass capacitor 30 is mounted at a position deviated from the footprint 25 by a predetermined amount. In the present embodiment, as shown in FIG. 13 (D), the bypass capacitor 30 is arranged at a distance of about 1 Z4 of its width from the solder paste 427.
  • the LSI chip 10 is mounted so that the respective solder bumps 11 are mounted on the solder base 427 (FIG. 14 (C)).
  • the bypass capacitor 30 is interposed between the wiring board 20 and the LSI chip 10 so as to be covered by the LSI chip 10.
  • the positional relationship between the bypass capacitor 30 and the solder bump 11 is set so that the bypass capacitor 30 does not contact each of the adjacent solder bumps 11.
  • the solder paste 4 27 is melted and reflowed.
  • the bypass capacitor 30 is automatically moved to a predetermined position of the footprint 25 and joined by self-alignment due to the surface tension of the solder at the riff opening. 14 (D), Fig. 13 (D)).
  • bypass capacitor 30 is mounted on the wiring board 20 side of the gap between the wiring board 20 and the LSI chip 10, The same effect as in the first embodiment can be obtained.
  • bypass capacitor 30 is configured to be mounted at a proper position at the end of the reflow process, when the bypass capacitor 30 is mounted as in the first embodiment, the bypass capacitor 30 is connected to the solder bump 1. Even in the case where the signal slightly interferes with 1, the bypass capacitor 30 and the LSI chip 10 can be mounted at regular positions. For this reason, it is possible to mount the bypass capacitor 30 larger than in the case of the first embodiment.
  • bypass capacitor 30 has been described as an example of a chip component.
  • the present invention can be similarly applied to a case where another chip component such as a damping resistor is mounted.
  • the present invention can be applied to any integrated circuit component in which a chip component for adjusting the impedance of the wiring pattern is mounted between the wiring board and the integrated circuit module.
  • a chip component for adjusting the impedance of the wiring pattern is mounted between the wiring board and the integrated circuit module.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

  配線パターンのインピーダンスを調整するチップ部品を簡易かつ低コストに実装することができ、集積回路からのスイッチングノイズ等を効果的に低減することができる集積回路部品、及びそのチップ部品の実装方法を提供する。本発明の集積回路部品(1)においては、バイパスコンデンサ(30)が配線基板(20)とLSIチップ(10)との間隙の配線基板(20)側に実装される構成を有する。このため、バイパスコンデンサ(30)がLSIチップ(10)側に設けられる場合よりも、そのバイパスコンデンサ(30)を経由する伝送経路を非常に短くすることができる。その結果、その給電線路のインダクタンス成分を小さくすることができ、給電経路を伝送される電源の応答の遅れを十分に抑制することができる。

Description

明 細 書 集積回路部品及び実装方法 技術分野
本発明は、 集積回路モジュールが実装された配線基板に、 その配線パターンの インピーダンスを調整するチップ部品を実装して構成された集積回路部品、 及び そのチップ部品の実装方法に関する。 背景技術
従来、 この種の集積回路部品として、 例えば図 15に示すようにチップ部品と してバイパスコンデンサを備えたものや、 図 16に示すようにチップ部品として ダンピング抵抗を備えたものが知られている。
まず、 図 15 (A) はバイパスコンデンサを備えた集積回路部品の断面図であ り、 図 15 (B) はその D— D断面矢視図であり、 図 15 (c) はその E方向矢 視図である。
これらの図に示すように、 集積回路部品 101は、 外部端子が複数の半田バン プ 111で形成された BGA (Ball Grid Array) タイプの LS Iチップ 110 (集積回路モジュール) を備える。
この LS Iチップ 1 10は、 例えば図 17に示すような工程を経て製造される。 すなわち、 まず外部端子を構成するランド部 112が形成された BG Aパッケ一 ジ基板 113を用意する (図 17 (A) ) 。 そして、 各ランド部 112にフラッ クス 114を塗布し (図 17 (B) ) 、 そのフラックス 114上に所定の大きさ の半田ポール 111' を載置する (図 17 (C) ) 。 そして、 これを溶融してフ ラックス 114を揮発させることにより、 半田バンプ 111が実装された LS I チップ 110を得る (図 17 (D) ) 。
図 15に戻り、 集積回路部品 101は、 この LS Iチップ 110が半田接合に より実装された配線基板 120に対し、 バイパスコンデンサ 130を実装して構 成されている。 このバイパスコンデンサ 130は、 LS Iチップ 110のスイツ 'を防止又は抑制するために、 配線基板 1 2 0の L S Iチップ 1 1 0 の実装面側における L S Iチップ 1 1 0の外側近傍、 又はその実装面の反対面側 に形成された配線パターン 1 2 1上に実装される。 そして、 その配線パターン 1 2 1のインダクタンスひいてはインピーダンスを調整する。
すなわち、 L S Iの高速スイッチングに伴い、 その配線パターンを介した電源 供給も高速に行われる必要があるが、 電源自身の応答速度が L S Iの電流変動に 追従できないことと、 電源の給電経路におけるインダクタンス成分による応答速 度の遅れのために、 スイッチングノイズを発生させる。 それを防ぐために、 同図 のように、 バイパスコンデンサ 1 3 0を L S Iチップ 1 1 0の近傍に配置して電 源の応答の遅れを補い、 電源経路である配線パターン 1 2 1のインダク夕ンス成 分を小さくするのである。
次に、 図 1 6 (A) はダンピング抵抗を備えた集積回路部品の断面図であり、 図 1 6 (B) はその F— F断面矢視図であり、 図 1 6 ( c ) はその G方向矢視図 である。 尚、 図 1 5と同様の構成については同一の符号を付してその説明を省略 する。
これらの図に示すように、 集積回路部品 1 0 2は、 L S Iチップ 1 1 0が実装 された配線基板 1 4 0にダンピング抵抗 1 5 0を実装して構成されている。 この ダンピング抵抗 1 5 0は、 L S Iチップ 1 1 0との間で伝送される伝送信号のス イツチングノィズゃ電磁波ノィズを低減させたり、 伝送信号の反射やオーバーシ ユート、 アンダーシュートなどを抑えたりするために、 配線パターン 1 4 1のィ ンピ一ダンスを調整してその整合を図るものである。
このダンピング抵抗 1 5 0の実装位置は、 インピーダンス整合の性能の観点か ら、 L S Iチップ 1 1 0と配線基板 1 4 0との間における伝送信号の出力端又は 入力端の近く (半田バンプ 1 1 1の近く) であることが好ましい。 近年の伝送信 号の大容量ィヒ (高速化) に伴い、 その信号波形の立ち上がり時間及び立ち下がり 時間が極端に短くなり、 そのダンピング抵抗 1 5 0と出力端又は入力端とをつな ぐ配線パターン 1 4 1の長さが数 mm程度となるように要求される場合もある。 しかしながら、 以上に示した構成では、 図 1 5及び図 1 6のそれぞれに示すよ うに、 チップ部品の両電極の引き出しの合計に相当する配線パターン 1 2 1 , 1 41の長さ L I, L 2 (配線パターン間を接続するビア 122, 142等の長さ を含む) は、 最小 6mm〜最大数十 mm程度となり、 LS Iチップ 1 10との接 続側の長さ L 3, L 4は最小 3 mm程度となる。 実際には、 LS Iチップ 1 10 においてチップ部品との接続対象となるピン (半田バンプ) がその LS Iチップ 1 10の最外周に位置することは少なく、 殆どは内側のピンに位置している。 こ のため、 現実的な LS Iチップ 1 10からの配線パターンの引き出し長さは 10 〜20mm程度はあり、 両電極の引き出しの合計に相当する配線パターン 121, 141の長さ 1, L 2は 1 0〜25mm程度と長くなつてしまう。 その結果、 その配線パターン 121, 141の長さにより、 上述したスイッチングノイズ等 が発生しやすいといった問題があった。
このような問題を解決するために、 例えば BG Aタイプの集積回路装置 (LS Iチップ) と配線基板との間にバイパスコンデンサを実装するコンデンサ実装構 造が提案されている (例えば特許文献 1) 。
図 18 (A) はこのようなコンデンサ実装構造の概略を表す断面図であり、 図 18 (B) はその H— H断面矢視図である。 これらの図に示すように、 コンデン サ実装構造 103では、 LS Iチップ 171の実装面に整列された複数の半田バ ンプのうち、 隣接する所定の半田べ一スト 172を架橋するようにバイパスコン デンサ 173が実装されている。 LS Iチップ 17 1は、 他の半田ポール 174 を介して配線基板 175に実装されている。
このように、 LS Iチップ 171と配線基板 175との間にバイパスコンデン サ 1 Ί 3を実装することにより、 バイパスコンデンサ 173を集積回路の近くに 配置し、 それによつてスイッチングノイズをある程度抑えることができる。
特許文献 1
特開 2001 - 1025 12号公報 (図 1等)
しかしながら、 上記特許文献記載の技術には以下の問題点がある。
まず、 上述のようなバイパスコンデンサ 173の LS Iチップ 17 1側への実 装には特殊プロセスが必要となり、 製造コストが嵩むという問題がある。 図 19 に、 LS Iチップ 17 1の想定される製造プロセスを示す。
すなわち、 この LS Iチップ 17 1は、 まず外部端子を構成するランド部 18 2が形成された B G Aパッケージ基板 1 8 3を用意する (図 1 9 (A) ) 。 そし て、 各ランド部 1 8 2において、 バイパスコンデンサ 1 7 3を実装する箇所には 専用の半田ペース卜 1 7 2, を印刷し、 その他の箇所には所定の半田ペースト 1 8 4を印刷する (図 1 9 ( B ) ) 。 そして、 バイパスコンデンサ 1 7 3を半田べ —スト 1 7 2 ' に搭載し (図 1 9 ( C) ) 、 続いて、 半田ポール 1 7 を他の半 田ペースト 1 8 4上に搭載する (図 1 9 (D) ) 。 そして、 これらの半田ペース トを溶融してリフローすることにより、 パイパスコンデンサ 1 7 3及び半田ポー ル 1 7 4が実装された L S Iチップ 1 7 1を得る (図 1 9 (E ) ) 。
以上のような製造プロセスでは、 バイパスコンデンサ 1 7 3の搭載箇所と半田 ポール 1 7 4の搭載箇所とで半田ペース卜の必要量が異なるため、 印刷用の特殊 ステンシルが必要となってしまう。 また、 半田ポ一ル 1 7 4は、 個別搭載あるい は一括搭載にしても、 バイパスコンデンサ 1 Ί 3の搭載箇所には実装しないため、 特殊な治具が必要になつてしまう等の技術的/コスト的な問題がある。
次に、 設計 ·製造メーカで設計の範囲が制限されてしまうという問題がある。 すなわち、 B G Aタイプの集積回路モジュールを含む集積回路部品を設計する 設計 ·製造メ一力は、 その集積回路モジュールを B GA専門の B GA実装メーカ に外注するのが一般的である。 このため、 バイパスコンデンサやダンピング抵抗 等の実装位置, 数, 特性等はその発注時に予め決めてしまう必要があり、 後で変 更することが困難となる。 特にダンピング抵抗については、 配線基板の設計時の 特性検討不足や L S Iの特性のバラツキ等によって初口ット製造後の特性評価で 不具合が発生し、 その特性を規定する定数の変更が必要となることがある。 しか し、 集積回路モジュール側にダンピング抵抗を実装していると、 その変更を B G A実装メーカと調整する必要が出てくるため、 期間ゃコスト等の問題で容易に対 応ができないことがある。
さらに、 バイパスコンデンサを実装する場合には、 その給電経路が依然として 長いという問題がある。 図 2 0 (A) はこの問題点を示すコンデンサ実装構造 1 0 3の要部拡大断面図であり、 図 2 0 ( B ) はその I一 I断面矢視図である。 図 2 0 (A) に示すように、 配線基板 1 7 5の配線パターンを構成する電源ラ イン 1 9 1を介して伝送された電源は、 ビア 1 9 2 , パッド 1 9 3 , 半田ペース ト 1 7 2を介してバイパスコンデンサ 1 7 3に伝送され、 さらに半田べ一スト 1 7 2 , パッド 1 9 4, ビア 1 9 5を介してグランド線 1 9 6に至る。 つまり、 電 源は一旦 L S Iチップ 1 Ί 1側へ大きく迂回する態様で伝送されることになるた め、 その伝送経路におけるインダクタンス成分による遅れのために、 スィッチン グノィズの軽減効果が大きくは得られないといつた問題がある。 発明の開示
本発明はこのような点に鑑みてなされたものであり、 配線パターンのインピ一 ダンスを調整するチップ部品を簡易かつ低コストに実装することができ、 集積回 路からのスイッチングノイズ等を効果的に低減することができる集積回路部品、 及びそのチップ部品の実装方法を提供することを目的とする。
本発明では上記問題を解決するために、 図 1及び図 2に示すように、 外部端子 が複数のメタルバンプ 1 1で形成された集積回路モジュール 1 0と、 複数の配線 パターン 2 2と、 その配線パターン 2 2の一部につながる外部接続端子 2 3が設 けられ、 前記外部接続端子 2 3に前記メタルバンプ 1 1を接続することにより前 記集積回路モジュール 1 0を実装する配線基板 2 0と、 前記配線基板 2 0と前記 集積回路モジュール 1 0との間隙の前記配線基板 2 0側において、 前記複数のメ タルバンプ 1 1における隣接するメタルバンプ 1 1間に実装され、 前記配線パタ —ン 2 2のインピーダンスを調整するチップ部品 3 0と、 を備えたこと特徴とす る集積回路部品 1が提供される。
ここでいう 「メタルバンプ」 とは、 例えば半田等の金属口一材からなる凸状, ポール状又は半球状のバンプを意味する。 従って、 「集積回路モジュール」 には、 このようなメ夕ルバンプが形成された B G Aタイプの集積回路チップゃフリップ チップ等が含まれる。 また、 ここでいう 「チップ部品」 は、 配線パターンのイン ピーダンスを調整するものであるが、 配線パターンのインダク夕ンスを調整する ことにより、 結果的にインピーダンスを調整するものも含む。 従って、 例えばバ ィパスコンデンサやダンピング抵抗等が含まれる (以下同様) 。
このような集積回路部品 1によれば、 チップ部品 3 0が配線基板 2 0と集積回 路モジュール 1 0との間隙に実装されるため、 チップ部品 3 0が集積回路モジュ ール 1 0の外側に設けられる場合よりもそのチップ部品 3 0を経由する伝送経路 を短くすることができる。 そしてさらに、 チップ部品 3 0がその間隙の配線基板 2 0側に実装されるため、 チップ部品 3 0が集積回路モジュール 1 0側に設けら れる場合よりもそのチップ部品 3 0を経由する伝送経路をさらに短くすることが できる。
また、 チップ部品 3 0が配線基板 2 0と集積回路モジュール 1 0との間隙の所 定の隣接するメタルバンプ 1 1間に実装されるため、 そのチップ部品 3 0を集積 回路モジュール 1 0の出力端又は入力端に近接させることができる。 また、 チッ プ部品 3 0が配線基板 2 0における集積回路モジュール 1 0の実装エリア内に実 装されるため、 集積回路モジュール 1 0の実装エリア外を有効に使用して高密度 実装化を実現することができる。
さらに、 チップ部品 3 0が配線基板 2 0側に設けられるため、 集積回路モジュ ール 1 0を配線基板 2 0に対して通常の S MT (Surface Mount Technology) のプロセスで実装することができる。 つまり、 集積回路モジュール 1 0について は、 上述した図 1 9のプロセスではなく図 1 7のプロセスでメタルバンプの実装 を行うことができる。 また、 チップ部品 3 0が実装された配線基板 2 0に対して、 集積回路モジュール 1 0をそのまま表面実装することができる。
また、 上述のように集積回路モジュール 1 0側を外注する場合には、 集積回路 モジュール 1 0側にチップ部品 3 0が実装されないため、 その配置や特性等につ いての設計変更に支障が生じることもない。 つまり、 集積回路部品 1の設計 '製 造者側で、 そのチップ部品の特性, 個数, 実装位置などを適宜設計変更すること ができる。
また、 本発明では、 複数の配線パターンと、 その配線パターンの一部につなが る外部接続端子を備えた配線基板に対し、 外部端子が複数のメタルバンプで形成 された集積回路モジュールと、 前記配線パターンのインピーダンスを調整するチ ップ部品とを実装する実装方法であつて、 前記チップ部品が前記配線基板と前記 集積回路モジュールとの間隙に配置されるように、 前記配線基板の外部接続端子 として、 前記メタルバンプが装着されるいずれかの隣接するフッ卜プリントの間 に、 前記チップ部品を実装するためのフットプリントを形成するフットプリン卜 形成工程と、 前記各フットプリン卜にメタルペーストを同時に実装するペースト 実装工程と、 前記チップ部品を、 前記メタルペースト上に実装するチップ部品実 装工程と、 前記集積回路モジュールを、 前記チップ部品を覆うように前記メタル バンプを介して前記メタルべ一スト上に実装するモジュール実装工程と、 前記メ タルべ一ストを溶融して、 リフ口一により前記集積回路モジュール及び前記チッ プ部品を前記配線基板に接合するリフ口一工程と、 を備えたことを特徴とする実 装方法が提供される。
このような高周波回路基板によれば、 フットプリント形成工程において、 チッ プ部品のフッ卜プリン卜とメタルバンプのフッ卜プリントが、 配線基板の外部接 続端子として形成される。 このため、 チップ部品は、 ペースト実装工程及びチッ プ部品実装工程を経て配線基板側に実装されることになり、 またモジュール実装 工程及びリフ口一工程を経て配線基板と集積回路モジュールとの間隙に実装され ることになる。
つまり、 上記と同様に、 チップ部品が配線基板と集積回路モジュールとの間隙 の配線基板側に実装されるため、 そのチップ部品を経由する配線パターンの伝送 経路を短くすることができる。
本発明の集積回路部品によれば、 チップ部品を経由する配線パターンの伝送経 路を非常に短くすることができる。
このため、 チップ部品として例えばバイパスコンデンサを実装する場合には、 配線パターンによる給電経路を非常に短くすることができ、 その給電線路のイン ダクタンス成分を小さくすることができる。 その結果、 給電経路を伝送される電 源の応答の遅れを十分に抑制することができ、 スイッチングノイズの発生を大き く低減することができる。
また、 チップ部品として例えばダンピング抵抗を実装する場合には、 そのチッ プ部品を集積回路モジュールの出力端又は入力端に近接させることができるため、 集積回路モジュールの出力側又は入力側と配線パターンとのインピーダンス整合 を精度良く行うことができる。
さらに、 チップ部品が配線基板側に設けられるため、 特に集積回路モジュール 側を外注するような場合には、 集積回路部品の設計 ·製造者側でそのチップ部品 の設計変更を適宜行うことができ、 その結果、 集積回路部品全体の製造を簡易, 迅速かつ低コストに行うことができる。
また、 本発明のチップ部品の実装方法により上記集積回路部品を形成すること ができるため、 上記と同様の効果を得ることができる。
本発明の上記および他の目的、 特徴および利点は本発明の例として好ましい実 施の形態を表す添付の図面と関連した以下の説明により明らかになるであろう。 図面の簡単な説明
図 1は、 本発明の第 1の実施の形態に係る集積回路部品の実装構造を表す説明 図である。
図 2は、 チップ部品とそのフットプリントとの関係を示す説明図である。 図 3は、 フットプリントの形成態様のバリエーションを表す説明図である。 図 4は、 集積回路モジュールを配線基板に実装する際の注意点を表す説明図で ある。
図 5は、 第 1の実施の形態に係る集積回路部品の別の実装構造を表す説明図で ある。
図 6は、 チップ部品の斜め実装のバリエ一シヨンを表す説明図である。
図 7は、 第 1の実施の形態の作用効果を表す説明図である。
図 8は、 第 2の実施の形態のチップ部品の実装面を表す説明図である。
図 9は、 集積回路部品の実装工程の流れを表す説明図である。
図 1 0は、 図 9の要部拡大図である。
図 1 1は、 第 3の実施の形態のチップ部品の実装面を表す説明図である。 図 1 2は、 集積回路部品の実装工程の流れを表す説明図である。
図 1 3は、 第 4の実施の形態のチップ部品の実装面を表す説明図である。 図 1 4は、 集積回路部品の実装工程の流れを表す説明図である。
図 1 5は、 従来の集積回路部品の実装構造を表す説明図である。
図 1 6は、 従来の集積回路部品の実装構造を表す説明図である。
図 1 7は、 集積回路モジュールの製造工程を表す説明図である。
図 1 8は、 従来例にかかるコンデンサ実装構造の概略を表す断面図である。 図 1 9は、 従来例にかかるコンデンサ実装構造の集積回路モジュールの製造ェ 程を表す説明図である。
図 2 0は、 従来例にかかる問題点を表す説明図である。 発明を実施するための最良の形態
以下、 本発明の実施の形態を図面に基づいて詳細に説明する。
[第 1の実施の形態]
まず、 本発明の第 1の実施の形態について説明する。
本実施の形態は、 B G Aタイプの L S Iチップとバイパスコンデンサを配線基 板に実装して構成する集積回路部品にかかるものである。 図 1は当該集積回路部 品の実装構造を表す説明図であり、 同図 (A) はその断面図であり、 同図 (B ) はその A— A断面矢視図である。
図 1 (A) に示すように、 集積回路部品 1は、 B GAタイプの L S Iチップ 1 0 (集積回路モジュール) と、 この L S Iチップ 1 0をその半田バンプ 1 1 (メ タルバンプ) を介して実装する配線基板 2 0とから構成される。
L S Iチップ 1 0は、 その配線基板 2 0への実装面に複数の半田バンプ 1 1が 整列して形成されており、 これらの半田バンプ 1 1がその外部端子を構成する。
L S Iチップ 1 0の製造プロセスにおけるこの半田バンプ 1 1の実装方法は、 図 1 7に示した上述の実装方法と同様に半田ペース卜を介したリフ口一により行わ れる。 尚、 L S Iチップ 1 0自体は本発明の本質部分を構成せず、 公知のもので あるため、 その内部構造の説明については省略する。
一方、 配線基板 2 0は、 内部に複数のビア 2 1が貫通した複数の誘電体層と、 複数の配線パターン 2 2及び外部接続端子 2 3等を含む複数のメタル層とが積層 されて構成されている。 配線パターン 2 2は、 信号線, グランド線及び電源ライ ン等を含み、 その一部がビア 2 1を介して外部接続端子 2 3につながっている。 図 1 ( B ) に示すように、 配線基板 2 0の L S Iチップ 1 0との対向面には、 上記半田バンプ 1 1に対応して複数の円形状のフットプリン卜 2 4が形成され、 隣接する所定のフットプリント 2 4には、 その隣接方向に沿って延設された長方 形状のフットプリント 2 5が形成されている。 これらフットプリント 2 4 , 2 5 は外部接続端子 2 3を構成する。
そして、 配線基板 2 0と L S Iチップ 1 0との間隙の配線基板 2 0側において、 この隣接するフットプリント 2 5を架橋するように、 バイパスコンデンサ 3 0が 実装されている。 同図においては、 バイパス,コンデンサ 3 0が格子状に整列する 半田バンプ 1 1の最短隣接方向 (同図では横方向) に架橋された例を示している。 このように、 バイパスコンデンサ 3 0は、 配線基板 2 0の L S Iチップ 1 0の実 装エリア内において、 隣接する所定のフットプリント 2 4に接合された半田バン プ 1 1の間に実装され、 その両電極がフットプリント 2 5を介してそれぞれ配線 パターン 2 2に導通している。
尚、 フットプリント 2 5のフィレット (パイパスコンデンサ 3 0からはみ出す 部分) については、 バイパスコンデンサ 3 0の両電極を結ぶ長手方向、 つまり上 記隣接するフットプリント 2 5の隣接方向には省略し、 これとは直角な方向にの み設けるのが好ましい。 図 2にバイパスコンデンサ 3 0とフットプリント 2 5の フィレット 2 5 aとの関係を示す。
すなわち、 図 2 (A) に示すように、 フットプリント 2 5のフィレット 2 5 a は、 一般にバイパスコンデンサ 3 0の接続信頼性確保やそれを確認するための外 観検査のために必要とされている。 しかし、 このフィレット 2 5 aがバイパスコ ンデンサ 3 0の両電極を結ぶ長手方向にも形成されていると、 チップ立ちの不良 が懸念される。 つまり、 バイパスコンデンサ 3 0を配線基板 2 0に実装する際に は、 フットプリント 2 5に予め半田ペースト等を印刷しておき、 これをリフ口一 させることにより行うが、 この長手方向に半田ペース卜が余分に設けられている と、 部品搭載位置ズレ等によりフットプリント同士のフィレツト形成バランスが くずれ易くなる。 そしてフィレツト形成バランスがくずれるとその片方にのみ大 きく張力が生じ、 バイパスコンデンサ 3 0が傾いて片側端部が立ってしまうこと がある。 従って、 バイパスコンデンサ 3 0の両電極を結ぶ長手方向にはフィレツ ト 2 5 aを設けないのが好ましい。
一方、 上記接続信頼性の観点からは、 バイパスコンデンサ 3 0の両電極を結ぶ 長手方向とは直角な方向にのみ設けられていれば問題ない。 また、 本実施の形態 においては、 バイパスコンデンサ 3 0が配線基板 2 0と L S Iチップ 1 0との間 隙に設けられ、 その外観検査自体を行うことができないため、 その形式的な手続 きを重視する必要性もない。 このため、 フィレット 2 5 aについてはバイパスコ ンデンサ 3 0の両電極を結ぶ長手方向とは直角な方向にのみ設けておけばよい。 以上のような観点から、 図 2 (B) に示すように、 フィレット 2 5 aをバイパ スコンデンサ 3 0の両電極を結ぶ長手方向とは直角な方向にのみ設けている。 尚、 フットプリントの形成態様としては図 3に示すようなバリエーションが考えられ る。
例えば、 図 3 (A) に示すように、 フットプリント 2 4とフットプリント 2 5 とを一体的に形成することができる。 或いは、 図 3 (B) に示すように、 フット プリント 2 4とフットプリント 2 5とが接するように配置することもできる。 さ らに、 図 3 ( C) に示すように、 上述のようにバイパスコンデンサ 3 0の両電極 を結ぶ長手方向のフィレット 2 5 aをなくし、 フットプリント 2 4とフットプリ ント 2 5との間を配線パターン 2 6にて接続するようにしてもよい。
また、 図 4に示すように、 L S Iチップ 1 0を配線基板 2 0に実装する際には、 配線基板 2 0上のフットプリント 2 4 , 2 5 (外部接続端子) に半田ペースト 2 7を印刷した後に、 バイパスコンデンサ 3 0を実装し、 その上から L S Iチップ 1 0を実装してリフローによりこれらを半田接合する。 このとき、 図 4 (A) に 示すように、 そのリフローの前にバイパスコンデンサ 3 0が隣接する半田バンプ 1 1のいずれかに接触してしまうと、 部品搭載位置ズレゃ傾きが発生し、 リフロ —を行っても、 チップズレゃ L S Iチップのズレなどの実装不良が発生すること がある。
このため、 図 4 (B) に示すように、 バイパスコンデンサ 3 0と隣接する半田 バンプ 1 1とが、 少なくともそのリフローの前には接触しないように、 バイパス コンデンサ 3 0と L S Iチップ 1 0との位置関係が設定される必要がある。 尚、 リフロー後 (又はリフロー終期) に溶融した半田バンプ 1 1とバイパスコンデン サ 3 0の一部が接触するのは特に問題ないと考えられる。
次に、 バイパスコンデンサ 3 0が格子状に整列する半田バンプ 1 1の斜め隣接 方向に架橋された例を、 図 5に基づいて説明する。 同図 (A) は集積回路部品の 断面図であり、 同図 (B ) はその B— B断面矢視図である。 尚、 図 1で示した最 短隣接方向のものと同様の構成については、 同一の符号を付してその説明を省略 する。
図 5 (B) に示すように、 バイパスコンデンサ 3 0の大きさや伝送経路の都合 により、 パイパスコンデンサ 3 0を半田バンプ 1 1の最短隣接方向ではなく、 斜 め隣接方向に架橋する必要がある場合がある。
このような場合も、 フットプリント 2 5を斜めに隣接するフットプリント 2 4 の隣接方向に沿って配置することで、 上記と同様の構成を実現することができる。 同図では、 そのフットプリント 2 4 , 2 5が配線パターン 2 6にて接続された例 を示している。 この場合も、 フットプリント 2 5とフットプリント 2 4とは同ノ ードであるため、 近接しても何ら問題はない。
尚、 このような斜め実装の構成は、 図 6に示したような様々なフットプリント の寸法に適用可能である。 同図 (A) は所定の間隔及び大きさで配置された半田 バンプ 1 1の間に比較的大きなバイパスコンデンサ 3 0を実装する場合を示し、 同図 (B) は比較的小さなバイパスコンデンサ 3 0を実装する場合を示し、 さら に、 同図 (C) は比較的小さな間隔で配列された半田バンプ 1 1の間に比較的小 さなバイパスコンデンサ 3 0を実装する場合を示している。
以上に説明したように、 本実施の形態の集積回路部品 1によれば、 バイパスコ ンデンサ 3 0が配線基板 2 0と L S Iチップ 1 0との間隙の配線基板 2 0側に実 装されるため、 バイパスコンデンサ 3 0が L S Iチップ 1 0側に設けられる場合 よりも、 そのバイパスコンデンサ 3 0を経由する伝送経路を非常に短くすること ができる。 図 7は本実施の形態の作用効果を表す説明図であり、 同図 (A) は集 積回路部品 1の要部拡大断面図であり、 同図 (B ) はその C一 C断面矢視図であ る。
図 7 (A) に示すように、 配線基板 2 0の配線パターンを構成する電源ライン 2 2 aを介して伝送された電源は、 ビア 2 1 a, 外部接続端子 2 3 (フットプリ ント 2 4 , 2 5等) を介してバイパスコンデンサ 3 0に伝送され、 さらに外部接 続端子 2 3, ビア 2 1 bを介してグランド線 2 2 bに至る。 つまり、 電源はパイ パスコンデンサ 3 0側の最短経路を経由して伝送されることになるため、 配線パ ターンによる給電経路を非常に短くすることができ、 その給電線路のインダク夕 ンス成分を小さくすることができる。 その結果、 給電経路を伝送される電源の応 答の遅れを十分に抑制することができ、 スイッチングノィズの発生を大きく低減 することができる。
また、 バイパスコンデンサ 3 0が配線基板 2 0側に設けられるため、 特に L S Iチップ 1 0側を外注するような場合には、 集積回路部品 1の設計 ·製造者側で そのバイパスコンデンサ 3 0の設計変更を適宜行うことができ、 その結果、 集積 回路部品 1全体の製造を簡易, 迅速かつ低コストに行うことができる。
尚、 以上においては、 チップ部品としてバイパスコンデンサ 3 0を実装した例 を示したが、 チップ部品として例えばダンピング抵抗を実装する場合には、 その チップ部品を L S Iチップ 1 0の出力端又は入力端 (半田バンプ 1 1 ) に近接さ せることができるため、 L S Iチップ 1 0の出力側又は入力側と配線パ夕一ンと のインピ一ダンス整合を精度良く行うことができる。
[第 2の実施の形態]
次に、 本発明の第 2の実施の形態について説明する。 尚、 本実施の形態は、 チ ップ部品の実装態様が異なる以外は上記第 1の実施の形態の構成と同様であるた め、 同様の構成については必要に応じて同一の符号を付して説明するに留める。 図 8は本実施の形態のチップ部品の実装面を表す説明図である。
図 8 (A) に示すように、 本実施の形態の集積回路部品においては、 バイパス コンデンサ 3 0 (チップ部品) が、 隣接する半田バンプ 1 1 (図中点線) の隣接 方向に沿った軸線 L (図中一点鎖線) からずれた位置に実装されている。
すなわち、 半田バンプ 1 1の大きさ, 隣接する半田バンプ 1 1の間隔, バイパ スコンデンサ 3 0の大きさによって、 バイパスコンデンサ 3 0を隣接する半田パ ンプ 1 1間に実装すると干渉してしまう一方、 その特定の半田バンプ 1 1間に実 装する必要がある楊合には、 バイパスコンデンサ 3 0をその軸線 Lからずらして 実装する。 つまり、 配線基板 2 0の表面において、 隣接する半田バンプ 1 1のフ ットプリント 2 4を結ぶ軸線 Lから片側に所定距離の位置に、 バイパスコンデン サ 3 0のフットプリント 2 5 , 2 5を形成する。 対応するフットプリント 2 4, 2 5は軸線 Lから離れる方向に延びる配線パターン 2 2 6によって接続される。 また、 バイパスコンデンサ 3 0が半田バンプ 1 1に対してさらに大きくなる場 合には、 例えば図 8 (B ) に示すように、 配線パターン 2 2 6をフットプリント 2 4から軸線 Lに対して直角な方向に延出するように形成し、 その先端にフット プリント 2 5を形成してもよい。 ただし、 その際、 他の隣接する半田バンプ 1 1 に干渉しないようにする。
次に、 図 9及び図 1 0に基づいて本実施の形態のバイパスコンデンサ 3 0の実 装工程について説明する。 図 9は当該実装工程の流れを表す説明図であり、 図 1 0はその要部拡大図である。
図 9に示すように、 まず、 配線基板 2 0の外部接続端子として、 半田バンプ 1 1が装着されるいずれかの隣接するフットプリント 2 4の間に、 バイパスコンデ ンサ 3 0を実装するためのフットプリント 2 5を形成する (図 9 (A) ) 。 そして、 これらフットプリント 2 4 , 2 5に対し、 それぞれ半田ペースト 2 2 7 , 2 2 8を一括して印刷する (図 9 (B ) , 図 1 0 (A) ;) 。
続いて、 半田ペースト 2 2 8に対してバイパスコンデンサ 3 0を搭載して実装 し (図 9 (C) , 図 1 0 (B) ) 、 その後、 L S Iチップ 1 0をその各半田バン プ 1 1を半田べ一スト 2 2 7に搭載するように実装する (図 9 (D) , 図 1 0 (C) ) 。 このとき、 バイパスコンデンサ 3 0は、 L S Iチップ 1 0に覆われる ように配線基板 2 0と L S Iチップ 1 0との間に介装される。
そして、 各半田べ一ストを溶融してリフ口一することにより、 バイパスコンデ ンサ 3 0及び L S Iチップ 1 0を配線基板 2 0に対して接合する (図 9 (E) , 図 1 0 (D) ;) 。
以上により実装工程が完了する。
以上に説明したように、 本実施の形態の集積回路部品においても、 バイパスコ ンデンサ 3 0が配線基板 2 0と L S Iチップ 1 0との間隙の配線基板 2 0側に実 装されるため、 上記第 1の実施の形態と同様の効果を得ることができる。
また、 配線基板 2 0において、 隣接する半田バンプ 1 1を結ぶ軸線 Lから片側 に所定距離ずれた位置にバイパスコンデンサ 3 0を実装するようにすることで、 半田バンプ 1 1の大きさ, 隣接する半田バンプ 1 1の間隔, バイパスコンデンサ 3 0の大きさに応じた実装を実現することができる。
尚、 本実施の形態においても、 チップ部品としてバイパスコンデンサ 3 0を例 に挙げたが、 例えばダンピング抵抗等その他のチップ部品を実装する場合にも同 様に適用することができる。
[第 3の実施の形態]
次に、 本発明の第 3の実施の形態について説明する。 尚、 本実施の形態は、 チ ップ部品の実装態様が異なる以外は上記第 1の実施の形態の構成と同様であるた め、 同様の構成については必要に応じて同一の符号を付して説明するに留める。 図 1 1は本実施の形態のチップ部品の実装面を表す説明図である。
図 1 1 (A) に示すように、 本実施の形態の集積回路部品においても、 上記第 2の実施の形態と同様に、 バイパスコンデンサ 3 0 (チップ部品) が、 隣接する 半田バンプ 1 1 (図中点線) の隣接方向に沿った軸線 L (図中一点鎖線) からず れた位置に実装されている。
すなわち、 配線基板 2 0の表面において、 隣接する半田バンプ 1 1のフットプ リント 2 4を結ぶ軸線 Lから片側に所定距離の位置に、 各フットプリント 2 4に 重ねるようにバイパスコンデンサ 3 0のフットプリント 2 5 , 2 5を形成し、 そ こにバイパスコンデンサ 3 0を実装する。 その際、 バイパスコンデンサ 3 0が他 の隣接する半田バンプ 1 1に干渉しないようにする。
次に、 図 1 1を参照しつつ、 図 1 2に基づいて本実施の形態のチップ部品の実 装工程について説明する。 図 1 2は当該実装工程の要部拡大図である。
図 1 2に示すように、 まず、 半田バンプ 1 1が装着されるいずれかの隣接する フットプリント 2 4の間に、 パイパスコンデンサ 3 0を実装するためのフットプ リント 2 5を形成し、 これらフットプリント 2 4, 2 5に対し、 それぞれ半田べ —スト 3 2 7 , 3 2 8を一括して印刷する (図 1 2 (A) ) 。
このとき、 図 1 1 (B ) に示すように、 フットプリント 2 5を軸線 Lから片側 に所定距離ずらし、 フットプリント 2 4に斜め重ねるように形成する。 従って、 この場合、 フットプリント 2 4 , 2 5間に図 8にて示したような配線パターン 2 2 6は形成されない。
図 1 2に戻り、 続いて、 半田ペースト 3 2 8に対してバイパスコンデンサ 3 0 をさらに上記片側方向にずらして搭載する (図 1 2 (B ) ) 、 その後、 L S Iチ ップ 1 0をその各半田バンプ 1 1を半田ペースト 3 2 7に搭載するように実装す る (図 1 2 ( C) ) 。 このとき、 バイパスコンデンサ 3 0は、 L S Iチップ 1 0 に覆われるように配線基板 2 0と L S Iチップ 1 0との間に介装される。 その際、 パイパスコンデンサ 3 0が隣接する半田バンプ 1 1のそれぞれに接触しないよう に、 バイパスコンデンサ 3 0と半田バンプ 1 1の位置関係 (つまりフットプリン ト 2 4, 2 5の位置関係) が設定されている。
そして、 各半田ペーストを溶融してリフ口一する。 このとき、 バイパスコンデ ンサ 3 0は、 図中矢印で示すように、 リフロー時の半田の表面張力によるセルフ ァライメントによって、 フットプリント 2 5の所定位置に自動的に移動して接合 される (図 1 2 (D) , 図 1 1 ( C) ) 。
以上により、 バイパスコンデンサ 3 0及び L S Iチップ 1 0の配線基板 2 0へ の実装が完了する。
以上に説明したように、 本実施の形態の集積回路部品においても、 バイパスコ ンデンサ 3 0が配線基板 2 0と L S Iチップ 1 0との間隙の配線基板 2 0側に実 装されるため、 上記第 1の実施の形態と同様の効果を得ることができる。
また、 配線基板 2 0において、 瞵接する半田バンプ 1 1を結ぶ軸線 Lから片側 に所定距離ずれた位置にバイパスコンデンサ 3 0を実装するように構成するとと もに、 リフ口一工程前には、 バイパスコンデンサ 3 0をその半田バンプ 1 1から さらに遠ざけて配置している。 本実施の形態では、 バイパスコンデンサ 3 0の幅 の 1 3〜 1 2の距離をさらに遠ざけて配置している。
つまり、 リフロー工程の終期にバイパスコンデンサ 3 0が正規の位置に実装さ れるように構成されているため、 上記第 2の実施の形態のように実装した場合に はバイパスコンデンサ 3 0が半田バンプ 1 1に多少干渉してしまうような場合で も、 バイパスコンデンサ 3 0及び L S Iチップ 1 0を正規の位置に実装すること ができる。 このため、 第 2の実施の形態の場合よりも大きなバイパスコンデンサ 3 0を実装することが可能となる。
尚、 本実施の形態においても、 チップ部品としてバイパスコンデンサ 3 0を例 に挙げたが、 例えばダンピング抵抗等その他のチップ部品を実装する場合にも同 様に適用することができる。
[第 4の実施の形態] 次に、 本発明の第 4の実施の形態について説明する。 尚、 本実施の形態は、 チ ップ部品の実装態様が異なる以外は上記第 1の実施の形態の構成と同様であるた め、 同様の構成については必要に応じて同一の符号を付して説明するに留める。 図 1 3は本実施の形態のチップ部品の実装面を表す説明図である。
図 1 3 (A) に示すように、 本実施の形態の集積回路部品においては、 バイパ スコンデンサ 3 0 (チップ部品) が、 瞵接する半田バンプ 1 1 (図中二点鎖線) の隣接方向に沿った軸線 L (図中一点鎖線) 上に実装されており、 これを前述の リフ口一時のセルファライメントにより実現している。
次に、 図 1 3を参照しつつ、 図 1 4に基づいて本実施の形態のチップ部品の実 装工程について説明する。 図 1 4は当該実装工程の要部拡大図である。
図 1 4に示すように、 まず、 半田バンプ 1 1が装着されるいずれかの隣接する フットプリント 2 4の間に、 バイパスコンデンサ 3 0を実装するためのフットプ リント 2 5を形成し、 これらフットプリント 2 4 , 2 5に対し、 それぞれ半田べ —スト 4 2 7を一括して印刷する (図 1 4 (A) ) 。
このとき、 図 1 3 (B) に示すように、 フットプリント 2 5を軸線 Lに沿って フットプリント 2 4に重ねるように形成し、 図 1 3 ( C) に示すように、 半田べ 一スト 4 2 7をフットプリント 2 5から所定量外れた位置にまで実装し、 バイパ スコンデンサ 3 0を載置できるようにする。
図 1 4に戻り、 続いて、 バイパスコンデンサ 3 0を半田ペースト 4 2 7に搭載 する (図 1 4 (B ) ) 。 このとき、 バイパスコンデンサ 3 0は、 フットプリント 2 5から所定量外れた位置に搭載される。 本実施の形態では、 図 1 3 (D) に示 すように、 バイパスコンデンサ 3 0を、 その幅の 1 Z 4程度の距離を半田ペース ト 4 2 7からずらして配置している。
図 1 4に戻り、 その後、 L S Iチップ 1 0をその各半田バンプ 1 1を半田べ一 スト 4 2 7に搭載するように実装する (図 1 4 ( C) ) 。 このとき、 バイパスコ ンデンサ 3 0は、 L S Iチップ 1 0に覆われるように配線基板 2 0と L S Iチッ プ 1 0との間に介装される。 その際、 バイパスコンデンサ 3 0が隣接する半田バ ンプ 1 1のそれぞれに接触しないように、 パイパスコンデンサ 3 0と半田バンプ 1 1の位置関係が設定されている。 そして、 半田ペースト 4 2 7を溶融してリフローする。 このとき、 バイパスコ ンデンサ 3 0は、 図中矢印で示すように、 リフ口一時の半田の表面張力によるセ ルファライメントによって、 フットプリント 2 5の所定位置に自動的に移動して 接合される (図 1 4 (D) , 図 1 3 (D) ) 。
以上により、 バイパスコンデンサ 3 0及び L S Iチップ 1 0の配線基板 2 0へ の実装が完了する。
以上に説明したように、 本実施の形態の集積回路部品においても、 バイパスコ ンデンサ 3 0が配線基板 2 0と L S Iチップ 1 0との間隙の配線基板 2 0側に実 装されるため、 上記第 1の実施の形態と同様の効果を得ることができる。
また、 リフロー工程の終期にバイパスコンデンサ 3 0が正規の位置に実装され るように構成されているため、 上記第 1の実施の形態のように実装した場合には バイパスコンデンサ 3 0が半田バンプ 1 1に多少干渉してしまうような場合でも、 バイパスコンデンサ 3 0及び L S Iチップ 1 0を正規の位置に実装することがで きる。 このため、 第 1の実施の形態の場合よりも大きなバイパスコンデンサ 3 0 を実装することが可能となる。
尚、 本実施の形態においても、 チップ部品としてバイパスコンデンサ 3 0を例 に挙げたが、 例えばダンピング抵抗等その他のチップ部品を実装する場合にも同 様に適用することができる。 産業上の利用可能性
配線パターンのインピーダンスを調整するチップ部品を配線基板と集積回路モ ジュールとの間に実装する集積回路部品であれば適用することができる。 上記については単に本発明の原理を示すものである。 さらに、 多数の変形、 変 更が当業者にとって可能であり、 本発明は上記に示し、 説明した正確な構成およ び応用例に限定されるものではなく、 対応するすべての変形例おょぴ均等物は、 添付の請求項およびその均等物による本発明の範囲とみなされる。

Claims

請 求 の 範 囲
1 . 外部端子が複数のメタルバンプで形成された集積回路モジュールと、 複数の配線パターンと、 その配線パターンの一部につながる外部接続端子が設 けられ、 前記外部接続端子に前記メタルバンプを接続することにより前記集積回 路モジュールを実装する配線基板と、
前記配線基板と前記集積回路モジュールとの間隙の前記配線基板側において、 前記複数のメタルバンプにおける隣接するメタルバンプ間に実装され、 前記配線 パターンのインピーダンスを調整するチップ部品と、
を備えたこと特徴とする集積回路部品。
2 . 前記集積回路モジュールは、 B GAタイプの L S Iチップからなることを 特徴とする請求の範囲第 1項記載の集積回路部品。
3 . 前記集積回路モジュール及び前記チップ部品は、 前記配線基板の外部接続 端子上に実装されたメタルペーストを介してリフローにより接合されたことを特 徵とする請求の範囲第 1項記載の集積回路部品。
4. 前記チップ部品は、 その電極端子が前記隣接するメタルバンプ下の前記メ タルペーストのそれぞれに接続され、 かつ、 少なくとも前記リフローの前には前 記隣接するメタルバンプのそれぞれに接触しないように実装されたことを特徴と する請求の範囲第 3項記載の集積回路部品。
5 . 前記チップ部品を実装するために前記配線基板の表面に形成された前記外 部接続端子としてのフットプリントのフィレツ卜が、 チップ部品の両電極を結ぶ 方向とは直角な方向にのみ設けられたことを特徴とする請求の範囲第 1項記載の
>ΠΡο
6 . 前記配線基板の表面に形成された前記外部接続端子として、 前記チップ部 品を実装するためのフットプリントと前記メタルバンプが装着されるフットプリ ントとが、 一体的に形成されたことを特徴とする請求の範囲第 1項記載の集積回 路部品。
7 . 前記チップ部品が、 前記隣接するメタルバンプの隣接方向に沿った軸線か らずれた位置に実装されたことを特徴とする請求の範囲第 1項記載の集積回路部 D
ΡΠ ο
8 . 複数の配線パターンと、 その配線パターンの一部につながる外部接続端子 を備えた配線基板に対し、 外部端子が複数のメタルバンプで形成された集積回路 モジュールと、 前記配線パターンのインピーダンスを調整するチップ部品とを実 装する実装方法であって、
前記チップ部品が前記配線基板と前記集積回路モジュールとの間隙に配置され るように、 前記配線基板の外部接続端子として、 前記メタルバンプが装着される いずれかの隣接するフットプリントの間に、 前記チップ部品を実装するためのフ ッ卜プリントを形成するフットプリント形成工程と、
前記各フットプリントにメタルペーストを同時に実装するペース卜実装工程と、 前記チップ部品を、 前記メタルペースト上に実装するチップ部品実装工程と、 前記集積回路モジュールを、 前記チップ部品を覆うように前記メタルバンプを 介して前記メタルペースト上に実装するモジュール実装工程と、
前記メ夕ルベーストを溶融して、 リフ口一により前記集積回路モジユール及び 前記チップ部品を前記配線基板に接合するリフロー工程と、
を備えたことを特徴とする実装方法。
9 . 少なくとも前記リフ口一工程の前において前記チップ部品が前記隣接する メタルバンプのそれぞれに接触しないように、 前記チップ部品を実装するための フットプリントと前記メタルバンプの隣接するフットプリントとの位置関係が設 定されたことを特徴とする請求の範囲第 8項記載の実装方法。
1 0 . 前記フットプリント形成工程において、 前記チップ部品を実装するため のフッ卜プリントを、 前記メタルバンプの隣接するフットプリントの隣接方向に 沿った軸線からずれた位置に実装することを特徴とする請求の範囲第 8項記載の 実装方法。
1 1 . 前記チップ部品を、 そのチップ部品を実装するための前記フットプリン トから予めずらして載置し、 前記リフ口一工程時のセルファライメントによって 前記フットプリントの所定位置に自動的に移動させて接合させることを特徴とす る請求の範囲第 8項記載の実装方法。
1 2 . 前記ペースト実装工程において、 前記メタルペース卜を、 前記チップ部 品を実装するためのフットプリントから所定量外れた位置にまで実装して前記チ ップ部品を載置できるようにし、 前記リフロー工程時のセルファライメントによ つて、 前記チップ部品を前記フットプリントの所定位置に自動的に移動させて接 合させることを特徴とする請求の範囲第 8項記載の実装方法。
PCT/JP2003/011173 2003-09-01 2003-09-01 集積回路部品及び実装方法 WO2005024945A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
PCT/JP2003/011173 WO2005024945A1 (ja) 2003-09-01 2003-09-01 集積回路部品及び実装方法
JP2005508767A JP4236664B2 (ja) 2003-09-01 2003-09-01 集積回路部品及び実装方法
US11/321,811 US7375429B2 (en) 2003-09-01 2005-12-29 Integrated circuit component and mounting method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2003/011173 WO2005024945A1 (ja) 2003-09-01 2003-09-01 集積回路部品及び実装方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/321,811 Continuation US7375429B2 (en) 2003-09-01 2005-12-29 Integrated circuit component and mounting method thereof

Publications (1)

Publication Number Publication Date
WO2005024945A1 true WO2005024945A1 (ja) 2005-03-17

Family

ID=34260109

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/011173 WO2005024945A1 (ja) 2003-09-01 2003-09-01 集積回路部品及び実装方法

Country Status (3)

Country Link
US (1) US7375429B2 (ja)
JP (1) JP4236664B2 (ja)
WO (1) WO2005024945A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007021642A2 (en) * 2005-08-15 2007-02-22 Hewlett-Packard Development Company, L.P. Method for reducing the inductance in series with a decoupling capacitor for a bga chip and corresponding assembly
JP2019525464A (ja) * 2016-07-13 2019-09-05 アルカテル−ルーセント 下にある凹状コンポーネント配置
US11818844B2 (en) 2021-05-31 2023-11-14 Canon Kabushiki Kaisha Semiconductor module and electronic apparatus

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7391110B2 (en) * 2004-06-17 2008-06-24 Apple Inc. Apparatus for providing capacitive decoupling between on-die power and ground conductors
JP4916241B2 (ja) * 2006-07-28 2012-04-11 パナソニック株式会社 半導体装置及びその製造方法
US8012874B2 (en) * 2007-12-14 2011-09-06 Ati Technologies Ulc Semiconductor chip substrate with multi-capacitor footprint
US8164916B1 (en) * 2008-01-10 2012-04-24 Altera Corportation Techniques for attenuating resonance induced impedance in integrated circuits
BR112013029799B1 (pt) 2011-05-31 2020-11-17 Pirelli Tyre S. P. A. método para produzir pneus, e, aparelho para produzir pneus para rodas de veículo
US8564122B2 (en) 2011-12-09 2013-10-22 Advanced Micro Devices, Inc. Circuit board component shim structure
JPWO2015141004A1 (ja) * 2014-03-20 2017-04-06 富士通株式会社 多層回路基板、半導体装置、及びその多層回路基板の製造方法
US10756042B2 (en) * 2016-12-26 2020-08-25 Intel IP Corporation Multi-layer redistribution layer for wafer-level packaging
US10141277B2 (en) * 2017-03-31 2018-11-27 International Business Machines Corporation Monolithic decoupling capacitor between solder bumps
US10892316B2 (en) * 2018-11-15 2021-01-12 Google Llc High density ball grid array (BGA) package capacitor design
US11776757B1 (en) 2019-11-20 2023-10-03 Smart Wires Inc. Method for mounting high voltage capacitor banks
US11837527B2 (en) 2020-07-23 2023-12-05 Advanced Micro Devices, Inc. Semiconductor chip stack with locking through vias

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6356922A (ja) * 1986-08-28 1988-03-11 Yokogawa Electric Corp Icチツプの基板への取付け方法
JPH11121899A (ja) * 1997-10-20 1999-04-30 Fuji Xerox Co Ltd 電子部品実装体および電子部品の実装方法
JP2001102512A (ja) * 1999-10-01 2001-04-13 Nec Corp コンデンサ実装構造および方法
JP2003124430A (ja) * 2001-10-16 2003-04-25 Nec Corp 集積回路装置および集積回路用コンデンサ

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11345905A (ja) * 1998-06-02 1999-12-14 Mitsubishi Electric Corp 半導体装置
US6228682B1 (en) * 1999-12-21 2001-05-08 International Business Machines Corporation Multi-cavity substrate structure for discrete devices
US6713871B2 (en) * 2002-05-21 2004-03-30 Intel Corporation Surface mount solder method and apparatus for decoupling capacitance and process of making

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6356922A (ja) * 1986-08-28 1988-03-11 Yokogawa Electric Corp Icチツプの基板への取付け方法
JPH11121899A (ja) * 1997-10-20 1999-04-30 Fuji Xerox Co Ltd 電子部品実装体および電子部品の実装方法
JP2001102512A (ja) * 1999-10-01 2001-04-13 Nec Corp コンデンサ実装構造および方法
JP2003124430A (ja) * 2001-10-16 2003-04-25 Nec Corp 集積回路装置および集積回路用コンデンサ

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007021642A2 (en) * 2005-08-15 2007-02-22 Hewlett-Packard Development Company, L.P. Method for reducing the inductance in series with a decoupling capacitor for a bga chip and corresponding assembly
WO2007021642A3 (en) * 2005-08-15 2007-04-12 Hewlett Packard Development Co Method for reducing the inductance in series with a decoupling capacitor for a bga chip and corresponding assembly
JP2019525464A (ja) * 2016-07-13 2019-09-05 アルカテル−ルーセント 下にある凹状コンポーネント配置
US11818844B2 (en) 2021-05-31 2023-11-14 Canon Kabushiki Kaisha Semiconductor module and electronic apparatus

Also Published As

Publication number Publication date
JP4236664B2 (ja) 2009-03-11
US20060108607A1 (en) 2006-05-25
US7375429B2 (en) 2008-05-20
JPWO2005024945A1 (ja) 2006-11-16

Similar Documents

Publication Publication Date Title
US7375429B2 (en) Integrated circuit component and mounting method thereof
US8952262B2 (en) Component-incorporated wiring substrate and method of manufacturing the same
US6509530B2 (en) Via intersect pad for electronic components and methods of manufacture
JP4962217B2 (ja) プリント配線基板及び電子装置製造方法
US6700204B2 (en) Substrate for accommodating passive component
JPH07336030A (ja) プリント配線基板の半田ランドの構造
JP2009032865A (ja) 電子装置及び電子装置の製造方法
US6034571A (en) Oscillator module having a multi-layered base with a cover
JPH06334294A (ja) プリント配線構造
JPH09260794A (ja) 電子回路用基板
JP2004207287A (ja) はんだ付け用ランド、プリント配線基板
WO2013153717A1 (ja) 電子機器及びその製造方法
JPH11163489A (ja) 電子部品の実装構造
JP3855874B2 (ja) 電子部品の実装方法、icチップの実装方法およびicチップ
JP4026267B2 (ja) 電子部品の実装構造及び実装方法
JPH10242328A (ja) 回路基板、この回路基板を有する回路モジュールおよびこの回路モジュールを有する電子機器
JP7322456B2 (ja) 電子部品搭載基板
JP2008147427A (ja) 電子部品装置及び電子部品の実装方法
JPH0742162U (ja) ハイブリッドicの構造
JPS63126258A (ja) 半導体装置
JP2842013B2 (ja) 混成集積回路装置
JP2003174258A (ja) 電子部品及びその実装構造
JP3095446U (ja) チップコンデンサのリフローによるハンダ固定構造及び面実装型部品のリフローによるハンダ固定構造
JP2022019625A (ja) コンデンサアレイ、および電子コンデンサをキャリア基板に接続するための方法
JP2001085832A (ja) 電子部品実装構造とその実装方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): JP US

WWE Wipo information: entry into national phase

Ref document number: 2005508767

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 11321811

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 11321811

Country of ref document: US