WO2002087065A1 - Commande moteur - Google Patents

Commande moteur Download PDF

Info

Publication number
WO2002087065A1
WO2002087065A1 PCT/JP2002/003751 JP0203751W WO02087065A1 WO 2002087065 A1 WO2002087065 A1 WO 2002087065A1 JP 0203751 W JP0203751 W JP 0203751W WO 02087065 A1 WO02087065 A1 WO 02087065A1
Authority
WO
WIPO (PCT)
Prior art keywords
phase
current
simulated
voltage command
axis
Prior art date
Application number
PCT/JP2002/003751
Other languages
English (en)
French (fr)
Inventor
Souki Kaku
Hideki Honda
Ryuichi Oguro
Original Assignee
Kabushiki Kaisha Yaskawa Denki
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kabushiki Kaisha Yaskawa Denki filed Critical Kabushiki Kaisha Yaskawa Denki
Priority to KR1020037013649A priority Critical patent/KR100849793B1/ko
Publication of WO2002087065A1 publication Critical patent/WO2002087065A1/ja

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02PCONTROL OR REGULATION OF ELECTRIC MOTORS, ELECTRIC GENERATORS OR DYNAMO-ELECTRIC CONVERTERS; CONTROLLING TRANSFORMERS, REACTORS OR CHOKE COILS
    • H02P6/00Arrangements for controlling synchronous motors or other dynamo-electric motors using electronic commutation dependent on the rotor position; Electronic commutators therefor
    • H02P6/08Arrangements for controlling the speed or torque of a single motor
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02PCONTROL OR REGULATION OF ELECTRIC MOTORS, ELECTRIC GENERATORS OR DYNAMO-ELECTRIC CONVERTERS; CONTROLLING TRANSFORMERS, REACTORS OR CHOKE COILS
    • H02P6/00Arrangements for controlling synchronous motors or other dynamo-electric motors using electronic commutation dependent on the rotor position; Electronic commutators therefor
    • H02P6/10Arrangements for controlling torque ripple, e.g. providing reduced torque ripple

Definitions

  • the present invention is suitable, for example, for a motor (a DC motor, an induction motor, a synchronous motor, a linear motor, etc.) that drives a load machine such as a table or a mouthpiece arm of a machine tool using a semiconductor power conversion device.
  • the present invention relates to a motor control device for applying a high voltage.
  • Fig. 10 shows the related art.
  • the active power filter shown in Fig. 10 consists of a three-phase AC power supply 113, an L load 114, an active filter 112, a subtractor 109, and a current control 110.
  • 'P W1V Control 1 1 1, output of harmonic current detection circuit 2 A, k-th harmonic current detection circuit 2 B, output of harmonic current detection circuit 2 A and harmonic current detection circuit 2 B And an adder 108 for adding.
  • the harmonic current detection circuit 2 A has a subtractor 101, a three-phase Zd q coordinate conversion 102, a high-pass filter 103, and a € 1 (1 / 3-phase coordinate conversion 104).
  • the k-th harmonic current detection circuit 2B is composed of a three-phase / k co rotation coordinate transformation 105, a low-pass filter 106, and a k co Z three-phase rotation coordinate transformation 107. It is configured.
  • a fundamental frequency current component exists, and a plurality of harmonic current components also exist at the same time.
  • harmonic current components 6 f and 24 f are often seen.
  • the 6f and 24f harmonic current components cannot be compensated at the same time. Therefore, torque ripple such as 6 f and 24 f generated in the motor cannot be canceled at the same time.
  • the frequency of the harmonic current components of 6 f and 24 f is It changes in proportion to the rotation speed of the motor. Therefore, when detecting the d- and q-axis AC components with the conventional high-pass filter 103 of the related art, the d- and Q-axis AC component currents and the DC component currents cannot be separated. Therefore, torque ripples such as 6 f and 24 f generated in the motor cannot be canceled.
  • An object of the present invention is to provide a motor control device that realizes the following control performance.
  • claim 1 of the present invention includes the following means.
  • a rotation measurement unit 4 that observes the state quantity of the mechanical system 21 and provides an actual response signal S.
  • a current measuring unit 5 that observes the state quantity of the power unit 6 and provides the actual U-phase current Iu, the actual V-phase current IV, and the actual W-phase current Iw.
  • the upper control unit 20 that provides the torque command Tref and the control mode command Km.
  • the first d-axis current signal I d1 and the first Q-axis current signal I based on the real U-phase current I u, the real V-phase current IV, the real Wfe current I w and the real response signal ⁇ First simulated observer 8 providing q 1 and second d-axis current signal I d 2 and second Q-axis current signal IQ 2 8.
  • the first d-axis current command I dref 1, the first q-axis current command I qref 1, the first d-axis current signal I d 1, and the first Q-axis current signal I q 1 A first control unit 10 that provides a d-axis voltage command Vd1 and a first q-axis voltage command Vq1.
  • a second control unit 9 that provides a d-axis voltage command Vd2 and a second q-axis voltage command VQ2.
  • the first d-axis voltage command Vd1, the first q-axis voltage command VQ1, the second d-axis voltage command Vd2, the second Q-axis voltage command Vq2, and the actual response signal 0 A first voltage command synthesizer 11 that provides a U-phase voltage command V uref, a V-phase voltage command VV ref, and a W-phase voltage command Vw ref based on the first phase command.
  • Claim 2 of the present invention is provided with the following means.
  • a rotation measuring unit 4 for observing the state quantity of the mechanical system 21 and providing an actual response signal 0.
  • a current measuring unit 5 that observes the state quantity of the power unit 6 and provides the actual U-phase current Iu, the actual V-phase current IV, and the actual W-phase current Iw.
  • the host control unit 20 that provides the torque command Tr e f and the control mode command Km.
  • the first d-axis current command I dre ⁇ 1, the first q-axis current command I qref 1, the second d-axis current command I dref 2, and the second q A second current command generator 15 that provides the axis current command I qref 2 and the third d-axis current command I dref 3 and the third q-axis current command I qref 3.
  • the first d-axis current signal I d1 and the first q-axis current signal based on the real U-phase current I u, the real V-phase current IV, the real W-phase current I ⁇ and the real response signal ⁇
  • a second simulation that provides I q 1 and the second d-axis current signal I d 2 and the second Q-axis current signal IQ 2 and the third d-axis current signal I d 3 and the third q-axis current signal I q 3 Observer 1 2.
  • a first control unit 10 that provides a d-axis voltage command Vd1 and a first Q-axis voltage command Vq1.
  • a second d A second control unit 9 that provides the shaft voltage command Vd2 and the second d-axis voltage command Vd2.
  • a third control unit 13 that provides a d-axis voltage command Vd2 and a third q-axis voltage command VQ3.
  • the first d-axis voltage command Vd1, the first QL axis voltage command Vq1, the second d-axis voltage command Vd2, the second Q-axis voltage command Vq2, and the third Based on the d-axis voltage command Vd3, the third q-axis voltage command VQ3, and the actual response signal ⁇ , a U-phase voltage command Vuref, a V-phase voltage command Vvref, and a W-phase voltage command Vwref are provided.
  • Claim 3 of the present invention includes means described below.
  • the real U-phase current I u, the real V-phase current IV, the real W-phase current I w, the U-phase second b simulated current I u 2b and the V-phase second b simulated current IV, 2 b and W Based on the phase 2b simulated current Iw2b, the U-phase 1a simulated current Iu1a, the V-phase 1a simulated current Iv1a, and the W-phase 1a simulated current Iwla Providing the first subtractor 8a.
  • Claim 4 of the present invention is provided with the following means.
  • a fifth subtractor 1 2c that provides a 3a simulated current I u3a and a V-phase 3a simulated current Iv3a and a W-phase 3a simulated current Iw3a.
  • Claim 5 of the present invention is provided with the following means.
  • a third a position transducer 1 2 d 4 that provides a third simulated electrical position signal ⁇ 3 based on the actual response signal ⁇ .
  • a third coordinate converter 1 2 d 1 that provides a third ad axis current signal Id 3 a and a third a Q axis current signal Id 3 a based on 3.
  • Claim 6 of the present invention includes the following means.
  • a first a position transducer 8b4 that provides a first simulated electrical position signal ⁇ 1 based on the actual response signal ⁇ . 2.
  • a first coordinate converter 8b1 that provides a first ad axis current signal Id1a and a first aci axis current signal Iq1a based on
  • a second a position transducer 8d4 that provides a first simulated electrical position signal ⁇ 2 based on the actual response signal ⁇ .
  • the second coordinate providing the second ad axis current signal Id2a and the second a Q axis current signal IQ2a based on the 2a simulated current Iw2a and the second simulated electric position signal 02. Transducer 8d1.
  • Claim 8 of the present invention is provided with the following means.
  • a first b position transducer 11a that provides a first electrical position signal ⁇ 1 based on the actual response signal ⁇ .
  • a second b position transducer 11b that provides a second simulated electrical position signal ⁇ 2 based on the actual response signal ⁇ .
  • the U-phase first simulated voltage commands Vuref 1 and V A first b inverse coordinate converter 1 1 c that provides a phase first simulated voltage command V vref 1 and a W-phase first simulated voltage command Vw ref 1.
  • a U-phase second simulated voltage command Vuref 2 A second b inverse coordinate converter 1 1 d that provides a V-phase second simulated voltage command V vref 2 and a W-phase second simulated voltage command Vw ref 2. 5.
  • a U-phase voltage command Vu ref, a V-phase voltage command Vv ref and a W-phase voltage command Vwr ef are provided.
  • 1st adder to be 1 1 e.
  • the ninth aspect of the present invention includes the following means.
  • a first b position transducer 11a that provides a first simulated electrical position signal ⁇ 1 based on the actual response signal ⁇ .
  • a second b position transducer 11b that provides a second simulated electrical position signal ⁇ 2 based on the actual response signal ⁇ .
  • a third b position transducer 14a that provides a third simulated electrical position signal ⁇ 3 based on the actual response signal ⁇ .
  • U-phase second simulated voltage command Vu ref 2 and V-phase based on the second d-axis voltage command V d 2, the second q-axis voltage command V q 2, and the second simulated electric position signal 02 A second b inverse coordinate converter 1 1 d that provides a second simulated voltage command Vv ref 2 and a W-phase second simulated voltage command Vw ref 2.
  • the actual U-phase current I u, the actual V-phase current IV, and the actual W-phase current I w are basically d and q times A simulated observer that decomposes into a DC component current at the transposition coordinates and a plurality of DC component currents at the high frequency d, q rotation coordinates.
  • Basic frequency d and Q current feedback control means for providing the basic frequency d and Q voltage commands using the basic frequency d and q currents as feedback signals.
  • a plurality of high frequency d, Q current feedback means for providing a plurality of high frequency d, q voltage commands using the plurality of high frequency d, QL currents as respective feedback signals.
  • Voltage command synthesizing means for synthesizing the fundamental frequency d and Q voltage commands and the plurality of high frequency d and q voltage commands into a U-phase voltage command V urref, a V-phase voltage command Vvref and a W-phase voltage command Vwref.
  • Claim 11 of the present invention is provided with the following means.
  • the simulation observation means, the voltage command synthesizing means, and the fundamental frequency d, ci current feedback control means are composed of a plurality of processors.
  • Claim 12 of the present invention is provided with the following means.
  • the command synthesizing unit 11 is composed of an independent processor.
  • Claim 13 of the present invention is provided with the following means.
  • the three control unit 13 and the second voltage command synthesizing unit 14 are configured by independent processors.
  • claim 14 of the present invention includes the following means.
  • the first subtractor 8a, the second subtractor 8c, the first simulation converter 8b, and the second simulation converter 8d are configured by independent processors.
  • the fifteenth aspect of the present invention includes the following means.
  • the third subtractor 12a, the fourth subtractor 12b, the fifth subtractor 12c, the first simulated converter 8b, and the second simulated converter 8 d and the third simulated converter 12 d are configured by independent processors.
  • the third a-position converter 12d4, the third coordinate converter 12d1, the third filter 12d2, and the third a-inverse coordinate converter 12d And 3 consist of independent processors.
  • the seventeenth aspect of the present invention includes the following means.
  • the first a-position converter 8b4, the first coordinate converter 8b1, and the first filter 8b2 and the 1a-a inverse coordinate converter 8b3 are configured by independent processors.
  • Claim 18 of the present invention is provided with the following means.
  • Claim 19 of the present invention is provided with the following means.
  • the first b position converter 11a, the second b position converter 11b, the first b inverse coordinate converter 11c, and the second b inverse coordinate converter 11 d and the first adder 11 e are constituted by independent processors.
  • Claim 20 of the present invention is provided with the following means.
  • the first b position converter 11a, the second b position converter 11b, the third b position converter 14a, and the first b inverse coordinate converter 11c are configured by independent processors. .
  • Claim 21 of the present invention employs the following means.
  • the values of the sin function and the cos function for the coordinate transformation operation are obtained by searching from the memory instead of directly calculating when using the values of the sin function and the cos function.
  • the motor control device is
  • Rotation measurement unit 4 current measurement unit 5, host control unit 20, first current command generator 7, first simulation observation unit 8, first control unit 10, second control unit 9,
  • the first object of the present invention described above can be realized by comprising the first voltage command synthesizing unit 11 and.
  • the motor control device is
  • Rotation measurement unit 4 current measurement unit 5, host control unit 20, second current command generator 15, second simulated observation device 12, first control unit 10, second control unit 9, a third control unit 13, a second voltage command generation unit 14,
  • the above objects 1 and 3 of the present invention can be realized.
  • the second simulation observer 12 is Third subtractor 1 2a, fourth subtractor 1 2, fifth subtractor 1 2c, first simulated converter 8 b, second simulated converter 8 d, and third simulated converter 1 2d and
  • the d and Q-axis currents at the respective q-coordinates can be accurately detected even if the rotational speed of the motor is changed. Can be realized.
  • 3rd a position converter 1 2 d 4, 3rd coordinate converter 1 2 d l, 3rd filter 1 2 d 2, 3rd a inverse coordinate converter 1 2 d 3
  • a first a position converter 8 b 4 a first coordinate converter 8 b 1, a first filter 8 b 2, a first a inverse coordinate converter 8 b 3
  • a second a position converter 8 d 4 a second coordinate converter 8 d 1, a second filter 8 d 2, a second a inverse coordinate converter 8 d 3
  • a voltage command for controlling the torque ripple such as the basic torque component and 6 f, 24 ⁇ can be generated, so that the above-described objects 1, 3, and 5 of the present invention can be realized.
  • the real U-phase current I u, the real V-phase current IV, and the real W-phase current 1 are basically (DC component currents at 1, Simulated observation means decomposed into DC component current in rotating coordinates
  • a plurality of high-frequency d and Q current feedback means for providing a plurality of high-frequency d and q voltage commands with the plurality of high-frequency d and Q currents as respective feedback signals;
  • the simulation observation means, the voltage command synthesizing means, and the fundamental frequency d and Q current feedback control means are constituted by a plurality of processors.
  • the first subtractor 8a, the second subtractor 8c, the first simulated converter 8b, and the second simulated converter 8d are independent processors.
  • the third subtractor 12 a By configuring the simulation converter 8 d and the third simulation converter 1 2 d with independent processors,
  • the third a-position converter 12 d4 the third coordinate converter 12 d1, the third filter 12 d2, and the third a-inverse coordinate conversion.
  • the first a-position converter 8b4 the first coordinate converter 8b1, the first filter 8b2, and the first a-inverse coordinate converter 8
  • the second a-position converter 8d4 the second coordinate converter 8d1, the second filter 8d2, and the second a-inverse coordinate converter 8
  • the first b position converter 11a, the second b position converter 11b, the first b inverse coordinate converter 11c, and the second b inverse By configuring the coordinate converter 11d and the first adder 11e with independent processors,
  • the inverse coordinate converter 11c, the second b inverse coordinate converter 1Id, the third b inverse coordinate converter 14b, and the second adder 14c are configured by independent processors. By doing so, the processing speed of each operation can be further increased, so that the effects of claims 1 to 9 can be obtained and Object 4 of the present invention can be realized.
  • a sin function is stored in a table and stored in a memory. Since the values of the desired sin function and c 0 s function can be obtained by searching from the table, the processing speed of the coordinate transformation becomes higher. In addition, Object 4 of the present invention can be realized.
  • the present invention has the following effects. 1.
  • the torque ripple like 6 f and 24 f generated in the motor can be canceled.
  • Torque reduction such as 6 f and 24 f generated in the motor can be canceled at the same time.
  • the basic torque generated in the motor and the torque ripple such as 6 f and 24 f can be controlled.
  • the basic torque generated in the motor and the torque ripple such as 6 f and 24 f can be controlled simultaneously.
  • DC current components of each d and Q axis can be controlled independently.
  • FIG. 1 is a block diagram showing Embodiment 1 of the present invention.
  • FIG. 2 is a block diagram showing Embodiment 2 of the present invention.
  • FIG. 3 is a block diagram showing Embodiment 3 of the present invention.
  • FIG. 4 is a block diagram showing Embodiment 4 of the present invention.
  • FIG. 5 is a block diagram showing Embodiment 5 of the present invention.
  • FIG. 6 is a block diagram showing Embodiment 6 of the present invention.
  • FIG. 7 is a block diagram showing Embodiment 7 of the present invention.
  • FIG. 8 is a block diagram showing Embodiment 8 of the present invention.
  • FIG. 9 is a block diagram showing Embodiment 9 of the present invention.
  • FIG. 10 is a block diagram showing a conventional technique.
  • Embodiment 1 of the present invention will be described with reference to FIG.
  • Embodiment 1 shown in FIG. 1 includes a transmission mechanism 2 that transmits power to a load machine 1, an electric motor 3 that drives the load machine 1 via the transmission mechanism 2, a U-phase voltage command V uref, and a V-phase voltage command VV. a power unit 6 for supplying electric power for driving the electric motor 3 based on ref and the W-phase voltage command Vw ref;
  • a rotation measuring unit 4 for observing the state quantity of the mechanical system 21 and providing an actual response signal 0;
  • a current measuring unit 5 that observes a state quantity of the power unit 6 and provides a real U-phase current Iu, a real V-phase current IV, and a real W-phase current Iw;
  • a higher-level control unit 20 that provides a torque command T ref and a control mode command Km;
  • the first d-axis current command I dref 1, the first Q-axis current command IQ ref 1, the second d-axis current command I dref 2, and the second Q-axis A first current command generator 7 for providing a current command I qref 2; based on the real U-phase current Iu, the real V-phase current IV, the real W-phase current Iw, and the real response signal ⁇ , A first simulated observer 8 that provides a first d-axis current signal I d 1, a first Q-axis current signal IQ 1, a second d-axis current signal I d 2, and a second Q-axis current signal I q 2; ,
  • the first d-axis A first control unit 10 that provides a voltage command V d 1 and a first Q-axis voltage command VQ 1;
  • the second d-axis based on the second d-axis current command I dref 2, the second Q-axis current command I qref 2, the second d-axis current signal I d 2, and the second q-axis current signal I q 2
  • a second control unit 9 that provides a voltage command V d 2 and a second q-axis voltage command V q 2;
  • the first d-axis voltage command Vd1, the first q-axis voltage command Vd1, the second d-axis voltage command Vd2, the second Q-axis voltage command Vq2, and the actual response signal ⁇ A first voltage command synthesis unit 11 that provides a U-phase voltage command V uref, a V-phase voltage command VV ref, and a W-phase voltage command Vw ref based on
  • the mechanical system 21 and the current measuring unit 5 are the same as those of the conventional device.
  • the rotation measuring unit 4 measures the position and speed of a motor, such as an encoder and a linear scale.
  • the host controller 20 provides a torque command Tref and a control mode command Km.
  • a normal motor position control device may be used.
  • the first current command generator 7 outputs the first d-axis current command I dref 1, the first q-axis current command I qref 1, the second d-axis current command I dre ⁇ 2, and the second q-axis current command as follows. And I qref 2.
  • control mode command Km If there is no control mode command Km or if control mode command Km is 0,
  • Kt is a command conversion coefficient, which is set according to the magnetic flux value of the motor.
  • the first simulation observer 8 generates the first d-axis current signal Id1, the first q-axis current signal IQ1, the second d-axis current signal Id2, and the second q-axis current signal Iq2 as follows. And generate
  • k is a setting coefficient, which may be set according to the order of the harmonic. For example, if you want to suppress 6 f harmonics, set k to 6.
  • the first control unit 10 generates a first d-axis voltage command Vd1 and a first q-axis voltage command Vq1 as follows.
  • the second control unit 9 generates a second d-axis voltage command Vd2 and a second Q-axis voltage command VQ2 as follows.
  • Vd 2 kd 2 * (I dref 2- I d 2) (16)
  • Vq 2 kq 2 * (I qref 2 ⁇ I q 2) (17)
  • kd 2 and kq2 are control gains
  • the first voltage command synthesis unit 11 calculates (10) to (10 13) Invert the equation to generate the U-phase voltage command Vu ref, V-phase voltage command Vv ref and W-phase voltage command Vwr ef.
  • Vu r e f c os ( ⁇ e) * Vd l + s in ( ⁇ e) * Vq 1
  • Embodiment 2 of the present invention will be described with reference to FIG.
  • a higher-level control unit 20 that provides a torque i command T r e f and a control mode 'command Km;
  • the I d-axis current command I dref, 1, the first q-axis current command I qref 1, the second d-axis current command I dref 2, and the second q-axis current A second current command generator 15 for providing a command IQ ref 2 and a third d-axis current command I dref 3 and a third q-axis current command I qref 3;
  • the first d-axis voltage based on the first d-axis current command I dref 1, the first Q-axis current command IQ ref 1, the first d-axis current signal I d 1, and the first Q-axis current signal IQ 1 A first control unit 10 that provides a command Vd 1 and a first q- axis voltage command V q 1; The second d-axis current command I dref 2, the second Q-axis current command I qref 2, the second d-axis current signal I d 2, and the second Q-axis current signal I q 2
  • a second control unit 9 that provides a voltage command V d 2 and a second Q-axis voltage command VQ 2
  • the third d-axis A third control unit 13 that provides a voltage command V d 2 and a third q-axis voltage command V q 3;
  • a second voltage command synthesizing unit 14 that provides V ref and a W-phase voltage command Vwr ef.
  • the second current command generator 15 outputs the first d-axis current command I dref 1, the first Q-axis current command IQ ref 1, the second d-axis current command I dref 2, and the second q-axis current command as follows. Generate IQ ref 2 and third d-axis current command I dref 3 and third q-axis current command IQ ref 3. If there is no control mode command Km or if the control mode command Km is 0,
  • the second simulation observer 12 generates the first d-axis current signal Id1, the first q-axis current signal IQ1, the second d-axis current signal Id2, and the second Q-axis current signal Iq2 as follows. And the third d-axis current signal Id3 and the third Q-axis current signal IQ3.
  • ⁇ e 0 * P (33)
  • I d 1 2/3 (cos ( ⁇ e) * I u
  • k l and k 2 are set coefficients and set according to the order of the harmonic to be suppressed. For example, to suppress the 6th and 24th harmonics, set kl to 6 and k2 to 24.
  • the first control unit 10 generates the Id-axis voltage command Vdl and the first Q-axis voltage command VQ1 as shown in equations (14) and (15).
  • the second control unit 9 generates the second d-axis voltage command Vd2 and the second Q-axis voltage command Vq2 as shown in equations (16) and (17).
  • the third control unit 13 generates a third d-axis voltage command Vd3 and a third q-axis voltage command VQ3 as follows.
  • Vd3 kd 3 * (I d re f 3- I d3) (40)
  • Vq3 kq3 * (Iqref3-Iq3) (41) where kd3 and kq3 are control gains.
  • the second voltage command synthesizer 14 generates a U-phase voltage command Vu ref, a V-phase voltage command Vv ref and a W-phase voltage command Vw ref as follows.
  • Vu ref cos ( ⁇ e) * Vd l + sin ( ⁇ e) * Vq l
  • Vwr e f c os ( ⁇ e— 2 ⁇ / 3) * Vd 1
  • the first simulated observer 8 of the third embodiment of the present invention includes:
  • the real U-phase current Iu, the real V-phase current IV, the real W-phase current Iw, the U-phase second b simulation current Iu2b, the V-phase second b simulation current IV 2b, and the W-phase second Based on the simulation current Iw2b, the U-phase 1a simulation current Iu1a, the V-phase 1a simulation current Iv1a and the W-phase 1a simulation current Iwla are provided. 1 subtractor 8a,
  • the real U-phase current I u, the real V-phase current IV, the real W-phase current I w, the U-phase first b simulation current I u 1 b, the V-phase first b simulation current IV 1 b, and the W-phase first Based on the simulated current Iw1b, the U-phase 2a simulated current Iu2a, the V-phase 2a simulated current Iv2a and the W-phase 2a simulated current Iw2a are provided. 2 subtractor 8 c,
  • the first d based on the U-phase 1a simulation current I u1a, the V-phase 1a simulation current Iv1a, the W-phase 1a simulation current Iwla, and the actual response signal 0
  • a first simulated converter 8 b that provides 1 b and
  • the second d-axis current based on the U-phase 2a simulated current I u2a, the V-phase 2a simulated current Iv2a, the W-phase 1a simulated current Iw2a, and the actual response signal 0 Signal I d 2 and 2nd q-axis current
  • the second simulated converter that provides the signal Iq2, the U-phase second b simulated current Iu2b, the V-phase secondb simulated current Iv2b, and the W-phase secondb simulated current Iw2b 8 d and
  • the first subtractor 8a performs the following operation to generate Iula, Iv1a, and Iw1a.
  • Iw1a Iw—Iw2b (47)
  • the second subtractor 8c performs the following operation to generate Iu2a, Iv2a, and Iw2a.
  • the second simulation converter 8 d performs the following operation, and outputs the first d-axis current signal I d 1, the first q-axis current signal I q 1, and the U-phase A 1b simulation current Iu1b, a V-phase 1b simulation current Iv1b, and a W-phase 1b simulation current Iwlb are generated.
  • the 2nd simulated converter 8 d performs the following operation, and outputs the 2nd d-axis current signal Id2, the 2nd q-axis current signal IQ2, and the U-phase I u 2 b and a V-phase second b simulated current I v 2 b and a W-phase second b simulated current I w2 b are generated.
  • I d 2 2/3 (cos (k 1 * 9 e) * I u 2 a
  • Embodiment 4 of the present invention will be described with reference to FIG.
  • a first simulated converter 8 b that provides a W-phase first b simulated current I w 1 b
  • a second simulated converter 8 d that provides a W-phase second b simulated current I w 2 b
  • the third subtractor 12a performs the following operation to generate Iula, Iv1a, and Iwla.
  • Iw1a Iw—Iw2b—Iw3b (63)
  • the fourth subtractor 12b performs the following operation to generate Iu2a, Iv2a, and Iw2a.
  • I u 2 a I u— I u 1 b— I u 3 b (64)
  • I v2 a I v— I v l b— I v3b (65)
  • Iw2a Iw-Iwlb-Iw3b (66)
  • the fifth subtractor 12c performs the following operation to generate Iu3a, Iv3a, and Iw3a.
  • I u 3 a I u— I u 1 b ⁇ I u 2 b (67)
  • I v3 a I v— I vl b— I v2b (68)
  • I w 3 a I w — I w 1 b — I w 2 b ′ (69)
  • the third simulated converter 12 d performs the following operation, and outputs the third d-axis current signal I d 3 and the third q-axis current.
  • the signal Id3, the U-phase 3b simulated current Iu3b, the V-phase 3b simulated current Iv3b, and the W-phase 3b simulated current Iw3b are generated. ,
  • I d 3 2/3 (cos (k 2 * ⁇ e) * I u 3 a
  • the third simulated converter 12d according to the fifth embodiment of the present invention includes:
  • the U-phase 1a simulated current I u1a, the V-phase 1a simulated current Iv1a, and the W-phase 1a a third coordinate converter 12 for providing a third ad-axis current signal Id3a and a third a-axis current signal Iq3a based on the simulated current Iwla and the third simulated electrical position signal 03; d1, the third ad-axis current signal Id3a and the third a-axis current signal Id3a, and the third d-axis current signal Id3 and the first Q-axis current signal IQ3.
  • a third filter 12 d 2 that provides
  • the 3a-th position converter 12d4 performs the following operation to generate the third simulated electric position signal ⁇ 3.
  • ⁇ 3 P * k 2 * ⁇ + ⁇ 30 (75) where ⁇ 30 is the electrical angle of the k-th harmonic current to the d-axis when ⁇ is 0.
  • ⁇ 30 is the initial phase difference between the d-axis of the k-second high-frequency current and the d-axis of the fundamental wave current.
  • the third coordinate converter 12d1 performs the following operation to generate the third a-d axis current signal Id3a and the third a-Q axis current signal IQ3a.
  • I d 3 a 2/3 (cos ( ⁇ 3) * ⁇ u 3 a
  • the third filter 12d 2 performs the following operation, and outputs the 3d-axis current signal Id3 and the 1st Q-axis current signal IQ3.
  • I d 3 I d 3 a / (T 3 * s + l) (78)
  • Iq3 Iq3a / (T3 * s + 1) (79) where s is a differential operator. T 3 is the time constant of the filter.
  • the 3a-a inverse coordinate converter 12 d 3 performs the following operation, and the U-phase 3b simulated current I u 3b, the V-phase 3b simulated current IV 3 b, and the W-phase 3b simulated current I w Generate 3b.
  • I u 3 b c os ( ⁇ 3) * I d 3 + s i ⁇ ( ⁇ S) * I q 3 (80)
  • I v 3 b c os ( ⁇ 3 + 27t / 3) * I d 3
  • I w3 b cos ( ⁇ 3— 2 TT / 3) * I d 3 + sin ( ⁇ 3— 2 ⁇ / 3) * I q 3 (82)
  • the first simulated converter 8b according to the sixth embodiment of the present invention includes:
  • a first a position transducer that provides a first simulated electrical position signal ⁇ 1 based on the actual response signal ⁇
  • a first coordinate converter 8b1 for providing a first ad axis current signal Id1a and a first a Q axis current signal IQ1a, and the first ad axis current signal Id1a and the first
  • a first filter 8 b2 for providing a first d-axis current signal I d 1 and a first q-axis current signal I q 1 based on the 1 a-q current signal IQ 1 a, and the first d-axis current signal I U phase 1b simulated current I u 1b, V phase 1b simulated current IV 1b and W phase 1b simulated current I w 1 based on d 1 and the first q axis current signal I q 1 b providing the ia inverse coordinate converter 8 b 3 and
  • the 1a-th position converter 8b4 performs the following operation to generate the first simulated electric position signal 01.
  • ⁇ 1 ⁇ * 9 + 910 (83) where 010 is the electrical angle of the fundamental frequency current with respect to the d-axis when 0 is 0.
  • the first coordinate converter 8b1 performs the following operation to generate a first a-d axis current signal Id1a and a first a-q axis current signal Iq1a.
  • the first filter 8 b 2 performs the following operation, and outputs the first d-axis current signal I d 1 and the first Q-axis current signal. And generate the signal I q 1.
  • I d 1 I d 1 a / (T l * s + l) (86)
  • Iq1 Iq1a / (Tl * s + l) (87) where T1 is the time constant of the filter.
  • the 1a-a inverse coordinate converter 8 b 3 performs the following operation, and the U-phase 1b simulated current I u 1 b and the V-phase A 1b simulated current Iv1b and a W-phase 1b simulated current Iwlb are generated.
  • I u l b c o s (01) * I d l + s i n (01) * I q l (88)
  • I v 1 b c o s ( ⁇ 1+ 2 T / 3) * I d 1
  • the second simulated converter 8d according to the seventh embodiment of the present invention includes:
  • a second coordinate converter 8 d 1 for providing 1 d 2 a and a 2 a Q-axis current signal IQ 2 a; the second ad-axis current signal I d 2 a and the 2 a Q-axis current signal IQ 2a based on
  • a second filter 8d2 that provides a 2d-axis current signal Id2 and a second q-axis current signal Iq2, the second d-axis current signal Id2, and the second Q-axis current signal I
  • the second a inverse coordinate converter that provides the U-phase 2b simulated current I u2b, the V-phase 2b simulated current IV 2b, and the W-phase 2b simulated current Iw2b based on q2 8 d 3 and
  • the second a-position converter 8d4 performs the following operation to generate the second simulated electric position signal S2.
  • ⁇ 2 P * k 1 * ⁇ + ⁇ 20 (91) where ⁇ 20 is the electrical angle of the k-order high-frequency current with respect to the d-axis when 0 is 0.
  • the second coordinate converter 8d1 performs the following operation to generate the second a-d axis current signal Id2a and the second aq-axis current signal Iq2a.
  • I d 2 a 2/3 (cos ( ⁇ 2) * ⁇ u 2 a
  • the second fill 8 d2 performs the following operations to obtain the 2nd d-axis current signal I d2 and the 2nd Q-axis current signal. Issue Iq2.
  • I d 2 I d 2 a / (T2 * s + 1) (94)
  • Iq2 Iq2a / (T2 * s + 1) (95) where T2 is the Phil's time constant.
  • the 2a-a inverse coordinate converter 8 d 3 performs the following operation, and the U-phase 2b simulated current I u 2b, the V-phase 2b simulated current IV 2 b, and the W-phase 2b simulated current I w2 and b.
  • I u 2 b c 0 s ( ⁇ 2) * I d 2 + sin ( ⁇ 2) * ⁇ q 2 (96)
  • I ⁇ 2 b c ⁇ s ( ⁇ 2 + 2 ⁇ / 3) * I d 2
  • the first voltage command synthesizer 11 includes:
  • a first b position transducer 1 1a that provides a first simulated electrical position signal ⁇ 1 based on the actual response signal ⁇ ,
  • a first b inverse coordinate converter 1 1 c that provides V r e f 1 and a W-phase first simulated voltage command V w r e f 1,
  • a second b inverse coordinate converter 1 1 d that provides V r e f and a W-phase second simulated voltage command Vwr e f 2;
  • the 1b-th position converter 11a performs the operation of Expression (83), and generates the first simulated electric position signal ⁇ 1.
  • the second-b position converter 11b performs the operation of the equation ('91) to generate the second simulated electric position signal 02.
  • the 1b-b inverse coordinate converter 11c performs the following operation, and outputs the U-phase first simulated voltage command Vu ref 1, the V-phase first simulated voltage command Vv ref 1, and the W-phase first simulated voltage command Vw ref 1. Is generated.
  • Vu r e f l cos ( ⁇ 1) * Vd 1+ s in ( ⁇ 1) * Vq 1 (99)
  • Vv r e f l cos ( ⁇ 1+ 2 ⁇ / 3) * Vd 1
  • Vwr e f l c os ( ⁇ 1—2 TC / 3) * Vd 1
  • Vu r e f 2 cos ( ⁇ 2) * Vd 2
  • Vv r e f 2 cos ( ⁇ 2 + 2 ⁇ / 3) * Vd 2
  • Vwr e f 2 c os ( ⁇ 2— 2 ⁇ / S) * Vd 2
  • the first adder 1 1 e performs the following operations, and outputs the U-phase voltage command Vu ref, V-phase voltage command Vv ref, and W-phase voltage. Generates the command Vwr ef.
  • Vu r e f V u r e f 1 + Vu r e f 2 (105)
  • V v r e f V v r e f 1 + V v r e f 2 (106)
  • Vw r e f Vw r e f 1 + Vw r e f 2 (107)
  • the second voltage command synthesizer 14 includes:
  • a first b position transducer for providing a first simulated electric position signal ⁇ 1 based on the actual response signal ⁇
  • a second b-position converter that provides a second simulated electric position signal 02 based on the actual response signal 6> 11b
  • a third b position transducer 14a that provides a third simulated electrical position signal ⁇ 3 based on the actual response signal ⁇ ,
  • a first b inverse coordinate converter 1 1 c that provides V r e f 1 and a W-phase first simulated voltage command V w r e f 1,
  • a second b inverse coordinate converter 1 1 d that provides V r e f 2 and the W-phase second simulated voltage command Vwr e f 2,
  • a third b inverse coordinate converter 1 4 b that provides V r e f 3 and a W-phase third simulated voltage command Vwr e f 3,
  • the first b position converter 11a, the second b position converter 11b, the first b inverse coordinate converter 11c, and the second b inverse coordinate converter 11d are described in the eighth embodiment. It may be configured as follows.
  • the third b position converter 14a performs the operation of Expression (75), and generates the third simulated electric position signal 03.
  • the 3b-b inverse coordinate converter 14b performs the following operation, and outputs the U-phase third simulated voltage command Vu ref 3, the V-phase third simulated voltage command Vv ref 3, and the W-phase third simulated voltage command Vw ref 3. Is generated.
  • Vu r e f 3 c os ( ⁇ 3) * Vd 3
  • Vv ref 3 cos ( ⁇ 3 + 2 ⁇ / 3) * Vd 3 ' + sin ( ⁇ 3 + 2 ⁇ / 3) * V q 3 (109)
  • Vwr e f 3 c os ( ⁇ 3— 2 TC / 3) * Vd 3
  • the second adder 14c performs the following operation to generate the U-phase voltage command Vuref, the V-phase voltage command Vvref, and the W-phase voltage command Vwref.
  • Vu ref Vu ref 1 + Vu ref 2 + Vu ref 3 (11 1)
  • Vv ref Vv ref 1 + Vv ref 2 + Vv ref 3 (1 12)
  • Vwr ef Vwr ef 1 + Vwr ef 2 + Vwr ef 3 (113) [Example 10]
  • N ⁇ 2 control units may be added to FIG. 2 with reference to FIGS.
  • the number of position converters, the number of inverse coordinate converters, and the number of input signals of the adder are increased. , Fundamental frequency d, q voltage commands and multiple high frequency d, q voltage commands
  • the input signal of (N-2) * 3 may be added to the adder 14c.
  • the simulated observation device 8 or 12 the voltage signal synthesizing unit 11 or 14, and the fundamental frequency d and q current feedback control means 10 are configured as hardware and software by independent processors. Can be easily realized. [Example 12]
  • the upper control unit 20, the first current command generator 7, the first simulation observer 8, the first control unit 10, the second control unit 9, the first voltage command synthesis unit 11 shown in the above-described embodiment, Can be easily realized by an independent processor.
  • the upper control unit 20 the second current command generator 15, the second simulation observer 12, the first control unit 10, the second control unit 9, the third control unit 13 shown in the above-described embodiment,
  • the second voltage command synthesizing unit 14 can be easily realized by independent processors.
  • the first subtractor 8 a, the second subtractor 8, the first simulated converter 8 b, and the second converter 8 d shown in the above embodiment can be easily constituted by independent processors. Can be realized.
  • the third a position converter 12 d 4 the third coordinate converter 12 d 1, the third filer 12 d 2, the third a inverse coordinate converter 12 d 3 shown in the above embodiment,
  • Example 20 The first b position converter 11a, the second b position converter 11b, the third b position converter 14a, the lb-th inverse coordinate converter 1lc, and the second b Inverse coordinate converter 1 Id, 3b inverse coordinate converter 14b, second adder 14c
  • the storage means tabulates the s i n function in advance and stores it in the memory as follows.
  • i is an integer of 0 to 1000.
  • S I N [i] is the ith area of memory.
  • the search means performs the following operation.
  • the present invention has the following effects.
  • the torque ripple like 6 f and 24 f generated in the motor can be canceled.
  • Torque ripple such as 6 f and 24 f generated in the motor can be canceled at the same time.
  • the basic torque generated in the motor and the torque ripple such as 6 f and 24 f can be controlled simultaneously.
  • DC current components of each d and q axis can be controlled independently.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Ac Motors In General (AREA)
  • Control Of Electric Motors In General (AREA)

Description

[技術分野]
本発明は、 例えば、 半導体電力変換装置を利用して、 工作機械におけるテーブルや口 ポットのアームのような負荷機械を駆動する電動機 (直流電動機、 誘導電動機、 同期電 動機、 リニアモータなど) に適切な電圧を与えるための電動機制御装置に関するもので ある。
[背景技術]
従来の関連技術として、 特開平 8— 8 0 0 5 2 (特願平 6— 2 1 0 3 1 3 ) 号公報に 示す電力用アクティブフィルタがある。従来の関連技術を図 1 0に示す。 図 1 0に示す 電力用アクティブフィルタは、 三相交流電源 1 1 3と、 L負荷 1 1 4と、 アクティブフ ィル夕 1 1 2と、 減算器 1 0 9と、 電流制御 1 1 0と、 'P W1V [制御 1 1 1と、 高調波電 流検出回路 2 Aと、 k次高調波電流検出回路 2 Bと、 高調波電流検出回路 2 A及び高調 波電流検出回路 2 Bの出力を加算する加算器 1 0 8とから構成されている。 また、 高調 波電流検出回路 2 Aは、 減算器 1 0 1と、 3相 Zd q座標変換 1 0 2と、 ハイパスフィ ル夕 1 0 3と、 €1 (1/ 3相座標変換1 0 4とから構成されている。 k次高調波電流検出 回路 2 Bは、 3相/ k co回転座標変換 1 0 5と、 ローパスフィルタ 1 0 6と、 k co Z 3 相回転座標変換 1 0 7とから構成されている。
よって、 次の効果が得られる。
1 .低次高調波の検出をその高調波の次数 kと電源角周波数 ωを掛けた値で回転する回 転座標系に変換することによって検出しているので、低次高調波を高速に検出して補償 することができる。
2. 次数 kの値の設定によって任意の高調波を高速に検出して補償することができる。 しかしながら、 従来の関連技術を用いて、 電動機制御を行う場合、 次の問題点が生じ る。
1 . 電動機において、 基本周波数の電流成分が存在すると共に、 複数の高調波電流成分 も同時に存在する。 例えば、 6 f 、 2 4 fの高調波電流成分がよく見られる。 しかし、 従来の関連技術では、 基本周波数の電流成分を除き、 1つ高調波の電流成分しか検出で きないので、 6 f 、 2 4 fの高調波電流成分を同時に補償することはできない。 よって、 電動機に発生する 6 f、 2 4 fのようなトルクリップルを同時に打ち消すことはできな い。
2. 電動機を可変速で駆動させる際に、 前記 6 f、 2 4 fの高調波電流成分の周波数は 電動機の回転速度に比例して変化する。 よって、 従来の関連技術のハイパスフィルタ 1 0 3で d、 q軸の交流成分を検出する際に、 d、 Q軸交流成分電流と直流成分電流とを 分離することはできない。 よって、 電動機に発生する 6 f 、 2 4 fのようなトルクリツ プルを打ち消すことはできない。
3 . 従来の関連技術は、 電源に存在する高調波電流成分を補償するものであるので、 d、
Q軸直流成分電流を所望の値に制御するものではないので、電動機の位置制御と速度制. 御とトルク制御との応用に対応できない。
4. 従来の関連技術は、 回転座標変換および回転座標逆変換を行う際に、 s i n、 c o s関数を利用しているので、 プロセッサの処理時間が長くなり、 同一プロセッサで高 速な制御が実現できないので、 制御性能に悪影響を与える。
[発明の開示]
本発明の目的は、 次の制御性能を実現する電動機制御装置を提供することである。
1 . 電動機に発生する 6 ί、 2 4 fのようなトルクリップルを打ち消すこと。
2 . 電動機に発生する 6 f 、 2 4 fのようなトルクリツカレを同時に打ち消すこと。 3 . 電動機の位置制御と速度制御とトルク制御との応用に対応できること。
4. 高速な制御が実現できること。 '
5. 電動機に発生する基本トルクおよび 6 ί、 2 4 fのようなトルクリップルを制御す ること。
6. 電動機に発生する基本トルクおよび 6 f、 2 4 fのようなトルクリップルを同時に 制御すること。
上記問題を解決するため、 本発明の請求項 1は、 以下に述べるような手段を備えるも のである。
1 . 前記機械システム 2 1の状態量を観測し、 実応答信号 Sを提供する回転測定部 4。
2. 前記パワー部 6の状態量を観測し、 実 U相電流 I uと実 V相電流 I Vと実 W相電流 I wとを提供する電流測定部 5。
3 . トルク指令 T r e f と制御モード指令 Kmとを提供する上位制御部 2 0。
4. 前記トルク指令 T r e f と制御モード指令 Kmとに基づいて第 1 d軸電流指令 I d r e f 1と第 1 Q軸電流指令 I Q r e f 1と第 2 d軸電流指令 I d r e f 2と第 2 Q 軸電流指令 I Q r e f 2とを提供する第 1電流指令発生器 7。
5 . 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 Wfe電流 I wと前記実応答信号 Θとに基づいて第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I q 1と第 2 d軸電流信 号 I d 2と第 2 Q軸電流信号 I Q 2とを提供する第 1模擬観測器 8。 6 . 前記第 1 d軸電流指令 I d r e f 1と前記第 1 q軸電流指令 I q r e f 1と前記第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I q 1とに基づいて第 1 d軸電圧指令 V d 1と第 1 q軸電圧指令 V q 1とを提供する第 1制御部 1 0。
7 . 前記第 2 d軸電流指令 I d r e f 2と前記第 2 QL軸電流指令 I Q r e ί 2と前記第 2 d軸電流信号 I d 2と第 2 q軸電流信号 I Q 2とに基づいて第 2 d軸電圧指令 V d 2と第 2 q軸電圧指令 V Q 2とを提供する第 2制御部 9。
8。前記第 1 d軸電圧指令 V d 1と前記第 1 q軸電圧指令 V Q 1と前記第 2 d軸電圧指 令 V d 2と前記第 2 Q軸電圧指令 V q 2と実応答信号 0とに基づいてを U相電圧指令 V u r e f と V相電圧指令 V V r e f と W相電圧指令 Vw r e f とを提供する第 1電圧指 令合成部 1 1。
また、 本発明の請求項 2は、 以下に述べるような手段を備えるものである。
1 . 前記機械システム 2 1の状態量を観測し、 実応答信号 0を提供する回転測定部 4。
2. 前記パワー部 6の状態量を観測し、 実 U相電流 I uと実 V相電流 I Vと実 W相電流 I wとを提供する電流測定部 5。
3. トルク指令 T r e f と制御モード指令 Kmとを提供する上位制御部 2 0。
4.前記トルク指令 T r e f と制御モード指令 Kmとに基づいて第 1 d軸電流指令 I d r e ί 1と第 1 q軸電流指令 I q r e f 1と第 2 d軸電流指令 I d r e f 2と第 2 q 軸電流指令 I q r e f 2と第 3 d軸電流指令 I d r e f 3と第 3 q軸電流指令 I q r e f 3とを提供する第 2電流指令発生器 1 5。
5. 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I ψと前記実応答信号 Θとに基づいて第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I q 1と第 2 d軸電流信 号 I d 2と第 2 Q軸電流信号 I Q 2と第 3 d軸電流信号 I d 3と第 3 q軸電流信号 I q 3とを提供する第 2模擬観測器 1 2。
6.前記第 1 d軸電流指令 I d r e f 1と前記第 1 q軸電流指令 I q r e f 1と前記第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I q 1とに基づいて第 1 d軸電圧指令 V d 1と第 1 Q軸電圧指令 V q 1とを提供する第 1制御部 1 0。
7. 前記第 2 d軸電流指令 I d r e f 2と前記第 2 Q軸電流指令 I Q r e f 2と前記第 2 d軸電流信号 I d 2と第 2 q軸電流信号 I q とに基づいて第 2 d軸電圧指令 V d 2と第 2 d軸電圧指令 V d 2とを提供する第 2制御部 9。
8.前記第 3 d軸電流指令 I d r e f 3と前記第 3 q軸電流指令 I Q r e f 3と前記第 3 d軸電流信号 I d 3と第 3 q軸電流信号 I q 3とに基づいて第 3 d軸電圧指令 V d 2と第 3 q軸電圧指令 V Q 3とを提供する第 3制御部 1 3。 9 . 前記第 1 d軸電圧指令 V d 1と前記第 1 QL軸電圧指令 V q 1と前記第 2 d軸電圧指 令 V d 2と前記第 2 Q軸電圧指令 V q 2と前記第 3 d軸電圧指令 V d 3と前記第 3 q 軸電圧指令 V Q 3と実応答信号 Θとに基づいて U相電圧指令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とを提供する第 2電圧指令合成部 1 4。
また、 本発明の請求項 3は、 以下に述べるような手段を備えるものである。
1 . 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 2 b模擬 電流 I u 2 bと V相第 2 b模擬電流 I V, 2 bと W相第 2 b模擬電流 I w 2 bとに基づ いて U相第 1 a模擬電流 I u 1 aと V相第 1 a模擬電流 I v 1 aと W相第 1 a模擬電 流 I w l aとを提供する第 1減算器 8 a。
2 . 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 1 b模擬 電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w 1 bとに基づ いて U相第 2 a模擬電流 I u 2 aと V相第 2 a模擬電流 I v 2 aと W相第 2 a模擬電 流 I w 2 aとを提供する第 2減算器 8 c。
3 . 前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I w 1 aと前記実応答信号 0とに基づいて第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I Q 1と U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I v 1 b と W相第 1 b模擬電流 I w 1 bとを提供する第 1模擬変換器 8 b。
4. 前記 U相第 2 a ¾電流 I u 2 aと V相第 2 a模擬電流 I v 2 aと W相第 1 a模擬 電流 I w 2 aと前記実応答信号 Θとに基づいて第 2 d軸電流信号 I d 2と第 2 Q軸電 流信号 I Q 2と U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I v 2 bと W相第 2 b模擬電流 I w 2 bとを提供する第 2模擬変換器 8 d。
また、 本発明の請求項 4は、 以下に述べるような手段を備えるものである。
1 . 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 2 b模擬 電流 I u 2 bと V相第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w 2 bと U相第 3 b模擬電流 I u 3 bと V相第 3 b模擬電流 I v 3 bと W相第 3 b模擬電流 I w 3 b とに基づいて U相第 1 a模擬霉流 I u 1 aと V相第 1 a模擬電流 I v 1 aと W相第 1 a模擬電流 I w l aとを提供する第 3減算器 1 2 a。
2 . 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 1 b模擬 電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w 1 bと U相第 3 b模擬電流 I u 3 bと V相第 3 b模擬電流 I v 3 bと W相第 3 b模擬電流 I w 3 b とに基づいて U相第 2 a模擬電流 I u 2 aと V相第 2 a模擬電流 I v 2 aと W相第 2 a模擬電流 I w 2 aとを提供する第 4減算器 1 2 b。 3 . 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 2 b模擬 電流 I u 2 bと V相第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w 2 bと U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w 1 b とに基づいて U相第 3 a模擬電流 I u 3 aと V相第 3 a模擬電流 I v 3 aと W相第 3 a模擬電流 I w 3 aとを提供する第 5減算器 1 2 c。
4. 前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I w l aと前記実応答信号 0とに基づいて第 1 d軸電流信号 I d 1と第 1 q [軸電流信号 I Q 1と U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I v 1 b と W相第 1 b模擬電流 I w 1 bとを提供する第 1模擬変換器 8 b。
5 . 前記 U相第 2 a模擬電流 I u 2 aと前記 V相第 2 a模擬電流 I v 2 aと前記 W相第 1 a模擬電流 I w 2 aと前記実応答信号 0とに基づいて第 2 d軸電流信号 I d 2と第 2 Q軸電流信号 I d 2と U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I v 2 b と W相第 2 b模擬電流 I w 2 bとを提供する第 2模擬変換器 8 d。
6. 前記 U相第 3 a模擬電流 I u 3 aと前記 V相第 3 a模擬電流 I v 3 aと前記 W相第 3 a模擬電流 I w 3 aと前記実応答信号 Θとに基づいて第 3 d軸電流信号 I d 3と第 3 q軸電流信号 I Q 3と U相第 3 b模擬電流 I u 3 bと V相第 3 b模擬電流 I v 3 b と W相第 3 b模擬電流 I w 3 bとを提供する第 3模擬変換器 1 2 d。
また、 本発明の請求項 5は、 以下に述べるような手段を備えるものである。
1 . 前記実応答信号 Θに基づいて第 3模擬電気位置信号 Θ 3を提供する第 3 a位置変換 器 1 2 d 4。
2. 前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a'模擬電流 I ψ 1 aと前記第 3模擬電気位置信号 Θ 3に基づいて第 3 a d軸電流信 号 I d 3 aと第 3 a Q軸電流信号 I d 3 aとを提供する第 3座標変換器 1 2 d 1。
3 . 前記第 3 a d軸電流信号 I d 3 aと前記第 3 a q軸電流信号 I q 3 aとに基づいて 第 3 d軸電流信号 I d 3と第 1 Q軸電流信号 I Q 3とを提供する第 3フィルタ 1 2 d 2。
4. 前記第 3 d軸電流信号 I d 3と前記第 3 q軸電流信号 I Q 3とに基づいて U相第 3 b模擬電流 I u 3 bと V相第 3 b模擬電流 I v 3 bと W相第 3 b模擬電流 I w 3 bと を提供する第 3 a逆座標変換器 1 2 d 3。
また、 本発明の請求項 6は、 以下に述べるような手段を備えるものである。
1 . 前記実応答信号 Θに基づいて第 1模擬電気位置信号 θ 1を提供する第 1 a位置変換 器 8 b 4。 2. 前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I w 1 aと前記第 1模擬電気位置信号 θ 1に基づいて第 1 a d軸電流信 号 I d 1 aと第 1 a ci軸電流信号 I q 1 aとを提供する第 1座標変換器 8 b 1。
3. 前記等 1 a d軸電流信号 I d 1 aと前記第 1 a q軸電流信号 I Q 1 aとに基づいて 第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I Q 1とを提供する第 1フィルタ 8 b 2。
4.前記第 1 d軸電流信号 I d 1と前記第 1 Q軸電流信号 I q 1とに基づいて U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w 1 bと を提供する第 1 a逆座標変換器 8 b 3。
また、 本発明の請求項 7は、 以下に述べるような手段を備えるものである。
1 .前記実応答信号 Θに基づいて第 1模擬電気位置信号 Θ 2を提供する第 2 a位置変換 器 8 d 4。
2 .前記 U相第 2 a模擬電流 I u 2 aと前記 V相第 2 a模擬電流 I v 2 aと前記 W相第
2 a模擬電流 I w 2 aと前記第 2模擬電気位置信号 0 2に基づいて第 2 a d軸電流信 号 I d 2 aと第 2 a Q軸電流信号 I Q 2 aとを提供する第 2座標変換器 8 d 1。
3. 前記第 2 a d軸電流信号 I d 2 aと前記第 2 a Q軸電流信号 I Q 2 aとに基づいて 第 2 d軸電流信号 I d 2と第 2 Q軸電流信号 I Q 2とを提供する第 2フィルタ 8 d 2。
4.前記第 2 d軸電流信号 I d 2と前記第 2 q軸電流信号 I q 2とに基づいて U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I v 2 bと W相第 2 b模擬電流 I w 2 bと を提供する第 2 a逆座標変換器 8 d 3。
また、本発明の請求項 8は、 以下に述べるような手段を備えるものである。
1 .前記実応答信号 Θに基づいて第 1 電気位置信号 θ 1を提供する第 1 b位置変換 器 1 1 a。
2.前記実応答信号 Θに基づいて第 2模擬電気位置信号 Θ 2を提供する第 2 b位置変換 器 1 1 b。
3.前記第 1 d軸電圧指令 V d 1と前記第 1 q軸電圧指令 V q 1と前記第 1模擬電気位 置信号 0 1とに基づいて U相第 1模擬電圧指令 V u r e f 1と V相第 1模擬電圧指令 V v r e f 1と W相第 1模擬電圧指令 Vw r e f 1とを提供する第 1 b逆座標変換器 1 1 c。
4.前記第 2 d軸電圧指令 V d 2と前記第 2 q軸電圧指令 V q 2と前記第 2模擬電気位 置信号 0 2とに基づいて U相第 2·模擬電圧指令 V u r e f 2と V相第 2模擬電圧指令 V v r e f 2と W相第 2模擬電圧指令 Vw r e f 2とを提供する第 2 b逆座標変換器 1 1 d。 5. 前記 U相第 1模擬電圧指令 Vu r e f 1と前記 V相第 1模擬電圧指令 V v r e f 1 と前記 W相第 1模擬電圧指令 Vwr e f 1と前記 U相第 2模擬電圧指令 Vu r e f 2 と前記 V相第 2模擬電圧指令 Vv r e f 2と前記 W相第 2模擬電圧指令 Vw r e f 2 とに基づいて U相電圧指令 Vu r e f と V相電圧指令 Vv r e f と W相電圧指令 Vwr e f とを提供する第 1加算器 1 1 e。
また、 本発明の請求項 9は、 以下に述べるような手段を備えるものである。
1. 前記実応答信号 Θに基づいて第 1模擬電気位置信号 Θ 1を提供する第 1 b位置変換 器 1 1 a。
2. 前記実応答信号 Θに基づいて第 2模擬電気位置信号 Θ 2を提供する第 2 b位置変換 器 1 1 b。
3. 前記実応答信号 Θに基づいて第 3模擬電気位置信号 Θ 3を提供する第 3 b位置変換 器 14a。
4. 前記第 1 d軸電圧指令 Vd 1と前記第 1 q軸電圧指令 VQ 1と前記第 1模擬電気位 置信号 01とに基づいて U相第 1模擬電圧指令 Vu r e f 1と V相第 1模擬電圧指令 Vv r e f 1と W相第 1模擬電圧指令 Vw r e f 1とを提供する第 1 b逆座標変換器 1 1 c。
5. 前記第 2 d軸電圧指令 V d 2と前記第 2 q軸電圧指令 V q 2と前記第 2模擬電気位 置信号 02とに基づいて U相第 2模擬電圧指令 Vu r e f 2と V相第 2模擬電圧指令 Vv r e f 2と W相第 2模擬電圧指令 Vw r e f 2とを提供する第 2 b逆座標変換器 1 1 d。
6. 前記第 3 d軸電圧指令 Vd 3と前記第 3 Q軸電圧指令 Vq 3と前記第 3模擬電気位 置信号 Θ 3とに基づいて U相第 3模擬電圧指令 Vu r e f 3と V相第 3模擬電圧指令 Vv r e f 3と W相第 3模擬電圧指令 Vw r e f 3とを提供する第 3 b逆座標変換器 14 b。
7. 前記 U相第 1模擬電圧指令 V 11 r e f 1と前記 V相第 1模擬電圧指令 V v r e f 1 と前記 W相第 1模擬電圧指令 Vwr e f 1と前記 U相第 2模擬電圧指令 Vu r e f 2 と前記 V相第 2模擬電圧指令 Vv r e f 2と前記 W相第 2模擬電圧指令 Vw r e f 2 と前記 U相第 3模擬電圧指令 Vu r e f 3と前記 V相第 3模擬電圧指令 V v r e f 3 と前記 W相第 3模擬電圧指令 Vwr e f 3とに基づいて U相電圧指令 V u r e f と V相 電圧指令 Vv r e f と W相電圧指令 Vwr e f とを提供する第 2加算器 14 c。 ' また、 本発明の請求項 10は、 以下に述べるような手段を備えるものである。
1. 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wとを基本 d、 q回 転座標での直流成分電流と複数の高周波 d、 q回転座標での直流成分電流とに分解する 模擬観測器。
2 . 前記基本周波 d、 q電流をフィードバック信号とし、 基本周波 d、 Q電圧指令を提 供する基本周波 d、 Q電流フィードバック制御手段。
3 . 前記複数の高周波 d、 QL電流をそれぞれのフィードバック信号とし、 複数の高周波 d、 q電圧指令を提供する複数の高周波 d、 Q電流フィードバック手段。
4. 基本周波 d、 Q電圧指令と複数の高周波 d、 q電圧指令とを U相電圧指令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とに合成する電圧指令合成手段。 また、 本発明の請求項 1 1は、 以下に述べるような手段を備えるものである。
1 . 前記模擬観測手段と、 前記電圧指令合成手段と、 前記基本周波 d、 ci電流フィード バック制御手段とが複数のプロ ッサで構成される。
また、 本発明の請求項 1 2は、 以下に述べるような手段を備えるものである。
1 . 前記上位制御部 2 0と、 前記第 1電流指令発生器 7と、 前記第 1模擬観測器 8と、 前記第 1制御部 1 0と、 前記第 2制御部 9と、 前記第 1電圧指令合成部 1 1とが、 独立 したプロセッサで構成される。
また、 本発明の請求項 1 3は、 以下に述べるような手段を備えるものである。
1 . 前記上位制御部 2 0と、 前記第 2電流指令発生器 1 5と、 前記第 2模擬観測器 1 2 と、 前記第 1制御部 1 0と、 前記第 2制御部 9と、 前記第 3制御部 1 3と、 前記第 2電 圧指令合成部 1 4とが、 独立したプロセッサで構成される。
また、 本発明の請求項 1 4は、 以下に述べるような手段を備えるものである。
1 . 前記第 1減算器 8 aと、 前記第 2減算器 8 cと、 前記第 1模擬変換器 8 bと、 前記 第 2模擬変換器 8 dとが、 独立したプロセッサで構成される。
また、 本発明の請求項 1 5は、 以下に述べるような手段を備えるものである。
1 . 前記第 3減算器 1 2 aと、 前記第 4減算器 1 2 bと、 前記第 5減算器 1 2 cと、 前 記第 1模擬変換器 8 bと、 前記第 2模擬変換器 8 dと、 前記第 3模擬変換器 1 2 dとが、 独立したプロセッサで構成される。
また、 本発明の請求項 1 6は、 以下に述べるような手段を備えるものである。
1 . 前記第 3 a位置変換器 1 2 d 4と、 前記第 3座標変換器 1 2 d 1と、 前記第 3フィ ル夕 1 2 d 2と、前記第 3 a逆座標変換器 1 2 d 3とが独立したプロセッサで構成され る。
また、 本発明の請求項 1 7は、 以下に述べるような手段を備えるものである。
1 . 前記第 1 a位置変換器 8 b 4と、 前記第 1座標変換器 8 b 1と、 前記第 1フィル夕 8 b 2と、 前記第 1 a逆座標変換器 8 b 3とが独立したプロセッサで構成される。
また、 本発明の請求項 1 8は、 以下に述べるような手段を備えるものである。
1 . 前記第 2 a位置変換器 8 d 4と、 前記第 2座標変換器 8 d 1と、 前記第 2フィルタ 8 d 2と、 前記第 2 a逆座標変換器 8 d 3とが独立したプロセッサで構成される。
また、 本発明の請求項 1 9は、 以下に述べるような手段を備えるものである。
1 . 前記第 1 b位置変換器 1 1 aと、 前記第 2 b位置変換器 1 1 bと、 前記第 1 b逆座 標変換器 1 1 cと、 前記第 2 b逆座標変換器 1 1 dと、 前記第 1加算器 1 1 eとが独立 したプロセッサで構成される。
また、 本発明の請求項 2 0は、 以下に述べるような手段を備えるものである。
1 . 前記第 1 b位置変換器 1 1 aと、 前記第 2 b位置変換器 1 1 bと、 前記第 3 b位置 変換器 1 4 aと、 前記第 1 b逆座標変換器 1 1 cと、 前記第 2 b逆座標変換器 1 1 dと、 前記第 3 b逆座標変換器 1 4 bと、前記第 2加算器 1 4 cとを独立したプロセッサで構 成される。 .
また、 本発明の請求項 2 1は、 以下に述べるような手段をとるものである。
1 . 事前に、 s i n関数をテーブル化し、 メモリに保存する手段。
2 . s i n関数と c o s関数との値を利用する際に直接計算せず、 前記メモリから検索 することで座標変換演算のための s i n関数と c o s関数との値を得る。
本発明請求項 1では、 電動機制御装置を
回転測定部 4と、 電流測定部 5と、 上位制御部 2 0と、 第 1電流指令発生器 7と、 第 1模擬観測器 8と、 第 1制御部 1 0と、 第 2制御部 9と、 第 1電圧指令合成部 1 1と から構成することによって、 上述本発明の目的 3を実現できる。
本発明請求項 2では、 電動機制御装置を
回転測定部 4と、 電流測定部 5と、 上位制御部 2 0と、 第 2電流指令発生器 1 5と、 第 2模擬観測器 1 2と、 第 1制御部 1 0と、 第 2制御部 9と、 第 3制御部 1 3と、 第 2電 圧指令 成部 1 4と、
から構成することによって、 上述本発明の目的 2、 3を実現できる。
本発明請求項 3では、 第 1模擬観測器 8を
第 1減算器 8 aと、 第 2減算器 8 cと、 第 1模擬変換器 8 bと、 第 2模擬変換器 8 dと、 から構成することによって、 電動機の回転速度が変化しても、 それぞれの d、 q座標で の d、 Q軸電流を正確に検出することができるので、 上述本発明の目的 1、 3を実現で さる。
本発明請求項 4では、 第 2模擬観測器 1 2を 第 3減算器 1 2 aと、 第 4減算器 1 2 と、 第 5減算器 1 2 cと、 第 1模擬変換器 8 b と、 第 2模擬変換器 8 dと、 第 3模擬変換器 1 2 dと、
から構成することによって、 電動機の回転速度が変ィ匕しても、 それぞれのお q座標で の d、 Q軸電流を正確に検出することができるので、 上述本発明の目的 1、 2、 3を実 現できる。
本発明請求項 5では、 第 3模擬変換器 1 2 dを
第 3 a位置変換器 1 2 d 4と、 第 3座標変換器 1 2 d lと、 第 3フィルタ 1 2 d 2と、 第 3 a逆座標変換器 1 2 d 3と
から構成することによって、 高調波電流の d、 Q軸直流電流を検出する際に、 他の高調 波電流および観測ノイズの悪影響を減らすことができ、 より正確な d、 q軸直流電流を 検出するので、 上述本発明の目的 1、 2、 3を実現できると共に、 より良い制御性能を 得られる。
本発明請求項 6では、 第 1模擬変換器 8 bを
第 1 a位置変換器 8 b 4と、.第 1座標変換器 8 b 1と、 第 1フィルタ 8 b 2と、 第 1 a 逆座標変換器 8 b 3と
から構成することによって、 高調波電流の d、 q軸直流電流を検出する際に、 他の高調 波電流および観測ノイズの悪影響を減らすことができ、 より正確な d、 q軸直流電流を 検出するので、 上述本発明の目的 1、 2、 3を実現できると共に、 より良い制御性能を 得られる。 ·
本発明請求項 7では、 第 2模擬変換器 8 dを
第 2 a位置変換器 8 d 4と、 第 2座標変換器 8 d 1と、,第 2フィルタ 8 d 2と、 第 2 a 逆座標変換器 8 d 3と
から構成することによって、 高調波電流の d、 Q軸直流電流を検出する際に、 他の高調 波電流および観測ノイズの悪影響を減らすことができ、 より正確な d、 Q軸直流電流を 検出するので、 上述本発明の目的 1、 2、 3を実現できると共に、 より良い制御性能を 得られる。
本発明請求項 8では、 第 1電圧指令合成器 1 1を
第 1 b位置変換器 1 1 aと、 第 2 b位置変換器 1 1 bと、 第 1 b逆座標変換器 1 1 cと、 第 2 b逆座標変換器 1 I dと、 第 1加算器 1 1 eと
から構成することによって、基本トルク成分と 6 f 、 2 4 ίのようなトルクリップルを 制御するための電圧指令を生成することができるので、 上述本発明の目的 1、 3、 5を 実現できる。' 本発明請求項 9では、 第 2電圧指令合成器 1 4を
第 l b位置変換器 1 l aと、 第 2 b位置変換器 1 l bと、 第 3 b位置変換器 1 4 aと、 第 1 b逆座標変換器 1 1 cと、 第 2 b逆座標変換器 1 1 dと、 第 3 b逆座標変換器 1 4 bと、 第 2加算器 1 4 cと
から構成することによって、 基本トルク成分と 6 f 、 2 4 fのようなトルクリップルを 制御するための電圧指令を同時に生成することができるので、 上述本発明の目的 1、 2、 3、 5、 6を実現できる
本発明請求項 1 0では、 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 1 とを基本(1、 q回転座標での直流成分電流と複数の高周波 d、 Q回転座標での直流 成分電流とに分解する模擬観測手段
を備えたことによって、 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wとに含まれている任意の数の高調波成分電流を分離することができ、 また、 前記基本 周波 d、 Q電流をフィードバック信号とし、 基本周波 d、 q電圧指令を提供する基本周 波 d、 Q電流フィ一ドバック制御手段と、
前記複数の高周波 d、 Q電流を れぞれのフィードバック信号とし、 複数の高周波 d、 q電圧指令を提供する複数の高周波 d、 Q電流フィードバック手段と
を備えたことによって、 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wとに含まれている任意の数の高調波成分電流をそれぞれの目標値に制御するための それぞれの電圧指令を得られ、 さらに、 基本周波 d、 Q電圧指令と複数の高周波 d、 q 電圧指令とを U相電圧指令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とに合成する電圧指令合成手段
を備えたことによって、 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wとに含まれている任意の数の高調波成分電流をそれぞれの目標値に制御するための 総合的な電圧指令を得られるので、 上述本発明の目的 1、 2、 3、 5、 6を実現できる と共に、 より正確に電動機を駆動させることができ、 より良い制御性能が得られる。 本発明請求項 1 1では、 前記模擬観測手段と、 前記電圧指令合成手段と、 前記基本周 波 d、 Q電流フィードバック制御手段とが複数のプロセッサで構成されることによって、 また、 本発明請求項 1 2では、 前記上位制御部 2 0と、 前記第 1電流指令発生器 7と、 前記第 1模擬観測器 8と、 前記第 1制御部 1 0と、 前記第 2制御部 9と、 前記第 1電圧 指令合成部 1 1と、 を独立したプロセッサで構成することによって、 本発明請求項 1 3 では、 前記上位制御部 2 0と、 前記第 2電流指令発生器 1 5と、 前記第 2模擬観測器 1 2と、 前記第 1制御部 1 0と、 前記第 2制御部 9と、 前記第 3制御部 1 3と、 前記第 2 電圧指令合成部 1 4と、
を独立したプロセッサで構成することによって
本発明請求項 1 では、 前記第 1減算器 8 aと、 前記第 2減算器 8 cと、 前記第 1模擬 変換器 8 bと、 前記第 2模擬変換器 8 dと、 を独立したプロセッサで構成することによ つて、
本発明請求項 1 5では、 前記第 3減算器 1 2 aと、 前記第 4減算器 1 2 bと、 前記第 5 減算器 1 2 cと、 前記第 1模擬変換器 8 bと、 前記第 2模擬変換器 8 dと、 前記第 3模 擬変換器 1 2 dと、 を独立したプロセッサで構成することによって、
本発明請求項 1 6では、 前記第 3 a位置変換器 1 2 d 4と、 前記第 3座標変換器 1 2 d 1と、 前記第 3フィルタ 1 2 d 2と、 前記第 3 a逆座標変換器' 1 2 d 3とを独立したプ ロセッサで構成することによって、
本発明請求項 1 7では、 前記第 1 a位置変換器 8 b 4と、 前記第 1座標変換器 8 b 1と、 前記第 1フィル夕 8 b 2と、前記第 1 a逆座標変換器 8 b 3とを独立したプロセッサで 構成することによって、
本発明請求項 1 8では、 前記第 2 a位置変換器 8 d 4と、 前記第 2座標変換器 8 d 1と、 前記第 2フィル夕 8 d 2と、前記第 2 a逆座標変換器 8 d 3とを独立したプロセッサで 構成することによって、
本発明請求項 1 9では、 前記第 1 b位置変換器 1 1 aと、 前記第 2 b位置変換器 1 1 b と、 前記第 1 b逆座標変換器 1 1 cと、 前記第 2 b逆座標変換器 1 1 dと、 前記第 1加 算器 1 1 eとを独立したプロセッサで構成することによって、
そして、 本発明請求項 2 0では、 前記第 1 b位置変換器 1 1 aと、 前記第 2 b位置変換 器 1 1 bと、 前記第 3 b位置変換器 1 4 aと、 前記第 1 b逆座標変換器 1 1 cと、 前記 第 2 b逆座標変換器 1 I dと、 前記第 3 b逆座標変換器 1 4 bと、 前記第 2加算器 1 4 cとを独立したプロセッサで構成することによって、それぞれ各動作の処理速度がより 速くなることができるので、 それぞれ請求項 1〜9の作用があると共に、 上述本発明の 目的 4が実現できる。
本発明請求項 2 1では、 事前に、 s i n関数をテーブルィ匕し、 メモリに保存し、 s i n関数と c 0 s関数との値を利用する座標変換の際に直接計算せず、前記メモリか ら検索することで所望の s i n関数と c 0 s関数との値を得られるようにしたことに よって、 座標変換の処理速度がより大きくなるので、 請求項 1〜2 0の作用があると共 に、 上述本発明の目的 4が実現できる。
上述したように、 本発明は、 下記の効果を奏する。 1 . 電動機に発生する 6 f 、 2 4 fのようなトルクリップルを打ち消すことができる。
2 . 電動機に発生する 6 f、 2 4 fのようなトルクリツカレを同時に打ち消すことがで きる。
3 . 電動機の位置制御と速度制御とトルク制御との応用に対応できることができる。
4. 高速な制御が実現できる。
5 . 電動機に発生する基本トルクおよび 6 f、 2 4 fのようなトルクリップルを制御す ることができる。
6 . 電動機に発生する基本トルクおよび 6 f 、 2 4 fのようなトルクリップルを同時に 制御することができる。
7 . 各 d、 Q軸の直流電流成分を観測する際に、 観測ノイズの悪影響を減らすことがで きる。
8 . 各 d、 q軸の直流電流成分を独立で観測することができる。
9. 各 d、 Q軸の直流電流成分を独立で制御することができる。
1 0 . 各 d、 q軸の直流電流成分を観測する際に、 観測ノイズの悪影響を減らすための フィルタの設定を容易に実現できる。
[図面の簡単な説明]
図 1は、 本発明の実施例 1を示すブロック図である。 図 2は、 本発明の実施例 2を 示すブロック図である。 図 3は、 本発明の実施例 3を示すブロック図である。 図 4は、 本発明の実施例 4を示すブロック図である。 図 5は、 本発明の実施例 5を示すブロック 図である。 図 6は、 本発明の実施例 6を示すブロック図である。 図 7は、 本発明の実施 例 7を示すブロック図である。 図 8は、 本発明の実施例 8を示すブロック図である。 図 9は、 本発明の実施例 9を示すブロック図である。 図 1 0は、 従来技術を示すブロック 図である。
[発明を実施するための最良の形態]
[実施例 1 ]
以下、 図 1を参照しながら本発明の実施例 1を説明する。
図 1に示す実施例 1は、負荷機械 1と動力を伝達する伝達機構 2と前記伝達機構 2を 介して前記負荷機械 1を駆動する電動機 3と U相電圧指令 V u r e f と V相電圧指令 V V r e f と W相電圧指令 Vw r e f とに基づいて前記電動機 3を駆動する電力を与え るパワー部 6と
を有する機械システム 2 1と、
前記機械システム 2 1の状態量を観測し、 実応答信号 0を提供する回転測定部 4と、 前記パワー部 6の状態量を観測し、 実 U相電流 I uと実 V相電流 I Vと実 W相電流 I w とを提供する電流測定部 5と、
トルク指令 T r e f と制御モード指令 Kmとを提供する上位制御部 2 0と、
前記トルク指令 T r e f と制御モ一ド指令 Kmとに基づいて第 1 d軸電流指令 I d r e f 1と第 1 Q軸電流指令 I Q r e f 1と第 2 d軸電流指令 I d r e f 2と第 2 Q軸 電流指令 I q r e f 2とを提供する第 1電流指令発生器 7と、 ― 前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと前記実応答信号 Θと に基づいて第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I Q 1と第 2 d軸電流信号 I d 2と第 2 Q軸電流信号 I q 2とを提供する第 1模擬観測器 8と、
前記第 1 d軸電流指令 I d r e f 1と前記第 1 Q軸電流指令 I q r e f 1と前記第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I q 1とに基づいて第 1 d軸電圧指令 V d 1 と第 1 Q軸電圧指令 V Q 1とを提供する第 1制御部 1 0と、
前記第 2 d軸電流指令 I d r e f 2と前記第 2 Q軸電流指令 I q r e f 2と前記第 2 d軸電流信号 I d 2と第 2 q軸電流信号 I q 2とに基づいて第 2 d軸電圧指令 V d 2 と第 2 q軸電圧指令 V q 2とを提供する第 2制御部 9と、
前記第 1 d軸電圧指令 V d 1と前記第 1 q軸電圧指令 V d 1と前記第 2 d軸電圧指令 V d 2と前記第 2 Q軸電圧指令 V q 2と実応答信号 Θとに基づいてを U相電圧指令 V u r e f と V相電圧指令 V V r e f と W相電圧指令 Vw r e f とを提供する第 1電圧指令 合成部 1 1と
から構成されている。
機械システム 2 1と電流測定部 5とは従来装置のものと同一である。回転測定部 4は、 エンコーダやリニアスケールなどのような、 モータの位置 ·速度を測定するものである。 上位制御部 2 0は、 トルク指令 T r e f と制御モ一ド指令 Kmとを提供する。 通常の 電動機位置制御装置を利用すれば良い。
第 1電流指令発生器 7は、次のように第 1 d軸電流指令 I d r e f 1と第 1 q軸電流 指令 I q r e f 1と第 2 d軸電流指令 I d r e ί 2と第 2 q軸電流指令 I q r e f 2 とを生成する。
制御モード指令 Kmがない場合、 や制御モード指令 Kmが 0の場合、
I d r e f 1 = 0 ( 1 )
I q r e f 1 =K t *T r e f ( 2 )
I d r e f 2 = 0 ( 3 )
I q r e f 2 = 0 ( 4 ) のように生成する。 制御モード指令 Kmが 1の場合、
I d r e f l=Kt*Tr e f (5)
I q r e f 1=0 (6)
I d r e f 2 = 0 (7) I q r e f 2 = 0 (8) のように生成する。 ただし、 Ktは指令変換係数であり、 電動機の磁束値に応じて設定 する。
第 1模擬観測器 8は、次のように第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I Q 1 と第 2 d軸電流信号 I d 2と第 2 q軸電流信号 I q 2とを生成する。
Θ e = 9*P (9) I d 1 = 2/3 (c o s (Θ e) *Ι u
+ c ο s (Θ e + 2 π/3) * I v
+ c o s (Θ e— 2 TC/3) * I w) (10)
I q 1 = 2/3 (s i n (Θ e) *I u
Figure imgf000017_0001
+ s i n (Θ e— 2 π/3) * I w) (11)
I d 2 = 2/3 (c o s ( *0 e) *I u
+ c o s (k*0 e + 2 π/3) *I v
+ c o s (k*0 e— 2%/3) * I w) (12)
I q 2 = 2/3 (s i n (k*6 e ) * I u
+ S i n (k*0 e + 2 π/3) * I v
+ s i n (k*9 e— 2 π/3) * I w) (13) ただし、 Pはモータの極数である。 kは設定係数であり、 高調波の次数に合わせて設定 すればよい。 例えば、 6 fの高調波を抑制したい場合、 kを 6に設定する。
第 1制御部 10は次のように第 1 d軸電圧指令 V d 1と第 1 q軸電圧指令 V q 1と を生成する。
Vd l = kd 1* (I d r e f 1- I d 1) (14) Vq l = kq 1* (I q r e f 1- I q 1) (15) ただし、 k d 1、 k q 1は制御ゲインである。
第 2制御部 9は次のように第 2 d軸電圧指令 V d 2と第 2 Q軸電圧指令 V Q 2とを 生成する。
Vd 2 = kd 2* (I d r e f 2- I d 2) (16) Vq 2 = kq 2* (I q r e f 2- I q 2) (17) ただし、 k d 2、 kq2は制御ゲインで、第 1電圧指令合成部 1 1は、次のように、 ( 1 0) 〜 (13) 式の逆変換を行い、 U相電圧指令 Vu r e f と V相電圧指令 Vv r e f と W相電圧指令 Vwr e f とを生成する。
Vu r e f = c o s (Θ e) *Vd l + s i n (Θ e) *Vq 1
+ c o s (k*0 e) *Vd 2 + s i n ( *6 e) *VQ 2 (18) Vu r e f = c o s (Θ e + 2 %/?>) *Vd 1
+ s i n (Θ e + 2 π/3) *V q 1
+ c o s (k*e β + 2π/3) *Vd 2
+ S i n (k*0 e + 27r/3) *Vq 2 (19) Vwr e f = c o s (Θ e— 2 ττ/3) *Vd 1
+ s i n (Θ e— 2 ττ/3) *Vq 1
+ c o s (k*9 e— 2 ττ/3) *Vd 2
+ s i n (k*0 e— 27t/3) *VQ 2 (20)
[実施例 2]
以下、 図 2を参照しながら本発明の実施例 2を説明する。
図 2に示す実施例 2は、
前記機械システム 21の状態量を観測し、 実応答信号 0を提供する回転測定部 4と、 前記パワー部 6の状態量を観測し、 実 U相電流 I uと実 V相電流 I Vと実 W相電流 I w とを提供する電流測定部 5と、
トルク i令 T r e f と制御モード'指令 Kmとを提供する上位制御部 20と、
前記トルク指令 Tr e f と制御モード指令 Kmとに基づいて第 I d軸電流指令 I d r e f ,1と第 1 q軸電流指令 I q r e f 1と第 2 d軸電流指令 I d r e f 2と第 2 q軸 電流指令 I Q r e f 2と第 3 d軸電流指令 I d r e f 3と第 3 q軸電流指令 I q r e f 3とを提供する第 2電流指令発生器 15と、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと前記実応答信号 Θと に基づいて第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I Q 1と第 2 d軸電流 号 I d 2と第 2 q軸電流信号 I Q 2と第 3 d軸電流信号 I d 3と第 3 q軸電流信号 I q 3 とを提供する第 2模擬観測器 12と、
前記第 1 d軸電流指令 I d r e f 1と前記第 1 Q軸電流指令 I Q r e f 1と前記第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I Q 1とに基づいて第 1 d軸電圧指令 Vd 1 と第 1 q軸電圧指令 V q 1とを提供する第 1制御部 10と、 前記第 2 d軸電流指令 I d r e f 2と前記第 2 Q軸電流指令 I q r e f 2と前記第 2 d軸電流信号 I d 2と第 2 Q軸電流信号 I q 2とに基づいて第 2 d軸電圧指令 V d 2 と第 2 Q軸電圧指令 VQ 2とを提供する第 2制御部 9と、
前記第 3 d軸電流指令 I d r e ί 3と前記第 3 q軸電流指令 I q r e f 3と前記第 3 d軸電流信号 I d 3と第 3 q軸電流信号 I Q 3とに基づいて第 3 d軸電圧指令 V d 2 と第 3 q軸電圧指令 V q 3とを提供する第 3制御部 13と、
前記第 1 d軸電圧指令 Vd 1と前記第 1 Q軸電圧指令 Vq 1と前記第 2 d軸電圧指令
V d 2と前記第 2 q軸電圧指令 V q 2と前記第 3 d軸電圧指令 V d 3と前記第 3 q軸 電圧指令 Vq 3と実応答信号 0とに基づいて U相電圧指令 Vu r e f と V相電圧指令 V
V r e f と W相電圧指令 Vwr e f とを提供する第 2電圧指令合成部 14と、 から構成されている。
第 2電流指令発生器 15は、次のように第 1 d軸電流指令 I d r e f 1と第 1 Q軸電 流指令 I Q r e f 1と第 2 d軸電流指令 I d r e f 2と第 2 q軸電流指令 I Q r e f 2と第 3 d軸電流指令 I d r e f 3と第 3 q軸電流指令 I Q r e f 3とを生成する。 制御モード指令 Kmがない場合や制御モード指令 Kmが 0の場合、
l d r e f l = 0 (21)
I q r e f l=Kt*Tr e f (22)
I d r e f 2 = 0 (23)
I q r e f 2 = 0 (24)
I d r e f 3 = 0 (25)
I q r e f 3 = 0 (26) のように生成する。 制御モード指令 Kmが 1の場合、
I d r e f l=Kt*Tr e f (27)
I q r e f 1=0 (28)
I d r e f 2 = 0 (29)
I q r e f 2 = 0 (30)
I d r e f 3 = 0 (31)
I q r e f 3 = 0 (32) のように生成する。
第 2模擬観測器 12は、次のように第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I Q 1と第 2 d軸電流信号 I d 2と第 2 Q軸電流信号 I q 2と第 3 d軸電流信号 I d 3と 第 3 Q軸電流信号 I Q 3とを生成する。 Θ e = 0*P (33) I d 1 = 2/3 (c o s (Θ e) *I u
Figure imgf000020_0001
+ c o s (Θ e— 27t/3) *I w) (34) I q 1 = 2/3 (s i n (Θ e) *I u
Figure imgf000020_0002
+ S i n (Θ e— 2 TC/3) * I W) (35)
I d 2 = 2/3 (c o s (k 1*^ e) *I u
Figure imgf000020_0003
+ c o s (k 1*0 e— 27T/3) * I w) (36)
I q 2 = 2/3 (s i n (k*0 e) *I u
+ S i n (k 1*9 e + 2 π/3) * I v
+ S i n (k 1*0 e— 2 π/3) * I w) (37) ,
I d 3 = 2/3 (c o s (k 2*0 e) *I u
+ c o s (k 2*9 e + 2 π/3) * I v
+ c o s (k 2*θ e— 2 π/3) * I w) (38)
I q 3 = 2/3 (s i n (k 2*θ e) *I u
+ S i n (k 2*9 e + 2 π/3) * I v
+ s i n (k 2*0 e— 2 TC/3) * I W) (39) ただし、 k l、 k 2は設定係数であり抑制したい高調波の次数に合わせて設定する。 例 えば、 6次、 24次の高調波を抑制するときは、 k lを 6、 k2を 24に設定する。 第 1制御部 10は (14) 、 (15) 式のように第 I d軸電圧指令 Vd lと第 1 Q軸 電圧指令 VQ 1とを生成する。
第 2制御部 9は (16) 、 (17) 式のように第 2d軸電圧指令 Vd2と第 2 Q軸電 圧旨令 Vq2とを生成する。
第 3制御部 13は次のように第 3 d軸電圧指令 V d 3と第 3 q軸電圧指令 V Q 3と を生成する。
Vd3 = kd 3* (I d r e f 3- I d3) (40)
Vq3 = kq 3* (I q r e f 3- I q3) (41) ただし、 k d 3、 kq 3は制御ゲインである。
第 2電圧指令合成部 14は、 次のように U相電圧指令 Vu r e f と V相電圧指令 Vv r e f と W相電圧指令 Vw r e f とを生成する。 Vu r e f = c o s (Θ e) *Vd l + s i n (Θ e) *Vq l
+ c o s (k 1*0 e) *Vd 2 + s i n (k 1*0 e) *Vq 2
+ c o s (k 2*9 e) *Vd 3 + s i n (k 2*0 e) *Vq 3 (42) Vu r e f = c o s (Θ e + 2 π/3) *Vd 1
+ s i n (Θ e + 2 ττ/3) *Vq 1
+ c o s (k 1*θ e + 2%/3) *Vd 2
+ S i n (k 1*9 e + 2 TC/3) *Vq 2
+ c o s (k 2*0 e + 2 TT/3) *Vd 3
-t-s i n (k 2*0 e + 27T//3) *V q 3 (43)
Vwr e f = c o s (Θ e— 2 π/3) *Vd 1
+ s i n (Θ e— 2 %/?>) *Vq 1
+ c o s (k 1*0 e— 2 πΖ3) *Vd 2
+ s i n (k 1*0 e— 2 TC/3) *Vq 2
+ c o s (k 2*θ e— 2 π/3) *Vd 3
+ s i n (k 2*9 e— 2 π/3) *Vq 3 (44)
[実施例 3]
以下、 図 3を参照しながら本発明の実施例 3を説明する。
図 3において、 本発明の実施例 3の第 1模擬観測器 8は、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w 2 bとに基づいて U相第 1 a模擬電流 I u 1 aと V相第 1 a模擬電流 I v 1 aと W相第 1 a模擬電流 I wl aとを提供する第 1減算器 8 aと、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w 1 bとに基づいて U相第 2 a模擬電流 I u 2 aと V相第 2 a模擬電流 I v 2 aと W相第 2 a模擬電流 I w2 aとを提供する第 2減算器 8 cと、
前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I wl aと前記実応答信号 0とに基づいて第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I d 1と U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I v 1 bと W相第 1 b模擬電流 I w 1 bとを提供する第 1模擬変換器 8 bと、
前記 U相第 2 a模擬電流 I u 2 aと V相第 2 a模擬電流 I v2 aと W相第 1 a模擬電 流 I w2 aと前記実応答信号 0とに基づいて第 2 d軸電流信号 I d 2と第 2 q軸電流 信号 I q 2と U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I v 2 bと W相第 2 b模擬電流 I w 2 bとを提供する第 2模擬変換器 8 dと、
から構成されている。
第 1減算器 8 aは、 次の動作を行行い、 I u l a、 I v 1 a、 I w 1 aを生成する。
I u 1 a= I u— I u 2 b ' (45)
I v l a= I v— I v2 b ,(46,)
I w 1 a = I w— I w 2 b (47) 第 2減算器 8 cは、 次の動作を行い、 I u2 a、 I v 2 a、 Iw2 aを生成する。
I u 2 a= I u— I u 1 b (48)
I v 2 a= I v— I v 1 b (49)
I w2 a= I w— I wl b (50) 第 2模擬変換器 8 dは次の動作を行い、第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I q 1と U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I v 1 bと W相第 1 b模 擬電流 I wl bとを生成する。
I d 1 = 2/3 (c o s (Θ e) *I u 1 a
Figure imgf000022_0001
+ c o s (Θ e— 2T /3) *I wl a) (51) I q 1 = 2/3 (s i n (Θ e) *I u 1 a
Figure imgf000022_0002
+ s i n (Θ e— 2 π/3) * I wl a) (52) I u 1 = I u 1 a (53)
I v 1 b= I v 1 a (54)
I wl b= I wl a (55) 第 2模擬変換器 8 dは次の動作を行い、第 2 d軸電流信号 I d 2と第 2 q軸電流信号 I Q 2と U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I v 2 bと W相第 2 b模 擬電流 I w2 bとを生成する。
I d 2 = 2/3 (c o s (k 1*9 e) *I u 2 a
+ c o s (k 1*θ e + 27c/3) * I v 2 a
+ c o s (k 1*9 e— 2 /3) * I w2 a) (56)
I q 2 = 2/3 (s i n (k 1*0 e) * I u 2 a
+ s i n (k 1*9 e + 2 τζ/3) * I v 2 a
+ s i n (k 1*9 e— 2 π/3) * I w2 a) (57) I u 2 b = I u 2 a ( 5 8 )
I v 2 b = I v 2 a ( 5 9 )
I w 2 b = I w 2 a ( 6 0 )
[実施例 4 ]
以下、 図 4を参照しながら本発明の実施例 4を説明する。
図 4において、 本発明の実施例 4の第 2模擬観測器 1 2は、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w 2 bと U相第 3 b 模擬電流 I u 3 bと V相第 3 b模擬電流 I V 3 bと W相第 3 b模擬電流 I w 3 bとに 基づいて U相第 1 a模擬電流 I u 1 aと V相第 1 a模擬電流 I v 1 aと W相第 1 a模 擬電流 I w l aとを提供する第 3減算器 1 2 aと、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 Γν 1 bと W相第 1 b模擬電流 I w l bと U相第 3 b 模擬電流 I u 3 bと V相第 3 b模擬電流 I V 3 bと W相第 3 b模擬電流 I w 3 bとに 基づいて U相第 2 a模擬電流 I u 2 aと V相第 2 a模擬電流 I v 2 aと W相第 2 a模 擬電流 I w 2 aとを提供する第 4減算器 1 2 bと、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w 2 bと U相第 1 b 模擬電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w 1 bとに 基づいて U相第 3 a模擬電流 I u 3 aと V相第 3 a模擬電流 I v 3 aと W相第 3 a模 擬電流 I w 3 aとを提供する第 5減算器 1 2 cと、
前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I w l aと前記実応答信号 0とに基づいて第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I Q 1と U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I v 1 bと
W相第 1 b模擬電流 I w 1 bとを提供する第 1模擬変換器 8 bと、
前記 U相第 2 a模擬電流 I u 2 aと前記 V相第 2 a模擬電流 I v 2 aと前記 W相第 1 a模擬電流 I w 2 aと前記実応答信号 Θとに基づいて第 2 d軸電流信号 I d 2と第 2
Q軸電流信号 I Q 2と U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I v 2 bと
W相第 2 b模擬電流 I w 2 bとを提供する第 2模擬変換器 8 dと、
前記 U相第 3 a模擬電流 I u 3 aと前記 V相第 3 a模擬電流 I v 3 aと前記 W相第 3 a模擬電流 I w 3 aと前記実応答信号 Θとに基づいて第 3 d軸電流信号 I d 3と第 3 q軸電流信号 I Q 3と U相第 3 b模擬電流 I u 3 b.と V相第 3 b模擬電流 I v 3'bと W相第 3 b模擬電流 I w 3 bとを提供する第 3模擬変換器 12 dと
から構成されている。
第 3減算器 12 aは、 次の動作を行い、 I u l a、 I v 1 a, I wl aを生成する。
I u 1 a= I u— I u 2 b— I u 3 b (61)
I v 1 a= I v— I v 2 b— I v 3 b (62)
I w 1 a = I w— I w 2 b— I w 3 b (63) 第 4減算器 12bは、 次の動作を行い、 I u2 a、 I v2 a、 I w2 aを生成する。
I u 2 a= I u— I u 1 b— I u 3 b (64) I v2 a=I v— I v l b— I v3b (65)
I w2 a= I w— I wl b— I w3 b (66) 第 5減算器 12 cは、 次の動作を行い、 I u 3 a、 I v3 a、 I w3 aを生成する。
I u 3 a = I u— I u 1 b~ I u 2 b (67) I v3 a=I v— I vl b— I v2b (68)
I w 3 a = I w— I w 1 b— I w 2 b ' (69) 第 3模擬変換器 12 dは次の動作を行い、第 3 d軸電流信号 I d 3と第 3 q軸電流信 号 I d 3と U相第 3 b模擬電流 I u 3 bと V相第 3 b模擬電流 I v 3 bと W相第 3 b 模擬電流 Iw3bとを生成する。 ,
I d 3 = 2/3 (c o s (k 2*θ e) * I u 3 a
+ c o s (k 2*9 e + 2 ττ/3) * I v 3 a
+ c o s (k 2*9 e— 2 π/3) *I w3 a) (70)
I q 3 = 2/3 (s i n (k 2*9 e) *I u 3 a
+ s i n (k 2*9 e + 2 π/3) *I v 3 a
+ s i n (k 2*θ e— 2 ττ/3) *I w3 a) (71)
I u 3 b= I u 3 a (72)
I v 3 b= I v 3 a (73)
I w3 b= I w3 a (74)
[実施例 5 ]
以下、 図 5を参照しながら本発明の実施例 5を説明する。
図 5において、 本発明の実施例 5の第 3模擬変換器 12 dは、
前記実応答信号 Θに基づいて第 3模擬電気位置信号 Θ 3を提供する第 3 a位置変換器 12 d 4と、
前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I wl aと前記第 3模擬電気位置信号 03に基づいて第 3 a d軸電流信号 I d 3 aと第 3 a Q軸電流信号 I q 3 aとを提供する第 3座標変換器 12 d 1と、 前記第 3 a d軸電流信号 I d 3 aと前記第 3 a Q軸電流信号 I d 3 aとに基づいて第 3 d軸電流信号 I d 3と第 1 Q軸電流信号 I Q 3とを提供する第 3フィルタ 12 d 2 と、
前記第 3 d軸電流信号 I d 3と前記第 3 q軸電流信号 I Q 3とに基づいて U相第 3 b 模擬電流 I u 3 bと V相第 3 b模擬電流 I V 3 bと W相第 3 b模擬電流 I w 3 bとを 提供する第 3 a逆座標変換器 12 d 3と
から構成されている。:
第 3 a位置変換器 12 d 4は次の動作を行い、第 3模擬電気位置信号 Θ 3を生成する。
Θ 3 = P*k 2*θ + θ 30 (75) ただし、 Θ 30は Θが 0の時の k 2次高調波電流の d軸に対する電気角度である。
すなわち、 Θ 30は k 2次高周波電流の d軸と基本波電流の d軸との初期位相差である。 第 3座標変換器 12 d 1は次の動作を行い、第 3 a d軸電流信号 I d 3 aと第 3 a Q 軸電流信号 I Q 3 aとを生成する。
I d 3 a = 2/3 (c o s (θ 3) *Ι u 3 a
Figure imgf000025_0001
+ c o s (Θ 3— 27r/3) *I w3 a) (76)
I q 3 a = 2/3 (s i n (Θ 3) * I u 3 a
+ s i n (Θ 3 + 2 π/3) * I v 3 a
+ s i n (Θ 3— 2 TT/3) *I w3 a) (77) 第 3フィルタ 12d 2は、 次の動作を行い、 第 3d軸電流信号 I d 3と第 1 Q軸電流 信号 I Q 3とを生成する。
I d 3 = I d 3 a/ (T 3*s + l) (78)
I q 3= I q 3 a/ (T3*s + 1) (79) ただし、 sは微分演算子である。 T 3はフィルタの時定数である。
第 3 a逆座標変換器 12 d 3は、 次の動作を行い、 U相第 3 b模擬電流 I u 3 bと V 相第 3 b模擬電流 I V 3 bと W相第 3 b模擬電流 I w 3 bとを生成する。
I u 3 b = c o s (Θ 3) *I d 3 + s i η (Θ S) *I q 3 (80) I v 3 b = c o s (Θ 3 + 27t/3) * I d 3
+ s i n (Θ 3+2 TC/3) *I q 3 (81)
I w3 b = c o s (Θ 3— 2 TT/3) * I d 3 + s i n (Θ 3— 2 π/3) *I q 3 (82)
[実施例 6 ]
以下、 図 6を参照しながら本発明の実施例 6を説明する。
図 6において、 本発明の実施例 6の第 1模擬変換器 8 bは、
前記実応答信号 øに基づいて第 1模擬電気位置信号 ø 1を提供する第 1 a位置変換器
8 b 4と、
前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I w 1 aと前記第 1模擬電気位置信号 θ 1に基づいて第 1 a d軸電流信号 I d 1 aと第 1 a Q軸電流信号 I Q 1 aとを提供する第 1座標変換器 8 b 1と、 前記第 1 a d軸電流信号 I d 1 aと前記第 1 a q軸電流信号 I Q 1 aとに基づいて第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I q 1とを提供する第 1フィルタ 8 b2と、 前記第 1 d軸電流信号 I d 1と前記第 1 q軸電流信号 I q 1とに基づいて U相第 1 b 模擬電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w 1 bとを 提供する第 i a逆座標変換器 8 b 3と
から構成されている。
第 1 a位置変換器 8 b 4は次の動作を行い、 第 1模擬電気位置信号 01を生成する。
Θ 1=^*9 + 910 (83) ただし、 010は 0が 0の時の基本周波電流の d軸に対する電気角度である。
第 1座標変換器 8 b 1は次の動作を行い、第 1 a d軸電流信号 I d 1 aと第 1 a q軸 電流信号 I q 1 aとを生成する。
I d l a = 2Z3 (c o s (01) *I u 1 a
Figure imgf000026_0001
+ c o s (Θ 1—2 π/3) *I wl ) (84)
I q 1 £L = 2/3 (s i n 1) *I u 1 a
Figure imgf000026_0002
+ S i n (Θ 1—2 TT/3) *I wl a) (85) 第 1フィルタ 8 b 2は、 次の動作を行い、 第 1 d軸電流信号 I d 1と第 1 Q軸電流信 号 I q 1とを生成する。
I d 1= I d 1 a/ (T l*s + l) (86)
I q 1= I q 1 a/ (T l*s + l) (87) ただし、 T 1はフィルタの時定数である。
第 1 a逆座標変換器 8 b 3は、 次の動作を行い、 U相第 1 b模擬電流 I u 1 bと V相 第 1 b模擬電流 I v 1 bと W相第 1 b模擬電流 I wl bとを生成する。
I u l b=c o s (01) *I d l + s i n (01) *I q l (88) I v 1 b = c o s (Θ 1+ 2 T /3) * I d 1
+ s i n (Θ 1+ 2 TT/3) *I q 1 (89)
Figure imgf000027_0001
+ s i n (Θ 1—2 TT/3) *I q 1 (90)
[実施例 7 ]
以下、 図 7を参照しながら本発明の実施例 7を説明する。
図 7において、 本発明の実施例 7の第 2模擬変換器 8 dは、
前記実応答信号 0に基づいて第 1模擬電気位置信号 02を提供する第 2 a位置変換器 8 d4と、
前記 U相第 2 a模擬電流 I u 2 aと前記 V相第 2 a模擬電流 I v 2 aと前記 W相第 2 a模擬電流 I w 2 aと前記第 2模擬電気位置信号 Θ 2に基づいて第 2 a d軸電流信号
1 d 2 aと第 2 a Q軸電流信号 I Q 2 aとを提供する第 2座標変換器 8 d 1と、 前記第 2 a d軸電流信号 I d 2 aと前記第 2 a Q軸電流信号 I Q 2 aとに基づいて第
2 d軸電流信号 I d 2と第 2 q軸電流信号 I q 2とを提供する第 2フィル夕 8 d 2と、 前記第 2 d軸電流信号 I d 2と前記第 2 Q軸電流信号 I q 2とに基づいて U相第 2 b 模擬電流 I u 2 bと V相第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w2 bとを 提供する第 2 a逆座標変換器 8 d 3と
から構成されている。
第 2 a位置変換器 8 d 4は次の動作を行い、 第 2模擬電気位置信号 S 2を生成する。
Θ 2 = P*k 1*θ + θ 20 (91) ただし、 Θ 20は 0が 0の時の k 1次高周波電流の d軸に対する電気角度である。 第 2座標変換器 8 d 1は次の動作を行い、第 2 a d軸電流信号 I d2 aと第 2 aq軸 電流信号 I q 2 aとを生成する。
I d 2 a = 2/3 (c o s (θ 2) *Ι u 2 a
+ c ο s (θ 2 + 2 π/3) * I ν 2 a
+ c o s (θ 2— 2 π/3) * I w2 a) (92) I q 2
Figure imgf000027_0002
+ s i n (Θ 2— 2 π/3) * I w2 a) (93) 第 2フィル夕 8 d2は、 次の動作を行い、 第 2d軸電流信号 I d 2と第 2 Q軸電流信 号 I q 2とを生成する。
I d 2= I d 2 a/ (T2*s + 1) (94)
I q 2= I q 2 a/ (T2*s + 1) (95) ただし、 T 2はフィル夕の時定数である。
第 2 a逆座標変換器 8 d 3は、 次の動作を行い、 U相第 2 b模擬電流 I u 2 bと V相 第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w2 bとを生成する。
I u 2 b=c 0 s (Θ 2) *I d 2+s i n (θ 2) *Ι q 2 (96) I ν 2 b = c ο s (Θ 2 + 2 π/3) * I d 2
+ s i n (Θ 1+ 2 πΖ3) *I q 2 (97)
I w2 b = c o s (Θ 2— 2 π/3) *I d 2
+ s i n (02— 2 π/3) * I q 2 (98)
[実施例 8]
以下、 図 8を参照しながら本発明の実施例 8を説明する。
図 8において、 本発明の実施例 8の第 1電圧指令合成器 11は、
前記実応答信号 Θに基づいて第 1模擬電気位置信号 Θ 1を提供する第 1 b位置変換器 1 1 aと、
前記実応答信号 Θに基づいて第 2模擬電気位置信号 Θ 2を提供する第 2 b位置変換器 1 1 bと、
前記第 1 d軸電圧指令 Vd 1と前記第 1 Q軸電圧指令 VQ 1と前記第 1模擬電気位置 信号 01とに基づいて U相第 1模擬電圧指令 Vu r e f 1と V相第 1模擬電圧指令 V
V r e f 1と W相第 1模擬電圧指令 Vw r e f 1とを提供する第 1 b逆座標変換器 1 1 cと、
前記第 2 d軸電圧指令 V d 2と前記第 2 q軸電圧指令 V q 2と前記第 2模擬電気位置 信号 02とに基づいて U相第 2模擬電圧指令 Vu r e f 2と V相第 2模擬電圧指令 V
V r e f と W相第 2模擬電圧指令 Vwr e f 2とを提供する第 2 b逆座標変換器 1 1 dと、
前記 U相第 1模擬電圧指令 V u r e f 1と前記 V相第 1模擬電圧指令 V v r e f 1と 前記 W相第 1模擬電圧指令 Vw r e f 1と前記 U相第 2模擬電圧指令 Vu r e f 2と 前記 V相第 2模擬電圧指令 V V r e f 2と前記 W相第 2模擬電圧指令 Vw r e f 2と に基づいて U相電圧指令 Vu r e f と V相電圧指令 Vv r e f と W相電圧指令 Vwr e f とを提供する第 1加算器 11 eと
から構成されている。 第 1 b位置変換器 1 1 aは、 (83) 式の動作を行い、 第 1模擬電気位置信号 θ 1を 生成する。
第 2 b位置変換器 1 1 bは、 ('91) 式の動作を行い、 第 2模擬電気位置信号 02を 生成する。
第 1 b逆座標変換器 11 cは、 次の動作を行い、 U相第 1模擬電圧指令 Vu r e f 1 と V相第 1模擬電圧指令 Vv r e f 1と W相第 1模擬電圧指令 Vw r e f 1とを生成 する。
Vu r e f l=c o s (Θ 1) *Vd 1+ s i n (Θ 1) *Vq 1 (99) Vv r e f l = c o s (Θ 1+ 2 π/3) *Vd 1
+ S i n (Θ 1+ 2 TC/3) *V q 1 (100)
Vwr e f l = c o s (Θ 1—2 TC/3) *Vd 1
+ s i n (Θ 1—27t/3) *Vq 1 (101) 第 2 b逆座標変換器 1 1 dは、 次の動作を行い、 U相第 2模擬電圧指令 Vu r e f 2 と V相第 2模擬電圧指令 Vv r e f 2と W相第 2模擬電圧指令 Vw r e f 2とを生成 する。
Vu r e f 2 =c o s (Θ 2) *Vd 2
+ s i n (Θ 2) *Vq 2 (102)
Vv r e f 2 =c o s (Θ 2 + 2 π/3) *Vd 2
+ s i n (Θ 2 + 2 TT/3) *V q 2 (103)
Vwr e f 2 = c o s (Θ 2— 2 π/S) *Vd 2
+ s i n (Θ 2— 2 π/3) *V q 2 (104) 第 1加算器 1 1 eは、 次の動作を行い、 U相電圧指令 Vu r e f と V相電圧指令 Vv r e f と W相電圧指令 Vwr e f とを生成する。
Vu r e f = V u r e f 1+Vu r e f 2 (105)
V v r e f = V v r e f 1+V v r e f 2 (106)
Vw r e f = Vw r e f 1+Vw r e f 2 (107)
[実施例 9]
以下、 図 9を参照しながら本発明の実施例 9を説明する。
図 9において、 本発明の実施例 9の第 2電圧指令合成器 14は、
前記実応答信号 Θに基づいて第 1模擬電気位置信号 Θ 1を提供する第 1 b位置変換器
1 1 aと、
前記実応答信号 6>に基づいて第' 2模擬電気位置信号 02を提供する第 2 b位置変換器 11 bと、
前記実応答信号 Θに基づいて第 3模擬電気位置信号 Θ 3を提供する第 3 b位置変換器 14 aと、
前記第 1 d軸電圧指令 Vd 1と前記第 1 Q軸電圧指令 VQ 1と前記第 1模擬電気位置 信号 0 1とに基づいて U相第 1模擬電圧指令 Vu r e f 1と V相第 1模擬電圧指令 V
V r e f 1と W相第 1模擬電圧指令 Vw r e f 1とを提供する第 1 b逆座標変換器 1 1 cと、
前記第 2 d軸電圧指令 V d 2と前記第 2 q軸電圧指令 V q 2と前記第 2模擬電気位置 信号 Θ 2とに基づいて U相第 2模擬電圧指令 Vu r e f 2と V相第 2模擬電圧指令 V
V r e f 2と W相第 2模擬電圧指令 Vwr e f 2とを提供する第 2 b逆座標変換器 1 1 dと、
前記第 3 d軸電圧指令 V d 3と前記第 3 Q軸電圧指令 V q 3と前記第 3模擬電気位置 信号 03とに基づいて U相第 3模擬電圧指令 Vu r e f 3と V相第 3模擬電圧指令 V
V r e f 3と W相第 3模擬電圧指令 Vwr e f 3とを提供する第 3 b逆座標変換器 1 4 bと、
前記 U相第 1模擬電圧指令 V u r e f 1と前記 V相第 1模擬電圧指令 V v r e f 1と 前記 W相第 1模擬電圧指令 Vwr e f 1と前記 U相第 2模擬電圧指令 V u r e f 2と 前記 V相第 2模擬電圧指令 Vv r e f 2と前記 W相第 2模擬電圧指令 Vw r e f 2と 前記 U相第 3模擬電圧指令 Vu r e f 3と前記 V相第 3模擬電圧指令 V v r e f 3と 前記 W相第 3模擬電圧指令 Vwr e f 3とに基づいて U相電圧指令 V u r e f と V相電 圧指令 Vv r e f と W相電圧指令 Vwr e f とを提供する第 2加算器 14 cと、 から構成されている。
第 1 b位置変換器 1 1 aと、 第 2 b位置変換器 11 bと、 第 1 b逆座標変換器 11 c と、 第 2 b逆座標変換器 11 dとを前記実施例 8に記載したように構成すれば良い。 第 3 b位置変換器 14 aは、 (75) 式の動作を行い、 第 3模擬電気位置信号 03を 生成する。
第 3 b逆座標変換器 14 bは、 次の動作を行い、 U相第 3模擬電圧指令 Vu r e f 3 と V相第 3模擬電圧指令 Vv r e f 3と W相第 3模擬電圧指令 Vw r e f 3とを生成 する。
Vu r e f 3 = c o s (Θ 3) *Vd 3
+ s i n (Θ 3) *VQ 3 (10 8)
Vv r e f 3 = c o s (Θ 3 + 2 κ/3) *Vd 3 ' + s i n (Θ 3 + 2 π/3) *V q 3 (109)
Vwr e f 3 = c o s (Θ 3— 2 TC/3) *Vd 3
+ s i n (Θ 3— 2 T Z3) *V Q 3 (1 10)
第 2加算器 14 cは、 次の動作を行い、 U相電圧指令 Vu r e f と V相電圧指令 V v r e f と W相電圧指令 Vwr e f とを生成する。
Vu r e f =Vu r e f 1+Vu r e f 2+Vu r e f 3 (11 1) Vv r e f =Vv r e f 1+Vv r e f 2+Vv r e f 3 (1 12) Vwr e f =Vwr e f 1+Vwr e f 2+Vwr e f 3 (113) [実施例 10]
図 3と図 4とを比較すればわかるように、 本発明の模擬観測器において、
模擬変換器の数と減算器の数と各減算器の入力信号の数とを増やすことで、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wとを、
任意の数の高周波電流成分と基本周波電流成分とに分解することは、容易に実現できる。 例えば、 N個の高周波電流成分を抑制したい場合、 図 3と図 4とを参照し、 図 4に、 N— 2個の減算器と N— 2個の模擬変換器とを追加すればよい。
また、 図 1と図 2とを比較すればわかるように、 本発明において、
制御部の数を増やすことで、 複数の高周波 d、 Q電流フィードバックを容易に実現でき る。
例えば、 N個の高周波電流成分を抑制したい場合、 図 1と図 2とを参照し、 図 2に、 N— 2個の制御部を追加すればよい。
また、 図 8と図 9とを比較すればわかるように、 本発明の電圧指令合成器において、 位置変換器の数と逆座標変換器の数と加算器の入力信号の数とを増やすことで、 基本周波 d、 q電圧指令と複数の高周波 d、 q電圧指令とを
U相電圧指令 Vu r e f と V相電圧指令 Vv r e f と W相電圧指令 Vwr e f とに 合成することが、 容易に実現される。
例えば、 N個の高周波電流成分を抑制したい場合、 図 8と図 9とを参照し、 図 9に、 N— 2個の位置変換器と、 N— 2個の逆座標変換器のとを追加し、
加算器 14 cに (N-2) * 3の入力信号を追加すればよい。
[実施例 11 ]
上述実施例に模擬観測器 8又は 12と、 電圧旨令合成部 11又は 14と、 基本周波 d、 q電流フィードバック制御手段 10とを独立したプロセッサでハード的に'もソフト的 にも構成することが容易に実現できる。 [実施例 12 ]
上述実施例に示す上位制御部 20と、 第 1電流指令発生器 7と、 第 1模擬観測器 8と、 第 1制御部 10と、 第 2制御部 9と、 第 1電圧指令合成部 11とを独立したプロセッサ で構成することが容易に実現できる。
[実施例 13 ]
上述実施例に示す上位制御部 20と、 第 2電流指令発生器 15と、 第 2模擬観測器 1 2と、 第 1制御部 10と、 第 2制御部 9と、 第 3制御部 13と、 第 2電圧指令合成部 1 4と、 を独立したプロセッサで構成することが容易に実現できる。
[実施例 14]
上述実施例に示す第 1減算器 8 aと、 第 2減算器 8じと、 第 1模擬変換器 8 bと、 第 2^»変換器 8 dと、 を独立したプロセッサで構成することが容易に実現できる。
[実施例 15]
上述実施例に示す第 3減算器 12 aと、 第 4減算器 12bと、 第 5減算器 12 cと、 第 1模擬変換器 8 bと、 第 2模擬変換器 8 dと、 第 3模擬変換器 12 dと、 を独立した プロセッサで構成することが容易に実現できる。
[実施例 16]
上述実施例に示す第 3 a位置変換器 12 d 4と、 第 3座標変換器 12 d 1と、 第 3フ ィル夕 12 d 2と、 第 3 a逆座標変換器 12 d 3と、
を独立したプロセッサで構成することが容易に実現できる。
[実施例 17 ]
上述実施例に示す第 1 a位置変換器 8 b 4と、 第 1座標変換器 8 b 1と、 前記第 1フ ィル夕 8b2と、 第 1 a逆座標変換器 8b 3と
を独立したプロセッサで構成することが容易に実現できる。
[実施例 18] '
上述実施例に示す第 2 a位置変換器 8 d 4と、 第 2座標変換器 8 d lと、 第 2フィル 夕 8 d 2と、 第 2 a逆座標変換器 8 d 3と
を独立したプロセッサで構成することが容易に実現できる。
[実施例 19]
上述実施例に示す第 1 b位置変換器 11 aと、 第 2 b位置変換器 11 bと、 第 1 b逆 座標変換器 1 l cと、 第 2 b逆座標変換器 1 I dと、 第 1加算器 1 l eと
を独立したプロセッサで構成することが容易に実現できる。
[実施例 20] 上述実施例に示す第 1 b位置変換器 11 aと、 第 2 b位置変換器 1 1 bと、 第 3 b位 置変換器 14 aと、 第 l b逆座標変換器 1 l cと、 第 2 b逆座標変換器 1 I dと、 第 3 b逆座標変換器 14bと、 第 2加算器 14 cと
を独立したプロセッサで構成することが容易に実現できる。
[実施例 21]
まず、 保存手段は、 事前に、 次のように s i n関数をテーブル化し、 メモリに保存す る。
S IN [i] =s i n (i * 2*κ/\ 000) ' (114)
ただし、 iは 0〜1000の整数である。 S I N [ i] はメモリの i番目の領域。
検索手段は次の動作を行う。
01 η=θ 1*1000% (2*7Τ) (1 15)
ただし、 %は割り算した値を出力する演算子である。
次に、 次の動作を行い、 s i n (θ 1) に対応するメモリのアドレスを算出する。
j 1= i n t (Θ I n) (116)
ただし、 i n t O は、整数化演算子である。 よって、 s i n (01) の値を S IN [j 1] から読み込めば良い。
c o s (θ 1) が必要である際に、 次のように検索する。 まず、 次の動作を行う。 Θ lm= (θ Ι + π/2) *1000% (2*π) (117)
次に、 次の動作を行い、 s i n (θ Ι + π/2) に対応するメモリのアドレスを算出す る。
j 2 = i n t (Θ lm) (1.18)
また、
c o s (θ 1) = s i n (θ Ι + π/2) (1 19)
となるので、 c o s (θ 1) の値を S IN [ j 2] から読み込めば良い。
[産業上の利用可能性]
上述したように、 本発明は、 下記の効果を奏する。
1. 電動機に発生する 6 f、 24 fのようなトルクリップルを打ち消すことができる。
2. 電動機に発生する 6 f、 24 fのようなトルクリップルを同時に打ち消すことがで ぎる。
3. 電動機の位置制御と速度制御とトルク制御との応用に対応できることができる。
4. 高速な制御が実現できる。
5. 電動機に発生する基本トルクおよび 6 f、 24 fのようなトルクリツカレを制御す ることができる。
6. 電動機に発生する基本トルクおよび 6 f、 24 fのようなトルクリップルを同時に 制御することができる。
7. 各 d、 Q軸の直流電流成分を観測する際に、 観測ノイズの悪影響を減らすことがで きる。
8. 各 d、 q軸の直流電流成分を独立で観測することができる。
9. 各 d、 q軸の直流電流成分を独立で制御することができる。
10. 各 d、 Q軸の直流電流成分を観測する際に、 観測ノイズの悪影響を減らすための フィルタの設定を容易に実現できる。

Claims

請求の範囲
1 . 負荷機械 1と
動力を伝達する伝達機構 2と
前記伝達機構 2を介して前記負荷機械 1を駆動する電動機 3と
U相電圧指令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とに基づ いて前記電動機 3を駆動する電力を与えるパワー部 6と
を有する機械システム 2 1に対して、
前記機械システム 2 1を所望の動きとなるように、 前記パヮ一部 6に適正な U相電圧指 令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とを与える電動機制 御装置において、
前記機械システム 2 1の状態量を観測し、 実応答信号 0を提供する回転測定部 4と、 前記パワー部 6の状態量を観測し、 実 U相電流 I uと実 V相電流 I Vと実 W相電流 I w とを提供する電流測定部 5と、
前記実応答信号 øに基づいてトルク指令 T r e f と制御モード指令 Kmとを提供する 上位制御部 2 0と、
前記トルク指令 T r e f と制御モード指令 Kmとに基づいて第 1 d軸電流指令 I d r e f 1と第 1 q軸電流指令 I Q r e f 1と第 2 d軸電流指令 I d r e f 2と第 2 Q軸 電流指令 I Q r e f 2とを提供する第 1電流指令発生器 7と、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと前記実応答信号 Θと に基づいて第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I Q 1と第 2 d軸電流信号 I d 2と第 2 q軸電流信号 I Q 2とを提供する第 1模擬観測器 8と、
前記第 1 d軸電流指令 I d r e f 1と前記第 1 Q軸電流指令 I Q r e f 1と前記第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I q 1とに基づいて第 1 d軸電圧指令 V d 1 と第 1 Q軸電圧指令 V Q 1とを提供する第 1制御部 1 0と、
前記第 2 d軸電流指令 I d r e ί 2と前記第 2 q軸電流指令 I Q r e f 2と前記第 2 d軸電流信号 I d 2と第 2 Q軸電流信号 I q 2とに基づいて第 2 d軸電圧指令 V d 2 と第 2 Q軸電圧指令 V Q 2とを提供する第 2制御部 9と、
前記第 1 d軸電圧指令 V d 1と前記第 1 Q軸電圧指令 V Q 1と前記第 2 d軸電圧指令 V d 2と前記第 2 q軸電圧指令 V q 2と実応答信号 とに基づいてを U相電圧指令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とを提供する第 1電圧指令 合成部 1 1と
を備えたことを特徴とする電動機制御装置。
2. 負荷機械 1と
動力を伝達する伝達機構 2と
前記伝達機構 2を介して前記負荷機械 1を駆動する電動機 3と
U相電圧指令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とに基づ いて前記電動機 3を駆動する電力を与えるパワー部 6と
を有する機械システム 2 1に対して、
前記機械システム 2 1を所望の動きとなるように、 前記パヮ一部 6に適正な U相電圧指 令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とを与える電動機制 御装置において、
前記機械システム 2 1の状態量を観測し、 実応答信号 0を提供する回転測定部 4と、 前記パワー部 6の状態量を観測し、 実 U相電流 I uと実 V相電流 I Vと実 W相電流 I w とを提供する電流測定部 5と、
前記実応答信号 Sに基づいてトルク指令 T r e f と制御モード指令 Kmとを提供する 上位制御部 2 0と、
前記トルク指令 T r e f と制御モード指令 Kmとに基づいて第 1 d軸電流指令 I d r e f 1と第 1 q軸電流指令 I d r e :f 1と第 2 d軸電流指令 I d r e f 2と第 2 Q軸 電流指令 I q r e f 2と第 3 d軸電流指令 I d r e f 3と第 3 q軸電流指令 I Q r e f 3とを提供する第 2電流指令発生器 1 5と、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと前記実応答信号 Θと に基づいて第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I q 1と第 2 d軸電流信号 I d 2と第 2 q軸電流信号 I Q 2と第 3 d軸電流信号 I d 3と第 3 q軸電流信号 I q 3 とを提供する第 2模擬観測器 1 2と、 , '
前記第 1 d軸電流指令 I d r e f 1と前記第 1 q軸電流指令 I Q r e f 1と前記第 1 d軸電流信号 I d 1と第 1 Q軸電流 ί言号 I d 1とに基づいて第 1 d軸電圧指令 V d 1 と第 l q軸電圧指令 V Q 1とを提供する第 1制御部 1 0と、
前記第 2 d軸電流指令 I d r e f 2と前記第 2 q軸電流指令 I Q r e f 2と前記第 2 d軸電流信号 I d 2と第 2 Q軸電流信号 I Q 2とに基づいて第 2 d軸電圧指令 V d 2 と第 2 q軸電圧指令 V q 2とを提供する第 2制御部 9と、
前記第 3 d軸電流指令 I d r e f 3と前記第 3 q軸電流指令 I q r e f 3と前記第 3 d軸電流信号 I d 3と第 3 q軸電流信号 I d 3とに基づいて第 3 d軸電圧指令 V d 2 と第 3 q軸電圧指令 V q 3とを提供する第 3制御部 1 3と、
前記第 1 d軸電圧指令 V d 1と前記第 1 Q軸電圧指令 V Q 1と前記第 2 d軸電圧指令 V d 2と前記第 2 q軸電圧指令 V q 2と前記第 3 d軸電圧指令 V d 3と前記第 3 Q軸 電圧指令 V Q 3と実応答信号 0とに基づいて U相電圧指令 V u r e f と V相電圧指令 V V r e f と W相電圧指令 Vw r e f とを提供する第 2電圧指令合成部 1 4と、 を備えたことを特徴とする電動機制御装置。
3。 前記請求項 1に記載の第 1模擬観測器 8が
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I v 2 bとW相第2 b模擬電流I w 2 bとに基づぃて U相第 1 a模擬電流 I u 1 aと V相第 1 a模擬電流 I v 1 aと W相第 1 a模擬電流 I w l aとを提供する第 1減算器 8 aと、
前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I w 1 aと前記実応答信号 0とに基づいて第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I Q 1と U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I v 1 bと W相第 1 b模擬電流 I w 1 bとを提供する第 1模擬変換器 8 bと、 前記実 U相電流 I u と前記実 V相電流 I Vと前記実 W相電流 I wと前記 U相第 1 b模擬電流 I u 1 bと前 記 V相第 1 b模擬電流 I V 1 bと前記 W相第 1 b模擬電流 I w 1 bとに基づいて U相 第 2 a模擬電^ I u 2 aと V相第 2 a模擬電流 I v 2 aと W相第 2 a模擬電流 I w 2 aとを提供する第 2減算器 8 cと、
前記 U相第 2 a模擬電流 I u 2 aと V相第 2 a模擬電流 I v 2 aと W相第 1 a模擬電 流 I w 2 aと前記実応答信号 Θとに基づいて第 2 d軸電流信号 I d 2と第 2 q軸電流 信号 I Q 2と U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I v 2 bと W相第 2 b模擬電流 I w 2 bとを提供する第 2模擬変換器 8 dと、
を備えたことを特徴とする請求項 1記載の電動機制御装置。
4. 請求項 2に記載の第 2模擬観測器 1 2が
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w 2 bと U相第 3 b 模擬電流 I u 3 bと V相第 3 b模擬電流 I V 3 bと W相第 3 b模擬電流 I w 3 bとに 基づいて U相第 1 a模擬電流 I u 1 aと V相第 1 a模擬電流 I v 1 aと W相第 1 a模 擬電流 I w l aとを提供する第 3減算器 1 2 aと、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w 1 bと U相第 3 b 模擬電流 I u 3 bと V相第 3 b模擬電流 I V 3 bと W相第 3 b模擬電流 I w 3 bとに 基づいて U相第 2 a模擬電流 I u 2 aと V相第 2 a模擬電流 I v 2 aと W相第 2 a模 擬電流 I w 2 aとを提供する第 4減算器 1 2 bと、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wと U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w 2 bと U相第 1 b 模擬電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w 1 bとに 基づいて U相第 3 a模擬電流 I u 3 aと V相第 3 a模擬電流 I v 3 aと W相第 3 a模 擬電流 I w 3 aとを提供する第 5減算器 1 2 cと、
前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I w l aと前記実応答信号 0とに基づいて第 1 d軸電流信号 I d 1と第 1 Q軸電流信号 I d 1と U相第 1 b模擬電流 I u 1 bと V相第 1 b模擬電流 I v 1 bと W相第 1 b模擬電流 I w l bとを提供する第 1模擬変換器 8 と、
前記 U相第 2 a模擬電流 I u 2 aと前記 V相第 2 a模擬電流 I v 2 aと前記 W相第 1 a模擬電流 I w 2 aと前記実応答信号 0とに基づいて第 2 d軸電流信号 I d 2と第 2 Q軸電流信号 I q 2と U相第 2 b模擬電流 I u 2 bと V相第 2 b模擬電流 I v 2 bと W相第 2 b模擬電流 I w 2 bとを提供する第 2模擬変換器 8 dと、
前記 U相第' 3 a模擬電流 I u 3 aと前記 V相第 3 a模擬電流 I v 3 aと前記 W相第 3 a模擬電流 I w 3 aと前記実応答信号 0とに基づいて第 3 d軸電流信号 I d 3と第 3 q軸電流信号 I q 3と U相第 3 b模擬電流 I u 3 bと V相第 3 b模擬電流 I v 3 bと W相第 3 b模擬電流 I w 3 bとを提供する第 3模擬変換器 1 2 dと、
を備えたことを特徴とする請求項 2記載の電動機制御装置。
5. 前記第 3模擬変換器 1 2 dが
前記実応答信号 Θに基づいて第 3模擬電気位置信号 0 3を提供する第 3 a位置変換器 1 2 d 4と、
前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I w 1 aと前記第 3模擬電気位置信号 Θ 3に基づいて第 3 a d軸電流信号 I d 3 aと第 3 a Q軸電流信号 I Q 3 aとを提供する第 3座標変換器 1 2 d 1と、 前記第 3 a d軸電流信号 I d 3 aと前記第 3 a q軸電流信号 I q 3 aとに基づいて第 3 d軸電流信号 I d 3と第 1 q軸電流信号 I q 3とを提供する第 3フィルタ 1 2 d 2 と、
前記第 3 d軸電流信号 I d 3と前記第 3 q軸電流信号 I q 3とに基づいて U相第 3 b 模擬電流 I u 3 bと V相第 3 b模擬電流 I V 3 bと W相第 3 b模擬電流 I w 3 bとを 提供する第 3 逆座標変換器 1 2 d 3と
を備えたことを特徴とする請求項 4記載の電動機制御装置。
6. 前記第 1模擬変換器 8 が
前記実応答信号 0に基づいて第 1模擬電気位置信号 0 1を提供する第 1 a位置変換器 8 b 4と、
前記 U相第 1 a模擬電流 I u 1 aと前記 V相第 1 a模擬電流 I v 1 aと前記 W相第 1 a模擬電流 I w 1 aと前記第 1模擬電気位置信号 θ 1に基づいて第 1 a d軸電流信号 I d 1 aと第 1 a Q軸電流信号 I Q 1 aとを提供する第 1座標変換器 8 b 1と、 前記第 1 a d軸電流信号 I d 1 aと前記第 1 a Q軸電流信号 I Q 1 aとに基づいて第 1 d軸電流信号 I d 1と第 1 q軸電流信号 I q 1とを提供する第 1フィル夕 8 b 2と、 前記第 1 d軸電流信号 I d 1と前記第 1 QL軸電流信号 I Q 1とに基づいて U相第 1 b 模擬電流 I u 1 bと V相第 1 b模擬電流 I V 1 bと W相第 1 b模擬電流 I w l bとを 提供する第 1 a逆座標変換器 8 b 3と
を備えたことを特徴とする請求項 4記載の電動機制御装置。
7. 前記第 2模擬変換器 8 が '
前記実応答信号 Θに基づいて第 1模擬電気位置信号 Θ 2を提供する第 2 a位置変換器 8 d 4と、
前記 U相第 2 a模擬電流 I u 2 aと前記 V相第 2 a模擬電流 I v 2 aと前記 W相第 2 a模擬電流 I w 2 aと前記第 2模擬電気位置信号 Θ 2に基づいて第 2 a d軸電流信号
1 d 2 aと第 2 a q軸電流信号 I Q 2 aとを提供する第 2座標変換器 8 d 1と、 前記第 2 a d軸電流信号 I d 2 aと前記第 2 a Q軸電流信号 I q 2 aとに基づいて第
2 d軸電流信号 I d 2と第 2 q軸電流信号 I Q 2とを提供する第 2フィルタ 8 d 2と、 前記第 2 d軸電流信号 I d 2と前記第 2 q軸電流信号 I Q 2とに基づいて U相第 2 b 模擬電流 I u 2 bと V相第 2 b模擬電流 I V 2 bと W相第 2 b模擬電流 I w 2 bとを 提供する第 2 a逆座標変換器 8 d 3と
を備えたことを特徴とする請求項 4記載の電動機制御装置。
8. 前記第 1電圧指令合成器 1 1が
前記実応答信号 Θに基づいて第 1模擬電気位置信号 Θ 1を提供する第 1 b位置変換器 1 1 aと、
前記実応答信号 θに基づいて第 2模擬電気位置信号 Θ 2を提供する第 2 b位置変換器 1 1 bと、
前記第 1 d軸電圧指令 V d 1と前記第 1 q軸電圧指令 V q 1と前記第 1模擬電気位置 信号 0 1とに基づいて U相第 1模擬電圧指令 V u r e f 1と V相第 1模擬電圧指令 V V r e f 1と W相第 1模擬電圧指令 Vw r e f 1とを提供する第 1 b逆座標変換器 1 1 cと、
前記第 2 d軸電圧指令 V d 2と前記第 2 q軸電圧指令 V q 2と前記第 2模擬電気位置 信号 0 2とに基づいて U相第 2模擬電圧指令 V u r e f 2と V相第 2模擬電圧指令 V
V r e f 2と W相第 2模擬電圧指令 Vw r e f 2とを提供する第 2 b逆座標変換器 1 1 dと、
前記 U相第 1模擬電圧指令 V u r e f 1と前記 V相第 1模擬電圧指令 V v r e f 1と 前記 W相第 1模擬電圧指令 Vw r e f 1と前記 U相第 2模擬電圧指令 V u r e f 2と 前記 V相第 2模擬電圧指令 V v r e f 2と前記 W相第 2模擬電圧指令 Vw r e f 2と に基づいて U相電圧指令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とを提供する第 1加算器 1 1 eと
を備えたことを特徴とする請求項 1記載の電動機制御装置。
9 . 前記第 2電圧指令合成器 1 4が
前記実応答信号 Θに基づいて第 1模擬電気位置信号 Θ 1を提供する第 1 b位置変換器 1 1 aと、
前記実応答信号 Θに基づいて第 2模擬電気位置信号 Θ 2を提供する第 2 b位置変換器 1 1 bと、
前記実応答信号 Θに基づいて第 3模擬電気位置信号 Θ 3を提供する第 3 b位置変換器 1 4 aと、
前記第 1 d軸電圧指令 V d 1と前記第 1 Q軸電圧指令 V q 1と前記第 1模擬電気位置 信号 0 1とに基づいて U相第 1模擬電圧指令 V u r e f 1と V相第 1模擬電圧指令 V
V r e f 1と W相第 1模擬電圧指令 Vw r e f 1とを提供する第 1 b逆座標変換器 1 1 cと、
前記第 2 d軸電圧指令 V d 2と前記第 2 Q軸電圧指令 V Q 2と前記第 2模擬電気位置 信号 0 2とに基づいて U相第 2模擬電圧指令 V u r e f 2と V相第 2模擬電圧指令 V
V r e f 2と W相第 2模擬電圧指令 Vw r e f 2とを提供する第 2 b逆座標変換器 1 I dと、
前記第 3 d軸電圧指令 V d 3と前記第 3 Q軸電圧指令 V Q 3と前記第 3模擬電気位置 信号 Θ 3とに基づいて U相第 3模擬電圧指令 V u r e f 3と V相第 3模擬電圧指令 V
V r e f 3と W相第 3模擬電圧指令 Vw r e f 3とを提供する第 3 b逆座標変換器 1. 4 t>と、
前記 U相第 1模擬電圧指令 V u r e f 1と前記 V相第 1模擬電圧指令 V v r e f 1と 前記 W相第 1模擬電圧指令 Vw r e f 1と前記 U相第 2模擬電圧指令 V u r e f 2と 前記 V相第 2模擬電圧指令 V v r e f 2と前記 W相第 2模擬電圧指令 Vw r e f 2と 前記 U相第 3模擬電圧指令 V u r e f 3と前記 V相第 3模擬電圧指令 V v r e f 3と 前記 W相第 3模擬電圧指令 Vw r e f 3とに基づいて U相電圧指令 V u r e f と V相電 圧指令 V v r e f と W相電圧指令 Vw r e f とを提供する第 2加算器 1 4 cと を備えたことを特徴とする請求項 2記載の電動機制御装置。
1 0 . 負荷機械 1と
動力を伝達する伝達機構 2と
前記伝達機構 2を介して前記負荷機械 1を駆動する電動機 3と
U相電圧指令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とに基づ いて前記電動機 3を駆動する電力を与えるパワー部 6と
を有する機械システム 2 1に対して、
前記機械システム 2 1を所望の動きとなるように、 前記パヮ一部 6に適正な U相電圧指 令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とを与える電動機制 御装置において、
前記実 U相電流 I uと前記実 V相電流 I Vと前記実 W相電流 I wとを基本 d、 Q回転座 標での直流成分電流と複数の高周波 d、 q回転座標での直流成分電流とに分解する模擬 観測器と、
前記基本周波 d、 Q電流をフィードバック信号とし、 基本周波 d、 q電圧指令を提供す る基本周波 d、 Q電流フィードバック制御手段と、
前記複数の高周波 d、 Q電流をそれぞれのフィードバック信号とし、 複数の高周波 d、 q電圧指令を提供する複数の高周波 d、 q電流フィードバック手段と
基本周波 d、 q電圧指令と複数の高周波 d、 Q電圧指令とを U相電圧指令 V u r e f と V相電圧指令 V v r e f と W相電圧指令 Vw r e f とに合成する電圧指令合成手段を備 えたことを特徴とする電動機制御装置。
1 1 . 前記模擬観測器と、
前記電圧指令合成手段と、
前記基本周波 d、 Q電流フィードバック制御手段と
が複数のプロセッサで構成されることを特徴とする請求項 1 0に記載の電動機制御装 置。
1 2 . 前記上位制御部 2 0と、 前記第 1電流指令発生器 Ίと、 前記第 1模擬観測器 8と、 前記第 1制御部 1 0と、 前記第 2制御部 9と、 前記第 1電圧指令合成部 1 1と、 を独立したプロセッサで構成したことを特徴とする請求項 1記載の電動機制御装置。
1 3 . 前記上位制御部 2 0と、 前記第 2電流指令発生器 1 5と、 前記第 2模擬観測 器 1 2と、 前記第 1制御部 1 0と、 前記第 2制御部 9と、 前記第 3制御部 1 3と、 前記 第 2電圧指令合成部 1 4と、
を独立したプロセッサで構成したことを特徴とする請求項 2記載の電動機制御装置。
1 4. 前記第 1模擬観測器 8において、
前記第 1減算器 8 aと、 前記第 2減算器 8 cと、 前記第 1模擬変換器 8 bと、 前記第 2 模擬変換器 8 dと、
を独立したプロセッサで構成したことを特徴とする請求項 3記載の電動機制御装置。
1 5 . 前記第 2模擬観測器 1 2において、
前記第 3減算器 1 2 aと、 前記第 4減算器 1 2 bと、 前記第 5減算器 1 2 cと、 前記第 1模擬変換器 8 bと、 前記第 2模擬変換器 8 dと、 前記第 3模擬変換器 1 2 dと、 を独立したプロセッサで構成したことを特徴とする請求項 4記載の電動機制御装置。
1 6 . 前記第 3 変換器 1 2 dにおいて、 '
前記第 3 a位置変換器 1 2 d 4と、 前記第 3座標変換器 1 2 d 1と、 前記第 3フィル夕 1 2 d 2と、 前記第 3 a逆座標変換器 1 2 d 3と
を独立したプロセッサで構成したことを特徴とする請求項 5記載の電動機制御装置。
1 7 . 前記第 1模擬変換器 8 bにおいて、
前記第 1 a位置変換器 8 b 4と、 前記第 1座標変換器 8 b 1と、 前記第 1フィルタ 8 b 2と、 前記第 1 a逆座標変換器 8 b 3と
を独立したプロセッサで構成したことを特徴とする請求項 6記載の電動機制御装置。.
1 8 . 前記第 2模擬変換器 8 dにおいて、
前記第 2 a位置変換器 8 d 4と、 前記第 2座標変換器 8 d lと、 前記第 2フィルタ 8 d 2と、 前記第 2 a逆座標変換器 8 d 3と
を独立したプロセッサで構成したことを特徴とする請求項 7記載の電動機制御装置。
1 9 . 前記第 1電圧指令合成部 1 1において、 ' 前記第 1 b位置変換器 1 1 aと、 前記第 2 b位置変換器 1 1 bと、 前記第 1 b逆座標変 換器 1 1 cと、 前記第 2 b逆座標変換器 1 I dと、 前記第 1加算器 l i eと を独立したプロセッサで構成したことを特徴とする請求項 8記載の電動機制御装置。
2 0 . 前記第 2電圧指令合成部 1 4において、
前記第 1 b位置変換器 1 1 aと、 前記第 2 b位置変換器 1 1 bと、 前記第 3 b位置変換 器 1 4 aと、 前記第 1 b逆座標変換器 1 1 cと、 前記第 2 b逆座標変換器 1 1 dと、 前 記第 3 b逆座標変換器 1 4 bと、 前記第 2加算器 1 4 cと を独立したプロセッザで構成したことを特徴とする請求項 9記載の電動機制御装置。
2 1 . 請求項 1または 2または 1 0記載の電動機制御装置において、
事前に、 s i n関数をテーブル^ iして、 メモリに保存し、
s i n関数と c o s関数との値を利用する座標変換時に前記メモリから角度を検索し て前記メモリのアドレスを算出し、 s i n関数の値を前記メモリから読み出し、その後、 前記角度から兀/ 2ずれた角度を検索して、 前記メモリのアドレスを算出し、 c o s関 数の値を前記メモリから読み出し、 これら s i n関数および c o s関数を用いて、 前記 模擬変換器と前記電圧指令合成部の座標変換演算部を実行し、前記電動機を制御す.るよ うにしたことを特'徵とする電動機制御装置。
PCT/JP2002/003751 2001-04-18 2002-04-15 Commande moteur WO2002087065A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020037013649A KR100849793B1 (ko) 2001-04-18 2002-04-15 전동기 제어 장치

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001-119341 2001-04-18
JP2001119341A JP2002315375A (ja) 2001-04-18 2001-04-18 電動機制御装置

Publications (1)

Publication Number Publication Date
WO2002087065A1 true WO2002087065A1 (fr) 2002-10-31

Family

ID=18969577

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2002/003751 WO2002087065A1 (fr) 2001-04-18 2002-04-15 Commande moteur

Country Status (4)

Country Link
JP (1) JP2002315375A (ja)
KR (1) KR100849793B1 (ja)
CN (1) CN1249906C (ja)
WO (1) WO2002087065A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4674516B2 (ja) * 2005-09-27 2011-04-20 株式会社デンソー 同期モータの磁極位置推定方法
JP4804237B2 (ja) * 2006-06-19 2011-11-02 東洋電機製造株式会社 三相交流電動機の電流制御装置
JP6705971B2 (ja) * 2017-03-16 2020-06-03 株式会社安川電機 コントロールシステム、コントローラ及び制御方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0880052A (ja) * 1994-09-05 1996-03-22 Meidensha Corp 電力用アクティブフィルタ
JPH08249067A (ja) * 1995-03-14 1996-09-27 Yaskawa Electric Corp 電動機の位置制御装置
JPH09171414A (ja) * 1995-12-20 1997-06-30 Hitachi Ltd アクティブフィルタの制御装置
JPH09191698A (ja) * 1996-01-12 1997-07-22 Yaskawa Electric Corp 永久磁石形同期電動機の速度推定方法及びその回転子ずれ角推定方法並びに回転子位置修正方法
EP1049241A2 (en) * 1999-04-30 2000-11-02 Texas Instruments Incorporated Modified space vector pulse width modulation technique to reduce DC bus ripple effect in voltage source inverters

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2784134B2 (ja) * 1993-09-07 1998-08-06 三菱電機株式会社 アクティブフィルタ装置
JP2002095298A (ja) * 2000-09-14 2002-03-29 Toshiba Corp 電動機制御装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0880052A (ja) * 1994-09-05 1996-03-22 Meidensha Corp 電力用アクティブフィルタ
JPH08249067A (ja) * 1995-03-14 1996-09-27 Yaskawa Electric Corp 電動機の位置制御装置
JPH09171414A (ja) * 1995-12-20 1997-06-30 Hitachi Ltd アクティブフィルタの制御装置
JPH09191698A (ja) * 1996-01-12 1997-07-22 Yaskawa Electric Corp 永久磁石形同期電動機の速度推定方法及びその回転子ずれ角推定方法並びに回転子位置修正方法
EP1049241A2 (en) * 1999-04-30 2000-11-02 Texas Instruments Incorporated Modified space vector pulse width modulation technique to reduce DC bus ripple effect in voltage source inverters

Also Published As

Publication number Publication date
KR100849793B1 (ko) 2008-07-31
KR20030090762A (ko) 2003-11-28
JP2002315375A (ja) 2002-10-25
CN1526194A (zh) 2004-09-01
CN1249906C (zh) 2006-04-05

Similar Documents

Publication Publication Date Title
CN104052361B (zh) 用以补偿转矩脉动的电机控制系统
US8829831B2 (en) Parameter estimating apparatus for permanent magnet synchronous motor driving system
JP3928575B2 (ja) モーター制御装置
CN104160612B (zh) 用于控制电动机的系统
JP5332400B2 (ja) 電動機のトルク脈動抑制装置および抑制方法
CN102170256B (zh) 电机控制器
TWI282209B (en) Controller for synchronous motor, electric appliance and module
US20030001536A1 (en) Motor control apparatus
WO2010109520A1 (ja) 回転電機の制御装置および制御方法
CN101459401A (zh) 永磁电动机的无位置传感器控制装置
JP3809783B2 (ja) モータ制御装置
JPS61180592A (ja) 査導電動機の制御装置
JP2008011631A (ja) 永久磁石モータのベクトル制御装置及びインバータモジュール
JPS5953796B2 (ja) 誘導電動機の制御装置
WO2002087065A1 (fr) Commande moteur
CN116266744A (zh) 旋转机控制装置
Lam et al. Reduction of periodic speed ripples in PM synchronous motors using iterative learning control
JP3864309B2 (ja) 風力発電システムおよび方法
JPWO2017221320A1 (ja) モータの制御装置、及び、制御方法
WO2020003771A1 (ja) モータ制御装置、モータ制御方法、およびモータシステム
JP2006074978A (ja) 交流モータの制御装置
WO2020003770A1 (ja) モータ制御装置、モータ制御方法、およびモータシステム
JP7357112B2 (ja) 回転機制御装置
JP2009254081A (ja) 電動機の制御装置
JP4128891B2 (ja) モータ制御装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR

121 Ep: the epo has been informed by wipo that ep was designated in this application
DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
WWE Wipo information: entry into national phase

Ref document number: 028083970

Country of ref document: CN

Ref document number: 1020037013649

Country of ref document: KR

122 Ep: pct application non-entry in european phase