WO2002027703A1 - Appareil de commande d'ecran a cristaux liquides (lcd) - Google Patents

Appareil de commande d'ecran a cristaux liquides (lcd) Download PDF

Info

Publication number
WO2002027703A1
WO2002027703A1 PCT/JP2001/008318 JP0108318W WO0227703A1 WO 2002027703 A1 WO2002027703 A1 WO 2002027703A1 JP 0108318 W JP0108318 W JP 0108318W WO 0227703 A1 WO0227703 A1 WO 0227703A1
Authority
WO
WIPO (PCT)
Prior art keywords
display
voltage
circuit
display voltage
lcd
Prior art date
Application number
PCT/JP2001/008318
Other languages
English (en)
French (fr)
Inventor
Kouji Yamada
Original Assignee
Rohm Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co., Ltd. filed Critical Rohm Co., Ltd.
Priority to KR1020027006661A priority Critical patent/KR100546813B1/ko
Priority to US10/130,766 priority patent/US6844867B2/en
Publication of WO2002027703A1 publication Critical patent/WO2002027703A1/ja

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display

Definitions

  • the present invention relates to an LCD drive device having a built-in display voltage generation circuit for generating a display pass voltage (hereinafter, also referred to as “display voltage”) required for performing LCD (Liquid Crystal Display) display. is there.
  • display voltage a display pass voltage
  • the LCD drive device 100 includes a booster circuit 1, a display voltage generation circuit 2, a panel driver 3, and a control circuit 4 including a CPU and the like.
  • the booster circuit 1 boosts the voltage V IN supplied from the battery 200 to the voltage Vcc and outputs it.
  • the display voltage generation circuit 2 generates, for example, five types of display voltages V1, V2, V3, V4, and V5 from the voltage Vcc output from the booster circuit 1.
  • the panel driver 3 uses a plurality of display voltages V 1, V 2, V 3, V 4, and V 5 output from the display voltage generation circuit 2 to generate a plurality of common lines COMM provided in the LCD 300.
  • COM 2 ..., C OM m drives the control circuit 4 or the external multiple segmenting preparative line SEGSEG 2 provided L CD 300 according to the display data D applied from, ..., Drive SEG n .
  • the control circuit 4 controls and displays other circuits in the LCD driving device 100 in accordance with the contents of the command / display data input from the external signal line S. Specifically, when the start of display on the LCD 300 is instructed by a command from the signal line S, the operation of the booster circuit 1, the display voltage generation circuit 2, and the panel driver 3 is started. Further, when the end of display on the LCD 300 is instructed by a command from the signal line S, the operations of the booster circuit 1, the display voltage generation circuit 2, and the panel driver 3 are stopped.
  • the booster circuit 1, the display voltage generation circuit 2, and the panel driver 3 are operated only when the display is performed on the LCD 300, so that low power consumption can be promoted. it can.
  • the voltage V IN output from the battery 200 is constantly supplied to the control circuit 4 as a power supply voltage.
  • the booster circuit Immediately after starting the operation, it takes time for the booster circuit to generate the boosted voltage, and a capacitor connected to each of the plurality of voltage lines of the display voltage generation circuit for smoothing the display voltage is provided. Since the parasitic capacitance of each pixel is charged, the display voltage increases with a finite slope.In the conventional LCD driver, the display voltage reaches the specified value after the display voltage generation circuit starts operating The time required for this was as long as 300 to 400 [niS]. And, since the driving of the LCD was started by the panel driver almost simultaneously with the start of the operation of the display voltage generating circuit, there was a problem that the image was disturbed immediately after the display was started on the LCD.
  • An object of the present invention is to provide an LCD drive device in which disturbance of an image that occurs immediately after starting display on an LCD is reduced without significantly increasing current consumption.
  • a display voltage generation circuit that generates a display voltage for performing an LCD display, a capacitor element for smoothing the display voltage, and a panel driver that drives an LCD using the display voltage are provided.
  • a charging circuit for charging the capacitive element with a power supply voltage, a switch circuit for charging control for switching whether or not to operate the charging circuit, and an operation of the display voltage generation circuit.
  • a charge control circuit that controls the charge control switch circuit so that the charge circuit operates until a predetermined time elapses.
  • the display voltage is not supplied to the panel driver at least until a time required for the display voltage to reach a specified value elapses after the display voltage generation circuit starts operating, or If the panel driver is not operated, the display voltage will reach the specified value in a relatively short time after the display voltage generation circuit starts operating, and the display voltage will reach the specified value. After that, the LCD can be driven.
  • the time for operating the charging circuit is set as the time required for the display voltage to reach a specified value when the charging circuit is operated, all of the operations after the display voltage generation circuit starts operating After the display voltage has reached the specified value, the power consumption flowing through each resistor is minimized without increasing wasteful power consumption.
  • FIG. 1 is a block diagram of an LCD drive device according to a first embodiment of the present invention.
  • FIG. 2 is a diagram illustrating a configuration of a display voltage generation circuit in the LCD drive device according to the first embodiment of the present invention.
  • FIG. 3 is a diagram showing a rising waveform of the display voltage.
  • FIG. 4 is a block diagram of an LCD drive device according to a second embodiment of the present invention.
  • FIG. 5 shows a display voltage generation circuit in an LCD drive device according to a second embodiment of the present invention. It is a figure showing composition of a road.
  • FIG. 6 is a block diagram of a conventional LCD drive device.
  • FIG. 7 is a diagram showing a configuration of the LCD. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 1 shows a block diagram of the LCD drive device according to the first embodiment of the present invention.
  • the same parts as those of the LCD drive device shown in FIG. 6 as the prior art are denoted by the same reference numerals, and description thereof will be omitted.
  • the LCD drive device 100-1 according to the first embodiment includes a booster circuit 1, a display voltage generation circuit 2-1, a panel driver 3, and a control circuit 41, which are formed on a common semiconductor substrate. This is a one-chip IC.
  • the display voltage generation circuit 2-1 generates, for example, five types of display voltages V1, V2, V3, V4, and V5 from the voltage Vcc output from the booster circuit 1.
  • FIG. 2 shows the circuit configuration of the display voltage generation circuit 2-1.
  • Power supply voltage output voltage of booster circuit 1
  • resistors R1, R2, R3, R4, and R5 are connected in series from the power supply voltage Vcc side.
  • the voltage at the point and the voltage at the connection point between the resistor R5 and the resistor R6 are the voltage follower circuits VF1, VF2 composed of operational amplifiers 0P1, OP2, 0P3, OP4, and OP5, respectively.
  • VF3, VF4, and VF5 are output as display voltages V1, V2, V3, V4, and V5.
  • the display voltages VI, V2, V3, V4, and V5 are external capacitors C1, connected to the output sides of the voltage followers VF1, VF2, VF3, VF4, and VF5, respectively.
  • the output is smoothed by C2, C3, C4, and C5. Therefore, it can be considered as a DC voltage.
  • One end of the first group switch SW1-1, SWl-2, SWl-3, SWl-4, SW1-5 is connected to each of the resistors R11, R12, R13, R14. , Connected to the power supply voltage Vcc via R15.
  • the other end of the first group switch SW 1-1, SW 1-2, SW 1-3, SW l-4, SW 1-5 is connected to the output side of the voltage follower VF 1 respectively.
  • Connection point with capacitor C1 connection point between output side of voltage follower VF2 and capacitor C2
  • connection point between output side of voltage follower VF3 and capacitor C3 output side of voltage follower VF4 and capacitor It is connected to the connection point with C4 and the connection point between the output side of the voltage follower VF5 and the capacitor C5.
  • the first group switches SW1-1, SW1-2, SW1--3, SW1-1. — 4, and SW 1—5 are turned on and counting is started. After that, the count value is set for a predetermined time (specifically, when it is assumed that it takes until the display voltage V5 reaches the specified value).
  • the first group switches SW1-5 are turned off, and the count value is required for a predetermined time (specifically, until the display voltage V4 reaches the specified value).
  • the first group switches SW1-4 are turned off, and the count value is set to the predetermined time (specifically, the display voltage V3 is set to the specified value).
  • the first-group switches SW 1-3 are turned off, and
  • the reset value corresponds to a predetermined time (specifically, a time required for the display voltage V2 to reach the specified value)
  • the first group switch SW1-2 is turned off.
  • the count value becomes equivalent to a predetermined time (specifically, the time required for the display voltage V1 to reach the specified value)
  • the first group switch SW 1- 1 is OFF.
  • the control circuit 4-1 starts the operation of the booster circuit 1, the display voltage generation circuit 2, and the panel driver 3.
  • the timer T-1 is instructed to start counting by the signal S1.
  • each capacitor C1, C4 for smoothing each display voltage V1, V2, V3, V4, V5.
  • 2.Current flows from the power supply voltage Vcc through each resistor R11, R12, R13, R14, and R15 to C3, C4, and C5. Since C2, C3, C4, and C5 are charged more rapidly than before, the rising waveform of each display voltage V1, V2, V3, V4, and V5 is conventionally 3 (a). In FIG. 3 (a), this is what is indicated by the solid line A, whereas in FIG. The time required for the voltage VI, V2, V3, V4, V5 to reach the specified value is reduced to about 180 [ms].
  • the driving voltage from the panel driver 3 becomes unstable. The period is shortened, and the image disturbance that occurs immediately after starting display on the LCD 300 can be reduced.
  • each capacitor is connected to the power supply voltage until the time assumed to be required until the corresponding display voltage reaches the specified value after the display voltage generation circuit 2-1 starts operating. Since the battery is charged with Vcc, the maximum power consumption without increasing unnecessary power consumption flowing through each resistor after each display voltage V1, V2, V3, V4, V5 reaches the specified value Is shortened to
  • Fig. 3 (b) shows the output voltages when the resistance values of the resistors R11 to R15 are the same, and after the rise to the specified value V1, V2, V3, V4, V5 from the rise. The state up to is shown. In this case, the time required for each output voltage to reach its specified value is different. Accordingly, the timing of turning the switch off is different.
  • the resistance of each of the resistors R 11, R 12, R 13, R 14, and R 15 should be set so that the resistor connected to the low voltage output is larger than the resistor connected to the high voltage output. If properly set, the time required for each of the display voltages VI, V2, V3, V4, and V5 to reach the specified value after the display voltage generation circuit 2 starts operating is shown in Fig. 3 (c ), They are almost the same, so that all the first group switches need only be turned off at the same timing, and the configuration of the timer T-1 can be simplified.
  • each display voltage V1, V2, V3, V4, V 5 becomes a number ⁇ ⁇ ⁇ 200 [mS], and if the period during which the image is disturbed is about this degree, the response of LCD 300 may be slow, Can not confirm that Even if the drive of the LCD 300 is started almost simultaneously with the start of the operation of the display voltage generation circuit 2-1, the disturbance of the image that occurs immediately after the display is started on the LCD 300 is substantially reduced. Can be eliminated.
  • the display voltage generation circuits 2-1 and 2-1 are switched. Start the operation of 2-2. To switch the Z stop, make sure that the output of the operational amplifiers 0P1, OP2, OP3, OP4, and OP5 can be switched ONZOF F. Amplifier ⁇ By switching ONZOF F of the output of OP1, OP2, OP3, OP4, and OP5, the output of the display voltage generation circuit 2-1 is maintained while the power is supplied to each operational amplifier. The operation may be switched between start and stop. In addition, when no output is made from each operational amplifier, power consumption can be reduced by installing a switch circuit that turns off the bias resistance.
  • FIG. 4 shows a block diagram of an LCD drive device according to a second embodiment of the present invention.
  • the LCD drive device 100-2 according to the second embodiment includes a booster circuit 1, a display voltage generator circuit 2-2, a panel driver 3, and a control circuit 412, which share a common semiconductor substrate. It is a one-chip IC formed above.
  • the display voltage generation circuit 2-2 generates, for example, five types of display voltages VI, V2, V3, V4, and V5 from the voltage Vcc output from the booster circuit 1.
  • FIG. 5 shows the circuit configuration of the display voltage generation circuit 2-2.
  • the same parts as those of the display voltage generation circuit 2-1 in the first embodiment are denoted by the same reference numerals, and description thereof will be omitted.
  • the display voltages VI, V2, V3, V4, and V5 are output via the second group switches SW2-1, SW2-2, SW2-3, SW2-4, and SW2-5, respectively.
  • the first group switches SW1-1, SW1-2, SW1--3, SW1--4. ,, And SW 1-5 are turned ON and counting starts. After that, when the count value becomes equivalent to the predetermined time (specifically, the time required for the display voltage V5 to reach the specified value), the first group switch SW1-5 is turned off. And First, the second group switch SW2-5 is turned on, and the count value is set to the specified time (specifically, the time required for the display voltage V4 to reach the specified value).
  • the first group switch SW1-4 When it is equivalent, the first group switch SW1-4 is turned off, the second group switch SW2-4 is turned on, and the count value is set for a predetermined time (specifically, the display (The time required for the voltage V3 to reach the specified value), the first group switch SW1-3 is turned off and the second group switch SW2-3 is turned on.
  • the count value becomes equal to a predetermined time (specifically, a time period required for the display voltage V2 to reach the specified value)
  • the first group switch SW1— 2 is turned off, the second group switch SW2-2 is turned on, and the count value is
  • the first group switch SW 1-1 when the display voltage VI is equivalent to the time required to reach the specified value
  • the first group switch SW 1-1 is turned off and the second group switch SW 2 is turned off.
  • Turn 1 on and when all second-group switches are turned on, notify control circuit 412 by signal S2 that counting has ended.
  • control circuit 412 controls the booster circuit 1 and the display voltage generator circuit 2 to start operation if the input command COM indicates the start of display on the LCD 300.
  • the timer T-2 is instructed to start counting by the signal S1. Further, when the control circuit 4-2 receives the above notification by the signal S2 from the timer T12, the control circuit 4-2 starts the operation of the panel driver 3, that is, starts the driving of the LCD 300.
  • the capacitors C1, C2 for smoothing the display voltages V1, V2, V3, V4, V5 are used immediately after the display voltage generation circuit 2-2 starts operating. 2.Current flows from the power supply voltage Vcc through each resistor R11, R12, R13, R14, and R15 to C3, C4, and C5. Since C2, C3, C4, and C5 are charged more rapidly than before, the rising waveform of each display voltage VI, V2, V3, V4, and V5 is shown as a broken line in Fig. 3 in the past. In contrast to this, in the present embodiment, the display voltage is as shown by a solid line in FIG.
  • V 3 V 4, and V 5 reach the specified values (that is, at time t in FIG. 3, driving of LCD 300 by panel driver 3 becomes possible. Therefore, display on LCD 300 starts. It is possible to eliminate the disturbance of the image that occurs immediately after the display is started on the LCD 300, while suppressing the increase in the time required until the start.
  • each capacitor is connected to the power supply voltage until the time required for the display voltage to reach the specified value elapses after the display voltage generation circuit 2-2 starts operating. Since the battery is charged with Vcc, the time is shortened to the maximum without wasteful power consumption before the display is started on the LCD 300.
  • all the second group switches are turned off when the power supply to the display voltage generation circuit 2-2 is cut off.
  • the second switch group is turned on every time the first group switch corresponding to the second group switch is turned off, but instead of doing this, all the second group switches are turned on. When the first group switch is turned off, all the second group switches may be turned on at the same time.
  • the configuration of the timer T-2 can be simplified, and the display voltage is not supplied to the panel driver 3 until all display voltages reach the specified value. — Even if panel driver 3 starts operating at the same time as 2 starts output operation, the image will not be disturbed.
  • the timing for switching the first-group switch from ON to OFF, and the second-group switch was almost the same as the above, but instead of this, the second group switch was switched off after a predetermined time had elapsed since the first group switch was turned off. May be turned on. In this way, even if the capacitance value of the capacitor fluctuates in a certain direction, the LCD starts driving after the display voltage reaches the specified value, so immediately after the display is started on the LCD Can be eliminated.
  • the capacitor for smoothing the display voltage is externally provided.
  • the display voltage generation circuit The channel may directly generate the display voltage from the voltage supplied from the battery.
  • display data is input from the outside.
  • the display may be configured using only ROM data in the control circuit.
  • the display voltage may be generated by another method, and the LCD may be a segment method.
  • the display voltage is reduced after the display voltage generation circuit starts operating, even if the driving of the LCD starts almost at the same time as the display voltage generation circuit starts operation.
  • the period during which the drive voltage of the LCD becomes unstable is shortened, and the disturbance of the image that occurs immediately after the display is started on the LCD can be reduced.
  • the display voltage is reduced after the display voltage generation circuit starts operating, and the LCD can be driven after the display voltage reaches the specified value, so that the display is started on the LCD. It is possible to eliminate the disturbance of the image that occurs immediately after the display is started on the LCD while suppressing the increase in the time required for the display.
  • the present invention is suitable for an LCD drive device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

明細書
L CD駆動装置 技術分野
本発明は、 L CD (液晶ディ スプレイ) 表示を行うために必要となる表示用パ ィァス電圧 (以下 「表示電圧」 ともいう) を生成する表示電圧生成回路を内蔵し た L C D駆動装置に関するものである。 背景技術
L CD駆動装置 1 00は、 一般的なプロック図を図 6に示すように、 昇圧回路 1、 表示電圧生成回路 2、 パネルドライバ 3、 及び、 C PU等から成る制御回路 4から成る。 昇圧回路 1は、 パッテリ 200から供給される電圧 VINを電圧 Vcc に昇圧して出力する。 表示電圧生成回路 2は、 昇圧回路 1から出力される電圧 V ccから例えば 5種類の表示電圧 V 1、 V 2、 V 3、 V 4、 及び、 V 5を生成する。 パネルドライバ 3は、 表示電圧生成回路 2から出力される複数の表示電圧 V 1、 V 2、 V 3、 V4、 及び、 V 5を用いて、 L C D 300に設けられた複数のコモ ン線 C OM COM2、 ···、 C OMmを駆動するとともに、 制御回路 4あるいは外 部から与えられる表示データ Dに応じて L CD 300に設けられた複数のセグメ ン ト線 S E G S E G2、 ···、 S E Gnを駆動する。
尚、 L CD 300では、 図 7に示すよう に、 複数のコモン線 COMi、 COM2、 …ヽ C OMm、 複数のセグメン ト線 S E Gi、 S E G2、 ···、 S E Gnがそれぞれ一 定の間隔を設けて X、 Y方向にマト リ クス状に配置されており、 そして、 コモン 線 COMx (x= l、 2、 …ゝ m) とセグメン ト線 S E Gy (y= l、 2、 ···、 n) とが交差する点に、 その一端の電極がコモン線 C OMxに、 他端の電極がセグメン ト線 S E Gリにそれぞれ接続された液晶層を有する画素 P (x、 y) が配置された 構成となっており、 コモン線 C ΟΜχに接続された電極に印加される電圧とセグメ ン ト線 S E Gリに接続された電極に印加される電圧との電圧差が閾値よりも大きい か小さいかによつて、 画素 P (x、 y) が点灯状態となるか否かが決まる。 制御回路 4は、 外部の信号線 Sから入力されるコマンドゃ表示デ一夕の内容に 応じて、 L C D駆動装置 1 0 0内の他の回路を制御したり表示を行う。 具体的に は、 信号線 Sからのコマンドによって L C D 3 0 0への表示の開始が指示される と、 昇圧回路 1、 表示電圧生成回路 2、 及び、 パネルドライバ 3の動作を開始さ せる。 また、 信号線 Sからのコマンドによって L C D 3 0 0への表示の終了が指 示されると、 昇圧回路 1、 表示電圧生成回路 2、 及び、 パネルドライバ 3の動作 を停止させる。 このような制御により、 L C D 3 0 0への表示を行う場合にだけ 昇圧回路 1、 表示電圧生成回路 2、 及び、 パネルドライバ 3の動作が行われるの で、 低消費電力化を促進することができる。 尚、 制御回路 4にはパッテリ 2 0 0 から出力される電圧 V I Nが電源電圧として常時供給されている。
ここで、 動作を開始した直後には、 昇圧回路による昇圧電圧の発生に時間がか かるとともに、 表示電圧生成回路の複数の電圧線にそれぞれ接続されていて表示 電圧を平滑化するためのコンデンサ及び各画素の寄生容量が充電されるため、 表 示電圧は有限の傾きをもって増加しており、 従来の L C D駆動装置では、 表示電 圧生成回路が動作を開始してから表示電圧が規定値に達するまでに要する時間が 3 0 0〜4 0 0 [niS]と長かった。 そして、 表示電圧生成回路が動作を開始したの とほぼ同時にパネルドライバにより L C Dの駆動を開始するようになつていたの で、 L C Dに表示が開始された直後は画像が乱れるという問題があつた。
というのは、 表示電圧が規定値に達していない間に L C Dの駆動を開始するこ とになるので、 L C Dの各画素に印加される電圧差が規定通りにならず、 本来点 灯状態にするべき画素が点灯状態にならなかったり、 逆に、 本来点灯状態にする べきではない画素が点灯状態になったりすることになり、 そして、 このような状 態が人間の目で確認できる程度の時間である 3 0 0〜4 0 0 [mS]にわたつて続く からである。 また、 この時間を短縮するために表示電圧の駆動能力を高くすれば、 消費電流が増加してしまうという問題が発生する。 発明の開示
本発明は、 消費電流を大幅に増すことなく、 L C Dに表示を開始した直後に生 じる画像の乱れを低減させた L C D駆動装置を提供することを目的とする。 本発明では、 L C D表示を行うための表示電圧を生成する表示電圧生成回路と、 前記表示電圧を平滑化するための容量素子と、 前記表示電圧を用いて L C Dを駆 動するパネルドライバと、 を備えた L C D駆動装置において、 前記容量素子を電 源電圧で充電する充電回路と、 前記充電回路を動作させる させないを切り替え るための充電制御用スィツチ回路と、 前記表示電圧生成回路が動作を開始してか ら所定時間が経過するまで前記充電回路が動作するように前記充電制御用スィッ チ回路を制御する充電制御回路と、 を設けている。
この構成により、 表示を行わないときには各回路の動作を停止して消費電流を 極めて少なく し、 表示を行う場合には、 動作を開始した直後に電源電圧によって も表示電圧を平滑化するための容量素子が充電されるので、 表示電圧生成回路が 動作を開始してから表示電圧が規定値に達するまでに要する時間が短縮される。 また、 上記構成において、 少なく とも前記表示電圧生成回路が動作を開始して から表示電圧が規定値に達するまでに要する時間が経過するまでは表示電圧を前 記パネルドライバに供給しない、 あるいは、 前記パネルドライパが動作しないよ うにしておけば、 前記表示電圧生成回路が動作を開始してから比較的短時間で表 示電圧が規定値に達するようになるとともに、 表示電圧が規定値に達した以降に L C Dの駆動が可能となる。
また、 前記充電回路を動作させる時間を、 前記充電回路を動作させた場合に表 示電圧が規定値に達するまでに要する時間としておけば、 前記表示電圧生成回路 が動作を開始してから全ての表示電圧が規定値に達した後に各抵抗に流れる無駄 な電力消費を増大させることなく最大限に短縮される。 図面の簡単な説明
図 1は本発明の第 1実施形態である L C D駆動装置のプロック図である。 図 2は本発明の第 1実施形態である L C D駆動装置における表示電圧生成回 路の構成を示す図である。
図 3は表示電圧の立ち上がりの波形を示す図である。
図 4は本発明の第 2実施形態である L C D駆動装置のプロック図である。 図 5は本発明の第 2実施形態である L C D駆動装置における表示電圧生成回 路の構成を示す図である。
図 6は従来の L C D駆動装置のプロック図である。
図 7は L C Dの構成を示す図である。 発明を実施するための最良の形態
以下に、 本発明の実施形態を図面を参照しながら説明する。 本発明の第 1実施 形態である L C D駆動装置のプロック図を図 1に示す。 尚、 従来技術として図 6 に示した L CD駆動装置と同一部分には同一符号を付して説明を省略する。 本第 1実施形態の L C D駆動装置 1 00— 1は、 昇圧回路 1、 表示電圧生成回路 2— 1、 パネルドライバ 3、 及び、 制御回路 4一 1から成り、 これらが共通の半導体 基板上に形成された 1チップの I Cとなっている。 表示電圧生成回路 2 - 1は昇 圧回路 1から出力される電圧 Vccから例えば 5種類の表示電圧 V 1、 V 2、 V 3、 V 4、 及び、 V 5を生成する。
表示電圧生成回路 2— 1の回路構成を図 2に示す。 電源電圧 (昇圧回路 1の出 力電圧) Vccとグランド GNDとの間には、 電源電圧 Vccの側から順に抵抗 R 1、 R 2、 R 3、 R4、 R 5が直列に接続されている。
抵抗 R 1 と抵抗 R 2との接続点の電圧、 抵抗 R 2と抵抗 R 3との接続点の電圧、 抵抗 R 3と抵抗 R4との接続点の電圧、 抵抗 R4と抵抗 R 5との接続点の電圧、 抵抗 R 5と抵抗 R 6との接続点の電圧は、 それぞれ演算増幅器 0 P 1、 OP 2、 0 P 3、 OP 4、 O P 5で構成された電圧フォロワ回路 V F 1、 VF 2、 V F 3、 V F 4、 V F 5を介して表示電圧 V 1、 V 2、 V 3、 V 4、 V 5として出力され る。 尚、 表示電圧 V I、 V 2、 V 3、 V4、 V 5はそれぞれ電圧フォロワ VF 1、 V F 2、 VF 3、 VF 4、 V F 5の出力側にそれぞれ接続された外付けのコンデ ンサ C l、 C 2、 C 3、 C 4、 C 5により平滑化されて出力される。 従って、 実 質的に直流電圧であると考えてよい。
第 1群スィ ッチ S W 1— 1、 SW l— 2、 SW l — 3、 SW l—4、 SW 1— 5の一端はそれぞれ抵抗 R 1 1、 R 1 2、 R 1 3、 R 1 4、 R 1 5を介して電源 電圧 Vccに接続されている。 第 1群スィッチ S W 1 — 1、 SW 1— 2、 S W 1 - 3、 SW l—4、 S W 1— 5の他端はそれぞれ電圧フォロワ V F 1の出力側とコ ンデンサ C 1 との接続点、 電圧フォロワ VF 2の出力側とコンデンサ C 2との接 続点、 電圧フォロワ V F 3の出力側とコンデンサ C 3との接続点、 電圧フォロワ V F 4の出力側とコンデンサ C 4との接続点、 電圧フォロワ V F 5の出力側とコ ンデンサ C 5との接続点に接続されている。
タイマ T一 1は、 制御回路 4一 1からの信号 S 1でカウン ト開始の指示を受け ると、 第 1群スィ ッチ S W 1— 1、 SW 1 — 2、 SW l— 3、 SW 1— 4、 及び、 SW 1— 5を ONさせるとともにカウン トを開始し、 その後、 カウン ト値が所定 時間 (具体的には、 表示電圧 V 5が規定値に達するまでに要すると想定される時 間) に相当するものとなると、 第 1群スィ ッチ SW 1 — 5を O F Fさせ、 また、 カウン ト値が所定時間 (具体的には、 表示電圧 V 4が規定値に達するまでに要す ると想定される時間) に相当するものとなると、 第 1群スィ ッチ SW 1— 4を 0 F Fさせ、 また、 カウン ト値が所定時間 (具体的には、 表示電圧 V 3が規定値に 達するまでに要すると想定される時間) に相当するものとなると、 第 1群スイ ツ チ SW 1— 3を OF Fさせ、 また、 カウン ト値が所定時間 (具体的には、 表示電 圧 V 2が規定値に達するまでに要すると想定される時間) に相当するものとなる と、 第 1群スィ ッチ SW 1 — 2を OF Fさせ、 また、 カウン ト値が所定時間 (具 体的には、 表示電圧 V 1が規定値に達するまでに要すると想定される時間) に相 当するものとなると、 第 1群スィ ツチ SW 1— 1を OF Fさせる。
尚、 制御回路 4一 1は、 入力されたコマンドが L CD 300への表示の開始を 指示する内容であれば、 昇圧回路 1、 表示電圧生成回路 2、 及び、 パネルドライ パ 3が動作を開始するように制御するとともに、 タイマ T— 1 に信号 S 1でカウ ン ト開始を指示するようになっている。
以上の構成により、 表示電圧生成回路 2— 1が動作を開始した直後には、 各表 示電圧 V 1、 V 2、 V 3、 V4、 V 5を平滑化するための各コンデンサ C 1、 C 2、 C 3、 C 4、 C 5には電源電圧 Vccからも各抵抗 R 1 1、 R 1 2、 R 1 3、 R 1 4、 R 1 5を介して電流が流れて各コンデンサ C 1、 C 2、 C 3、 C 4、 C 5が従来よりも急速に充電されるので、 各表示電圧 V 1、 V 2、 V 3、 V4、 V 5の立ち上がりの波形が従来では図 3 (a) に破線 Bで示すようなものであった のに対して本実施形態では図 3 (a) に実線 Aで示すようなものとなり、 各表示 電圧 V I、 V 2、 V 3、 V4、 V 5が規定値に達するまでに要する時間が約 1 8 0 [mS]に短縮される。 したがって、 表示電圧生成回路 2が動作を開始したのとほ ぼ同時に (すなわち、 図 3の taで) L CD 300の駆動を開始したとしても、 パ ネルドライバ 3からの駆動電圧が不安定になる期間が短縮され、 L CD 300に 表示を開始した直後に生じる画像の乱れを低減することができる。
そして、 本第 1実施形態では、 表示電圧生成回路 2— 1が動作を開始してから 対応する表示電圧が規定値に達するまでに要すると想定される時間が経過するま で各コンデンサを電源電圧 Vccで充電するようになつているので、 各表示電圧 V 1、 V 2、 V 3、 V4、 V 5が規定値に達した後に各抵抗に流れる無駄な電力消 費を増大させることなく最大限に短縮される。
図 3 (b ) は各抵抗 R 1 1〜R 1 5の抵抗値を同一にしたときの各出力電圧を その立ち上がりから規定値 V 1、 V 2、 V 3、 V4、 V 5になった後までの状態 を示している。 この場合、 各出力電圧がそれぞれの規定値に至るまでの時間は相 違している。 それに伴い、 スィッチを OF Fさせるタイミングは異なる。
尚、 各表示電圧が規定値に達する毎に対応する第 1群スィ ッチを OF Fさせる ようにする代わりに、 全ての表示電圧が規定値に達したときに全ての第 1群スィ ツチを OF Fさせるようにした場合は、 各表示電圧毎に規定値に達するまでの時 間がばらばらであるので、 抵抗 R l l、 R 1 2、 R 1 3、 R 1 4、 R 1 5のいず れかにて無駄な電力消費が発生してしまう。
そこで、 各抵抗 R 1 1、 R 1 2、 R 1 3、 R 14、 R 1 5の抵抗値を電圧の低 い出力につながる抵抗の方が電圧の高い出力につながる抵抗よりも大きくなるよ うに適切に設定しておけば、 表示電圧生成回路 2が動作を開始してから各表示電 圧 V I、 V 2、 V 3、 V4、 V 5が規定値に達するまでに要する時間が図 3 ( c) に示すように略同一となるので、 全ての第 1群スィッチを同じタイミングで OF Fさせればよくなり、 夕イマ T— 1の構成を簡略化することができる。
また、 各抵抗 R 1 1、 R 1 2、 R 1 3、 R 14、 R 1 5の抵抗値を適切に設定 しておけば、 各表示電圧 V 1、 V 2、 V 3、 V 4、 V 5がを数^ ^〜 200 [mS]に することができるようになり、 画像が乱れる期間がこの程度であれば、 L CD 3 0 0の応答が遅いこともあって、 人間の目ではそれを確認することができないこ と力ゝら、 表示電圧生成回路 2— 1が動作を開始したのとほぼ同時に L CD 300 の駆動を開始しても、 L CD 300に表示を開始した直後に生じる画像の乱れを 実質的に解消することができる。
また、 上記各実施形態では、 上述の表示電圧生成回路 2— 1、 及び後述する表 示電圧生成回路 2 - 2に電源を供給する/しないを切り替えることによって、 表 示電圧生成回路 2— 1、 2— 2の動作の開始 Z停止を切り替えることになるが、 演算増幅器 0P 1、 OP 2、 OP 3、 OP 4、 及び、 OP 5の出力の ONZOF Fを切り替えることができるようにしておき、 演算増幅器 ΟΡ 1、 OP 2、 OP 3、 O P 4、 及び、 OP 5の出力の ONZOF Fを切り替えることによって、 各 演算増幅器には電源を供給したままの状態で、 表示電圧生成回路 2— 1の出力動 作の開始/停止を切り替えるようになつていてもよい。 また、 各演算増幅器から 出力を行なわない場合には、 パイァス抵抗を 0 F Fするようなスィツチ回路を設 けておけば、 消費電力を削減することができる。
本発明の第 2実施形態である L CD駆動装置のプロック図を図 4に示す。 尚、 従来技術として図 2に示した L C D駆動装置と同一部分には同一符号を付して説 明を省略する。 本第 2実施形態の L C D駆動装置 1 00— 2は、 昇圧回路 1、 表 示電圧生成回路 2— 2、 パネルドライバ 3、 及び、 制御回路 4一 2から成り、 こ れらが共通の半導体基板上に形成された 1チップの I Cとなっている。 表示電圧 生成回路 2— 2は昇圧回路 1から出力される電圧 Vccから例えば 5種類の表示電 圧 V I、 V 2、 V 3、 V4、 及び、 V 5を生成する。
表示電圧生成回路 2— 2の回路構成を図 5に示す。 尚、 上記第 1実施形態にお ける表示電圧生成回路 2— 1 と同一部分には同一符号を付して説明を省略する。 表示電圧 V I、 V 2、 V 3、 V4、 V 5はそれぞれ第 2群スィ ッチ SW2— 1、 SW2— 2、 SW2— 3、 SW2— 4、 S W 2— 5を介して出力される。
夕イマ T一 2は、 制御回路 4— 2からの信号 S 1でカウント開始の指示を受け ると、 第 1群スィッチ SW 1— 1、 SW 1 — 2、 SW 1— 3、 SW 1— 4、 及び、 SW 1— 5を ONさせるとともにカウントを開始する。 その後、 カウント値が所 定時間 (具体的には、 表示電圧 V 5が規定値に達するまでに要すると想定される 時間) に相当するものとなると、 第 1群スィッチ SW 1— 5を OFFさせるとと もに、 第 2群スィ ッチ SW2— 5を ONさせ、 また、 カウン ト値が所定時間 (具 体的には、 表示電圧 V 4が規定値に達するまでに要すると想定される時間) に相 当するものとなると、 第 1群スィ ッチ SW 1— 4を OFFさせるとともに、 第 2 群スィ ッチ SW2— 4を ONさせ、 また、 カウン ト値が所定時間 (具体的には、 表示電圧 V 3が規定値に達するまでに要すると想定される時間) に相当するもの となると、 第 1群スィ ッチ SW 1— 3を O F Fさせるとともに、 第 2群スィ ッチ SW2— 3を ONさせ、 また、 カウン ト値が所定時間 (具体的には、 表示電圧 V 2が規定値に達するまでに要すると想定される時間) に相当するものとなると、 第 1群スィ ッチ SW 1— 2を OF Fさせるとともに、 第 2群スィ ッチ SW2— 2 を ONさせ、 また、 カウン ト値が所定時間 (具体的には、 表示電圧 V Iが規定値 に達するまでに要すると想定される時間) に相当するものとなると、 第 1群スィ ツチ SW 1 — 1を OF Fさせるとともに、 第 2群スィ ッチ SW2— 1を ONさせ、 さ らに、 全ての第 2群スィ ッチが ONした状態になるとカウントが終了した旨を 信号 S 2で制御回路 4一 2に通知する。
尚、 制御回路 4一 2は、 入力されたコマンド COMが L CD 300への表示の 開始を指示する内容であれば、 昇圧回路 1、 及び、 表示電圧生成回路 2が動作を 開始するように制御するとともに、 タイマ T— 2に信号 S 1でカウン ト開始を指 示するようになっている。 また、 制御回路 4— 2は、 夕イマ T一 2からの信号 S 2で上記通知を受けると、 パネルドライバ 3の動作を開始させる、 すなわち、 L C D 300の駆動を開始させるようになっている。
以上の構成により、 表示電圧生成回路 2— 2が動作を開始した直後には、 各表 示電圧 V 1、 V 2、 V 3、 V4、 V 5を平滑化するための各コンデンサ C 1、 C 2、 C 3、 C 4、 C 5には電源電圧 Vccからも各抵抗 R 1 1、 R 1 2、 R 1 3、 R 1 4、 R 1 5を介して電流が流れて各コンデンサ C 1、 C 2、 C 3、 C 4、 C 5が従来より も急速に充電されるので、 各表示電圧 V I、 V 2、 V 3、 V4、 V 5の立ち上がりの波形が従来では図 3に破線で示すようなものであつたのに対し て本実施形態では図 3に実線で示すようなものとなり、 各表示電圧 V I、 V 2、 V 3、 V4、 V 5がが短縮され、 さらに、 電源電圧 Vccで各コンデンサ C 1、 C 2、 C 3、 C 4、 C 5を充電している間は、 各表示電圧 V 1、 V 2、 V 3、 V 4、 V 5をパネルドライバ 3に供給しないようになっており、 各表示電圧 V 1、 V 2、
V 3、 V 4、 V 5が規定値に達した時点 (すなわち、 図 3の t でパネルドライ パ 3による L C D 3 0 0の駆動が可能となる。 したがって、 L C D 3 0 0に表示 が開始されるまでに要する時間の増大を抑制しながら、 L C D 3 0 0に表示を開 始した直後に生じる画像の乱れを解消することができる。
そして、 本第 2実施形態では、 表示電圧生成回路 2— 2が動作を開始してから 対応する表示電圧が規定値に達するまでに要すると想定される時間が経過するま で各コンデンサを電源電圧 V ccで充電するようになつているので、 L C D 3 0 0 に表示が開始されるまでに無駄な電力消費を伴うことなく最大限に短縮される。 尚、 表示を停止する場合には、 全ての第 2群スィ ッチは表示電圧生成回路 2— 2への電源の供給の遮断に伴って O F Fするようになつている。 また、 動作開始 時に第 2群スィ ツチに対応する第 1群スィ ツチが 0 F Fする毎に第 2スィ ッチ群 を O Nさせるようになっているが、 このようにする代わりに、 全ての第 1群スィ ツチが O F Fした状態になると、 全ての第 2群スィ ッチを同時に O Nさせるよう にしてもよい。 このようにすれば、 タイマ T— 2の構成を簡略化することができ るし、 全ての表示電圧が規定値に達するまでパネルドライバ 3には表示電圧が供 給されないので、 表示電圧生成回路 2— 2が出力動作を開始するのと同時にパネ ルドライバ 3の動作を開始させても、 画像が乱れることはなく なる。
また、 上記第 2実施形態においては、 対応する第 1群スィ ッチと第 2群スイ ツ チとに関して、 第 1群スィ ッチを O Nから O F Fに切り替えるタイ ミ ングと、 第 2群スィ ツチを O F Fから O Nに切り替える夕ィ ミ ングとが略同じであつたが、 このようにする代わりに、 第 1群スィ ッチを O F Fさせてから所定時間が経過し た後に第 2群スィ ッチを O Nさせるようにしてもよい。 このようにすれば、 コン デンサの容量値がある程度大きい方向にばらついたとしても、 表示電圧が規定値 に達してから L C Dの駆動が開始されるようになるので、 L C Dに表示を開始し た直後に生じる画像の乱れを解消することができる。
尚、 上記各実施形態の L C D駆動装置では、 表示電圧を平滑化するためのコン デンサを外付けと しているが、 寄生容量のみを用いたり、 一部のコンデンサのみ を外付けにするようにしてもよい。 また、 昇圧回路を内蔵せず、 表示電圧生成回 路がパッテリから供給される電圧から表示電圧を直接生成するようになっていて も構わない。 また、 外部から表示データが入力されるようになっていたが、 制御 回路内の R O Mデータのみを用いて表示する構成であっても構わない。 さらに、 表示電圧は他の方式により生成する構成であっても構わないし、 L C Dはセグメ ン ト方式でも構わない。 産業上の利用可能性
本発明によれば、 表示電圧生成回路が動作を開始してから表示電圧がが短縮さ れるので、 表示電圧生成回路が動作を開始したのとほぼ同時に L C Dの駆動を開 始したと しても L C Dの駆動電圧が不安定になる期間が短縮され、 L C Dに表示 を開始した直後に生じる画像の乱れを低減することができる。
また、 表示電圧生成回路が動作を開始してから表示電圧がが短縮されるととも に、 表示電圧が規定値に達した以降に L C Dの駆動が可能となるので、 L C Dに 表示が開始されるまでに要する時間の増大を抑制しながら、 L C Dに表示を開始 した直後に生じる画像の乱れを解消することができる。
また、 表示電圧生成回路が動作を開始してから表示電圧が規定値に達した後に 各抵抗に流れる無駄な電力消費が増大することなく最大限に短縮される。 このよ うな本発明は L C D駆動装置に好適である。

Claims

請求の範囲
1 L C D表示を行うための表示用のパイァス電圧としての表示電圧を生成 する表示電圧生成回路と、 前記表示電圧を平滑化するための容量素子と、 前記表 示電圧を用いて L C Dを駆動するパネルドライバと、 を備えた L C D駆動装置に おいて、
前記容量素子を電源電圧で充電する充電回路と、 前記充電回路を動作させるノ させないを切り替えるための充電制御用スィツチ回路と、 前記表示電圧生成回路 が動作を開始してから所定時間が経過するまで前記充電回路が動作するように前 記充電制御用スィツチ回路を制御する充電制御回路と、 を設けたことを特徴とす る L C D駆動装置。
2 前記表示電圧を前記パネルドライパに供給する Zしないを切り替えるた めの表示電圧供給制御用スィツチ回路と、 少なく とも前記表示電圧生成回路が動 作を開始してから前記表示電圧が規定値に達するまでに要する時間が経過するま では前記表示電圧が前記パネルドライバに供給されないように前記表示電圧供給 制御用スィツチ回路を制御する表示電圧供給制御回路と、 を設けたことを特徴と する請求項 1 に記載の L C D駆動装置。
3 前記充電回路を動作させる時間が、 前記充電回路を動作させた場合に前 記表示電圧が規定値に達するまでに要する時間であることを特徴とする請求項 1 に記載の L C D駆動装置。
4 以下のものから成る L C D駆動装置:
L C D表示を行うための複数の表示用のバイアス電圧としての複数の表示電圧 を生成する表示電圧生成回路と、
前記表示電圧生成回路の各出力にそれぞれ接続され前記表示電圧を平滑化する 複数の容量素子と、
前記各容量素子をそれぞれ電源電圧で充電する複数の充電回路と、
前記各充電回路を動作させる/させないを個別に又は一斉に切り替えるための 複数の充電制御用スィッチと、
前記表示電圧生成回路が動作を開始してから所定時間が経過するまで前記充電 回路が動作するように前記充電制御用スィ ツチ回路を制御する充電制御回路と、 前記各容量素子により平滑化された表示用のパイァス電圧を用いて L C Dを駆 動するパネルドライノ
5 請求項 4に記載の L C D駆動装置であって、 前記各充電回路は一端が電 源電圧に接続され他端が前記充電制御用スィツチを介して前記各容量素子にそれ ぞれ接続された抵抗を有しており、 前記充電制御回路はカウント開始の指示信号 を受けると前記充電制御用スィツチを O Nさせるとともにカウントを開始し前記 容量素子により平滑された電圧が所定の電圧値となるカウント値に達すると前記 充電制御用スィツチを 0 F Fするようになつている。
6 L C D駆動装置は、 パッテリからの電圧を昇圧する昇圧回路と、 この昇 圧回路の出力電圧を電源電圧として複数の表示電圧を生成する表示電圧生成回路 と、 表示データに応じて前記複数の表示電圧を用いて L C Dを駆動するパネルド ライパと、 前記昇圧回路 ·表示電圧生成回路 ·パネルドライバを制御する制御回 路とから成っており、 前記表示電圧生成回路は、
前記複数の表示電圧をそれぞれ平滑化するための複数の容量素子と、 前記複数の容量素子を電源電圧で充電する複数の充電回路と、
前記複数の充電回路を動作させる させないを切り替えるための複数の充電制 御用スィ ツチと、
前記表示電圧生成回路が動作を開始してから所定時間が経過するまで前記複数 の充電回路が動作するように前記複数の充電制御用スィツチを制御する充電制御 回路と、
を備えている。 請求項 6に記載の L C D駆動装置であって、 前記各充電回路は一端が電 源電圧に接続され他端が前記充電制御用スィツチを介して前記容量素子に接続さ れた抵抗を有しており、 前記充電制御回路はカウント開始の指示信号を受けると 前記スィツチを O Nさせるとともにカウントを開始し前記容量素子により平滑さ れた電圧が所定の電圧値となるカウント値に達すると前記スィツチを O F Fする ようになつている。
8 請求項 6に記載の L C D駆動装置であって、 更に、 前記各容量素子の出 力電圧を前記パネルドライバに供給する/供給しないを切り替える複数の表示電 圧供給制御用スィ ツチと、 前記各表示電圧供給制御用スィツチを制御する表示電 圧供給制御回路とを備え、 前記表示電圧供給制御回路は、 全ての充電制御用スィ ッチが 0 F Fした状態になると、 全ての表示電圧供給制御用スィツチを O Nする。
9 請求項 1〜請求項 8のいずれかに記載の L C D駆動装置であって、 前記 各抵抗は対応する容量素子から出力されるべき出力電圧が低い程、 抵抗値が大き く、 各スィッチは同一のタイミングで制御される。
PCT/JP2001/008318 2000-09-26 2001-09-25 Appareil de commande d'ecran a cristaux liquides (lcd) WO2002027703A1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020027006661A KR100546813B1 (ko) 2000-09-26 2001-09-25 Lcd구동장치
US10/130,766 US6844867B2 (en) 2000-09-26 2001-09-25 LCD drive apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000-292139 2000-09-26
JP2000292139A JP4165989B2 (ja) 2000-09-26 2000-09-26 Lcd駆動装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US10/949,457 Continuation US7456818B2 (en) 2000-09-26 2004-09-27 LCD driver device

Publications (1)

Publication Number Publication Date
WO2002027703A1 true WO2002027703A1 (fr) 2002-04-04

Family

ID=18775116

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2001/008318 WO2002027703A1 (fr) 2000-09-26 2001-09-25 Appareil de commande d'ecran a cristaux liquides (lcd)

Country Status (4)

Country Link
US (2) US6844867B2 (ja)
JP (1) JP4165989B2 (ja)
KR (1) KR100546813B1 (ja)
WO (1) WO2002027703A1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100363540B1 (ko) * 2000-12-21 2002-12-05 삼성전자 주식회사 고속으로 구동되는 액정 디스플레이 장치 및 그것을 위한계조전압 발생회로
KR100484162B1 (ko) * 2002-09-13 2005-04-19 삼성전자주식회사 디스플레이 기기의 저 전력 장치
JP4100178B2 (ja) * 2003-01-24 2008-06-11 ソニー株式会社 表示装置
JP2005137066A (ja) * 2003-10-28 2005-05-26 Sanyo Electric Co Ltd 電源回路
JP2005135031A (ja) * 2003-10-28 2005-05-26 Sanyo Electric Co Ltd 電源回路
KR100849214B1 (ko) 2007-01-16 2008-07-31 삼성전자주식회사 차지 쉐어시 전력 소모를 줄일 수 있는 데이터 드라이버장치 및 디스플레이 장치
JP4306768B2 (ja) * 2007-06-18 2009-08-05 エプソンイメージングデバイス株式会社 電気光学装置及び電子機器
CN101675465B (zh) * 2007-07-18 2012-05-23 夏普株式会社 显示装置及其驱动方法
JP5937853B2 (ja) * 2012-03-09 2016-06-22 ローム株式会社 ガンマ補正電圧発生回路およびそれを備える電子機器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02102522U (ja) * 1989-01-30 1990-08-15
JPH11167366A (ja) * 1997-09-30 1999-06-22 Casio Comput Co Ltd 表示素子の駆動回路及び駆動方法
JPH11219147A (ja) * 1998-01-29 1999-08-10 Oki Micro Design Miyazaki Co Ltd 表示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02102522A (ja) 1988-10-12 1990-04-16 Ube Ind Ltd ヒ素含有結晶薄膜の製造法
JPH07159754A (ja) 1993-12-08 1995-06-23 Toshiba Corp 半導体集積回路
DE69532466T2 (de) * 1994-07-14 2004-10-21 Seiko Epson Corp Stromversorgungsschaltung, flüssigkristallanzeigevorrichtung und elektronisches gerät
US5712692A (en) * 1994-11-30 1998-01-27 Kabushiki Kaisha Pilot Driving power unit for driving liquid crystal display element and liquid crystal light-modulating device
KR0145615B1 (ko) * 1995-03-13 1998-12-01 김광호 박막 트랜지스터 액정 표시장치의 구동장치
KR100237887B1 (ko) * 1997-07-28 2000-01-15 구본준 액정판넬용 전압발생회로
KR100455651B1 (ko) * 1997-08-08 2005-01-17 삼성전자주식회사 다중출력 직류/직류 전압 변환장치 및 이를 이용한 액정 표시 장치
KR100363540B1 (ko) * 2000-12-21 2002-12-05 삼성전자 주식회사 고속으로 구동되는 액정 디스플레이 장치 및 그것을 위한계조전압 발생회로

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02102522U (ja) * 1989-01-30 1990-08-15
JPH11167366A (ja) * 1997-09-30 1999-06-22 Casio Comput Co Ltd 表示素子の駆動回路及び駆動方法
JPH11219147A (ja) * 1998-01-29 1999-08-10 Oki Micro Design Miyazaki Co Ltd 表示装置

Also Published As

Publication number Publication date
KR100546813B1 (ko) 2006-01-26
US7456818B2 (en) 2008-11-25
US20020190938A1 (en) 2002-12-19
JP2002099261A (ja) 2002-04-05
KR20020060754A (ko) 2002-07-18
US20050057469A1 (en) 2005-03-17
US6844867B2 (en) 2005-01-18
JP4165989B2 (ja) 2008-10-15

Similar Documents

Publication Publication Date Title
JP3607033B2 (ja) 半導体装置
KR100860169B1 (ko) 전원회로를 내장한 반도체 집적회로, 액정표시 제어장치 및 휴대용 전자기기
JP2003043997A (ja) 電流駆動型のディスプレイの駆動回路並びにその駆動方法
KR0151839B1 (ko) 전원 회로
US8564531B2 (en) Electronic apparatus and method of driving the same
WO2002027703A1 (fr) Appareil de commande d'ecran a cristaux liquides (lcd)
US7230471B2 (en) Charge pump circuit of LCD driver including driver having variable current driving capability
US20080122828A1 (en) Power supply circuit for liquid crystal display device and liquid crystal display device using the same
US7864147B2 (en) Method and apparatus for driving capacitive load, and LCD
JP3372142B2 (ja) 液晶表示装置及びその駆動回路
US20080100233A1 (en) Apparatus Comprising a Charge Pump and Lcd Driver Comprising Such an Apparatus
JP4396519B2 (ja) 電源回路及び電源回路の駆動方法
JP4384012B2 (ja) 静電アクチュエータ及びその駆動方法
JP4406969B2 (ja) El表示装置
JP6476572B2 (ja) ドライバー、電気光学装置及び電子機器
JP2000010065A (ja) 半導体集積回路装置
JPS63182913A (ja) 電界効果トランジスタの駆動回路
CN110890048B (zh) 伽马电压生成电路及显示装置
JP4149107B2 (ja) 液晶ドライバic
JP2006074925A (ja) チャージポンプ回路
CN111681617A (zh) 一种双显示屏背光驱动电路、方法及双显示屏设备
JP5046518B2 (ja) 圧電素子の駆動回路
KR20230070105A (ko) 전원 공급 장치 및 이를 포함하는 표시 장치
JP2000316237A (ja) 充電制御方法および充電制御装置
JP2013009535A (ja) 電源回路およびそれを用いたディスプレイ装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN KR US

WWE Wipo information: entry into national phase

Ref document number: 10130766

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1020027006661

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 1020027006661

Country of ref document: KR

WWG Wipo information: grant in national office

Ref document number: 1020027006661

Country of ref document: KR