WO1999019832A1 - Trägerelement für einen halbleiterchip zum einbau in chipkarten - Google Patents

Trägerelement für einen halbleiterchip zum einbau in chipkarten Download PDF

Info

Publication number
WO1999019832A1
WO1999019832A1 PCT/DE1998/002768 DE9802768W WO9919832A1 WO 1999019832 A1 WO1999019832 A1 WO 1999019832A1 DE 9802768 W DE9802768 W DE 9802768W WO 9919832 A1 WO9919832 A1 WO 9919832A1
Authority
WO
WIPO (PCT)
Prior art keywords
connections
carrier element
element according
semiconductor chip
chip
Prior art date
Application number
PCT/DE1998/002768
Other languages
English (en)
French (fr)
Inventor
Frank PÜSCHNER
Jürgen Fischer
Josef Heitzer
Original Assignee
Siemens Aktiengesellschaft
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Aktiengesellschaft filed Critical Siemens Aktiengesellschaft
Priority to BR9806706-0A priority Critical patent/BR9806706A/pt
Priority to JP52075299A priority patent/JP3839063B2/ja
Priority to EP98956777A priority patent/EP0951692A1/de
Priority to UA99063283A priority patent/UA46136C2/uk
Publication of WO1999019832A1 publication Critical patent/WO1999019832A1/de
Priority to US09/333,322 priority patent/US6719205B1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • G06K19/0775Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card arrangements for connecting the integrated circuit to the antenna
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49855Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48095Kinked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48257Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48471Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area being a ball bond, i.e. wedge-to-ball, reverse stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73257Bump and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01032Germanium [Ge]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • Y10T29/49146Assembling to base an electrical component, e.g., capacitor, etc. with encapsulating, e.g., potting, etc.

Definitions

  • the invention relates to a carrier element for a semiconductor chip with at least two connections, in particular for installation in chip cards, the element having a wrapping compound that surrounds and protects the semiconductor chip, the connections are made of conductive material and have a reduced thickness at the mutually facing ends , the cross section having only one step.
  • the semiconductor chip is arranged in the region of this section of reduced thickness on the connections and is mechanically connected to them.
  • Such a support element is known from JP 08-116016 A from Patent Abstracts of Japan.
  • this known carrier element is not suitable for installing m chip cards, since it is provided on both sides with encapsulation compound and the connections are not accessible in a suitable manner.
  • No. 5,134,773 discloses a carrier element with contact surfaces made of conductive material in the form of a so-called leed frame, in which the semiconductor chip is glued to a centrally arranged chip island and is electrically connected to peripherally arranged contact surfaces by means of bonding wires.
  • the semiconductor chip is surrounded by a sheathing compound protecting it and the bond wires, which also holds the contact areas in position. Since the contact surfaces must be freely accessible from the side facing away from the chip, the wrapping aces are only present on one side.
  • the contact surfaces on the side facing away from the chip have undercuts in the area of the slots which are electrically insulating from one another. fertilize, which are filled in by the encapsulation and create a kind of riveted connection.
  • the carrier element described in US Pat. No. 5,134,773 is designed for so-called contact-type chip cards, that is to say it has contact surfaces lying on a surface of the chip card and accessible from outside for a reading device, but it is readily possible and also known to provide only two connections. which can be electrically connected to a coil arranged on the card or on a card layer.
  • connections in Zan. and design to provide such that they are equally suitable for both a connection to a coil or antenna and a reader.
  • a typical structure for a chip card for contactless use is composed as follows:
  • the coil support film has a thickness of approximately 200 ⁇ m
  • the two core films each have a thickness of approximately 100 ⁇ m
  • two printing films on each side have a thickness of approximately 150 ⁇ m
  • two scratch-proof films a thickness of about 50 ⁇ m each. Together, this results in a thickness of approximately 800 ⁇ m in accordance with ISO standard 7816. This results in a necessary support element phone of less than 400 ⁇ m as well as a possible expansion in the card level.
  • the object of the invention is to provide a support element that has a low height and an improved bruising behavior and is easy to produce.
  • connections which are part of a holder frame, a so-called lead frame, during the assembly of the semiconductor chip and the encapsulation of the chip and the connecting lines, have a section of reduced thickness such that the cross section has only one step on one side.
  • the section of reduced thickness is produced in accordance with the invention by embossing. A reduction in the thickness to 50 is necessary. In most cases, the nominal connection is sufficient.
  • a main surface of the connections is flat, while the opposite surface has a step.
  • the semiconductor chip is arranged in the region of this section. It can be arranged on the side of the step or on the opposite side.
  • the chip is expediently mounted with its active side oriented away from the connections if it is arranged on the step side of the connections. If it is located on the side opposite the step side, it is from
  • Chipmsel has not only the advantage ge ⁇ ringerer thickness of the carrier element but also a ⁇ en BES sere anchoring of Umhullungsmasse ⁇ en with terminals, since the Umhullungsmasse can enclose the Cnip from both sides and a good connection from the chip to the terminals is .
  • the chip capsule By eliminating the chip capsule, there are no longer any notch effects, so that better breaking strength properties result.
  • connection surfaces Due to the desired low height of the support element, one of the connection surfaces will be exposed and will be available for contacting.
  • a chip card especially a laminated one
  • connections can protrude beyond the dimensions of the enveloping mass and form contact tabs for antenna connections there.
  • This is advantageous for an assembly in which the antenna coil is applied to a carrier film.
  • the carrier film advantageously has a recess or recess in which the enveloping mass comes to lie, while the connections or, in this case, the contact tabs come to rest on the coil carrier film on the coil connections.
  • connection only in the area of the enveloping mass, which has the advantage that a carrier element of this type can also be retrofitted into an already laminated card which, however, has a cutout.
  • the ends of the antenna coil are expediently located in this recess in order to be able to be connected in a simple manner to the support element connections, for example by gluing or soldering or also by resilient connecting parts.
  • a support element that only has such contact surfaces instead of contact tabs projecting beyond the edge can also be applied directly to a coil support film.
  • the corresponding core film of the card laminate should have a recess.
  • the contact tabs can advantageously have a widened end in order to be able to be better connected to connections of wound coils.
  • connection lugs are bent again at right angles, preferably in the other direction, an even better anchoring results. This also creates additional contact surfaces that can be used for an alternative installation.
  • FIG. 1-6 different cross-sectional embodiments of a support element according to the invention
  • Figure 7 em carrier element with contact tabs for mounting on a coil carrier film
  • Figure 8 em carrier element with contact surfaces for mounting on a coil carrier film or directly in a chip card.
  • FIG. 1 shows a support element according to the invention in cross-section, as indicated in FIG. 7.
  • Two connections 1 are arranged along opposite edges of the carrier element. They serve on the one hand as an Au surface for a semiconductor chip 2 and on the other hand for contacting it from outside of the carrier element. For this purpose, they are connected to the semiconductor chip 2 via bonding wires 4.
  • the semiconductor 2 is mechanically connected to the connections 1 with an adhesive 3.
  • the semiconductor chip 2 and the bonding wires 4 are encapsulated or encapsulated with a coating compound 5.
  • the wrapping mass 5 advantageously has a light color which does not show through the layers of a chip card, as is the case with black masses which are usually available on the market.
  • connections 1 are advantageously arranged in the area of diagonal corners of the carrier element in order to serve a uniform and balanced base for the semiconductor chip 2 during the installation.
  • the connections 1 are included for the purpose of the installation a frame holding it, a so-called leadframe, is connected and is punched out of the chip after assembly and overmolding or casting.
  • only two connections 1 are provided, since these carrier elements are particularly suitable for contactless chip cards.
  • Umhullungsmasse 5 can envelop the ge ⁇ entire chip 2 and thus a better adhesion of the at ⁇ connections 1 cause the carrier element, since they are retained to a large extent by the adhesive joint 3, not only because of the adhesion forces between the encapsulation compound 5 and the connections 1.
  • connections 1 An even better anchoring of the connections 1 is achieved if they are angled, as shown in FIG. 2.
  • a first section 1c of the connections 1 is bent at an approximately right angle to the chip 2 hm.
  • a second gate l ⁇ can also be bent in the right direction m in the other direction. This creates a further contact surface that is accessible from the outside, so that such a support element is also suitable for so-called combination cards, since it can be connected to a coil from one side and can be contacted from the other side by a reading device.
  • more than two connections are required for this. It was enough, however, to turn only two.
  • the main aspect of the carrier element according to the invention can be seen in a section 1 a of the connections 1, which has a smaller thickness compared to the nominal thickness, but a step in cross section is only on one side of the connections 1.
  • the overall height of the carrier element can be reduced by approximately half the connection thickness if the semiconductor chip 2 is placed in the region of these sections with a smaller thickness 1 a. Since these sections 1 a can be kept small, the mechanical properties of the connections 1 are not impaired.
  • the semiconductor chip 2 is arranged on the side of the cross-sectional step of the connections 1, the active side of the semiconductor chip 2, that is to say the side that the Integrated circuits, oriented away from the connections 1.
  • FIGS. 3 and 4 show variants in which the semiconductor chip 2 is arranged on the side of the connections 1 opposite the cross-sectional step , the active side being oriented toward the connections 1 hm.
  • the bonding wires 4 are led erfmdungsgeseller manner to the sections of lesser thickness la, so that it must be provided by the loop height of the bonding wires, no additional height of the Tra ⁇ gerelements.
  • a further saving in height can be achieved if the chip back side is not provided with encapsulation compound 5, as shown in FIG. 4. This is possible because the active side of the semiconductor chip 2 is oriented towards the connections 1 nm.
  • FIGS. 5 and 6 show further assembly variants in which the semiconductor chip 2 m is connected to the connections 1 using the so-called flip-chip technology.
  • the connection pads of the chip 2 are connected directly to the connection sections with a smaller thickness la.
  • the lowest height has the carrier element according to FIG. 6, in which the semiconductor chip 2 m flip-chip technology is mounted in the region of the gates of reduced thickness 1 a and the back of the chip remains uncovered by encapsulation compound 5.
  • FIG. 7 shows a possible installation variant of a carrier element according to the invention, a carrier film 7 for an antenna coil 8.
  • the carrier element has connections 1 with contact tabs, that is to say connections 1, which protrude beyond the edge of the encapsulation compound 5.
  • the contact lugs have widened ends 1b in order to enable better contacting with the coil connections 10.
  • the encapsulation mass 5 m, a recess 9 of the carrier film 7 is inserted, the contact lugs 1 coming into contact with the coil connections 10 m.
  • This mounting variant enables a particularly planar installation of a support element in a laminated card.
  • FIG. 8 shows a variant in which the connections 1 are designed as contact surfaces (which cannot be seen in the figure since they lie on the underside of the carrier element).
  • the sections protruding beyond the edge of the encapsulation compound 5 have been removed, for example already during the punching out of the lead frame.
  • the support element is placed on the coil support film 7 and contacted with the coil connections 10.
  • the upper core film of the chip card lammate must have a cutout.
  • This embodiment of the carrier element can, however, also be retrofitted to an already laminated or cast card 11 which has a recess 12 for this purpose.
  • the coil connections 10 can be seen, which, due to this preferred position, allow simple contacting with the support element connections 1.
  • Chip card 11 enables a so-called combination card to be produced in a simple manner, which on the one hand has contact surfaces for contacting a reading device, which lie on a surface of the chip card 11 and on the other hand contains a coil 8.
  • a carrier element according to FIG. 2 is particularly suitable for this.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Credit Cards Or The Like (AREA)
  • Die Bonding (AREA)

Abstract

Trägerelement für einen Halbleiterchip (2) mit zumindest zwei Anschlüssen (1) insbesondere zum Einbau in Chipkarten (11), das eine den Halbleiterchip (2) schützende Umhüllungsmasse (5) aufweist. Die Anschlüsse (1) sind an einer der Hauptoberflächen der Umhüllungsmasse (5) entlang nur zweier entgegengesetzter Kanten angeordnet. Sie sind aus leitfähigem Material und haben an den einander zugewandten Enden (1a) eine verringerte Dicke, wobei der Querschnitt nur einseitig eine Stufe aufweist. Der Halbleiterchip (2) ist im Bereich dieses Abschnittes verringerter Dicke (1a) auf den Anschlüssen (1) angeordnet und mit diesen mechanisch verbunden.

Description

Beschreibung
Tragerelement für einen Halbleiterchip zum Einbau in Chipkarten
Die Erfindung betrifft ein Tragerelement für einen Halbleiterchip mit zumindest zwei Anschl ssen, insbesondere zum Einbau in Chipkarten, wobei das Element eine den Halbleiterchip umhüllende und schutzende Umhullungsmasse aufweist, die An- Schlüsse aus leitfahigem Material sind und an den einander zugewandten Enden eine verringerte Dicke haben, wobei der Querschnitt nur einseitig eine Stufe aufweist. Der Halbleiterchip ist im Bereich dieses Abschnittes verringerter Dicke auf den Anschlüssen angeordnet und mit diesen mechanisch ver- bunden.
Ein solches Tragerelement ist aus der JP 08-116016 A aus Patent Abstracts of Japan bekannt. Dieses bekannte Tragerelement ist jedoch nicht zum Einbau m Chipkarten geeignet, da es beidseitig mit Umhullungsmasse versehen ist und die Anschlüsse nicht m geeigneter Weise zugänglich sind.
Tragerelemente für einen Halbleiterchip zum Einbau m Chipkarten sind m vielfaltiger Weise bekannt geworden. So offen- bart die US 5,134,773 ein Tragerelement mit aus leitfahigem Material Gestehenden Kontaktflachen m Form eines sogenannten Leedframes, bei dem der Halbleiterchip auf eine mittig angeordnete Chipinsel geklebt ist und mittels Bonddrahte mit pe- ripher angeordneten Kontaktflachen elektrisch verbunden ist. Der Halbleiterchip ist von einer ihn und die Bonddrahte schutzenden Umhullungsmasse umgeben, die außerdem die Kontaktflachen in ihrer Position halt. Da die Kontaktflachen von der dem Chip abgewandten Seite freizuganglich sein müssen ist die Umhul-lungs asse nur einseitig vorhanden. Um trotzdem ei- nen guten mechanischen Halt zu bieten weisen die Kontaktflachen auf der dem Chip abgewandten Seite im Bereich der sie voneinander elektrische isolierenden Schlitze Hinterschnei- düngen auf, die von der Umhullungsmasse ausgefüllt werden und eine Art Nietverbindung bewerkstelligen.
Das m der US 5,134,773 beschriebene Tragerelement ist zwar für sogenannte kontaktbehaftete Chipkarten ausgelegt, das heißt es weist an einer Oberflache der Chipkarte liegende, von außen für ein Lesegerat zugängliche Kontaktflachen auf, es ist jedoch ohne weiteres möglich unα auch bekannt, nur zwei Anschlüsse vorzusehen, die mit einer m der Karte bzw. auf einem Kartenmlay angeordneten Spule elektrisch verbunαen werden können.
Außerdem ist es möglich, Anschlüsse in Zan. und Ausgestaltung derart vorzusehen, daß sie für sowohl für eine Verbindung mit einer Spule bzw. Antenne als auch mit einem Lesegerat gleichermaßen geeignet sind.
Bei der Herstellung von kontaktlosen Chipkarten m Laminier- technik, das bedeutet, daß eine Spulentragerfolie auf die aas Tragerelement montiert ist mit mindestens zwei Deckfolien verscnweißt wird, kommt es darauf an, as einzulaminierende, als Fremdkörper anzusehende Tragerelement geometrisch so klein wie möglich zu gestalten, um ein optimales Umfließen der unter Temperatur und Druck erweicnten Deckfolien um das Tragerelement herum zu ermöglichen und damit eine qualitativ hochwertige Karte ohne Einfallstellen und Druckbildverwehun- gen das heißt also plane Operflachen für einen nachträglichen Druck zu erreichen.
Ein typischer Aufbau für eine Chipkarte für kontaktlose Anwendung setzt sich folgendermaßen zusammen: Die Spulentrager- folie hat eine Dicke von etwa 200μm, die zwei Kernfolien eine Dicke von jeweils etwa lOOμm, zwei Druckfolien auf beiden Seiten hapen eine Dicke von jeweils etwa 150μm und zwei Kratzscnutzfolien eine Dicke von jeweils etwa 50μm. Zusammen ergibt sich eine Dicke von etwa 800μm gemäß der ISO-Norm 7816. Daraus ergibt sich eine erforderliche Tragerelementhone von weniger als 400μm sowie eine klemstmogliche Ausdehnung in der Kartenebene.
Bei einer Realisierung des aus der US 5,134,773 bekannten Tragerelements ergibt sich eine Hohe von mehr als 400μm aufgrund der Montage des Chips auf einer Chipinsel und der Schleifenhohe der Bonddrahte.
Die Aufgabe der Erfindung ist es, ein Tragerelement anzuge- ben, daß eine geringe Hohe hat sowie ein verbessertes Brucn- verhalten und dabei einfach nerzustellen ist.
Die Aufgabe wird durch eine Tragerelement gemäß Ansprucn 1 gelost. Vorteilhafte Weiterbildung der Erfindung sind m αen Unteranspruchen angege en.
Die Anschlüsse, die wahrend der Montage des Halbleiterchips und dem Umhüllen des Chips und der Verbmdungsleitungen Bestandteil eines Halteranmens, eines sogenannten Leadframes sind, haben einen Abschnitt geringerer Dicke derart, daß αer Querschnitt nur einseitig eine Stufe aufweist. Der Abscnmtt geringerer Dicke ist m erfmdungsgemaßer Weise durch Prägen hergestellt. Dabei ist eine Reduzierung der Dicke auf 50. αer nominalen Anschlußαicie ist für die meisten Falle ausrei- chend.
Das bedeutet, daß eine Hauptoberflache der Anschlüsse eben ist wahrend die gegenüberliegende Oberflache eine Stufe aufweist. Der Halbleiterchip ist im Bereich dieses Abschnitts angeordnet. Er kann dabei auf der Seite der Stufe als auch auf der gegenüberliegenden Seite angeordnet sein. Zweckmaß±- gerweise ist der Chip mit seiner aktiven Seite von den Anschlüssen weg orientiert montiert, wenn er auf der Stufenseite der Anschlüsse angeordnet ist. Wenn er auf der der Stufen- seite gegenüberliegenden Seite angeordnet ist, ist es von
Vorteil, wenn er mit seiner aktiven Seite zu den Anschlüssen hm orientiert montiert ist, da die Bonddrahte dann im Be- reich der Abschnitte geringer Dicke mit den Anschlüssen ver¬ bunden werden können und somit die Schleifenhohe der Bonddrahte nicht mehr ms Gewicht fallt. In beiden Fallen ergibt sich die gewünschte Hohenemsparung.
Die größtmögliche Hohenemsparung ist durch die sogenannte Flip-Chip-Montage erzielbar, bei der der Halbleiterchip direkt mit seinen Anschlußpads, die vorteilhafterweise mit Erhöhungen, sogenannten "bumps" versehen sind, auf die An- Schlüsse gelotet oder geklebt wird. Dadurch kann auf Bonddrahte verzichtet werden.
Der Verzicht auf eine Chipmsel hat nicht nur den Vorteil ge¬ ringerer Dicke des Tragerelements sondern auch αen einer bes- sere Verankerung der Umhullungsmasse mit αen Anschlüssen, da die Umhullungsmasse den Cnip von beiden Seiten umschließen kann und eine gute Verbindung vom Chip zu den Anschlüssen besteht. Durch den Wegfall der Chipmsel treten auch keine Kerbwirkungskrafte mehr auf, so daß bessere Bruchfestig- keitseigenschaften resultieren.
Aufgrund der gewünschten geringen Hohe des Tragerelements wird eine der Anschlußoberflachen freiliegen und für eine Kontaktierung zur Verfugung stehen. Für einen bestmöglichen Einbau m eine Chipkarte insbesondere eine laminierte
Chipkarte ist es von Vorteil, wenn die sich zwischen den Anschlüssen befindende Umhullungsmasse mit αer Oberflache der Anschlüsse fluchtet.
Die Anschlüsse können über die Abmessungen der Umhullungsmasse hinausragen und dort Kontaktfahnen für Antennenan- schlusse bilden. Dies ist für eine Montage von Vorteil, be der die Antennenspule auf einer Tragerfolie aufgebracht ist. Die Tragerfolie weist vorteilhafterweise eine Aussparung oder Ausnehmung auf, in der die Umhullungsmasse zu liegen kommt, wahrend die Anschlüsse bzw. m diesem Fall, die Kontaktfahnen auf der Spulentragerfolie auf Spulenanschlussen zum liegen kommen .
Es ist jedoch ebenso möglich, die Anschlüsse nur im Bereich der Umhullungsmasse vorzusehen, was den Vorteil hat, em solches Tragerelement auch nachtraglich in eine bereits laminierten Karte, die allerdings eine Aussparung aufweist, eingesetzt werden kann. Zweckmaßigerweise werden die Enden der Antennenspule in dieser Aussparung liegen, um auf einfache Weise mit den Tragerelementanschlussen beispielsweise durch Kleben oder Loten oder auch durch federnde Verbindungsteile verbunden werden zu Können.
Ein Tragerelement, daß lediglich solche Kontaktflachen statt über den Rand hinausragende Kontaktfahnen aufweist kann aber auch direkt auf eine Spulentragerfolie aufgebracht werden. In diesem Fall sollte die entsprechende Kernfolie des Kartenla- mmats eine Aussparung aufweisen.
Die Kontaktfahnen können vorteilhafterweise em verbreitertes Ende aufweisen, um besser mit Anschlüssen von gewickelten Spulen verbunden werden zu können.
Eine besonders gute Verankerung der Umhullungsmasse mit den Anschlüssen wird erreicht, wenn die Anschlüsse im rechten
Winkel zum Chip hm gebogen sind und somit die abgewinkelten Bereiche m der Umhullungsmasse liegen. Wenn die Anschlußfahnen nochmals im rechten Winkel, vorzugsweise in die andere Richtung gebogen sind, ergibt sich eine noch bessere Veranke- rung. Außerdem entstehen auf diese Weise weitere Kontaktflachen, die für eine alternative Montage genutzt werden können.
Die Erfindung wird nachfolgend anhand von Ausfuhrungsbeispie- len mit Hilfe von Figuren naher erläutert. Dabei zeigen
Figur 1-6 verschiedene Ausfuhrungsformen eines erf dungsge- maßen Tragerelements im Querschnitt, Figur 7 em Tragerelement mit Kontaktfahnen zur Montage auf einer Spulentragerfolie und
Figur 8 em Tragerelement mit Kontaktflachen zur Montage auf einer Spulentragerfolie oder direkt in einer Chipkarte .
Figur 1 zeigt em erfmαungsgemaßes Tragerelement im Quer- schnitt, wie er m Figur 7 angedeutet ist. Zwei Anschlüsse 1 sind entlang gegenüberliegenden Randern des Tragerelements angeordnet. Sie dienen einerseits als Au lageflache für einen Halbleiterchip 2 und andererseits zu dessen Kontaktierung von außernalb des Tragerelements . Zu diesem Zweck sind sie mit dem Halbleiterchip 2 über Bonddrahte 4 verbunden. Der Halbleiter 2 ist mit den Anschlüssen 1 mit einem Klebemittel 3 mechanisch verbunden. Der Halbleiterchip 2 und die Bonddrahte 4 sind mit einer Umhullungsmasse 5 vergossen oder umspritzt. Die Umhullungsmasse 5 hat vorteilhafterweise eine helle Farbe, die nicht wie auf dem Markt üblicherweise erhältliche schwarze Massen durch die Schichten einer Chipkarte durchscheint.
Wie Figur 7 zu sehen ist, sind die Anschlüsse 1 vor- teilhafter Weise im Bereich diagonaler Ecken des Tragerelements angeordnet, um eine gleichmaßige und ausbalancierte Unterlage für den Halbleiterchip 2 wahrend der Montage zu Die- ten. Die Anschlüsse 1 sind zum Zweck der Montage mit einem sie haltenden Rahmen, einen sogenannten Leadframe, verbunden und werden nach der Montage des Chips und dem Umspritzen bzw. Vergießen aus diesem ausgestanzt. In den dargestellten Beispielen sind nur zwei Anschlüsse 1 vorgesehen, da sich diese Tragerelemente vor allem für kontaktlose Chipkarten eignen. Es ist jedoch ohne weiteres möglich mehrere Anschlüsse als Kontaktflachen entsprechend der ISO-Norm 7816 vorzusehen, um auf diese Weise em Tragerelement für kontaktbehaftete Chipkarten zu bekommen. Wesentlich ist, daß keine Chipmsel vor- handen ist. Hierdurch werden einerseits Kerbwirkungskrafte vermieden und andererseits kann die Umhullungsmasse 5 den ge¬ samten Chip 2 umhüllen und so eine bessere Haftung der An¬ schlüsse 1 am Tragerelement bewirken, da sie zu einem großen Teil durch die Klebeverbindung 3 gehalten werden und nicht nur aufgrund der Adhäsionskräfte zwischen der Umhullungsmasse 5 und den Anschlüssen 1.
Eine noch bessere Verankerung der Anschlüsse 1 wird erzielt, wenn diese abgewinkelt werden, wie dies m Figur 2 dargestellt ist. Ein erster Abschnitt 1c der Anschlüsse 1 ist IΓ einem etwa rechten Winkel zum Chip 2 hm gebogen. In Weiterbildung kann em zweiter Anschnitt lα ebenfalls m einem etwa rechten Kinkel m die andere Richtung gebogen werden. Hier- durch entsteht eine weitere von außen zugangliche Kontaktflache, so daß em solches Tragerelement auch für sogenannte Kombikarten geeignet ist, da es von einer Seite mit einer Spule verbunden werden kann und von der anderen Seite durch em Lesegerat Kontaktiert werden kann. Hierfür sind jedoch mehr als zwei Anschlüsse notig. Es wurde allerdings genügen, nur zwei abzuwinkein.
Neben der fehlenden Chipmsel ist der Hauptaspekt des erfm- dungsgemaßen Tragerelements m einem Abschnitt la der An- Schlüsse 1 zu sehen, der gegenüber αer Nominaldicke eine geringere Dicke aufweist, wobei jedoch eine Stufe im Querschnitt nur auf einer Seite der Anschlüsse 1 ist. Hierdurch kann die Gesamthohe des Tragerelements um etwa die Hälfte der Anschlußdicke reduziert werden, wenn der Halbleiterchip 2 im Bereich dieser Abschnitte mit geringerer Dicke la plaziert wird. Da diese Abschnitte la klein gehalten werden können werden die mechanischen Eigenschaften der Anschlüsse 1 nicht beeinträchtigt .
In den Figuren 1 und 2 ist der Halbleiterchip 2 auf der Seite der Querschnittstufe der Anschlüsse 1 angeordnet, wobei die aktive Seite des Halbleiterchip 2, also die Seite, die die integrierten Schaltungen aufweist, von den Anschlüssen 1 weg orientiert ist. Die Figuren 3 und 4 zeigen Varianten, m de¬ nen der Halbleiterchip 2 auf der der Querschnittstufe gegenüberliegenden Seite der Anschlüsse 1 angeordnet ist, wobei die aktive Seite zu den Anschlüssen 1 hm orientiert ist. Die Bonddrahte 4 sind dabei erfmdungsgemaßer Weise auf die Abschnitte mit geringerer Dicke la gefuhrt, so daß durch die Schleifenhohe der Bonddrahte keine zusätzliche Hohe des Tra¬ gerelements bereitgestellt werden muß. Eine weitere Hohenem- sparung kann erzielt werden, wenn die Chipruckseite nicnt mit Umhullungsmasse 5 versehen wird, wie dies m Figur 4 dargestellt ist. Dies ist möglich, da die aktive Seite des Halbleiterchip 2 zu den Anschlüssen 1 nm orientiert ist.
Die Figuren 5 und 6 zeigen weitere Montagevarianten, m denen der Halbleiterchip 2 m der sogenannten Flip-Chip-Technik mit den Anschlüssen 1 verbunden ist. Die Anschlußpads des Chip 2 sind dabei direkt mit den Anschlußabschnitten mit geringerer Dicke la verbunden. Sie können zuvor mit leitenden Erhöhungen 6, sogenannten "bumps" oder Lothockern versehen werden. Die geringste Hohe hat das Tragerelement gemäß Figur 6, bei dem der Halbleiterchip 2 m Flip-Chip-Technik m Bereich der Anschnitte geringerer Dicke la montiert ist und die Chipruck- seite unbedeckt von Umhullungsmasse 5 bleibt.
Figur 7 zeigt eine mögliche Einbauvariante eines erfmdungs- gemaßen Tragerelements m eine Tragerfolie 7 für eine Antennenspule 8. Das Tragerelement weist Anschlüsse 1 mit Kontaktfahnen auf, also Anschlüsse 1, die über den Rand der Umhul- lungsmasse 5 hinausragen. Die Kontaktfahnen weisen verbreiterte Enden lb auf, um eine bessere Kontaktierung mit den Spulenanschlussen 10 zu ermöglichen. Bei der Montage wird die Umhullungsmasse 5 m eine Aussparung 9 der Tragerfolie 7 eingesetzt, .wobei die Kontaktfahnen 1 mit den Spulenanschlussen 10 m Kontakt kommen. Diese Montagevariante ermöglicht einen besonders planen Einbau eines Tragerelements m eine laminierte Karte. Die Figur 8 zeigt eine Variante, bei der die Anschlüsse 1 als Kontaktflachen (die m der Figur nicht zu sehen sind, da sie auf der Unterseite des Tragerelements liegen) ausgebildet sind. Es ist angedeutet, daß die über den Rand der Umhullungsmasse 5 hinausragende Abschnitte entfernt wurden, beispielsweise bereits beim Ausstanzen aus dem Leadframe. Das Tragerelement wird auf die Spulentragerfolie 7 aufgesetzt und mit den Spulenanschlussen 10 kontaktiert. Um eine plane Chip- kartenoberflache zu erhalten muß die obere Kernfolie des Chipkartenlammats eine Aussparung aufweisen.
Diese Ausfuhrungsform des Tragerelement laßt sich allerdings auch nachträglich m eine bereits laminierte oder auch gegos- sene Karte 11 einsetzen, die hierzu eine Aussparung 12 aufweist. In der Aussparung 12 sind die Spulenanschlusse 10 zu sehen, die durch diese bevorzugte Lage eine einfache Kontak- tierung mit den Tragerelementanschlussen 1 ermöglichen.
Dieser nachtragliche Einbau eines Tragerelements m eine
Chipkarte 11 ermöglicht m einfacher weise die Herstellung einer sogenannten Kombikarte, die einerseits Kontaktflachen zur Kontaktierung mit einem Lesegerat aufweist, die an einer Oberflache der Chipkarte 11 liegen und anαererseits eine Spu- le 8 enthalt. Hierfür ist em Tragerelement gemäß Figur 2 besonders geeignet.

Claims

Patentansprüche
1. Tragerelement für einen Halbleiterchip (2) mit zumindest zwei Anschlüssen (1) insbesondere zum Einbau in Chipkarten (11) mit αen Merkmalen:
- das Element weist eine den Halbleiterchip (2) umhüllende und schutzende Umhullungsmasse (5) auf,
- die Anschlüsse (1) sind aus leitfahigem Material und nahen an den einander zugewandten Enαen (la) eine verringerte Dicke, wobei der Querschnitt nur einseitig eine Stufe aufweist,
- αer Hainleiterchip (2) ist im Bereich dieses Abschnittes verringerter Dicke (la) auf den Anschlüssen (1) angeorαnet und mit αiesen mechamscn verbunden, gekennzeichnet durch die weiteren Merkmale:
- die Anschlüsse (1) sind an einer der Hauptoberflachen der Umhullungsmasse (5) entlang nur zweier entgegengesetzter Kanten angeordnet,
- die Anschlußenden mit verringerter Dicke (la) sind durch Prägen erzeugt.
2. Tragerelement nach Anspruch 1, dadurch gekennzeichnet, daß die freiliegende Anschlußoberflache mit der Ooerflache αer Umhullungsmasse (5 fluchtet.
3. Tragerelement nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die Anschlüsse (1) nur im Bereich der Umhullungsmasse (5) verlaufen und dort Kon- taktflachen bilden.
4. Tragerelement nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die Anschlüsse (1) über den Rand αer Umhullungsmasse (5) hinausragen und Kontaktfah- nen bilden.
5. Tragerelement nach Anspruch 4, dadurch gekennzeichnet, daß die Kontaktfahnen (1) em verbreitertes Ende (lb) aufweisen.
6. Tragerelement nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß der Halbleiterchip (2 mit seiner die Schaltungsstrukturen aufweisenden Seite zu αen Anschlüssen (1) hm orientiert auf diesen angeordnet ist.
7. Tragerelement nach Anspruch 6, dadurch gekennzeichnet, daß der Halbleiterchip (2) auf der die Querschnittsstufe aufweisenden Seite der Anschlüsse i l ) angeordnet ist.
8. Tragerelement nach Anspruch 7, dadurc gekennzeichnet, daß die mechanischen Verbindungen auch als elektrische Verbindungen (6) fungieren.
9. Tragerelement nach Anspruch 7, dadurch gekennzeicnnet, daß d^e elektrischen Ver- bmdungen durch Bonddrahte (4) realisiert sind.
10. Tragerelement nach einem der Ansprüche 1 bis 5, dadurch gekennzeichnet, daß der Halbleiterchip (2 mit seiner die Schaltungsstrukturen aufweisenαen Seite vor den Anschlüssen (1) weg orientiert auf αer die Querschnittsstufe aufweisenden Seite der Anschlüsse (1) angeordnet ist und die elektrischen Verbindungen durch Bonddrahte (4j realisiert sind.
11. Tragerelement nach einem der vorhergehenden Anschlüsse, dadurch gekennzeichnet, daß die Anschlüsse m etwa einem rechten Winkel zum Halbleiterchip (2) hm gebogen sind..
12. Tragerelement nach Anspruch 11, dadurch gekennzeichnet, daß die Anschlüsse eine weitere Abwinkelung von etwa einem rechten Winkel vom Halbleiterchip (2) weg aufweisen.
PCT/DE1998/002768 1997-10-15 1998-09-17 Trägerelement für einen halbleiterchip zum einbau in chipkarten WO1999019832A1 (de)

Priority Applications (5)

Application Number Priority Date Filing Date Title
BR9806706-0A BR9806706A (pt) 1997-10-15 1998-09-17 Elemento de suporte para um chip semicondutor, para montagem em cartões de chip
JP52075299A JP3839063B2 (ja) 1997-10-15 1998-09-17 チップカードに組み込む半導体チップのための支持エレメント
EP98956777A EP0951692A1 (de) 1997-10-15 1998-09-17 Trägerelement für einen halbleiterchip zum einbau in chipkarten
UA99063283A UA46136C2 (uk) 1997-10-15 1998-09-17 Несучий елемент для напівпровідникового чіпа для вмонтування в чіп-картки
US09/333,322 US6719205B1 (en) 1997-10-15 1999-06-15 Carrier element for a semiconductor chip for incorporation into smart cards

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19745648A DE19745648A1 (de) 1997-10-15 1997-10-15 Trägerelement für einen Halbleiterchip zum Einbau in Chipkarten
DE19745648.0 1997-10-15

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US09/333,322 Continuation US6719205B1 (en) 1997-10-15 1999-06-15 Carrier element for a semiconductor chip for incorporation into smart cards

Publications (1)

Publication Number Publication Date
WO1999019832A1 true WO1999019832A1 (de) 1999-04-22

Family

ID=7845667

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/DE1998/002768 WO1999019832A1 (de) 1997-10-15 1998-09-17 Trägerelement für einen halbleiterchip zum einbau in chipkarten

Country Status (10)

Country Link
US (1) US6719205B1 (de)
EP (1) EP0951692A1 (de)
JP (1) JP3839063B2 (de)
KR (1) KR20000069487A (de)
CN (1) CN1122942C (de)
BR (1) BR9806706A (de)
DE (1) DE19745648A1 (de)
RU (1) RU2216042C2 (de)
UA (1) UA46136C2 (de)
WO (1) WO1999019832A1 (de)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19940564A1 (de) * 1999-08-26 2001-04-05 Infineon Technologies Ag Chipkartenmodul und diesen umfassende Chipkarte, sowie Verfahren zur Herstellung des Chipkartenmoduls
CN114823550A (zh) * 2022-06-27 2022-07-29 北京升宇科技有限公司 一种适于批量生产的芯片封装结构及封装方法
US20230359856A1 (en) * 2020-09-25 2023-11-09 Linxens Holding Prelam body of a smart card, method of forming a prelam body of a smart card, and a smart card

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19918852C1 (de) * 1999-04-26 2000-09-28 Giesecke & Devrient Gmbh Chipkarte mit Flip-Chip und Verfahren zu ihrer Herstellung
DE19955537B4 (de) * 1999-11-18 2006-04-13 Orga Kartensysteme Gmbh Verfahren zur Herstellung eines Trägerelementes für einen IC-Baustein
DE60137117D1 (de) * 2000-02-22 2009-02-05 Toray Eng Co Ltd Kontaktlose ic-karte und verfahren zu ihrer herstellung
SG106050A1 (en) * 2000-03-13 2004-09-30 Megic Corp Method of manufacture and identification of semiconductor chip marked for identification with internal marking indicia and protection thereof by non-black layer and device produced thereby
US6606247B2 (en) 2001-05-31 2003-08-12 Alien Technology Corporation Multi-feature-size electronic structures
US7253735B2 (en) 2003-03-24 2007-08-07 Alien Technology Corporation RFID tags and processes for producing RFID tags
FR2857483B1 (fr) * 2003-07-11 2005-10-07 Oberthur Card Syst Sa Carte a puce anti-intrusion
FR2869706B1 (fr) * 2004-04-29 2006-07-28 Oberthur Card Syst Sa Entite electronique securisee, telle qu'un passeport.
CN101228539A (zh) * 2004-06-30 2008-07-23 Nxp股份有限公司 插入夹持器的芯片卡
JP2008508708A (ja) * 2004-07-29 2008-03-21 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 歪み緩和手段を有するモジュールベースユニット
KR101038493B1 (ko) * 2004-11-12 2011-06-01 삼성테크윈 주식회사 극초단파용 라디오 주파수 인식태그 제조방법
US7688206B2 (en) 2004-11-22 2010-03-30 Alien Technology Corporation Radio frequency identification (RFID) tag for an item having a conductive layer included or attached
FR2888371B1 (fr) * 2005-07-06 2007-10-05 Oberthur Card Syst Sa Support de donnees pliable a puce sans contact tel qu'un passeport
EP2070016B1 (de) * 2006-09-26 2011-01-19 Féinics AmaTech Teoranta Verfahren für den anschluss einer antenne an einen transponderchip und entsprechendes einlagensubstrat
US8608080B2 (en) 2006-09-26 2013-12-17 Feinics Amatech Teoranta Inlays for security documents
US7707706B2 (en) * 2007-06-29 2010-05-04 Ruhlamat Gmbh Method and arrangement for producing a smart card
DE102008016274A1 (de) 2008-03-28 2009-10-01 Smartrac Ip B.V. Chipträger für ein Transpondermodul sowie Transpondermodul
DE102010041917B4 (de) * 2010-10-04 2014-01-23 Smartrac Ip B.V. Schaltungsanordnung und Verfahren zu deren Herstellung

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4746392A (en) * 1982-12-28 1988-05-24 Gao Gesellschaft Fur Automation Und Organisation Mbh Method for producing an identification card with an integrated circuit
JPH04148999A (ja) * 1990-10-12 1992-05-21 Dainippon Printing Co Ltd Icカード
DE29621837U1 (de) * 1996-12-16 1997-02-27 Siemens AG, 80333 München Trägerelement für Halbleiterchips

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3019207A1 (de) * 1980-05-20 1981-11-26 GAO Gesellschaft für Automation und Organisation mbH, 8000 München Traegerelement fuer einen ic-chip
DE3123198C2 (de) * 1980-12-08 1993-10-07 Gao Ges Automation Org Trägerelemente für einen IC-Baustein
JPH02303056A (ja) * 1989-05-17 1990-12-17 Mitsubishi Electric Corp 半導体集積回路の製造方法
FR2659157B2 (fr) 1989-05-26 1994-09-30 Lemaire Gerard Procede de fabrication d'une carte dite carte a puce, et carte obtenue par ce procede.
US5172214A (en) * 1991-02-06 1992-12-15 Motorola, Inc. Leadless semiconductor device and method for making the same
KR930014916A (ko) * 1991-12-24 1993-07-23 김광호 반도체 패키지
DE19527359A1 (de) * 1995-07-26 1997-02-13 Giesecke & Devrient Gmbh Schaltungseinheit und Verfahren zur Herstellung einer Schaltungseinheit
DE19532755C1 (de) * 1995-09-05 1997-02-20 Siemens Ag Chipmodul, insbesondere für den Einbau in Chipkarten, und Verfahren zur Herstellung eines derartigen Chipmoduls
FR2741191B1 (fr) * 1995-11-14 1998-01-09 Sgs Thomson Microelectronics Procede de fabrication d'un micromodule, notamment pour cartes a puces
KR0179925B1 (ko) * 1996-06-14 1999-03-20 문정환 리드프레임 및 그를 이용한 버텀 리드 반도체 패키지
US6049463A (en) * 1997-07-25 2000-04-11 Motorola, Inc. Microelectronic assembly including an antenna element embedded within a polymeric card, and method for forming same

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4746392A (en) * 1982-12-28 1988-05-24 Gao Gesellschaft Fur Automation Und Organisation Mbh Method for producing an identification card with an integrated circuit
JPH04148999A (ja) * 1990-10-12 1992-05-21 Dainippon Printing Co Ltd Icカード
DE29621837U1 (de) * 1996-12-16 1997-02-27 Siemens AG, 80333 München Trägerelement für Halbleiterchips

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 016, no. 434 (M - 1308) 10 September 1992 (1992-09-10) *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19940564A1 (de) * 1999-08-26 2001-04-05 Infineon Technologies Ag Chipkartenmodul und diesen umfassende Chipkarte, sowie Verfahren zur Herstellung des Chipkartenmoduls
DE19940564C2 (de) * 1999-08-26 2002-03-21 Infineon Technologies Ag Chipkartenmodul und diesen umfassende Chipkarte, sowie Verfahren zur Herstellung des Chipkartenmoduls
US6557769B2 (en) 1999-08-26 2003-05-06 Infineon Technologies Ag Smart card module, smart card with the smart card module, and method for producing the smart card module
US20230359856A1 (en) * 2020-09-25 2023-11-09 Linxens Holding Prelam body of a smart card, method of forming a prelam body of a smart card, and a smart card
CN114823550A (zh) * 2022-06-27 2022-07-29 北京升宇科技有限公司 一种适于批量生产的芯片封装结构及封装方法
CN114823550B (zh) * 2022-06-27 2022-11-11 北京升宇科技有限公司 一种适于批量生产的芯片封装结构及封装方法

Also Published As

Publication number Publication date
US6719205B1 (en) 2004-04-13
DE19745648A1 (de) 1998-11-26
UA46136C2 (uk) 2002-05-15
KR20000069487A (ko) 2000-11-25
BR9806706A (pt) 2000-04-04
EP0951692A1 (de) 1999-10-27
CN1122942C (zh) 2003-10-01
CN1247616A (zh) 2000-03-15
RU2216042C2 (ru) 2003-11-10
JP3839063B2 (ja) 2006-11-01
JP2001507842A (ja) 2001-06-12

Similar Documents

Publication Publication Date Title
WO1999019832A1 (de) Trägerelement für einen halbleiterchip zum einbau in chipkarten
DE19747105B4 (de) Bauelement mit gestapelten Halbleiterchips
DE69530037T2 (de) Automatische Bandmontage für Halbleiteranordnung
EP1271399B1 (de) Datenträger mit integriertem Schaltkreis
DE69512137T2 (de) Herstellungsverfahren und Montage für IC-Karte.
DE19743767B4 (de) Verfahren zum Herstellen eines Halbleiterchip-Gehäuses mit einem Halbleiterchip für Oberflächenmontage sowie ein daraus hergestelltes Halbleiterchip-Gehäuse mit Halbleiterchip
DE102011053871B4 (de) Multichip-Halbleitergehäuse und deren Zusammenbau
DE69525697T2 (de) Halbleiteranordnung vom Filmträgertyp mit Anschlusshöcher
DE68921179T2 (de) Elektronisches Modul mit einer integrierten Schaltung für ein kleines tragbares Objekt, z.B. eine Karte oder ein Schlüssel und Herstellungsverfahren für solche Module.
DE68927295T2 (de) Kunstharzversiegeltes halbleiterbauelement
EP0965103B1 (de) Chipkartenmodul und diesen umfassende chipkarte
DE69321266T2 (de) Halbleiteranordnung mit Überchipanschlüssen
DE10142120A1 (de) Elektronisches Bauteil mit wenigstens zwei gestapelten Halbleiterchips sowie Verfahren zu seiner Herstellung
DE3428881A1 (de) Verfahren zum herstellen einer integrierten schaltungsvorrichtung
DE69213269T2 (de) Metall-Basisplatte wie Wärmesenke für eine Plastikumhüllte Halbleiteranordnung mit erhöhten Teilen zum Löten von Erdschluss-Verbindungsdrähten
EP0852807B1 (de) Verfahren zum elektrischen verbinden eines halbleiterchips mit zumindest einer kontaktfläche
DE19752195A1 (de) Halbleiterelement mit einer Tragevorrichtung und einem Zuleitungsrahmen und einem damit verbundenen Halbleiterchip
DE19716342C2 (de) Verfahren zur Herstellung einer Chipkarte
DE602004004647T2 (de) Verfahren zum zusammenbauen eines elektronischen komponent auf einem substrat
DE69210423T2 (de) Halbleiteranordnung mit Plastikpackung
EP1309998B1 (de) Verfahren zur elektrischen verbindung eines halbleiterbauelements mit einer elektrischen baugruppe
DE19702186C2 (de) Verfahren zur Gehäusung von integrierten Schaltkreisen
DE102019127007A1 (de) Stapel elektrischer bauelemente und verfahren zur herstellung desselben
DE102021122591A1 (de) Mehrlagiges verbindungsband
DE69712596T2 (de) Oberflächenmontierbare Halbleitervorrichtung

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 98802532.9

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): BR CN JP KR MX RU UA US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE

WWE Wipo information: entry into national phase

Ref document number: 1998956777

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: PA/a/1999/005495

Country of ref document: MX

ENP Entry into the national phase

Ref document number: 1999 520752

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 09333322

Country of ref document: US

Ref document number: 1019997005344

Country of ref document: KR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 1998956777

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1019997005344

Country of ref document: KR

WWR Wipo information: refused in national office

Ref document number: 1019997005344

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: 1998956777

Country of ref document: EP