WO1998023995A1 - Unite d'affichage a cristaux liquides a matrice active - Google Patents

Unite d'affichage a cristaux liquides a matrice active Download PDF

Info

Publication number
WO1998023995A1
WO1998023995A1 PCT/JP1996/003467 JP9603467W WO9823995A1 WO 1998023995 A1 WO1998023995 A1 WO 1998023995A1 JP 9603467 W JP9603467 W JP 9603467W WO 9823995 A1 WO9823995 A1 WO 9823995A1
Authority
WO
WIPO (PCT)
Prior art keywords
liquid crystal
thin film
film transistor
crystal display
active matrix
Prior art date
Application number
PCT/JP1996/003467
Other languages
English (en)
French (fr)
Inventor
Masahiko Ando
Masatoshi Wakagi
Ritsuo Fukaya
Original Assignee
Hitachi, Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi, Ltd. filed Critical Hitachi, Ltd.
Priority to DE69627393T priority Critical patent/DE69627393T2/de
Priority to PCT/JP1996/003467 priority patent/WO1998023995A1/ja
Priority to EP96939310A priority patent/EP1008893B1/en
Priority to JP52645398A priority patent/JP3204989B2/ja
Priority to US09/308,925 priority patent/US6184946B1/en
Priority to KR10-1999-7004673A priority patent/KR100450544B1/ko
Publication of WO1998023995A1 publication Critical patent/WO1998023995A1/ja

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28194Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation by deposition, e.g. evaporation, ALD, CVD, sputtering, laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28202Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation in a nitrogen-containing ambient, e.g. nitride deposition, growth, oxynitridation, NH3 nitridation, N2O oxidation, thermal nitridation, RTN, plasma nitridation, RPN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/518Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78663Amorphous silicon transistors
    • H01L29/78669Amorphous silicon transistors with inverted-type structure, e.g. with bottom gate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]

Definitions

  • the present invention relates to an active matrix type liquid crystal display device having a wide viewing angle and low power consumption.
  • An active matrix type liquid crystal display device using a switching element represented by a thin film transistor (TFT) has begun to be widely used as a display terminal for office automation equipment.
  • the display methods of this liquid crystal display device are roughly classified into the following two types.
  • One is a method in which the liquid crystal is sandwiched between two substrates with transparent electrodes, operated by the voltage applied to the transparent electrode, and the light transmitted through the transparent electrode and incident on the liquid crystal is modulated and displayed. is there.
  • the other is that the liquid crystal is sandwiched between two substrates, and the liquid crystal is operated by an electric field that is substantially parallel to the substrate surface between the two electrodes (pixel electrode and counter electrode) formed on one substrate.
  • This method modulates the light incident on the liquid crystal through the gap between the two electrodes and displays it. It has features such as a wide viewing angle and low load capacitance, and is a promising technology for active matrix liquid crystal display devices.
  • the latter method is called the horizontal electric field method.
  • the opaque electrode is formed in a comb-teeth shape, so the light-transmitting aperture area is small and the display screen is large, so it is necessary to use a bright backlight with large power consumption. There is a problem that there is.
  • a thin-film transistor which is a switching element
  • the threshold voltage is higher than the maximum liquid crystal operating voltage required for optical modulation of the liquid crystal. Need to show the characteristics.
  • Japanese Patent Application No. 6-199247 mentioned above discloses a method of realizing a thin-film transistor exhibiting the enhancement-type switching characteristics, including a method of thinning an amorphous silicon semiconductor layer which is a semiconductor layer, and a method of forming a thin film transistor. A method of controlling the voltage of a back electrode provided at a position facing a gate scan electrode of a transistor is described.
  • An object of the present invention is to provide a high-quality, active matrix type liquid crystal display device using a thin film transistor having a simple configuration and having a small variation in threshold voltage and using an in-plane switching method without a counter electrode wiring. It is in. Disclosure of the invention
  • the thin film transistor used for the switching element of the active matrix liquid crystal display device of the present invention includes a silicon nitride film formed on a scan electrode, an insulating layer formed on the silicon nitride film, and a thin film formed on the insulating layer. And a semiconductor layer having a source region and a drain region.
  • the threshold voltage of this thin film transistor is higher than the maximum value of the liquid crystal operating voltage. In a preferred embodiment, the threshold voltage is 10 V or higher.
  • a specific example of the insulating layer formed on the silicon nitride film is a silicon oxide film, and the thickness of the insulating layer is preferably 30 A or more.
  • a semiconductor layer to which a source electrode and a drain electrode are connected via a contact layer is formed on the insulating layer.
  • a horizontal electric field method is employed, and an electric field parallel to the substrate is generated in the liquid crystal layer by a voltage applied to a pixel electrode and a corresponding counter electrode.
  • the transistor structure employed in the present invention is a thin film memory transistor structure called a metal nitride semiconductor (MNOS) structure.
  • MNOS metal nitride semiconductor
  • the threshold voltage of the thin film transistor is controlled as follows. With the drain electrode or the drain and source electrodes grounded, apply a positive threshold control voltage sufficiently higher than the liquid crystal operating voltage (around ⁇ 10 V) to the gate electrode. Further, when the thin film transistor of the present invention is arranged in a matrix at the intersection of the scanning (gate) electrode wiring and the signal (drain) electrode wiring in the active matrix type liquid crystal display device, the resistance of each thin film transistor is reduced.
  • the threshold control voltages described above are individually applied between the gate Z drain electrodes of each thin film transistor using, for example, a line sequential driving method so that the threshold voltages become equal. At this time, in order to reduce the variation of the threshold voltage, uniformity of the display quality is ensured by controlling while monitoring the luminance distribution of the liquid crystal display device.
  • the gate electrode becomes a positive voltage with respect to the drain electrode. And is trapped in the silicon nitride film. Due to the action of the electrons trapped in the silicon nitride film, the threshold voltage of the thin film transistor shifts to the positive side, so that the thin film transistor exhibits an enhancement type characteristic. Increasing the threshold control voltage increases the amount of trapped electrons in the silicon nitride film and increases the threshold voltage. Therefore, by individually adjusting the threshold control voltage applied to each thin film transistor, the threshold voltage of each thin film transistor can be shifted to the same value, so that the variation in the threshold voltage is greatly reduced. it can.
  • the silicon oxide film thickness is 30 A or more, so that when used in a switching element of the in-plane switching method without the common electrode wiring, the threshold value fluctuates during the display operation. And provide stable enhancement-type characteristics. Hereinafter, this operation will be described in detail.
  • Fig. 7 shows the silicon oxide of the absolute value of the applied voltage between the minimum gate and the drain (hereinafter referred to as the threshold shift start voltage) at which the threshold voltage shift occurs.
  • the film thickness dependence is shown. When the silicon oxide film thickness is 20 A or less, the threshold shift starting voltage is about 5 V, while when the silicon oxide film thickness is 30 A or more, the threshold shift starting voltage is about 5 V. Exceeds the maximum value of the liquid crystal operating voltage.
  • the threshold voltage once shifted to the positive side is kept constant without fluctuating during the display operation, so that the active matrix type liquid crystal without the common electrode wiring is used.
  • a stable enhancement-type characteristic can be provided in the display device.
  • the threshold voltage can be made uniform by controlling the threshold while monitoring the display luminance.
  • a high-quality active matrix display device having a uniform threshold characteristic can be provided by further applying a threshold control voltage to a portion having low luminance.
  • FIG. 1 is a diagram showing a cross-sectional structure of a thin film transistor used in the present invention
  • FIG. 2 is a diagram showing Id_Vg characteristics of the thin film transistor used in the present invention.
  • FIG. 3 is a diagram showing a change with time of the threshold voltage of the thin film transistor used in the present invention.
  • FIG. 4 is a diagram showing a plan view and a sectional configuration of a pixel portion of the liquid crystal display device of the present invention.
  • FIG. 5 is a diagram showing a configuration of a threshold voltage control device for a thin film transistor used in the present invention.
  • FIG. 6 is a diagram showing threshold voltage distributions of a conventional thin film semiconductor transistor and a thin film semiconductor transistor of the present invention.
  • FIG. 7 is a diagram showing the dependence of the threshold shift starting voltage of the thin film semiconductor and the transistor on the thickness of the silicon oxide film. -Best mode for carrying out the invention
  • FIG. 1 shows a cross-sectional structure of a thin film transistor used in the present invention.
  • 11 is a glass substrate
  • 12 is a gate electrode made of A1 or Cr
  • 13 is a first gate insulating layer made of a silicon nitride film
  • 14 is a second gate made of a silicon oxide film.
  • An insulating layer, 15 is a semiconductor layer made of amorphous silicon
  • 16 is a contact layer made of n + type amorphous silicon doped with phosphorus
  • 17 and 18 are source and drain electrodes made of Cr
  • 19 Is a passivation film made of a silicon nitride film.
  • the thin film transistor having the above structure was produced as follows. First, an Al film or a Cr film having a thickness of about 300 nm is formed on a Corning glass substrate 11 by a sputtering method. A 1 is patterned by hot etching to form a gate electrode 12. S i H 4 thereon, NH 3, the N z plasma chemical vapor deposition of mixed gas was used, such as chemical vapor deposition (CVD), a first gate having a thickness of 2 5 0 0 A silicon nitride film - Bok An insulating layer 13 is formed. On it, TE 0 S (Te Bok La ethyl ortho silicate cases Bok), 0 2, etc.
  • CVD chemical vapor deposition
  • a second gate insulating layer 14 made of a silicon oxide film having a thickness of 100 A is formed by a plasma CVD method using a mixed gas of the above.
  • S i H 4 amorphous divorced film having a thickness of 2 0 0 0 A by the plasma CVD method using a gas, and S i H 4, PII; more thick plasma CVD method using a i mixed gas
  • An n + -type amorphous silicon film of 30 OA is formed.
  • the semiconductor layer 15 is formed by subjecting the amorphous silicon film to island processing simultaneously with the n + type amorphous silicon film by photoetching.
  • the source electrode 17 and the drain electrode 18 are formed by patterning the Cr deposited thereon by photo-etching using a sputtering method.
  • the contact layer 16 is formed between the source electrode 17 and the drain electrode 18 and the semiconductor layer 15 by etching away the n + -type amorphous silicon film between the source and drain electrodes. Further, a 5,000-A-thick silicon nitride film deposited by a plasma CVD method thereon is patterned by photoetching to form a protective insulating film 19, whereby a thin film transistor is completed.
  • the threshold voltage of the thin film transistor manufactured as described above was controlled as follows. That is, while the drain electrode or the drain electrode and the source electrode were grounded, a positive voltage of +80 V was applied to the gate electrode for 2 seconds.
  • Fig. 2 shows the gate voltage dependence of the drain current before and after the threshold voltage control in the thin film transistor of the present invention (1 (1- ⁇ ⁇ characteristic)). From 10 V to 10 V, and showed the characteristics of the Enhancement type. Next, the change with time of the threshold voltage of the thin film transistor subjected to the threshold voltage shift as described above was examined. In order to simulate the situation used in the switching element of the thin film transistor active matrix liquid crystal display device of the present invention, the gate electrode and the drain electrode have rectangles of ⁇ 15 V and ⁇ 10 V, respectively. An AC voltage was applied, and the threshold voltage was measured at regular intervals.
  • FIG. 3 shows the change with time of the threshold voltage measured as described above.
  • the results of a thin-film transistor with a conventional structure without a silicon oxide film and a thin-film transistor with a silicon oxide film thickness of 2 OA are also shown.
  • the threshold voltage for over 1 0 4 hours in the thin film transistor of the present invention does not change
  • the thin film transistor without a silicon oxide film threshold voltage decreases monotonically between Mijikatoki.
  • the threshold voltage greatly varies depending on the applied voltage.
  • a semiconductor layer 15 made of amorphous silicon is formed continuously on a second gate insulating layer 14 made of a silicon oxide film.
  • the semiconductor layer 15 was formed after exposing the surface of the layer 14 to N 2 plasma for a certain period of time, the gate voltage above the threshold voltage was found in the gate voltage dependence of the drain current in FIG. The rise of the drain current with the increase in the voltage became steep, and the switching characteristics of the thin film transistor were improved.
  • the thin film transistor has an inverted staggered structure, but may have a normal staggered structure or a coplanar structure.
  • the semiconductor layer may be other than amorphous silicon, for example, polysilicon or microcrystalline silicon.
  • FIG. 4 shows a configuration in which the thin film transistor of the present invention is used for a switching element. The planar configuration and the cross-sectional configuration of the pixel portion in the TF ⁇ substrate of the in-plane switching mode liquid crystal display device without the common electrode wiring are shown. In the figure, one pixel is composed of an area defined by adjacent scanning electrodes and signal electrodes.
  • the thin-film transistor 41 has a gate electrode composed of a scanning electrode (gate electrode) 42, a signal electrode (drain electrode) 43, a pixel electrode (source electrode) 44, and a laminated film of a silicon oxide film and a silicon nitride film. It comprises a single insulating film 45 and a semiconductor layer 46 made of amorphous silicon.
  • the scanning electrode 42 was formed in the lowermost layer, and the signal electrode 43 and the pixel electrode 44 were formed by patterning the same metal layer via the gate insulating film 45 and the semiconductor layer 46.
  • the storage capacitor 47 was formed as a structure sandwiching the gate insulating film 45 from a stacked film of a silicon oxide film and a silicon nitride film between the pixel electrode 44 and the scanning electrode 48 in the preceding row.
  • the orientation of the liquid crystal layer is determined by the electric field applied between the counter electrode 49 extending from the scanning electrode 48 in the previous row in the signal electrode direction and the pixel electrode 44 extending in parallel between the counter electrode 49. Is controlled by The light passes between the counter electrode 49 and the pixel electrode 44, enters the liquid crystal layer and is modulated.
  • the scanning electrode 48 in the preceding row also serves as a common electrode wiring.
  • FIG. 5 is a diagram showing a configuration of a lateral electric field type liquid crystal display panel without a counter electrode wiring using a thin film transistor of the present invention as a switching element, and a threshold voltage control device of the thin film transistor in the display panel. is there.
  • 51 is a thin film transistor of the present invention
  • 52 is a liquid crystal and a storage capacitor
  • 53 is a pixel
  • 54 is a gate electrode wiring
  • 55 is a drain electrode wiring
  • 56 is a liquid crystal display panel
  • 57 is a liquid crystal display panel.
  • Threshold control scanning circuit (hereinafter referred to as scanning circuit), 58 and 58 are threshold control signal circuits (hereinafter referred to as signal circuits)
  • Numeral 59 denotes a probe needle
  • numeral 50 denotes a controller
  • numeral 51 denotes a two-dimensional optical sensor
  • numeral 512 denotes a backlight.
  • the threshold voltage of the thin film transistor of the liquid crystal display panel is controlled as follows. Here, it is assumed that when a voltage of +80 V is applied for 2 seconds, the threshold voltage of the thin film transistor becomes approximately +10 V.
  • the scanning circuit 57 and the signal circuit 58 are connected to the gate electrode wiring 54 and the drain electrode wiring 55 of the liquid crystal display panel 56 arranged on the backlight 51 through a probe needle 59. I do.
  • a threshold control voltage is individually applied to each of the thin film transistors 51 of the present invention located at the intersection of the gate electrode wiring 54 and the drain electrode wiring 55 by a so-called line sequential driving method.
  • a gate voltage having an amplitude of +20 V is sequentially applied from the scanning circuit 57 to each of the gate electrode wirings 54 for 2 seconds.
  • a gate voltage application period (called a selection period)
  • a ⁇ 60 V drain voltage is applied from the signal circuit 58 to each of the drain electrode wirings 55 for 2 seconds.
  • each of the thin film transistors 51 of the present invention located at the intersection of the gate electrode wiring 54 and the drain electrode wiring 55 has about +8 in the direction in which the gate electrode becomes positive between the gate Z drain electrodes.
  • a threshold control voltage of 0 V is applied for 2 seconds.
  • the threshold voltage of each thin film transistor 51 is evaluated by measuring the luminance of the pixel 53 where each thin film transistor is located. That is, the gate voltage of which the amplitude in the selection period and the non-selection period output from the scanning circuit 57 is +10 V and 0 V, respectively, and the amplitude output from the signal circuit 58 and the liquid crystal operation voltage of 10 V LCD panel by line-sequential driving method Turn on all of 5 (the display mode of this liquid crystal panel is normally black, indicating ⁇ when no voltage is applied).
  • each pixel of the liquid crystal display panel 56 is recorded by the two-dimensional optical sensor 511 and fed back to the controller 510. If the threshold voltage shift is insufficient and there is a thin film transistor with a threshold voltage of +10 V or less, as described in Japanese Patent Application No. 6-199247, the pixel at that position is not selected during the non-selection period. Since the liquid crystal operating voltage of 110 V cannot be held during the operation, the luminance is lower than that of the pixel in which the thin film transistor whose threshold voltage is +10 V is located.
  • the controller 510 applies the threshold control voltage only to the thin-film transistors whose threshold voltage has not been sufficiently increased.
  • the output voltages from the scanning circuit 57 and the signal circuit 58 are controlled.
  • the threshold control voltage applied to each thin film transistor can be controlled by the drain voltage decay. After the threshold control voltage is reapplied, the brightness of each pixel of the liquid crystal display panel 56 is recorded again by the two-dimensional optical sensor 511, and the above operation is repeated until the brightness of each pixel becomes uniform.
  • the threshold voltage shift amount of each thin film transistor is detected as a two-dimensional distribution of the pixel luminance of the liquid crystal display device, and a threshold control voltage is individually applied to each thin film transistor according to the detected threshold voltage shift amount.
  • FIG. 6 shows the case where the threshold voltage is controlled by the above threshold voltage controller.
  • FIG. 9 is a diagram showing a threshold voltage distribution of a thin film transistor in a counter electrodeless in-plane switching mode liquid crystal display panel in comparison with the case of the conventional invention.
  • the threshold is controlled by the conventional invention such as thinning the semiconductor layer, there is a thin film transistor in which the distribution of the threshold voltage is large and the threshold voltage is lower than the liquid crystal operating voltage.
  • the threshold voltages of all the thin film transistors are higher than the liquid crystal operating voltage, and the threshold voltage distribution is lower than 1 V. For this reason, in a counter-electrode-less in-plane switching mode liquid crystal display panel using a thin-film transistor whose threshold value is controlled by the threshold value control device of the present invention as a switching element, a uniform switching operation is performed during a display operation.
  • the liquid crystal operating voltage applied to the pixels was also uniform, and the display quality was improved.
  • the threshold voltage control device as in the present invention is not necessary, and the threshold voltage equal to all thin film transistors is simultaneously provided. Just apply the control voltage.
  • the display quality is improved because the threshold voltage of the thin film transistor is uniform without variation.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)

Description

明 細 書
アクティブマ トリクス型液晶表示装置
本発明は、 広視野角及び低消費電力のァクティブマ卜リクス型液晶表 示装置に関する。 背景技術
薄膜トランジスタ (T F T ) に代表されるスイ ッチング素子を用いた ァクティブマ 卜 リクス型液晶表示装置は、 O A機器等の表示端末として 広く普及し始めている。 この液晶表示装置の表示方式には、 大別して次 の 2通りがある。 一つは、 透明電極が構成された 2枚の基板により液晶 を挾み込み、 透明電極に印加された電圧で動作させ、 透明電極を透過し 液晶に入射した光を変調して表示する方式である。 もう一つは、 2枚の 基板により液晶を挾み込み、 一方の基板上に構成された二つの電極 (画 素電極及び対向電極) の間の基板面にほぼ並行な電界により液晶を動作 させ、 二つの電極の隙間から液晶に入射した光を変調して表示する方式 であり、 広視野角, 低負荷容量等の特徴を持ち、 アクティブマトリクス 型液晶表示装置に関して有望な技術である。 以下、 後者の方式を横電界 方式と呼ぶ。
横電界方式は、 上記の特徴を有する一方、 不透明な電極を櫛歯状に構 成するため、 光を透過できる開口面積が小さく、 表示画面が喑いため、 消費電力が大きい明るいバックライ 卜を用いる必要があるという問題が ある。
これに対して、 同一出願人は特願平 6— 1 99247 号に、 共通電極に外部 から電圧を供給するという共通電極配線の役割を、 走査電極配線に兼用 させることにより、 共通電極配線を省略し、 横電界方式の開口面積を大 きくする方式を提案している。 以下、 上記方式技術を共通電極配線レス (コモンレス) 横電界方式と呼ぶことにする。
コモンレス横電界方式においては、 スィツチング素子である薄膜卜ラ ンジスタが、 しきい値電圧が液晶の光学的変調に要する液晶動作電圧の 最大電圧よリも高い、 完全なエンハンスメ ン ト型のスィ ツチング特性を 示す必要がある。 エンハンスメ ン ト型のスィツチング特性を示す薄膜卜 ランジスタを実現する方法としては、 上述した特願平 6— 199247 号には、 半導体層であるァモルファスシリコン半導体層を薄膜化する方法、 また は薄膜卜ランジスタのゲ一ト走査電極に対向する位置に設けた背面電極 の電圧を制御する方法が記載されている。
しかし、 これらの方法は、 薄膜トランジスタのしきい値電圧のバラッ キを十分小さくする必要がある。 共通電極配線レス横電界方式のァクテ ィブマ 卜リクス型液晶表示装置は表示品質が低いという課題がある。 本発明の目的は、 しきい値電圧のバラツキが少なく、 単純な構成の薄 膜トランジスタ を用いた、 高画質の対向電極配線レス横電界方式のァク ティブマ 卜リクス型液晶表示装置を提供することにある。 発明の開示
本発明のァクティブマ 卜リクス型液晶表示装置のスィツチング素子に 用いる薄膜トランジスタは、 走査電極上に形成された窒化シリコン膜と, この窒化シリコン膜上に形成された絶縁層と、 この絶縁層上に形成され たソ一ス領域及びドレイン領域とを有する半導体層とを有するェンハン スメン 卜型の薄膜トランジスタである。 この薄膜トランジスタのしきい値電圧は液晶動作電圧の最大値より大 きい。 好ましい実施態様では、 しきい値電圧は 1 0 V以上である。
窒化シリコン膜上に形成される絶縁層の具体例としては酸化シリコン 膜があり、 また、 この絶縁層の厚さは 3 0 A以上が好ましい。
絶縁層上にはコンタク ト層を介してソース電極及びドレイン電極が接 続された半導体層が形成される。
本発明においては、 横電界方式を採用しており、 画素電極と対応する 対向電極とに印加される電圧によリ前記液晶層には前記基板に平行な電 界が発生する。
本発明が採用する トランジスタ構造は、 M N O S (Metal Ni t ri de Oxi de Sem iconductor)構造と呼ばれる薄膜メモリ トランジスタ構造であ る。
さらに本発明では、 薄膜トランジスタのしきい値電圧を、 次のように 制御する。 ドレイン電極またはドレイン電極及びソース電極を接地した 状態で、 ゲー ト電極に液晶動作電圧 (± 1 0 V前後) よりも十分高い正 のしきい値制御電圧を印加する。 また、 アクティブマ トリクス型液晶表 示装置における走査 (ゲー ト) 電極配線と信号 (ドレイン) 電極配線の 交点に、 本発明の薄膜トランジスタがマ トリクス状に配置されている場 合は、 各薄膜トランジスタのしきい値電圧が等しくなるように、 例えば 線順次駆動法を用いて各薄膜トランジスタのゲ一 卜 Zドレイン電極間に 上記のしきい値制御電圧を個別に印加する。 この際、 しきい値電圧のバ ラツキを低減するために、 液晶表示装置の輝度分布をモニタ しながら制 御することにより、 表示品質の均一性を確保する。
上記のようにしきい値制御電圧を印加した場合、 ゲー 卜電極がドレイ ン電極に対して正電圧になるため、 半導体層中の電子が酸化シリコン膜 を突き抜けて窒化シリコン膜中に トラップされる。 窒化シリコン膜中に トラップされた電子の作用により、 薄膜トランジスタのしきい値電圧が プラス側にシフ 卜してェンハンスメン ト型の特性を示すようになる。 し きい値制御電圧を増加すれば、 窒化シリコン膜中のトラップ電子量が増 加してしきい値電圧が増加する。 従って、 各薄膜トランジスタに印加す るしきい値制御電圧を個別に調整すれば、 各薄膜トランジスタのしきい 値電圧を同じ値にシフ 卜することができるため、 しきい値電圧のバラッ キが大幅に低減できる。
さらに、 本発明の薄膜トランジスタの実施態様では、 酸化シリコン膜 厚が 3 0 A以上であるため、 共通電極配線レス横電界方式のスィッチン グ素子に用いた場合に、 表示動作中にしきい値変動することがなく、 安 定したエンハンスメ ン ト型の特性を提供できる。 以下、 この作用につい て詳しく説明する。
一般に、 M N 0 S構造の薄膜トランジスタのゲ一 卜/ドレイン電極間 にゲ一 ト電極が負となるように上記とは逆極性の電圧を印加した場合、 窒化シリコン膜中の電子が酸化シリコン膜を突き抜けて半導体層中に放 出される力、、 または半導体層中の正孔が酸化シリコン膜を突き抜けて窒 化シリコン膜中に トラップされるため、 しきい値電圧がマイナス側にシ フ 卜する。 本発明の薄膜トランジスタを共通電極配線レス横電界方式の スイッチング素子として用いる場合、 表示動作中にゲ一 卜/ドレイン電 極間には液晶動作電圧 (± 1 0 V前後) 程度の両極性電圧が印加される が、 この印加電圧によって薄膜トランジスタのしきい値電圧が変動しな いことが要求される。
第 7図に、 しきい値電圧シフ 卜が生じる最小ゲー ト Zドレイン間印加 電圧の絶対値 (以下、 しきい値シフ ト開始電圧と呼ぶ) の酸化シリコン 膜厚依存性を示す。 酸化シリコン膜厚が 2 0 A以下の場合、 しきい値シ フ 卜開始電圧は 5 V程度であるのに対して、 酸化シリコン膜厚が 3 0 A 以上の場合、 しきい値シフ 卜開始電圧は液晶動作電圧の最大値以上にな る。
これは、 酸化シリコン膜厚が 2 0 A以下では、 5 V程度の電圧印加で 電子または正孔が薄い酸化シリコン膜を 卜ンネル効果にょリ通り抜けて しまうのに対して、 酸化シリコン膜厚が 3 0 A以上では、 電子または正 孔が酸化シリコン膜のエネルギー障壁を越えなければならず、 より高い 電界が必要となるためである。
本発明の薄膜トランジスタによれば、 一旦プラス側にシフ トさせたし きい値電圧は、 表示動作中に変動することなく一定に維持されるため、 共通電極配線レス横電界方式のァクティブマ ト リクス型液晶表示装置に おいて安定したェンハンスメン卜型の特性を提供できる。
また、 本発明のアクティブマ トリクス表示装置では、 表示輝度をモニ タ しながらしきい値制御をすることにより、 しきい値電圧を均一にする ことが可能になる。 ノーマリーブラック表示の際には、 輝度が低い部分 に対してしきい値制御電圧をさらに印加することにより、 均一なしきい 値特性を有する高画質なァクティブマ 卜リクス表示装置を提供できる。 図面の簡単な説明
第 1 図は本発明に用いる薄膜トランジスタの断面構造を示す図である, 第 2図は本発明に用いる薄膜トランジスタの I d _ V g特性を示す図 である。
第 3図は本発明に用いる薄膜トランジスタのしきい値電圧の経時変化 を示す図である。 第 4図は本発明の液晶表示装置の画素部の平面及び断面構成を示す図 である。
第 5図は本発明に用いる薄膜卜ランジスタのしきい値電圧制御装置の 構成を示す図である。
第 6図は従来の薄膜半導体トランジスタと本発明薄膜半導体トランジ スタ とのしきい値電圧分布を示す図である。
第 7図は薄膜半導体,トランジスタのしきい値シフ 卜開始電圧の酸化シ リコン膜厚依存性を示す図である。 ― 発明を実施するための最良の形態
以下、 本発明の実施例を図面を用いて説明する。 第 1 図に、 本発明に 用いる薄膜トランジスタの断面構造を示す。 1 1 はガラス基板、 1 2は A 1 また C rからなるゲ一 卜電極、 1 3は窒化シリコン膜からなる第 1 のゲー ト絶縁層、 1 4は酸化シリコン膜からなる第 2のゲー ト絶縁層、 1 5はアモルファスシリコンよりなる半導体層、 1 6はリンを ドープし た n +型アモルファスシリコンからなるコンタク ト層、 1 7, 1 8は C rよりなるソース電極及びドレイン電極、 1 9は窒化シリコン膜より なるパシベ一ション膜である。
上記構造の薄膜トランジスタは次のように作成した。 まず、 コーニン グ 7 0 5 9ガラス基板 1 1上に厚さ約 3 0 0 n mの A 1膜または C r膜 をスパッタ リ ング法により形成する。 ホ 卜エッチングにより A 1 をバタ —ニングしてゲー ト電極 1 2 を形成する。 その上に S i H 4 , N H 3 , N z 等の混合ガスを用いたプラズマ化学気相成長 (C V D ) 法により、 厚さ 2 5 0 0 Aの窒化シリコン膜からなる第 1 のゲ— 卜絶縁層 1 3 を形 成する。 その上に、 T E 0 S (テ卜ラエチルオルソシリケー 卜), 0 2 等 の混合ガスを用いたプラズマ C V D法により、 厚さ 1 0 0 Aの酸化シリ コン膜からなる第 2のゲー ト絶縁層 1 4 を形成する。 その上に、 S i H 4 ガスを用いたプラズマ C V D法により厚さ 2 0 0 0 Aのアモルファスシ リコン膜、 及び S i H 4 , P I I ;i 混合ガスを用いたプラズマ C V D法に より厚さ 3 0 O Aの n +型アモルファスシリコン膜を形成する。
上記のプラズマ C V D法を用いた薄膜形成プロセスは真空を維持して 連続して行うことが望ましい。 ホ 卜エッチングによりァモルファスシリ コン膜を n +型ァモルファスシリコン膜と同時に島状加工することによ り、 半導体層 1 5が形成される。 この上にスパッタ リング法を用いて蒸 着した C r をホ 卜エッチングによりパターニングして、 ソース電極 1 7 及びドレイン電極 1 8が形成される。
さらに、 ソース Zドレイン電極間の n +型アモルファスシリコン膜を エッチング除去することにより、 ソース電極 1 7及びドレイン電極 1 8 と半導体層 1 5の間にコンタク ト層 1 6が形成される。 さらにこの上に プラズマ C V D法により堆積した厚さ 5 0 0 0 Aの窒化シリコン膜をホ 卜エッチングによりパターニングして保護性絶縁膜 1 9 を形成すること により、 薄膜トランジスタが完成する。
以上のようにして製造した薄膜トランジスタのしきい値電圧は、 次の ようにして制御した。 即ち、 ドレイン電極またはドレイン電極及びソ一 ス電極を接地した状態で、 ゲー ト電極に + 8 0 Vの正電圧を 2秒間印加 した。
第 2図に、 本発明の薄膜トランジスタにおけるしきい値電圧制御前後 のドレイン電流のゲー ト電圧依存性 ( 1 (1ー ¥ §特性) を示す。 上記の 電圧印加により、 しきい値電圧が 2 Vから 1 0 Vに増加し、 ェンハンス メン 卜型の特性を示すようになった。 次に、 上記のようにしきい値電圧シフ 卜させた薄膜トランジスタのし きい値電圧の経時変化を調べた。 本発明の薄膜トランジスタ力 横電界 方式アクティブマ 卜リクス型液晶表示装置のスィ ツチング素子に使われ る状況を模擬するため、 ゲー ト電極及びドレイン電極に各々 ± 1 5 V及 び ± 1 0 Vの矩形交流電圧を印加し、 一定時間毎にしきい値電圧を測定 した。
第 3図に、 上記のようにして測定したしきい値電圧の経時変化を示す。 比較のため、 酸化シリコン膜がない従来構造の薄膜トランジスタ、 及び 酸化シリコン膜厚が 2 O Aの薄股メモリ トランジスタの結果も示す。 本 発明の薄膜トランジスタでは 1 0 4 時間以上に渡ってしきい値電圧が変 化しないのに対して、 酸化シリコン膜なしの薄膜トランジスタでは短時 間でしきい値電圧が単調減少する。 また、 酸化シリコン膜の厚さが 2 0 Aの薄膜メモリ トランジスタでは、 印加電圧によってしきい値電圧が大 きく変動してしまう。
なお本実施例では、 酸化シリコン膜からなる第 2のゲー ト絶縁層 1 4 の上に連続してァモルファスシリコンからなる半導体層 1 5 を形成した 、 酸化シリコン膜からなる第 2のゲー ト絶縁層 1 4表面を N 2 プラズ マに一定時間曝した後に半導体層 1 5 を形成したところ、 第 2図のドレ ィ ン電流のゲー 卜電圧依存性において、 しきい値電圧以上でのゲー 卜電 圧増加に伴う ドレイン電流の立上りが急峻になり、 薄膜トランジスタの スィ ツチング特性が改善された。
また、 本発明では薄膜トランジスタを逆スタガ構造としたが、 正スタ ガ構造またはコプラナ構造でもよい。 また、 半導体層もアモルファスシ リコン以外の、 例えばポリシリコンまたは微結晶シリコンでもよい。 第 4図に、 本発明の薄膜トランジスタをスィ ツチング素子に用いて構 成した、 共通電極配線レス横電界方式液晶表示装置の T F Τ基板中にお ける画素部の平面構成及び断面構成を示す。 図において、 一画素は隣接 する走査電極と信号電極とによって圆まれた領域で構成される。 薄膜卜 ランジスタ 4 1 は、 走査電極 (ゲー 卜電極) 4 2, 信号電極 (ドレイ ン 電) 4 3, 画素電極 (ソース電極) 4 4, 酸化シリコン膜と窒化シリコ ン膜の積層膜からなるゲ一 ト絶縁膜 4 5、 及びアモルファスシリコンか らなる半導体層 4 6から構成される。
走査電極 4 2 を最下層に形成し、 ゲー 卜絶縁膜 4 5及び半導体層 4 6 を介して信号電極 4 3 と画素電極 4 4 を同一の金属層をパターニングし て形成した。 保持容量 4 7は、 画素電極 4 4 と前行の走査電極 4 8で酸 化シリコン膜と窒化シリコン膜の積層膜からゲー 卜絶縁膜 4 5 を挾む構 造として形成した。
液晶層の配向方向は、 前行の走査電極 4 8から信号電極方向に伸びた 対向電極 4 9 と、 この対向電極 4 9の間に平行に伸びた画素電極 4 4の 間に印加される電界によって制御される。 光は、 対向電極 4 9 と画素電 極 4 4の間を通過し、 液晶層に入射して変調される。 共通電極レス横電 界方式液晶表示装置においては、 前行の走査電極 4 8が共通電極配線の 役割を兼ねるため、 共通電極配線がない。
第 5図は、 本発明の薄膜トランジスタをスイ ッチング素子に用いた、 対向電極配線レスの横電界方式液晶表示パネル、 及び前記表示パネル中 の薄膜トランジスタのしきい値電圧制御装置の構成を示した図である。 図において、 5 1 は本発明の薄膜トランジスタ、 5 2は液晶及び保持 容量、 5 3は画素、 5 4はゲー ト電極配線、 5 5はドレイン電極配線、 5 6は液晶表示パネル、 5 7はしきい値制御用走査回路 (以下、 走査回 路と記す) 、 5 8はしきい値制御用信号回路 (以下、 信号回路と記す) 5 9はプロ一ブ針、 5 1 0はコン トローラ、 5 1 1 は 2次元光センサ、 5 1 2はバックライ 卜を示す。
本発明のしきい値電圧制御装置を用いて、 上記液晶表示パネルの薄膜 トランジスタのしきい値電圧を、 以下のようにして制御する。 ここで、 + 8 0 Vの電圧を 2秒間印加すると、 薄膜トランジスタのしきい値電圧 は、 約 + 1 0 Vになるものとする。 バックライ ト 5 1 2上に配置された 液晶表示パネル 5 6のゲー 卜電極配線 5 4及びドレイ ン電極配線 5 5に、 プローブ針 5 9 を介して、 走査回路 5 7 と信号回路 5 8 を接続する。 ゲー ト電極配線 5 4及びドレイ ン電極配線 5 5の交点に位置する本発 明の薄膜トランジスタ 5 1 の各々に、 いわゆる線順次駆動法によって、 個別にしきい値制御電圧が印加する。 即ち、 走査回路 5 7からゲー ト電 極配線 5 4の各々に、 振幅 + 2 0 Vのゲー 卜電圧が 2秒間ずつ順次印加 する。 上記ゲー ト電圧印加期間 (選択期間と.呼ばれる) 中に信号回路 5 8から ドレイン電極配線 5 5の各々に— 6 0 Vのドレイン電圧が 2秒 間印加する。
従って、 ゲー 卜電極配線 5 4及びドレイン電極配線 5 5の交点に位置 する本発明の薄膜トランジスタ 5 1 の各々には、 ゲー ト Zドレイ ン電極 間にゲー ト電極が正となる向きに約 + 8 0 Vのしきい値制御電圧が 2秒 間印加される。
上記の方法で、 各薄膜トランジスタ 5 1 にしきい値制御電圧を印加し た後、 各薄膜トランジスタ 5 1 のしきい値電圧を、 各薄膜トランジスタ が位置する画素 5 3の輝度を測定することにより評価する。 即ち、 走査 回路 5 7から出力される選択期間及び非選択期間における振幅が各々 + 1 0 V及び 0 Vのゲー 卜電圧、 及び信号回路 5 8から出力される振幅 土 1 0 Vの液晶動作電圧を用いて、 線順次駆動法により液晶表示パネル 5 6 を全面点灯させる (本液晶パネルの表示モー ドは、 電圧無印加時に 喑表示を示すノーマリーブラックとする) 。
液晶表示パネル 5 6の各画素の輝度は、 2次元光センサ 5 1 1 で記録 され、 コン トローラ 5 1 0にフィー ドバックされる。 しきい値電圧シフ 卜不十分で、 しきい値電圧が + 1 0 V以下の薄膜トランジスタがあった 場合、 特願平 6— 199247 号に記載があるように、 その位置の画素は非選 択期間中に一 1 0 Vの液晶動作電圧が保持できないため、 しきい値電圧 が + 1 0 Vになった薄膜トランジスタが位置する画素よりも輝度が低下 する。
従って、 しきい値電圧の増加が不十分な薄膜トランジスタの位置は低 輝度画素の位置として 2次元光センサ 5 1 1 により検知される。 コン ト ローラ 5 1 0は、 2次元光センサ 5 1 1 から得た各画素の輝度分布に従 つて、 しきい値電圧の増加が不十分な薄膜卜ランジスタだけにしきい値 制御電圧が再印加されるように、 走査回路 5 7及び信号回路 5 8からの 出力電圧を制御する。 その際、 ドレイン電圧の增滅により各薄膜卜ラン ジスタに印加されるしきい値制御電圧を制御できる。 しきい値制御電圧 の再印加後、 再び液晶表示パネル 5 6の各画素の輝度を 2次元光センサ 5 1 1 で記録し、 各画素の輝度が均一になるまで、 上記動作を繰り返す このように、 各薄膜トランジスタのしきい値電圧シフ 卜量を液晶表示 装置の画素輝度の 2次元分布として検知し、 検知したしきい値電圧シフ 卜量に応じて各薄膜トランジスタへしきい値制御電圧を個別に印加する ことにより、 対向電極配線レス横電界方式液晶表示パネル 5 6に用いら れた本発明の薄膜トランジスタ 5 1のしきい値電圧のバラツキを抑制し て均一にできる。
第 6図は、 上記のしきい値電圧制御装置でしきい値電圧を制御した場 合の対向電極レス横電界方式液晶表示パネルにおける薄膜トランジスタ のしきい値電圧分布を、 従来発明の場合と比較して示した図である。 半 導体層薄膜化等の従来発明でしきい値制御した場合、 しきい値電圧の分 布が大きく、 しきい値電圧が液晶動作電圧以下の薄膜トランジスタがあ る。
従って、 前述したようにしきい値電圧が液晶動作電圧以下の薄膜卜ラ ンジスタが位置する画素で輝度低下が起きてしまうため、 均一な表示が できない。 一方、 本発明の場合は、 全ての薄膜トランジスタのしきい値 電圧が液晶動作電圧以上であり、 しきい値電圧分布が士 1 V以下となつ ている。 このため、 本発明のしきい値制御装置でしきい値制御した薄膜 トランジスタをスィッチング素子に用いた対向電極レス横電界方式液晶 表示パネルでは、 表示動作中に均一なスィッチング動作が行われるため、 各画素に印加される液晶動作電圧も均一となり表示品質が向上した。
しきい値制御が不十分でしきい値電圧分布が土 1 V以上となると、 ス イ ツチング動作が不均一となり表示輝度が不均一になつた。
なお、 しきい値制御電圧印加による薄膜トランジスタのしきい値シフ 卜が最初から均一な場合は、 本発明のようなしきい値電圧制御装置は必 要なく、 全ての薄膜卜ランジスタに同時に等しいしきい値制御電圧を印 加するだけで良い。
本発明の薄膜トランジスタをスィツチング素子に用いた共通電極レス 横電界方式液晶表示装置では、 薄膜トランジスタのしきい値電圧のバラ ツキがなく均一なため、 表示品質が向上する。

Claims

請 求 の 範 囲
1 . 一対の基板と、 この一対の基板に挟持された液晶層とを有し、 前記一対の基板の一方の基板には複数の走査電極と、 この複数の走査 電極にマ 卜リクス状に交差する複数の信号電極と、 前記複数の走査電極 と複数の信号電極とのそれぞれの交点に対応して形成された複数の半導 体スィツチング素子と、 この複数のスィツチング素子のそれぞれに接続 された複数の画素電極と、 前記複数の走査電極のそれぞれに接続された 複数の対向電極とが形成され、
前記複数の半導体スィッチング素子のそれぞれは対応する走査電極上 に形成された窒化シリコン膜と、 この窒化シリコン膜上に形成された絶 縁層と、 この絶縁層上に形成されたソース領域及びドレイン領域とを有 する半導体層とを有するェンハンスメン 卜型の薄膜トランジスタである ことを特徴とするアクティブマ トリクス型液晶表示装置。
2 . 請求項 1 において、 前記薄膜トランジスタのしきい値電圧が前記液 晶層の液晶動作電圧の最大値より大きいことを特徴とするァクティブマ 卜リクス型液晶表示装置。
3 . 請求項 2において、 前記薄膜トランジスタのしきい値電圧は 1 0 V 以上であることを特徴とするアクティブマ トリクス型液晶表示装置。
4 . 請求項 1 において、 前記画素電極と対応する前記対向電極とに印加 される電圧により前記液晶層には前記基板に平行な電界が発生すること を特徴とするアクティブマトリクス型液晶表示装置。
5 . 請求項 1 において、 前記薄膜トランジスタの前記絶縁層の厚さが
3 0 A以上であることを特徴とするァクティブマ 卜リクス型液晶表示装 置。
6 . 請求項 5において、 前記薄膜トランジスタの前記絶縁層は酸化シリ コン膜であることを特徴とするァクティブマ トリクス型液晶表示装置。
7 . 請求項 6において、 前記薄膜トランジスタのしきい値電圧が前記液 晶層の液晶動作電圧の最大値より大きいことを特徴とするァクティブマ トリクス型液晶表示装置。
8 . 請求項 1 において、 前記薄膜トランジスタは逆スタガ構造であるこ とを特徴とするァクティブマ 卜リクス型液晶表示装置。
9 . 請求項 1 において、 前記薄膜トランジスタは正スタガ構造であるこ とを特徴とするァクティブマ 卜リクス型液晶表示装置。
1 0 . 請求項 1 において、 前記薄膜トランジスタはコプラナ構造である ことを特徴とするァクティブマ トリクス型液晶表示装置。
1 1 . 一対の基板と、 この一対の基板に挟持された液晶層とを有し、 前記一対の基板の一方の基板には複数の走査電極と、 この複数の走査 電極にマ卜リクス状に交差する複数の信号電極と、 前記複数の走査電極 と複数の信号電極とのそれぞれの交点に対応して形成された複数の薄膜 トランジスタとを有し、
前記複数の走査信号電極及び前記複数の信号電極とで囲まれるそれぞ れの領域で少なく とも一つの画素が構成され、
それぞれの画素には、 対応する薄膜卜ランジスタに接続された画素電 極と、 この画素電極と同一方向に形成され対応する一方の走査電極に接 続された対向電極とを有し、
前記複数の薄膜トランジスタのそれぞれは対応する他方の走査線電極 上に形成された窒化シリコン膜と、 この窒化シリコン膜上に形成された 絶縁層と、 この絶縁層上に形成されたソース領域及びドレイン領域とを 有する半導体層とを有するエンハンスメン ト型の特性を有することを特 徴とするァクティブマトリクス型液晶表示装置。
1 2 . 請求項 1 1 において、 前記画素電極は前記対応する一方の走査電 極上に絶縁層を介してオーバラップされていることを特徴とするァクテ ィブマ卜リクス型液晶表示装置。
1 3 . 請求項 1 1 において、 前記薄膜トランジスタのしきい値電圧が前 記液晶層の液晶動作電圧の最大値より大きいことを特徴とするァクティ ブマ 卜リクス型液晶表示装置。
1 4 . 請求項 1 3において、 前記薄膜トランジスタのしきい値電圧は 1 0 V以上であることを特徴とするァクティブマ トリクス型液晶表示装 置。
1 5 . 請求項 1 1 において、 前記画素電極と前記対向電極とに印加され る電圧により前記液晶層には前記基板に平行な電界が発生することを特 徴とするアクティブマ トリクス型液晶表示装置。
1 6 . 請求項 1 1 において、 前記薄膜トランジスタの前記絶縁層の厚さ が 3 0 A以上であることを特徴とするァクティブマ 卜リクス型液晶表示
1 7 . 請求項 1 6において、 前記薄膜トランジスタの前記絶縁層は酸化 シリコン膜であることを特徴とするァクティブマ トリクス型液晶表示装
1 8 . 請求項 1 7において、 前記薄膜トランジスタのしきい値電圧が 記液晶層の液晶動作電圧の最大値より大きいことを特徴とするァクティ ブマ 卜リクス型液晶表示装置。
PCT/JP1996/003467 1996-11-27 1996-11-27 Unite d'affichage a cristaux liquides a matrice active WO1998023995A1 (fr)

Priority Applications (6)

Application Number Priority Date Filing Date Title
DE69627393T DE69627393T2 (de) 1996-11-27 1996-11-27 Flüssigkristallanzeige mit aktivmatrix
PCT/JP1996/003467 WO1998023995A1 (fr) 1996-11-27 1996-11-27 Unite d'affichage a cristaux liquides a matrice active
EP96939310A EP1008893B1 (en) 1996-11-27 1996-11-27 Active matrix liquid crystal display
JP52645398A JP3204989B2 (ja) 1996-11-27 1996-11-27 アクティブマトリクス型液晶表示装置
US09/308,925 US6184946B1 (en) 1996-11-27 1996-11-27 Active matrix liquid crystal display
KR10-1999-7004673A KR100450544B1 (ko) 1996-11-27 1996-11-27 액티브 매트릭스형 액정 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP1996/003467 WO1998023995A1 (fr) 1996-11-27 1996-11-27 Unite d'affichage a cristaux liquides a matrice active

Publications (1)

Publication Number Publication Date
WO1998023995A1 true WO1998023995A1 (fr) 1998-06-04

Family

ID=14154143

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1996/003467 WO1998023995A1 (fr) 1996-11-27 1996-11-27 Unite d'affichage a cristaux liquides a matrice active

Country Status (6)

Country Link
US (1) US6184946B1 (ja)
EP (1) EP1008893B1 (ja)
JP (1) JP3204989B2 (ja)
KR (1) KR100450544B1 (ja)
DE (1) DE69627393T2 (ja)
WO (1) WO1998023995A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002014628A (ja) * 2000-04-27 2002-01-18 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US7410905B2 (en) 2003-05-30 2008-08-12 Seiko Epson Corporation Method for fabricating thin film pattern, device and fabricating method therefor, method for fabricating liquid crystal display, liquid crystal display, method for fabricating active matrix substrate, electro-optical apparatus, and electrical apparatus
JP2012133376A (ja) * 2000-04-27 2012-07-12 Semiconductor Energy Lab Co Ltd 半導体装置

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6795137B1 (en) 1999-04-26 2004-09-21 Microsoft Corporation Methods and apparatus for implementing transmissive display devices
US7110062B1 (en) * 1999-04-26 2006-09-19 Microsoft Corporation LCD with power saving features
JP4118484B2 (ja) * 2000-03-06 2008-07-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2001257350A (ja) 2000-03-08 2001-09-21 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP4118485B2 (ja) * 2000-03-13 2008-07-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4700160B2 (ja) 2000-03-13 2011-06-15 株式会社半導体エネルギー研究所 半導体装置
JP4683688B2 (ja) * 2000-03-16 2011-05-18 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
JP4393662B2 (ja) 2000-03-17 2010-01-06 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
US6900084B1 (en) * 2000-05-09 2005-05-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a display device
JP2002252353A (ja) * 2001-02-26 2002-09-06 Hitachi Ltd 薄膜トランジスタおよびアクティブマトリクス型液晶表示装置
US7071037B2 (en) * 2001-03-06 2006-07-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR100799463B1 (ko) * 2001-03-21 2008-02-01 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
KR100876402B1 (ko) * 2002-04-17 2008-12-31 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
TWI363206B (en) * 2003-02-28 2012-05-01 Samsung Electronics Co Ltd Liquid crystal display device
US20050017244A1 (en) * 2003-07-25 2005-01-27 Randy Hoffman Semiconductor device
TW594350B (en) * 2003-09-08 2004-06-21 Quanta Display Inc Liquid crystal display device
JP2006013407A (ja) * 2004-05-21 2006-01-12 Sanyo Electric Co Ltd 光量検出回路およびそれを用いた表示パネル
JP2006030317A (ja) * 2004-07-12 2006-02-02 Sanyo Electric Co Ltd 有機el表示装置
JP2006079589A (ja) * 2004-08-05 2006-03-23 Sanyo Electric Co Ltd タッチパネル
KR20080094300A (ko) * 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
US8149351B2 (en) * 2008-12-08 2012-04-03 3M Innovative Properties Company Passive and hybrid daylight-coupled backlights for sunlight viewable displays
US8339542B2 (en) * 2009-06-26 2012-12-25 3M Innovative Properties Company Passive and hybrid daylight-coupled N-stack and collapsible backlights for sunlight viewable displays
US8228463B2 (en) * 2009-11-18 2012-07-24 3M Innovative Properties Company Passive daylight-coupled backlight with turning film having prisms with chaos for sunlight viewable displays
US8384852B2 (en) 2010-11-22 2013-02-26 3M Innovative Properties Company Hybrid daylight-coupled backlights for sunlight viewable displays
KR102141459B1 (ko) * 2013-03-22 2020-08-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치
CN103219392B (zh) * 2013-04-10 2017-04-12 合肥京东方光电科技有限公司 薄膜晶体管、阵列基板、制备方法以及显示装置
KR102115564B1 (ko) 2013-09-24 2020-05-27 삼성디스플레이 주식회사 표시기판 및 이를 포함하는 표시패널

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02164075A (ja) * 1988-12-19 1990-06-25 Fujitsu Ltd 薄膜トランジスタ
JPH0736058A (ja) * 1993-07-20 1995-02-07 Hitachi Ltd アクティブマトリックス型液晶表示装置
JPH0862578A (ja) * 1994-08-24 1996-03-08 Hitachi Ltd アクティブマトリクス型液晶表示装置およびその駆動方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3591852A (en) * 1969-01-21 1971-07-06 Gen Electric Nonvolatile field effect transistor counter
US5041888A (en) * 1989-09-18 1991-08-20 General Electric Company Insulator structure for amorphous silicon thin-film transistors
JP3082288B2 (ja) * 1991-05-09 2000-08-28 カシオ計算機株式会社 薄膜メモリトランジスタ及びその製造方法
JPH10325961A (ja) * 1994-03-17 1998-12-08 Hitachi Ltd アクティブマトリクス型液晶表示装置
JP3635681B2 (ja) * 1994-07-15 2005-04-06 ソニー株式会社 バイアス回路の調整方法、電荷転送装置、及び電荷検出装置とその調整方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02164075A (ja) * 1988-12-19 1990-06-25 Fujitsu Ltd 薄膜トランジスタ
JPH0736058A (ja) * 1993-07-20 1995-02-07 Hitachi Ltd アクティブマトリックス型液晶表示装置
JPH0862578A (ja) * 1994-08-24 1996-03-08 Hitachi Ltd アクティブマトリクス型液晶表示装置およびその駆動方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1008893A4 *

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002014628A (ja) * 2000-04-27 2002-01-18 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2012133376A (ja) * 2000-04-27 2012-07-12 Semiconductor Energy Lab Co Ltd 半導体装置
US8633488B2 (en) 2000-04-27 2014-01-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
US9099361B2 (en) 2000-04-27 2015-08-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
US9419026B2 (en) 2000-04-27 2016-08-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
US9780124B2 (en) 2000-04-27 2017-10-03 Semiconductor Energy Laboratory Co., Ltd. Display device including pixel comprising first transistor second transistor and light-emitting element
US7410905B2 (en) 2003-05-30 2008-08-12 Seiko Epson Corporation Method for fabricating thin film pattern, device and fabricating method therefor, method for fabricating liquid crystal display, liquid crystal display, method for fabricating active matrix substrate, electro-optical apparatus, and electrical apparatus

Also Published As

Publication number Publication date
JP3204989B2 (ja) 2001-09-04
US6184946B1 (en) 2001-02-06
EP1008893A1 (en) 2000-06-14
KR20000057276A (ko) 2000-09-15
DE69627393D1 (de) 2003-05-15
EP1008893A4 (en) 2001-09-05
DE69627393T2 (de) 2004-02-05
EP1008893B1 (en) 2003-04-09
KR100450544B1 (ko) 2004-10-01

Similar Documents

Publication Publication Date Title
WO1998023995A1 (fr) Unite d'affichage a cristaux liquides a matrice active
US5724107A (en) Liquid crystal display with transparent storage capacitors for holding electric charges
KR100710120B1 (ko) 액티브 매트릭스형 액정 표시 장치
US5162901A (en) Active-matrix display device with added capacitance electrode wire and secondary wire connected thereto
US6104449A (en) Liquid crystal display device having DTFTs connected to a short ring
US6475837B2 (en) Electro-optical device
US5041888A (en) Insulator structure for amorphous silicon thin-film transistors
US5962896A (en) Thin film transistor including oxidized film by oxidation of the surface of a channel area semiconductor
JP2000323715A (ja) 表示用薄膜半導体素子及び表示装置
JPH02830A (ja) 薄膜トランジスタおよびそれを用いた液晶デイスプレイ装置
US5953085A (en) Liquid crystal display device having a storage capacitor
US7133088B2 (en) Liquid crystal display device and method of fabricating the same
US5875009A (en) Sequential staggered type thin film transistor
KR100491821B1 (ko) 액정표시장치용 어레이기판과 그 제조방법
JPH0689905A (ja) 薄膜状半導体装置およびその作製方法
JPH09127556A (ja) 表示装置及びその駆動方法
US6952251B2 (en) Method for forming data lines of a liquid crystal display device
JP3427664B2 (ja) 横電界方式アクティブマトリクス型液晶表示装置
JP2755683B2 (ja) アクテブマトリクス型液晶表示装置
US6271050B1 (en) Method of manufacturing thin film diode
JPH11186553A (ja) アクティブマトリクス型液晶表示装置
JP3086142B2 (ja) 液晶表示装置
US7626651B2 (en) Method for manufacturing an LCD device defining a TFD structure using a second mask removing a first metal layer, an insulating layer and a second metal layer to expose a transparent electrode layer
JPH04268536A (ja) アクティブマトリクス基板およびその製造方法
JP3535500B2 (ja) 半導体装置の作成方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1019997004673

Country of ref document: KR

Ref document number: 09308925

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1996939310

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1996939310

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1019997004673

Country of ref document: KR

WWG Wipo information: grant in national office

Ref document number: 1996939310

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1019997004673

Country of ref document: KR