TWI794496B - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TWI794496B
TWI794496B TW108117599A TW108117599A TWI794496B TW I794496 B TWI794496 B TW I794496B TW 108117599 A TW108117599 A TW 108117599A TW 108117599 A TW108117599 A TW 108117599A TW I794496 B TWI794496 B TW I794496B
Authority
TW
Taiwan
Prior art keywords
region
insulating film
trench
drain
drift region
Prior art date
Application number
TW108117599A
Other languages
English (en)
Other versions
TW202002090A (zh
Inventor
篠原博文
Original Assignee
日商艾普凌科有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商艾普凌科有限公司 filed Critical 日商艾普凌科有限公司
Publication of TW202002090A publication Critical patent/TW202002090A/zh
Application granted granted Critical
Publication of TWI794496B publication Critical patent/TWI794496B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76237Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials introducing impurities in trench side or bottom walls, e.g. for forming channel stoppers or alter isolation behavior
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823462MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0873Drain regions
    • H01L29/0878Impurity concentration or distribution
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/66689Lateral DMOS transistors, i.e. LDMOS transistors with a step of forming an insulating sidewall spacer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/66704Lateral DMOS transistors, i.e. LDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/7824Lateral DMOS transistors, i.e. LDMOS transistors with a substrate comprising an insulating layer, e.g. SOI-LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/7825Lateral DMOS transistors, i.e. LDMOS transistors with trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26586Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1083Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

半導體裝置(1)包括:第一導電型的汲極區域(14),包括第一導電型的高濃度汲極區域(14a)、第一汲極漂移區域(14b)及第二汲極漂移區域(14c);第一導電型的源極區域(15);第二導電型的基體區域(16);閘極絕緣膜(12);閘極電極(13);以及形成在汲極區域(14)上的STI絕緣膜(11)。第二汲極漂移區域(14c)是自第一位置(11f)向第二角部(11b)的方向延伸而形成,所述第一位置(11f)自STI絕緣膜(11)的第一角部(11a)離開距離x1

Description

半導體裝置及其製造方法
本發明是有關於一種半導體裝置及其製造方法。
近年來,隨著醫療用診斷裝置或建築建造物等的非破壞檢查中所使用的超音波診斷裝置、或者聲納或水中通信用的設備的高功能化,而出現越來越渴望一種在高的電源電壓下動作、可對負載供給大電流的積體電路(Integrated Circuit,IC)的狀況。因此,對於此種IC中的輸出元件而言,需要高耐壓・低導通(on)電阻的半導體裝置。
作為能夠在半導體基板上積體化、為開關信號的供給或該信號的振幅放大中可使用的高耐壓·低導通電阻的半導體裝置,已知有橫向擴散金屬氧化物半導體場效電晶體(Laterally Diffused Metal Oxide Semiconductor Field Effect Transistor,LDMOSFET)。
一般而言,LDMOSFET的汲極的高耐壓化是藉由延長汲極漂移區域的長度,在汲極漂移區域上形成厚膜的絕緣膜等,緩和汲極電場來實現。該厚膜的絕緣膜多由同時積體化的CMOS邏輯電路中所使用的元件分離膜來兼用。因此,例如在用於製作半導體裝置的半導體製造製程中,在採用大致大於0.25 μm的設計規則的情況下,採用用於元件分離的矽局部氧化(Local Oxidation of Silicon,LOCOS)絕緣膜作為所述厚膜的絕緣膜。
在專利文獻1(參照圖1)中,揭示了一種藉由在LDMOSFET的汲極漂移區域中形成淺溝槽隔離(Shallow Trench Isolation,STI)絕緣膜作為厚膜的絕緣膜,而實現使汲極漂移區域的長度沿縱向延伸且提高汲極耐壓,同時降低平面的所需面積,而降低了每單位面積的導通電阻的LDMOSFET的技術。 [現有技術文獻] [專利文獻]
[專利文獻1]日本專利特開平8-97411號公報
[發明所欲解決之課題] 然而,在專利文獻1的LDMOSFET中,在STI絕緣膜的角部附近發生的熱載子(hot carrier)的產生變得顯著,從而難以抑制由該熱載子引起的經時的臨限值電壓或汲極電流的變動(以下稱為熱載子劣化)。因此,對於使LDMOSFET的特性長期穩定的長期可靠性而言,存在改善的餘地。
在高電場中被加速而具有高能量的熱載子一般而言,在與存在於電流路徑上的晶格碰撞時,會因其能量而產生成為熱載子劣化的原因的二次載子。該二次載子的產生量與汲極電場及汲極電流密度的大小相關。在如專利文獻1的圖1般的在汲極漂移區域具備STI絕緣膜的構成中,元件分離絕緣膜底面與側面所接的STI絕緣膜角部的角度與LOCOS的角部相比陡峭,因此汲極電流容易集中於STI絕緣膜角部附近的半導體基板。因此,認為在該STI絕緣膜角部附近,汲極電流密度增大,熱載子的產生變得顯著。
另一方面,若為了抑制熱載子的產生而降低汲極漂移區域的雜質濃度來緩和汲極電場,則汲極漂移區域的汲極電阻增大,導通電阻的降低變得困難。
本發明是鑑於所述情況而成,目的在於提供一種抑制熱載子劣化,可實現汲極的高耐壓化與導通電阻的降低以及長期可靠性的提高的半導體裝置及其製造方法。 [解決課題之手段]
為了解決所述課題,在本發明中使用了以下的手段。
即,實現一種半導體裝置,包括:第一導電型的汲極區域,形成於半導體基板;第一導電型的源極區域,形成於半導體基板;第二導電型的基體區域,形成於所述汲極區域與所述源極區域之間;閘極絕緣膜,形成於所述基體區域上;閘極電極,形成於所述閘極絕緣膜上;溝槽,設於所述汲極區域;以及厚膜絕緣膜,形成於所述溝槽內,具有比所述閘極絕緣膜厚的膜厚,所述半導體裝置的特徵在於,所述溝槽具有與所述基體區域相向的第一溝槽側面、與所述第一溝槽側面及所述基體區域相向且與所述第一溝槽側面相比遠離所述基體區域而形成的第二溝槽側面、溝槽底面、剖視時設於所述溝槽底面與所述第一溝槽側面的交叉部的第一角部及設於所述溝槽底面與所述第二溝槽側面的交叉部的第二角部,所述汲極區域包括:第一汲極漂移區域,與所述基體區域、所述第一溝槽側面及自所述第一角部至第一位置之間的所述溝槽底面相接而形成;第二汲極漂移區域,自所述第一位置向所述第二角部的方向延伸並與所述溝槽底面相接而形成,雜質濃度比所述第一汲極漂移區域高;以及高濃度汲極區域,遠離所述基體區域、所述第一溝槽側面及所述溝槽底面而形成,雜質濃度比所述第二汲極漂移區域高。
而且,實現一種半導體裝置的製造方法,其為在形成於半導體基板的包含第一導電型的雜質的汲極區域中包括具有比閘極絕緣膜厚的膜厚的厚膜絕緣膜的半導體裝置的製造方法,所述半導體裝置的製造方法的特徵在於包括:第一汲極漂移區域形成步驟,自所述半導體基板的表面注入第一導電型的雜質,在所述汲極區域內形成第一汲極漂移區域;第一絕緣膜開口部形成步驟,在所述半導體基板上堆積第一絕緣膜,對所述第一絕緣膜進行蝕刻而形成開口部;溝槽形成步驟,以所述第一絕緣膜開口部為遮罩對所述半導體基板進行蝕刻,形成具有第一溝槽側面、第二溝槽側面、溝槽底面、形成於所述第一溝槽側面與所述溝槽底面的交叉部的第一角部、及形成於所述第二溝槽側面與所述溝槽底面的交叉部的第二角部的溝槽;厚膜絕緣膜形成步驟,在所述半導體基板上與所述溝槽內,以直到所述溝槽的上表面變得平坦為止的厚度堆積第二絕緣膜後,除去所述溝槽以外的區域的所述第二絕緣膜,在所述溝槽內形成所述厚膜絕緣膜;閘極絕緣膜形成步驟,在所述半導體基板上形成所述閘極絕緣膜;閘極電極形成步驟,在所述閘極絕緣膜上形成閘極電極;以及第二汲極漂移區域形成步驟,在所述第一汲極漂移區域內,在自與所述溝槽底面相接且遠離所述第一角部的第一位置起,沿著所述溝槽底面而朝向所述第二角部的方向上,形成雜質濃度比所述第一汲極漂移區域高的第一導電型的第二汲極漂移區域。 [發明的效果]
根據本發明,藉由使汲極漂移區域的STI絕緣膜角部附近的雜質濃度為低濃度,緩和汲極電場,可抑制熱載子劣化。而且,藉由提高汲極漂移區域中,自STI絕緣膜角部向高濃度汲極區域側離開規定距離的區域的雜質濃度,可降低導通電阻。因此,可實現兼備汲極的高耐壓與導通電阻的降低以及長期可靠性的提高的半導體裝置。
在對本發明的實施形態進行說明之前,為了容易理解實施形態,對發明者發現的、在汲極漂移區域具有STI絕緣膜的半導體裝置中的熱載子劣化這一課題進行說明。
圖13是現有的半導體裝置8,示出了N通道型LDMOSFET的剖面圖。半導體裝置8具有:形成於P型的半導體基板80的N型的汲極區域84及源極區域85、P型的基體區域86、閘極絕緣膜82、閘極電極83、及STI絕緣膜81。汲極區域84包括高濃度汲極區域84a及第一汲極漂移區域84b,STI絕緣膜81形成在第一汲極漂移區域84b上。
第一汲極漂移區域84b覆蓋第一溝槽側面81c、第二溝槽側面81d、溝槽底面81e、第一角部81a、第二角部81b,與基體區域86的一部分相接。在半導體裝置8的導通動作時,自源極區域85沿著在基體區域86表面形成的通道朝向高濃度汲極區域84a流動的電子,如藉由虛線箭頭所表示的路徑a、路徑b、路徑c、路徑d般,在第一汲極漂移區域84b內一面向深度方向擴散一面行進。
例如,流入至第一汲極漂移區域84b內的電子的一部分沿著藉由虛線箭頭所表示的路徑a在橫向上直線前進,當到達第一溝槽側面81c時,沿著第一溝槽側面81c及溝槽底面81e的表面蛇行。所述蛇行程度如虛線箭頭所表示的路徑b、路徑c、路徑d般,隨著自通道流入至第一汲極漂移區域84b的方向遠離半導體基板80表面而減小。然而,由於在路徑a、路徑b、路徑c、路徑d中行進的任一電子均通過第一角部81a附近,因此在此流動的汲極電流密度上升。由於該些電子通過第一角部81a附近後,朝向高濃度汲極區域84a,在第一汲極漂移區域84b內一面向深度方向擴散一面行進,因此汲極電流密度下降。
此處,當對汲極施加高電壓,空乏層自與通道的邊界擴展至第一汲極漂移區域84b內時,在第一角部81a附近,因空乏層內的汲極電場與上升的汲極電流密度,而容易產生具有高能量的熱載子。熱載子在與存在於電流路徑上的晶格碰撞時,會因其能量而產生二次載子。當該二次載子被閘極絕緣膜捕獲時,通道附近的半導體基板的電位分佈會發生變化,該電位分佈變化會使如臨限值電壓或通道遷移率的變動般的特性劣化發生。而且,當第一汲極漂移區域84b上的絕緣膜捕獲二次載子時,其附近的半導體基板的電位分佈會發生變化,該電位分佈變化會使汲極電流的變動等特性劣化發生。
此種基於熱載子的特性劣化會損害半導體裝置的長期可靠性。本發明是以此種見解為基礎,為了抑制熱載子劣化而設計的。
以下,適當參照圖式來對本發明的實施形態進行詳細說明。此處,作為半導體裝置,以N通道型LDMOSFET為例進行說明。對於以下的說明中所使用的圖式,為了容易理解本發明的特徵,有時會將一部分省略或放大表示,有時與實際的尺寸比不同。
(第1實施形態)
以下,對第1實施形態的半導體裝置及其製造方法進行說明。
圖1是表示本發明的第1實施形態的半導體裝置1的剖面圖。
第1實施形態的半導體裝置1形成於P型矽等的半導體基板10,包括N型的汲極區域14及源極區域15、形成於汲極區域14與源極區域15之間的P型的基體區域16、形成於基體區域16上的P型的基體接觸區域17、閘極絕緣膜12及閘極電極13。汲極區域14包括高濃度汲極區域14a、第一汲極漂移區域14b及第二汲極漂移區域14c。而且,在汲極區域14設有溝槽111,在該溝槽111內形成有具有比閘極絕緣膜12厚的膜厚的STI絕緣膜11(厚膜絕緣膜)。繼而,對第1實施形態的半導體裝置1的構成部件進行說明。
STI絕緣膜11包括比閘極絕緣膜12厚的氧化矽膜等的絕緣膜,是與同時積體化的CMOS邏輯電路中所使用的元件分離膜同樣的膜。STI絕緣膜11是埋入至半導體基板10上所形成的溝槽111中的絕緣膜,剖視時由與基體區域16相向的第一溝槽側面11c、溝槽底面11e、及與高濃度汲極區域14a相向的第二溝槽側面11d包圍。在第一溝槽側面11c與溝槽底面11e相接的交叉部設有第一角部11a,在第二溝槽側面11d與溝槽底面11e相接的交叉部設有第二角部11b。第一角部11a與第二角部11b雖亦取決於溝槽蝕刻的條件,但具有90度至110度左右的內角。該角度比LOCOS絕緣膜的同樣位置的角部尖銳。
高濃度汲極區域14a形成在第一汲極漂移區域14b內的遠離基體區域16、第一溝槽側面11c及溝槽底面11e的區域,與被施加汲極電壓的汲極電極配線(未圖示)連接。高濃度汲極區域14a為了在與汲極電極配線之間獲得歐姆接觸,而包括1×1020 /cm3 以上的高的雜質濃度的N型雜質。
第一汲極漂移區域14b與基體區域16、第一溝槽側面11c、包含第一角部11a的溝槽底面11e的一部分相接而形成。而且,第一汲極漂移區域14b包括雜質濃度比基體區域16低的N型雜質,以便針對高的汲極電壓的施加而耐受與基體區域16之間的PN接合破壞。而且,第一汲極漂移區域14b的深度與雜質濃度以使在施加汲極電壓時與下方的P型的半導體基板10之間產生的第一汲極漂移區域14b側的上方向的空乏層的延伸到達溝槽底面11e的方式得到調整。藉此,獲得在施加汲極電壓時助長自與基體區域16的邊界向第一汲極漂移區域14b內擴展的橫向的空乏層的延伸而緩和汲極電場的縮減表面場(Reduced Surface Field,RESURF)效果。為了獲得該RESURF效果的、第一汲極漂移區域14b的下方的P型區域亦可為形成於半導體基板10的P型擴散區域。
第二汲極漂移區域14c形成在第一汲極漂移區域14b內的遠離基體區域16的區域,包括雜質濃度比第一汲極漂移區域14b高的N型雜質。第二汲極漂移區域14c與基體區域16之間的距離是以不損害必要的汲極耐壓的方式考慮空乏層的延伸等來設定。進而,第二汲極漂移區域14c自第一位置11f向第二角部11b的方向延伸並與溝槽底面11e相接而形成,所述第一位置11f自第一角部11a離開距離x1
第一汲極漂移區域14b的雜質濃度被設定得低,以緩和在第一角部11a附近產生的汲極電流集中部分的汲極電場。而且,藉由使第二汲極漂移區域14c的雜質濃度比第一汲極漂移區域14b高,降低了汲極電阻。
閘極電極13是用於經由閘極絕緣膜12而控制基體區域16的表面中通道的形成的電極,與閘極金屬配線(未圖示)連接。閘極電極13橫跨形成在包含基體區域16的半導體基板10上以及STI絕緣膜11上。
源極區域15形成在基體區域16內,與被施加源極電壓的源極電極配線(未圖示)連接。源極區域15為了在與源極電極配線之間獲得歐姆接觸,而包括1×1020 /cm3 以上的高的雜質濃度的N型雜質。
基體區域16是用於在半導體基板10表面形成通道的P型雜質區域,經由包含高濃度的P型雜質的基體接觸區域17而由基體電極配線提供基體電壓。通常,基體電壓大多與源極電壓相等,在該情況下,基體接觸區域17與源極區域鄰接而形成,並在其上一括連接源極電極配線。
在第1實施形態中,第一角部11a附近汲極電流的集中與以往同樣地發生。然而,與以往相比第一汲極漂移區域14b的雜質濃度得到降低,所以在第一角部11a中由於汲極電壓的施加而生成的空乏層內的電場比以往弱。因此,第一角部11a中熱載子的產生、以及熱載子劣化受到抑制。
另一方面,雜質濃度比第一汲極漂移區域14b高的第二汲極漂移區域14c自第一位置11f向第二角部11b的方向延伸而形成,所述第一位置11f自第一角部11a離開距離x1 。因此,抑制了伴隨第一汲極漂移區域14b的雜質濃度的降低的、汲極電阻的增加。
藉由如此,第1實施形態在藉由第一汲極漂移區域14b的低濃度化實現汲極電壓的高耐壓化,並基於由第二汲極漂移區域14c的構成帶來的汲極電阻的降低而實現導通電阻的降低的同時,實現由熱載子劣化的抑制帶來的長期可靠性的提高。
其次,參照圖2A~圖2C,以特徵性的步驟為中心,對第1實施形態的半導體裝置1的製造方法進行說明。
首先,如圖2A所示,自P型的半導體基板10的表面藉由N型雜質的離子注入及熱擴散而形成N型的第一汲極漂移區域14b。其次,堆積遮罩絕緣膜,對該遮罩絕緣膜進行蝕刻加工而形成遮罩絕緣膜開口部,使半導體基板10的表面露出(未圖示)。然後,以遮罩絕緣膜為遮罩,自半導體基板10的表面進行蝕刻,至不超出第一汲極漂移區域14b的深度,形成溝槽111。然後,在其上堆積氧化矽膜等的絕緣膜,藉由化學機械研磨(Chemical Mechanical Polishing,CMP)法等進行平坦化,藉此在溝槽111內形成STI絕緣膜11。STI絕緣膜11被第一溝槽側面11c、第二溝槽側面11d與溝槽底面11e以及在該些面的交叉部形成的第一角部11a、第二角部11b包圍,其厚度比之後形成的閘極絕緣膜厚350 nm~450 nm左右。
其次,如圖2B所示,在半導體基板10的表面塗佈抗蝕劑18,藉由光微影技術進行圖案化,在自第一位置11f朝向第二角部11b的方向的第二汲極漂移區域14c中形成抗蝕劑開口部,所述第一位置11f自第一角部11a離開距離x1 。抗蝕劑18的圖案化是相對於與STI絕緣膜11在同一層上形成的對準標記進行對位來進行。藉此,第一角部11a與第二汲極漂移區域14c的距離x1 的對位偏差受到抑制。其次,以抗蝕劑18為遮罩進行濃度高於第一汲極漂移區域14b的N型雜質的離子注入,藉此形成第二汲極漂移區域14c。此時,選擇用於在溝槽底面11e的下方、不超出第一汲極漂移區域14b的深度形成第二汲極漂移區域14c的高的離子注入能量。因此,抗蝕劑18亦選擇能夠承受所述能量的厚度。根據以上內容,第二汲極漂移區域14c形成在自第一位置11f朝向第二角部11b的方向上、包含高濃度汲極區域14a形成預定區域的區域,所述第一位置11f自第一角部11a離開距離x1
其次,如圖2C所示,進行P型的基體區域16、閘極絕緣膜12及閘極電極13的形成。基體區域16的形成亦可在形成閘極電極13後,以閘極電極13為遮罩自對準地注入P型雜質,之後進行熱擴散來進行。
之後,形成N型的高濃度汲極區域14a及源極區域15與P型的基體接觸區域17,完成圖1所示的半導體裝置1。
藉由採用以上般的製造方法,可製作降低了第一角部11a與第一位置11f之間的距離x1 的偏差、降低了熱載子劣化的抑制效果的偏差的半導體裝置。
(第2實施形態)
以下,對第2實施形態的半導體裝置及其製造方法進行說明。
圖3是表示本發明的第2實施形態的半導體裝置2的剖面圖。
第2實施形態的半導體裝置2形成於P型矽等的半導體基板20,包括N型的汲極區域24及源極區域25、形成於汲極區域24與源極區域25之間的P型的基體區域26、形成於基體區域26上的P型的基體接觸區域27、閘極絕緣膜22及閘極電極23。汲極區域24包括高濃度汲極區域24a、第一汲極漂移區域24b及第二汲極漂移區域24c。而且,在汲極區域24設有溝槽211,在該溝槽211內形成有具有比閘極絕緣膜22厚的膜厚的STI絕緣膜21。在第2實施形態中,與STI絕緣膜21上的閘極電極23的兩側面相接而形成有側壁絕緣膜29。以下,在第2實施形態中,以相對於第1實施形態具有特徵的部分為中心進行說明。
第二汲極漂移區域24c在第一汲極漂移區域24b內的遠離基體區域26的區域中,由雜質濃度比第一汲極漂移區域24b高的N型雜質形成。第二汲極漂移區域24c與基體區域26之間的距離是以不損害必要的汲極耐壓的方式考慮空乏層的延伸等來設定。進而,第二汲極漂移區域24c為了緩和第一角部21a中的汲極電場,而自第一位置21f向第二角部21b的方向延伸並與溝槽底面21e相接而形成,所述第一位置21f自第一角部21a離開距離x2 。而且,藉由使第二汲極漂移區域24c的雜質濃度比第一汲極漂移區域24b高,降低了汲極電阻。
側壁絕緣膜29與閘極電極23的兩側面相接而形成。其中,與跟高濃度汲極區域24a相向的側面相接而設的側壁絕緣膜29形成在STI絕緣膜21上。而且,側壁絕緣膜29的與高濃度汲極區域24a相向的端部的位置,在俯視時與第一位置21f實質上相同。在第2實施形態中,該側壁絕緣膜29作為形成第二汲極漂移區域24c時的離子注入中的遮罩而發揮作用。
在第2實施形態中,第一角部21a附近汲極電流的集中亦與以往同樣地發生。然而,由於與以往相比,第一汲極漂移區域24b的雜質濃度得到減少,所以熱載子的產生以及熱載子劣化受到抑制。而且,雜質濃度比第一汲極漂移區域24b高的第二汲極漂移區域24c自第一位置21f向第二角部21b的方向延伸而形成,所述第一位置21f自第一角部21a離開距離x2 。因此,抑制了伴隨第一汲極漂移區域24b的雜質濃度的降低的、汲極電阻的增加。
藉由如此,第2實施形態在藉由第一汲極漂移區域24b的低濃度化實現汲極電壓的高耐壓化,並基於由第二汲極漂移區域24c的構成帶來的汲極電阻的降低而實現導通電阻的降低的同時,實現由熱載子劣化的抑制帶來的長期可靠性的提高。
其次,參照圖4A~圖4C,以特徵性的步驟為中心,對第2實施形態的半導體裝置2的製造方法進行說明。
首先,如圖4A所示,自P型的半導體基板20的表面藉由N型雜質的離子注入及熱擴散而形成N型的第一汲極漂移區域24b。其次,堆積遮罩絕緣膜,對該遮罩絕緣膜進行蝕刻加工而形成遮罩絕緣膜開口部,使半導體基板20的表面露出(未圖示)。然後,以遮罩絕緣膜為遮罩,自半導體基板20的表面以不超出第一汲極漂移區域24b的深度進行蝕刻,形成溝槽211。然後,在其上堆積氧化矽膜等的絕緣膜,藉由CMP法等進行平坦化,藉此在溝槽211內形成STI絕緣膜21。STI絕緣膜21被第一溝槽側面21c、第二溝槽側面21d與溝槽底面21e以及在該些面的交叉部形成的第一角部21a、第二角部21b包圍,其厚度比之後形成的閘極絕緣膜厚350 nm~450 nm左右。該步驟與第1實施形態相同。
其次,如圖4B所示,形成基體區域26、閘極絕緣膜22、閘極電極23、高濃度汲極區域24a、源極區域25、基體接觸區域27。之後,在閘極電極23上堆積氧化矽膜等的絕緣膜,在各向異性乾式蝕刻條件下進行回蝕刻,藉此與閘極電極23的兩側面相接地形成側壁絕緣膜29。基體區域26的形成亦可在形成閘極絕緣膜22與閘極電極23後,以閘極電極23為遮罩自對準地注入P型雜質,之後進行熱擴散來進行。閘極電極23的圖案化是相對於與STI絕緣膜21在同一層上形成的對準標記進行對位來進行,藉此第一角部21a與閘極電極23的高濃度汲極區域24a側的端部的對位偏差受到抑制。而且,第一角部21a與在閘極電極23的高濃度汲極區域24a側的側面形成的側壁絕緣膜29端部的距離x2 的偏差亦同樣受到抑制。
其次,如圖4C所示,在半導體基板20的表面塗佈抗蝕劑28,藉由光微影技術,在包含第二汲極漂移區域24c形成預定區域的區域中形成抗蝕劑開口部。抗蝕劑開口部的邊界位置設定在閘極電極23中與高濃度汲極區域24a相向的側面的側壁絕緣膜29上的任意位置。其次,以抗蝕劑28及該側壁絕緣膜29為遮罩進行濃度高於第一汲極漂移區域24b的N型雜質的離子注入,藉此形成第二汲極漂移區域24c。此時,選擇可在溝槽底面21e的下方的不超出第一汲極漂移區域24b的深度形成第二汲極漂移區域24c的高的離子注入能量。根據以上內容,第二汲極漂移區域24c形成在自第一位置21f朝向第二角部21b的方向上、包含高濃度汲極區域24a形成預定區域的區域,所述第一位置21f自第一角部21a離開距離x2
之後,剝離抗蝕劑28,完成圖3所示的半導體裝置2。
藉由採用以上般的製造方法,可降低第一角部21a與第一位置21f之間的距離x2 的偏差。若分解該距離x2 的偏差,則首先第一偏差成分可列舉溝槽211與第二汲極漂移區域之間的對位偏差。該第一偏差成分與第1實施形態中的溝槽111跟抗蝕劑18的對位偏差相同。第二偏差成分是藉由離子注入來形成第二汲極漂移區域時的離子注入遮罩邊界的完成偏差,但第2實施形態的該偏差的降低效果高。
第2實施形態中所採用的離子注入遮罩的邊界是基於由薄的抗蝕劑形成的閘極電極23而自對準地形成的側壁絕緣膜29的端部。一般認為,用於進行圖案化的抗蝕劑越厚,越容易受到圖案密度或圖案邊界的錐角的偏差的影響,圖案邊界的完成偏差越大。因此,基於由薄的抗蝕劑形成的閘極電極23而自對準地形成的側壁絕緣膜29的端部的完成偏差可少於厚的膜厚的抗蝕劑的邊界的完成偏差。
藉由採用以上般的製造方法,可製作降低了第一角部21a與第一位置21f之間的距離x2 的偏差、降低了熱載子劣化的抑制效果的偏差的半導體裝置。
(第3實施形態)
以下,對第3實施形態的半導體裝置及其製造方法進行說明。
圖5是表示本發明的第3實施形態的半導體裝置3的剖面圖。
第3實施形態的半導體裝置3形成於P型矽等的半導體基板30,包括N型的汲極區域34及源極區域35、形成於汲極區域34與源極區域35之間的P型的基體區域36、形成於基體區域36上的P型的基體接觸區域37、閘極絕緣膜32及閘極電極33。汲極區域34除了高濃度汲極區域34a、第一汲極漂移區域34b及第二汲極漂移區域34c以外,亦包含表面汲極漂移區域34d。在汲極區域34設有溝槽311,在該溝槽311內形成有具有比閘極絕緣膜32厚的膜厚的STI絕緣膜31。以下,在第3實施形態中,以相對於第1實施形態具有特徵的部分為中心進行說明。
表面汲極漂移區域34d形成在與第一溝槽側面31c相接,自閘極絕緣膜32之下起至比第一角部31a淺的深度的區域。而且,表面汲極漂移區域34d包括雜質濃度比第一汲極漂移區域34b高的N型雜質。
閘極電極33的與高濃度汲極區域34a相向的側面被設定在稍微重疊STI絕緣膜31的位置。該位置是以藉由經由該閘極電極33的側面以自垂直方向起15度以上的傾斜角度進行離子注入,而能夠形成表面汲極漂移區域34d的程度,稍微重疊的位置。
在第3實施形態中,表面汲極漂移區域34d是為了降低汲極電阻而設。在該區域中,雖然汲極電場比較高,但由於汲極電流密度不高,所以不易產生熱載子。流經該部分的電流如圖13的路徑a所示般,電流蛇行流動,所以等效的電阻變高。因此,第3實施形態藉由設置表面汲極漂移區域34d而降低汲極電阻。而且,與第1實施形態同樣地,雜質濃度比第一汲極漂移區域34b高的第二汲極漂移區域34c自第一位置31f向高濃度汲極區域34a側延伸而形成,所述第一位置31f自第一角部31a離開距離x3
因此,第3實施形態在藉由第一汲極漂移區域34b的低濃度化實現汲極電壓的高耐壓化,並基於由表面汲極漂移區域34d及第二汲極漂移區域34c的構成帶來的汲極電阻的降低而實現導通電阻的降低的同時,實現由熱載子劣化的抑制帶來的長期可靠性的提高。
其次,參照圖6A~圖6C,以特徵性的步驟為中心,對第3實施形態的半導體裝置3的製造方法進行說明。
首先,如圖6A所示,自P型的半導體基板30的表面藉由N型雜質的離子注入及熱擴散而形成N型的第一汲極漂移區域34b。其次,堆積遮罩絕緣膜,對該遮罩絕緣膜進行蝕刻加工而形成遮罩絕緣膜開口部,使半導體基板30的表面露出(未圖示)。然後,以遮罩絕緣膜為遮罩,自半導體基板30的表面以不超出第一汲極漂移區域34b的深度進行蝕刻,形成溝槽311。然後,在其上堆積氧化矽膜等的絕緣膜,藉由CMP法等進行平坦化,藉此在溝槽311內形成STI絕緣膜31。STI絕緣膜31被第一溝槽側面31c、第二溝槽側面31d與溝槽底面31e以及在該些面的交叉部形成的第一角部31a、第二角部31b包圍,其厚度比之後形成的閘極絕緣膜厚350 nm~450 nm左右。該步驟與第1實施形態相同。
其次,如圖6B所示,在半導體基板30的表面塗佈抗蝕劑38,藉由光微影技術在第二汲極漂移區域34c形成預定區域中形成抗蝕劑開口部。抗蝕劑38的圖案化是相對於與STI絕緣膜31在同一層上形成的對準標記進行對位來進行。因此,第一角部31a與第一位置31f的距離x3 的對位偏差受到抑制,所以可在第二汲極漂移區域34c不與第一角部31a相接的範圍內縮短距離x3 的長度。藉由縮短距離x3 使得汲極電阻被降低。其次,以抗蝕劑38為遮罩進行濃度高於第一汲極漂移區域34b的N型雜質的離子注入,藉此形成第二汲極漂移區域34c。此時,選擇用於在溝槽底面31e的下方、不超出第一汲極漂移區域34b的深度形成第二汲極漂移區域34c的高的離子注入能量。根據以上內容,第二汲極漂移區域34c形成在自第一位置31f朝向第二角部31b的方向上、包含高濃度汲極區域34a形成預定區域的區域,所述第一位置31f自第一角部31a離開距離x3
其次,如圖6C所示,在剝離抗蝕劑38後,進行P型的基體區域36、閘極絕緣膜32及閘極電極33的形成。基體區域36的形成亦可在形成閘極電極33後,以閘極電極33為遮罩自對準地注入P型雜質,之後進行熱擴散來進行。
其次,在半導體基板30的表面塗佈抗蝕劑38,藉由光微影技術在用以形成表面汲極漂移區域34d的離子注入預定區域中形成抗蝕劑開口部。抗蝕劑開口部的邊界位置設定在使閘極電極33中高濃度汲極區域34a形成預定區域之側的端部露出的任意的位置。其次,以抗蝕劑38及閘極電極33為遮罩以15度以上的角度傾斜地進行濃度高於第一汲極漂移區域34b的N型雜質的離子注入,藉此形成表面汲極漂移區域34d。
之後,形成N型的高濃度汲極區域34a及源極區域35與P型的基體接觸區域37,完成圖5所示的半導體裝置3。
藉由採用以上般的製造方法,可相對於溝槽311的位置自對準地形成表面汲極漂移區域34d,所以在降低該區域的汲極電阻的同時,可抑制汲極電阻偏差。因此,藉由形成第二汲極漂移區域34c與表面汲極漂移區域34d,而能夠一面抑制熱載子劣化一面穩定地降低導通電阻。
(第4實施形態)
以下,對第4實施形態的半導體裝置及其製造方法進行說明。
圖7是表示本發明的第4實施形態的半導體裝置4的剖面圖。
第4實施形態的半導體裝置4形成於P型矽等的半導體基板40,包括N型的汲極區域44及源極區域45、形成於汲極區域44與源極區域45之間的P型的基體區域46、形成於基體區域46上的P型的基體接觸區域47、閘極絕緣膜42及閘極電極43。汲極區域44包括高濃度汲極區域44a、第一汲極漂移區域44b、第二汲極漂移區域44c及第三汲極漂移區域44d。而且,在汲極區域44設有溝槽411,在該溝槽411內形成有具有比閘極絕緣膜42厚的膜厚的STI絕緣膜41。以下,在第4實施形態中,以相對於第1實施形態具有特徵的部分為中心進行說明。
第二汲極漂移區域44c形成在第一汲極漂移區域44b內的遠離基體區域46的區域,包括雜質濃度比第一汲極漂移區域44b高的N型雜質。第二汲極漂移區域44c與基體區域46之間的距離是以不損害必要的汲極耐壓的方式考慮空乏層的延伸等來設定。進而,第二汲極漂移區域44c為了緩和第一角部41a附近產生的汲極電流集中部分的汲極電場,而自第一位置41f向第二角部41b的方向延伸並與溝槽底面41e相接而形成,所述第一位置41f自第一角部41a離開距離x4
第三汲極漂移區域44d形成在第一汲極漂移區域44b內,與第二汲極漂移區域44c相接,俯視時包含高濃度汲極區域44a及第二角部41b的區域。而且,第三汲極漂移區域44d包括雜質濃度比第一汲極漂移區域44b及第二汲極漂移區域44c高的N型雜質。
第4實施形態的半導體裝置4除了第二汲極漂移區域44c,亦進而設置雜質濃度高的第三汲極漂移區域44d,藉此降低了汲極電阻。在藉由對汲極施加電壓而自與基體區域46的邊界向第一汲極漂移區域44b內延伸的空乏層內的電場分佈中,所述邊界處的電場最高,隨著遠離所述邊界,電場逐漸下降。因此,第二汲極漂移區域44c的位置的電場與跟基體區域46的邊界位置的電場相比得以下降,相應地,能夠使雜質濃度比第一汲極漂移區域44b高。同樣地,在進一步遠離與基體區域46的邊界的第三汲極漂移區域44d中,與第二汲極漂移區域44c相比可提高雜質濃度,藉此能夠降低汲極電阻。
即,藉由設為圖7般的構成,第4實施形態在藉由第一汲極漂移區域44b的低濃度化實現汲極電壓的高耐壓化,並基於由第二汲極漂移區域44c及第三汲極漂移區域44d的構成帶來的汲極電阻的降低而實現導通電阻的降低的同時,實現由熱載子劣化的抑制帶來的長期可靠性的提高。
其次,參照圖8A~圖8C,以特徵性的步驟為中心,對第4實施形態的半導體裝置4的製造方法進行說明。
首先,如圖8A所示,自P型的半導體基板40的表面藉由N型雜質的離子注入及熱擴散而形成N型的第一汲極漂移區域44b。其次,在半導體基板40上形成用於在半導體基板40上形成溝槽411的遮罩絕緣膜412。遮罩絕緣膜412採用能夠承受接下來進行的溝槽蝕刻的膜。為了達到該目的,遮罩絕緣膜412例如可為氧化矽膜與氮化矽膜的積層膜。其次,對溝槽411形成預定區域的遮罩絕緣膜412進行蝕刻而形成開口部後,將該遮罩絕緣膜412作為遮罩,利用各向異性乾式蝕刻法加工半導體基板40,在開口部的下方形成溝槽411。各向異性乾式蝕刻法是沿著遮罩絕緣膜412的開口部在實質上垂直的方向上進行蝕刻加工的技術,例如,已知有反應離子蝕刻(Reactive Ion Etching,RIE)法。在該蝕刻過程中,亦同時發生二次產物向溝槽側面的附著,所以如圖8A所示,第一溝槽側面41c、第二溝槽側面41d多為正錐形形狀。然而,如第一溝槽側面41c、第二溝槽側面41d的位置比遮罩絕緣膜412的開口部更向外側擴展般的橫向的蝕刻受到抑制。
其次,如圖8B所示,自圖8A的狀態進而進行追加蝕刻,在加深溝槽411的同時,以自遮罩絕緣膜412的開口部的端朝向外側亦在橫向上進行擴展的方式推進溝槽的蝕刻。該蝕刻的目的在於,俯視時使第一角部41a、第二角部41b比遮罩絕緣膜412的開口部更向外側擴展。此時的蝕刻採用化學乾式蝕刻(Chemical Dry Etching,CDE)法中已知的各向同性乾式蝕刻條件等。藉由進行以上的追加蝕刻,形成具有第一角部41a、第二角部41b與第一溝槽側面41c、第二溝槽側面41d以及溝槽底面41e的溝槽411。
其次,如圖8C所示,以遮罩絕緣膜412為遮罩,對溝槽底面41e沿著實線箭頭所表示的垂直方向進行N型雜質的離子注入,形成第二汲極漂移區域44c。此時,第一角部41a、第二角部41b比遮罩絕緣膜412的開口部寬,所以第二汲極漂移區域44c形成在自第一角部41a、第二角部41b離開距離x4 的內側的第一位置41f與第二位置41g之間。而且,為了自圖8C的狀態,使第一角部41a、第二角部41b、第一溝槽側面41c、第二溝槽側面41d附近的第一汲極漂移區域44b的N型雜質濃度下降,亦可視需要以自垂直方向起15度以上的傾斜角度進行P型雜質的離子注入(未圖示)。該N型雜質被控制為比第二汲極漂移區域44c的N型雜質少的雜質注入量,以免影響第二汲極漂移區域44c的雜質濃度。
之後,剝離遮罩絕緣膜412,堆積氧化矽膜等的絕緣膜而藉由CMP法等進行平坦化,藉此在溝槽411內形成STI絕緣膜41。其次,與圖2B同樣地,在半導體基板40表面塗佈抗蝕劑,藉由光微影技術在包含第二角部41b及第二位置41g的第三汲極漂移區域形成預定區域中形成抗蝕劑開口部,並對該抗蝕劑開口部進行N型雜質的離子注入(未圖示)。此時,選擇用於在溝槽底面41e的下方、不超出第一汲極漂移區域44b的深度形成第三汲極漂移區域44d的高的離子注入能量。然後,注入雜質濃度比第二汲極漂移區域44c高的N型雜質,形成第三汲極漂移區域44d。然後,經過閘極絕緣膜42的形成、閘極電極43的形成、基體區域46的形成、高濃度汲極區域44a或源極區域45的形成等,完成圖7所示的半導體裝置4。
在第4實施形態的半導體裝置的製造方法中,不使用光微影技術而是利用遮罩絕緣膜412來進行追加蝕刻或N型雜質注入,所以可相對於溝槽411的形狀自對準地形成第二汲極漂移區域44c。因此,可降低圖7中的距離x4 的偏差,從而降低熱載子劣化的抑制效果的偏差。
而且,在第4實施形態中,是在形成STI絕緣膜41之前,對溝槽底面41e進行用於形成第二汲極漂移區域44c的N型雜質注入。因此,能夠藉由以低能量進行離子注入來降低注入射程的擴展,並且能夠降低基於STI絕緣膜41的厚度偏差的注入深度偏差。因此,能夠實現穩定的汲極電阻的降低。
(第5實施形態)
圖9是表示本發明的第5實施形態的半導體裝置5的剖面圖。
第5實施形態的半導體裝置5形成於P型矽等的半導體基板50,包括N型的汲極區域54及源極區域55、形成於汲極區域54與源極區域55之間的P型的基體區域56、形成於基體區域56上的P型的基體接觸區域57、閘極絕緣膜52及閘極電極53。汲極區域54包括高濃度汲極區域54a、第一汲極漂移區域54b、第二汲極漂移區域54c及第三汲極漂移區域54d。在汲極區域54形成有溝槽511,在該溝槽511內形成有具有比閘極絕緣膜52厚的膜厚的STI絕緣膜51。進而,在第5實施形態中,在溝槽511內的STI絕緣膜51的外側,分別與第一溝槽側面51c、第二溝槽側面51d相接而形成有側壁絕緣膜59。以下,在第5實施形態中,以相對於第1實施形態具有特徵的部分為中心進行說明。
第二汲極漂移區域54c形成在第一汲極漂移區域54b內的遠離基體區域56的區域,包括雜質濃度比第一汲極漂移區域54b高的N型雜質。進而,第二汲極漂移區域54c為了緩和第一角部51a附近產生的汲極電流集中部分的汲極電場,而自第一位置51f向第二角部51b的方向延伸並與溝槽底面51e相接而形成,所述第一位置51f自第一角部51a離開距離x5
側壁絕緣膜59分別在溝槽底面51e中自第一角部51a起至第一位置51f之間及自第二角部51b起至第二位置51g之間的上方,與第一溝槽側面51c及第二溝槽側面51d相接而形成。STI絕緣膜51在溝槽511內與側壁絕緣膜59相接而形成。
第三汲極漂移區域54d形成在第一汲極漂移區域54b內,與第二汲極漂移區域54c相接,俯視時包含高濃度汲極區域54a、第二角部51b及第二位置51g的區域。而且,第三汲極漂移區域54d包括雜質濃度比第一汲極漂移區域54b及第二汲極漂移區域54c高的N型雜質。
在第5實施形態中,與第4實施形態同樣地,藉由使第二汲極漂移區域54c自第一位置51f向第二角部51b的方向延伸來緩和第一角部51a附近的汲極電場,並抑制熱載子劣化,所述第一位置51f自第一角部51a離開距離x5 。因此,第5實施形態在藉由第一汲極漂移區域54b的低濃度化實現汲極電壓的高耐壓化,並基於由第二汲極漂移區域54c的構成帶來的汲極電阻的降低而實現導通電阻的降低的同時,實現由熱載子劣化的抑制帶來的長期可靠性的提高。
而且,第5實施形態的半導體裝置5藉由設置雜質濃度比第二汲極漂移區域54c高的第三汲極漂移區域54d,而降低了汲極電阻。在藉由對汲極施加電壓而自與基體區域56的邊界向第一汲極漂移區域54b內延伸的空乏層內的電場分佈中,所述邊界處的汲極電場最高,隨著遠離所述邊界,汲極電場逐漸下降。因此,第二汲極漂移區域54c的位置的汲極電場與跟基體區域56的邊界位置的電場相比得以下降,相應地,能夠使雜質濃度比第一汲極漂移區域54b高。同樣地,在進一步遠離與基體區域56的邊界的第三汲極漂移區域54d中,與第二汲極漂移區域54c相比可提高雜質濃度,藉此能夠降低汲極電阻。
即,藉由設為圖9般的構成,第5實施形態在藉由第一汲極漂移區域54b的低濃度化實現汲極電壓的高耐壓化,並基於由第二汲極漂移區域54c及第三汲極漂移區域54d的構成帶來的汲極電阻的降低而實現導通電阻的降低的同時,實現由熱載子劣化的抑制帶來的長期可靠性的提高。
其次,參照圖10A~圖10C,以特徵性的步驟為中心,對第5實施形態的半導體裝置5的製造方法進行說明。
首先,如圖10A所示,自P型的半導體基板50的表面藉由N型雜質的離子注入及熱擴散而形成N型的第一汲極漂移區域54b。其次,在半導體基板50上形成用於在半導體基板50上形成溝槽的遮罩絕緣膜512。遮罩絕緣膜512採用能夠承受接下來進行的溝槽蝕刻的膜。其次,對溝槽形成預定區域的遮罩絕緣膜512進行蝕刻而形成開口部後,將該遮罩絕緣膜512作為遮罩,利用各向異性乾式蝕刻法加工半導體基板50,在遮罩絕緣膜512的開口部的下方形成溝槽511。各向異性乾式蝕刻法是沿著遮罩絕緣膜512的開口部在實質上垂直的方向上進行蝕刻加工的技術,例如,已知有RIE法。為了自圖10A的狀態,使第一角部51a、第二角部51b、第一溝槽側面51c、第二溝槽側面51d附近的第一汲極漂移區域54b的N型雜質濃度下降,亦可視需要以自垂直方向起15度以上的傾斜角度進行P型雜質的離子注入(未圖示)。
其次,如圖10B所示,在溝槽511內及半導體基板50上堆積不完全填埋溝槽511的膜厚的氧化矽膜等的絕緣膜。然後,在各向異性乾式蝕刻條件下進行回蝕刻,藉此與第一溝槽側面51c、第二溝槽側面51d相接地形成側壁絕緣膜59。為了保護溝槽底面51e免受由側壁絕緣膜59的形成中的回蝕刻造成的損傷,亦可在形成溝槽511後,在溝槽底面51e上形成絕緣膜,之後,形成側壁絕緣膜59。該側壁絕緣膜59在溝槽底面51e上的寬度為距離x5 ,藉此,確定自第一角部51a離開距離x5 的第一位置51f與自第二角部51b離開距離x5 的第二位置51g。而且,該距離x5 與之後形成的第二汲極漂移區域54c的端部跟第一角部51a及第二角部51b的各自的距離一致。該距離x5 可根據用於形成側壁絕緣膜59的絕緣膜的膜厚任意調整。
其次,如圖10C所示,以遮罩絕緣膜512及側壁絕緣膜59為遮罩,對溝槽底面51e沿著實線箭頭所表示的垂直方向進行N型雜質的離子注入,在第一位置51f與第二位置51g之間形成第二汲極漂移區域54c。
之後,堆積氧化矽膜等的絕緣膜,藉由CMP法等進行平坦化,藉此在溝槽511內的側壁絕緣膜59的內側形成STI絕緣膜51。其次,與圖2B同樣地,在半導體基板50表面塗佈抗蝕劑,藉由光微影技術在包含第二角部51b及第二位置51g的第三汲極漂移區域形成預定區域中形成抗蝕劑開口部,並對該抗蝕劑開口部進行N型雜質的離子注入(未圖示)。此時,選擇用於在溝槽底面51e的下方、不超出第一汲極漂移區域54b的深度形成第三汲極漂移區域54d的高的離子注入能量。然後,注入雜質濃度比第二汲極漂移區域54c高的N型雜質,形成第三汲極漂移區域54d。然後,經過閘極絕緣膜52的形成、閘極電極53的形成、基體區域56的形成、高濃度汲極區域54a或源極區域55的形成等,完成圖9所示的半導體裝置5。
在第5實施形態的半導體裝置的製造方法中,在第一溝槽側面51c、第二溝槽側面51d形成成為N型雜質注入的遮罩的側壁絕緣膜59而不使用光微影技術,所以可相對於溝槽511的形狀自對準地形成第二汲極漂移區域54c。因此,可降低圖9中的距離x5 的偏差,從而降低熱載子劣化的抑制效果的偏差。
而且,與第4實施形態同樣地,在形成STI絕緣膜51之前,對溝槽底面51e進行用於形成第二汲極漂移區域54c的N型雜質注入。因此,能夠藉由以低能量進行離子注入來降低注入射程的擴展,並且能夠降低基於STI絕緣膜51的厚度偏差的注入深度偏差。因此,可實現穩定的汲極電阻的降低。
本發明的實施形態所示的構成或製法不限定於各個實施形態,在不脫離本發明的主旨的範圍內可適當組合。
例如,如圖11所示,在形成於P型的半導體基板60,包括N型的汲極區域64及源極區域65、P型的基體區域66、P型的基體接觸區域67、閘極絕緣膜62及閘極電極63的半導體裝置6中,可組合第3實施形態與第5實施形態的特徵性的構成。此處,在第3實施形態中說明的表面汲極漂移區域64e與形成有側壁絕緣膜69的第一溝槽側面61c的外側相接而形成。而且,第5實施形態中說明的第二汲極漂移區域64c及第三汲極漂移區域64d設於STI絕緣膜61之下及高濃度汲極區域64a之下。根據此種構成,藉由雜質濃度比第一汲極漂移區域64b高的第二汲極漂移區域64c、第三汲極漂移區域64d以及表面汲極漂移區域64e,汲極電阻被降低。而且,藉由第二汲極漂移區域64c自第一位置61f向高濃度汲極區域64a側延伸而形成,而使熱載子劣化及其偏差受到抑制,所述第一位置61f自第一角部61a離開距離x6 。藉此,可實現半導體裝置的高耐壓化與導通電阻的降低以及長期可靠性的提高。
而且,本發明當然不限定於所述實施形態,可在不脫離本發明主旨的範圍內進行各種變更。
例如,如圖12所示,在包括P型的矽層701、絕緣層702、P型的支撐基板703的絕緣體上矽(Silicon on Insulator,SOI)基板70中,亦可在矽層701上搭載第1實施形態所示的半導體裝置。即,實現形成於P型的矽層701且包括:汲極區域74,包括N型的高濃度汲極區域74a、第一汲極漂移區域74b、第二汲極漂移區域74c;源極區域75;形成於汲極區域74與源極區域75之間的P型的基體區域76;閘極絕緣膜72;以及閘極電極73的半導體裝置7。
藉由設為此種結構,在施加汲極電壓時,可使第一汲極漂移區域74b的下方P型的矽層701側的空乏層延伸至絕緣層702,進而經由絕緣層702使空乏層延伸至支撐基板703側。而且,在利用RESURF效果使STI絕緣膜71下的N型汲極區域74的電場緩和的同時,在橫跨矽層701、絕緣層702、支撐基板703的區域中亦使電場緩和,從而可獲得100 V以上的耐壓。另一方面,藉由第二汲極漂移區域74c自第一位置71f向高濃度汲極區域74a側延伸而形成,抑制熱載子劣化並降低汲極電阻,所述第一位置71f自第一角部71a離開距離x7
即,在半導體裝置7中,在實現100 V以上的汲極電壓的高耐壓化,並基於由第二汲極漂移區域74c的構成帶來的汲極電阻的降低而實現導通電阻的降低的同時,實現由熱載子劣化的抑制帶來的長期可靠性的提高。
1、2、3、4、5、6、7、8‧‧‧半導體裝置 10、20、30、40、50、60、80‧‧‧半導體基板 11、21、31、41、51、61、71、81‧‧‧STI絕緣膜 11a、21a、31a、41a、51a、61a、71a、81a‧‧‧第一角部 11b、21b、31b、41b、51b、81b‧‧‧第二角部 11c、21c、31c、41c、51c、61c、81c‧‧‧第一溝槽側面 11d、21d、31d、41d、51d、81d‧‧‧第二溝槽側面 11e、21e、31e、41e、51e、81e‧‧‧溝槽底面 11f、21f、31f、41f、51f、61f、71f‧‧‧第一位置 41g、51g‧‧‧第二位置 12、22、32、42、52、62、72、82‧‧‧閘極絕緣膜 13、23、33、43、53、63、73、83‧‧‧閘極電極 14、24、34、44、54、64、74、84‧‧‧汲極區域 14a、24a、34a、44a、54a、64a、74a、84a‧‧‧高濃度汲極區域 14b、24b、34b、44b、54b、64b、74b、84b‧‧‧第一汲極漂移區域 14c、24c、34c、44c、54c、64c、74c‧‧‧第二汲極漂移區域 44d、54d、64d‧‧‧第三汲極漂移區域 34d、64e‧‧‧表面汲極漂移區域 15、25、35、45、55、65、75、85‧‧‧源極區域 16、26、36、46、56、66、76、86‧‧‧基體區域 17、27、37、47、57、67‧‧‧基體接觸區域 18、28、38‧‧‧抗蝕劑 29、59、69‧‧‧側壁絕緣膜 111、211、311、411、511‧‧‧溝槽 412、512‧‧‧遮罩絕緣膜 70‧‧‧SOI基板 701‧‧‧矽層 702‧‧‧絕緣層 703‧‧‧支撐基板 a、b、c、d‧‧‧路徑 x1、x2、x3、x4、x5、x6、x7‧‧‧距離
圖1是本發明的第1實施形態的半導體裝置的剖面圖。 圖2A~圖2C是表示第1實施形態的半導體裝置的製造步驟的剖面圖。 圖3是本發明的第2實施形態的半導體裝置的剖面圖。 圖4A~圖4C是表示第2實施形態的半導體裝置的製造步驟的剖面圖。 圖5是本發明的第3實施形態的半導體裝置的剖面圖。 圖6A~圖6C是表示第3實施形態的半導體裝置的製造步驟的剖面圖。 圖7是本發明的第4實施形態的半導體裝置的剖面圖。 圖8A~圖8C是表示第4實施形態的半導體裝置的製造步驟的剖面圖。 圖9是本發明的第5實施形態的半導體裝置的剖面圖。 圖10A~圖10C是表示第5實施形態的半導體裝置的製造步驟的剖面圖。 圖11是將第3實施形態的一部分與第5實施形態的一部分組合而成的半導體裝置的剖面圖。 圖12是將第1實施形態應用於SOI基板的半導體裝置的剖面圖。 圖13是以往的半導體裝置的剖面圖。
1‧‧‧半導體裝置
10‧‧‧半導體基板
11‧‧‧STI絕緣膜
11a‧‧‧第一角部
11b‧‧‧第二角部
11c‧‧‧第一溝槽側面
11d‧‧‧第二溝槽側面
11e‧‧‧溝槽底面
11f‧‧‧第一位置
12‧‧‧閘極絕緣膜
13‧‧‧閘極電極
14‧‧‧汲極區域
14a‧‧‧高濃度汲極區域
14b‧‧‧第一汲極漂移區域
14c‧‧‧第二汲極漂移區域
15‧‧‧源極區域
16‧‧‧基體區域
17‧‧‧基體接觸區域
111‧‧‧溝槽
x1‧‧‧距離

Claims (14)

  1. 一種半導體裝置,包括:第一導電型的汲極區域,形成於半導體基板;第一導電型的源極區域,形成於半導體基板;第二導電型的基體區域,形成於所述汲極區域與所述源極區域之間;閘極絕緣膜,形成於所述基體區域上;閘極電極,形成於所述閘極絕緣膜上;溝槽,設於所述汲極區域;以及厚膜絕緣膜,形成於所述溝槽內,具有比所述閘極絕緣膜厚的膜厚,所述半導體裝置的特徵在於,所述溝槽具有與所述基體區域相向的第一溝槽側面、與所述第一溝槽側面及所述基體區域相向且與所述第一溝槽側面相比遠離所述基體區域而形成的第二溝槽側面、溝槽底面、剖視時設於所述溝槽底面與所述第一溝槽側面的交叉部的第一角部及設於所述溝槽底面與所述第二溝槽側面的交叉部的第二角部,所述汲極區域包括:第一汲極漂移區域,與所述基體區域、所述第一溝槽側面及自所述第一角部至第一位置之間的所述溝槽底面相接而形成;第二汲極漂移區域,自所述第一位置向所述第二角部的方向延伸並與所述溝槽底面相接而形成,雜質濃度比所述第一汲極漂移區域高;以及高濃度汲極區域,遠離所述基體區域、所述第一溝槽側面及所述溝槽底面而形成,雜質濃度比所述第二汲極漂移區域高,所述基體區域形成於所述第一汲極漂移區域內,所述源極區域形成於所述基體區域內。
  2. 如申請專利範圍第1項所述的半導體裝置,其中,與所述閘極電極的與所述高濃度汲極區域相向的側面相接而具有側壁絕緣膜,所述第一位置在俯視時與所述側壁絕緣膜的與所述高濃度汲極區域相向的端部的位置實質上相同。
  3. 如申請專利範圍第1項所述的半導體裝置,其中,在與所述第二汲極漂移區域相接,俯視時包含所述第二角部及所述高濃度汲極區域的區域中,具有雜質濃度比所述第二汲極漂移區域高的第三汲極漂移區域。
  4. 如申請專利範圍第2項所述的半導體裝置,其中,在與所述第二汲極漂移區域相接,俯視時包含所述第二角部及所述高濃度汲極區域的區域中,具有雜質濃度比所述第二汲極漂移區域高的第三汲極漂移區域。
  5. 如申請專利範圍第3項所述的半導體裝置,其中,在所述溝槽內,具有與所述第一溝槽側面及所述第二溝槽側面相接而形成的第二側壁絕緣膜、以及與所述第二側壁絕緣膜相接而形成的所述厚膜絕緣膜,與所述第一溝槽側面相接而形成的所述第二側壁絕緣膜形成於所述溝槽底面上自所述第一角部至所述第一位置之間。
  6. 如申請專利範圍第4項所述的半導體裝置,其中,在所述溝槽內具有與所述第一溝槽側面及所述第二溝槽側面相接而形成的第二側壁絕緣膜、以及與所述第二側壁絕緣膜相接而形成的所述厚膜絕緣膜, 與所述第一溝槽側面相接而形成的所述第二側壁絕緣膜形成於所述溝槽底面上自所述第一角部至所述第一位置之間。
  7. 如申請專利範圍第1項至第6項中任一項所述的半導體裝置,其中,在所述基體區域與所述第一溝槽側面之間、與所述第一溝槽側面相接、且自所述閘極絕緣膜之下起至比所述第一角部淺的深度的區域中,具有雜質濃度比所述第一汲極漂移區域高的表面汲極漂移區域。
  8. 如申請專利範圍第1項至第6項中任一項所述的半導體裝置,其中所述半導體基板為絕緣體上矽基板。
  9. 一種半導體裝置的製造方法,其為在形成於半導體基板的包含第一導電型的雜質的汲極區域中包括具有比閘極絕緣膜厚的膜厚的厚膜絕緣膜的半導體裝置的製造方法,所述半導體裝置的製造方法的特徵在於,包括:第一汲極漂移區域形成步驟,自所述半導體基板的表面注入第一導電型的雜質,在所述汲極區域內形成第一汲極漂移區域;基體區域形成步驟,於所述第一汲極漂移區域內形成第二導電型的基體區域;源極區域形成步驟,於所述基體區域內形成第一導電型的源極區域;第一絕緣膜開口部形成步驟,在所述半導體基板上堆積第一絕緣膜,對所述第一絕緣膜進行蝕刻而形成開口部;溝槽形成步驟,以所述第一絕緣膜開口部為遮罩對所述半導 體基板進行蝕刻,形成具有第一溝槽側面、第二溝槽側面、溝槽底面、形成於所述第一溝槽側面與所述溝槽底面的交叉部的第一角部、及形成於所述第二溝槽側面與所述溝槽底面的交叉部的第二角部的溝槽;厚膜絕緣膜形成步驟,在所述半導體基板上與所述溝槽內,以直到所述溝槽的上表面變得平坦為止的厚度堆積第二絕緣膜後,除去所述溝槽以外的區域的所述第二絕緣膜,在所述溝槽內形成所述厚膜絕緣膜;閘極絕緣膜形成步驟,在所述半導體基板上形成所述閘極絕緣膜;閘極電極形成步驟,在所述閘極絕緣膜上形成閘極電極;以及第二汲極漂移區域形成步驟,在所述第一汲極漂移區域內,在自與所述溝槽底面相接且遠離所述第一角部的第一位置起,沿著所述溝槽底面而朝向所述第二角部的方向上,形成雜質濃度比所述第一汲極漂移區域高的第一導電型的第二汲極漂移區域。
  10. 如申請專利範圍第9項所述的半導體裝置的製造方法,其中,所述第二汲極漂移區域形成步驟是在所述厚膜絕緣膜形成步驟之後,經由所述厚膜絕緣膜以超過所述溝槽底面的大小的注入能量進行第一導電型的雜質的離子注入,形成第二汲極漂移區域的步驟。
  11. 如申請專利範圍第10項所述的半導體裝置的製造方 法,其中,所述閘極電極形成步驟更包括在所述閘極電極上堆積第三絕緣膜後,利用各向異性蝕刻對所述第三絕緣膜進行回蝕刻,與所述閘極電極的兩側面相接而形成第一側壁絕緣膜的步驟,所述第二汲極漂移區域形成步驟是以所述閘極電極中與所述汲極區域相向的側面的所述第一側壁絕緣膜為遮罩,以超過所述溝槽底面的大小的注入能量進行第一導電型的雜質的離子注入,形成第二汲極漂移區域的步驟。
  12. 如申請專利範圍第9項所述的半導體裝置的製造方法,其中,所述溝槽形成步驟是以所述第一絕緣膜為遮罩對所述半導體基板進行各向異性乾式蝕刻,進而繼續進行各向同性蝕刻,俯視時使所述第一角部及所述第二角部比所述第一絕緣膜開口部更向外側擴展而形成所述溝槽的步驟,所述第二汲極漂移區域形成步驟是以所述第一絕緣膜為遮罩進行第一導電型的雜質的離子注入,在自所述第一位置起沿著所述溝槽底面而朝向所述第二角部的方向上形成第二汲極漂移區域的步驟,所述厚膜絕緣膜形成步驟是在所述第二汲極漂移區域形成步驟之後進行。
  13. 如申請專利範圍第9項所述的半導體裝置的製造方法,其中,所述第二汲極漂移區域形成步驟是在所述溝槽形成步驟之後,在所述溝槽內及所述半導體基板上,以不完全填埋所述溝槽的厚度堆積第四絕緣膜後,對所述第四絕緣膜進行回蝕刻而 在所述第一溝槽側面及所述第二溝槽側面形成第二側壁絕緣膜,並以所述第二側壁絕緣膜為遮罩進行第一導電型的雜質的離子注入,在自所述第一位置起沿著所述溝槽底面而朝向所述第二角部的方向上形成所述第二汲極漂移區域的步驟。
  14. 如申請專利範圍第9項至第13項中任一項所述的半導體裝置的製造方法,其包括:第三汲極漂移區域形成步驟,在所述閘極電極形成步驟之後,以所述閘極電極為遮罩,以15度以上的傾斜角度進行第一導電型的雜質的離子注入,在與所述第一溝槽側面相接、不到達所述第一角部的深度的區域形成雜質濃度比所述第一汲極漂移區域高的第三汲極漂移區域。
TW108117599A 2018-06-06 2019-05-22 半導體裝置及其製造方法 TWI794496B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018108684A JP7109266B2 (ja) 2018-06-06 2018-06-06 半導体装置およびその製造方法
JP2018-108684 2018-06-06

Publications (2)

Publication Number Publication Date
TW202002090A TW202002090A (zh) 2020-01-01
TWI794496B true TWI794496B (zh) 2023-03-01

Family

ID=68764212

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108117599A TWI794496B (zh) 2018-06-06 2019-05-22 半導體裝置及其製造方法

Country Status (5)

Country Link
US (1) US10886400B2 (zh)
JP (1) JP7109266B2 (zh)
KR (1) KR102580978B1 (zh)
CN (1) CN110571263B (zh)
TW (1) TWI794496B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10957792B2 (en) * 2018-08-14 2021-03-23 Infineon Technologies Ag Semiconductor device with latchup immunity
KR102220445B1 (ko) * 2019-07-01 2021-02-25 삼성전자주식회사 반도체 소자 및 그 제조 방법
CN112993021B (zh) * 2019-12-18 2023-07-07 东南大学 横向双扩散金属氧化物半导体场效应管
CN113130646B (zh) * 2019-12-30 2023-05-02 无锡华润上华科技有限公司 一种半导体器件及其制作方法
CN114256131A (zh) * 2020-09-23 2022-03-29 无锡华润上华科技有限公司 半导体结构的制备方法及半导体结构
US12051748B2 (en) * 2021-08-12 2024-07-30 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method for manufacturing the same

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6670253B2 (en) * 1999-04-08 2003-12-30 Hyundai Electronics Industries Co., Ltd. Fabrication method for punch-through defect resistant semiconductor memory device
US6989567B2 (en) * 2003-10-03 2006-01-24 Infineon Technologies North America Corp. LDMOS transistor
US20080246080A1 (en) * 2006-07-28 2008-10-09 Broadcom Corporation Shallow trench isolation (STI) based laterally diffused metal oxide semiconductor (LDMOS)
JP2010219429A (ja) * 2009-03-18 2010-09-30 Oki Semiconductor Co Ltd 半導体装置の製造方法
TW201712874A (zh) * 2015-08-27 2017-04-01 瑞薩電子股份有限公司 半導體裝置及半導體裝置的製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0897411A (ja) 1994-09-21 1996-04-12 Fuji Electric Co Ltd 横型高耐圧トレンチmosfetおよびその製造方法
JP3691963B2 (ja) * 1998-05-28 2005-09-07 株式会社東芝 半導体装置及びその製造方法
JP2009152442A (ja) 2007-12-21 2009-07-09 Panasonic Corp 半導体装置及びその製造方法
KR101009400B1 (ko) * 2008-10-06 2011-01-19 주식회사 동부하이텍 반도체 소자 및 그 제조 방법
JP5492610B2 (ja) 2010-03-11 2014-05-14 パナソニック株式会社 半導体装置及びその製造方法
WO2012107998A1 (ja) 2011-02-08 2012-08-16 ルネサスエレクトロニクス株式会社 半導体装置
US9269806B2 (en) * 2013-10-03 2016-02-23 Macronix International Co., Ltd. Semiconductor device and method of fabricating same
US20150194424A1 (en) * 2014-01-06 2015-07-09 Kabushiki Kaisha Toshiba Semiconductor device and method for manufacturing the same
JP6509665B2 (ja) 2015-07-23 2019-05-08 ルネサスエレクトロニクス株式会社 半導体装置
JP2017034006A (ja) 2015-07-29 2017-02-09 シャープ株式会社 半導体装置及び半導体装置の製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6670253B2 (en) * 1999-04-08 2003-12-30 Hyundai Electronics Industries Co., Ltd. Fabrication method for punch-through defect resistant semiconductor memory device
US6989567B2 (en) * 2003-10-03 2006-01-24 Infineon Technologies North America Corp. LDMOS transistor
US20080246080A1 (en) * 2006-07-28 2008-10-09 Broadcom Corporation Shallow trench isolation (STI) based laterally diffused metal oxide semiconductor (LDMOS)
JP2010219429A (ja) * 2009-03-18 2010-09-30 Oki Semiconductor Co Ltd 半導体装置の製造方法
TW201712874A (zh) * 2015-08-27 2017-04-01 瑞薩電子股份有限公司 半導體裝置及半導體裝置的製造方法

Also Published As

Publication number Publication date
JP7109266B2 (ja) 2022-07-29
CN110571263A (zh) 2019-12-13
JP2019212796A (ja) 2019-12-12
TW202002090A (zh) 2020-01-01
KR20190138740A (ko) 2019-12-16
US20190378925A1 (en) 2019-12-12
US10886400B2 (en) 2021-01-05
CN110571263B (zh) 2024-06-25
KR102580978B1 (ko) 2023-09-20

Similar Documents

Publication Publication Date Title
TWI794496B (zh) 半導體裝置及其製造方法
US9466700B2 (en) Semiconductor device and method of fabricating same
US6878989B2 (en) Power MOSFET semiconductor device and method of manufacturing the same
US7605025B2 (en) Methods of forming MOSFETS using crystalline sacrificial structures
US20130020640A1 (en) Semiconductor device structure insulated from a bulk silicon substrate and method of forming the same
TWI442569B (zh) 包含具有超接面之溝渠金屬氧化物半導體場效應電晶體之半導體裝置
JP2008084995A (ja) 高耐圧トレンチmosトランジスタ及びその製造方法
JP2011071232A (ja) 半導体装置およびその製造方法
US9178070B2 (en) Semiconductor structure and method for manufacturing the same
JP2008251853A (ja) 半導体素子およびその製造方法
JP2009111046A (ja) 半導体装置および半導体装置の製造方法
US9324786B2 (en) Semiconductor device and method for fabricating the same
WO2018163605A1 (ja) 半導体装置及び半導体装置の製造方法
JP2007281006A (ja) 半導体装置及びその製造方法
JP2011071231A (ja) 半導体装置およびその製造方法
JP2005311006A (ja) 半導体装置およびその製造方法
JP3340361B2 (ja) 半導体装置及びその製造方法
JP2010056216A (ja) 半導体装置およびその製造方法
US20120061748A1 (en) Semiconductor device and method of manufacturing the same
JP4265890B2 (ja) 絶縁ゲート型電界効果トランジスタの製造方法
JP2007165541A (ja) 半導体装置の製造方法
JP2010103288A (ja) 半導体装置及び半導体装置の製造方法
JPH1093101A (ja) 半導体装置及びその製造方法
JP4265889B2 (ja) 絶縁ゲート型電界効果トランジスタの製造方法
JP2015149355A (ja) 半導体素子及びその製造方法