TWI746770B - 電解處理裝置及電解處理方法 - Google Patents

電解處理裝置及電解處理方法 Download PDF

Info

Publication number
TWI746770B
TWI746770B TW107101764A TW107101764A TWI746770B TW I746770 B TWI746770 B TW I746770B TW 107101764 A TW107101764 A TW 107101764A TW 107101764 A TW107101764 A TW 107101764A TW I746770 B TWI746770 B TW I746770B
Authority
TW
Taiwan
Prior art keywords
substrate
electrolytic treatment
processed
wafer
indirect
Prior art date
Application number
TW107101764A
Other languages
English (en)
Other versions
TW201839787A (zh
Inventor
星野智久
濵田正人
松本俊行
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW201839787A publication Critical patent/TW201839787A/zh
Application granted granted Critical
Publication of TWI746770B publication Critical patent/TWI746770B/zh

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/60Electroplating characterised by the structure or texture of the layers
    • C25D5/615Microstructure of the layers, e.g. mixed structure
    • C25D5/617Crystalline layers
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/18Electroplating using modulated, pulsed or reversing current
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/001Apparatus specially adapted for electrolytic coating of wafers, e.g. semiconductors or solar cells
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/005Contacting devices
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/007Current directing devices
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/06Suspending or supporting devices for articles to be coated
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/06Suspending or supporting devices for articles to be coated
    • C25D17/08Supporting racks, i.e. not for suspending
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/10Electrodes, e.g. composition, counter electrode
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D7/00Electroplating characterised by the article coated
    • C25D7/12Semiconductors
    • C25D7/123Semiconductors first coated with a seed layer or a conductive layer
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D21/00Processes for servicing or operating cells for electrolytic coating
    • C25D21/10Agitating of electrolytes; Moving of racks
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D21/00Processes for servicing or operating cells for electrolytic coating
    • C25D21/12Process control or regulation

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Organic Chemistry (AREA)
  • Electrochemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Sustainable Development (AREA)
  • Automation & Control Theory (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

[課題]能以鍍敷膜良好地填埋被形成於晶圓之貫孔。   [解決手段]實施形態之電解處理裝置,係對被處理基板進行電解處理,其特徵係,具備有:基板保持部;及電解處理部。基板保持部,係具有:絕緣性之保持基體,保持被處理基板;及間接陰極,被設置於保持基體之內部,並施加負電壓。電解處理部,係與基板保持部相對向而設置,對被處理基板與接觸於被處理基板的電解液施加電壓。

Description

電解處理裝置及電解處理方法
所揭示之實施形態,係關於電解處理裝置及電解處理方法。
以往,已知如下述之方法:一面使基板即半導體晶圓(以下,稱為晶圓)。接觸於電解液,一面進行電解處理並處理晶圓之表面。作為該電解處理,係例如可列舉出如下述之鍍敷處理:一面使晶圓接觸於鍍敷液,一面進行電解處理,在晶圓之表面形成鍍敷膜(例如,參閱專利文獻1)。 [先前技術文獻] [專利文獻]
[專利文獻1]日本特開2004-250747號公報
[本發明所欲解決之課題]
然而,在以往的鍍敷處理中,係相對於與晶圓之表面對向而設置的直接電極,與晶圓之表面相比,被形成於晶圓之貫孔的底面其距離變遠,因此,與晶圓之表面相比,貫孔之底面其電場強度變小。因此,與晶圓之表面相比,由於貫孔之底面其鍍敷膜的成長速度變慢,因此,在貫孔之內部以鍍敷膜填埋之前,貫孔之開口部會被鍍敷膜堵塞,從而有無法以鍍敷膜填埋貫孔的內部之虞。
實施形態之一態樣,係有鑑於上述而進行研究者,以提供一種能以鍍敷膜良好地填埋被形成於晶圓之貫孔的電解處理裝置及電解處理方法為目的。 [用以解決課題之手段]
實施形態之一態樣之電解處理裝置,係對被處理基板進行電解處理,其特徵係,具備有:基板保持部;及電解處理部。前述基板保持部,係具有:絕緣性之保持基體,保持前述被處理基板;及間接陰極,被設置於前述保持基體之內部,並施加負電壓。前述電解處理部,係與前述基板保持部相對向而設置,對前述被處理基板與接觸於前述被處理基板的電解液施加電壓。 [發明之效果]
根據實施形態之一態樣,能以鍍敷膜良好地填埋被形成於晶圓之貫孔。
以下,參閱添附圖面,詳細地說明本申請案揭示之電解處理裝置及電解處理方法的各實施形態。另外,該發明並不受以下所示的各實施形態所限定。
<第1實施形態>   一開始,參閱圖1,說明關於第1實施形態之電解處理裝置1的構成。圖1,係表示第1實施形態之電解處理裝置1之構成之概略的圖。
在該電解處理裝置1中,係對作為被處理基板之半導體晶圓W(以下,稱為「晶圓W」)。進行作為電解處理的鍍敷處理。另外,在以下說明所使用的圖式中,由於各構成要素之尺寸優先考慮技術之理解的容易度,因此,未必與實際尺寸對應。
電解處理裝置1,係具備有基板保持部10;及電解處理部20。電解處理裝置1,係又具備有:間接電壓施加部30;直接電壓施加部40;及噴嘴50。
基板保持部10,係具有保持晶圓W的功能。基板保持部10,係具有:保持基體11;間接陰極12;及驅動機構13。
保持基體11,係例如保持晶圓W且使其旋轉的旋轉夾盤。保持基體11,係大致圓板狀,從平面觀之,具有:上面11a,徑比晶圓W的徑大,並沿水平方向延伸。在該上面11a,係例如設置有吸引晶圓W的吸引口(未圖示),藉由來自該吸引口之吸引,可將晶圓W保持於保持基體11的上面11a。
保持基體11,係由絕緣性材料所構成,在該保持基體11之內部,係設置有由導電性材料所構成的間接陰極12。亦即,間接陰極12未露出於外部。在間接陰極12,係連接有後述之間接電壓施加部30,可施加預定的負電壓。
間接陰極12,係與被保持於保持基體11之上面11a的晶圓W大致平行地配置。間接陰極12,係例如從平面觀之,具有與後述之直接電極22相同程度的大小。
在基板保持部10,係設置有具備了馬達等的驅動機構13,可使保持基體11旋轉至預定速度。又,在驅動機構13,係設置有汽缸等的升降驅動部(未圖示),可使保持基體11沿垂直方向移動。
在至此為此所說明之基板保持部10的上方,係與保持基體11之上面11a相對向地設置有電解處理部20。電解處理部20,係具有:基體21;直接電極22;接觸端子23;及移動機構24。
基體21,係由絕緣性材料所構成。基體21,係大致圓板狀,從平面觀之,具有:下面21a,徑比晶圓W的徑大;及上面21b,被設置於該下面21a的相反側的。
直接電極22,係由導電性材料所構成,被設置於基體21的下面21a。直接電極22,係被配置為與被保持於基板保持部10之晶圓W大致平行相對向。而且,在進行鍍敷處理之際,直接電極22,係與被盛裝於晶圓W上的鍍敷液M(參閱圖3C)直接接觸。
接觸端子23,係在基體21之緣部,從下面21a突出而設置。接觸端子23,係由具有彈性的導電體所構成,朝向下面21a之中心部彎曲。
在基體21設置有2根以上的接觸端子23,例如在基體21設置有32根,從平面觀之,均等間隔地被配置於基體21之同心圓上。而且,所有接觸端子23之前端部,係被配置為使由該前端部所構成的虛擬面與被保持於基板保持部10之晶圓W的表面大致平行。
而且,在進行鍍敷處理之際,接觸端子23,係接觸於晶圓W之外周部(參閱圖3C),並對該晶圓W施加電壓。另外,接觸端子23之數量或形狀,係不限於上述的實施形態。
直接電極22與接觸端子23,係被連接於後述的直接電壓施加部40,可分別對接觸之鍍敷液M與晶圓W施加預定電壓。
在基體21之上面21b側,係設置有移動機構24。移動機構24,係例如具有汽缸的升降驅動部(未圖示)。而且,藉由該升降驅動部,移動機構24,係可使電解處理部20整體沿垂直方向移動。
間接電壓施加部30,係具有直流電源31與開關32,並被連接於基板保持部10之間接陰極12。具體而言,係直流電源31之負極側經由開關32被連接於間接陰極12,並且直流電源31之正極側被接地。
而且,藉由將開關32控制成ON狀態的方式,間接電壓施加部30,係可對間接陰極12施加預定的負電壓。
直接電壓施加部40,係具有直流電源41、開關42、43及負載電阻44,並被連接於電解處理部20之直接電極22與接觸端子23。具體而言,係直流電源41之正極側經由開關42被連接於直接電極22,並且直流電源41之負極側經由開關43與負載電阻44被連接於複數個接觸端子23。另外,直流電源41之負極側被接地。
而且,藉由將開關42、43同時切換成ON狀態或OFF狀態的方式,直接電壓施加部40,係可對直接電極22與接觸端子23施加脈衝狀之電壓。
在此,參閱圖2A及圖2B,說明關於第1實施形態中之鍍敷膜60埋入貫孔70的效果。圖2A,係示意地表示關於參考例中之晶圓W上之電場強度的放大剖面圖。如圖2A所示,在晶圓W之表面,係形成有貫孔70,在晶圓W之表面,係形成有晶種層71。
如圖2A所示,在間接陰極12未被設置於電解處理裝置1的情況下,形成於晶圓W之表面的電場之電場強度EA ,係當將被施加至直接電極22之電壓設成為Va(V)、將被施加至接觸端子23之電壓設成為0(V)、將直接電極22與晶圓W的表面之距離設成為L(cm)的情況下,成為EA =Va/L(V/cm)。
另一方面,形成於貫孔70之底面的電場之電場強度EB ,係當將貫孔70之深度設成為D(cm)的情況下,成為EB =Va/(L+D)(V/cm)。
在此,例如由於當設成為Va=40(V)、L=1(mm)、D=50(μm)的情況下,成為EA =400(V/cm)、EB =381(V/cm),因此,形成於貫孔70之底面的電場之電場強度EB ,係變得比被形成於晶圓W之表面的電場之電場強度EA 小。
亦即,與晶圓W之表面相比,由於貫孔70之底面流經的電流變小,因此,與晶圓W之表面相比,貫孔70之底面其鍍敷膜60的成長速度變慢。因此,在貫孔70之內部以鍍敷膜60填埋之前,貫孔70之開口部會被鍍敷膜60堵塞,從而有無法以鍍敷膜60全部填埋貫孔70的內部之虞。
接著,說明關於第1實施形態之電解處理中之晶圓W上的電場強度。圖2B,係示意地表示關於第1實施形態之晶圓W上之電場強度的放大剖面圖。另外,在圖2B中,係表示關於與晶圓W之背面無間隔地配置間接陰極12,並將晶圓W設成為浮動狀態的情形作為一例。
如圖2B所示,在間接陰極12被設置於電解處理裝置1的情況下,形成於晶圓W之表面的電場之電場強度EA ,係當將被施加至間接陰極12之電壓設成為-Vb(V)、將晶圓W之厚度設成為T(cm)的情況下,成為EA =(Va+Vb)/(L+T)(V/cm)。
而且,形成於貫孔70之底面的電場之電場強度EB ,亦相同地成為EB =(Va+Vb)/(L+T)(V/cm)。亦即,在第1實施形態中,係可藉由在基板保持部10設置間接陰極12,並對該間接陰極12施加負電壓的方式,使晶圓W之表面與貫孔70之底面的電場強度相等。
藉此,由於可使晶圓W與貫孔70中之鍍敷膜60的成長速度一致,因此,可抑制「在貫孔70之內部以鍍敷膜60填埋之前,貫孔70之開口部被鍍敷膜60堵塞」的情形。因此,根據第1實施形態,能以鍍敷膜60良好地填埋被形成於晶圓W之貫孔70。
返回圖1,說明關於電解處理裝置1的其他部位。在基板保持部10與電解處理部20之間,係設置有將鍍敷液M供給至晶圓W上的噴嘴50。在該噴嘴50,係設置有移動機構51,藉由該移動機構51,可使噴嘴50沿水平方向及垂直方向移動。亦即,噴嘴50,係被構成為對基板保持部10進退自如。
又,噴嘴50,係被構成為與儲存鍍敷液M的鍍敷液供給源(未圖示)連通,並可從該鍍敷液供給源對噴嘴50供給鍍敷液M。另外,在本實施形態中,雖係使用噴嘴50對晶圓W上供給鍍敷液M,但對晶圓W上供給鍍敷液M的手段,係不限於噴嘴,亦可使用其他各種手段。
在至此為此所說明之電解處理裝置1,係設置有控制部(未圖示)。該控制部,係例如電腦,具有記憶部(未圖示)。
控制部,係包含有微電腦或各種電路,該微電腦,係具有CPU(Central Processing Unit)、ROM(REA d Only Memory)、RAM(Random Access Memory)、輸入輸出埠等。該微電腦之CPU,係藉由讀出且執行被記憶於ROM之程式的方式,實現對電解處理裝置1之各構成要素的各種控制。
另外,該程式,係藉由電腦被記錄於可讀取之記錄媒體者,亦可為從該記錄媒體安裝於記憶部者。作為藉由電腦進行可讀取之記錄媒體,例如有硬碟(HD)、軟碟片(FD)、光碟(CD)、磁光碟(MO)、記憶卡等。
記憶部,係例如藉由RAM、快閃記憶體(Flash Memory)等的半導體記憶體元件或硬碟、光碟用等的記憶裝置而實現。
<鍍敷處理之詳細內容>   接著,參閱圖3A~圖3E,說明關於第1實施形態之電解處理裝置1中之電解處理的一例即鍍敷處理之詳細內容。在第1實施形態之電解處理裝置1的鍍敷處理中,係一開始進行基板保持處理與盛裝處理。圖3A,係表示第1實施形態之基板保持處理及盛裝處理之概要的圖。
首先,使用未圖示之搬送機構,將晶圓W搬送且載置於基板保持部10的保持基體11中之上面側11a。而且,電解處理裝置1,係例如藉由從被形成於上面11a之吸引口進行吸引的方式,進行基板保持處理,該基板保持處理,係將所載置之晶圓W保持於基板保持部10。
另外,在該基板保持處理之前,在晶圓W之表面,係形成貫孔70(參閱圖2B),並且從下方依序形成SiO2 等的絕緣層(未圖示)、Ta或Ti等的障壁層(未圖示)及Cu或Co、Ru等的晶種層71(參閱圖2B)。另外,在形成Cu膜作為鍍敷膜60(參閱圖3E)的情況下,作為障壁層,係亦可使用Ta,作為晶種層71,係亦可使用Cu。
接續於基板保持處理,在電解處理裝置1中,係進行盛裝處理。具體而言,係首先,使用移動機構51,使噴嘴50移動至被保持於基板保持部10的晶圓W中之中心部的上方。其次,一面藉由驅動機構13使晶圓W旋轉,一面從噴嘴50對晶圓W之中心部供給鍍敷液M。
在此,所供給之鍍敷液M,係藉由離心力被擴散至晶圓W整面,並在晶圓W之上面內均勻地擴散。而且,當停止來自噴嘴50之鍍敷液M的供給,並使晶圓W之旋轉停止時,則如圖3B所示,藉由鍍敷液M之表面張力,將鍍敷液M盛裝於晶圓W上。圖3B,係表示第1實施形態之盛裝處理後之狀態的圖。
例如,在形成Cu膜作為鍍敷膜60的情況下,在鍍敷液M,係含有銅離子C(參閱圖3D)與硫酸離子S(參閱圖3D)即可。又,經盛裝處理之鍍敷液M的厚度,係例如為1~5mm程度即可。
另外,在盛裝處理中,係在將鍍敷液M供給至晶圓W後,使用移動機構51,使噴嘴50從晶圓W之上方脫離。又,在至此為此所說明之基板保持處理及盛裝處理中,電解處理部20,係離開基板保持部10而配置。
接續於盛裝處理,在電解處理裝置1中,係進行端子接觸處理。具體而言,係藉由移動機構24,使電解處理部20整體接近被保持於基板保持部10的晶圓W,如圖3C所示,使接觸端子23之前端部接觸於晶圓W的外周部。圖3C,係表示第1實施形態之端子接觸處理之概要的圖。
另外,在該端子接觸處理中,係如圖3C所示,使被盛裝於晶圓W之鍍敷液M直接接觸於直接電極22。換言之,在接觸端子23接觸於晶圓W之際,以鍍敷液M與直接電極22直接接觸的方式,適當地控制鍍敷液M之厚度而進行前述的盛裝處理即可。
另外,在上述之端子接觸處理中,雖係藉由移動機構24,使電解處理部20整體接近晶圓W且使接觸端子23接觸於晶圓W,但亦可藉由驅動機構13,使保持基體11接近電解處理部20,藉此,使接觸端子23接觸於晶圓W。
接續於端子接觸處理,在電解處理裝置1中,係進行負電壓施加處理。具體而言,係如圖3D所示,將間接電壓施加部30之開關32從OFF狀態變更為ON狀態,且將直流電源31之負極側與間接陰極12設成為連接狀態,藉此,對間接陰極12施加預定的負電壓。圖3D,係表示第1實施形態之負電壓施加處理之概要的圖。
藉由該負電壓施加處理,由於在鍍敷液M之內部形成電場,因此,如圖3D所示,可使正荷電粒子即銅離子C聚積於晶圓W之表面側,並且可使負荷電粒子即硫酸離子S聚積於直接電極22側。
另外,在負電壓施加處理中,係為了避免直接電極22成為陰極且晶圓W成為陽極,而將直接電壓施加部40之開關42與開關43皆控制為OFF狀態,且將直接電極22與接觸端子23設成為電性浮動狀態。
藉此,即便在直接電極22與晶圓W之任一者的表面,電荷交換亦被抑制,因此,藉由靜電場所牽引之荷電粒子被排列於電極表面。亦即,藉由負電壓施加處理,銅離子C被聚積而均勻地配列於晶圓W之表面。
接續於負電壓施加處理,在電解處理裝置1中,係進行電解處理。具體而言,係如圖3E所示,將直接電壓施加部40之開關42與開關43同時從OFF狀態變更為ON狀態。藉此,以將直接電極22設成為陽極並將晶圓W設成為陰極的方式,對晶圓W與鍍敷液M施加電壓,使電流流動於直接電極22與晶圓W之間。圖3E,係表示第1實施形態之電解處理之概要的圖。
藉此,進行均勻地配列於晶圓W之表面的銅離子C之電荷交換,使銅離子C還原,如圖3E所示,鍍敷膜60在晶圓W之表面析出。另外,雖未圖示,但此時,硫酸離子S被直接電極22氧化。
如此一來,根據第1實施形態,由於在銅離子C被聚積而均勻地配列於晶圓W之表面的狀態下進行還原,因此,可使鍍敷膜60在晶圓W之表面均勻地析出。因此,根據第1實施形態,由於可提高鍍敷膜60中之結晶的密度,因此,可在晶圓W之表面形成品質良好的鍍敷膜60。
圖4,係表示第1實施形態之電解處理裝置1的電解處理中之處理步驟的流程圖。另外,圖4所示之電解處理裝置1的電解處理,係藉由「控制部讀出被儲存於記憶部之程式,並且根據所讀出的命令,使控制部控制基板保持部10或電解處理部20、間接電壓施加部30、直接電壓施加部40、噴嘴50等」的方式來執行。
首先,使用未圖示之搬送機構,將晶圓W搬送且載置於基板保持部10。其後,控制部,係控制基板保持部10,進行使所載置之晶圓W保持於基板保持部10的基板保持處理(步驟S101)。接著,控制部,係控制噴嘴50或基板保持部10,對晶圓W進行鍍敷液M之盛裝處理(步驟S102)。
在盛裝處理中,係首先,使噴嘴50進入被保持於基板保持部10的晶圓W中之中心部的上方。其後,一面藉由驅動機構13使晶圓W旋轉,一面從噴嘴50對晶圓W之中心部供給預定量的鍍敷液M。
該預定量,係例如在後面的端子接觸處理中,在接觸端子23接觸於晶圓W之際,足以使鍍敷液M與直接電極22直接接觸的量。而且,在供給了鍍敷液M預定量後,使噴嘴50從晶圓W之上方脫離。
接著,控制部,係控制電解處理部20,進行使接觸端子23接觸於晶圓W之端子接觸處理(步驟S103)。在端子接觸處理中,係藉由移動機構24,使電解處理部20整體接近被保持於基板保持部10的晶圓W,且使接觸端子23之前端部接觸於晶圓W的外周部。
在該端子接觸處理中,係例如一面測定施加至接觸端子23的荷重,一面使接觸端子23接近晶圓W,藉此,可檢測接觸端子23與晶圓W之接觸。
根據第1實施形態,由於藉由該盛裝處理及端子接觸處理,即便不將晶圓W浸泡於儲存了大量之鍍敷液M的電解槽,亦可進行鍍敷處理,因此,可不使用大量的鍍敷液M而在晶圓W形成鍍敷膜60。
接著,控制部,係控制間接電壓施加部30,進行對間接陰極12施加預定的負電壓之負電壓施加處理(步驟S104)。在負電壓施加處理中,係將間接電壓施加部30之開關32從OFF狀態變更為ON狀態,藉此,對間接陰極12施加預定的負電壓。
在該負電壓施加處理中,係由於在晶圓W之表面不進行銅離子C之電荷交換,水之電解亦被抑制,因此,可提高對間接陰極12與直接電極22之間施加電壓之際的電場。藉此,可加快銅離子C之擴散速度。亦即,根據第1實施形態,由於可在短時間內使銅離子C聚積於晶圓W之表面,因此,可提升鍍敷膜60之成長速度。
而且,根據第1實施形態,任意地控制間接陰極12與直接電極22之間的電場強度,藉此,可任意地控制銅離子C在晶圓表面W表面之配列狀態。
另外,在負電壓施加處理中,係由於鍍敷液M中之銅離子C的擴散速度之絕對值比較小,因此,對間接陰極12,係施加固定值之負電壓而非脈衝狀之負電壓即可。如此一來,藉由對間接陰極12施加固定值之負電壓的方式,可使銅離子C有效地聚積於晶圓W之表面側。
然而,在負電壓施加處理中,施加至間接陰極12負電壓,係不限於固定值,亦可施加脈衝狀之負電壓或值產生變化的負電壓。
接著,控制部,係控制直接電壓施加部40,進行使電流流動於直接電極22與晶圓W之間的電解處理(步驟S105)。在該電解處理中,係以將開關42與開關43同時地設成為ON狀態,將直接電極22設成為陽極,並將晶圓W設成為陰極的方式,對晶圓W與鍍敷液M施加電壓。
藉此,進行均勻地配列於晶圓W之表面的銅離子C之電荷交換,使銅離子C還原,鍍敷膜60在晶圓W之表面析出。當該電解處理結束時,則對於晶圓W之電解處理(鍍敷處理)結束。
另外,在第1實施形態之電解處理中,係藉由將開關42、43同時地切換為ON狀態或OFF狀態的方式,施加脈衝狀之電壓即可。藉此,由於在開關部42、43為OFF狀態之際,可藉由間接陰極12,使銅離子C新配列於晶圓W之表面,因此,可效率良好地形成品質良好的鍍敷膜60。
又,在第1實施形態中,亦可重覆實施從步驟S102之盛裝處理至步驟S105之電解處理。如此一來,藉由重覆實施上述之處理的方式,可形成更厚的鍍敷膜60。
<第2實施形態>   接著,參閱圖5,說明關於第2實施形態之電解處理裝置1A的構成。另外,第2實施形態,係電解處理部20及間接電壓施加部30之構成的一部分與第1實施形態不同。另一方面,由於其他以外之部分,係與第1實施形態相同,因此,與第1實施形態相同之部分則省略詳細的說明。
在第2實施形態之電解處理裝置1A中,係除了第1實施形態之電解處理裝置1的構成外,在電解處理部20之基體21設置有間接陽極25。該間接陽極25,係被設置於由絕緣性材料所構成之基體21的內部,未露出於外部。
間接陽極25,係與間接陰極12相同地,由導電性材料所構成,被連接於間接電壓施加部30。另一方面,間接陽極25,係與間接陰極12不同,可施加預定的正電壓。間接陽極25,係例如從平面觀之,具有與直接電極22相同程度的大小,並與被保持於保持基體11之上面11a的晶圓W大致並行地配置。
而且,間接電壓施加部30,係具有:直流電源31;及開關32、33。又,直流電源31之負極側經由開關32被連接於間接陰極12,並且直接電極31之正極側經由開關33被連接於間接陽極25。
而且,藉由將開關32設成為ON狀態的方式,間接電壓施加部30,係可對間接陰極12施加預定的負電壓。而且,藉由將開關33設成為ON狀態的方式,間接電壓施加部30,係可對間接陽極25施加預定的正電壓。
接著,參閱圖6A及圖6B,說明關於第2實施形態之電解處理裝置1A中之電解處理的一例即鍍敷處理之詳細內容。在第2實施形態之電解處理裝置1A的鍍敷處理中,係與第1實施形態相同地,依序進行基板保持處理、盛裝處理及端子接觸處理。關於該些處理,在此,係省略詳細說明。
接續於端子接觸處理,在電解處理裝置1A中,係如圖6A所示,並行地進行負電壓施加處理與正電壓施加處理。圖6A,係表示第2實施形態之負電壓施加處理及正電壓施加處理之概要的圖。
具體而言,係將間接電壓施加部30之開關32從OFF狀態變更為ON狀態,且將直流電源31之負極側與間接陰極12設成為連接狀態,藉此,對間接陰極12施加預定的負電壓(負電壓施加處理)。又,將開關32從OFF狀態變更為ON狀態的同時,將開關33從OFF狀態變更為ON狀態,且將直流電源31之正極側與間接陽極25設成為連接狀態,藉此,對間接陽極25施加預定的正電壓(正電壓施加處理)。
藉由該負電壓施加處理與正電壓施加處理,由於在鍍敷液M之內部形成電場,因此,如圖6A所示,可使正荷電粒子即銅離子C聚積於晶圓W之表面側,並且可使負荷電粒子即硫酸離子S聚積於直接電極22側。
接續於負電壓施加處理與正電壓施加處理,在電解處理裝置1A中,係與第1實施形態相同地進行電解處理。藉此,進行均勻地配列於晶圓W之表面的銅離子C之電荷交換,使銅離子C還原,如圖6B所示,鍍敷膜60在晶圓W之表面析出。圖6B,係表示第2實施形態之電解處理之概要的圖。
在至此為此所示的第2實施形態中,係與第1實施形態相同地,可藉由負電壓施加處理,抑制「在貫孔70之內部以鍍敷膜60填埋之前,貫孔70之開口部被鍍敷膜60堵塞」的情形。因此,能以鍍敷膜60良好地填埋被形成於晶圓W之貫孔70。
而且,在第2實施形態中,係可藉由並行地實施負電壓施加處理與正電壓施加處理的方式,在鍍敷液M之內部形成更大的電場。藉此,由於可加快鍍敷液M內部中之銅離子C的擴散速度,因此,可在短時間內使銅離子C聚積於晶圓W之表面。因此,根據第2實施形態,可使鍍敷膜60之成長速度提升。
圖7,係表示第2實施形態之電解處理裝置1A的電解處理中之處理步驟的流程圖。另外,圖7所示之電解處理裝置1A的電解處理,係藉由「控制部讀出被儲存於記憶部之程式,並且根據所讀出的命令,使控制部控制基板保持部10或電解處理部20、間接電壓施加部30、直接電壓施加部40、噴嘴50等」的方式來執行。
首先,使用未圖示之搬送機構,將晶圓W搬送且載置於基板保持部10。其後,控制部,係控制基板保持部10,進行使所載置之晶圓W保持於基板保持部10的基板保持處理(步驟S201)。接著,控制部,係控制噴嘴50或基板保持部10,對晶圓W進行鍍敷液M之盛裝處理(步驟S202)。
在盛裝處理中,係首先,使噴嘴50進入被保持於基板保持部10的晶圓W中之中心部的上方。其後,一面藉由驅動機構13使晶圓W旋轉,一面從噴嘴50對晶圓W之中心部供給預定量的鍍敷液M。
該預定量,係例如在後面的端子接觸處理中,在接觸端子23接觸於晶圓W之際,足以使鍍敷液M與直接電極22直接接觸的量。而且,在供給了鍍敷液M預定量後,使噴嘴50從晶圓W之上方脫離。
接著,控制部,係控制電解處理部20,進行使接觸端子23接觸於晶圓W之端子接觸處理(步驟S203)。在端子接觸處理中,係藉由移動機構24,使電解處理部20整體接近被保持於基板保持部10的晶圓W,且使接觸端子23之前端部接觸於晶圓W的外周部。
接著,控制部,係控制間接電壓施加部30,進行對間接陰極12施加預定的負電壓之負電壓施加處理(步驟S204)。在負電壓施加處理中,係將間接電壓施加部30之開關32從OFF狀態變更為ON狀態,藉此,對間接陰極12施加預定的負電壓。
又,與該負電壓施加處理並行地,控制部,係控制間接電壓施加部30,進行對間接陽極25施加預定的正電壓之正電壓施加處理(步驟S205)。在正電壓施加處理中,係將間接電壓施加部30之開關33從OFF狀態變更為ON狀態,藉此,對間接陽極25施加預定的正電壓。
另外,在負電壓施加處理及正電壓施加處理中,係與第1實施形態相同地,對間接陰極12及間接陽極25,係施加固定值之負電壓而非脈衝狀之負電壓即可。如此一來,藉由對間接陰極12施加固定值之負電壓,並對間接陽極25施加固定值之正電壓的方式,可使銅離子C有效地聚積於晶圓W之表面側。
然而,在負電壓施加處理中,施加至間接陰極12之負電壓,或在正電壓施加處理中,施加至間接陽極25之正電壓,係不限於固定值,亦可施加脈衝狀之電壓或值產生變化的電壓。
接著,控制部,係控制直接電壓施加部40,進行使電流流動於直接電極22與晶圓W之間的電解處理(步驟S206)。在該電解處理中,係以將開關42與開關43同時地設成為ON狀態,將直接電極22設成為陽極,並將晶圓W設成為陰極的方式,對晶圓W與鍍敷液M施加電壓。
藉此,進行均勻地配列於晶圓W之表面的銅離子C之電荷交換,使銅離子C還原,鍍敷膜60在晶圓W之表面析出。當該電解處理結束時,則對於晶圓W之電解處理(鍍敷處理)結束。
以上,雖說明了關於該發明之各實施形態,但本發明,係不限定於上述實施形態,可在不脫離其意旨內進行各種變更。例如,在上述之各實施形態中,雖係藉由在晶圓W上盛裝處理鍍敷液M的方式,使鍍敷液M與晶圓W接觸,但亦可使晶圓W浸泡於儲存了鍍敷液M之電解槽內的方式,使鍍敷液M與晶圓W接觸。
又,在上述之各實施形態中,雖係說明了關於進行作為電解處理之鍍敷處理的情形,但本發明,係例如可應用於蝕刻處理等的各種電解處理。
而且,在上述之各實施形態中,雖係說明了關於在晶圓W之表面使銅離子C還原的情形,但本發明,係可亦可應用於在晶圓W之表面側使被處理離子氧化的情形。在該情況下,由於被處理離子為陰離子,因此,在上述之各實施形態中,只要使陽極與陰極相反而進行相同的電解處理即可。藉此,雖有被處理離子之氧化與還原的不同,但亦可享受與上述之各實施形態相同的效果。
實施形態之電解處理裝置1(1A),係對被處理基板(晶圓W)進行電解處理,其特徵係,具備有:基板保持部10;及電解處理部20。基板保持部10,係具有:絕緣性之保持基體11,保持被處理基板(晶圓W);及間接陰極12,被設置於保持基體11之內部,並施加負電壓。電解處理部20,係與基板保持部10相對向而設置,對被處理基板(晶圓W)與接觸於被處理基板(晶圓W)的電解液(鍍敷液M)施加電壓。藉此,能以鍍敷膜60良好地填埋被形成於晶圓W之貫孔70。
又,在實施形態之電解處理裝置(1A)中,將固定值的負電壓施加至間接陰極12。藉此,可使銅離子C有效地聚積於晶圓W之表面側。
又,在實施形態之電解處理裝置1A中,電解處理部20,係具有:絕緣性之基體21;及間接陽極25,被設置於基體21之內部,並施加正電壓。藉此,可使鍍敷膜60之成長速度提升。
又,在實施形態之電解處理裝置1A中,將固定值的正電壓施加至間接陽極25。藉此,可使銅離子C有效地聚積於晶圓W之表面側。
又,在實施形態之電解處理裝置1(1A)中,電解處理部20,係具有:直接電極22,與被處理基板(晶圓W)相對向;及接觸端子23,被設成為可與被處理基板(晶圓W)接觸。藉此,由於可在盛裝處理中對晶圓W進行鍍敷處理,因此,可不使用大量的鍍敷液M而在晶圓W形成鍍敷膜60。
又,在實施形態之電解處理裝置1(1A)中,將脈衝狀之正電壓施加至直接電極22,並將脈衝狀之負電壓施加接觸端子23。藉此,可效率良好地形成品質良好的鍍敷膜60。
又,實施形態之電解處理方法,係使用電解處理裝置1(1A),對被處理基板(晶圓W)進行電解處理,該電解處理裝置1(1A),係具備有:基板保持部10,具有絕緣性之保持基體11與間接陰極12,該絕緣性之保持基體11,係保持被處理基板(晶圓W),該間接陰極12,係被設置於保持基體11之內部,並施加負電壓;及電解處理部20,與基板保持部10相對向而設置,對被處理基板(晶圓W)與接觸於被處理基板(晶圓W)的電解液(鍍敷液M)施加電壓,該電解處理方法,其特徵係,包含有:保持工程(步驟S101(S201)),以基板保持部10保持被處理基板(晶圓W);盛裝工程(步驟S102(S202)),將電解液(鍍敷液M)盛裝於被處理基板(晶圓W);負電壓施加工程(步驟S104(S204)),對間接陰極12施加負電壓;及電解處理工程(步驟S105(S206)),藉由電解處理部20,對被處理基板(晶圓W)與電解液(鍍敷液M)施加電壓。藉此,能以鍍敷膜60良好地填埋被形成於晶圓W之貫孔70。
又,實施形態之電解處理方法,係使用電解處理裝置1A,對被處理基板(晶圓W)進行電解處理,該電解處理裝置1A,係具備有:基板保持部10,具有絕緣性之保持基體11與間接陰極12,該絕緣性之保持基體11,係保持被處理基板(晶圓W),該間接陰極12,係被設置於保持基體11之內部,並施加負電壓;及電解處理部20,與基板保持部10相對向而設置,並具有絕緣性之基體21與間接陽極25,對被處理基板(晶圓W)與接觸於被處理基板(晶圓W)的電解液(鍍敷液M)施加電壓,該間接陽極25,係被設置於基體21之內部,並施加正電壓,該電解處理方法,其特徵係,包含有:保持工程(步驟S201),以基板保持部10保持被處理基板(晶圓W);盛裝工程(步驟S202),將電解液(鍍敷液M)盛裝於被處理基板(晶圓W);負電壓施加工程(步驟S204),對間接陰極12施加負電壓;正電壓施加工程(步驟S205),對間接陽極25施加正電壓;及電解處理工程(步驟S206),藉由電解處理部20,對被處理基板(晶圓W)與電解液(鍍敷液M)施加電壓。藉此,能以鍍敷膜60良好地填埋被形成於晶圓W之貫孔70,並且可使電解處理中之鍍敷膜60的成長速度提升。
又,在實施形態之電解處理方法中,電解處理部20,係具有:直接電極22,與被處理基板(晶圓W)相對向;及接觸端子23,被設成為可與被處理基板(晶圓W)接觸,在盛裝工程(步驟S102(S202))後,進行使接觸端子23接觸於被處理基板(晶圓W)的端子接觸工程(步驟S103(S203))。藉此,可不使用大量的鍍敷液M而在晶圓W形成鍍敷膜60。
又,在實施形態之電解處理方法中,在端子接觸工程(步驟S103(S203))後所進行的電解處理工程(步驟S105(S206))中,對直接電極22施加脈衝狀之正電壓,並且對接觸端子23施加脈衝狀之負電壓。藉此,可效率良好地形成品質良好的鍍敷膜60。
更進一步的效果或變形例,係可藉由具有該發明技術領域之通常知識者來輕易進行導出。因此,本發明之更廣泛的態樣,係不限定於如以上所表示且記述之特定的詳細內容及代表性的實施形態者。因此,在不脫離藉由附加之申請專利範圍及其均等物所定義之所有的發明概念精神或範圍下,可進行各種變更。
W‧‧‧晶圓1、1A‧‧‧電解處理裝置10‧‧‧基板保持部11‧‧‧保持基體12‧‧‧間接陰極13‧‧‧驅動機構20‧‧‧電解處理部21‧‧‧基體22‧‧‧直接電極23‧‧‧接觸端子24‧‧‧移動機構25‧‧‧間接陽極30‧‧‧間接電壓施加部31‧‧‧直流電源32、33‧‧‧開關40‧‧‧直接電壓施加部41‧‧‧直流電源42、43‧‧‧開關44‧‧‧負載電阻50‧‧‧噴嘴51‧‧‧移動機構60‧‧‧鍍敷膜70‧‧‧貫孔71‧‧‧晶種層C‧‧‧銅離子M‧‧‧鍍敷液S‧‧‧硫酸離子
[圖1]圖1,係表示第1實施形態之電解處理裝置之構成之概略的圖。   [圖2A]圖2A,係示意地表示關於參考例中之晶圓上之電場強度的放大剖面圖。   [圖2B]圖2B,係示意地表示關於第1實施形態之晶圓上之電場強度的放大剖面圖。   [圖3A]圖3A,係表示第1實施形態之基板保持處理及盛裝處理之概要的圖。   [圖3B]圖3B,係表示第1實施形態之盛裝處理後之狀態的圖。   [圖3C]圖3C,係表示第1實施形態之端子接觸處理之概要的圖。   [圖3D]圖3D,係表示第1實施形態之負電壓施加處理之概要的圖。   [圖3E]圖3E,係表示第1實施形態之電解處理之概要的圖。   [圖4]圖4,係表示第1實施形態之電解處理裝置的電解處理中之處理步驟的流程圖。   [圖5]圖5,係表示第2實施形態之電解處理裝置之構成之概略的圖。   [圖6A]圖6A,係表示第2實施形態之負電壓施加處理及正電壓施加處理之概要的圖。   [圖6B]圖6B,係表示第2實施形態之電解處理之概要的圖。   [圖7]圖7,係表示第2實施形態之電解處理裝置的電解處理中之處理步驟的流程圖。
1‧‧‧電解處理裝置
10‧‧‧基板保持部
11‧‧‧保持基體
11a‧‧‧上面
12‧‧‧間接陰極
13‧‧‧驅動機構
20‧‧‧電解處理部
21‧‧‧基體
21a‧‧‧下面
21b‧‧‧上面
22‧‧‧直接電極
23‧‧‧接觸端子
24‧‧‧移動機構
30‧‧‧間接電壓施加部
31‧‧‧直流電源
32‧‧‧開關
40‧‧‧直接電壓施加部
41‧‧‧直流電源
42‧‧‧開關
43‧‧‧開關
44‧‧‧負載電阻
50‧‧‧噴嘴
51‧‧‧移動機構
W‧‧‧晶圓

Claims (10)

  1. 一種電解處理裝置,係對被處理基板進行電解處理,該電解處理裝置,其特徵係,具備有:基板保持部,具有:絕緣性之保持基體,保持前述被處理基板;及間接陰極,被設置於前述保持基體之內部,經由前述保持基體,對接觸於前述被處理基板的電解液施加負電壓;及電解處理部,與前述基板保持部相對向而設置,對前述被處理基板與前述電解液直接施加電壓。
  2. 如申請專利範圍第1項之電解處理裝置,其中,將固定值的負電壓施加至前述間接陰極。
  3. 如申請專利範圍第1或2項之電解處理裝置,其中,前述電解處理部,係具有:絕緣性之基體;及間接陽極,被設置於前述基體之內部,經由前述基體,對前述電解液施加正電壓。
  4. 如申請專利範圍第3項之電解處理裝置,其中,將固定值的正電壓施加至前述間接陽極。
  5. 如申請專利範圍第1或2項之電解處理裝置,其中, 前述電解處理部,係具有:直接電極,與前述被處理基板相對向,且與前述電解液直接接觸;及接觸端子,與前述被處理基板直接接觸。
  6. 如申請專利範圍第5項之電解處理裝置,其中,將脈衝狀之正電壓施加至前述直接電極,將脈衝狀之負電壓施加至前述接觸端子。
  7. 一種電解處理方法,係使用電解處理裝置(該電解處理裝置,係具備有:基板保持部,具有絕緣性之保持基體與間接陰極,該絕緣性之保持基體,係保持被處理基板,該間接陰極,係被設置於前述保持基體之內部,經由前述保持基體,對接觸於前述被處理基板的電解液施加負電壓;及電解處理部,與前述基板保持部相對向而設置,對前述被處理基板與前述電解液直接施加電壓),對前述被處理基板進行電解處理,該電解處理方法,其特徵係,包含有:保持工程,以前述基板保持部保持前述被處理基板;盛裝工程,將前述電解液盛裝於前述被處理基板;負電壓施加工程,對前述間接陰極施加負電壓;及電解處理工程,藉由前述電解處理部,對前述被處理基板與前述電解液施加電壓。
  8. 一種電解處理方法,係使用電解處理裝置(該電解處理裝置,係具備有:基板保持部,具有絕緣性之保持基體與間接陰極,該絕緣性之保持基體,係保持被處理基板,該間接陰極,係被設置於前述保持基體之內部,經由前述保持基體,對接觸於前述被處理基板的電解液施加負電壓;及電解處理部,與前述基板保持部相對向而設置,並具有絕緣性之基體與間接陽極,對前述被處理基板與前述電解液直接施加電壓,該間接陽極,係被設置於前述基體之內部,經由前述基體,對前述電解液施加正電壓),對前述被處理基板進行電解處理,該電解處理方法,其特徵係,包含有:保持工程,以前述基板保持部保持前述被處理基板;盛裝工程,將前述電解液盛裝於前述被處理基板;負電壓施加工程,對前述間接陰極施加負電壓;正電壓施加工程,對前述間接陽極施加正電壓;及電解處理工程,藉由前述電解處理部,對前述被處理基板與前述電解液施加電壓。
  9. 如申請專利範圍第7或8項之電解處理方法,其中,前述電解處理部,係具有:直接電極,與前述被處理基板相對向,且與前述電解液直接接觸;及接觸端子,與前述被處理基板直接接觸,在前述盛裝工程後,進行使前述接觸端子接觸於前述被處理基板的端子接觸工程。
  10. 如申請專利範圍第9項之電解處理方法,其中,在前述端子接觸工程後所進行的前述電解處理工程中,對前述直接電極施加脈衝狀之正電壓,並且對前述接觸端子施加脈衝狀之負電壓。
TW107101764A 2017-02-01 2018-01-18 電解處理裝置及電解處理方法 TWI746770B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017016857 2017-02-01
JP2017-016857 2017-02-01

Publications (2)

Publication Number Publication Date
TW201839787A TW201839787A (zh) 2018-11-01
TWI746770B true TWI746770B (zh) 2021-11-21

Family

ID=63039633

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107101764A TWI746770B (zh) 2017-02-01 2018-01-18 電解處理裝置及電解處理方法

Country Status (6)

Country Link
US (1) US11427921B2 (zh)
JP (1) JP6789321B2 (zh)
KR (1) KR20190110556A (zh)
CN (1) CN110249079B (zh)
TW (1) TWI746770B (zh)
WO (1) WO2018142955A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7197372B2 (ja) * 2019-01-10 2022-12-27 東京エレクトロン株式会社 基板液処理装置及び基板液処理方法
KR102289025B1 (ko) 2019-09-11 2021-08-11 주식회사 도루코 면도기 카트리지 및 이를 이용한 면도기 조립체
KR102289030B1 (ko) 2019-09-11 2021-08-11 주식회사 도루코 면도기 카트리지 및 이를 이용한 면도기 조립체

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6387771B1 (en) * 1999-06-08 2002-05-14 Infineon Technologies Ag Low temperature oxidation of conductive layers for semiconductor fabrication
JP3578204B2 (ja) * 1999-07-22 2004-10-20 大日本スクリーン製造株式会社 基板メッキ装置
KR100804714B1 (ko) 2000-03-17 2008-02-18 가부시키가이샤 에바라 세이사꾸쇼 도금장치 및 방법
US8147660B1 (en) * 2002-04-04 2012-04-03 Novellus Systems, Inc. Semiconductive counter electrode for electrolytic current distribution control
JP2004250747A (ja) 2003-02-20 2004-09-09 Renesas Technology Corp 半導体装置の製造方法
JP2010013680A (ja) 2008-07-01 2010-01-21 Nec Electronics Corp 電気めっき装置、及び電気めっき方法
KR20110051588A (ko) * 2009-11-10 2011-05-18 삼성전자주식회사 기판 도금 장치 및 방법
JP6198456B2 (ja) * 2013-05-20 2017-09-20 東京エレクトロン株式会社 基板の処理方法及びテンプレート
JP6411741B2 (ja) 2013-05-20 2018-10-24 国立大学法人 熊本大学 電解処理方法及び電解処理装置
JP2015129330A (ja) * 2014-01-08 2015-07-16 東京エレクトロン株式会社 電解処理方法及び電解処理装置
JP6337016B2 (ja) * 2014-01-08 2018-06-06 東京エレクトロン株式会社 電解処理方法及び電解処理装置
JP2015229775A (ja) * 2014-06-03 2015-12-21 三菱電機株式会社 電気めっき用コンタクト治具、半導体製造装置および半導体装置の製造方法
CN204298483U (zh) * 2014-11-10 2015-04-29 临安振有电子有限公司 Hdi印制线路板通孔的电沉积装置
KR20180087273A (ko) 2015-12-03 2018-08-01 도쿄엘렉트론가부시키가이샤 반도체 장치의 제조 장치 및 제조 방법
CN105552022A (zh) * 2016-02-17 2016-05-04 上海华力微电子有限公司 一种消除晶圆表面电镀空洞缺陷的方法

Also Published As

Publication number Publication date
CN110249079A (zh) 2019-09-17
WO2018142955A1 (ja) 2018-08-09
TW201839787A (zh) 2018-11-01
JP6789321B2 (ja) 2020-11-25
KR20190110556A (ko) 2019-09-30
US11427921B2 (en) 2022-08-30
CN110249079B (zh) 2022-03-11
JPWO2018142955A1 (ja) 2019-11-07
US20210285119A1 (en) 2021-09-16

Similar Documents

Publication Publication Date Title
TWI746770B (zh) 電解處理裝置及電解處理方法
JP6594445B2 (ja) 半導体装置の製造装置及び製造方法
EP3070191A1 (en) Film forming apparatus for metal coating film and film forming method therefor
JPH11279797A (ja) 基板メッキ装置
TW201934814A (zh) 半導體裝置之製造裝置、半導體裝置之製造方法、程式及電腦記憶媒體
WO2018066315A1 (ja) 電解処理治具及び電解処理方法
KR100755661B1 (ko) 도금 처리 장치 및 이를 이용한 도금 처리 방법
JP6783317B2 (ja) 電解処理治具及び電解処理方法
WO2018070188A1 (ja) 電解処理治具、電解処理治具の製造方法及び電解処理装置
TW201933447A (zh) 半導體裝置之製造裝置、半導體裝置之製造方法、程式及電腦記憶媒體
JP7399258B2 (ja) めっき処理装置
JP2011026638A (ja) 陽極酸化装置
JP2004292907A (ja) 電解処理装置および半導体装置の製造方法
JP3703355B2 (ja) 基板メッキ装置
KR100660343B1 (ko) 전기화학 도금 방법
TW202140864A (zh) 鍍敷處理方法及鍍敷處理裝置
TW201529176A (zh) 液體處理治具及液體處理方法
JP2017028187A (ja) 半導体装置の製造方法及び製造装置