TWI727416B - 具有嵌入式內連線結構之基板 - Google Patents

具有嵌入式內連線結構之基板 Download PDF

Info

Publication number
TWI727416B
TWI727416B TW108131874A TW108131874A TWI727416B TW I727416 B TWI727416 B TW I727416B TW 108131874 A TW108131874 A TW 108131874A TW 108131874 A TW108131874 A TW 108131874A TW I727416 B TWI727416 B TW I727416B
Authority
TW
Taiwan
Prior art keywords
layer
wiring
layers
interconnection structure
substrate
Prior art date
Application number
TW108131874A
Other languages
English (en)
Other versions
TW202011553A (zh
Inventor
李斗煥
金容勳
趙泰濟
李鎭洹
Original Assignee
南韓商三星電機股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電機股份有限公司 filed Critical 南韓商三星電機股份有限公司
Publication of TW202011553A publication Critical patent/TW202011553A/zh
Application granted granted Critical
Publication of TWI727416B publication Critical patent/TWI727416B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49894Materials of the insulating layers or coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4697Manufacturing multilayer circuits having cavities, e.g. for mounting components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/13124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/1701Structure
    • H01L2224/1703Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15313Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19102Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device
    • H01L2924/19103Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device interposed between the semiconductor or solid-state device and the die mounting substrate, i.e. chip-on-passive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

一種具有嵌入式內連線結構之基板包括內連線結構以及印刷電路板,所述內連線結構包括:電路構件,包括電路層;以及被動裝置,與所述電路構件平行設置且包括外部電極,所述印刷電路板包括:絕緣層,覆蓋所述內連線結構;第一佈線層,設置於所述絕緣層上;第一佈線通孔,穿透所述絕緣層的至少部分並將所述第一佈線層電性連接至所述電路層中的最上電路層;以及第二佈線通孔,穿透所述絕緣層的至少部分並將所述第一佈線層電性連接至所述被動裝置的所述外部電極。所述最上電路層的接觸所述第一佈線通孔的頂表面與所述外部電極的接觸所述第二佈線通孔的頂表面共面。

Description

具有嵌入式內連線結構之基板
[相關申請案的交叉參考]
本申請案主張於2018年9月7日在韓國智慧財產局提出申請的韓國專利申請案第10-2018-0106862號的優先權的權益,所述韓國專利申請案的揭露內容全文併入本案供參考。
本揭露是有關於一種具有嵌入於印刷電路板中的內連線結構之基板,所述內連線結構能夠電性連接設置於印刷電路板上的電子組件。
近來,隨著高端設定(high-end set)的發展以及與中介層相關的高頻寬記憶體(high bandwidth memory,HBM)的採用,用於晶粒至晶粒電性連接(electrical die-to-die connection)的中介層的市場已成長壯大。一般使用矽作為中介層的材料。然而,在矽中介層的情形中,材料成本可能較高,且矽穿孔(through-silicon-via,TSV)的製造製程複雜,並且製造成本較高。
為解決此問題,已開發出包括能夠進行晶粒至晶粒電性連接的矽內連線橋接器(silicon interconnect bridge)的基板。然而,在矽內連線橋接器的情形中,可能存在由橋接器的矽材料的熱膨脹係數與基板的有機材料的熱膨脹係數之間的差異導致的可靠性問題、以及電源完整性質的劣化問題。
本揭露的態樣是提供一種具有嵌入式內連線結構之基板,所述嵌入式內連線結構包括能夠電性連接安裝於板上的電子組件的電路,此可解決可靠性問題,降低成本,並改善電源完整性質。
本揭露的另一態樣是嵌入內連線結構,在所述內連線結構中,包括高密度電路層的電路構件與被動裝置平行設置於印刷電路板中,以電性連接安裝於所述印刷電路板上的多個電子組件。
根據本揭露的態樣,一種具有嵌入式內連線結構之基板包括內連線結構以及印刷電路板,所述內連線結構包括:電路構件,包括多個電路層;以及被動裝置,與所述電路構件平行設置且包括外部電極,所述印刷電路板,包括:絕緣層,覆蓋所述內連線結構;第一佈線層,設置於所述絕緣層上;第一佈線通孔,穿透所述絕緣層的至少部分並將所述第一佈線層電性連接至所述多個電路層中的最上電路層;以及第二佈線通孔,穿透所述絕緣層的至少部分並將所述第一佈線層電性連接至所述被動裝置的所述外部電極。所述最上電路層的接觸所述第一佈線通孔的頂表面與所述外部電極的接觸所述第二佈線通孔的頂表面共面。
根據本揭露的另一態樣,一種具有嵌入式內連線結構之基板包括內連線結構、印刷電路板以及多個電子組件,所述內連線結構包括:電路構件,包括電路層;以及被動裝置,與所述電路構件平行設置且具有外部電極,所述印刷電路板中嵌入有所述內連線結構,且所述印刷電路板包括佈線層,所述佈線層電性連接至所述電路層且具有較所述電路層的密度低的密度,所述多個電子組件彼此平行地安裝於所述印刷電路板上,且藉由電性連接金屬電性連接至所述佈線層。所述多個電子組件藉由所述電路層彼此電性連接。
根據本揭露的另一態樣,一種基板包括:內連線結構、印刷電路板以及電子組件,所述內連線結構包括電路層,所述電路層在所述基板的厚度方向上藉由位於其間的第一絕緣層彼此間隔開,並藉由分別穿過所述第一絕緣層的第一連接通孔層而彼此電性連接,所述印刷電路板中嵌入有所述內連線結構,包括堆疊於彼此之上的佈線層,所述佈線層在所述基板的所述厚度方向上藉由位於其間的第二絕緣層彼此間隔開,並藉由分別穿過所述第二絕緣層的第二連接通孔層而彼此電性連接,所述電子組件設置於所述印刷電路板上,在所述厚度方向上與所述內連線結構的部分交疊,並至少藉由所述內連線結構的所述電路層而彼此電性連接。所述佈線層中的一者在所述內連線結構上方延伸並設置於所述電子組件與所述內連線結構之間。所述第二連接通孔層中的通孔層的通孔連接至所述佈線層中的設置於所述電子組件與所述內連線結構之間的所述一者,且所述內連線結構的所述第一連接通孔層的通孔在所述基板的所述厚度方向上彼此相對地呈錐形。
根據本揭露的另一態樣,一種基板包括內連線結構、印刷電路板以及電子組件,所述內連線結構包括:電路層,所述電路層在所述基板的厚度方向上藉由位於其間的第一絕緣層彼此間隔開,並藉由分別穿過所述第一絕緣層的第一連接通孔層而彼此電性連接;被動組件,設置於所述第一絕緣層的空腔中;以及加強層,覆蓋所述被動組件以及所述電路層中的一者,並填充所述空腔的至少部分,所述印刷電路板中嵌入有所述內連線結構,包括堆疊於彼此之上的佈線層,所述佈線層在所述基板的所述厚度方向上藉由位於其間的第二絕緣層彼此間隔開,並藉由分別穿過所述第二絕緣層的第二連接通孔層而彼此電性連接,所述電子組件設置於所述印刷電路板上,在所述厚度方向上與所述內連線結構的部分交疊,並至少藉由所述內連線結構的所述電路層而彼此電性連接。所述佈線層中的一者在所述內連線結構上方延伸並設置於所述電子組件與所述內連線結構之間。所述電路層中被所述加強層的部分覆蓋的所述一者設置於所述加強層的所述部分與所述佈線層中的設置於所述電子組件與所述內連線結構之間的所述一者之間。
在下文中,將參照附圖對本揭露的實施例闡述如下。在附圖中,為清晰闡述,將誇大或減小元件的尺寸及形狀。電子裝置
圖1為示出電子裝置系統的實例的示意性方塊圖。
參照圖1,電子裝置1000中可容置主板1010。主板1010可包括物理連接或電性連接至主板1010的晶片相關組件1020、網路相關組件1030、其他組件1040等。該些組件可連接至以下將闡述的其他組件以形成各種訊號線1090。
晶片相關組件1020可包括:記憶體晶片,例如揮發性記憶體(例如,動態隨機存取記憶體(dynamic random access memory,DRAM))、非揮發性記憶體(例如,唯讀記憶體(read only memory,ROM))、快閃記憶體等;應用處理器晶片,例如中央處理器(例如,中央處理單元(central processing unit,CPU))、圖形處理器(例如,圖形處理單元(graphics processing unit,GPU))、數位訊號處理器、密碼處理器(cryptographic processor)、微處理器、微控制器等;以及邏輯晶片,例如類比至數位轉換器(analog-to-digital converter,ADC)、應用專用積體電路(application-specific integrated circuit,ASIC)等。然而,晶片相關組件1020並非僅限於此,而是亦可包括其他類型的晶片相關組件。另外,晶片相關組件1020可彼此組合。
網路相關組件1030可包括例如以下協定:無線保真(wireless fidelity,Wi-Fi)(電氣及電子工程師學會(Institute of Electrical And Electronics Engineers,IEEE)802.11家族等)、全球互通微波存取(worldwide interoperability for microwave access,WiMAX)(IEEE 802.16家族等)、IEEE 802.20、長期演進(long term evolution,LTE)、僅支援資料的演進(evolution data only,Ev-DO)、高速封包存取+(high speed packet access +,HSPA+)、高速下行封包存取+(high speed downlink packet access +,HSDPA+)、高速上行封包存取+(high speed uplink packet access +,HSUPA+)、增強型資料GSM環境(enhanced data GSM environment,EDGE)、全球行動通訊系統(global system for mobile communications,GSM)、全球定位系統(global positioning system,GPS)、通用封包無線電服務(general packet radio service,GPRS)、分碼多重存取(code division multiple access,CDMA)、分時多重存取(time division multiple access,TDMA)、數位增強型無線電訊(digital enhanced cordless telecommunications,DECT)、藍芽、3G協定、4G協定及5G協定以及繼上述協定之後指定的任何其他無線協定及有線協定。然而,網路相關組件1030並非僅限於此,而是亦可包括多種其他無線標準或協定或者有線標準或協定。另外,網路相關組件1030可與上文所描述的晶片相關組件1020一起彼此組合。
其他組件1040可包括高頻電感器、鐵氧體電感器(ferrite inductor)、功率電感器(power inductor)、鐵氧體珠粒(ferrite beads)、低溫共燒陶瓷(low temperature co-fired ceramic,LTCC)、電磁干擾(electromagnetic interference,EMI)濾波器、多層陶瓷電容器(multilayer ceramic capacitor,MLCC)等。然而,其他組件1040並非僅限於此,而是亦可包括用於各種其他目的的被動組件等。另外,其他組件1040可與上文所述的晶片相關組件1020或網路相關組件1030一起彼此組合。
端視電子裝置1000的類型而定,電子裝置1000可包括可物理連接至或電性連接至主板1010的其他組件,或可不物理連接至或不電性連接至主板1010的其他組件。該些其他組件可包括例如照相機模組1050、天線1060、顯示器裝置1070、電池1080、音訊編解碼器(圖中未示出)、視訊編解碼器(圖中未示出)、功率放大器(圖中未示出)、羅盤(圖中未示出)、加速度計(圖中未示出)、陀螺儀(圖中未示出)、揚聲器(圖中未示出)、大容量儲存單元(例如硬碟驅動機)(圖中未示出)、光碟(compact disk,CD)驅動機(圖中未示出)、數位多功能光碟(digital versatile disk,DVD)驅動機(圖中未示出)等。然而,該些其他組件並非僅限於此,而是視電子裝置1000的類型等亦可包括各種目的的其他組件。
電子裝置1000可為智慧型電話、個人數位助理(personal digital assistant,PDA)、數位攝影機、數位照相機(digital still camera)、網路系統、電腦、監視器、平板個人電腦(tablet PC)、膝上型個人電腦、隨身型易網機個人電腦(netbook PC)、電視、視訊遊戲機(video game machine)、智慧型手錶、汽車組件等。然而,電子裝置1000並非僅限於此,而是亦可為處理資料的任何其他電子裝置。
圖2為示出電子裝置的實例的示意性立體圖。
參照圖2,半導體封裝可出於各種目的而在如上所述的各種電子裝置1000中使用。舉例而言,母板1110可容置於智慧型電話1100的本體1101中,且各種電子組件1120可物理連接至或電性連接至母板1110。另外,可物理連接至或電性連接至母板1110或可不物理連接至或不電性連接至母板1110的其他組件(例如照相機模組1130)可容置於本體1101中。電子組件1120中的一些電子組件可為晶片相關組件,例如半導體封裝1121,但並非僅限於此。所述電子裝置不必僅限於智慧型電話1100,而是可為如上所述的其他電子裝置。包括有機中介層之半導體封裝
一般而言,在半導體晶片中整合有許多精細的電路。然而,半導體晶片自身可能不能充當已完成的半導體產品,且可能因外部物理或化學影響而受損。因此,半導體晶片可能無法單獨使用,但可進行封裝並以封裝狀態在電子裝置等中使用。
此處,由於半導體晶片與電子裝置的主板之間存在電性連接方面的電路寬度差異,因而需要半導體封裝。詳言之,半導體晶片的連接墊的尺寸及半導體晶片的各連接墊之間的間隔極為精細,但電子裝置中所使用的主板的組件安裝接墊的尺寸及主板的各組件安裝接墊之間的間隔顯著大於半導體晶片的連接墊的尺寸及間隔。因此,可能難以將半導體晶片直接安裝於主板上,且需要用於緩衝半導體晶片與主板之間的電路寬度差的封裝技術。
以下將參照圖式更詳細地闡述利用上述封裝技術而製造的包括有機中介層之半導體封裝。
圖3為示出其中BGA封裝安裝於電子裝置的主板上的實例的剖面示意圖。
在半導體晶片中,在應用專用積體電路中提供的晶片(例如,圖形處理單元(GPU))十分昂貴,因此可能必須以高良率進行封裝。為此,在安裝半導體晶片之前,可製備能夠對數千或數百萬個連接墊進行重佈線的球柵陣列(ball grid array,BGA)基板2210,且例如圖形處理單元2220等昂貴的半導體晶片可藉由表面安裝技術(surface mounting technology,SMT)被安裝於BGA基板2210上並封裝,且然後安裝於主板2110上。
同時,在圖形處理單元2220的情形中,可能必須顯著縮短至記憶體(例如,高頻寬記憶體,(HBM))的訊號通路,且為此,一般而言,將例如高頻寬記憶體2240等半導體晶片安裝於中介層2230上並封裝,且半導體在上面安裝有圖形處理單元2220的封裝上以疊層封裝(package-on-package)的形式分層堆疊。然而,在此種情形中,裝置的厚度可顯著增加,且在縮短訊號通路方面可存在限制。
圖4為示出其中矽中介層封裝安裝於主板上的實例的剖面示意圖。
為解決上述問題,可利用中介層技術製造包括有機中介層的半導體封裝2310,所述中介層技術將例如圖形處理單元2220等第一半導體晶片以及例如高頻寬記憶體2240等第二半導體晶片並排安裝於矽中介層2250的表面上並封裝半導體晶片。在此種情形中,具有數千或數百萬個連接墊的圖形處理單元2220及高頻寬記憶體2240可藉由中介層2250來進行重佈線,且此外圖形處理單元2220與高頻寬記憶體2240可藉由顯著縮短的通路電性連接至彼此。此外,在將包括有機中介層的半導體封裝2310再次安裝於BGA基板2210等上並進行重佈線的情形中,可將半導體封裝安裝於主板2110上。然而,在矽中介層2250的情形中,可能難以形成矽穿孔(TSV),且矽中介層的製造成本亦較高,因此,可能難以以低成本實施具有大面積的半導體封裝。
圖5為示出其中有機中介層封裝安裝於主板上的實例的剖面示意圖。
為解決上述問題,可使用有機中介層2260代替矽中介層2250。舉例而言,可利用中介層技術製造包括有機中介層的半導體封裝2310,所述中介層技術將例如圖形處理單元2220等第一半導體晶片以及例如高頻寬記憶體2240等第二半導體晶片並排安裝於有機中介層2260的表面上並封裝半導體晶片。在此種情形中,有可能藉由中介層2260對具有數千或數百萬個連接墊的圖形處理單元2220及高頻寬記憶體2240進行重佈線,且此外,圖形處理單元2220與高頻寬記憶體2240可藉由顯著縮短的通路電性連接至彼此。此外,藉由將包括有機中介層的半導體封裝2320重新安裝於BGA基板2210等上並對半導體封裝2320進行重佈線,可將半導體封裝安裝於主板2110上。因此,可以低成本實施大面積。
同時,在上述包括有機中介層的半導體封裝2320的情形中,可藉由執行在其中將晶片2220及2240安裝於中介層2260上並進行模製的封裝製程來製造半導體封裝。如上所述製造半導體封裝的原因在於,若未執行模製製程,則可能因晶片未經處理而無法將晶片連接至BGA基板2210等,且因此可藉由所述模製製程保持剛性。然而,當執行模製製程時,在中介層2260的熱膨脹係數與晶片2220及2240的模製材料的熱膨脹係數之間可產生差異,此可導致翹曲、底部填充樹脂的填充性質的劣化、晶粒與模製材料之間出現裂隙等。具有內連線結構之基板
在以下說明中,將參照圖式闡述一種具有嵌入式內連線結構之基板,所述嵌入式內連線結構包括能夠將安裝於板上的電子組件彼此電性連接的電路,此可解決可靠性問題,降低成本,並改善電源完整性質。
在以下說明中,在其中將具有內連線結構之基板實施為BGA基板的情形中,可不提供上述中介層。
圖6為示出具有嵌入式內連線結構之基板的實例的剖面示意圖。
參照圖6,具有內連線結構之基板100A可包括印刷電路板110A、嵌入於印刷電路板110A中的內連線結構120A、以及設置於印刷電路板110A上並藉由內連線結構120A電性連接至彼此的第一電子組件130以及第二電子組件140。在此種情形中,內連線結構120A可包括:電路構件125,包括多個絕緣層121、多個電路層122以及多個連接通孔層123,且具有空腔125h;被動裝置126,設置於空腔125h中;以及加強層127,覆蓋電路構件125的至少部分以及被動裝置126的至少部分並填充空腔125h的至少部分。
同時,隨著高端設定的發展以及與中介層相關的高頻寬記憶體(HBM)的採用,用於晶粒至晶粒電性連接的中介層的市場已成長壯大,且一般使用矽作為中介層的材料。然而,在矽中介層的情形中,材料成本可能較高,且矽穿孔(TSV)的製造製程複雜,並且製造成本亦較高。為解決所述問題,已開發出包括能夠進行晶粒至晶粒電性連接的矽內連線橋接器的基板。然而,在矽內連線橋接器的情形中,存在由橋接器的矽材料的熱膨脹係數與基板的有機材料的熱膨脹係數之間的差異導致的可靠性問題,且由於難以靠近電源端設置被動裝置,因此電源完整性質可劣化。
根據例示性實施例具有內連線結構之基板100A可具有絕緣層121,絕緣層121在印刷電路板110A中包含有機材料作為基底,且其中形成有電路層122的內連線結構120A可嵌入於絕緣層121中。因此,與矽內連線橋接器不同,即使在其中內連線結構120A嵌入於印刷電路板110A中的情形中,亦可解決由熱膨脹係數之間的差異導致的可靠性問題。具體而言,在內連線結構120A中,可將一或多個被動裝置126與電路構件125平行設置。舉例而言,在內連線結構120A中,電路構件125可具有一或多個空腔125h,且被動裝置126可設置於每一空腔125h中。被動裝置126可由例如電容器、電感器等各種類型的被動裝置實施。如上所述,可在內連線結構120A中嵌入各種類型的被動裝置126,且被動組件可正交地設置於電子組件130及電子組件140下方,因此電性連接通路可相對較短。舉例而言,被動組件可緊密連接至電子組件130及電子組件140的電源端。因此,可穩定地改善電源完整性質等。
此外,內連線結構120A的加強層127可覆蓋電路構件125以及被動裝置126。在此種情形中,加強層127可包含彈性模數大於絕緣層121的彈性模數的材料,因此內連線結構120A可具有剛性,且可控制翹曲。舉例而言,包含有機材料的電路構件120可被密封至加強層127而非被單獨使用,因此在轉移及分層堆疊製程期間可保持電路構件120而不會發生形變,且即使在將電路構件應用至大尺寸的封裝結構時,亦可解決翹曲問題。
同時,印刷電路板110A可包括:絕緣層111b,覆蓋內連線結構120A;佈線層112b,設置於絕緣層111b上;以及佈線通孔層113b,穿透絕緣層111b的至少部分並將佈線層112b電性連接至所述多個電路層122中的最上電路層以及每一被動裝置126的外部電極126P。在此種情形中,所述多個電路層122中的所述最上電路層的接觸印刷電路板110A的佈線通孔層113b的頂表面可與每一被動裝置126的外部電極126P的接觸印刷電路板110A的佈線通孔層113b的頂表面共面。因此,接觸頂表面的佈線通孔層113b的絕緣距離可為恆定的,且可能不會發生波動。因此,即使嵌入內連線結構120A,亦可輕易地在印刷電路板110A中在內連線結構120A的上部中形成佈線層112b以及佈線通孔層113b。換言之,連接至所述多個電路層122中的最上電路層的佈線通孔可具有與連接至每一被動裝置126的外部電極126P的佈線通孔的高度或厚度相等的高度或厚度。
同時,印刷電路板110A可更包括佈線層112b,設置於佈線層112b的下部中且至少部分被絕緣層111b覆蓋。在此種情形中,所述多個佈線通孔層113b中穿透絕緣層111b的至少部分並電性連接設置於不同層上的佈線層112b的佈線通孔可具有與連接至所述多個電路層122中的最上電路層的佈線通孔的高度以及連接至每一被動裝置126的外部電極126P的佈線通孔的高度不同的高度。舉例而言,佈線通孔層113b中電性連接設置於不同層上的佈線層112b的佈線通孔的高度或厚度可大於連接至所述多個電路層122中的最上電路層的佈線通孔的高度或厚度以及連接至每一被動裝置126的外部電極126P的佈線通孔的高度或厚度。然而,不同於上述配置,如在圖8及圖9以及圖12及圖13中所示,佈線通孔層113b中電性連接設置於不同層上的佈線層112b的佈線通孔的高度或厚度可低於連接至所述多個電路層122中的最上電路層的佈線通孔的高度或厚度以及連接至每一被動裝置126的外部電極126P的佈線通孔的高度或厚度。同時,在以上說明中彼此相比的佈線通孔可指接觸同一佈線層112b(或整合至同一佈線層112b中)的佈線通孔,亦即例如與在連接至電子組件130及電子組件140的最上部分中的佈線層112b接觸(或整合至佈線層112b中)的佈線通孔。
在以下說明中,將參照圖式更詳細地闡述具有內連線結構之基板的組件。
印刷電路板110A可由包括多個佈線層112a、112b及112c以及多個佈線通孔層113a、佈線通孔層113b及佈線通孔層113c的一般印刷電路板(PCB)實施。舉例而言,印刷電路板110A可包括:核心絕緣層111a;第一佈線層112a,設置於核心絕緣層111a的兩個表面上;第一佈線通孔層113a,穿透核心絕緣層111a並電性連接設置於所述兩個表面上的第一佈線層112a;第一堆積絕緣層111b,向核心絕緣層111a之上堆積且具有一或多個層;第二佈線層112b,設置於第一堆積絕緣層111b上且具有一或多個層;第二佈線通孔層113b,穿透第一堆積絕緣層111b且具有一或多個層;第二堆積絕緣層111c,向核心絕緣層111a之下堆積且具有一或多個層;第三佈線層112c,設置於第二堆積絕緣層111c上且具有一或多個層;第三佈線通孔層113c,穿透第二堆積絕緣層111c且具有一或多個層;第一最外絕緣層111d,設置於第一堆積絕緣層111b上;以及第二最外絕緣層111e,設置於第二堆積絕緣層111c上。印刷電路板110A可充當包括有機中介層功能的覆晶球柵陣列(flip chip ball grid array,FCB)等。
同時,若有必要,則可將第一佈線層112a稱為核心佈線層,可將第二佈線層112b及第三佈線層112c分別稱為第一堆積佈線層以及第二堆積佈線層,可將第一佈線通孔層113a稱為核心佈線通孔層,且可將第二佈線通孔層113b及第三佈線通孔層113c分別稱為第一堆積佈線通孔層及第二堆積佈線通孔層。此外,可將堆積絕緣層或最外絕緣層簡單地稱為絕緣層。
核心絕緣層111a可充當印刷電路板110A的核心層,且可賦予剛性。核心絕緣層111a的材料可不受特別限制。舉例而言,可使用絕緣材料,且所述絕緣材料可為:熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等的核心材料中的樹脂,例如預浸體(prepreg)、味之素構成膜(ajinomoto build-up film,ABF)、FR-4、雙馬來醯亞胺三嗪(bismaleimide triazine,BT)等。可由覆銅層壓基板(copper clad laminate,CCL)施加核心絕緣層111a。核心絕緣層111a的彈性模數可大於堆積絕緣層111b的彈性模數及堆積絕緣層111c的彈性模數。換言之,核心絕緣層111a可具有優異的剛性。核心絕緣層111a的厚度可大於堆積絕緣層111b以及堆積絕緣層111c中的每一層的厚度。
參照核心絕緣層111a,堆積絕緣層111b及堆積絕緣層111c可堆積於核心絕緣層111a的兩側上。堆積絕緣層111b及堆積絕緣層111c的材料亦可無特別限制。舉例而言,可使用絕緣材料,且所述絕緣材料可為:熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如味之素構成膜(ABF)等核心材料中的樹脂。堆積絕緣層111b及堆積絕緣層111c可以相同的方式堆積於核心絕緣層111a的兩側上,且可因此具有相同數目的層。堆積絕緣層111b的數目以及堆積絕緣層111c的數目可無特別限制,且可依據設計以各種方式進行修改。
最外絕緣層111d及最外絕緣層111e可設置於印刷電路板110A的兩個最外部分上,且可保護印刷電路板110A的內部組件。在最外絕緣層111d及最外絕緣層111e中的每一者上,可形成使得佈線層112b及佈線層112c的部分能夠被暴露出的多個開口。最外絕緣層111d及最外絕緣層111e的材料可無特別限制。舉例而言,可使用絕緣材料,且在此種情形中,可使用阻焊劑作為絕緣材料。然而,絕緣材料可並非僅限於此,且可使用以上所述的預浸體、味之素構成膜(ABF)等。
佈線層112a、佈線層112b及佈線層112c可視相應層的設計而在印刷電路板110A中執行各種功能。舉例而言,佈線層112a、佈線層112b及佈線層112c可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。在此種情形中,訊號(S)圖案可包括除接地(GND)圖案、電源(PWR)圖案等之外的各種訊號,例如資料訊號,且亦可包括各種類型的接墊。佈線層112a、佈線層112b及佈線層112c的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金,具體而言可為金屬材料。
佈線通孔層113a、佈線通孔層113b及佈線通孔層113c可電性連接設置於不同層上的佈線層112a、佈線層112b及佈線層112c,且可相應地在印刷電路板110A中形成電性通路。佈線通孔層113a、佈線通孔層113b及佈線通孔層113c中的每一者可包括多個佈線通孔。佈線通孔層113a、佈線通孔層113b及佈線通孔層113c中的每一者的佈線通孔可包含銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)、或其合金,具體而言可包含金屬材料。佈線通孔層113a、佈線通孔層113b及佈線通孔層113c可視相應層的設計而在印刷電路板110A中執行各種功能。舉例而言,佈線通孔層113a、佈線通孔層113b及佈線通孔層113c可包括接地通孔、電源通孔、訊號通孔等。佈線通孔層113a、佈線通孔層113b及佈線通孔層113c中的每一者的佈線通孔可為被填充以導電材料的填充型通孔,抑或可為其中導電材料沿通孔的壁設置的共形型通孔。第一佈線通孔層113a的佈線通孔可具有沙漏形狀、圓柱形狀等,且第二佈線通孔層113b及第三佈線通孔層113c的佈線通孔可具有沿相反方向形成的錐形形狀。
印刷電路板110A可在其中設置有電子組件130及電子組件140的最外部分中包括多個第一接墊112bP,且第一接墊112bP的至少部分可經由形成於第一最外絕緣層111d上的多個開口中的每一者被暴露出。在例示性實施例中,所述多個第一接墊112bP可為第二佈線層112b的部分。所述多個第一接墊112bP可經由第二佈線通孔層113b上的所述多個佈線通孔而電性連接至內連線結構120A中的電路構件125的電路層122及/或被動裝置126中的每一者的外部電極126P。所述多個第一接墊112bP可藉由多個第一電性連接金屬150而電性連接至電子組件130及電子組件140。跟隨如上所述的通路,電子組件130及電子組件140可正交地設置於內連線結構120A上,並電性連接至內連線結構120A中的電路構件125的電路層122及/或每一被動裝置的外部電極126P。
印刷電路板110A可包括多個嵌入於其中的第二接墊112aP。在例示性實施例中,所述多個第二接墊112aP可為第一佈線層112a的部分。然而,在其中內連線結構120A設置於第一堆積絕緣層111b上而非設置於核心絕緣層111a上的情形中,所述多個第二接墊112aP可為第二佈線層112b的部分。所述多個第二接墊112aP可藉由第二電性連接金屬160電性連接至在內連線結構120A中的背側電路層128。換言之,內連線結構120A可電性連接至上面安裝有電子組件130及電子組件140的印刷電路板110A的上部,且亦連接至印刷電路板110A的下部。
內連線結構120A可設置於印刷電路板110A的核心絕緣層111a上並由第一堆積絕緣層111b嵌入。為固定內連線結構120A,若有必要,則可在核心絕緣層111a上形成例如環氧樹脂等底部填充樹脂170。在例示性實施例中,內連線結構120A可包括:電路構件125,具有一或多個空腔125h;一或多個被動裝置126,設置於每一空腔125h中;以及加強層127,覆蓋電路構件125的至少部分以及被動裝置126的至少部分並填充空腔125h的至少部分。此外,內連線結構120A可更包括:背側電路層128,設置於加強層127上;以及背側連接通孔層129,穿透加強層127的至少部分並將背側電路層128電性連接至電路構件125的電路層122以及被動裝置126的外部電極126P。
電路構件125可將並排設置於印刷電路板110A上的電子組件130及電子組件140電性連接至彼此。換言之,電子組件130及電子組件140可藉由電路構件125的電路層122等電性連接至彼此。電路構件125可包括:多個絕緣層121;多個電路層122,分別設置於所述多個絕緣層121中;以及多個連接通孔層123,分別穿透所述多個絕緣層並將所述多個電路層122電性連接至彼此。空腔125h可穿透所述多個絕緣層121中的每一者的至少部分。舉例而言,空腔125h可穿透所有的所述多個絕緣層121。
絕緣層121可包含絕緣材料,且所述絕緣材料可為感光成像介電質(photoimageable dielectric,PID)。絕緣層的數目可無特別限制,且可依據設計以各種方式進行修改。絕緣層121的各層之間的界限可為清晰的,抑或可為模糊的。
電路層122可將電子組件130及電子組件140電性連接至彼此。電路層122可依據相應層的設計執行各種功能,且可包括至少一個訊號圖案以及訊號接墊。電路層122的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金,具體而言可為金屬材料。電路層122的數目可無特別限制,且可依據設計以各種方式進行修改。
連接通孔層123可電性連接形成於不同層上的電路層122,且因此可在電路構件125中形成電性通路。連接通孔層123中的每一者可包括多個連接通孔。連接通孔層123中的每一者的連接通孔可包含導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)、或其合金,具體而言可包含金屬材料。連接通孔層123可依據相應層的設計執行各種功能,且可包括至少一個訊號通孔。連接通孔層123中的每一者的連接通孔可為被填充以導電材料的填充型通孔,抑或可為其中導電材料沿通孔的壁設置的共形型通孔。連接通孔層123中的每一者的連接通孔可具有沿相反方向形成的錐形形狀。
在使用感光成像介電質作為絕緣層121的材料的情形中,可顯著減小絕緣層121的厚度,且可形成光通孔孔洞。因此,電路層122以及連接通孔層123可被配置成具有高密度。舉例而言,電路層122以及連接通孔層123可被配置成具有較印刷電路板110A的佈線層112a、佈線層112b及佈線層112c以及佈線通孔層113a及佈線通孔層113b的密度高的密度。具體而言,每一電路層122的厚度可低於佈線層112a、佈線層112b及佈線層112c中的每一者的厚度,且電路層122的上部/下部間隙可窄於佈線層112a、佈線層112b及佈線層112c的上部/下部間隙。此外,每一連接通孔層123的連接通孔可具有較佈線通孔層113a、佈線通孔層113b及佈線通孔層113c中的每一者的佈線通孔的尺寸小的尺寸,可具有較佈線通孔層113a、佈線通孔層113b及佈線通孔層113c中的每一者的佈線通孔的高度或厚度低的高度或厚度,且可具有精細的間距以使得連接通孔之間的間距可窄於佈線通孔之間的間距。即使在使用不同材料作為絕緣層121的材料的情形中,亦可期望將電路層122以及連接通孔層123設計成具有較印刷電路板110A的佈線層112a、佈線層112b及佈線層112c以及佈線通孔層113a及佈線通孔層113b的密度高的密度。每一絕緣層121的厚度可小於每一絕緣層111b的厚度,以使得電路層122以及連接通孔層123的密度能夠高於佈線層112a、佈線層112b及佈線層112c以及佈線通孔層113a及佈線通孔層113b的密度。
可將被動裝置126設置為一個被動裝置或多個被動裝置。被動裝置126中的每一者可彼此相同或不同。被動裝置126中的每一者可設置於電路構件125的空腔125h中。若有必要,則可在單個空腔125h中設置多個被動裝置126。被動裝置126可為例如電容器、電感器等習知的被動裝置。每一被動裝置126可具有外部電極126P。換言之,每一被動裝置126可為獨立的晶片型組件。可期望將電子組件130及電子組件140中的至少一者正交地設置於被動裝置126中的至少一者上,且亦可期望將被動裝置126中的至少一者正交地設置於電子組件130以及電子組件140下方。藉由上述排列方式,可提供顯著縮短的電性通路,且可穩定地供應電力等。
加強層127可填充每一空腔125h的至少部分,且可覆蓋電路構件125的至少部分以及被動裝置126的至少部分。加強層127可保護電路構件125以及被動裝置126,且可向內連線結構120A賦予剛性。換言之,電路構件125的絕緣層121可利用適於高密度設計的材料形成,且可利用加強層127增強剛性。因此,加強層127可包含彈性模數大於絕緣層121的彈性模數的材料。作為加強層127的材料,可使用熱固性樹脂(例如,環氧樹脂)、熱塑性樹脂(例如,聚醯亞胺樹脂)或藉由將無機填料與上述樹脂混合而形成的材料(例如,ABF)等。
背側電路層128以及背側連接通孔層129可使得內連線結構120A能夠電性連接至印刷電路板110A的下部。換言之,背側電路層128以及背側連接通孔層129可使得內連線結構120A中的電路構件125的電路層122以及被動裝置126的外部電極126P能夠電性連接至印刷電路板110A的下部中的佈線層112a及112c。背側電路層128可藉由第二電性連接金屬160電性連接至印刷電路板110A上的第二接墊112aP。背側電路層128以及背側連接通孔層129可包含例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)、或其合金等導電材料,具體而言包含金屬材料。背側電路層128以及背側連接通孔層129可依據設計執行各種功能。背側連接通孔層129的連接通孔可為被填充以導電材料的填充型通孔,抑或可為其中導電材料沿通孔的壁設置的共形型通孔。此外,背側連接通孔層129的連接通孔可具有沿與連接通孔層123的連接通孔的方向相同的方向形成的錐形形狀。背側電路層128以及背側連接通孔層129的厚度、尺寸、間距等可大於電路層122以及連接通孔層123的厚度、尺寸、間距等。換言之,背側電路層128以及背側連接通孔層129可被形成為具有相對低的密度。
同時,可利用習知的載體形成內連線結構120A。舉例而言,可藉由在載體上執行鍍覆製程而形成電路層122,可藉由PID塗佈製程、固化製程等形成絕緣層111,可藉由微影法形成穿透絕緣層111的通孔孔洞,可再次藉由鍍覆製程形成電路層122及連接通孔層123,且可藉由重覆上述製程形成電路構件125。電路構件125的電路層122以及連接通孔層123可形成於電路構件125的局部區域中,且在所述局部區域上可僅分層堆疊絕緣層121。同時,可利用被暴露出的電路層122執行電性檢查以查看電路是否恰當運作。換言之,電路層122可包含電路圖案用於電性檢查。此後,可利用雷射鑽孔等在其中未藉由微影法形成電路構件125的電路層122或連接通孔層123中的任一者的區域中形成一或多個空腔125h,且可將被動裝置126設置於每一空腔125h中。然後,電路構件125的至少部分以及被動裝置126的至少部分可被加強層127覆蓋,且空腔125h的至少部分可由加強層127填充。加強層127可藉由積層並固化ABF等而形成。另外,可利用雷射鑽孔及/或機械鑽孔或其他方式形成穿透加強層127的至少部分的用於背側連接通孔層129的通孔孔洞,且可藉由鍍覆製程形成背側連接通孔層129以及背側電路層128。內連線結構120A可藉由一系列如上所述的製程而形成。
電子組件130及電子組件140可為半導體晶片。在此種情形中,每一半導體晶片可包括其中數百至數百萬個裝置整合於單個晶片中的積體電路(integrated circuit,IC)。積體電路可為例如處理器晶片,例如中央處理單元(CPU)、圖形處理器(例如,圖形處理單元(GPU))、場域可程式化柵陣列(field programmable gate array,FPGA)、數位訊號處理器、密碼處理器、微處理器、微控制器等,更具體而言可為應用處理器(AP)。然而,半導體並非僅限於此,且可為記憶體晶片,例如揮發性記憶體(例如,動態隨機存取記憶體(DRAM))、非揮發性記憶體(例如,唯讀記憶體(ROM))、快閃記憶體、高頻寬記憶體(HBM)等;邏輯晶片,例如應用專用積體電路(ASIC)等;或例如電源管理積體電路(power management IC,PMIC)等晶片。作為實例,第一電子組件130可包括例如應用處理器等處理器晶片,且第二電子組件140可包括例如高頻寬記憶體等記憶體晶片,但電子組件130及電子組件140並非僅限於此。
電子組件130及電子組件140中的每一者可基於主動晶圓形成,且在此種情形中,形成每一電子組件的本體的基本材料可為矽(Si)、鍺(Ge)、砷化鎵(GaAs)等。在所述本體中,可形成各種電路。此外,可在所述本體中形成用於將電子組件130及電子組件140電性連接至其他組件的連接墊,且連接墊可包含例如鋁(Al)、銅(Cu)等導電材料。電子組件130及電子組件140可為裸露的晶粒,且在此種情形中,可在連接墊上設置凸塊130b及凸塊140b,且可藉由第一電性連接金屬150將電子組件130及電子組件140安裝於印刷電路板110A上。換言之,電子組件130及電子組件140可藉由第一電性連接金屬150電性連接至設置於印刷電路板110A的內連線結構120A上的第二佈線層112b,且可藉由內連線結構120A上的第二佈線通孔層113b電性連接至內連線結構120A。電子組件130及電子組件140中的每一者可為封裝晶粒,且在此種情形中,可在連接墊上形成額外的絕緣層以及額外的重佈線層,且凸塊130b及凸塊140b可連接至重佈線層。
第一電性連接金屬150可由具有低熔點的金屬(例如,由錫(Sn)、鋁(Al)、銅(Cu)等構成的焊料)形成,但第一電性連接金屬150的材料並非僅限於此。第一電性連接金屬150可為焊盤(land)、球、引腳等。第一電性連接金屬150可被配置成具有多個層或單個層。在其中第一電性連接金屬150被配置成具有多個層的情形中,第一電性連接金屬150可包含銅柱及焊料,且在其中第一電性連接金屬150被配置成具有單個層的情形中,第一電性連接金屬150可包含錫-銀焊料。然而,第一電性連接金屬150的材料並非僅限於此。
第二電性連接金屬160可由包含具有低熔點的金屬的糊劑(例如,包含由錫(Sn)、鋁(Al)、銅(Cu)等構成的焊料的糊劑)形成。然而,第二電性連接金屬160的材料並非僅限於此。作為第二電性連接金屬160的材料,可使用另一習知的導電糊劑。
圖7為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
參照圖式,相較於以上所述的具有嵌入式內連線結構之基板100A,在根據另一例示性實施例的具有嵌入式內連線結構之基板100B中,可設置印刷電路板110B代替印刷電路板110A,且印刷電路板110B可不包括核心絕緣層111a以及第一佈線通孔層113a,且可減少第一佈線層112a的數目。換言之,印刷電路板110B可為藉由無芯製程製造的無芯基板。同時,圖式示出其中在第一堆積絕緣層111b的下部中堆積第二堆積絕緣層111c的無芯結構,但例示性實施例並非僅限於此。所述無芯結構可被修改成其中僅分層堆疊多個第一堆積絕緣層111b的無芯結構。在此種情形中,可僅存在第二佈線通孔層113b,且因此佈線通孔的整體錐形方向可相同。作為另一選擇,第一堆積絕緣層111b的數目與第二堆積絕緣層111c的數目可被配置成彼此不同。舉例而言,第二堆積絕緣層111c可被配置成具有一個層,且其餘的層可被配置為第一堆積絕緣層111b,從而提供較第二堆積絕緣層111c的數目更多的第一堆積絕緣層111b。在此種情形中,僅最下部分中的佈線通孔的錐形方向可為相反的。由於對其他組件及配置的說明與參照圖6及其他圖式進行的說明相同,因此不再對其予以贅述。
圖8為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
參照圖式,相較於以上所述的具有嵌入式內連線結構之基板100A,在根據另一例示性實施例的具有嵌入式內連線結構之基板100C中,可設置印刷電路板110C代替印刷電路板110A,並可在印刷電路板110C上的第一堆積絕緣層111b上形成空腔111bh,且可在空腔111bh中設置內連線結構120A。以上配置可藉由分層堆疊上面形成有空腔111bh的一或多個第一堆積絕緣層111b、在空腔111bh中設置內連線結構120A並另外分層堆疊一或多個第一堆積絕緣層111b來實施。作為另一選擇,以上配置可藉由分層堆疊一或多個第一堆積絕緣層111b、處理空腔111bh、在空腔111bh中設置內連線結構120A並另外分層堆疊一或多個第一堆積絕緣層111b來實施。在設置內連線結構120A之後填充空腔111bh的另外分層堆疊的一或多個第一堆積絕緣層111b可覆蓋內連線結構120A的側表面,以使得在另外分層堆疊的一或多個第一堆積絕緣層111b之前形成的其他第一堆積絕緣層111b可藉由另外分層堆疊的一或多個第一堆積絕緣層111b而自內連線結構120A的側表面間隔開。在此種情形中,填充空腔111bh的另外分層堆疊的一或多個第一堆積絕緣層111b可與底部填充樹脂170接觸。由於對其他組件及配置的說明與參照圖6及圖7以及其他圖式進行的說明相同,因此不再對其予以贅述。
圖9為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
參照圖式,相較於以上所述的具有嵌入式內連線結構之基板100C,在根據另一例示性實施例的具有嵌入式內連線結構之基板100D中,可設置印刷電路板110D代替印刷電路板110C,且印刷電路板110D可不包括核心絕緣層111a以及第一佈線通孔層113a,且可減少第一佈線層112a的數目。換言之,印刷電路板110D可為藉由無芯製程製造的無芯基板。由於對其他組件及配置的說明與參照圖6至圖8以及其他圖式進行的說明相同,因此不再對其予以贅述。
圖10為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
參照圖式,相較於以上所述的具有嵌入式內連線結構之基板100A,在根據另一例示性實施例的具有嵌入式內連線結構之基板100E中,可設置印刷電路板110E代替印刷電路板110A,且在印刷電路板110E中,可嵌入其中未設置背側電路層128以及背側連接通孔層129的內連線結構120B。印刷電路板110E可包括嵌入於其中的金屬層112aM,且金屬層112aM可設置於核心絕緣層111a上,但例示性實施例並非僅限於此。金屬層112aM可設置於第一堆積絕緣層111b中的一者上。內連線結構120B可設置於金屬層112aM上並嵌入印刷電路板110E中。舉例而言,內連線結構120B可藉由黏合劑165貼附至金屬層112aM,使得加強層127的與電子組件130及電子組件140相對的底表面附接至金屬層112aM。金屬層112aM可包含導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)、或其合金,具體而言可包含金屬材料。黏合劑165可為習知的導電糊劑、焊料糊劑等。在此種情形中,可省略以上闡述的底部填充樹脂170。由於對其他組件及配置的說明與參照圖6至圖9以及其他圖式進行的說明相同,因此不再對其予以贅述。
圖11為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
參照圖式,相較於以上所述的具有嵌入式內連線結構之基板100E,在根據另一例示性實施例的具有嵌入式內連線結構之基板100F中,可設置印刷電路板110F代替印刷電路板110E,且印刷電路板110F可不包括核心絕緣層111a以及第一佈線通孔層113a,且可減少第一佈線層112a的數目。換言之,印刷電路板110F可為藉由無芯製程製造的無芯基板。由於對其他組件及配置的說明與參照圖6至圖10以及其他圖式進行的說明相同,因此不再對其予以贅述。
圖12為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
參照圖式,相較於以上所述的具有嵌入式內連線結構之基板100E,在根據另一例示性實施例的具有嵌入式內連線結構之基板100G中,可設置印刷電路板110G代替印刷電路板110E,並可在印刷電路板110G上的第一堆積絕緣層111b上形成空腔111bh,且可在空腔111bh上設置內連線結構120B。以上配置可藉由分層堆疊上面形成有空腔111bh的一或多個第一堆積絕緣層111b、在空腔111bh上設置內連線結構120B並另外分層堆疊一或多個第一堆積絕緣層111b來實施。作為另一選擇,以上配置可藉由分層堆疊一或多個第一堆積絕緣層111b、處理空腔111bh、在空腔111bh上設置內連線結構120B並另外分層堆疊一或多個第一堆積絕緣層111b來實施。由於對其他組件及配置的說明與參照圖6及圖11以及其他圖式進行的說明相同,因此不再對其予以贅述。
圖13為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
參照圖式,相較於以上所述的具有嵌入式內連線結構之基板100G,在根據另一例示性實施例的具有嵌入式內連線結構之基板100H中,可設置印刷電路板110H代替印刷電路板110G,且印刷電路板110H可不包括核心絕緣層111a以及第一佈線通孔層113a,且可減少第一佈線層112a的數目。換言之,印刷電路板110H可為藉由無芯製程製造的無芯基板。由於對其他組件及配置的說明與參照圖6至圖12以及其他圖式進行的說明相同,因此不再對其予以贅述。
圖14為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
圖15為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
圖16為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
圖17為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
參照圖式,相較於具有嵌入式內連線結構之基板100A、100C、100E及100G,在具有嵌入式內連線結構之基板100I、100J、100K以及100L中,可設置印刷電路板110I、110J、110K及110L代替印刷電路板110A、110C、110E及110G。印刷電路板110I、110J、110K及110L可包括具有較大厚度的核心絕緣層111a、較大數目的堆積絕緣層111b及111c、較大數目的佈線層112b及112c、以及較大數目的佈線通孔層113a及113c。核心絕緣層111a的厚度可大於第一堆積絕緣層111b的整體厚度及/或第二堆積絕緣層111c的整體厚度。由於核心絕緣層111a的厚度相對較大,因此第一通孔層113a可為其中導電材料113a1以共形方式沿具有圓柱形狀的垂直貫穿孔的壁鍍覆及形成的鍍覆貫穿孔(plated through-hole,PHT)。在此種情形中,導電材料之間的貫穿孔的空間可被填充以插塞材料113a2。插塞材料113a2可為例如絕緣材料或導電油墨等習知的插塞材料。同時,在印刷電路板110I、110J、110K及110L中,可將內連線結構120A及120B設置於第一堆積絕緣層111b上而非設置於核心絕緣層111a上。換言之,第二佈線層112b中的一者可包括接墊112bP’用於安裝內連線結構120A,抑或金屬層112bM可設置於第一堆積絕緣層111b中的一者上。同時,在印刷電路板110I、110J、110K及110L中,第一電性連接金屬150可藉由凸塊下金屬155連接至以上所述的第一接墊112bP。換言之,可分別在多個開口中形成多個凸塊下金屬155,此使得第一堆積絕緣層111b中的最外絕緣層上的多個第一接墊112bP能夠被暴露出,且第一電性連接金屬150可分別連接至凸塊下金屬155。藉由以上配置,可確保優異的可靠性。由於對其他組件及配置的說明與參照圖6至圖13以及其他圖式進行的說明相同,因此不再對其予以贅述。
圖18為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
圖19為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
圖20為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
圖21為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。
參照圖式,相較於具有嵌入式內連線結構之基板100I、100J、100K及100L,在具有嵌入式內連線結構之基板100M、100N、100O以及100P中,可設置印刷電路板110M、110N、110O及110P代替印刷電路板110I、110J、110K及110L。在印刷電路板110M、110N、110O及110P中的每一者中,內連線結構120A及120B可嵌入被配置為一個層的第一堆積絕緣層111b中,而非嵌入多個第一堆積絕緣層111b中,抑或其中設置有內連線結構120A及120B的空腔112bh可穿透被配置為一個層的第一堆積絕緣層111b,而非穿透多個第一堆積絕緣層111b。由於對其他組件及配置的說明與參照圖6至圖17以及其他圖式進行的說明相同,因此不再對其予以贅述。
圖22A及圖22B為示出適用於具有嵌入式內連線結構之基板的內連線結構的其他實例的剖面示意圖。
參照圖式,加強層127可被配置為多個加強層127a及127b。舉例而言,加強層127可包括填充每一空腔125h的至少部分並覆蓋每一被動裝置126的至少部分的第一加強層127a、以及覆蓋電路構件125的至少部分以及第一加強層127a的至少部分的第二加強層127b。第一加強層127a及第二加強層127b可包含不同的材料,且因此第一加強層127a與第二加強層127b之間的界限可為明顯的。第二加強層127b的剛性可大於第一加強層127a的剛性。換言之,第二加強層127b可具有較第一加強層127a的彈性模數大的彈性模數。作為實例,第一加強層127a的材料可為ABF、PID等,且第二加強層127b的材料可為預浸體或無機材料,但所述材料並非僅限於此。若有必要,則第二加強層127b的部分可為金屬以增強剛性,且在此種情形中,可期望適當地設置絕緣材料以實施與電路層122或外部電極126P的電性絕緣。
根據上述例示性實施例,可提供一種具有嵌入式內連線結構之基板,所述嵌入式內連線結構包括能夠電性連接安裝於印刷電路板上的電子組件的電路,此可解決可靠性問題,降低成本,並改善電源完整性質。
在例示性實施例中,用語「下側」、「下部」、「底表面」等可用於指參照圖式中的剖視圖,面向包括有機中介層的半導體封裝的安裝表面的方向,且用語「上側」、「上部」、「頂表面」等可用於指與以上方向相反的方向。為易於說明,可如上所述對用語進行定義,且例示性實施例的權利範圍並非特別受限於以上用語。
在例示性實施例中,用語「連接」不僅可指「直接連接」,亦包括藉由黏合層等「間接連接」。此外,用語「電性連接」可包括元件「物理連接」的情形以及元件「非物理連接」的情形兩者。此外,用語「第一」、「第二」等可用於區分一個元件與其他元件,且可不限制與元件相關的次序及/或重要性等。在一些情形中,在不背離例示性實施例的權利範圍的條件下,第一裝置可被稱為第二裝置,且類似地,第二裝置可被稱為第一裝置。
在例示性實施例中,用語「例示性實施例」可不指一個相同的例示性實施例,但可被提供用於闡述並強調每一例示性實施例的不同獨特特徵。以上所建議的例示性實施例可被實施為不排除與其他例示性實施例的特徵組合的可能。舉例而言,儘管在一個例示性實施例中闡述的特徵未在其他例示性實施例中闡述,但所述說明可被理解為與所述其他例示性實施例相關,除非另有說明。
在例示性實施例中使用的用語是用於簡單地闡述例示性實施例,且並非旨在限制本揭露。除非另有說明,否則單數用語包括複數形式。
儘管以上已示出並闡述了例示性實施例,然而對於熟習此項技術者而言將顯而易見的是,在不背離由隨附申請專利範圍所界定的本發明的範圍的條件下,可作出修改及變型。
100A、100B、100C、100D、100E、100F、100G、100H、100I、100J、100K、100L、100M、100N、100O、100P:具有嵌入式內連線結構之基板 110A、110B、110C、110D、110E、110F、110G、110H、110I、110J、110K、110L、110M、110N、110O、110P:印刷電路板 111a:核心絕緣層 111b:第一堆積絕緣層 111bh:空腔 111c:第二堆積絕緣層 111d:第一最外絕緣層 111e:第二最外絕緣層 112a:第一佈線層 112aM:金屬層 112aP:第二接墊 112b:第二佈線層 112bM:金屬層 112bP:第一接墊 112bP’:接墊 112c:第三佈線層 113a:第一佈線通孔層 113a1:導電材料 113a2:插塞材料 113b:第二佈線通孔層 113c:第三佈線通孔層 120A:內連線結構 120B:內連線結構 121:絕緣層 122:電路層 123:連接通孔層 125:電路構件 125h:空腔 126:被動裝置 126P:外部電極 127:加強層 127a:第一加強層 127b:第二加強層 128:背側電路層 129:背側連接通孔層 130:第一電子組件 130b:凸塊 140:第二電子組件 140b:凸塊 150:第一電性連接金屬 155:凸塊下金屬 160:第二電性連接金屬 165:黏合劑 170:底部填充樹脂 1000:電子裝置 1010:主板 1020:晶片相關組件 1030:網路相關組件 1040:其他組件 1050:照相機模組 1060:天線 1070:顯示器裝置 1080:電池 1090:訊號線 1100:智慧型電話 1101:本體 1110:母板 1120:電子組件 1121:半導體封裝 1130:照相機模組 2110:主板 2210:球柵陣列(BGA)基板 2220:圖形處理單元/晶片 2230:中介層 2240:高頻寬記憶體/晶片 2250:矽中介層 2260:有機中介層 2310:半導體封裝 2320:半導體封裝
藉由結合附圖閱讀以下詳細說明,將更清晰地理解本揭露的以上及其他態樣、特徵、及優點,在附圖中: 圖1為示出電子裝置系統的實例的示意性方塊圖。 圖2為示出電子裝置的實例的示意性立體圖。 圖3為示出其中BGA封裝安裝於電子裝置的主板上的實例的剖面示意圖。 圖4為示出其中矽中介層封裝安裝於主板上的實例的剖面示意圖。 圖5為示出其中有機中介層封裝安裝於主板上的實例的剖面示意圖。 圖6為示出具有嵌入式內連線結構之基板的實例的剖面示意圖。 圖7為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖8為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖9為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖10為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖11為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖12為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖13為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖14為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖15為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖16為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖17為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖18為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖19為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖20為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖21為示出具有嵌入式內連線結構之基板的另一實例的剖面示意圖。 圖22A及圖22B為示出適用於具有嵌入式內連線結構之基板的內連線結構的其他實例的剖面示意圖。
100A:具有嵌入式內連線結構之基板
110A:印刷電路板
111a:核心絕緣層
111b:第一堆積絕緣層
111c:第二堆積絕緣層
111d:第一最外絕緣層
111e:第二最外絕緣層
112a:第一佈線層
112aP:第二接墊
112b:第二佈線層
112bP:第一接墊
112c:第三佈線層
113a:第一佈線通孔層
113b:第二佈線通孔層
113c:第三佈線通孔層
120A:內連線結構
121:絕緣層
122:電路層
123:連接通孔層
125:電路構件
125h:空腔
126:被動裝置
126P:外部電極
127:加強層
128:背側電路層
129:背側連接通孔層
130:第一電子組件
130b:凸塊
140:第二電子組件
140b:凸塊
150:第一電性連接金屬
160:第二電性連接金屬
170:底部填充樹脂

Claims (19)

  1. 一種具有嵌入式內連線結構之基板,包括:內連線結構,包括:電路構件,包括多個電路層;被動裝置,與所述電路構件平行設置且具有外部電極;以及加強層,覆蓋電路構件的至少部分以及所述被動裝置的至少部分;及印刷電路板,包括:絕緣層,覆蓋所述內連線結構;第一佈線層,設置於所述絕緣層上;第一佈線通孔,穿透所述絕緣層的至少部分並將所述第一佈線層電性連接至所述多個電路層中的最上電路層;以及第二佈線通孔,穿透所述絕緣層的至少部分並將所述第一佈線層電性連接至所述被動裝置的所述外部電極,其中所述最上電路層的接觸所述第一佈線通孔的頂表面與所述外部電極的接觸所述第二佈線通孔的頂表面共面,且與所述加強層及所述絕緣層之間的界限的至少部分共面。
  2. 如申請專利範圍第1項所述的具有嵌入式內連線結構之基板,其中所述電路構件具有其中設置有所述被動裝置的空腔,且所述加強層填充所述空腔的至少部分。
  3. 如申請專利範圍第2項所述的具有嵌入式內連線結構之基板,其中所述加強層包括:第一加強層,填充所述空腔的至少部分並覆蓋所述被動裝置的至少部分;以及第二加強層,覆蓋所述電路構件的至少部分以及所述第一加強層的至少部分,且所述第二加強層具有較所述第一加強層的彈性模數大的彈性模數。
  4. 如申請專利範圍第1項所述的具有嵌入式內連線結構之基板,其中所述內連線結構更包括:背側電路層,設置於所述加強層的底表面上;以及背側連接通孔層,穿透所述加強層的至 少部分並將所述背側電路層電性連接至所述多個電路層中的最下電路層以及所述被動裝置的所述外部電極。
  5. 如申請專利範圍第4項所述的具有嵌入式內連線結構之基板,其中所述印刷電路板具有設置於所述內連線結構的下部中的多個接墊,所述內連線結構設置於所述多個接墊上,且所述背側電路層藉由電性連接金屬連接至所述多個接墊。
  6. 如申請專利範圍第1項所述的具有嵌入式內連線結構之基板,其中所述印刷電路板具有設置於所述內連線結構的下部中的金屬層,所述內連線結構設置於所述金屬層上,且所述加強層的底表面藉由黏合劑附接至所述金屬層。
  7. 如申請專利範圍第1項所述的具有嵌入式內連線結構之基板,其中所述電路構件更包括:多個絕緣層,上面分別設置有所述多個電路層;以及多個連接通孔層,穿透所述多個絕緣層並將所述多個電路層電性連接至彼此,且所述多個絕緣層中的最上絕緣層的頂表面與所述最上電路層的頂表面以及所述外部電極的頂表面共面。
  8. 如申請專利範圍第7項所述的具有嵌入式內連線結構之基板,其中所述多個絕緣層中的每一者包含感光性絕緣材料。
  9. 如申請專利範圍第7項所述的具有嵌入式內連線結構之基板,其中所述加強層具有較所述多個絕緣層中的每一者的彈性模數大的彈性模數。
  10. 如申請專利範圍第7項所述的具有嵌入式內連線結構之基板,其中所述多個連接通孔層中的每一者具有連接通孔,所述連接通孔具有較所述第一佈線通孔以及所述第二佈線通孔的高 度低的高度,且所述連接通孔之間的間距低於所述第一佈線通孔與所述第二佈線通孔之間的間距。
  11. 如申請專利範圍第1項所述的具有嵌入式內連線結構之基板,其中所述印刷電路板更包括:第二佈線層,設置於所述第一佈線層的下部中且具有被所述絕緣層覆蓋的至少部分;以及第三佈線通孔,穿透所述絕緣層的至少部分並電性連接所述第一佈線層以及所述第二佈線層,其中所述第一佈線通孔以及所述第二佈線通孔具有與所述第三佈線通孔的高度不同的高度。
  12. 如申請專利範圍第1項所述的具有嵌入式內連線結構之基板,其中所述印刷電路板包括:核心絕緣層;核心佈線層,設置於所述核心絕緣層的兩個表面上;核心佈線通孔層,穿透所述核心絕緣層並將設置於不同層上的所述核心佈線層電性連接至彼此;多個第一堆積絕緣層,向所述核心絕緣層之上堆積;多個第一堆積佈線層,分別設置於所述多個第一堆積絕緣層上;多個第一堆積佈線通孔層,分別穿透所述多個第一堆積絕緣層,並將設置於不同層上的所述核心佈線層電性連接至所述多個第一堆積佈線層;多個第二堆積絕緣層,向所述核心絕緣層之下堆積;多個第二堆積佈線層,分別設置於所述多個第二堆積絕緣層上;以及 多個第二堆積佈線通孔層,分別穿透所述多個第二堆積絕緣層,並將設置於不同層上的所述核心佈線層電性連接至所述多個第二堆積佈線層,所述多個第一堆積絕緣層包括所述絕緣層,所述多個第一堆積佈線層包括所述第一佈線層,且所述多個第一堆積佈線通孔層包括所述第一佈線通孔以及所述第二佈線通孔,所述核心絕緣層具有較所述多個第一堆積佈線層或所述多個第二堆積佈線層的厚度大的厚度。
  13. 如申請專利範圍第12項所述的具有嵌入式內連線結構之基板,其中所述核心佈線層包含:導電材料,設置於穿透所述核心絕緣層的貫穿孔的壁上;以及插塞材料,填充所述貫穿孔的所述導電材料之間的空間。
  14. 如申請專利範圍第12項所述的具有嵌入式內連線結構之基板,其中所述核心佈線層包含導電材料,所述導電材料完全填充穿透所述核心絕緣層的貫穿孔。
  15. 一種具有嵌入式內連線結構之基板,包括:內連線結構,包括:電路構件,包括電路層;以及被動裝置,與所述電路構件平行設置且具有外部電極;以及印刷電路板,其中嵌入有所述內連線結構,且包括佈線層,所述佈線層電性連接至所述電路層;其中所述電路構件還包括:絕緣層,在所述絕緣層上設置有所述電路層;以及加強層,所述加強層具有與所述絕緣層不同的材料,所述絕緣層具有貫穿孔,所述被動裝置設置在所述貫穿孔 中,且所述加強層的至少一部分填充所述貫穿孔。
  16. 如申請專利範圍第15項所述的具有嵌入式內連線結構之基板,其中所述佈線層具有較所述電路層的間距大的間距。
  17. 如申請專利範圍第15項所述的具有嵌入式內連線結構之基板,其中所述印刷電路板更包括覆蓋所述內連線結構的絕緣層,所述佈線層設置於所述絕緣層上,且所述佈線層藉由穿透所述印刷電路板的所述絕緣層的至少部分的佈線通孔層而電性連接至所述電路構件的所述電路層以及所述被動裝置的所述外部電極。
  18. 如申請專利範圍第17項所述的具有嵌入式內連線結構之基板,其中所述印刷電路板更包括:最外絕緣層,設置於所述絕緣層上且具有多個開口,所述多個開口使得所述佈線層的至少部分被暴露出;以及多個凸塊下金屬,分別設置於所述最外絕緣層的所述多個開口上,並連接至被暴露出的所述佈線層,且所述電性連接金屬連接至所述多個凸塊下金屬。
  19. 如申請專利範圍第15項所述的具有嵌入式內連線結構之基板,其中所述貫穿孔完全穿透所述絕緣層。
TW108131874A 2018-09-07 2018-12-04 具有嵌入式內連線結構之基板 TWI727416B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180106862A KR102163059B1 (ko) 2018-09-07 2018-09-07 연결구조체 내장기판
KR10-2018-0106862 2018-09-07

Publications (2)

Publication Number Publication Date
TW202011553A TW202011553A (zh) 2020-03-16
TWI727416B true TWI727416B (zh) 2021-05-11

Family

ID=69720086

Family Applications (2)

Application Number Title Priority Date Filing Date
TW108131874A TWI727416B (zh) 2018-09-07 2018-12-04 具有嵌入式內連線結構之基板
TW107143333A TWI684259B (zh) 2018-09-07 2018-12-04 具有嵌入式內連線結構之基板

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW107143333A TWI684259B (zh) 2018-09-07 2018-12-04 具有嵌入式內連線結構之基板

Country Status (5)

Country Link
US (1) US10903170B2 (zh)
JP (1) JP6744050B2 (zh)
KR (1) KR102163059B1 (zh)
CN (1) CN110891368B (zh)
TW (2) TWI727416B (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11557541B2 (en) * 2018-12-28 2023-01-17 Intel Corporation Interconnect architecture with silicon interposer and EMIB
US11594498B2 (en) * 2020-04-27 2023-02-28 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package and method
DE102020130962A1 (de) * 2020-05-29 2021-12-02 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleitervorrichtung und herstellungsverfahren
US11894318B2 (en) 2020-05-29 2024-02-06 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method of manufacture
US11552015B2 (en) * 2020-06-12 2023-01-10 Qualcomm Incorporated Substrate comprising a high-density interconnect portion embedded in a core layer
KR20220001643A (ko) * 2020-06-30 2022-01-06 삼성전자주식회사 반도체 패키지
US11552029B2 (en) 2020-09-04 2023-01-10 Micron Technology, Inc. Semiconductor devices with reinforced substrates
US11538793B2 (en) 2020-10-27 2022-12-27 Mediatek Singapore Pte. Ltd. Semiconductor structure
KR20220086320A (ko) * 2020-12-16 2022-06-23 삼성전기주식회사 연결구조체 내장기판
US20220216154A1 (en) * 2021-01-06 2022-07-07 Mediatek Singapore Pte. Ltd. Semiconductor structure
KR20220135442A (ko) 2021-03-30 2022-10-07 삼성전기주식회사 연결구조체 내장기판 및 이를 포함하는 기판구조체
WO2023017727A1 (ja) * 2021-08-13 2023-02-16 株式会社村田製作所 インターポーザ
US11637087B2 (en) * 2021-08-27 2023-04-25 Taiwan Semiconductor Manufacturing Company Limited Multi-chip device and method of formation
US11935761B2 (en) 2021-08-27 2024-03-19 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package and method of forming thereof
KR20230075176A (ko) 2021-11-22 2023-05-31 삼성전기주식회사 인쇄회로기판
KR20230082278A (ko) 2021-12-01 2023-06-08 삼성전기주식회사 인쇄회로기판 및 그 제조방법
KR20240044978A (ko) * 2022-09-29 2024-04-05 엘지이노텍 주식회사 반도체 패키지
CN116092948A (zh) * 2023-04-10 2023-05-09 北京华封集芯电子有限公司 一种制作芯片的方法及芯片

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004247475A (ja) * 2003-02-13 2004-09-02 Shinko Electric Ind Co Ltd 電子部品実装構造及びその製造方法
US20060214288A1 (en) * 2005-03-02 2006-09-28 Takashi Ohsumi Semiconductor device
US20110284269A1 (en) * 2010-05-18 2011-11-24 Ngk Spark Plug Co., Ltd. Multilayer wiring substrate
US20140118976A1 (en) * 2012-10-30 2014-05-01 Ibiden Co., Ltd. Printed circuit board, method for manufacturing printed circuit board, and electronic component
TW201828788A (zh) * 2016-11-28 2018-08-01 日商三井金屬鑛業股份有限公司 多層配線板之製造方法

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2712091B2 (ja) 1990-03-30 1998-02-10 株式会社東芝 印刷配線板の接続装置
JP4012496B2 (ja) 2003-09-19 2007-11-21 カシオ計算機株式会社 半導体装置
JP2006019441A (ja) 2004-06-30 2006-01-19 Shinko Electric Ind Co Ltd 電子部品内蔵基板の製造方法
KR100688769B1 (ko) 2004-12-30 2007-03-02 삼성전기주식회사 도금에 의한 칩 내장형 인쇄회로기판 및 그 제조 방법
JP5160052B2 (ja) * 2006-06-16 2013-03-13 日本特殊陶業株式会社 配線基板、キャパシタ
TWI360375B (en) 2007-03-29 2012-03-11 Advanced Semiconductor Eng Carrier with embedded component and manufacturing
CN101653053B (zh) 2008-01-25 2012-04-04 揖斐电株式会社 多层线路板及其制造方法
US8261435B2 (en) 2008-12-29 2012-09-11 Ibiden Co., Ltd. Printed wiring board and method for manufacturing the same
US8299366B2 (en) * 2009-05-29 2012-10-30 Ibiden Co., Ltd. Wiring board and method for manufacturing the same
JP5001395B2 (ja) 2010-03-31 2012-08-15 イビデン株式会社 配線板及び配線板の製造方法
KR101067109B1 (ko) * 2010-04-26 2011-09-26 삼성전기주식회사 전자부품 내장형 인쇄회로기판 및 그 제조방법
US9406658B2 (en) * 2010-12-17 2016-08-02 Advanced Semiconductor Engineering, Inc. Embedded component device and manufacturing methods thereof
KR101522786B1 (ko) 2012-12-31 2015-05-26 삼성전기주식회사 다층기판 및 다층기판 제조방법
JP6478309B2 (ja) 2012-12-31 2019-03-06 サムソン エレクトロ−メカニックス カンパニーリミテッド. 多層基板及び多層基板の製造方法
US9685414B2 (en) * 2013-06-26 2017-06-20 Intel Corporation Package assembly for embedded die and associated techniques and configurations
US9275955B2 (en) 2013-12-18 2016-03-01 Intel Corporation Integrated circuit package with embedded bridge
EP3111475B1 (en) 2014-02-26 2021-02-17 Intel Corporation Embedded multi-device bridge with through-bridge conductive via signal connection
KR102356810B1 (ko) 2015-01-22 2022-01-28 삼성전기주식회사 전자부품내장형 인쇄회로기판 및 그 제조방법
JP2016207763A (ja) 2015-04-20 2016-12-08 京セラ株式会社 部品内蔵配線基板およびその製造方法
JP6752553B2 (ja) * 2015-04-28 2020-09-09 新光電気工業株式会社 配線基板
US9549468B1 (en) 2015-07-13 2017-01-17 Advanced Semiconductor Engineering, Inc. Semiconductor substrate, semiconductor module and method for manufacturing the same
KR102473406B1 (ko) * 2015-10-23 2022-12-02 삼성전기주식회사 인쇄회로기판 및 그 제조방법
US10276467B2 (en) * 2016-03-25 2019-04-30 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package
US9852971B1 (en) * 2016-06-09 2017-12-26 Advanced Semiconductor Engineering, Inc. Interposer, semiconductor package structure, and semiconductor process
KR102005349B1 (ko) 2016-06-23 2019-07-31 삼성전자주식회사 팬-아웃 반도체 패키지 모듈
US9991219B2 (en) 2016-06-23 2018-06-05 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package module
US11277922B2 (en) * 2016-10-06 2022-03-15 Advanced Micro Devices, Inc. Circuit board with bridge chiplets
JP2018107370A (ja) * 2016-12-28 2018-07-05 ルネサスエレクトロニクス株式会社 半導体装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004247475A (ja) * 2003-02-13 2004-09-02 Shinko Electric Ind Co Ltd 電子部品実装構造及びその製造方法
US20060214288A1 (en) * 2005-03-02 2006-09-28 Takashi Ohsumi Semiconductor device
US20110284269A1 (en) * 2010-05-18 2011-11-24 Ngk Spark Plug Co., Ltd. Multilayer wiring substrate
US20140118976A1 (en) * 2012-10-30 2014-05-01 Ibiden Co., Ltd. Printed circuit board, method for manufacturing printed circuit board, and electronic component
TW201828788A (zh) * 2016-11-28 2018-08-01 日商三井金屬鑛業股份有限公司 多層配線板之製造方法

Also Published As

Publication number Publication date
KR20200028602A (ko) 2020-03-17
US20200083179A1 (en) 2020-03-12
CN110891368A (zh) 2020-03-17
TW202011551A (zh) 2020-03-16
TW202011553A (zh) 2020-03-16
US10903170B2 (en) 2021-01-26
JP6744050B2 (ja) 2020-08-19
TWI684259B (zh) 2020-02-01
CN110891368B (zh) 2022-10-18
JP2020043320A (ja) 2020-03-19
KR102163059B1 (ko) 2020-10-08

Similar Documents

Publication Publication Date Title
TWI727416B (zh) 具有嵌入式內連線結構之基板
TWI758571B (zh) 扇出型半導體封裝
TWI732183B (zh) 天線模組
TWI694576B (zh) 扇出型半導體封裝
KR101922885B1 (ko) 팬-아웃 반도체 패키지
TWI705611B (zh) 天線基底以及包括其的天線模組
TWI770419B (zh) 半導體封裝及包括其的天線模組
TWI809149B (zh) 混合中介層以及包括其的半導體封裝
TWI772617B (zh) 扇出型半導體封裝
TWI712131B (zh) 扇出型半導體封裝
TWI709211B (zh) 扇出型組件封裝
TWI669803B (zh) 扇出型半導體封裝
TWI667749B (zh) 扇出型半導體封裝
TWI818088B (zh) 半導體封裝
TWI781334B (zh) 半導體封裝
TW202036798A (zh) 半導體封裝
KR102632363B1 (ko) 브리지 내장기판 및 반도체 패키지
TW202034460A (zh) 堆疊式封裝以及包含其的封裝連接系統
TW202015190A (zh) 開放墊結構以及包括其的半導體封裝
TW202023005A (zh) 半導體封裝
CN111199937A (zh) 半导体封装件
TWI685934B (zh) 扇出型半導體封裝
KR102509644B1 (ko) 패키지 모듈
TWI787539B (zh) 半導體封裝
TW202044495A (zh) 電子組件模組