TWI720540B - 半導體裝置之製造方法、基板處理裝置及記錄媒體 - Google Patents

半導體裝置之製造方法、基板處理裝置及記錄媒體 Download PDF

Info

Publication number
TWI720540B
TWI720540B TW108124592A TW108124592A TWI720540B TW I720540 B TWI720540 B TW I720540B TW 108124592 A TW108124592 A TW 108124592A TW 108124592 A TW108124592 A TW 108124592A TW I720540 B TWI720540 B TW I720540B
Authority
TW
Taiwan
Prior art keywords
gas
area
substrate
layer
region
Prior art date
Application number
TW108124592A
Other languages
English (en)
Other versions
TW202018776A (zh
Inventor
出貝求
中谷公彥
芦原洋司
Original Assignee
日商國際電氣股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商國際電氣股份有限公司 filed Critical 日商國際電氣股份有限公司
Publication of TW202018776A publication Critical patent/TW202018776A/zh
Application granted granted Critical
Publication of TWI720540B publication Critical patent/TWI720540B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02312Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/04Coating on selected surface areas, e.g. using masks
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/02Pretreatment of the material to be coated
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/04Coating on selected surface areas, e.g. using masks
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • C23C16/45534Use of auxiliary reactants other than used for contributing to the composition of the main film, e.g. catalysts, activators or scavengers
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45544Atomic layer deposition [ALD] characterized by the apparatus
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45553Atomic layer deposition [ALD] characterized by the use of precursors specially adapted for ALD
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45563Gas nozzles
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/46Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for heating the substrate
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/52Controlling or regulating the coating process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • H01L21/28562Selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32051Deposition of metallic or metal-silicide layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67103Apparatus for thermal treatment mainly by conduction

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Vapour Deposition (AREA)
  • Formation Of Insulating Films (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本發明提供可在基板上選擇性形成膜的技術。 包括有:針對表面設有第1區域、與不同於上述第1區域的第2區域之基板,在配合上述第1區域的組成調整上述基板溫度狀態下,對上述基板供應具有機配位基的吸附控制劑,使上述第1區域進行有機封端的步驟;以及對上述基板供應沉積氣體,使上述第2區域選擇性沉積膜的步驟。

Description

半導體裝置之製造方法、基板處理裝置及記錄媒體
本發明係關於半導體裝置之製造方法、基板處理裝置及記錄媒體。
隨大規模積體電路(Large Scale Integrated Circuit:以下稱LSI)的微細化,圖案化技術亦朝微細化演進。圖案化技術係使用例如硬質遮罩等,但隨圖案化技術的微細化,轉變為頗難適用於將光阻曝光區分為蝕刻區域與非蝕刻區域的方法。所以,採行在矽(Si)晶圓等基板上,選擇性沉積形成矽(Si)、矽鍺(SiGe)等的磊晶膜(例如參照專利文獻1、專利文獻2)。 [先前技術文獻] [專利文獻]
專利文獻1:日本專利特開2003-100746號公報 專利文獻2:日本專利特開2015-122481號公報
(發明所欲解決之問題)
本發明目的在於提供:可在基板上選擇性形成膜的技術。 (解決問題之技術手段)
根據本發明一態樣所提供的技術,係包括有: 針對表面設有第1區域、與不同於上述第1區域的第2區域之基板,在將其溫度配合上述第1區域的組成進行調整狀態下,對上述基板供應具有機配位基的吸附控制劑,而使上述第1區域進行有機封端的步驟;以及 對上述基板供應沉積氣體,使上述第2區域選擇性沉積膜的步驟。 (對照先前技術之功效)
根據本發明可在基板上選擇性形成膜。
其次,針對本發明較佳實施形態進行說明。
圖1所示係供實施半導體裝置之製造方法用的基板處理裝置(以下簡稱「基板處理裝置10」)縱剖面圖。 以下,參照圖1~4進行說明。基板處理裝置10係半導體裝置之製造步驟所使用裝置一例的構成。另外,以下說明中,針對在表面上已形成底層膜之矽(Si)層、矽氮化(SiN)層及矽氧化(SiO2 )層的晶圓200上,形成薄膜之氮化鈦(TiN)膜的情況進行說明。
(1)基板處理裝置之構成 基板處理裝置10係具備設有當作加熱手段(加熱機構、加熱系統)用之加熱器207的處理爐202。加熱器207係呈圓筒形狀,藉由當作保持板用的加熱器基座(未圖示)支撐而呈垂直安設。
在加熱器207的內側設有與加熱器207呈同心圓狀之構成反應容器(處理容器)的外管203。外管203係由例如石英(SiO2 )、碳化矽(SiC)等耐熱性材料構成,形成上端封閉、下端開口的圓筒形狀。在外管203的下方配設與外管203呈同心圓狀的歧管(進氣法蘭)209。歧管209係由例如不鏽鋼(SUS)等金屬構成,形成上端與下端均開口的圓筒形狀。在歧管209上端、與外管203之間,設有當作密封構件用的O形環220a。歧管209係藉由加熱器機座的支撐,形成外管203呈垂直安設的狀態。
在外管203的內側配設構成反應容器的內管204。內管204係由例如石英(SiO2 )、碳化矽(SiC)等耐熱性材料構成,形成上端封閉、下端開口的圓筒形狀。主要係由外管203、內管204、及歧管209構成處理容器(反應容器)。處理容器的筒中空部(內管204內側)形成處理室201。
處理室201係構成利用後述晶舟217,可依水平姿勢朝鉛直方向呈多層排列狀態收容當作基板用的晶圓200。
在處理室201內依貫通歧管209側壁及內管204的方式設置噴嘴410、420、430。噴嘴410、420、430分別連接於氣體供應管310、320、330。但,本實施形態的處理爐202並不僅侷限於上述形態。
在氣體供應管310、320、330中分別從上游側起依序設置屬於流量控制器(流量控制部)的質量流量控制器(MFC)312、322、332。又,在氣體供應管310、320、330中分別設置屬於開關閥的閥314、324、334。在氣體供應管310、320、330的閥314、324、334下游側,分別連接供應惰性氣體的氣體供應管510、520、530。在氣體供應管510、520、530中從上游側起依序分別設置屬於流量控制器(流量控制部)的MFC512、522、532、及屬於開關閥的閥514、524、534。
氣體供應管310、320、330的前端部分別連接噴嘴410、420、430。噴嘴410、420、430係構成L形噴嘴,且水平部設置成貫通歧管209側壁與內管204狀態。噴嘴410、420、430的垂直部係設置成朝內管204的徑向朝外突出,且設置於朝鉛直方向延伸的通道形狀(溝形狀)預備室201a內部,在預備室201a內設置成沿內管204的內壁朝上方(晶圓200排列方向上方)。
噴嘴410、420、430係設置成從處理室201的下部區域延伸至處理室201的上部區域,在相對向於晶圓200的位置處分別設有複數氣體供應孔410a、420a、430a。藉此,從噴嘴410、420、430的氣體供應孔410a、420a、430a,分別朝晶圓200供應處理氣體。該氣體供應孔410a、420a、430a係從內管204的下部橫跨至上部設置複數個,分別具有相同開口面積,且依相同開口間距設置。但,氣體供應孔410a、420a、430a並不僅侷限於上述形態。例如亦可開口面積係從內管204的下部橫跨至上部呈逐漸擴大狀態。藉此,可使從氣體供應孔410a、420a、430a所供應氣體的流量更均勻化。
噴嘴410、420、430的氣體供應孔410a、420a、430a,係從後述晶舟217的下部起至上部之高度位置處設置複數個。所以,從噴嘴410、420、430的氣體供應孔410a、420a、430a朝處理室201內供應的處理氣體,便被從晶舟217的下部至上部供應給所收容晶圓200全域。噴嘴410、420、430係只要設置成從處理室201的下部區域起延伸至上部區域便可,最好設置成延伸至晶舟217的頂板附近。
從氣體供應管310,經由MFC312、閥314、噴嘴410,將當作前處理氣體用之具有機配位基的處理氣體供應給處理室201內。具有機配位基的處理氣體係可使用含有二烷基胺等烷基,且配位體具有烷基胺(具烷基配位體)的處理氣體,其中一例係可使用含甲基之六甲基二矽氮烷(HMDSN)氣體。具有機配位基的處理氣體係使用為控制爾後所供應沉積氣體成膜的吸附控制劑(吸附抑制劑)。
從氣體供應管320,當作處理氣體,經由MFC322、閥324、噴嘴420,朝處理室201內供應作為沉積氣體的原料氣體。原料氣體係可使用不會吸附於烷基配位體的原料分子,例如含有鹵等具有屬於陰電性配位基之氯(Cl)的含Cl氣體等,其中一例係可使用四氯化鈦(TiCl4 )氣體。
從氣體供應管330,經由MFC332、閥334、噴嘴430,朝處理室201內供應當作處理氣體用之會與沉積氣體原料氣體產生反應的反應氣體。反應氣體係可使用例如含有氮(N)的含N氣體,其中一例係可使用氨(NH3 )氣體。
從氣體供應管510、520、530,分別經由MFC512、522、532、閥514、524、534、噴嘴410、420、430,朝處理室201內供應當作惰性氣體用之例如氮(N2 )氣體。以下,針對惰性氣體係使用N2 氣體的例子進行說明,惟,惰性氣體係除N2 氣體之外,尚亦可使用例如:氬(Ar)氣體、氦(He)氣體、氖(Ne)氣體、氙(Xe)氣體等稀有氣體。
主要係由氣體供應管310、320、330、MFC312、322、332、閥314、324、334、及噴嘴410、420、430構成處理氣體供應系統,但亦可考慮僅由噴嘴410、420、430構成處理氣體供應系統。處理氣體供應系統亦可簡稱為「氣體供應系統」。當從氣體供應管310流入吸附控制劑時,主要係由氣體供應管310、MFC312、閥314,構成供應具有機配位基之吸附控制劑的第1氣體供應系統,但亦可考慮僅有噴嘴410包含於第1氣體供應系統。又,由氣體供應管320、330、MFC322、332、閥324、334、及噴嘴420、430,構成供應沉積氣體的第2氣體供應系統,但亦可考慮僅由噴嘴420、430構成第2氣體供應系統。又,當從氣體供應管320流入原料氣體時,主要係由氣體供應管320、MFC322、及閥324,構成原料氣體供應系統,但亦可考慮將噴嘴420包含於原料氣體供應系統中。又,當從氣體供應管330流入反應氣體時,主要係由氣體供應管330、MFC332、及閥334,構成反應氣體供應系統,但亦可考慮將噴嘴430包含於反應氣體供應系統中。當從氣體供應管330供應當作反應氣體用之含氮氣體時,亦可將反應氣體供應系統稱為「含氮氣體供應系統」。又,主要係由氣體供應管510、520、530、MFC512、522、532、及閥514、524、534,構成惰性氣體供應系統。
本實施形態的氣體供應方法,係經由預備室201a,其係由內管204內壁、與複數片晶圓200端部所定義的圓環狀縱長空間內所配置的噴嘴410、420、430,搬送氣體。然後,從噴嘴410、420、430在相對向於晶圓的位置處所設置複數氣體供應孔410a、420a、430a,朝內管204內噴出氣體。詳言之,從噴嘴410的氣體供應孔410a、噴嘴420的氣體供應孔420a、及噴嘴430的氣體供應孔430a,朝晶圓200表面的平行方向噴出原料氣體等。
排氣孔(排氣口)204a係在內管204側壁、且相對向於噴嘴410、420、430的位置處所形成的貫通孔,例如朝鉛直方向呈細長開設的狹縫狀貫通孔。從噴嘴410、420、430的氣體供應孔410a、420a、430a朝處理室201內供應、且在晶圓200表面上流動的氣體,經由排氣孔204a流入於在內管204與外管203間所形成間隙構成的排氣路206內。然後,流入於排氣路206內的氣體會流入於排氣管231內,在被排出於處理爐202外。
排氣孔204a係設置在相對向於複數晶圓200的位置處,從氣體供應孔410a、420a、430a供應給處理室201內的晶圓200附近之氣體,朝水平方向流動後,經由排氣孔204a流入於排氣路206內。排氣孔204a係在構成狹縫狀貫通孔的前提下,亦可由複數個孔構成。
在歧管209中設有將處理室201內的環境予以排氣用的排氣管231。在排氣管231中從上游側起依序連接著:當作檢測處理室201內壓力之壓力檢測器(壓力檢測部)用的壓力感測器245、APC(Auto Pressure Controller,壓力自動控制)閥243、當作真空排氣裝置用的真空泵246。APC閥243係藉由在使真空泵246產生動作狀態下進行閥的開閉,便可進行處理室201內的真空排氣與停止真空排氣,更藉由在使真空泵246產生動作狀態下調節閥開度,便可調整處理室201內的壓力。主要係由排氣孔204a、排氣路206、排氣管231、APC閥243、及壓力感測器245,構成排氣系統。亦可考慮將真空泵246包含於排氣系統中。
在歧管209的下方設置可將歧管209下端開口呈氣密式封閉,當作爐口蓋體用的密封蓋219。密封蓋219係構成從鉛直方向下側抵接於歧管209下端的狀態。密封蓋219係由例如SUS等金屬構成,形成圓盤狀。在密封蓋219的上面設有抵接於歧管209下端,當作密封構件用的O形環220b。在密封蓋219臨處理室201的對向側,設置使收容晶圓200的晶舟217進行旋轉的旋轉機構267。旋轉機構267的旋轉軸255係貫穿密封蓋219並連接於晶舟217。旋轉機構267係構成使晶舟217旋轉而使晶圓200旋轉。密封蓋219係構成利用在外管203外部呈垂直設置,當作升降機構用的晶舟升降機115,在鉛直方向上進行升降。晶舟升降機115係構成藉由使密封蓋219進行升降,便可將晶舟217朝處理室201內外進行搬入與搬出。晶舟升降機115係構成可將晶舟217、與晶舟217所收容的晶圓200,搬送於處理室201內外的搬送裝置(搬送機構)。
當作基板支撐具用的晶舟217,係構成將複數片(例如25~200片)晶圓200,依水平姿勢且中心相互對齊狀態,在鉛直方向上隔開間隔排列。晶舟217係由例如石英、SiC等耐熱性材料構成。晶舟217的下部係依水平姿勢呈多層(未圖示)支撐著由例如石英、SiC等耐熱性材料構成的絕熱板218。藉由該構成,來自加熱器207的熱便不易傳遞至密封蓋219側。但,本實施形態並不僅侷限於上述形態。例如亦可在晶舟217的下部未設置絕熱板218,而是設置由石英、SiC等耐熱性材料所構成筒狀構件的絕熱筒。
如圖2所示,在內管204內設置當作溫度檢測器用的溫度感測器263,根據由溫度感測器263所檢測到的溫度資訊,調整加熱器207的通電程度,藉此處理室201內的溫度便成為所需溫度分佈。溫度感測器263係與噴嘴410、420及430同樣地構成L形,且沿內管204的內壁設置。
如圖3所示,屬於控制部(控制手段)的控制器121係構成具備有:CPU(Central Processing Unit,中央處理器)121a、RAM(Random Access Memory,隨機存取記憶體)121b、記憶裝置121c、及I/O埠121d的電腦。RAM121b、記憶裝置121c、I/O埠121d係經由內部匯流排,構成可與CPU121a進行數據交換。控制器121連接於由例如觸控板等構成的輸出入裝置122。
記憶裝置121c係由例如快閃記憶體、HDD(Hard DiSk Drive,硬碟機)等構成。在記憶裝置121c內可讀取地儲存著記載有:控制基板處理裝置動作的控制程式、後述半導體裝置製造方法的順序與條件等製程配方等。製程配方係使控制器121執行後述半導體裝置製造方法的各步驟(各製程),並依可獲得既定結果的方式組合,具有當作程式的機能。以下,將該製程配方、控制程式等亦統合簡稱為「程式」。又,亦有將製程配方簡稱為「配方」。本說明書中當使用「程式」一詞時,係包括有僅包括製程配方單體的情況、僅包括控制程式單體的情況、或製程配方與控制程式之組合的情況。又,RAM121b係構成暫時性儲存由CPU121a所讀取程式、數據等的記憶體區域(工作區塊)。
I/O埠121d係連接於上述的MFC312、322、332、512、522、532、閥314、324、334、514、524、534、壓力感測器245、APC閥243、真空泵246、加熱器207、溫度感測器263、旋轉機構267、及晶舟升降機115等。
CPU121a係構成從記憶裝置121c讀取控制程式並執行,且配合從輸出入裝置122的操作指令輸入等而從記憶裝置121c讀取配方。CPU121a係依照所讀取配方的內容,針對由MFC312、322、332、512、522、532進行的各種氣體之流量調整動作、閥243a~243h的開閉動作、根據閥314、324、334、514、524、534的開閉動作、APC閥243的開閉動作、及壓力感測器245由APC閥243進行的壓力調整動作、真空泵246的啟動及停止、根據溫度感測器263進行的加熱器207之溫度調整動作、由旋轉機構267進行的晶舟217之旋轉及旋轉速度調節動作、由晶舟升降機115進行的晶舟217之升降動作、晶舟217的晶圓200收容動作等進行控制。
控制器121係藉由將外部記憶裝置(例如:磁帶、軟碟、硬碟等磁碟;CD、DVD等光碟;MO等光磁碟;USB記憶體、記憶卡等半導體記憶體)123所儲存的上述程式,安裝於電腦中便可構成。記憶裝置121c、外部記憶裝置123係構成可讀取電腦的記錄媒體。以下,亦將該等統合簡稱為「記錄媒體」。本說明書中使用「記錄媒體」用語時,係包含僅有記憶裝置121c單體的情況、僅有外部記憶裝置123單體的情況時、或者包含該等二者的情況。另外,對電腦的程式提供亦可不要使用外部記憶裝置123,而使用例如網際網路、專用線路等通訊手段執行。
(2)基板處理步驟 半導體裝置(device)之製造步驟的一步驟,針對表面設有底層膜之複數區域,例如第1區域之Si層與SiO2 層,及第2區域之SiN層的晶圓200,在SiN層上選擇性沉積TiN膜的例子,使用圖4進行說明。本步驟係使用上述基板處理裝置10的處理爐202執行。以下說明中,構成基板處理裝置10的各構件動作係利用控制器121進行控制。
本實施形態的基板處理步驟(半導體裝置之製造步驟),係包括有: 將表面設有Si層、SiN層及SiO2 層的晶圓200之溫度,配合Si層與SiO2 層的組成進行調整狀態下,對晶圓200供應具有機配位基之當作吸附控制劑用的HMDSN氣體,使Si層與SiO2 層上進行有機封端的步驟; 對晶圓200供應當作沉積氣體用之原料氣體TiCl4 氣體、與反應氣體NH3 氣體,而在SiN層上選擇性沉積TiN膜的步驟。
另外,使Si層與SiO2 層上進行有機封端的步驟,分別亦可執行複數次。另外,將該使Si層與SiO2 層上進行有機封端的步驟,稱為「前處理」。而,將在SiN層上選擇性沉積TiN膜的步驟,稱為「成膜處理」。
本說明書中採用「晶圓」用詞時,係有指「晶圓本身」的情況、「晶圓、與在其表面上所形成既定層(或膜)等的積層體」的情況。本說明書中,採用「晶圓表面」用詞時,係有指「晶圓本身的表面」之情況、「在晶圓上所形成既定層(或膜)等的表面」之情況。本說明書中,使用「基板」用詞時,亦是與使用「晶圓」用詞的情況同義。
(晶圓搬入) 若複數片晶圓200裝填(晶圓補充)於晶舟217,便如圖1所示,支撐著複數片晶圓200的晶舟217,利用晶舟升降機115上舉並被搬入於處理室201內(晶舟裝載)。在該狀態下,密封蓋219處於經由O形環220將反應管203的下端開口封閉狀態。
(壓力調整及溫度調整) 依處理室201內成為所需壓力(真空度)的方式,利用真空泵246進行真空排氣。此時,處理室201內的壓力係利用壓力感測器245測定,根據該測定到的壓力資訊,回饋控制著APC閥243(壓力調整)。真空泵246係至少截至對晶圓200的處理結束之前的期間內,均維持經常動作狀態。又,依處理室201內成為所需溫度的方式,利用加熱器207進行加熱。此時,依處理室201內成為所需溫度分佈的方式,根據由溫度感測器263所檢測到的溫度資訊,回饋控制著對加熱器207的通電程度(溫度調整)。利用加熱器207進行的處理室201內加熱,係至少截至對晶圓200的處理結束之前的期間內,均持續進行。
A.有機封端步驟(前處理) 首先,前處理係在晶圓200的Si層與SiO2 層上生成有機封端。
A-1:[吸附控制劑供應步驟] (HMDSN氣體供應) 開啟閥314,朝氣體供應管310內流入當作吸附控制劑用的HMDSN氣體。HMDSN氣體係利用MFC312進行流量調整,再從噴嘴410的氣體供應孔410a供應給處理室201內,然後被從排氣管231排氣。此時,對晶圓200供應HMDSN氣體。與此並行同時開啟閥514,朝氣體供應管510內流入N2 氣體等惰性氣體。在氣體供應管510內流動的N2 氣體係利用MFC512進行流量調整,然後與HMDSN氣體一起供應給處理室201內,再被從排氣管231排氣。此時,為防止HMDSN氣體侵入於噴嘴420、430內,便開啟閥524,534,朝氣體供應管520、530內流入N2 氣體。N2 氣體係經由氣體供應管320、330、噴嘴420、430供應給處理室201內,再被從排氣管231排氣。
此時調整APC閥243,將處理室201內的壓力設為例如10~1000Pa範圍內的壓力。利用MFC312控制的HMDSN氣體供應流量,係設為例如10~1000sccm範圍內的流量。利用MFC512、522、532控制的N2 氣體供應流量分別設為例如20~2000sccm範圍內的流量。此時,加熱器207的溫度係設定為晶圓200溫度成為例如100~250℃範圍內的溫度,較佳係150~250℃、更佳係180~220℃的溫度。另外,本說明書中例如「100~250℃」之類的數值範圍記載,係指下限值與上限值均包含於該範圍內。所以,「100~250℃」係指「100℃以上且250℃以下」。關於其他的數值範圍亦同。
即,此時加熱器207的溫度係使HMDSN氣體中所含的有機配位基會吸附於Si層與SiO2 層上,但不會吸附於SiN層上,藉此使Si層與SiO2 層的表面進行有機封端之溫度。
此時,流入於處理室201內的氣體係HMDSN氣體與N2 氣體。藉由供應HMDSN氣體,便使HMDSN氣體所含的有機配位基,結合於晶圓200的Si層與SiO2 層表面而進行有機封端。
此處,依照晶圓表面的Si層、SiO2 層、及SiN層等的種類(組成),開始引發吸附控制劑吸附、脫離、分解的溫度亦有所不同。具體而言,在Si層上,相較於在SiO2 層與SiN層上,前者吸附控制劑較容易吸附,開始引發吸附控制劑脫離、分解的溫度較高。又,若在SiO2 層上,雖吸附控制劑直到80℃仍不會吸附,但從100℃附近開始便會吸附。而,隨溫度的上升,吸附速率亦隨之加速,當達200℃附近時變為最快速。但是,若上升至250℃附近,則開始出現自分解現象。即,若在低於100℃的溫度,Si層與SiO2 層均會有不會吸附吸附控制劑的情況,而若高於250℃的溫度,則吸附控制劑會自分解,至少會從SiO2 層上出現有機配位基(甲基等)分離・脫離的情況。即,在使Si層與SiO2 層表面進行有機封端時,將加熱器207的溫度調整為晶圓200的溫度成為例如100~250℃、較佳180~220℃、更佳190~210℃狀態。
即,藉由控制當暴露於該吸附控制劑時的晶圓200溫度,便可使吸附控制劑所含有機配位基會吸附的晶圓200表面種類不同,俾能進行配合晶圓表面種類的成膜。即,可控制在晶圓200表面選擇性沉積的種類。
另外,HMDSN氣體所含有機配位基吸附於Si層上,使Si層表面進行有機封端的溫度,係100~500℃範圍內的溫度、較佳係150~400℃、更佳係180~350℃。又,HMDSN氣體所含有機配位基吸附於SiO2 層上,使SiO2 層表面進行有機封端的溫度,係150~250℃範圍內的溫度、較佳係180~220℃、更佳係190~210℃。
然後,從開始供應HMDSN氣體起經既定時間後,便關閉氣體供應管310的閥314,停止供應HMDSN氣體。
此種Si層與SiO2 層表面被有機封端的樣子係如圖5所示。圖5(A)所示係暴露於HMDSN氣體前,已形成有Si層、SiN層及SiO2 層的晶圓200表面樣子模型圖;圖5(B)所示係晶圓200表面剛暴露於HMDSN氣體後的狀態模型圖;圖5(C)所示係暴露於HMDSN氣體後的晶圓200表面樣子模型圖。圖5(B)、圖5(C)及以後所示圖中,Me係表示甲基(CH3 )。
參照圖5(B)與圖5(C),若暴露於HMDSN氣體後的晶圓200表面,利用HMDSN氣體,在表面的Si層上與SiO2 層上所吸附H分子會與HMDSN氣體的N分子結合生成NH3 並脫離。然後,含有屬於有機配位基之甲基的Si(Me)3 ,會吸附於H分子脫離的地方,所以Si層與SiO2 層表面便被有機封端。
A-2:[迫淨步驟] (除去殘留氣體) 接著,若停止HMDSN氣體的供應,便施行將處理室201內的氣體進行排氣之迫淨處理。此時,在排氣管231的APC閥243維持開啟狀態下,利用真空泵246將處理室201內施行真空排氣,而將處理室201內殘留的未反應HMDSN氣體、或將Si層與SiO2 層表面施行有機封端後的HMDSN氣體,從處理室201內予以排除。此時,在閥514、524、534維持開啟狀態下,維持朝處理室201內供應N2 氣體。N2 氣體具有迫淨氣體的作用,可提高將處理室201內殘留的未反應HMDSN氣體、或HMDSN氣體從處理室201內排除的效果。
(實施既定次數) 藉由依序施行上述吸附控制劑供應步驟與迫淨步驟的循環,進行1次以上(既定次數(n次)),晶圓200上所形成Si層與SiO2 層的表面便被有機封端。
另外,上述前處理步驟係交錯進行HMDSN氣體的供應與排氣。若HMDSN氣體、與屬於底層膜的Si層及SiO2 層進行反應生成的副產物(例如HMDSN),滯留於晶圓200上,便會因該等副產物,而有阻礙原料氣體所含之含Cl氣體到達晶圓200之SiN層上的可能性。所以,將此種副產物予以排氣。藉此,可防止因副產物造成的弊害。
B.選擇性沉積步驟(成膜處理) 接著,在利用前處理使Si層與SiO2 層表面被有機封端化的晶圓200上,於SiN層表面上生成TiN膜。
B-1:[第1步驟] (TiCl4 氣體供應) 開啟閥324,朝氣體供應管320內流入原料氣體TiCl4 氣體。TiCl4 氣體係利用MFC322進行流量調整,再從噴嘴420的氣體供應孔420a供應給處理室201內,再從排氣管231被排氣。此時,對晶圓200供應TiCl4 氣體。與此並行同時開啟閥524,朝氣體供應管520內流入N2 氣體等惰性氣體。在氣體供應管520內流動的N2 氣體係利用MFC522進行流量調整,然後與TiCl4 氣體一起供應給處理室201內,再從排氣管231被排氣。此時,為防止TiCl4 氣體侵入於噴嘴410、430內,便開啟閥514、534,朝氣體供應管510、530內流入N2 氣體。N2 氣體係經由氣體供應管310、330、噴嘴410、430供應給處理室201內,再被從排氣管231排氣。
此時,調整APC閥243,將處理室201內的壓力設為例如10~1000Pa範圍內的壓力,例如50Pa。利用MFC322進行控制的TiCl4 氣體之供應流量,係設為例如0.01~1slm範圍內的流量。利用MFC512、522、532控制的N2 氣體供應流量,分別設為例如0.1~2slm範圍內的流量。TiCl4 氣體對晶圓200的供應時間係設為例如0.1~100秒範圍內的時間。此時,加熱器207的溫度係設定為晶圓200溫度成為例如150~500℃範圍內的溫度,較佳係200~400℃、更佳係200~350℃的溫度。
此時,在處理室201內流動的氣體係TiCl4 氣體與N2 氣體。TiCl4 氣體並不會吸附於在上述前處理時表面被有機封端的Si層與SiO2 層上,而是吸附於SiN層上。此現象係因為TiCl4 氣體所含的鹵(Cl)、與Si層及SiO2 層上的有機配位基,分別均屬於陰電性配位基,因而成為互斥因子,形成不易吸附的狀態。
此處,當薄膜係針對特定晶圓表面進行選擇性成膜時,若原料氣體吸附於不欲成膜的晶圓表面,便會有意外進行成膜的情形。此情形將導致破壞選擇性。此種選擇性破壞係在原料氣體分子對晶圓的吸附機率較高時容易發生。即,降低原料氣體分子對不欲成膜晶圓的吸附機率,將直接關聯於選擇性提升。
晶圓表面的原料氣體吸附係利用原料分子與晶圓表面的電氣式相互作用,導致原料氣體在晶圓表面上滯留某時間的緣故。即,吸附機率係依存於原料氣體或其分解物對晶圓的暴露密度、與晶圓本身所具有的電化學性因子。此處,所謂「晶圓本身所具有的電化學性因子」係大多係例如原子級的表面缺陷、因陰極化、電場等導致帶電出現差異。即,若晶圓表面上的電化學性因子、與原料氣體具有相互容易拉近的關係,便可謂容易引起吸附。
習知半導體的成膜製程時,針對原料氣體利用降低原料氣體壓力、或提升氣體流速等,而極力抑制滯留於晶圓容易吸附地方的方法,藉此實現選擇性成膜製程。然而,半導體裝置的表面積隨微細化、三維化進化亦將隨之增加,技術上已朝增加原料氣體對晶圓暴露量的方向進展。近年,利用交錯供應氣體的方法,即便微細、表面積大的圖案仍可獲得較高的階差被覆性之方法,已成為主流。即,由原料氣體之對策而言,會有不易達成選擇性成膜目的之狀況。
再者,半導體裝置係有使用Si、SiO2 膜、SiN膜、金屬膜等各種薄膜,特別係最廣泛使用材料之一的SiO膜,其選擇沉積性的控制對提升裝置加工的限度與自由度具有頗大貢獻。
本實施形態屬於吸附控制劑的HMDSN氣體中,所含的烷基配位體甲基,係屬於陰電性,因而若原料分子屬於陰性,便會互斥而不易結合。例如因為在Si層與SiO2 層上所吸附的甲基(Me-)、與TiCl4 氣體中所含的鹵(Cl-)係相互呈陰性,因而不易結合。即,可謂具有烷基配位體的材料對鹵具有選擇控制性。所以,在Si層與SiO2 層上的潛伏期較久,而在Si層與SiO2 層以外的SiN層表面上便可選擇性沉積TiN膜。此處所謂「潛伏期」係指截至開始在晶圓表面上沉積膜的時間。
即,藉由在對晶圓200表面供應沉積氣體前便供應吸附控制劑,便可抑制不欲成膜的晶圓200沉積薄膜。換言之,藉由使吸附控制劑吸附於晶圓200表面,便可抑制原料氣體所含的原料分子吸附於表面。
B-2:[第2步驟] (除去殘留氣體) 在形成含Ti層後,關閉閥324,停止TiCl4 氣體的供應。 然後,將處理室201內殘留的未反應、或經參與含Ti層形成後的TiCl4 氣體與反應副產物,從處理室201內排除。
B-3:[第3步驟] (NH3 氣體供應) 在除去處理室201內的殘留氣體後,開啟閥334,朝氣體供應管330內流入反應氣體NH3 氣體。NH3 氣體係利用MFC332進行流量調整,再從噴嘴430的氣體供應孔430a供應給處理室201內,然後被從排氣管231排氣。此時,對晶圓200供應NH3 氣體。與此並行同時開啟閥534,朝氣體供應管530內流入N2 氣體。在氣體供應管530內流動的N2 氣體係利用MFC532進行流量調整。N2 氣體係與NH3 氣體一起供應給處理室201內,再被從排氣管231排氣。此時,為防止NH3 氣體侵入於噴嘴410、420內,便開啟閥514、524,朝氣體供應管510、520內流入N2 氣體。N2 氣體係經由氣體供應管310、320、噴嘴410、420供應給處理室201內,再被從排氣管231排氣。
此時,調整APC閥243,將處理室201內的壓力設為例如10~2000Pa範圍內的壓力,例如100Pa。利用MFC332進行控制的NH3 氣體供應流量係設為例如0.1~2slm範圍內的流量。利用MFC512、522、532進行控制的N2 氣體供應流量分別設為例如0.2~3slm範圍內的流量。NH3 氣體對晶圓200的供應時間係設為例如1~200秒範圍內的時間。此時的加熱器207溫度係設定為與TiCl4 氣體供應步驟時同樣的溫度。
此時在處理室201內流動的氣體係僅有NH3 氣體與N2 氣體。NH3 氣體係在上述第1步驟中會與在晶圓200之SiN層上所形成含Ti層至少其中一部分進行取代反應。取代反應時,含Ti層中所含的Ti會與NH3 氣體所含的N結合,而在晶圓200上的SiN層上形成含有Ti與N的TiN膜。即,在晶圓200上的Si層與SiO2 層上不會形成TiN膜。
B-4:[第4步驟] (除去殘留氣體) 在形成TiN膜後,關閉閥334,停止NH3 氣體的供應。 然後,依照與上述第1步驟同樣的處理順序,將處理室201內殘留的未反應、或經參與TiN膜形成後的NH3 氣體與反應副產物,從處理室201內排除。
在此種SiN層上形成TiN膜的模樣係如圖6(A)~圖6(C)及圖7(A)所示。圖6(A)所示係剛供應TiCl4 氣體後的晶圓表面狀態模型圖,圖6(B)所示係暴露於TiCl4 氣體後的晶圓表面狀態模型圖,圖6(C)所示係剛供應NH3 氣體後的晶圓表面狀態模型圖。圖7(A)所示係暴露於NH3 氣體後的晶圓表面狀態模型圖。
參照圖7(A),得知晶圓200表面係晶圓200上的Si層與SiO2 層表面被有機配位基封端(有機封端)。又,得知在晶圓200上的SiN層表面上形成含有Ti與N的TiN膜。即,得知Si層與SiO2 層表面被有機封端而沒有形成TiN膜。
(實施既定次數) 然後,依原料氣體TiCl4 氣體、與反應氣體NH3 氣體不會相互混合的方式交錯供應,藉由實施1次以上(既定次數(n次))依序施行上述第1步驟~第4步驟的循環,便如圖7(B)所示,在晶圓200的SiN層上形成既定厚度(例如  ~  nm)的TiN膜。上述循環較佳係重複複數次。
另外,上述前處理係針對交錯複數次施行吸附控制劑供應步驟(供應HMDSN氣體)與迫淨步驟(除去殘留氣體)的脈衝供應進行說明,但亦可在處理室201內依序各1次連續施行吸附控制劑供應步驟(供應HMDSN氣體)與迫淨步驟(除去殘留氣體)後,再於處理室201內執行上述成膜處理。
(後迫淨及大氣壓回歸) 分別從氣體供應管510、520、530朝處理室201內供應N2 氣體,再從排氣管231排氣。N2 氣體係具有迫淨氣體作用,藉此處理室201內利用惰性氣體被迫淨,處理室201內殘留的氣體與副產物便被從處理室201內除去(後迫淨)。然後,處理室201內的環境置換為惰性氣體(惰性氣體置換),並使處理室201內的壓力回歸於常壓(大氣壓回歸)。
(晶圓搬出) 然後,利用晶舟升降機115使密封蓋219下降,使反應管203的下端呈開口。然後,處理畢晶圓200在被晶舟217支撐的狀態下,被從反應管203下端搬出於反應管203的外部(晶舟卸載)。處理畢晶圓200被從晶舟217中取出(晶圓退出)。
(3)本發明一實施形態的效果 本實施形態,首先將HMDSN氣體暴露於晶圓200表面,而將Si層與SiO2 層上施行有機封端化。藉此,使原料分子僅吸附於未被有機封端化的SiN層上。即,在已吸附HMDSN氣體所含有機配位基的Si層與SiO2 層上,不易吸附原料分子,便可不要形成TiN膜。又,在沒有吸附HMDSN氣體所含有機配位基的SiN層上,會吸附原料分子,便可選擇性沉積TiN膜。
即,藉由控制在暴露該吸附控制劑時的晶圓200溫度,便可使吸附控制劑所含有機配位基會吸附的晶圓200表面種類不同,便可進行配合晶圓表面種類的成膜。即,可控制選擇性沉積的晶圓200表面種類。
結果,根據本實施形態,可提供能形成在晶圓200上選擇性成膜的半導體裝置技術。
(4)其他實施形態 其次,針對藉由控制在暴露吸附控制劑時的晶圓200溫度,而配合晶圓表面種類進行成膜的其他實施形態進行說明。此處,針對在表面設有底層膜係具有第1區域之Si層、第2區域之SiO2 層與SiN層的晶圓200,於其上面的SiO2 層與SiN層上選擇性沉積TiN膜的例子進行說明。
本實施形態的基板處理步驟(半導體裝置之製造步驟)係包括有: 將表面設有Si層、SiN層及SiO2 層的晶圓200之溫度,配合Si層組成進行調整,並對晶圓200供應具有機配位基之吸附控制劑HMDSN氣體,而使Si層上進行有機封端的步驟;以及 對晶圓200供應沉積氣體之原料氣體TiCl4 氣體、與反應氣體NH3 氣體,而在SiO2 層與SiN層上選擇性沉積TiN膜的步驟。
此種Si層表面被有機封端的樣子係如圖8所示。圖8(A)所示已形成Si層、SiN層及SiO2 層的晶圓200表面,剛暴露於HMDSN氣體後的狀態模型圖,圖8(B)所示係暴露於HMDSN氣體後的晶圓200表面樣子模型圖,圖8(C)係暴露於HMDSN氣體後,在圖8(B)之後的晶圓200表面樣子模型圖。
參照圖8(A)與圖8(B),經暴露於HMDSN氣體後的晶圓200表面,因HMDSN氣體而吸附於表面的Si層上、SiO2 層上之H分子,會與HMDSN氣體的N分子結合生成NH3 並脫離。然後,含有屬於有機配位基之甲基的Si(Me)3 ,會吸附於H分子脫離的地方,所以Si層與SiO2 層表面便被有機封端。但是,若在300~500℃範圍內的溫度,SiO2 層上所吸附的Si(Me)3 會如圖8(C)所示,從表面分離・脫離。或者,HMDSN氣體所含的有機配位基從最初開始便沒有吸附於SiN層與SiO2 層上。藉此,僅有未被有機封端化的SiO2 層與SiN層上吸附原料分子。即,在HMDSN氣體所含有機配位基吸附的Si層上,不易吸附原料分子,便可不會形成TiN膜。又,HMDSN氣體所含有機配位基沒有吸附的SiO2 層與SiN層上,則有原料分子吸附,便可選擇性沉積TiN膜。
即,本實施形態暴露於HMDSN氣體時,晶圓200的溫度係HMDSN氣體所含的有機配位基僅吸附於Si層上,在SiO2 層與SiN層上並沒有吸附,且僅Si層表面有機封端的溫度,例如300~500℃範圍內的溫度,較佳係300~400℃,更佳係330~350℃。若低於300℃的溫度,則會有HMDSN氣體所含有機配位基(甲基等)亦會吸附於SiO2 層上,導致SiO2 層不易吸附原料分子的情況。若高於500℃的溫度,則HMDSN氣體所含有機配位基不僅SiO2 層就連Si層亦不會吸附,或者即便有吸附但亦會有從表面分離・脫離的情況。
即,藉由改變暴露於吸附控制劑時的晶圓溫度,便可改變吸附控制劑的吸附基板選擇性,藉此便可改變成膜選擇性。例如吸附控制劑係使用HMDSN氣體,HMDSN氣體所含甲基吸附於Si層與SiO2 層上,但在SiN層上並不會吸附的低晶圓溫度(100~250℃),則Si層、SiO2 層及SiN層中,僅有SiN層上才有成膜;而若HMDSN氣體所含甲基僅吸附於Si層,但SiO2 層與SiN層均不會吸附的高晶圓溫度(300~500℃),則Si層、SiO2 層及SiN層中,可使SiO2 層與SiN層上成膜。
即,前處理係將吸附控制劑暴露於晶圓200表面而使特定種類的晶圓200表面有機封端化。藉此,僅未被有機封端化的特定種類晶圓200表面才吸附原料分子。依此在吸附控制劑有吸附的特定種類晶圓200表面上,不易吸附原料分子,便可使該吸附控制劑所吸附的特定種類晶圓200表面上不會成膜。又,在吸附控制劑沒有吸附的特定種類晶圓200表面上會吸附原料分子,便可使該吸附控制劑沒有吸附的特定種類晶圓200的表面上選擇性沉積。
另外,上述實施形態中,針對吸附控制劑係使用HMDSN氣體所含甲基的情況進行說明,惟本發明並不僅侷限於此種情況。吸附控制劑係只要在配位體具有烷基胺的氣體便可,當欲緻密鋪滿烷基胺的情況,相較於其他乙基等之下,配位體較小的甲基可獲得較佳效果,而當欲更加提高耐熱性的情況,乙基等配位體較大者不易揮發,因而較為有效。又,吸附控制劑係使用含有具對晶圓200表面的吸附機率依存於Si層、SiO2 層及SiN層等晶圓種類之特徵分子的氣體。
即,藉由改變具吸附控制劑基板選擇性的配位體,便可改變吸附控制劑的吸附基板選擇性,藉此便可改變成膜的選擇性。例如藉由將吸附控制劑具基板選擇性的配位體設為二烷基胺,便可使吸附控制劑選擇性吸附於SiO2 層與Si層,藉此可使SiO2 層與Si層上不會成膜。
同樣,上述實施形態中,針對利用沉積氣體選擇性沉積TiN膜的情況進行說明,惟本發明並不僅侷限於此種情況。即便低溫成膜的膜種,例如超低溫選擇性沉積SiO膜的情況,同樣仍可適用本發明。
另外,上述實施形態中,針對屬於有機封端步驟的前處理、與屬於選擇性沉積步驟的成膜處理,係在1個處理室201內實施的情況進行說明,惟本發明並不僅侷限於此種情況。例如使用具複數處理室的團簇型裝置,使各步驟分別在不同處理室內進行的情況,同樣仍可適用本發明。此情況,亦可共用搬送系統與控制部。又,使用具複數基板處理裝置的基板處理系統,且各步驟分別在不同基板處理裝置進行的情況,同樣仍可適用本發明。
再者,上述實施形態中,針對使用一次便處理複數片晶圓的批次式處理爐施行膜形成的情況進行說明,惟本發明並不僅侷限於此種情況。例如使用一次僅處裡1片或數片晶圓的單片式處理爐施行膜形成的情況,亦同樣可適用本發明。又,上述團簇型裝置與基板處理系統所含有的各處理室,可全部均為批次式處理爐、亦可為單片式處理爐、亦可為該等的組合,不管何種情況均同樣可適用本發明。
以上,針對本發明各種典型實施形態進行說明,惟本發明並不僅侷限於該等實施形態,亦可適當組合使用。
(5)實施例 其次,針對在分別已形成底層膜Si層、SiO2 層及SiN層的晶圓上,使用上述所說明基板處理裝置10、與圖4所說明基板處理步驟形成TiN膜時,依照晶圓溫度所生成TiN膜的膜厚會有何種差異,根據圖9與圖10進行說明。圖9(A)與圖9(B)所示係依晶圓溫度200℃施行TiN膜選擇成膜的結果,圖10(A)與圖10(B)所示係依晶圓溫度350℃施行TiN膜選擇成膜的結果。
如圖9(A)所示,確認到若晶圓溫度200℃,則在SiN層上,於開始上述成膜處理後便馬上配合循環數形成TiN膜。另一方面,確認到在SiO2 層上與Si層上,若上述成膜處理未重複100循環以上,便不會形成如圖9(B)所示的TiN膜。此現象可認為若晶圓溫度200℃,則當未滿100循環時,SiO2 層表面與Si層表面將被有機封端,而SiN層上則未被有機封端的緣故所致。即,若在SiO2 層表面與Si層表面上開始成膜前(SiO2 層表面與Si層表面上的吸附控制劑進行脫離、分解之前),便中止成膜處理,便可在SiN層上選擇性形成TiN膜。
再者,如圖10(A)所示,確認若晶圓溫度350℃,則在SiN層上與SiO2 層上,於開始上述成膜處理後便馬上形成配合循環數的TiN膜。另一方面,確認到在Si層上,若上述成膜處理未重複達100循環以上,便不會形成如圖10(B)所示的TiN膜。此現象可認為若晶圓溫度350℃,則當進行100循環程度時Si層表面便會被有機封端的緣故所致。即,若在Si層表面上開始成膜前(在Si層表面上的吸附控制劑進行脫離、分解之前),便中止成膜處理,便可在SiN層上與SiO2 層上選擇性形成TiN膜。
由以上的結果得知,藉由在供應沉積氣體之前便供應吸附控制劑進行底層膜表面的有機封端化,便可配合成膜溫度改變選擇性。
10:基板處理裝置 115:晶舟升降機 121:控制器 121a:CPU 121b:RAM 121c:記憶裝置 121d:I/O埠 122:輸出入裝置 123:外部記憶裝置 200:晶圓(基板) 201:處理室 201a:預備室 202:處理爐 203:外管 204:內管 204a:排氣孔(排氣口) 206:排氣路 207:加熱器 209:歧管 217:晶舟 218:絕熱板 219:密封蓋 220a、220b:O形環 231:排氣管 243:APC閥 245:壓力感測器 246:真空泵 263:溫度感測器 267:旋轉機構 310、320、330、510、520、530:氣體供應管 312、322、332:質量流量控制器(MFC) 314、324、334:閥 410、420、430:噴嘴 410a、420a、430a:氣體供應孔 512、522、532:MFC 514、524、534:閥
圖1係本發明一實施形態的基板處理裝置中,處理爐的概略縱剖面圖。 圖2係圖1所示處理爐的A-A線概略横剖面圖。 圖3係本發明一實施形態的基板處理裝置中,控制器的概略構成圖,依方塊圖圖示控制器的控制系統。 圖4係本發明一實施形態的氣體供應時序圖。 圖5中,(A)係已形成Si層、SiN層及SiO2 層的晶圓表面,暴露於HMDSN氣體前的樣子模型圖;(B)係晶圓表面剛暴露於HMDSN氣體後的狀態模型圖;(C)係暴露於HMDSN氣體後的晶圓表面樣子模型圖。 圖6中,(A)係剛供應TiCl4 氣體後的晶圓表面狀態模型圖;(B)係暴露於TiCl4 氣體後的晶圓表面狀態模型圖;(C)係剛供應NH3 氣體後的晶圓表面狀態模型圖。 圖7中,(A)係暴露於NH3 氣體後的晶圓表面狀態模型圖;(B)係經施行本發明一實施形態基板處理步驟後的晶圓表面圖。 圖8中,(A)係晶圓表面剛暴露於HMDSN氣體後的狀態模型圖;(B)係晶圓表面暴露於HMDSN氣體後的晶圓表面樣子模型圖;(C)係晶圓表面暴露於HMDSN氣體後,在(B)之後的晶圓表面樣子模型圖。 圖9中,(A)係依處理溫度200℃分別在Si層、SiN層及SiO2 層上形成TiN膜的成膜循環數與膜厚關係圖;(B)係依處理溫度200℃在Si層、SiN層及SiO2 層上形成TiN膜,經100循環後的晶圓表面狀態模型圖。 圖10中,(A)係依處理溫度350℃分別在Si層、SiN層及SiO2 層上形成TiN膜的成膜循環數與膜厚之關係圖;(B)係依處理溫度350℃在Si層、SiN層及SiO2 層上形成TiN膜,經100循環後的晶圓表面狀態模型圖。

Claims (13)

  1. 一種半導體裝置之製造方法,係包括有:在將表面設有屬於矽層及矽氧化層的第1區域、與不同於上述第1區域的第2區域之基板的溫度調整為100℃以上且250℃以下的狀態下,對上述基板供應具有機配位基的吸附控制劑,使上述第1區域進行有機封端的步驟;以及對上述基板供應沉積氣體,使上述第2區域選擇性沉積膜的步驟。
  2. 如請求項1之半導體裝置之製造方法,其中,上述有機配位基係含有烷基。
  3. 如請求項1之半導體裝置之製造方法,其中,上述有機配位基係烷基胺。
  4. 一種半導體裝置之製造方法,係包括有:在將表面設有屬於矽層的第1區域、與不同於上述第1區域且屬於矽氧化層及矽氮化層的第2區域之基板的溫度調整為300℃以上且500℃以下的狀態下,對上述基板供應具有機配位基的吸附控制劑,使上述第1區域進行有機封端的步驟;以及對上述基板供應沉積氣體,使上述第2區域選擇性沉積膜的步驟。
  5. 如請求項1之半導體裝置之製造方法,其中,上述沉積氣體所含的配位基、與上述有機配位基,分別係從陰電性配位基中選擇。
  6. 一種半導體裝置之製造方法,係包括有:在將表面設有屬於矽層及矽氧化層的第1區域、與不同於上述第1區域的第2區域之基板的溫度調整為100℃以上且250℃以下的狀態下,對 上述基板供應具有不會使上述沉積氣體吸附、且會吸附於上述第1區域之配位基的前處理氣體,使上述第1區域吸附上述配位基的步驟;以及對上述基板供應上述沉積氣體,僅使上述第2區域選擇性沉積膜的步驟。
  7. 一種半導體裝置之製造方法,係包括有:在將表面設有屬於矽層的第1區域、與不同於上述第1區域且屬於矽氧化層及矽氮化層的第2區域之基板的溫度調整為300℃以上且500℃以下的狀態下,對上述基板供應具有不會使上述沉積氣體吸附、且會吸附於上述第1區域之配位基的前處理氣體,使上述第1區域吸附上述配位基的步驟;以及對上述基板供應上述沉積氣體,僅使上述第2區域選擇性沉積膜的步驟。
  8. 一種半導體裝置之製造方法,係包括有:將表面設有屬於矽層及矽氧化層的第1區域、與不同於上述第1區域的第2區域之基板的溫度調整為100℃以上且250℃以下,對上述基板供應具有機配位基的吸附控制劑,使上述第1區域進行有機封端的步驟;以及對上述基板供應沉積氣體,使上述第2區域選擇性沉積膜的步驟;其中,上述使第1區域進行有機封端的步驟中,配合上述第1區域,選擇上述有機配位基的種類。
  9. 一種半導體裝置之製造方法,係包括有: 將表面設有屬於矽層的第1區域、與不同於上述第1區域且屬於矽氧化層及矽氮化層的第2區域之基板的溫度調整為300℃以上且500℃以下,對上述基板供應具有機配位基的吸附控制劑,使上述第1區域進行有機封端的步驟;以及對上述基板供應沉積氣體,使上述第2區域選擇性沉積膜的步驟;其中,上述使第1區域進行有機封端的步驟中,配合上述第1區域,選擇上述有機配位基的種類。
  10. 一種基板處理裝置,係具備有:處理室,其係收容表面設有屬於矽層及矽氧化層的第1區域、與不同於上述第1區域的第2區域之基板;加熱系統,其係加熱上述處理室;第1氣體供應系統,其係對上述處理室供應具有機配位基的吸附控制劑;第2氣體供應系統,其係對上述處理室供應沉積氣體;以及控制部,其係控制上述第1氣體供應系統、上述第2氣體供應系統及上述加熱系統,使執行:在將上述基板的溫度調整為100℃以上且250℃以下的狀態下,朝收容著上述基板的上述處理室,供應上述吸附控制劑,而使上述第1區域進行有機封端的處理;以及對上述處理室供應上述沉積氣體,使上述第2區域選擇性沉積膜的處理。
  11. 一種基板處理裝置,係具備有:處理室,其係收容表面設有屬於矽層的第1區域、與不同於上述第1 區域且屬於矽氧化層及矽氮化層的第2區域之基板;加熱系統,其係加熱上述處理室;第1氣體供應系統,其係對上述處理室供應具有機配位基的吸附控制劑;第2氣體供應系統,其係對上述處理室供應沉積氣體;以及控制部,其係控制上述第1氣體供應系統、上述第2氣體供應系統及上述加熱系統,使執行:在將上述基板的溫度調整為300℃以上且500℃以下的狀態下,朝收容著上述基板的上述處理室,供應上述吸附控制劑,而使上述第1區域進行有機封端的處理;以及對上述處理室供應上述沉積氣體,使上述第2區域選擇性沉積膜的處理。
  12. 一種記錄媒體,係記錄著利用電腦使基板處理裝置執行下述順序的程式;在將上述基板處理裝置的處理室內所收容,表面設有屬於矽層及矽氧化層的第1區域、與不同於上述第1區域之第2區域的基板之溫度調整為100℃以上且250℃以下的狀態下,供應具有機配位基的吸附控制劑,使上述第1區域進行有機封端的順序;以及對上述基板供應沉積氣體,使上述第2區域選擇性沉積膜的順序。
  13. 一種記錄媒體,係記錄著利用電腦使基板處理裝置執行下述順序的程式;在將上述基板處理裝置的處理室內所收容,表面設有屬於矽層的第1區域、與不同於上述第1區域且屬於矽氧化層及矽氮化層的第2區域的基板之溫度調整為300℃以上且500℃以下的狀態下,供應具有機配位基的 吸附控制劑,使上述第1區域進行有機封端的順序;以及對上述基板供應沉積氣體,使上述第2區域選擇性沉積膜的順序。
TW108124592A 2018-07-17 2019-07-12 半導體裝置之製造方法、基板處理裝置及記錄媒體 TWI720540B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/JP2018/026672 WO2020016914A1 (ja) 2018-07-17 2018-07-17 半導体装置の製造方法、基板処理装置及びプログラム
JPPCT/JP2018/026672 2018-07-17

Publications (2)

Publication Number Publication Date
TW202018776A TW202018776A (zh) 2020-05-16
TWI720540B true TWI720540B (zh) 2021-03-01

Family

ID=69164819

Family Applications (2)

Application Number Title Priority Date Filing Date
TW108124592A TWI720540B (zh) 2018-07-17 2019-07-12 半導體裝置之製造方法、基板處理裝置及記錄媒體
TW110102338A TWI784399B (zh) 2018-07-17 2019-07-12 半導體裝置之製造方法、基板處理裝置、程式及基板處理方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW110102338A TWI784399B (zh) 2018-07-17 2019-07-12 半導體裝置之製造方法、基板處理裝置、程式及基板處理方法

Country Status (7)

Country Link
US (1) US20210166948A1 (zh)
JP (1) JP7024087B2 (zh)
KR (1) KR102640002B1 (zh)
CN (1) CN112424915B (zh)
SG (1) SG11202100492RA (zh)
TW (2) TWI720540B (zh)
WO (1) WO2020016914A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7227122B2 (ja) * 2019-12-27 2023-02-21 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム
JP7072012B2 (ja) * 2020-02-27 2022-05-19 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理装置、及びプログラム
JP2021147634A (ja) * 2020-03-17 2021-09-27 東京エレクトロン株式会社 成膜装置及び基板処理方法
JP7254044B2 (ja) * 2020-03-25 2023-04-07 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム
JP7204718B2 (ja) 2020-09-29 2023-01-16 株式会社Kokusai Electric 半導体装置の製造方法、基板処理方法、基板処理装置、およびプログラム
JP2024512848A (ja) * 2022-02-10 2024-03-21 ソウルブレイン シーオー., エルティーディー. 酸化膜反応面制御剤、これを用いた酸化膜形成方法、これから製造された半導体基板及び半導体素子

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201700768A (zh) * 2015-05-01 2017-01-01 應用材料股份有限公司 使用表面封端化學性質的薄膜介電質之選擇性沉積
TW201802281A (zh) * 2016-03-03 2018-01-16 應用材料股份有限公司 利用間歇性空氣-水曝露之改良自組裝單層阻隔
US20180068885A1 (en) * 2010-06-10 2018-03-08 Asm International N.V. Selective formation of metallic films on metallic surfaces

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003100746A (ja) 2001-09-27 2003-04-04 Hitachi Ltd 半導体装置の製造方法
JP2005248315A (ja) 2004-03-08 2005-09-15 Seiko Epson Corp 成膜方法、膜、電子部品および電子機器
US7053010B2 (en) * 2004-03-22 2006-05-30 Micron Technology, Inc. Methods of depositing silicon dioxide comprising layers in the fabrication of integrated circuitry, methods of forming trench isolation, and methods of forming arrays of memory cells
JP5687587B2 (ja) 2011-09-14 2015-03-18 株式会社東芝 膜形成方法および膜形成装置
CN103681269B (zh) * 2012-09-03 2016-06-29 中芯国际集成电路制造(上海)有限公司 选择性形成高k介质层的方法
JP2015122481A (ja) 2013-11-22 2015-07-02 株式会社日立国際電気 半導体装置の製造方法、基板処理装置およびプログラム
JP2016065287A (ja) * 2014-09-25 2016-04-28 株式会社日立国際電気 半導体デバイスの製造方法、基板処理装置およびプログラム
KR102350589B1 (ko) * 2015-08-24 2022-01-14 삼성전자주식회사 박막 형성 방법 및 이를 이용한 집적회로 소자의 제조 방법
US20170092533A1 (en) * 2015-09-29 2017-03-30 Applied Materials, Inc. Selective silicon dioxide deposition using phosphonic acid self assembled monolayers as nucleation inhibitor
KR20180063317A (ko) * 2015-10-15 2018-06-11 도쿄엘렉트론가부시키가이샤 상호접속부를 위한 선택적 상향식 금속 피처 충전
JP6576277B2 (ja) 2016-03-23 2019-09-18 東京エレクトロン株式会社 窒化膜の形成方法
KR20170135760A (ko) 2016-05-31 2017-12-08 도쿄엘렉트론가부시키가이샤 표면 처리에 의한 선택적 퇴적
US10612137B2 (en) 2016-07-08 2020-04-07 Asm Ip Holdings B.V. Organic reactants for atomic layer deposition
JP6671262B2 (ja) 2016-08-01 2020-03-25 東京エレクトロン株式会社 窒化膜の形成方法および形成装置
US9911595B1 (en) * 2017-03-17 2018-03-06 Lam Research Corporation Selective growth of silicon nitride
WO2018191484A1 (en) * 2017-04-13 2018-10-18 Applied Materials, Inc. Method and apparatus for deposition of low-k films
SG11202100439PA (en) * 2018-07-17 2021-02-25 Kokusai Electric Corp Method of manufacturing semiconductor device, substrate processing apparatus and program
JP6953480B2 (ja) * 2019-07-31 2021-10-27 株式会社Kokusai Electric 半導体装置の製造方法、基板処理装置、およびプログラム

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180068885A1 (en) * 2010-06-10 2018-03-08 Asm International N.V. Selective formation of metallic films on metallic surfaces
TW201700768A (zh) * 2015-05-01 2017-01-01 應用材料股份有限公司 使用表面封端化學性質的薄膜介電質之選擇性沉積
TW201802281A (zh) * 2016-03-03 2018-01-16 應用材料股份有限公司 利用間歇性空氣-水曝露之改良自組裝單層阻隔

Also Published As

Publication number Publication date
TWI784399B (zh) 2022-11-21
SG11202100492RA (en) 2021-03-30
WO2020016914A1 (ja) 2020-01-23
JPWO2020016914A1 (ja) 2021-07-15
CN112424915B (zh) 2024-04-16
TW202018776A (zh) 2020-05-16
KR102640002B1 (ko) 2024-02-27
US20210166948A1 (en) 2021-06-03
JP7024087B2 (ja) 2022-02-22
CN112424915A (zh) 2021-02-26
TW202129717A (zh) 2021-08-01
KR20210020139A (ko) 2021-02-23

Similar Documents

Publication Publication Date Title
TWI720540B (zh) 半導體裝置之製造方法、基板處理裝置及記錄媒體
JP3913723B2 (ja) 基板処理装置及び半導体デバイスの製造方法
JP2010226092A (ja) 基板処理装置及び半導体装置の製造方法
KR20120126012A (ko) 가스 공급 장치, 열처리 장치, 가스 공급 방법 및 열처리 방법
JP2007067119A (ja) 半導体製造装置
CN113206000A (zh) 半导体器件的制造方法、记录介质及衬底处理装置
JP6994483B2 (ja) 半導体装置の製造方法、プログラム、及び基板処理装置
JPWO2020189205A1 (ja) 基板処理装置、半導体装置の製造方法およびノズル
JP7079340B2 (ja) 半導体装置の製造方法、基板処理装置、及びプログラム
JP5385001B2 (ja) 半導体装置の製造方法、基板処理装置
WO2022064549A1 (ja) 半導体装置の製造方法、記録媒体及び基板処理装置
US20200411330A1 (en) Method of manufacturing semiconductor device, substrate processing apparatus, and recording medium
TW202125621A (zh) 半導體裝置之製造方法、程式及基板處理裝置
JP4415005B2 (ja) 基板処理装置
JP2006066557A (ja) 基板処理装置
TWI830089B (zh) 基板處理方法、半導體裝置之製造方法、程式及基板處理裝置
JP7110468B2 (ja) 半導体装置の製造方法、基板処理装置、プログラム及び基板処理方法。
JP7179962B2 (ja) 半導体装置の製造方法、基板処理方法、基板処理装置およびプログラム
JP2009130108A (ja) 基板処理装置及び半導体装置の製造方法
WO2022059170A1 (ja) 半導体装置の製造方法、記録媒体及び基板処理装置
JP2005064538A (ja) 基板処理装置及び半導体デバイスの製造方法
CN115706001A (zh) 衬底处理方法、衬底处理装置、记录介质及半导体器件的制造方法
JP2005197541A (ja) 基板処理装置
JP2022041653A (ja) 基板に窒化膜を成膜する方法、装置、及び基板に金属配線膜を成膜するシステム。
JP2007073879A (ja) 基板処理装置