TWI669792B - 半導體晶片之製造方法 - Google Patents

半導體晶片之製造方法 Download PDF

Info

Publication number
TWI669792B
TWI669792B TW107107071A TW107107071A TWI669792B TW I669792 B TWI669792 B TW I669792B TW 107107071 A TW107107071 A TW 107107071A TW 107107071 A TW107107071 A TW 107107071A TW I669792 B TWI669792 B TW I669792B
Authority
TW
Taiwan
Prior art keywords
micro
bumps
semiconductor wafer
pressure
applying member
Prior art date
Application number
TW107107071A
Other languages
English (en)
Other versions
TW201839933A (zh
Inventor
折笠誠
清家英之
堀川雄平
阿部寿之
Original Assignee
日商 Tdk 股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US15/449,074 external-priority patent/US9818736B1/en
Priority claimed from US15/449,361 external-priority patent/US10163847B2/en
Application filed by 日商 Tdk 股份有限公司 filed Critical 日商 Tdk 股份有限公司
Publication of TW201839933A publication Critical patent/TW201839933A/zh
Application granted granted Critical
Publication of TWI669792B publication Critical patent/TWI669792B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67121Apparatus for making assemblies not otherwise provided for, e.g. package constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/1705Shape
    • H01L2224/17051Bump connectors having different shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81009Pre-treatment of the bump connector or the bonding area
    • H01L2224/8103Reshaping the bump connector in the bonding apparatus, e.g. flattening the bump connector
    • H01L2224/81047Reshaping the bump connector in the bonding apparatus, e.g. flattening the bump connector by mechanical means, e.g. severing, pressing, stamping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81193Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body

Abstract

本發明之半導體晶片之製造方法係具有基板、形成於基板上之導電部、及形成於導電部之微凸塊之半導體晶片之製造方法,且具備於微凸塊形成平滑面之平滑面形成步驟,平滑面形成步驟具備加熱步驟,即,於惰性環境內使還原性氣體流入至配置有半導體晶片之空間,以微凸塊之熔點以上之溫度進行加熱,加熱步驟中,於微凸塊上載置壓力賦予構件,壓力賦予構件之主面中與微凸塊相接之主面為平面。

Description

半導體晶片之製造方法
本發明係關於半導體晶片之製造方法。
一直以來,於半導體封裝之三維安裝中,使用引線接合進行半導體晶片與半導體晶片、或中介板之連接。替代該引線接合而開發有經由貫通電極與凸塊將半導體晶片彼此連接之三維安裝技術。貫通電極通常成為較短之連接線長(例如50 μm),且將電極間相連之凸塊亦要求為微細者。與此種低於50 μm之凸塊間距相對應之技術被稱作微凸塊。如美國專利第9136159號說明書,藉由將半導體晶片與半導體晶片以貫通電極與微凸塊連接,而能夠顯著地縮短半導體晶片間之配線長度。因此,能夠降低伴隨微細化而增大之配線延遲時間。
於此,半導體晶片與半導體晶片之積層藉由倒裝晶片安裝來進行。然而,於將半導體晶片與半導體晶片積層複數片並進行接合時,產生半導體晶片間之位置偏移等問題。又,於對半導體晶片安裝其他電子零件等時,亦要求更佳地進行接合。 如此本發明係鑒於此種情況而完成者,其目的在於,提供一種能夠較佳地進行半導體晶片與對象構件之接合之半導體晶片之製造方法。 本發明之一方面之半導體晶片之製造方法係具有基板、形成於基板上之導電部、及形成於導電部之微凸塊之半導體晶片之製造方法,且具備於微凸塊形成平滑面之平滑面形成步驟,平滑面形成步驟具備加熱步驟,即,於惰性環境內使還原性氣體流入至配置有半導體晶片之空間,以微凸塊之熔點以上之溫度進行加熱,加熱步驟中,於微凸塊上載置壓力賦予構件,壓力賦予構件之主面中與微凸塊相接之主面為平面。 該半導體晶片之製造方法具備於微凸塊形成平滑面之平滑面形成步驟。平滑面形成步驟具備之加熱步驟中,於惰性環境內使還原性氣體流入至配置有半導體晶片之空間而進行加熱。藉此,形成於微凸塊之表面之氧化膜被還原除去。又,加熱步驟中,藉由以微凸塊之熔點以上之溫度進行加熱而使微凸塊熔融具有流動性。於此,加熱步驟中,於微凸塊上載置壓力賦予構件。因此,伴隨微凸塊熔融而具有流動性,微凸塊藉由壓力賦予構件之壓力而以壓潰之方式變形。壓力賦予構件之主面中與微凸塊相接之主面為平面。因此,熔融之微凸塊中被壓力賦予構件按壓之部分跟隨該壓力賦予構件之平面之形狀而形成為平滑面。當將半導體晶片與對象構件接合時,能夠使用微凸塊之平滑面進行接合,因此能夠進行較佳之接合。 加熱步驟中,可於複數個微凸塊上載置壓力賦予構件,且壓力賦予構件之主面中與複數個微凸塊相接之主面為平面。藉此,壓力賦予構件以使同一平面接觸於複數個微凸塊之狀態一次性賦予壓力。該情形時,複數個微凸塊之平滑面對準壓力賦予構件之平面而相互構成同一平面。因此,能夠降低複數個微凸塊之平滑面間之高度之不均。 亦可應用羧酸作為還原性氣體。藉此,能夠將微凸塊表面之氧化膜良好地除去。 壓力賦予構件之重量可就微凸塊之剖面積平均為0.0005 μg/μm2 以上且0.1 μg/μm2 以下。藉此,壓力賦予構件能夠對微凸塊賦予用以將空泡除去之適當壓力。 可於基板上配置具有固定厚度之間隔片,壓力賦予構件被壓入至與間隔片接觸為止。藉此,利用間隔片阻止壓力賦予構件,由此能夠防止微凸塊過度壓潰。 根據本發明,能夠提供可較佳地進行與對象構件之接合之半導體晶片之製造方法。
以下,參照附圖詳細說明本發明之一方面之半導體封裝之製造方法之較佳實施形態。再者,於以下之說明中,對同一要素或具有同一功能之要素使用同一符號,並省略重複之說明。 圖1係表示半導體封裝之一實施形態之概略剖面圖。如圖1所示,半導體封裝100具備使3片以上(於此為3片)之半導體晶片1積層而構成之積層體2、經由焊料球3與積層體2電性連接之有機基板4、藉由以塑模樹脂覆蓋安裝於有機基板4上之積層體2而形成之塑模部6。再者,塑模部6之內部空間以填埋積層體2之半導體晶片1之間之方式被填充有底部填料7。於本實施形態中,積層體2係藉由使半導體晶片1A、半導體晶片1B、及半導體晶片1C於上下方向上積層而構成。半導體晶片1A與半導體晶片1B經由藉由使微凸塊熔融接合而成之接合部8進行接合。半導體晶片1C與半導體晶片1B經由藉由使微凸塊熔融接合而成之接合部8進行接合。 例如,如圖4A所示,接合前之半導體晶片1具有基板11、形成於基板11上之導電部12、及形成於導電部12之微凸塊13。基板11由例如矽(Si)晶片等半導體晶片、矽(Si)中介板等構成。再者,於半導體晶片1A及半導體晶片1C,僅於一主面形成有導電部12。於半導體晶片1B,於兩主面形成有導電部12。又,形成於半導體晶片1B之兩主面之導電部12經由沿基板11之厚度方向延伸之通孔電極19而相互連接。 導電部12於基板11之主面上形成有複數個。導電部12以特定之間距排列於基板11之主面上。導電部12具備形成於基板11之主面上之電極墊14、及形成於電極墊14之上表面之障壁金屬層16。再者,基板11之主面中未形成導電部12之部分由絕緣層17覆蓋(參照圖5)。作為障壁金屬層16之構成材料,可使用例如Ni及Ni化合物(例如NiP)等。作為絕緣層17之構成材料,可使用例如SiO、SiN、聚醯亞胺等。 微凸塊13形成於導電部12之障壁金屬層16上。微凸塊13可含有Sn、Ag、Cu、Ag-Cu、Bi、In等作為構成材料,亦可使用包含該些中之任意兩種以上之材料之合金。特別是,微凸塊13亦可含有Sn作為主成分。微凸塊13例如亦可利用鍍覆法來形成。或者,微凸塊13可藉由使用包含焊料合金之微小球而形成,亦可印刷漿料而形成。再者,將俯視觀察時之直徑小於50 μm之凸塊稱作微凸塊。 如圖5所示,微凸塊13於剛形成於基板11之後不久具有球面。藉由對此種微凸塊13實施特定之處理,而於微凸塊13形成平滑面13a。平滑面13a由在微凸塊13之上端部沿水平方向擴展之平面構成。再者,下文敍述用以形成平滑面13a之處理內容之一例。微凸塊13之高度、即平滑面13a與導電部12之上表面之間之尺寸可於5~50 μm之範圍設定。 其次,參照圖2~圖9說明本實施形態之半導體封裝100之製造方法。 如圖2所示,首先,執行藉由於基板11上形成微凸塊13而準備半導體晶片1之半導體晶片準備步驟(步驟S1)。藉此,準備半導體晶片1A、1B、1C。其中,於該階段,未於微凸塊13形成平滑面13a。 其次,執行於微凸塊13形成平滑面13a之平滑面形成步驟(步驟S2)。又,平滑面形成步驟S2亦相當於自微凸塊13之內部除去空泡22之空泡除去步驟。 於此,參照圖6說明平滑面形成步驟(空泡除去步驟)S2之詳細內容。 如圖6及圖7A所示,執行相對於微凸塊13設置壓力賦予構件21之壓力賦予構件設置步驟(步驟S20)。如此,於載置有壓力賦予構件21之狀態下,將半導體晶片1配置於加熱爐之內部。再者,於以後之說明中,適當參照圖9所示之加熱爐內之溫度與壓力之分佈進行說明。再者,圖9中,實線表示加熱爐內之溫度,虛線表示加熱爐內之壓力。 如圖10A所示,壓力賦予構件設置步驟S20中,可於複數個微凸塊13上載置壓力賦予構件21。此時,壓力賦予構件21之主面中與複數個微凸塊13相接之主面21a為平面。即,構成同一平面之主面21a遍及複數個微凸塊13而接觸。再者,微凸塊13於圖10A之紙面之左右方向及紙面之前後方向排列有複數個。因此,壓力賦予構件21載置於沿紙面之左右方向及紙面之前後方向排列有複數個之微凸塊13上。壓力賦予構件21對一個半導體晶片1既可使用一個,亦可使用複數個。即,壓力賦予構件21可載置於半導體晶片1內之所有微凸塊13。或,半導體晶片1可被分為複數個區劃,壓力賦予構件21於各區劃分別載置一片。但是,壓力賦予構件21亦可於一個微凸塊13分別載置一個。 作為載置於微凸塊13上之壓力賦予構件21之構成材料,較佳為採用不與微凸塊13反應之材料。例如,作為壓力賦予構件21之構成材料,可採用Si、SiO2 、SiN等。又,壓力賦予構件21之主面中、與微凸塊13相接之主面21a較佳為構成為平面。例如,於在主面21a形成有突起等之情形時,由於與微凸塊13牽絆,因此於除去壓力賦予構件21時不易脫落。壓力賦予構件21對微凸塊13賦予之壓力較佳為僅為壓力賦予構件21自身之自重。具體而言,壓力較佳為就微凸塊之剖面積平均為0.0005 μg/μm2 以上且0.1 μg/μm2 以下。例如,若以倒裝晶片安裝般之方法來控制壓力賦予構件21之壓力、或高度,則於微凸塊13自固體變化為液體時(自圖7B向圖7C變化時)施加於壓力賦予構件21之壓力降低,因此,於壓力賦予構件21之位置產生偏移。會因輕微之偏移而對如微凸塊13般較小之凸塊過度地施加壓力。 其次,執行將配置有半導體晶片1之加熱爐之空間減壓之減壓步驟(步驟S21)。於減壓步驟S21中,將加熱爐內抽真空而形成減壓環境。殘留於加熱爐內之氧會引起微凸塊13氧化。因此,較佳為將加熱爐內排氣至大氣壓狀態(自1.01×10^5 Pa至1×10^3 Pa以下,特別是5 Pa以下)之減壓狀態。由此,加熱爐內之壓力降低(參照圖9之曲線P1之部分)。對此種減壓環境之加熱爐內導入惰性氣體。由此,加熱爐內之壓力上升(參照圖9之曲線P2之部分)。惰性氣體於使加熱爐內上升至微凸塊13之熔融溫度以上(熔點以上)之溫度域時,一面防止微凸塊13之表面之進一步氧化,一面實現微凸塊13之熔融,作為加熱爐內之熱媒介發揮功能。作為此種惰性氣體,可使用例如氮(N2 )氣或氬(Ar)氣等。 其次,執行於惰性環境內對加熱爐流入還原性氣體,並以微凸塊13之熔點以上之溫度加熱之加熱步驟(步驟S22)。加熱步驟S22係於對加熱爐內導入惰性氣體之後、或者與導入惰性氣體大致同時執行。於加熱步驟S22中,以特定之升溫速度(例如35~45℃/分鐘)將加熱爐內升溫,使導入有惰性氣體之狀態之加熱爐內之溫度上升至微凸塊13之熔點以上之溫度域為止。例如,於由Sn-Ag-Cu合金構成凸塊之情形時,熔點雖然根據合金之組成而不同,但大致為220~230℃,因此,使加熱爐內之溫度上升至此種溫度以上之溫度域為止。 還原性氣體之導入較佳為於氧化膜23開始還原反應之溫度之前後實施。一面將加熱爐內之溫度(圖9之溫度T1)維持於開始還原反應之溫度以上,一面持續供給適當之溫度與流量之還原性氣體。由此,能夠將存在於微凸塊13之表面之氧化膜23還原除去。作為還原性氣體,例如可應用羧酸(甲酸)。作為羧酸之例子,可舉出甲酸、乙酸、丙烯酸、丙酸等低級羧酸。於使用甲酸作為還原氣體之情形時,較佳為於加熱爐內之溫度成為110℃左右時導入甲酸。即便於開始還原反應之溫度以下導入甲酸,反應亦不進行,而若溫度過高,由於係於殘留有表面之氧化膜23之狀態下加熱微凸塊13,因此,空泡22內部之壓力上升。當於空泡22之內部之壓力過度提高之狀態下除去氧化膜23時,空泡22之壓力被一下子釋放,液化之微凸塊13亦可能飛散。因此,可於開始還原反應之溫度T1維持特定時間,於氧化膜23被充分除去之階段將加熱爐之溫度維持於微凸塊13之熔點以上之溫度T2(參照圖9)。 當微凸塊13熔融而將空泡22除去,形成平滑面13a後,執行將加熱爐之溫度降溫之降溫步驟(步驟S23)。具體而言,於維持於微凸塊13之熔融溫度以上之溫度T2之加熱爐內將微凸塊13暴露於甲酸中特定時間(例如0.5~3分鐘)後,將導入至加熱爐內之甲酸抽真空排出。於將加熱爐內之甲酸排氣後、或者與甲酸之排氣同時地,以特定之降溫速度(例如-5~-40℃/分鐘)將加熱爐內降溫。再者,圖9中,於加熱爐之溫度下降之前進行抽真空。然而,於加熱爐內之溫度降溫至熔融之凸塊固化某種程度之溫度域為止後,可對加熱爐內導入氮氣或氬氣等惰性氣體而恢復至大氣壓。 藉由執行上述般之加熱步驟S22及降溫步驟S23,如圖7B~圖7G所示,能自微凸塊13除去空泡22,並且於微凸塊13形成平滑面13a。即,藉由於還原性氣體之環境下進行加熱,而可將形成於微凸塊13之表面之氧化膜23還原除去(參照圖7B)。而且,藉由以微凸塊13之熔點以上之溫度進行加熱而微凸塊13熔融。藉此,藉由壓力賦予構件21之壓力而使微凸塊13以壓潰之方式變形。由此,對應於壓力賦予構件21之主面21a之形狀,而於微凸塊13形成與平滑面13a相對應之形狀(參照圖7C~圖7F)。又,藉由熔融之微凸塊13被壓力賦予構件21按壓而流動,從而微凸塊13內之空泡22上升被排出到外部(參照圖7C~圖7F)。藉由加熱爐之溫度恢復而微凸塊13被冷卻固化。由此,於微凸塊13形成平滑面13a(參照圖7G)。 如圖10所示,加熱步驟S22中,成為於複數個微凸塊13上載置有壓力賦予構件21之狀態。如圖10B所示,壓力賦予構件21以使同一平面接觸於複數個微凸塊13之狀態一次性賦予壓力。藉此,複數個微凸塊13以被壓力賦予構件21一次性壓潰之方式變形。藉此,對應於壓力賦予構件21之主面21a之形狀,而於複數個微凸塊13形成與平滑面13a對應之形狀。藉由恢復至加熱爐之溫度而微凸塊13冷卻硬化。藉此,於複數個微凸塊13形成平滑面13a。其後,如圖10所示,自複數個微凸塊13除去壓力賦予構件21。 返回至圖2,針對各半導體晶片1之平滑面形成步驟S2完成後,執行於一半導體晶片1之微凸塊13重合另一半導體晶片1之微凸塊13,藉此積層3片以上之半導體晶片1之積層步驟(步驟S3)。於本實施形態中,於積層步驟S3中,於一半導體晶片1與另一半導體晶片1之微凸塊13形成有平滑面13a。而且,一半導體晶片1之微凸塊13於平滑面13a與另一微凸塊13接觸。於積層步驟S3中,對於所有半導體晶片1,相互之微凸塊13以不接合之狀態重合。 具體而言,如圖3A及圖3B所示,於最下方之半導體晶片1C之微凸塊13重合半導體晶片1B之微凸塊13。此時,於半導體晶片1C之微凸塊13之平滑面13a之上載置半導體晶片1B之微凸塊13之平滑面13a。又,半導體晶片1C之微凸塊13與半導體晶片1B之微凸塊13為相互不接合而僅簡單接觸之狀態。 其次,如圖3B及圖4A所示,於自下數第2個半導體晶片1B之微凸塊13重合最上方之半導體晶片1C之微凸塊13。此時,於半導體晶片1B之微凸塊13之平滑面13a之上載置半導體晶片1C之微凸塊13之平滑面13a。又,半導體晶片1B之微凸塊13與半導體晶片1C之微凸塊13為相互不接合而僅簡單接觸之狀態。 積層步驟S3完成後,執行藉由加熱微凸塊13使其熔融,而經由該微凸塊13將半導體晶片1彼此接合之接合步驟(步驟S4)。於接合步驟S4中,藉由一次之加熱將所有微凸塊13一併熔融而將所有半導體晶片1一併接合。又,於接合步驟S4中,於還原環境內使各半導體晶片1之微凸塊13熔融。 具體而言,如圖4A所示,將隔著微凸塊13積層半導體晶片1A、1B、1C之狀態之積層體配置於加熱爐內。然後,藉由以加熱爐加熱該積層體而積層體內之所有微凸塊13熔融,並且相互接觸之微凸塊13一併接合。由此,如圖4B所示,半導體晶片1A、1B、1C經由2個微凸塊13熔融而相互結合而成之接合部8接合。 於接合步驟S4完成後,執行製作半導體封裝100之半導體封裝製作步驟(步驟S5)。於半導體封裝製作步驟S5中,將於接合步驟S5得到之積層體2與有機基板4連接,並且,以塑模部6覆蓋積層體2。藉由如上步驟而完成半導體封裝100,圖2所示之製造方法結束。 其次,對本實施形態之半導體封裝100之製造方法之作用及效果進行說明。 半導體晶片1之製造方法具備於微凸塊13形成平滑面13a之平滑面形成步驟S2。平滑面形成步驟S2具備之加熱步驟S22中,於惰性環境內使還原性氣體流入至配置有半導體晶片1之空間而進行加熱。藉此,形成於微凸塊13之表面之氧化膜23被還原除去。又,加熱步驟S22中,藉由以微凸塊13之熔點以上之溫度進行加熱而使微凸塊13熔融具有流動性。於此,加熱步驟S22中,於微凸塊13上載置有壓力賦予構件21。因此,伴隨微凸塊13熔融而具有流動性,微凸塊13藉由壓力賦予構件21之壓力而以壓潰之方式變形。壓力賦予構件21之主面21a中與微凸塊13相接之主面21a為平面。因此,熔融微凸塊13中被壓力賦予構件21按壓之部分跟隨該壓力賦予構件21之平面之形狀而形成為平滑面13a。當將半導體晶片1與對象構件相接合時,能夠使用微凸塊13之平滑面13a進行接合,因此能夠進行較佳之接合。 加熱步驟S22中,於複數個微凸塊13上載置壓力賦予構件21,且壓力賦予構件21之主面中與複數個微凸塊13相接之主面21a為平面。藉此,壓力賦予構件21能夠以使同一平面接觸於複數個微凸塊13之狀態一次性賦予壓力。該情形時,複數個微凸塊13之平滑面13a對準壓力賦予構件21之平面而相互構成同一平面。因此,能夠降低複數個微凸塊13之平滑面13a間之高度之不均。 於藉由研磨形成平滑面13a之情形時,有可能產生因對微凸塊13及導電部12作用有力所致之損傷。另一方面,於如上述實施形態般使用壓力賦予構件21形成平滑面13a之情形時,能夠抑制對微凸塊13及導電部12之損傷。 於半導體封裝100之製造方法中,於加熱步驟S22中,於惰性環境內使還原性氣體流入至配置有半導體晶片1之空間而進行加熱。藉此,形成於微凸塊13之表面之氧化膜23被還原除去。又,藉由以微凸塊13之熔點以上之溫度進行加熱而微凸塊13熔融,由此具有流動性。於此,於加熱步驟S22中,於微凸塊13上載置壓力賦予構件21。因此,伴隨微凸塊13熔融而具有流動性,藉由壓力賦予構件21之壓力而微凸塊13以壓潰之方式變形。藉由該變形,於微凸塊13內產生流動,從而空泡22於微凸塊13內流動。由此,於微凸塊13內流動之空泡22自該微凸塊13內排出至外部而被除去。藉由如上步驟,能夠容易地除去微凸塊13內之空泡22。 作為還原性氣體,可應用羧酸。由此,能夠良好地除去微凸塊13表面之氧化膜23。 壓力賦予構件21之重量就微凸塊13之剖面積,平均可為0.0005 μg/μm2 以上且0.1 μg/μm2 以下。由此,壓力賦予構件21能夠對微凸塊13賦予用以除去空泡22之適當之壓力。 於半導體封裝100之製造方法中,於積層步驟S3中,於一半導體晶片1與另一半導體晶片1中之至少一者之微凸塊13形成平滑面13a,其中一者之微凸塊13於平滑面13a與另一者之微凸塊13接觸。如此,藉由利用平滑面13a使相互之微凸塊13重合,從而能夠將一半導體晶片1與另一半導體晶片1位置精度較高地積層。由此,即便於將3片以上之多個半導體晶片1積層之情形時,亦能夠以相互之半導體晶片1之間之位置精度較高之狀態進行積層。藉由於如此之狀態下執行接合步驟S4,能夠將半導體晶片1與半導體晶片1位置精度較高地接合。 於積層步驟S3中,對於所有半導體晶片1,相互之微凸塊13以不接合之狀態重合,於接合步驟S4中,可藉由一次之加熱使所有微凸塊13一併熔融,從而將所有半導體晶片1一併接合。由此,能夠防止微凸塊13一次熔融接合而成之接合部8被重複加熱。因此,能夠防止接合部8之強度降低。 一半導體晶片1之微凸塊13、及另一半導體晶片1之微凸塊13均含有Sn,於接合步驟S4中,可於還原環境內使一半導體晶片1之微凸塊13、及另一半導體晶片1之微凸塊13熔融。由此,形成於相互之微凸塊13之表面之氧化膜23被還原除去。又,因為相互之微凸塊13含有Sn,因此伴隨熔融而相互混合並一體化。伴隨此,藉由液化之微凸塊13之表面張力之作用,而修正一半導體晶片1與另一半導體晶片1之間之位置偏移(自對準效果)。 本發明不限於上述之實施形態。 例如,如圖8所示,於基板11上配置具有固定厚度之間隔片26,壓力賦予構件21可被壓入至與間隔片26接觸為止。由此,由於以間隔片26阻止壓力賦予構件21,因此能夠防止微凸塊13過度壓潰。例如,於加熱前,於微凸塊13之兩側配置間隔片26,且於微凸塊13載置壓力賦予構件21(參照圖8A)。於該狀態下以還原環境加熱而除去氧化膜(參照圖8B)。而且,當使微凸塊13熔融時,壓力賦予構件21下降,與間隔片26之上表面接觸(參照圖8C)。由此,壓力賦予構件21被間隔片26支持,不會進一步下降。另一方面,於熔融之微凸塊13內,因壓力賦予構件21之影響而產生流動,空泡22上升而被除去(參照圖8D~圖8G)。 如圖11A所示,於在複數個微凸塊13上載置有壓力賦予構件21之情形時,間隔片26可僅配置於與壓力賦予構件21之緣部對應之位置。或者,如圖11B所示,可於各個微凸塊13間之間隙配置間隔片26。再者,既可不如圖11B般於所有間隙配置間隔片26,亦可於一部分間隙配置間隔片26。 又,於上述之實施形態中,下側之半導體晶片1之微凸塊13具有平滑面13a,上側之半導體晶片1之微凸塊13具有平滑面13a。因此,於下側之微凸塊13之平滑面13a上載置上側之微凸塊13之平滑面13a。然而,亦可僅於上側之微凸塊13與下側之微凸塊13之任一者形成平滑面13a,而於另一者不形成平滑面13a。 上述實施形態中,半導體晶片之接合之對象構件為其他半導體晶片。亦可代替此,採用其他構件作為接合之對象構件。例如,亦可採用電子零件作為接合之對象構件。亦可採用發光元件作為電子零件。 能夠藉由將複數個發光元件接合於半導體晶片而構成LED(light emitting diode,發光二極體)顯示器之零件。例如,相對於如LCD(液晶顯示器)般以透過型液晶控制背光源之光之方法,LED(發光元件顯示器)由作為自然發光元件之發光元件構成像素。藉此,LED顯示器具有高亮度、高壽命、高視野角之特徵。於該LED顯示器中,為了提高像素數,只要能使發光元件本身變小即可。當於半導體晶片安裝發光元件時,採用將發光元件逐個安裝之方法。然而,該方法中,使發光元件越小則安裝之準備時間越增加。因此,正在研究一次性安裝發光元件之方法。 具體而言,如圖12所示,複數個發光元件50以所期望之排列固定於固定治具51之上表面。於固定治具51以預先規定之排列圖案固定有紅色之發光元件50A、綠色之發光元件50B、及藍色之發光元件50C。發光元件50具備導電部53、及形成於導電部53上之鍍覆膜52。固定治具51由例如於固定面具備UV(ultraviolet,紫外線)剝離片之玻璃板等構成。藉此,於將發光元件50安裝於半導體晶片之後,藉由對固定治具51照射UV而能夠自固定治具51剝離發光元件。 數十μm之微細之發光元件的安裝難以進行先前之焊料漿料之印刷。因此,採用如下方法,即,藉由鍍覆法於半導體晶片之導電部上形成鍍覆層,經由該鍍覆層將半導體晶片與發光元件接合。具體而言,如圖13A所示,準備於基板61之上形成有導電部62之半導體晶片60。其次,如圖13B所示,於導電部62形成鍍覆膜63。其後,將半導體晶片60於還原環境進行加熱,藉此使鍍覆膜63熔融。藉此,如圖13所示,形成作為接合電極之複數個微凸塊64。 於此,如圖15A所示,複數個微凸塊64之厚度存在不均。於將發光元件50一次性安裝於該微凸塊64之情形時,如圖15B所示,一部分發光元件50接合於厚度較厚之微凸塊64,另一方面,產生未接合於厚度較薄之微凸塊64之發光元件50。 相對於此,半導體晶片60之製造方法具備與上述半導體晶片1之製造方法相同主旨之平滑面形成步驟。平滑面形成步驟具備之加熱步驟中,於惰性環境內使還原性氣體流入至配置有半導體晶片60之空間而進行加熱。藉此,形成於微凸塊64之表面之氧化膜被還原除去。又,加熱步驟中,藉由以微凸塊64之熔點以上之溫度進行加熱而使微凸塊64熔融具有流動性。於此,加熱步驟中,如圖14A所示,於微凸塊64上載置壓力賦予構件70。因此,伴隨微凸塊64熔融而具有流動性,微凸塊64藉由壓力賦予構件70之壓力而以壓潰之方式變形。壓力賦予構件70之主面中與微凸塊64相接之主面70a為平面。因此,熔融微凸塊64中被壓力賦予構件70按壓之部分跟隨該壓力賦予構件70之平面之形狀而形成為平滑面64a。如圖14B、14C所示,當將半導體晶片60與發光元件50一次性接合時,能夠使用微凸塊64之平滑面64a進行接合,因此能夠進行較佳之接合。 又,加熱步驟中,於複數個微凸塊64上載置壓力賦予構件70,壓力賦予構件70之主面中與複數個微凸塊64相接之主面70a為平面。藉此,壓力賦予構件70能夠以使同一平面接觸於複數個微凸塊64之狀態一次性賦予壓力。該情形時,複數個微凸塊64之平滑面64a對準壓力賦予構件70之平面而相互構成同一平面。因此,能夠降低複數個微凸塊64之平滑面64a間之高度之不均。藉此,如圖14所示,當將複數個發光元件50一次性接合於半導體晶片60時,能夠防止產生未與發光元件50連接之微凸塊64之情況。又,藉由於還原環境內進行加熱而微凸塊64熔融。藉此,能夠以低負載形成微凸塊64之平滑面。 圖16係表示發光元件50之導電部53及鍍覆膜52之材料、以及半導體晶片60之導電部62及鍍覆膜63之材料之組合之表。於獲得良好之連接性之情形時附上「○」。如圖16所示,於發光元件50之鍍覆膜52含有Sn之情形時,半導體晶片60之鍍覆膜63不論材料如何,均能夠提高發光元件50與半導體晶片60之連接性。又,於半導體晶片60之鍍覆膜63含有Sn之情形時,發光元件50之鍍覆膜52不論材料如何,均能夠提高發光元件50與半導體晶片60之連接性。 [實施例] 接下來,對本發明之實施例進行說明。但是,本發明並不限定於以下實施例。 (實施例1~7) 作為實施例1,製造具有如下微凸塊之半導體晶片。首先,以電解鍍覆法對基板進行鍍Cu、鍍Ni、及鍍Sn。將該基板配置於加熱爐內之後,調整加熱爐內之環境壓力,且調整對加熱爐供給之氮或甲酸氣之濃度及流量。由此,鍍覆膜熔融而製作形成有微凸塊之半導體晶片之樣品。鍍Cu層之高度為17 μm,鍍Ni層之高度為3 μm,微凸塊之高度為15 μm,微凸塊之直徑為35 μm。當以透過X射線觀察該樣品時,於微凸塊內觀察到空泡。準備該樣品與壓力賦予構件。壓力賦予構件係具有SiO2 膜之Si晶圓。以SiO2 面與凸塊相接之方式將Si晶圓載置於微凸塊之上。壓力賦予構件之重量就微凸塊之剖面積平均為0.0005 μg/μm2 。再者,未設置圖8所示之間隔片。於將載置有壓力賦予構件之狀態之半導體晶片配置於加熱爐內後,將加熱爐內抽真空至5 Pa以下為止。調整其後之加熱爐內之環境壓力,且調整對加熱爐供給之氮或甲酸氣之濃度、及流量。具體而言,以升溫速度45℃/min、預熱195℃(6分鐘)、最大260℃(1分鐘)之條件進行加熱。微凸塊被壓力賦予構件賦予壓力而形成有平滑面。如此獲得實施例1之微凸塊。 將使用就微凸塊之剖面積平均為0.002 μg/μm2 之壓力賦予構件而形成之微凸塊設為實施例2。將使用就微凸塊之剖面積平均為0.003 μg/μm2 之壓力賦予構件而形成之微凸塊設為實施例3。將使用就微凸塊之剖面積平均為0.01 μg/μm2 之壓力賦予構件而形成之微凸塊設為實施例4。將使用就微凸塊之剖面積平均為0.03 μg/μm2 之壓力賦予構件而形成之微凸塊設為實施例5。將使用就微凸塊之剖面積平均為0.06 μg/μm2 之壓力賦予構件而形成之微凸塊設為實施例6。實施例2~6之其他條件均與實施例1相同。又,設將30 μm之SUS(Steel Use Stainless,不鏽鋼)316製間隔片插入於壓力賦予構件與基板之間而形成之微凸塊為實施例7。實施例7中,使用就微凸塊之剖面積平均為0.03 μg/μm2 之壓力賦予構件。實施例7之其他條件均與實施例1相同。 (比較例1~7) 藉由於大氣中進行加熱而形成比較例1~7之微凸塊。比較例1中,使用就微凸塊之剖面積平均為0.001 μg/μm2 之壓力賦予構件。比較例2中,使用就微凸塊之剖面積平均為0.002 μg/μm2 之壓力賦予構件。比較例3中,使用就微凸塊之剖面積平均為0.003 μg/μm2 之壓力賦予構件。比較例4中,使用就微凸塊之剖面積平均為0.010 μg/μm2 之壓力賦予構件。比較例5中,使用就微凸塊之剖面積平均為0.03 μg/μm2 之壓力賦予構件。比較例6中,使用就微凸塊之剖面積平均為0.06g/ μm2 之壓力賦予構件。比較例7中,使用就微凸塊之剖面積平均為0.10 μg/μm2 之壓力賦予構件。比較例1~7之其他條件均與實施例1相同。 (評估) 將各實施例及各比較例之微凸塊之高度示於圖17之「微凸塊高度(μm)」。又,對於各實施例及各比較例中於回流焊後空泡減少者,於圖10之「空泡」示為「○」,對於空泡未減少者示為「×」。對於各實施例及各比較例中於回流焊後將壓力賦予構件自微凸塊除去而微凸塊不倒塌者,於圖10之「電極之倒塌」示為「○」,對於微凸塊倒塌者示為「×」。 如圖17所示,實施例1~6中確認到空泡減少之效果,亦無微凸塊之倒塌。但是,實施例6中,由於熔融之Sn流入至電極墊,故而示為「△」。實施例7中,由於藉由放入間隔片而使凸塊之高度與間隔片之厚度相同,故而有防止過度壓入之效果。因此,實施例7中,與實施例6相比,能夠確認到防止熔融之Sn流動至電極墊。另一方面,比較例1~6中,確認到未獲得空泡減少之效果。推測其原因在於,因於微凸塊之表面形成之氧化膜之影響而使得微凸塊難以變形,及表面較硬之氧化膜妨礙內部之流動性。又,比較例7中,因壓力賦予構件之重量過重而確認到微凸塊之倒塌。 (實施例8~11) 作為實施例8,製造具有如下微凸塊之半導體晶片。首先,以電解鍍覆法對基板進行鍍Cu、鍍Ni、及鍍Sn。將該基板配置於加熱爐內之後,調整加熱爐內之環境壓力,且調整對加熱爐供給之氮或甲酸氣之濃度及流量。由此,鍍覆膜熔融而製作形成有微凸塊之半導體晶片之樣品。鍍Cu層之高度為17 μm,鍍Ni層之高度為3 μm,微凸塊之高度為15 μm,微凸塊之直徑為35 μm。準備該樣品與壓力賦予構件。壓力賦予構件係具有SiO2 膜之Si晶圓。以SiO2 面與微凸塊相接之方式將Si晶圓載置於微凸塊之上。壓力賦予構件之重量就微凸塊之剖面積平均為0.0005 μg/μm2 。再者,未設置圖8所示之間隔片。於將載置有壓力賦予構件之狀態之半導體晶片配置於加熱爐內後,將加熱爐內抽真空至5 Pa以下為止。調整其後之加熱爐內之環境壓力,且調整對加熱爐供給之氮或甲酸氣之濃度、及流量。具體而言,以升溫速度45℃/min、預熱195℃(6分鐘)、最大260℃(1分鐘)之條件進行加熱。微凸塊被壓力賦予構件賦予壓力而形成有平滑面。準備具有如此微凸塊之半導體晶片,將三片半導體晶片積層並相互接合。再者,接合時之回流焊次數設為1次,於大氣中進行回流焊。將如此獲得之半導體晶片之積層體設為實施例1。 將接合半導體晶片彼此時於氮及甲酸之環境中進行回流焊者設為實施例9。將使半導體晶片之積層片數為5片者設為實施例10。將設半導體晶片之積層片數為5片,且於接合半導體晶片彼此時於氮及甲酸之環境中進行回流焊者設為實施例11。實施例9~11之其他條件均與實施例1相同。 (比較例8、9) 將未形成平滑面之微凸塊重合者設為比較例8。將使半導體晶片之積層片數為5片,且未形成平滑面之微凸塊重合者設為比較例9。比較例8、9之其他條件均與實施例8相同。 (評估) 為了評估微凸塊之搭載精度,於將第3片半導體晶片重合時,測定第1片與第2片半導體晶片之微凸塊之中心之位置偏移。對於實施例8~11及比較例8、9中之位置偏移小於5 μm之情形,於圖18之「積層精度」顯示「○」,對於位置偏移為5 μm以上之情形,於圖18之「積層精度」顯示「×」。為了測定微凸塊之剝離模式,將接合後之基板與基板剝離。對於實施例8~11及比較例8、9中之於微凸塊之內部破斷之情形,於圖18之「凸塊剝離模式」顯示「○」,對於在微凸塊與鍍Ni層之界面產生剝離、或裂紋之情形,於圖18之「凸塊剝離模式」顯示「×」。為了進行接合精度之評估,測定熔融接合後之微凸塊之中心之偏移。對於實施例8~11及比較例8、9中之、偏移小於5 μm之情形,於圖18之「接合精度」顯示「○」,對於偏移為5 μm以上且10 μm以下之情形,於圖18之「接合精度」顯示「Δ」,對於偏移大於10 μm之情形,於圖18之「接合精度」顯示「×」。 比較例8中,於重合第3片晶片時,其下方之晶片偏移。即,確認到比較例8中積層精度較低,因此接合精度亦降低。於比較例9中,藉由一片一片地接合而積層之精度、接合精度亦提高。然而,於比較例9中確認到,藉由重複回流焊而Ni與Sn之合金層成長,接合部之強度降低。於實施例8中確認到,因為微凸塊具有平滑面,因此於重合時偏移較少,接合精度亦提高。於實施例9中確認到,藉由於還原環境內進行回流焊而將氧化膜除去,且藉由利用熔融之Sn之表面張力之自對準效應而接合精度進一步提高。於實施例10、11中,因為將回流焊次數進行一次,因此接合部之強度降低較少。
1‧‧‧半導體晶片
1A‧‧‧半導體晶片
1B‧‧‧半導體晶片
1C‧‧‧半導體晶片
2‧‧‧積層體
3‧‧‧焊料球
4‧‧‧有機基板
6‧‧‧塑模部
7‧‧‧底部填料
8‧‧‧接合部
11‧‧‧基板
12‧‧‧導電部
13‧‧‧微凸塊
13a‧‧‧平滑面
14‧‧‧電極墊
16‧‧‧障壁金屬層
17‧‧‧絕緣層
19‧‧‧通孔電極
21‧‧‧壓力賦予構件
21a‧‧‧主面
22‧‧‧空泡
23‧‧‧氧化膜
26‧‧‧間隔片
50‧‧‧發光元件
50A‧‧‧紅色之發光元件
50B‧‧‧綠色之發光元件
50C‧‧‧藍色之發光元件
51‧‧‧固定治具
52‧‧‧鍍覆膜
53‧‧‧導電部
60‧‧‧半導體晶片
61‧‧‧基板
62‧‧‧導電部
63‧‧‧鍍覆膜
64‧‧‧微凸塊
64a‧‧‧平滑面
70‧‧‧壓力賦予構件
70a‧‧‧主面
100‧‧‧半導體封裝
P1‧‧‧曲線
P2‧‧‧曲線
S1‧‧‧步驟
S2‧‧‧步驟
S3‧‧‧步驟
S4‧‧‧步驟
S5‧‧‧步驟
S20‧‧‧步驟
S21‧‧‧步驟
S22‧‧‧步驟
S23‧‧‧步驟
T1‧‧‧溫度
T2‧‧‧溫度
圖1係表示半導體封裝之一實施形態之概略剖面圖。 圖2係表示半導體封裝之製造方法之順序之流程圖。 圖3A及圖3B係表示使半導體晶片積層之情況之概略剖面圖。 圖4A係表示使半導體晶片積層之情況之概略剖面圖,圖4B係表示將半導體晶片彼此接合之情況之概略剖面圖。 圖5係表示執行平滑面形成步驟之前之微凸塊、及執行平滑面形成步驟之後之微凸塊之概略剖面圖。 圖6係表示平滑面形成步驟(空泡除去步驟)之順序之流程圖。 圖7A~圖7G係表示平滑面形成步驟(空泡除去步驟)之順序之概略剖面圖。 圖8A~圖8G係表示變化例之平滑面形成步驟(空泡除去步驟)之順序之概略剖面圖。 圖9係表示加熱爐內之溫度與壓力之分佈之曲線圖。 圖10A~圖10C係表示平滑面形成步驟(空泡除去步驟)之順序之概略剖面圖。 圖11A~圖11B係表示平滑面形成步驟(空泡除去步驟)之順序之概略剖面圖。 圖12A及圖12B係表示發光元件之排列之概略圖。 圖13A~圖13C係表示微凸塊形成順序之概略圖。 圖14A~圖14C係表示於半導體晶片安裝發光元件之順序之概略圖。 圖15A及圖15B係表示於半導體晶片安裝發光元件時之問題之概略圖。 圖16係表示發光元件之導電部及鍍覆膜之材料、以及半導體晶片之導電部及鍍覆膜之材料之組合之表。 圖17係表示實施例及比較例之試驗結果之表。 圖18係表示實施例及比較例之試驗結果之表。

Claims (7)

  1. 一種半導體晶片之製造方法,其係具有基板、形成於上述基板上之導電部、及形成於上述導電部之微凸塊之半導體晶片之製造方法,且具備於上述微凸塊形成平滑面之平滑面形成步驟,上述平滑面形成步驟具備加熱步驟,即,於惰性環境內使還原性氣體流入至配置有上述半導體晶片之空間,以上述微凸塊之熔點以上之溫度進行加熱,使微凸塊熔融,上述加熱步驟中,於上述微凸塊上載置壓力賦予構件,上述壓力賦予構件之主面中與微凸塊相接之主面為平面,且於上述平滑面形成步驟之前階段使微凸塊熔融後,再進行上述平滑面形成步驟。
  2. 如請求項1之半導體晶片之製造方法,其中上述加熱步驟中,於複數個上述微凸塊上載置壓力賦予構件,上述壓力賦予構件之主面中與複數個微凸塊相接之主面為平面。
  3. 如請求項1之半導體晶片之製造方法,其中應用羧酸作為上述還原性氣體。
  4. 如請求項2之半導體晶片之製造方法,其中應用羧酸作為上述還原性氣體。
  5. 如請求項1至4中任一項之半導體晶片之製造方法,其中上述壓力賦予構件之重量就上述微凸塊之剖面積平均為0.0005μg/μm2以上且0.1μg/μm2以下。
  6. 如請求項1至4中任一項之半導體晶片之製造方法,其中於上述基板上配置具有固定厚度之間隔片,上述壓力賦予構件被壓入至與上述間隔片接觸為止。
  7. 如請求項5之半導體晶片之製造方法,其中於上述基板上配置具有固定厚度之間隔片,上述壓力賦予構件被壓入至與上述間隔片接觸為止。
TW107107071A 2017-03-03 2018-03-02 半導體晶片之製造方法 TWI669792B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US15/449,074 US9818736B1 (en) 2017-03-03 2017-03-03 Method for producing semiconductor package
US15/449,074 2017-03-03
US15/449,361 US10163847B2 (en) 2017-03-03 2017-03-03 Method for producing semiconductor package
US15/449,361 2017-03-03

Publications (2)

Publication Number Publication Date
TW201839933A TW201839933A (zh) 2018-11-01
TWI669792B true TWI669792B (zh) 2019-08-21

Family

ID=63486251

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107107071A TWI669792B (zh) 2017-03-03 2018-03-02 半導體晶片之製造方法

Country Status (3)

Country Link
KR (1) KR102110754B1 (zh)
CN (1) CN108538726B (zh)
TW (1) TWI669792B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020150202A (ja) * 2019-03-15 2020-09-17 キオクシア株式会社 半導体装置の製造方法
CN111390319B (zh) * 2020-04-23 2021-04-16 大连优迅科技股份有限公司 一种芯片共晶焊接设备
KR102461313B1 (ko) * 2020-05-19 2022-11-01 엠케이전자 주식회사 리버스 리플로우용 심재를 이용한 반도체 패키지

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0689964A (ja) * 1990-08-21 1994-03-29 Thomson Csf 集積回路を相互に接続するための多層ポリマー−金属装置を製造する方法およびハイブリッド構造
JPH1013007A (ja) * 1996-03-29 1998-01-16 Ngk Spark Plug Co Ltd 半田バンプを有する配線基板及びその製造方法及び平坦化治具
EP0962969A2 (en) * 1998-05-29 1999-12-08 Hitachi, Ltd. Method for forming bumps
US7021521B2 (en) * 1998-10-28 2006-04-04 International Business Machines Corporation Bump connection and method and apparatus for forming said connection
US20080164300A1 (en) * 2007-01-08 2008-07-10 Endicott Interconnect Technologies, Inc. Method of making circuitized substrate with solder balls having roughened surfaces, method of making electrical assembly including said circuitized substrate, and method of making multiple circuitized substrate assembly
JP4156637B2 (ja) * 2006-07-31 2008-09-24 シャープ株式会社 半導体装置、電子回路の製造方法および電子回路の製造装置
TW201351571A (zh) * 2012-05-15 2013-12-16 Panasonic Corp 電子零件之安裝構造體及電子零件之安裝構造體之製造方法
CN106471612A (zh) * 2014-06-27 2017-03-01 索尼公司 半导体器件及其制造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2003012863A1 (ja) * 2001-07-31 2004-12-09 株式会社ルネサステクノロジ 半導体装置及びその製造方法
US7332821B2 (en) * 2004-08-20 2008-02-19 International Business Machines Corporation Compressible films surrounding solder connectors
JP4709563B2 (ja) * 2005-03-31 2011-06-22 株式会社東芝 半導体装置の製造方法
KR20060134603A (ko) * 2005-06-23 2006-12-28 삼성전자주식회사 볼 범프를 평탄화한 적층 패키지 제조 방법
US7713782B2 (en) * 2006-09-22 2010-05-11 Stats Chippac, Inc. Fusible I/O interconnection systems and methods for flip-chip packaging involving substrate-mounted stud-bumps
JP2010062256A (ja) * 2008-09-02 2010-03-18 Asahi Kasei E-Materials Corp バンプ付き半導体チップの製造方法
JP4901933B2 (ja) * 2009-09-29 2012-03-21 株式会社東芝 半導体装置の製造方法
TWI536471B (zh) * 2012-01-17 2016-06-01 萬國半導體股份有限公司 利用熱壓焊球在晶圓級塑封工藝中實現超薄晶片的方法
JP2014060241A (ja) * 2012-09-18 2014-04-03 Toray Ind Inc 半導体装置の製造方法
TWI529894B (zh) * 2014-04-02 2016-04-11 萬國半導體股份有限公司 功率半導體器件及製備方法
JP6602544B2 (ja) * 2015-03-06 2019-11-06 三菱重工業株式会社 接合方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0689964A (ja) * 1990-08-21 1994-03-29 Thomson Csf 集積回路を相互に接続するための多層ポリマー−金属装置を製造する方法およびハイブリッド構造
JPH1013007A (ja) * 1996-03-29 1998-01-16 Ngk Spark Plug Co Ltd 半田バンプを有する配線基板及びその製造方法及び平坦化治具
EP0962969A2 (en) * 1998-05-29 1999-12-08 Hitachi, Ltd. Method for forming bumps
US7021521B2 (en) * 1998-10-28 2006-04-04 International Business Machines Corporation Bump connection and method and apparatus for forming said connection
JP4156637B2 (ja) * 2006-07-31 2008-09-24 シャープ株式会社 半導体装置、電子回路の製造方法および電子回路の製造装置
US20080164300A1 (en) * 2007-01-08 2008-07-10 Endicott Interconnect Technologies, Inc. Method of making circuitized substrate with solder balls having roughened surfaces, method of making electrical assembly including said circuitized substrate, and method of making multiple circuitized substrate assembly
TW201351571A (zh) * 2012-05-15 2013-12-16 Panasonic Corp 電子零件之安裝構造體及電子零件之安裝構造體之製造方法
CN106471612A (zh) * 2014-06-27 2017-03-01 索尼公司 半导体器件及其制造方法

Also Published As

Publication number Publication date
TW201839933A (zh) 2018-11-01
CN108538726B (zh) 2022-08-26
CN108538726A (zh) 2018-09-14
KR102110754B1 (ko) 2020-05-14
KR20180101254A (ko) 2018-09-12

Similar Documents

Publication Publication Date Title
TWI668817B (zh) 半導體封裝之製造方法
US8530360B2 (en) Method for low stress flip-chip assembly of fine-pitch semiconductor devices
JP5159273B2 (ja) 電子装置の製造方法
US8053283B2 (en) Die level integrated interconnect decal manufacturing method and apparatus
JP5753544B2 (ja) 基板上にはんだバンプを形成するためのマスクを用いない直接ims(射出成形はんだ)
WO2018047861A1 (ja) 配線基板及び配線基板の製造方法
US8377745B2 (en) Method of forming a semiconductor device
TWI236133B (en) Semiconductor device and manufacturing method of same
TWI669792B (zh) 半導體晶片之製造方法
WO2013108323A1 (ja) 半導体装置製造方法および半導体装置
TWI546911B (zh) 封裝結構及封裝方法
TW201519337A (zh) 半導體裝置之製造方法
JP2016162985A (ja) 半導体装置の製造方法
CN111095508A (zh) 半导体元件的安装构造以及半导体元件与基板的组合
TWI672782B (zh) 半導體晶片之製造方法
JP2008258318A (ja) 半導体チップ及びその実装方法、半導体装置
JP2013251350A (ja) 電子部品の実装構造体およびその製造方法
JP2008091650A (ja) フリップチップ実装方法、および半導体パッケージ
JP2011187682A (ja) 半導体装置の製造方法、実装方法、及び製造装置
US10236267B2 (en) Methods of forming flip chip systems
JP2005174981A (ja) 電子部品の製造方法及び電子部品
JP2013219231A (ja) 半導体装置の製造方法
KR20110045163A (ko) 칩 온 필름 패키지 및 그 제조 방법
JP2012221975A (ja) インターポーザおよびその製造方法