TWI653693B - 半導體裝置之製造方法 - Google Patents

半導體裝置之製造方法 Download PDF

Info

Publication number
TWI653693B
TWI653693B TW104121244A TW104121244A TWI653693B TW I653693 B TWI653693 B TW I653693B TW 104121244 A TW104121244 A TW 104121244A TW 104121244 A TW104121244 A TW 104121244A TW I653693 B TWI653693 B TW I653693B
Authority
TW
Taiwan
Prior art keywords
code
area
substrate
resin
mps
Prior art date
Application number
TW104121244A
Other languages
English (en)
Other versions
TW201614741A (en
Inventor
鈴木昌克
齋藤浩兒
大武守
Original Assignee
日商瑞薩電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商瑞薩電子股份有限公司 filed Critical 日商瑞薩電子股份有限公司
Publication of TW201614741A publication Critical patent/TW201614741A/zh
Application granted granted Critical
Publication of TWI653693B publication Critical patent/TWI653693B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4825Connection or disconnection of other leads to or from flat leads, e.g. wires, bumps, other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67282Marking devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67294Apparatus for monitoring, sorting or marking using identification means, e.g. labels on substrates or labels on containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54406Marks applied to semiconductor devices or parts comprising alphanumeric information
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54413Marks applied to semiconductor devices or parts comprising digital information, e.g. bar codes, data matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/5442Marks applied to semiconductor devices or parts comprising non digital, non alphanumeric information, e.g. symbols
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54433Marks applied to semiconductor devices or parts containing identification or tracking information
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54433Marks applied to semiconductor devices or parts containing identification or tracking information
    • H01L2223/5444Marks applied to semiconductor devices or parts containing identification or tracking information for electrical read out
    • H01L2223/54446Wireless electrical read out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • H01L2223/54486Located on package parts, e.g. encapsulation, leads, package substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92247Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15182Fan-in arrangement of the internal vias
    • H01L2924/15183Fan-in arrangement of the internal vias in a single layer of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本發明為一種半導體裝置之製造方法,提高形成在半導體裝置的碼之讀取可靠度。一實施形態中,包含「在配線基板的複數元件區域DVP之外側形成碼(第1識別資訊)MK3的狀態下,於複數元件區域DVP形成密封體MR的步驟」。此外,一實施形態,包含「在形成密封體MR後,讀取碼MK3,於密封體MR形成其他碼(第2識別資訊)的步驟」。此外,於「形成有碼MK3之標示區域MKR」與複數元件區域DVP間,在形成密封體MR的步驟之前形成壩部DM。

Description

半導體裝置之製造方法
本發明係關於一種半導體裝置之製造技術,例如關於應用在「形成有用於識別製品資訊的碼之半導體裝置」的有效技術。
日本特開2011-66340號公報(專利文獻1)揭露一種技術,於半導體裝置之密封體,銘刻與半導體裝置之識別號碼對應的二維條碼。
此外,日本特開2002-299509號公報(專利文獻2)揭露一種技術,以包圍覆蓋半導體裝置用基板之電路圖案的焊料光阻膜周圍之方式,形成壩部。 [習知技術文獻] [專利文獻]
專利文獻1:日本特開2011-66340號公報 專利文獻2:日本特開2002-299509號公報
[本發明所欲解決的問題]
本案發明人,研討提高半導體裝置性能之技術。作為其中一環,對於為了簡單地施行半導體裝置之製程中發生的不良之解析而賦予半導體裝置識別資訊的技術,進行檢討。
施行半導體裝置之製程中發生的不良之解析的情況,宜可追蹤各步驟之歷程,例如,在對供半導體裝置之組裝的基材之空白區域賦予識別資訊後,施行各步驟。
另一方面,近年,為了降低半導體裝置之製造成本,而有增加設置於一片基材的元件區域之數目的傾向。此一結果,基材中,非元件區域的空白區域,較增加元件區域數目之前更為縮小。因此,形成在此空白區域之識別資訊,其與元件區域的距離(間隔),較增加元件區域數目之前變得更近。是故,得知在將元件區域樹脂密封的步驟中,若供給至元件區域之樹脂,自成型模具與基材的界面漏出,則賦予此基材之空白區域的識別資訊,變得容易被該漏出之樹脂覆蓋。
其他問題與新特徵,應可自本說明書之記述內容及附屬圖示明瞭。 [解決問題之技術手段]
一實施形態的半導體裝置之製造方法,包含「在配線基板的複數元件區域之外側形成第1識別資訊的狀態下,於該複數元件區域形成密封體的步驟」。此外,該半導體裝置之製造方法,包含「在形成該密封體後,讀取該第1識別資訊,於該密封體形成第2識別資訊的步驟」。另外,於「形成有該第1識別資訊之標示區域」與該複數元件區域間,在形成該密封體的步驟之前形成壩部。 [本發明之效果]
若依上述一實施形態,則可提高形成在半導體裝置的碼之讀取可靠度。
(本發明中之記載形式、基本用語及用法的說明) 本發明中,實施態樣之記載,雖因應必要,為了方便而分為複數個段落等記載,但除了特別說明並非如此之情況以外,其等並非相互單獨分別之態樣,無論揭露內容之前後,單一例子的各部分,一方為另一方的一部分細節、或其部分或全部之變形例等。此外,原則上,省略重複同樣部分的說明。另外,實施態樣之各構成要素,除了特別說明並非如此之情況、理論上限定為該數之情況、及自文脈來看顯然並非如此之情況以外,並非為必須。
同樣地,於實施態樣等之記載中,關於材料、組成等,即使描述「由A構成的X」等,除了特別說明並非如此之情況及自文脈來看顯然並非如此之情況以外,並未排除包含A以外之要素者。例如,關於成分的描述,係「含有A作為主要成分的X」等之意思。例如,即使描述「矽構件」等,仍不僅只限定為純矽,自然亦包含SiGe(矽鍺)合金、其他以矽為主要成分的多元合金、含有其他添加物等之構件者。此外,即使描述鍍金、Cu層、鍍鎳等,除了特別說明並非如此之情況以外,仍不僅單指純物質,尚包含分別以金、Cu、鎳等為主要成分的構件。
進一步,提及特定數值、數量時,亦為除了特別說明並非如此之情況、理論上限定為該數之情況、及自文脈來看顯然並非如此之情況以外,可為超過該特定數值的數值,亦可為未滿該特定數值的數值。
此外,本發明中,使用平面、側面等用語,係以半導體晶片之半導體元件形成面作為基準面,將與該基準面平行的面記載為平面。此外,將對平面交叉的面記載為側面。另,將側視觀察時,連結分離配置之二個平面間的方向記載為厚度方向。
此外,本發明中,雖有使用頂面、底面等用語之情況,但半導體封裝之安裝態樣,存在各種態樣,因而亦有在安裝半導體封裝後,例如頂面被配置於較底面更為下方之情況。本發明中,將半導體晶片之元件形成面側的平面、或配線基板之晶片搭載面側的平面記載為頂面,將位於與頂面為相反側位置的面記載為底面。
另外,實施形態之各圖中,同一或同樣的部分係以同一或類似記號、或參考號碼表示,原則上不重複說明。
本發明中,使用「讀取」「碼」等用語之情況,係以取得「碼」之影像資訊後,依據取得的影像資訊施行「解碼(decode)」處理,取得編碼前之資訊等意思而使用。
此外,附屬圖式中,相反地,在變得繁雜之情況或與空隙的區別明確之情況,有即使為剖面仍省略影線等之情況。關於此點,在自說明等來看顯然如此之情況等,有即使為平面閉合的孔,仍省略背景之輪廓線的情況。進一步,即使並非為剖面,為了顯示並非為空隙,或顯示區域的邊界,而有附加影線或網點之情形。
[實施形態] 以下實施形態所說明之技術,可於在密封基材上搭載之半導體晶片的密封體形成碼之半導體裝置廣為使用。本實施形態中,作為一例,對應用於將在線基板之安裝面側行列狀地配置有球狀外部端子的BGA(Ball Grid Array, 球柵陣列)型之半導體裝置其實施態樣加以說明。
<半導體裝置> 首先,使用圖1~圖3,對本實施形態之半導體裝置PKG1的構成之概要加以說明。圖1為本實施形態之半導體裝置的俯視圖。此外,圖2為,沿著圖1之A-A線的剖面圖。另,圖3為,在去除圖1所示之密封體的狀態下顯示半導體裝置之內部構造的透視俯視圖。
本實施形態之半導體裝置PKG1,如圖2及圖3所示地,具有配線基板WS、搭載於配線基板WS上之半導體晶片CP、及密封半導體晶片CP之密封體MR(參考圖1、圖2)。半導體晶片CP與形成於配線基板WS之複數端子BF,係藉由例如由金(Au)或銅(Cu)等導電性構件所構成的複數引線BW,分別電性連接。此外,如圖2所示地,於配線基板WS之係安裝面的底面WSb,形成與半導體晶片CP電性連接之複數接合部LD,複數接合部LD,與複數焊珠(焊料)SB分別連接。接合部LD及焊珠SB,係用於將半導體裝置PKG1與安裝基板(母板)電性連接的外部電極(外部連接端子)。複數接合部LD及焊珠SB,於底面WSb行列狀(矩陣狀)地配置。
如圖2所示地,配線基板WS,具有頂面(晶片搭載面、主面)WSt、位於頂面WSt之相反側的底面(安裝面、主面)WSb、及位於頂面WSt與底面WSb之間的側面WSs。配線基板WS為中介層,其在係基材之絕緣層IL,形成有複數端子BF、複數接合部LD、及將複數端子BF與複數接合部LD電性連接的複數配線WR。絕緣層IL,例如係由將玻璃纖維或碳纖維浸漬於樹脂之預浸體所構成。
此外,絕緣層IL的頂面ILt及底面ILb,分別被絕緣膜(焊料光阻膜、保護膜)SR1、SR2覆蓋。絕緣膜SR1、SR2,以覆蓋形成在絕緣層IL的頂面ILt與底面ILb之複數配線WR的方式形成,為防止複數配線WR間的短路或斷線等之保護膜。分別將絕緣膜(頂面側絕緣膜)SR1,於係配線基板WS之最頂面的頂面WSt形成,將絕緣膜(底面側絕緣膜)SR2,於係配線基板WS之最底面的底面WSb形成。
此外,如圖3所示地,配線基板WS,俯視時呈四角形。於配線基板WS的頂面WSt,設置搭載半導體晶片CP之晶片搭載區域CMR。另,晶片搭載區域CMR,係搭載半導體晶片CP的預定區域,現實中不必存在可目視之邊界線。
本實施形態中,晶片搭載區域CMR,俯視時呈沿著配線基板WS之外形的四角形,例如,配置於頂面WSt之略中央(中央部)。於晶片搭載區域CMR的周圍,在頂面WSt,形成複數端子(接合引線、焊墊)BF。複數端子BF,係用於將引線BW與配線基板WS電性連接的焊墊,例如由銅(Cu)等金屬構成。此外,複數端子BF,沿著晶片搭載區域CMR的各邊而配置。另,本實施形態中,沿著晶片搭載區域CMR的各邊(換而言之,半導體晶片CP的各邊),分別配置一列複數端子BF。各端子BF,如圖2所示地在形成於覆蓋絕緣層IL的頂面ILt之絕緣膜SR1的開口部SRk中,自絕緣膜SR1露出。
此外,各端子BF,藉由配線基板WS所具備之配線WR而與形成在絕緣層IL的底面WSb之接合部(端子、電極)LD電性連接。詳而言之,配線基板WS,具有複數配線層。圖2中,顯示由形成在頂面WSt的配線層與形成在底面WSb的配線層構成之2層配線層。於各配線層,形成例如由銅(Cu)構成的複數配線WRs,藉由自頂面WSt及底面WSb中之一方的面(本實施形態中為頂面WSt)側起朝向另一方的面(本實施形態中為底面WSb)側形成之層間配線(穿通孔配線、通孔配線)WRv,而與各配線層的配線WRs電性連接。
此外,將形成於絕緣層IL的底面ILb之接合部LD、及同樣形成於底面ILb之配線WRs,一體化地形成。各接合部LD,如圖2所示地在形成於覆蓋絕緣層IL的底面ILb之絕緣膜SR2的開口部中,自絕緣膜SR2露出。圖2所示之例子中,在絕緣膜SR2之與接合部LD重合的位置,形成較接合部LD更小的開口部,使接合部LD之一部分露出。而後,於複數接合部LD,接合係外部電極之複數焊珠SB。
另,圖2顯示具有2層配線層之配線基板,該配線層於絕緣層IL的頂面ILt及底面ILb分別形成有複數配線WRs。然則,配線基板WS之配線層数並未限定於2層,例如亦可使其為所謂的多層配線基板,於絕緣層IL內形成複數層配線層。此一情況,藉由在最上層配線層與最下層配線層之間,進一步形成配線層,而可增加迴繞配線的空間,故在適用於端子數多之半導體裝置上有效。
接著,對搭載於配線基板WS上之半導體晶片CP加以說明。如圖2所示地本實施形態之半導體晶片CP,具備:表面(主面)CPt、位於表面CPt之相反側的背面(主面)CPb、及位於此表面CPt與背面CPb之間的側面CPs。此外,如圖3所示地半導體晶片CP之平面形狀(表面CPt、背面CPb的形狀)由四角形構成。於半導體晶片CP的表面CPt上,形成複數焊墊(電極、晶片電極)PD。複數焊墊PD,沿著半導體晶片CP的各邊分別配置於表面CPt上的邊緣部側。
此外,於半導體晶片CP的表面CPt,分別形成二極體、電晶體等複數半導體元件(電路元件),藉由形成在半導體元件上之未圖示的配線(配線層),而與複數焊墊PD分別電性連接。如此地半導體晶片CP,藉由形成於表面CPt的複數半導體元件、及將此等複數半導體元件電性連接的配線,而構成積體電路。
另,具有係半導體晶片CP之半導體元件形成面的表面CPt之基材(半導體基板),例如由矽(Si)構成。此外,於表面CPt上之最表面形成係絕緣膜的鈍化膜(省略圖示),複數焊墊PD各自的表面,在形成於此一鈍化膜的開口部中,自絕緣膜露出。
另外,此焊墊PD由金屬構成,本實施形態中,例如由鋁(Al)構成。進一步,亦可於此焊墊PD的表面,例如隔著鎳(Ni)膜,而形成金(Au)膜、或其等之疊層膜等金屬膜。
此外,本實施形態中,半導體晶片CP,係藉由使背面CPb與配線基板WS的頂面WSt相對向之所謂的面朝上安裝方式,搭載於配線基板WS。半導體晶片CP,藉由黏接材DB而固定於晶片搭載區域CMR(參考圖3)的頂面WSt上。黏接材DB,若可將半導體晶片CP牢固地固定於配線基板WS的頂面WSt,則無特別限定,但本實施形態中,例如使用環氧系之熱硬化性樹脂。
此外,如圖2及圖3所示地,半導體晶片CP係藉由複數引線BW而分別與配線基板WS電性連接。詳而言之,引線BW之一方的端部,與半導體晶片CP之表面CPt上的焊墊PD相連接,而另一方則與配線基板WS的端子BF相連接。引線BW,例如由金(Au)構成,其係藉由使與焊墊PD的連接部分為第1接合側,與端子BF的連接部分為第2接合側之所謂的正接合方式而形成。然則,圖2所示之引線BW的連接方式僅係一例,作為變形例,亦可藉由使與焊墊PD的連接部分為第2接合側,與端子BF的連接部分為第1接合側之所謂的逆接合方式,形成引線BW。
接著,對密封半導體晶片CP、複數引線BW、及複數端子BF的密封體MR加以說明。如圖1所示地,密封體MR,俯視時呈四角形。此外,密封體MR,具有頂面MRt、位於頂面MRt之相反側的底面MRb(參考圖2)、及位於頂面MRt與底面MRb之間的四個側面MRs。圖2所示之例子中,密封體MR,形成於配線基板WS上,故密封體MR的底面MRb,與配線基板WS的頂面WSt對向。密封體MR的頂面MRt,位於安裝面之相反側的面,故例如在安裝後未於半導體裝置PKG1上配置構造物之情況,頂面MRt成為可視認的面。
此外,密封體MR,例如為環氧樹脂等熱硬化性樹脂、硬化劑、及二氧化矽等,以多數填料粒子為主成分之絕緣性的樹脂體。此外,於密封體MR,混入碳粒子以作為著色劑。
此外,將密封體MR,在如圖2所示地與配置於封裝內部之半導體晶片CP、及複數引線BW密接的狀態下硬化。亦即,密封體MR,具有保護半導體晶片CP及複數引線BW的功能。
此外,如圖1所示地,於密封體MR的頂面MRt,形成複數記號。圖1所示之例子中,複數記號,包含例如將製品型式等之資訊以文字記載的係文字記號之標記MK1。此外,複數記號,包含例如將資訊編碼之係圖形記號的碼(識別資訊、編碼識別資訊)MK2。此外,圖1所示之例子中,標記MK1與碼MK2,係藉由對密封體MR,例如照射雷射光,於頂面MRt形成凹凸而可進行識別的刻印(engraved mark)。
如圖1所示地,形成於密封體MR的複數記號之中,標記MK1,例如為將製品型式等資訊以文字記載的文字記號。藉由如此地將製品型式等資訊作為文字記號顯示於密封體MR,而可藉由目視識別半導體裝置PKG1。
此外,形成於密封體MR的複數記號之中,碼MK2,例如為將資訊編碼的圖形記號。在將記錄於碼MK2之資訊復原的情況,藉由後述讀取裝置辨識記號資訊,而例如解碼為電子資料。如同碼MK2地,將資訊圖形化之情況,若可藉由讀取裝置讀取,則不管其可否以目視進行識別,故相較於如同標記MK1地要求以目視進行之識別性的記號,可描繪為小圖形。換而言之,碼MK2,相較於標記MK1,可增大每單位面積的資訊量。此外,如碼MK2地將資訊圖形化之情況,例如可藉由讀取裝置將資訊簡單地電子資料化。
例如,若將半導體裝置PKG1的製造日期、製造線、批號、或構成構件之批號等,各個個別製品之製造歷程資訊編碼而使其為碼MK2,則在發生步驟上的不良等情況,可提早查明原因。此外,例如若先將製品型式等資訊圖形化為碼MK2,則可藉由電子資料化,簡單地進行在庫管理。
作為可藉由讀取裝置讀取資訊的圖形記號,例如有所謂被稱作條碼的圖形記號,其係在形成為帶狀的記號區域內,沿著帶的延伸方向,將具有各種寬度之黑線與白線交互配置而構成。條碼係所謂的一維碼,在帶的延伸方向具有資訊,在與延伸方向垂直的方向不具有資訊。
另一方面,圖1所示之例子中,碼MK2係所謂的二維碼,在二方向(圖1中為X方向與Y方向)具有資訊。二維碼之情況,藉由在二方向具有資訊,相較於一維碼,可更為增大資訊量。
此外,二維碼之情況,資訊量增加,故可亦包含半導體裝置PKG1之資訊以外的各種資訊。例如,碼MK2,包含用於檢測碼MK2的位置、方向之係對準用標記的截角標誌(亦稱作定位圖案)。藉由使碼MK2包含如截角標誌等對準用標記,而可縮短以讀取裝置讀取碼MK2之資訊的時間。
此外,例如於碼MK2,可包含錯誤訂正用之符號(例如被稱作里德所羅門碼(Reed Solomon Code)之錯誤訂正符號)。此一情況,例如,即使為具有碼MK2之記號資訊的一部分,因缺損等而無法取得之情況,仍可藉由錯誤訂正用之符號取得訂正的資訊。亦即,二維碼之情況,可較一維碼更增加資訊量,故可提高記錄於碼之資訊的讀取可靠度。然則,即使為包含錯誤訂正用之符號的情況,於例如無法取得碼MK2其大部分記號資訊的情況,仍有無法解碼的情況。
<半導體裝置之製造方法> 其次,對於使用圖1~圖3說明的半導體裝置PKG1之製造方法,使用圖4所示之流程圖加以說明。圖4為,顯示使用圖1~圖3說明之半導體裝置的組裝步驟之流程的說明圖。
<基材準備步驟> 首先,圖4所示之基材準備步驟中,準備圖5及圖6所示的配線基板MPS。圖5為,顯示在圖4所示之基材準備步驟中準備的配線基板之全體構造的俯視圖。此外,圖6為,圖5之A部的放大俯視圖。此外,圖7為,沿著圖6之A-A線的放大剖面圖。另,圖5中,為了顯示包圍複數元件區域DVP之周圍的框區域FR,而對框區域FR附加圖樣以顯示。
如圖5所示地,以本步驟準備的配線基板MPS,於框區域FR之內側具備複數元件區域DVP。詳而言之,行列狀地配置複數元件區域DVP。換而言之,配線基板MPS,於複數元件區域DVP之外側具備框區域FR。元件區域DVP的數目,雖未限定於圖5所示之態樣,但本實施形態之配線基板MPS,例如具備行列狀(圖5中為4行×12列)地配置之48個元件區域DVP。亦即,配線基板MPS係所謂的多片基板,具有複數元件區域DVP。
此外,於各元件區域DVP的周圍,設置係以圖4所示之單片化步驟切斷配線基板MPS的預定區域之切割區域(切割線)DCP。如圖5所示地,將切割區域DCP,配置於相鄰的元件區域DVP之間、及框區域FR與元件區域DVP之間。
各元件區域DVP,相當於圖2及圖3所示的配線基板WS。在本步驟中準備之配線基板MPS所具備的各元件區域DVP,於頂面(表面、晶片搭載面)WSt側設置晶片搭載區域CMR(參考圖6),在晶片搭載區域CMR之周圍,形成自絕緣膜SR1露出的複數端子BF(參考圖6)。另,在與元件區域DVP的頂面WSt為相反側的底面(背面、安裝面)WSb,形成複數接合部(端子、外部端子)LD。本步驟中,複數接合部LD,未與圖2所示之焊珠SB連接,複數接合部LD分別自絕緣膜SR2露出。
此外,框區域FR,係未形成構成圖1~圖3所示之半導體裝置PKG1的各構件之空白區域。框區域FR,係在將半導體裝置之各構件組裝於配線基板MPS時作為加工邊距而利用。此外,形成在圖4所示之製程中利用,但並未留在係製品之半導體裝置PKG1的構件。
如圖5所示地,配線基板MPS俯視時呈四角形,於其邊緣部,具備:沿著X方向延伸的邊MPs1、與邊MPs1相對向的邊MPs2、沿著與X方向垂直之Y方向延伸的邊MPs3、及與邊MPs3相對向的邊MPs4。圖5所示之例子中,配線基板MPS俯視時呈長方形,邊MPs1及邊MPs2成為長邊,邊MPs3及邊MPs4成為短邊。複數元件區域DVP各自之平面形狀,由四角形構成,複數元件區域DVP,分別沿著邊MPs1及邊MPs3行列狀地設置。
此外,框區域FR,具有:邊MPs1與複數元件區域DVP之間的區域FR1、邊MPs2與複數元件區域DVP之間的區域FR2、邊MPs3與複數元件區域DVP之間的區域FR3、及邊MPs4與複數元件區域DVP之間的區域FR4。
此外,如圖5所示地,於配線基板MPS的邊MPs1側之區域FR1,形成複數澆口圖案GTp。此外,於配線基板MPS的邊MPs2側之區域FR2,形成複數孔圖案VTp。複數澆口圖案GTp,係自圖7所示之絕緣膜SR1露出的金屬圖案,形成在元件區域DVP之各列的中央。此外,複數孔圖案VTp,係形成於圖7所示之絕緣膜SR1的溝圖案,其形成在與複數澆口圖案GTp對向的位置。
細節雖於之後內容描述,但圖4所示之密封步驟,係以對成型模具內供給樹脂後使其硬化之所謂的轉移模製方式,形成密封體。將此密封用之樹脂自配線基板MPS的邊MPs1側供給,將成型模具內之氣體,自配線基板MPS的邊MPs2側排出。澆口圖案GTp,係為了使形成在係樹脂之供給口的澆口部之澆口樹脂的剝離簡單化而形成。此外,孔圖案VTp,係為了控制將成型模具內的氣體排出之方向而形成。
此外,如圖5所示地,於本實施形態之配線基板MPS,形成將資訊編碼之係圖形記號的碼(識別資訊、編碼識別資訊)MK3。碼MK3為,在對複數配線基板MPS施行處理之情況,將用於識別各配線基板MPS的係固有資訊之基板ID編碼的圖形記號。碼MK3,形成在設置於框區域FR之一部分的標示區域MKR。圖5所示之例子中,形成標記MK3之標示區域MKR,設置於框區域FR中之配線基板MPS的邊MPs2與複數元件區域DVP之間的區域FR2之一部分。另,本實施形態,雖以預先對配線基板MPS形成(賦予)碼(識別資訊)MK3之情況為例加以說明,但亦可於本步驟中形成碼MK3。
碼MK3,係用於在圖4所示之各製程中,可追蹤搭載於配線基板MPS的零件之歷程、對於配線基板MPS之各元件區域DVP的加工之歷程的識別記號。因此,以可在配線基板MPS形成密封體後讀取碼MK3的方式,形成在未形成密封體的位置。
此外,碼MK3,係為了識別複數配線基板MPS而設置。因此,雖亦可如圖1所示之標記MK1地,使其為文字資訊,但藉由使其為圖形資訊,而可增大每單位面積的資訊量。因此,自將標示區域MKR的面積減小的點來看,宜形成圖形資訊。此外,如圖6所示之碼MK3地,係在X方向與Y方向具有資訊的二維碼之情況,特別可將標示區域MKR的面積減小。
圖5所示之例子中,碼MK3,雖為依據與圖1所示之MK2不同的編碼規則之圖形記號,但與碼MK2之截角標誌同樣地,具備用於檢測碼MK3的位置、方向之對準用標記。此外,例如於碼MK3,可含有錯誤訂正用之符號(例如被稱作里德所羅門碼之錯誤訂正符號)。
此外,本實施形態之碼MK3,係藉由對形成在絕緣膜SR1之下層的金屬層ML1,例如照射雷射光,在金屬層ML1之露出面形成凹凸而可識別的刻印(engraved mark)。金屬層ML1,可藉由對絕緣膜SR1照射雷射而露出。
另,若可正確讀取碼MK3之資訊,則並未限定於上述態樣,例如,亦可於絕緣膜SR1形成凹凸。此一情況,未於絕緣膜SR1之下層形成金屬層ML1亦可,故可減少配線基板MPS的使用材料。然則,若考慮碼MK3之讀取容易度,則宜於標示區域MKR形成金屬層ML1,自絕緣膜SR1露出金屬層ML1,以容易對光的反射量賦予差異。
此外,在框區域FR中的標示區域MKR與複數元件區域DVP之間,形成壩部DM。本實施形態中,壩部DM,係藉由將絕緣膜SR1去除而形成的溝,以包圍標示區域MKR的方式形成。
細節雖於之後內容描述,但藉由在標示區域MKR與複數元件區域DVP之間形成壩部DM,即使在密封步驟中,樹脂於密封體之本體部的周圍漏出之情況,仍可讀取碼MK3。
圖5所示之碼MK3,在配線基板MPS之製程中形成,將基板ID登錄至後述圖10所示之主伺服器。另,配線基板MPS為購入零件之情況,基板ID,係於例如本步驟、或接著的黏晶步驟之黏晶作業前,在讀取碼MK3時登錄。
<黏晶步驟> 接著,圖4所示之黏晶步驟,如圖8所示地,將複數半導體晶片CP搭載於複數元件區域DVP。圖8為,顯示於圖6所示的配線基板搭載複數半導體晶片之狀態的放大俯視圖。此外,圖9為,顯示於圖7所示的配線基板搭載半導體晶片之狀態的放大剖面圖。此外,圖10為,示意圖4所示的黏晶步驟之細節的說明圖。
本步驟中,如圖8及圖9所示地,將半導體晶片CP搭載於配線基板MPS之係晶片搭載面的頂面WSt上。半導體晶片CP,具備形成有複數焊墊PD的表面CPt、及位於表面CPt之相反側的背面CPb(參考圖9)。本實施形態之例子中,半導體晶片CP,係藉由使背面CPb與配線基板MPS的頂面WSt相對向之所謂的面朝上安裝方式,搭載於配線基板MPS上。此外,圖9所示之例子中,半導體晶片CP,藉由黏接材DB而黏接固定於配線基板MPS。黏接材DB,例如由環氧樹脂等熱硬化性樹脂構成。
此外,如圖10所示意,本實施形態之黏晶步驟,包含以下步驟:在將半導體晶片CP搭載於配線基板MPS前後讀取形成在配線基板MPS的碼MK3,將讀取到的資訊(本實施形態中為係配線基板MPS之固有資訊的基板ID)登錄至具備記憶裝置之主伺服器MS。以下,使用圖10加以說明。
圖10所示之半導體晶圓WH,係於半導體基板形成積體電路之晶圓製程,及接續其後的單片化步驟結束之後的產物,呈分割為複數半導體晶片CP之狀態。
半導體裝置的晶圓製程,具有組合光微影技術、CVD技術、濺鍍技術及蝕刻技術等,於半導體晶圓WH之各半導體晶片CP(單片化前之半導體晶片)形成積體電路的複數步驟。此外,晶圓製程包含電氣特性檢查步驟:使探針接觸形成在各半導體晶片CP的主面(積體電路形成的面)之焊墊PD(參考圖8)的表面,判別構成該積體電路之元件的優劣、連接元件間之配線的導通與未導通。
此外,將半導體晶片CP單片化的步驟,係將切割膠帶貼附於電氣特性檢查步驟結束之半導體晶圓WH的背面(與主面為相反側的面),在此一狀態下切斷半導體晶圓WH藉而取得複數半導體晶片CP的步驟。自半導體晶圓WH單片化的複數半導體晶片CP,以保持於該切割膠帶的狀態往圖4所示之黏晶步驟搬運。
對自半導體晶圓WH單片化的該複數半導體晶片CP,分別在之前的步驟中,賦予和含有半導體晶圓WH的製造批號、半導體晶圓編號、半導體晶圓WH內之該半導體晶片CP的位置、該半導體晶片CP為良品或不良品等資訊之固有資訊連結,換而言之,和各個別資訊賦與關聯的晶片ID(晶片識別資訊)。而後,在將半導體晶圓WH(單片化的複數半導體晶片CP)往黏晶步驟搬運後,讀取各半導體晶片CP的晶片ID,登錄至係記憶裝置之主伺服器MS。
亦即,將在上述電氣特性檢查步驟施行的關於品質之檢查結果,和晶片ID(晶片識別資訊、識別資訊、識別碼)、半導體晶圓的製造批號、製造批次內的晶圓編號、及半導體晶圓WH內的位置資訊賦與關聯,並記憶於主伺服器MS。
因此,藉由參閱主伺服器MS,而可簡單(迅速)地取得各半導體晶片CP在於何一製造批次中製造、位於何一半導體晶圓WH的何一位置等資訊。
此外,如圖10所示地,於本實施形態之施行黏晶步驟的黏晶裝置DBM之裝載部(裝載部與處理部PRU之間,自裝載部起至處理部PRU的搬運路徑上),設置(配置)讀碼器CRD1。此外,於黏晶裝置DBM之卸載部(處理部PRU與卸載部之間,自處理部PRU起至卸載部的搬運路徑上),設置(配置)讀碼器CRD2。
讀碼器CRD1及讀碼器CRD2,係讀取形成在配線基板MPS之二維碼的ID讀取裝置,與管理黏晶步驟之伺服器(管理伺服器CT1)連接。此外,管理伺服器CT1,與登錄晶片ID的主伺服器MS相連接。
黏晶步驟,將收納(堆疊)有複數配線基板MPS的係收納部之疊式存儲器STK1設置於黏晶裝置DBM之裝載部。而後,藉由搬運治具DLV1自疊式存儲器STK1將配線基板MPS逐一取出。另,施行使用之疊式存儲器STK1的ID管理之情況,亦可追加讀取疊式存儲器STK1的ID之步驟。
接著,將自疊式存儲器STK1釋出之配線基板MPS的碼MK3以上述裝載部之讀碼器CRD1讀取,將讀取到的資訊,亦即配線基板MPS之固有資訊(基板ID),傳送至管理伺服器CT1。如此地藉由在搭載半導體晶片CP前讀取配線基板MPS的碼MK3,而可判斷其在本步驟製造之製品(製造批次)的製作上是否適合作為基材(配線基板MPS)供給。例如,比較預先記錄在主伺服器MS的資料(對應表)、與讀取到的基板ID,判定是否為適用於具有生產指示之製品名(製造批次)的基材。
之後,將配線基板MPS,供給(搬運)至黏晶裝置DBM的處理部PRU(裝載部與卸載部之間的區域),設置於處理部PRU內。另,在上述判定中,判定為不同基材(非該項製品)之情況,停止基材的供給(排出、搬運)。
接著,對黏晶裝置DBM的處理部PRU供給配線基板MPS,實行黏晶處理。本實施形態中,例如,對圖6所示之複數晶片搭載區域CMR,分別供給圖9所示之黏接材DB。此時,供給的配線基板MPS具有不良之元件區域DVP,進而在主伺服器MS亦登錄有關於不良之元件區域DVP的資訊之情況,可僅選擇良品之元件區域DVP而供給黏接材DB。因此,可減少材料(此處為黏接材DB)的使用量,故可降低製造成本。
接著,逐一拾取自半導體晶圓WH單片化的半導體晶片CP,配置於配線基板MPS之晶片搭載區域上。另,此時亦與上述內容同樣地,在主伺服器MS亦登錄有關於不良之元件區域DVP的資訊之情況,可僅選擇良品之元件區域DVP配置半導體晶片CP,故可提高製造良率。
而後,將半導體晶片CP朝向配線基板MPS抵緊而推壓延展黏接材DB後,藉由使黏接材DB硬化而黏接固定半導體晶片CP。另,使黏接材DB硬化的步驟,亦可為在複數元件區域DVP分別配置半導體晶片CP後,整批進行硬化。
其後,一確認半導體晶片CP的黏晶作業結束,則將加工結果透過管理伺服器CT1登錄至主伺服器MS。在此一時間點,連結係半導體晶片CP之固有資訊的晶片ID、係配線基板MPS之固有資訊的基板ID、及加工處理之條件。例如記錄:將晶片ID為“WH001X01Y01”之半導體晶片CP,以黏晶裝置DBM依據加工配方(RE001),配置於基板ID為“K001”之配線基板MPS中的區位“X01Y01”之位置。
另,在將半導體晶片CP搭載於配線基板MPS時,參照預先登錄至主伺服器MS之該半導體晶片CP的晶片ID,確認該半導體晶片CP於前步驟之電氣特性檢查中是否判定為良品。而後,在該半導體晶片CP判定為不良品之情況,不將該半導體晶片CP搭載於配線基板MPS。
之後,確認在配線基板MPS中配置半導體晶片的位置。而後,於同一配線基板MPS中,若判斷為可配置半導體晶片CP之狀態(具有未配置半導體晶片的元件區域DVP之狀態),則往配線基板MPS之下一個加工對象位置前進,重複黏晶作業。
另一方面,若判斷為對於同一配線基板MPS的加工(此處為黏晶作業)全部結束,則將結束黏晶作業之第1片配線基板MPS,自黏晶裝置DBM的處理部PRU起搬運至卸載部。另,在使圖9所示之黏接材DB整體硬化的情況,將配線基板MPS,在搬運至卸載部前搬運往裝置內的烘爐,於高溫環境氣體中施行黏接材DB之硬化處理。
接著,以卸載部之讀碼器CRD2讀取此配線基板MPS的碼MK3。而後,藉由管理伺服器CT1於主伺服器MS查詢該基板ID。之後,若查詢的結果,確認此基板ID與以裝載部之讀碼器CRD1讀取到的基板ID一致,則管理伺服器CT1,允許將此配線基板MPS收納於收藏架LK1。
另,上述查詢的結果,在確認到與裝載部之讀碼器CRD1讀取到的基板ID不一致之情況,判斷為異常狀況,中止作業。亦即,中止黏晶作業,於監視器顯示錯誤的內容。
將結束黏晶步驟之配線基板MPS收納於收藏架LK1,將此一配線基板MPS的收納結果,透過管理伺服器CT1登錄至主伺服器MS。之後,判斷收藏架LK1是否滿載,在判斷為收藏架LK1未達到滿載,換而言之,此收藏架LK1可進一步收納其他配線基板MPS的情況,重複收納於收藏架LK1之作業,直至判斷為滿載為止。
另,圖10所示之例子中,雖未對收藏架LK1賦予識別資訊,但作為變形例亦可對收藏架LK1賦予識別資訊。此一情況,藉由讀取將形成在收藏架LK1之識別資訊記號化的碼,並透過管理伺服器CT1登錄至主伺服器MS,而能夠以收藏架LK1單位管理製造歷程。
<引線接合步驟> 接著,圖4所示之引線接合步驟,如圖11所示地,將形成在半導體晶片CP的表面CPt之複數焊墊PD、及配置在半導體晶片CP周圍之複數端子BF,藉由複數引線(導電性構件)BW,分別電性連接。圖11為,顯示將圖8所示的半導體晶片與配線基板的端子,藉由引線電性連接之狀態的放大俯視圖。此外,圖12為,顯示將圖9所示的半導體晶片與配線基板的端子,藉由引線電性連接之狀態的放大剖面圖。
本步驟,利用圖12所例示之引線接合裝置WBM,將例如由金(Au)、或銅(Cu)等金屬材料構成之引線BW的一端部與半導體晶片CP的焊墊PD接合,將另一端部與配線基板MPS的端子BF接合。作為接合方式,可利用例如:對接合部位施加超音波以形成金屬結合之方式、熱壓接之方式、或併用超音波與熱壓接之方式等。另,圖12中,作為引線接合方法的例子,顯示以先將引線BW的一部分(一端部)與焊墊PD連接之所謂的正接合方式連接之方法。然則,作為變形例,亦可為所謂的逆接合方式,先連接端子BF與引線BW的一端部。
此外,作為引線BW,在使用由金構成之引線BW的情況,自減少高價材料的使用量之觀點來看,宜使引線BW的線徑為細徑。另,本實施形態中之引線BW的線徑,例如為23μm~25μm。
此外,雖省略圖示,但與在該黏晶步驟中使用圖10說明之方法同樣地,本實施形態之引線接合步驟,包含以下步驟:在施行引線接合作業前後,讀取形成在配線基板MPS的碼MK3,將讀取到的資訊(基板ID)登錄至具備記憶裝置之主伺服器MS的步驟。
因此,本實施形態中,一確認引線接合作業結束,則將加工結果透過管理伺服器CT1登錄至主伺服器MS。在此一時間點,連結係半導體晶片CP之固有資訊的晶片ID、係配線基板MPS之固有資訊的基板ID、及引線接合步驟中之加工處理的條件。例如記錄:將基板ID為“K001”之配線基板MPS中的搭載於區位 “X01Y01”之位置的晶片ID係“WH001X01Y01”之半導體晶片CP,以引線接合裝置WBM使用引線(W001)依據引線接合方式(RWB001)而引線接合。
<密封步驟> 而後,圖4所示之密封步驟中,將圖12所示的半導體晶片CP、複數引線BW、及複數端子BF之各自的一部分藉由樹脂密封,形成圖13所示之密封體MR。
圖13為,顯示在以成型模具包夾圖12所示之複數元件形成區域的狀態下,對成型模具的模穴內供給樹脂之狀態的放大剖面圖。此外,圖14為,顯示自圖13所示之成型模具取出配線基板的狀態之全體構造的俯視圖。另,圖15為,示意圖13所示之成型模具的剖面觀察之構造的說明圖。此外,圖16為,圖14之A部的放大俯視圖。
本步驟中,於複數元件區域DVP分別形成密封體MR,將圖12所示之半導體晶片CP、複數引線BW、及複數端子BF藉由樹脂密封。
此外,圖13所示之例子中,藉由利用具備上模具(第1模具)MT1、及下模具(第2模具)MT2的成型模具MT之所謂的轉移模製方式,形成密封體MR。詳而言之,本步驟中,在以成型模具MT包夾配線基板MPS之狀態下,將軟化的樹脂壓入成型模具MT內後,使該樹脂硬化,藉而形成密封體MR。之後,若將成型模具MT與配線基板MPS剝離,則如圖14所示地,獲得在元件區域DVP,分別形成有密封體MR的配線基板MPS。
成型模具MT所具備之上模具MT1,具有模具面(亦稱作夾持面)MT1a、以及形成在此一模具面MT1a的模穴(亦稱作凹部)MT1b。此外,下模具MT2,具備與上模具MT1之模具面MT1a相對向的模具面(夾持面)MT2a。另,本實施形態,於配線基板MPS的頂面WSt側形成密封體MR,未於底面WSb側形成密封體MR,故下模具MT2並未形成如模穴MT1b之凹部,而覆蓋配線基板MPS的底面WSb全體。
此外,如圖15所示地,成型模具MT,具有收納樹脂平板之釜部PT。具有柱塞PJ,插入至釜部PT,於圖15如賦予之箭頭所示地,自下模具MT2側起朝向上模具MT1側動作。此外,在與釜部對向之位置,設置被稱作殘料部CL的空間。此外成型模具MT之上模具MT1,具有藉由澆道部RN而與殘料部CL連通的澆口部GT。澆口部GT,亦與模穴MT1b連通,位於模穴MT1b與澆道部RN之間。澆口部GT,係用於對模穴MT1b供給樹脂MRp的供給口,澆口部GT中,在上模具MT1與配線基板MPS之間存在間隙。此外,成型模具MT之上模具MT1,具有將殘留在模具內部之空間的空氣等氣體排出之氣孔部VT。將氣孔部VT設置在與澆口部GT不同的位置,圖15所示之例子中,澆口部GT與氣孔部VT包夾模穴MT1b而彼此設置在相反側。此外,氣孔部VT與模穴MT1b連通。
若以圖15所示的在上模具MT1與下模具MT2之間配置配線基板MPS的狀態組合上模具MT1與下模具MT2,則如圖15所示地於釜部PT與殘料部CL之間形成空間。此外,於模穴MT1b與配線基板MPS之間,形成中空空間。配線基板MPS,以使半導體晶片CP位於此一中空空間內的方式定位,以圖13所示的上模具MT1之模具面MT1a與下模具MT2之模具面MT2a包夾(夾持)。
此外,本實施形態中,將複數元件區域DVP配置為位於一個模穴MT1b內,形成將複數元件區域DVP整體密封的密封體MR。如此地,形成將複數元件區域DVP整體包覆之密封體MR的密封方式,被稱作MAP(Mold Array Process, 模封陣列處理)方式,相較於在各個元件區域DVP形成密封體MR之分件模製方式,可減少元件區域DVP的平面尺寸。另,作為相對於本實施形態之變形例,亦可適用上述分件模製方式。
於釜部PT收納樹脂平板,在密封步驟藉由將成型模具加熱,使樹脂平板軟化,而獲得膏狀的樹脂MRp。若在樹脂MRp軟化的狀態下將柱塞PJ朝向殘料部CL往上推,則使樹脂MRp,通過澆道部RN及澆口部GT而供給至模穴MT1b內。
樹脂MRp,如同上述地,含有例如環氧樹脂等熱硬化性樹脂、硬化劑、及二氧化矽等,多數填料粒子。對模穴MT1b供給之樹脂的流動性,可藉由填料粒子之含有率而予以調整。在樹脂的流動性高之情況,可降低供給壓力。另一方面,在樹脂的流動性低之情況,可藉由增高對模穴MT1b之樹脂的供給壓力,而抑制樹脂之未充填區域的產生。
此外,若對模穴MT1b內供給樹脂MRp,則自氣孔部VT排出模穴MT1b內的氣體。如此地,藉由設置與模穴MT1b連通的氣孔部VT,而可抑制模穴MT1b內產生未充填區域之情形。
此外,若以樹脂MRp填滿模穴MT1b內的空間,則自氣孔部VT,將多餘的樹脂MRp之一部分排出。如此地藉由自持續樹脂MRp的供給,直至從氣孔部VT將樹脂MRp之一部分排出為止,而可抑制在模穴MT1b內產生未充填區域。
此外,如圖8及圖11所示地,於配線基板MPS的框區域FR中之氣孔側的區域FR2,在與圖15所示之氣孔部VT重合的位置,形成孔圖案VTp。孔圖案VTp,係藉由去除絕緣膜SR1而形成的溝圖案,在圖8所示之例子中,矩形地曲折並朝向配線基板MPS的邊緣部延伸。
如同上述地形成之密封體MR,如圖14所示地,除了覆蓋複數元件區域DVP之本體部MRm以外,更形成:澆口樹脂部MRg,形成於澆口部GT(參考圖15)及澆道部RN(參考圖15);以及殘料樹脂部MRc,形成於殘料部CL(參考圖15)。圖14所示之例子中,澆口樹脂部MRg,於元件區域DVP的各列形成。此外,複數澆口樹脂部MRg,於配線基板MPS之頂面WSt中,分別形成在自絕緣膜SR1露出的金屬製之澆口圖案GTp(參考圖5)上。如此地藉由將澆口樹脂部MRg形成在金屬製之構件上,而在本步驟之後實施的澆口剪斷步驟中,變得容易將澆口樹脂部MRg與密封體MR的本體部MRm分離。
圖14所示之例子中,將澆口部GT(參考圖15)配置於配線基板MPS的邊MPs1側。亦即,本實施形態之密封步驟,自邊MPs1側起供給樹脂。此外,圖14所示之例子中,將氣孔部VT(參考圖15)配置於配線基板MPS的邊MPs2側。亦即,本實施形態之密封步驟中,將模穴MT1b(參考圖15)的氣體與樹脂,自與邊MPs1相對向的邊MPs2側排出。
此外,如同本實施形態地,在以轉移模製方式形成密封體MR(參考圖13)之情況,如圖16所示地,在密封體MR之本體部MRm的邊緣部中,形成溢料樹脂部MRf。溢料樹脂部MRf,係在圖13所示之成型模具MT的上模具MT1之模具面MT1a與配線基板MPS之頂面WSt的界面漏出之樹脂MRp(參考圖15),朝向配線基板MPS的邊緣部延展藉而形成之樹脂邊。
此外,溢料樹脂部MRf,與本體部MRm同樣地,含有黑色的顏料成分,故在碼MK3被溢料樹脂部MRf覆蓋之情況,之後的步驟,將變得無法讀取碼MK3。
如圖16所示地於配線基板MPS形成有係溝圖案的孔圖案VTp之情況,藉由沿著孔圖案VTp將多餘的樹脂排出,而可抑制在未形成孔圖案VTp之區域的樹脂漏出。然則,即使為形成有孔圖案VTp的情況,仍難以完全防止樹脂漏出,如圖16所示地,形成溢料樹脂部MRf。
因而本實施形態中,藉由在形成有碼MK3的標示區域MKR與複數元件區域DVP之間形成壩部DM,而阻擋溢料樹脂部MRf的擴散。壩部DM,係為了抑制溢料樹脂部MRf往標示區域MKR上擴散,而用於控制溢料樹脂部MRf的擴散方向之構件。壩部DM,在密封步驟之前預先形成。圖13所示之例子中,將配線基板MPS的頂面WSt側以絕緣膜SR1覆蓋後,形成去除絕緣膜SR1及絕緣膜SR1之下層的金屬層ML1之一部分藉以形成的係溝圖案之壩部DM,圖4所示之黏晶步驟及引線接合步驟,在形成有壩部DM的狀態下實施。
若依本實施形態,則藉由如同上述地設置抑制樹脂覆蓋標示區域MKR之壩部DM,而在形成密封體MR後,仍可讀取碼MK3。
對於自抑制圖16所示之標示區域MKR被溢料樹脂部MRf覆蓋的觀點來看較為適宜的壩部DM之上述以外的細節態樣,在整體說明半導體裝置之製造方法後,予以說明。
本實施形態,雖對於在基材準備步驟之階段準備預先形成有壩部DM的配線基板MPS之實施態樣加以例示說明,但壩部DM,至少在緊接著形成密封體MR之前形成即可。例如,照射雷射而將圖13所示之絕緣膜SR1等去除以形成壩部DM的情況,相較於利用光微影技術的情況,可較簡單地形成壩部DM。此一情況,亦可在施行圖4所示之密封步驟前的任意時間點形成壩部DM。
然則,如同本實施形態地,為了在黏晶步驟、引線接合步驟中,讀取碼MK3,登錄製程之歷程,而宜如同本實施形態地在基材準備步驟之時間點,形成碼MK3。
此外,圖5所示的例子中,框區域FR中之區域FR3及區域FR4的寬度(自配線基板MPS的邊緣部起至複數元件區域DVP為止之X方向的長度),較區域FR1及區域FR2的寬度(配線基板MPS的邊緣部起至複數元件區域DVP為止之Y方向的長度)更長。然則,在將碼MK3配置於區域FR3及區域FR4之情況,仍因下述理由,而有碼MK3被溢料樹脂部MRf覆蓋的疑慮。
亦即,半導體裝置的外形尺寸,因應製品種類而有各種變化。另一方面,為了提高半導體裝置之製造效率,而宜使一個製造設備能夠盡可能地製造多種製品。自製造設備多用途化的觀點來看,宜使係多片基板之配線基板MPS的平面尺寸多用途化。此外,在藉由本實施形態以MAP方式形成密封體MR之情況,宜使密封體MR的本體部MRm的平面尺寸多用途化。
因此,雖區域FR1、FR2、FR3、FR4之寬度,因應元件區域DVP之各自的平面尺寸而改變,但可配置碼MK3之區域,亦即,在密封步驟中,未被模穴MT1b(參考圖15)覆蓋之部分的面積並無變化。在增加可從一片配線基板MPS取得的製品數,並使配線基板MPS的平面尺寸可與多項種類對應之情況,未被模穴MT1b覆蓋之部分的面積以小面積為佳。此一結果,可配置碼MK3之區域的面積變小。
此外,圖14所示之框區域FR中的形成有澆口圖案GTp(參考圖5)之區域FR1,於密封體MR的本體部MRm周圍,需有用於使供給樹脂之壓力穩定化的距離。此外,框區域FR中的形成有孔圖案VTp之區域FR2,於本體部MRm的周圍,需有用於調整密封步驟時之靜壓的距離。另一方面,在框區域FR中的沿著短邊配置之區域FR3、區域FR4,並未形成澆口圖案GTp、孔圖案VTp,故若可藉由圖15所示之模具面MT1a推壓配線基板MPS的頂面WSt,則不必於本體部MRm的周圍確保長距離。
因此,圖14所示之例子,在區域FR3及區域FR4中,自配線基板MPS的邊緣部(邊MPs3或邊MPs4)起至密封體MR的本體部MRm為止之距離,較區域FR2中之自配線基板MPS的邊緣部(邊MPs2)起至本體部MRm為止之距離更短。
此外,本實施形態之例子中,如圖16所示地俯視時呈長方形的碼MK3之短邊(圖16說明之沿著Y方向的邊)的長度,較圖14所示之區域FR3及區域FR4中,自配線基板MPS之邊緣部(邊MPs3或邊MPs4)起至密封體MR之本體部MRm為止的距離更長。因此,無法將碼MK3配置於區域FR3及區域FR4之任一,宜配置於區域FR2。
此外,圖16所示之例子中,俯視時,碼MK3以跨過切割區域DCP的方式形成。以跨過切割區域DCP的方式配置碼MK3之情況,藉由後述的單片化步驟,將碼MK3切斷,故在切斷加工後無法讀取碼MK3。然則,單片化步驟的階段,於密封體MR附加圖1所示之標記MK1及碼MK2,故即使切斷碼MK3仍可識別各製品的製造歷程。此外,以跨過切割區域DCP的方式配置碼MK3之情況,可使標示區域MKR的面積增大,故可增加碼MK3的資訊量。
其次,作為澆口剪斷步驟,將圖14所示之密封體MR的本體部MRm與澆口樹脂部MRg分離。圖17為,示意將圖14所示之密封體的本體部與澆口樹脂部分離之澆口剪斷步驟的說明圖。澆口剪斷步驟,如圖17所示意,在固定配線基板MPS及密封體MR的本體部MRm之狀態下,藉由上推銷等推壓治具EP推壓澆口樹脂部MRg的底面側。藉此,以本體部MRm與澆口樹脂部MRg之邊界部分,亦即圖15所示之藉由澆口部GT的形狀成形之部分作為起點,折彎密封體MR,將本體部MRm與澆口樹脂部MRg分離。
此時,在形成有澆口樹脂部MRg的部分,形成自絕緣膜SR1露出之係金屬圖案的澆口圖案GTp,將澆口圖案GTp與澆口樹脂部MRg密接,藉而可提高澆口樹脂部MRg與配線基板MPS的剝離性。詳而言之,越增大澆口圖案GTp與澆口樹脂部MRg的密接面積,可越提高澆口剪斷步驟中之澆口樹脂部MRg與配線基板MPS的剝離性。因此,自抑制澆口樹脂部MRg與絕緣膜SR1接觸而絕緣膜SR1剝離之觀點來看,宜使澆口圖案GTp的面積增大。例如,圖5所示之複數澆口圖案GTp之各自的平面面積,較複數孔圖案VTp之各自的平面面積更大。
此外,如同上述地為了增加可從一片配線基板MPS取得之製品數,框區域FR的面積以小面積為佳。因此,宜藉由將區域FR2之延伸方向(圖5所示之X方向)中的澆口圖案GTp之寬度GTw增大,而使澆口圖案GTp的平面面積增加。亦即,在圖5所示的配線基板MPS所具有之長邊(邊MPs1及邊MPs2)的延伸方向(圖5中為X方向)中,複數澆口圖案GTp之個別寬度GTw,較複數孔圖案VTp之個別寬度VTw更大。
如此地,將澆口圖案GTp的平面面積增大之情況,圖5所示之框區域FR中的配置於樹脂之供給口側的區域FR1,難以確保形成標示區域MKR之空間。
而區域FR2之情況,相較於區域FR1空白區域相對地較大,故可增大標示區域MKR的面積。此外,如圖16所示地,於區域FR2中,標示區域MKR,配置在相鄰的孔圖案VTp之間,以跨過切割區域DCP的方式配置。如此地,以跨過切割區域DCP的方式形成標示區域MKR之情況,可將標示區域MKR的面積增大。而藉由增大標示區域MKR的面積,可增大碼MK3所具有的資訊量。抑或,藉由增大標示區域MKR的面積,而可將具有碼MK3的圖形資訊之單位圖案的面積增大,故可提高碼MK3之讀取精度。其他,藉由增大標示區域MKR的面積(總面積),而可將彼此為相同種類的複數個碼MK3形成於配線基板MPS,故即使某一碼MK3於中途破損,仍可藉由讀取其他碼MK3,而取得該配線基板MPS之資訊。
而在考慮圖16所示之溢料樹脂部MRf的擴散之情況,圖15所示之澆口部GT側的邊之樹脂的漏出量,相較於其他邊之樹脂的漏出量,有相對較小的傾向。然則,如同上述地,難以在區域FR1確保設置標示區域MKR之空間的情況,必須在區域FR1以外的區域設置標示區域MKR。
此外,亦可在密封步驟後施行烘烤步驟(密封體加熱硬化步驟),藉由以未圖示的烘爐將配線基板MPS加熱,而將構成密封體MR之樹脂進一步硬化。此一情況,可在圖13所示之成型模具MT內構成密封體MR的樹脂,例如硬化8成程度的時間點,自成型模具MT將配線基板MPS取出。另外,將配線基板MPS配置於加熱爐內而使其硬化之情況,可對複數配線基板MPS整批施行加熱硬化處理。因此,可提高密封步驟之作業效率。
此外,雖省略圖示,但與在該黏晶步驟中使用圖10說明之方法同樣地,本實施形態之密封步驟,包含以下步驟:在施行密封步驟中之作業(例如密封體形成作業、澆口剪斷作業、及烘烤作業)前後,讀取形成在配線基板MPS的碼MK3,將讀取到的資訊(基板ID)登錄至具備記憶裝置之主伺服器MS。
因此,本實施形態,一確認密封步驟中之各作業結束,則將加工結果透過管理伺服器CT1登錄至伺服器MS。例如記錄:於基板ID為“K001”之配線基板MPS,以成型模具MT使用樹脂MRp形成密封體。 此外,記錄形成在基板ID為“K001”之配線基板MPS的澆口樹脂部MRg,自本體部MRm分離時之澆口剪斷裝置的裝置ID及作業條件。另外,記錄將形成在基板ID為“K001”之配線基板MPS的密封體MR加熱硬時之加熱爐的裝置ID及作業條件。
<標記步驟> 接著,在圖4所示之標記步驟中,如圖18所示地,於密封體MR的頂面MRt形成標記MK1及碼MK2。圖18為,顯示在去除圖14所示之密封體的澆口樹脂部後,於密封體的頂面形成有標記及碼之狀態的放大俯視圖。此外,圖19為,示意圖4所示的標記步驟之流程的說明圖。此外,圖20為,顯示在沿著圖19之A-A線的剖面中,讀取配線基板之碼的步驟之說明圖。此外,圖21為,顯示在沿著圖19之B-B線的剖面中,於密封體之頂面形成標記及碼的步驟之說明圖。
如圖18所示地,本步驟中,於密封體MR的頂面MRt,分別形成係文字資訊的標記MK1、及係圖形資訊的碼MK2。此外,本實施形態,於標記步驟中,包含在形成標記MK1及碼MK2前,或形成標記MK1及碼MK2後,讀取配線基板MPS之碼MK3的步驟。
形成於密封體MR的複數記號中之標記MK1,例如為將製品型式等資訊以文字記載的文字記號。因此,對複數元件區域DVP分別形成(賦予)相同標記MK1。此外,形成於密封體MR的複數記號中之碼MK2,例如為將製品ID等資訊編碼的圖形記號。因此,於各個複數元件區域DVP,將分別相異之固有的圖形記號作為碼MK2而形成(賦予)。
本實施形態,將此碼MK2之資訊,與登錄於主伺服器MS之配線基板MPS的各個元件區域DVP之資訊(因應區位的製造歷程之資訊)連結並登錄。藉此,若查詢主伺服器MS之登錄資訊,則可追蹤各個製品的製造歷程。本步驟為了將配線基板MPS之資訊、與碼MK2之資訊連結,而包含讀取配線基板MPS之碼MK3的步驟。
以下,參考圖19,對於包含讀取碼MK3的步驟、及形成標記MK1及碼MK2的步驟之本實施形態的標記步驟之一態樣加以說明。
如圖19所示地,於在本實施形態之標記步驟中對密封體MR形成標記MK1(參考圖18)及碼MK2的標示裝置MKM之裝載部(裝載部與處理部PRU之間,自裝載部起至處理部PRU為止的搬運路徑上),設置(配置)讀碼器CRD3。此外,於黏晶裝置DBM之卸載部(處理部PRU與卸載部之間,自處理部PRU起至卸載部為止的搬運路徑上),設置(配置)讀碼器CRD4。
讀碼器CRD3及讀碼器CRD4,係讀取形成在配線基板MPS的二維碼之ID讀取裝置,與管理標記步驟的伺服器(管理伺服器CT2)相連接。此外,管理伺服器CT2,如同使用圖10所說明,與登錄配線基板MPS之標記MK3的製造歷程之資訊的伺服器MS相連接。
標記步驟,將能夠以收納(堆疊)有複數配線基板MPS之狀態搬運的係搬運治具之收藏架LK1,設置於標示裝置MKM的裝載部。而後,自收藏架LK1將配線基板MPS逐一取出,配置於用於在施行讀取處理或標記處理時對準配線基板MPS之位置的係保持治具之保持部(導軌)HD上。並未限定於自收藏架LK1將配線基板MPS逐一取出而移送往保持部HD之方法,例如,在使堆疊於收藏架LK1之配線基板MPS滑動後,例如可如圖10所示之搬運治具DLV1地使用吸附方式之搬運治具移送。
如圖20所示地,保持部HD,具備:軌道(保持治具)HD1,保持配線基板MPS之一方的長邊;以及軌道(保持治具)HD2,保持配線基板MPS之另一方的長邊。
此外,軌道HD1,具備:支持部(部分)HD1b,支持配線基板MPS的底面WSb;引導部(部分)HD1g,沿著配線基板MPS的側面WSs配置;以及簷部(部分)HD1c,覆蓋配線基板MPS的頂面WSt之一部分。此外,軌道HD1之引導部HD1g,與支持部HD1b及簷部HD1c連結。
另一方面,軌道HD2,具備:支持部(部分)HD2b,支持配線基板MPS的底面WSb;以及引導部(部分)HD2g,沿著配線基板MPS的側面WSs配置。此外,軌道HD2之引導部HD2g,與支持部HD2b連結。然則,軌道HD2之情況,並未形成如同軌道HD1的簷部HD1c地覆蓋配線基板MPS的頂面WSt之一部分的部分。如此地,由於未在軌道HD2設置簷部HD1c,故如圖20所示地,藉由以使碼MK3位於軌道HD2側的方式配置配線基板MPS,而可視認形成在配線基板MPS之頂面WSt側的碼MK3。
將配線基板MPS配置於保持部HD後,藉由圖19及圖20所示之讀碼器CRD3,讀取形成在配線基板MPS的碼MK3(碼讀取步驟)。讀碼器CRD3,具備照相機等影像感測器,以影像取得碼MK3之圖形記號的圖案,依據取得的圖案,將編碼之資訊亦即配線基板MPS之固有資訊(基板ID)解碼。
此一碼讀取步驟,如圖20所示地,在配線基板MPS的底面WSb支持於軌道HD1之支持部HD1b及軌道HD2之支持部HD2b,且配線基板MPS的頂面WSt之一部分,被軌道HD1之簷部HD1c覆蓋的狀態下,讀取碼MK3。此時,如同上述地,由於未在軌道HD2設置簷部HD1c,故若於軌道HD2所支持之部分配置碼MK3,則可視認碼MK3。此外,如同上述地,若依本實施形態,則藉由形成圖16所示之壩部DM,而可抑制碼MK3被溢料樹脂部MRf覆蓋的情形。因此,若將讀碼器CRD3配置於軌道HD2之支持部HD2b的上方,則讀碼器CRD3可取得碼MK3之影像。
將依據讀碼器CRD3所取得之影像解碼的配線基板MPS之固有資訊(基板ID),傳送至管理伺服器CT1。如此地,藉由在密封體MR形成碼MK2(參考圖18)前,讀取碼MK3,而可依據碼MK3之資訊產生碼MK2。例如,如同於黏晶步驟所說明,配線基板MPS具有不良之元件區域DVP(參考圖18),在主伺服器MS亦登錄有關於不良之元件區域DVP的資訊之情況,可於產生碼MK2前查明不良之元件區域DVP。此一情況,對不良之元件區域DVP,可不形成碼MK2。或,可將係不良之元件區域DVP等資訊編碼而產生碼MK2。
將圖18所示之各元件區域DVP的製造歷程與碼MK2進行連結之作業,例如可藉由圖19所示之管理伺服器CT2施行。因此,作為相對於本實施形態之變形例,亦可在讀取配線基板MPS的碼MK3之前產生複數個碼MK2。然則,如同上述地,自可簡單地識別不良之元件區域DVP的觀點來看,宜在讀取碼MK3後,依據碼MK3之資訊而產生複數個碼MK2。
接著,將已讀取碼MK3的配線基板MPS,沿著圖19所示之保持部HD的軌道HD1搬運至處理部PRU,於處理部PRU中,形成標記MK1(參考圖18)及碼MK2(參考圖18)(標記形成步驟)。
圖19所示之例子中,標示裝置MKM,具備搬運治具(夾臂)CLP,以包夾保持於保持部HD之配線基板MPS的狀態,沿著軌道HD1的延伸方向(圖19中為X方向)搬運。此外,如圖19所示地,軌道HD2,在軌道HD1的延伸方向中,分割為複數部分,將搬運治具CLP插入至分割的軌道HD2之間。如圖21所示地,搬運治具CLP,具有推壓配線基板MPS的頂面WSt側之部分、以及推壓底面WSb側之部分,可在厚度方向包夾配線基板MPS,將其固定。此外,如圖19賦予的箭頭所示意,搬運治具CLP可沿著軌道HD1的延伸方向移動。因此,配線基板MPS,在保持於搬運治具CLP之狀態下,沿著軌道HD1的延伸方向移動。
此外,圖19所示之例子中,於標示裝置MKM的處理部PRU,設置雷射照射裝置LS1。本實施形態中,圖18所示之複數個標記MK1及複數個碼MK2,如圖21所示地,藉由自係光源之雷射照射裝置LS1朝向密封體MR的頂面MRt照射雷射光Lz1而形成。詳而言之,若對密封體MR的頂面MRt照射雷射光Lz1,則密封體MR的頂面MRt之一部分被去除。此一結果,於密封體MR的頂面MRt,分別刻印係凹凸面的標記MK1(參考圖18)及碼MK2(參考圖18)。
此時,如同上述地,在配線基板MPS存在不良之元件區域DVP(參考圖18)的情況,可不在該元件區域DVP形成標記MK1及碼MK2。此一情況,雷射照射的時間縮短,故可減少所需之能量。另,藉由縮短處理時間,而可提高製造效率。
接著,一確認圖18所示之在一個元件區域DVP標示標記MK1及碼MK2的作業結束,則將加工結果透過管理伺服器CT2登錄至主伺服器MS(參考圖19)。在此一時間點,將圖18所示之標示作業中的製造歷程、及係各製品之固有識別資訊(製品ID)的碼MK2連結。例如記錄:將在基板ID為“K001”之配線基板MPS中的區位“X01Y01”之位置製造出的製品ID為“DV001”之製品,以標示裝置MKM依據標示方式(RMK001)進行標示。
另,圖19所示之例子中,利用讀碼器CRD3與CRD4讀取碼MK3的步驟、於密封體MR形成碼的步驟,於不同處施行。此一情況可對複數配線基板MPS連續地施行處理。然則,作為變形例,亦可在處理部PRU中,施行讀取標記MK3的處理。此一情況,使用讀碼器CRD3及讀碼器CRD4中之任一即可。
之後,若判斷為於同一配線基板MPS中,可進一步形成標記MK1及碼MK2之狀態,則往配線基板MPS的下一個加工對象位置前進並重複標示作業。
另一方面,若判斷為對於同一配線基板MPS的加工(此處為標示作業)全部結束,則將標示作業結束之第1片配線基板MPS,自標示裝置MKM的處理部PRU起搬運至卸載部。
接著,如圖19所示地,以卸載部之讀碼器CRD4讀取配線基板MPS的碼MK3。而後,透過管理伺服器CT2向主伺服器MS查詢該基板ID。之後,若查詢的結果,確認此基板ID與以裝載部之讀碼器CRD3讀取到的基板ID一致,則管理伺服器CT2,允許將此配線基板MPS收納於收藏架LK2。
另,上述查詢的結果,在確認到與裝載部之讀碼器CRD3讀取到的基板ID不一致之情況,判斷為異常狀況,中止作業。亦即,中止標示作業,於監視器顯示錯誤的內容。
將結束標記步驟之配線基板MPS收納於收藏架LK2,將此一配線基板MPS的收納結果,透過管理伺服器CT2登錄至主伺服器MS。之後,判斷收藏架LK2是否滿載,在判斷為收藏架LK2未達到滿載,換而言之,此收藏架LK2可進一步收納其他配線基板MPS的情況,重複收納於收藏架LK2之作業,直至判斷為滿載為止。
另,圖19所示之例子中,雖未對收藏架LK2賦予識別資訊,但作為變形例亦可對收藏架LK2賦予識別資訊。此一情況,藉由讀取將形成在收藏架LK2之識別資訊記號化的碼,並透過管理伺服器CT2登錄至主伺服器MS,而能夠以收藏架LK2單位管理製造歷程。
此外,作為相對於本實施形態之變形例,亦可在卸載部中,藉由讀碼器CRD4讀取圖18所示之複數個碼MK2。此一情況,可在標記步驟內確認是否正確形成複數個碼MK2。
<植球步驟> 接著,圖4所示之植球步驟,在配線基板MPS的底面WSb中,於自絕緣膜SR2(參考圖12)露出之複數接合部LD(參考圖12),分別接合複數焊珠(焊料)SB(參考圖2)。本步驟中,例如,以配線基板MPS的底面WSb朝向上方之狀態,藉由將球狀的焊料配置於複數接合部LD上,並施行加熱處理(回焊處理),而將接合部LD與焊珠SB接合。
<單片化步驟> 而後,圖4所示之單片化步驟,沿著圖18所示之切割區域DCP切斷配線基板MPS及密封體MR,在複數元件區域DVP中分別將半導體封裝分離。作為切削方法,可利用刀片切割法,在使邊緣部附著有切削加工用之磨粒的圓盤旋轉之狀態下,沿著切割區域DCP進行。另,在本步驟取得之半導體封裝,為在圖4所示之檢查步驟中係施行檢查之對象物的檢查體。
<檢查步驟> 接著,圖4所示之檢查步驟中,施行外觀檢查、電氣測試等,必要的檢查、測試,挑選適合預先準備之評價標準的良品。而後,將良品,亦即圖1所示之半導體裝置PKG1出貨,或安裝於未圖示的安裝基板。此外,將不符合評價標準的不適合品,因應不符合的內容,供給至修正處理、或廢棄處理。
<壩部之細節> 接著,關於在密封步驟說明的壩部DM,對其詳細構造加以說明。另,本段落,除了圖16所示之壩部DM的構造以外,亦對代表性的變形例加以說明。圖22為,沿著圖16之A-A線的放大剖面圖。此外,圖23~圖25為,顯示係相對於圖22的變形例之壩部的放大剖面圖。此外,圖26為,顯示係相對於圖16的變形例之壩部的放大俯視圖。
如圖16與圖22所示地,壩部DM雖形成於標示區域MKR與元件區域DVP之間,但更嚴格來說,可如同下述方式展現。亦即,壩部DM,形成在密封體MR的本體部MRm與標示區域MKR之間。
例如,如圖22所示地,有在元件區域DVP與框區域FR之間的切割區域DCP,去除絕緣膜SR1及絕緣膜SR1之下層的金屬圖案,沿著切割區域DCP形成溝圖案TR之情況。然則,如圖22所示地,密封體MR的本體部MRm之一部分,形成在較此溝圖案TR更靠近配線基板MPS的邊緣部側。因此,為了阻擋溢料樹脂部MRf的擴散,本實施形態,將與形成在此切割區域DCP的溝圖案TR區別之壩部DM,形成在密封體MR的本體部MRm與標示區域MKR之間。亦即,圖16所示之壩部DM,係用於阻擋往密封體MR的本體部MRm的周圍擴散之溢料樹脂部MRf的擴散所用之阻擋圖案。此外,基於相同理由,如圖13所示地,密封步驟中,壩部DM未被模穴MT1b覆蓋。
此外,圖22所示之壩部DM,係將配線基板MPS的頂面WSt側以絕緣膜SR1覆蓋後,去除絕緣膜SR1及絕緣膜SR1之下層的金屬層ML1之一部分藉以形成的溝圖案。作為將絕緣膜SR1、金屬層ML1的一部分去除之方法,具有利用光微影技術以蝕刻法去除之方法、對欲去除的部分照射雷射光而將其去除之方法。
如圖23所示之變形例的壩部DM1地,若將形成壩部DM1之區域的金屬層ML1預先去除而形成溝圖案,並以覆蓋溝圖案的方式形成絕緣膜SR1,則絕緣膜SR1跟隨金屬層ML1之形狀,而壩部DM1成為凹陷的形狀。
然則,形成係溝圖案之壩部DM的情況,如圖22所示地,構成溢料樹脂部MRf之樹脂,在溝圖案之邊緣的部分(圖22所示之邊緣部DME)中,有因表面張力而被阻擋的傾向。藉由表面張力阻擋的樹脂,擴散方向改變,如圖16所示地以包圍壩部DM的周圍之方式擴散。此表面張力的影響,於溝圖案之邊緣中,在形成有面的延伸方向急遽變化的邊緣部DME之情況變大。此外,邊緣部DME的角度越成為銳角,表面張力的影響變得越大。
另一方面,如圖23所示之壩部DM1地,在溝圖案之邊緣的部分,跟隨下層之金屬層ML1的圖案而形成之情況,不易形成如圖22所示的邊緣部DME,壩部DM之邊緣的部分成為曲面。此一情況,如圖23所示地,構成溢料樹脂部MRf的樹脂變得容易進入溝圖案之中。
因此,自藉由表面張力使阻擋樹脂的擴散變得容易之觀點來看,宜如圖22所示地,藉由在溝圖案之邊緣形成銳角的邊緣部DME之方法,形成壩部DM。如同上述地,以利用光微影技術之方法,或藉由雷射照射至少將絕緣膜SR1的一部分去除之方法,形成的溝圖案之情況,如圖22所示之壩部DM地,容易形成邊緣部DME。
此外,壩部DM,若至少將絕緣膜SR1的頂面WSt側之一部分去除,則不去除金屬層ML1亦可。因此,例如即使為如圖24所示之壩部DM2地,為將絕緣膜SR1去除,且未將金屬層ML1去除的溝圖案,在以邊緣部DME阻擋樹脂的情況,仍可獲得與圖22所示之壩部DM相同的效果。
然則,在如圖22所示地將絕緣膜SR1及金屬層ML1雙方去除而形成壩部DM之情況,可將壩部DM的溝深度形成為較深。此一情況,假設即使為樹脂進入至溝圖案內之情況,仍可抑制樹脂跨越溝圖案而進入至標示區域MKR的情形。
此外,圖22~圖24中,雖說明藉由係溝圖案之壩部DM、DM1、DM2控制樹脂的擴散方向之方法,但亦可如同圖25所示之壩部DM3,在標示區域MKR與密封體MR的本體部MRm之間,設置往配線基板MPS的頂面WSt方向突出之突出構件。
如壩部DM3地形成由突出構件構成之壩部DM3的情況,壩部DM與圖13所示之成型模具MT的模具面MT1a變得容易密接。因此,構成溢料樹脂部MRf的樹脂,雖變得容易擴散至壩部DM3之頂點附近,但可抑制其跨過壩部DM3而擴散之情形。此外,由突出構件構成之壩部DM3的情況,藉由使圖13所示之成型模具MT與壩部DM3密接而抑制樹脂的擴散,故相較於圖22~圖24所示之壩部DM、DM1、DM2,阻擋樹脂的效果大。
壩部DM3,例如可於形成絕緣膜SR1後,使用未圖示之遮罩形成在絕緣膜SR1上。或可將壩部DM3預先成形,藉由黏接材貼附至絕緣膜SR1上。抑或,作為相對於圖25之變形例,在形成金屬層ML1上的壩部DM3之區域,形成未圖示之突出構件後,藉由以覆蓋該突出構件的方式形成絕緣膜SR1,而可形成由絕緣膜SR1構成之壩部DM3。
另,壩部DM3的平面形狀,與圖16所示之壩部DM相同,故省略圖示。然則,與圖16所示之壩部DM同樣地,在以包圍標示區域MKR的周圍之方式,選擇性地形成圖25所示的壩部DM3之情況,在壩部DM的周邊區域,樹脂變得容易漏出,故有溢料樹脂部MRf大範圍地擴散的情況。因此,自減少在一片配線基板MPS中形成之溢料樹脂部MRf的量之觀點來看,如圖22~圖24所示地,由溝圖案構成之壩部DM、DM1、DM2較佳。
接著,對圖16所示之壩部DM的平面形狀加以說明。如圖16所示地,壩部DM,在框區域FR的區域FR2中,以包圍標示區域MKR之周圍的方式,選擇性地形成。然則,標示區域MKR的邊緣部,與配線基板MPS的邊MPs2接觸,並未在邊MPs2側形成壩部DM。換而言之,以構成配線基板MPS之邊緣部的邊MPs2、及壩部DM,包圍標示區域MKR的周圍。
此外,壩部DM,具有:沿著邊MPs2的延伸方向(圖16中為X方向)延伸之部分(長邊部分)DMp1、沿著與邊MPs2之延伸方向垂直的方向(圖16中為Y方向)延伸之部分(第1短邊部分)DMp2、及與部分DMp2相對向而沿著Y方向延伸之部分(第2短邊部分)DMp3。此外,部分DMp2及部分DMp3,其各自之一方的端部與部分DMp1連結,另一方的端部延伸至配線基板MPS的邊MPs2為止。亦即,標示區域MKR,藉由構成配線基板MPS之邊緣部的邊MPs2、及壩部DM,連續地包圍其周圍。
雖省略圖示,但作為相對於圖16之變形例,亦考慮壩部DM的部分DMp2及部分DMp3中之任一方或雙方,未到達至配線基板MPS的邊MPs2為止的實施態樣。然則,如圖16所示地,藉由以壩部DM與邊MPs2將標示區域MKR的周圍連續地包圍,而可抑制因壩部DM改變擴散方向之樹脂迴繞而進入標示區域MKR的情形。
此外,圖16所示的例子中,將壩部DM之部分DMp1、部分DMp2、及部分DMp3,各自直線狀地形成。如此地將部分DMp1、部分DMp2、及部分DMp3各自直線狀地形成之情況,可簡單地施行溝圖案的形成作業。
然則,壩部DM的部分DMp1、部分DMp2、及部分DMp3之平面形狀,除了如圖16所示地呈直線狀地延伸之形狀以外,尚有各種變形例。例如,圖26所示之壩部DM4為,使部分DMp2及部分DMp3,分別自與部分DMp1的連結部分起朝向邊MPs4沿著Y方向曲折並延伸。壩部DM4之情況,構成溢料樹脂部MRf的樹脂擴散,至到達配線基板MPS的邊MPs2為止之路徑距離,變得較圖16所示之壩部DM更長。因此,配線基板MPS的側面變得不易被樹脂弄髒。
<其他變形例> 以上,雖依據實施形態具體地說明本發明人所提出之發明,但本發明並未限定於上述實施形態,自然亦可在未脫離其要旨的範圍進行各種變更。
<變形例1> 例如上述實施形態中,作為將基板ID之資訊編碼的圖形記號之一態樣,雖舉圖16所示之碼MK3為例進行說明,但可應用上述技術的圖形記號尚有各種變形例。例如,作為圖16所示之碼MK3,亦可使用如圖1所示之MK2地,具有定位圖案的二維碼。
此外,例如,對圖16所示之標示區域MKR賦予例如在Y方向不具有資訊的一維碼之情況,若與係二維碼的碼MK3相較,則資訊量雖降低,但在一維碼之一部分被樹脂覆蓋的情況,能夠讀取的可能性提高。然則,如同上述地,自增加可從一片配線基板MPS取得之製品數的觀點來看,宜賦予每單位面積之資訊量多的二維碼。
<變形例2> 此外,例如,上述實施形態,說明在密封步驟中,於沿著配置成型模具MT(參考圖15)之氣孔部VT(參考圖14)的邊MPs2(參考圖14)之區域FR2(參考圖14)設置標示區域MKR的實施態樣。然則,作為變形例,若可於圖14所示之框區域FR中的在區域FR1、區域FR3、或區域FR4配置標示區域MKR,則在此等區域FR1、FR3、FR4設置標示區域MKR亦可。
如同上述實施形態所說明地,以利用成型模具MT(參考圖15)之轉移模製方式形成密封體MR(參考圖14)的情況,構成圖16所示之溢料樹脂部MRf的樹脂,容易沿著氣孔部VT(參考圖15)擴散。因此,密封步驟中,若將標示區域MKR配置於未配置氣孔部VT之區域FR1、區域FR3、或區域FR4,則變得容易抑制樹脂進入至標示區域MKR。
然則,如同上述實施形態所說明,自增加可從一片配線基板MPS取得之製品數的觀點來看,區域FR3及區域FR4中配線基板MPS的邊緣部與密封體MR的本體部MRm之距離以短距離較佳。此外,於區域FR1配置澆口圖案GTp(參考圖5),故空白區域較區域FR2變得更小。另,轉移模製方式所進行之密封步驟中,若將未配置氣孔部VT的邊,與配置有氣孔部VT的邊比較,則相對地樹脂雖難以擴散,但即使為未配置氣孔部VT的邊,仍依樹脂的流動性、供給壓力之條件、或成型模具與配線基板MPS之密接性等條件,而有樹脂漏出情況。因此,假設即使為將標示區域MKR配置於區域FR1、區域FR3、或區域FR4的情況,仍宜於標示區域MKR與密封體MR的本體部MRm之間設置圖16與圖22所示的壩部DM、或上述各變形例的壩部,以控制溢料樹脂部MRf擴散之方向。
<變形例3> 此外,例如上述實施形態中,作為半導體裝置之例子,使用具有配線基板WS的BGA型之半導體裝置PKG1進行說明,該配線基板WS形成有絕緣層、形成於絕緣層之複數配線、及形成於絕緣層的複數端子。然則,半導體裝置之封裝態樣具有各種變形例。例如,作為在上述實施形態說明的基材準備步驟中準備之基材,可取代配線基板,而使用引線框等金屬製之基材製造。
將引線框等金屬製之零件作為基材使用的情況,相較於配線基板MPS,基材的平坦度高。此外,引線框等金屬製之基材,即使強力推壓仍不易發生配線的斷線等,故可提高在密封步驟中,以成型模具MT(參考圖15)包夾基材時的推壓力(夾持力)。因此,使用金屬製之基材的情況,於密封步驟中,可提高圖15所示之模具面MT1a與基材的密接性。藉此,可抑制密封步驟中之樹脂漏出。
此外,與上述實施形態同樣地,作為將配線基板MPS作為基材的半導體裝置之變形例,具有未與圖2所示之複數焊珠SB連接,且露出複數接合部(或於複數接合部LD之露出面形成焊料膜)的LGA(Land Grid Array, 地柵陣列)型之半導體裝置。BGA或LGA等,將外部端子行列狀地配置於配線基板WS的安裝面之所謂的面積陣列型之半導體裝置,可將半導體裝置之安裝面作為端子的配置空間有效活用。因此,相較於使用引線框製造之QFP(Quad Flat Package, 四面扁平封裝)、QFN(Quad Flat Non-leaded package, 四面扁平無引線封裝),可增加每單位面積的端子數。
<變形例4> 此外,例如上述實施形態,作為將半導體晶片CP與配線基板WS電性連接的導電性構件,對使用引線BW之實施態樣進行說明。然則,將半導體晶片CP與配線基板WS電性連接之方法尚有各種變形例。例如,亦可在使圖2所示之半導體晶片CP的表面CPt與配線基板WS的頂面WSt相對向之狀態,利用所謂的覆晶連接方式,將半導體晶片CP搭載於配線基板WS上。此一情況,藉由與半導體晶片CP之複數焊墊PD連接的複數突起電極(省略圖示),將半導體晶片CP與配線基板WS電性連接。
如同上述實施形態所說明,使用複數引線BW將半導體晶片CP與配線基板WS電性連接之情況,在密封步驟中,若樹脂的供給壓力變高,則有產生樹脂被推壓而引線BW的迴路形狀變形之所謂被稱作「引線變形」的現象發生之疑慮。如同上述實施形態所說明,在將引線BW的線徑減細之情況,特別容易發生變形。因此,為了降低密封步驟中樹脂的供給壓力,而有增高樹脂的流動性之必要。此一結果,密封步驟中,樹脂變得容易往成型模具MT的模穴MT1b(參考圖15)之外部漏出,圖16所示之溢料樹脂部MRf變得容易擴散。
另一方面,如上述變形例地,在不藉由引線BW地,將半導體晶片CP與配線基板WS電性連接之情況,亦可不考慮引線變形,故可將樹脂的供給壓力增高。此一情況,藉由將樹脂之黏性增高,而使樹脂變得不易漏出。
<變形例5> 此外,例如上述實施形態中,作為形成密封體MR之方法,列舉形成包覆複數元件區域DVP全體之密封體MR的MAP方式加以說明。然則,作為變形例,亦可利用分件模製方式,於複數元件區域DVP分別逐一配置模穴,在各個元件區域DVP個別地形成密封體。圖27為,顯示相對於圖13之變形例的放大剖面圖。
在採用分件模製方式的情況,如圖27所示之變形例地,模穴MT1b以不與切割區域DCP重合的方式,配置於元件區域DVP之內側。因此,以分件模製方式形成之密封體MR2的本體部MRm,以不與切割區域DCP重合的方式形成在元件區域DVP之內側。
亦即,分件模製方式的情況,相較於圖13所示之MAP方式的例子,自密封體MR2之本體部MRm起至標示區域MKR為止的距離變長。因此,分件模製方式的情況,相較於MAP模製方式的情況,溢料樹脂部MRf(參考圖16)變得難以到達標示區域MKR。
<變形例6> 此外,例如上述實施形態,對於圖4所示之各製程中,在施行加工處理前後讀取標記MK3的實施態樣進行說明。然則,並未限定於在全部的加工處理前後讀取標記MK3之實施態樣。例如,在判斷為製造歷程之管理重要性低的製程,可省略讀取標記MK3的步驟。此外,自登錄基板ID,施行加工處理之觀點來看,在施行加工處理前、及施行加工處理後中之任一方,讀取標記MK3即可。
此外,上述實施形態說明的植球步驟及單片化步驟,與在該黏晶步驟中使用圖10說明之方法同樣地,亦可包含讀取形成在配線基板MPS的碼MK3,並將讀取到的資訊(基板ID)登錄至具備記憶裝置之主伺服器MS的步驟。
然則,圖16所示之碼MK3,以跨過切割區域DCP的方式形成,故無法在單片化步驟後讀取碼MK3。此一情況,藉由讀取圖1所示之形成在密封體MR的碼MK2,而可識別製造歷程。
<變形例7> 此外,例如雖如同上述地對各種變形例進行說明,但亦可將上述說明之各變形例彼此組合而應用。
其他,於下方記載揭露於實施形態之內容的一部分。
(1)一種半導體裝置之製造方法,包含以下步驟: (a)準備具有第1面、設置於該第1面的複數元件區域、設置於該第1面且設置於該複數元件區域之外側的框區域、及設置於該框區域的標示區域之基材的步驟;此處,該第1面,具有第1邊、及與該第1邊對向的第2邊;該框區域,具有位於該複數元件區域與該第1邊之間的第1區域、及該第1區域以外的第2區域; (b)於該(a)步驟之後,對設置於該第2區域之該標示區域賦予第1識別資訊,將該第1識別資訊登錄至伺服器的步驟; (c)於該(b)步驟之後,將複數半導體晶片分別搭載於該複數元件區域的步驟; (d)於該(c)步驟之後,以使該複數半導體晶片位於設置在第1模具之模穴內的方式,藉由第1模具與第2模具夾持該基材,自該基材之該第1邊側起對該模穴內供給樹脂,藉以將該複數半導體晶片以該樹脂密封,形成密封體的步驟; (e)於該(d)步驟之後,讀取該第1識別資訊的步驟; (f)於該(d)步驟之後,在該密封體新形成第2識別資訊的步驟;此處,在該框區域中的該標示區域與該複數元件區域之間,於該(d)步驟之前,形成壩部。
BF‧‧‧端子
BW‧‧‧引線
CL‧‧‧殘料部
CLP‧‧‧搬運治具
CMR‧‧‧晶片搭載區域
CP‧‧‧半導體晶片
CPb‧‧‧背面
CPs‧‧‧側面
CPt‧‧‧表面
CRD1、CRD2、CRD3、CRD4‧‧‧讀碼器
CT1、CT2‧‧‧管理伺服器
DB‧‧‧黏接材
DBM‧‧‧黏晶裝置
DCP‧‧‧切割區域
DLV1‧‧‧搬運治具
DM、DM1、DM2、DM3、DM4‧‧‧壩部
DME‧‧‧邊緣部
DMp1‧‧‧部分(長邊部分)
DMp2‧‧‧部分(第1短邊部分)
DMp3‧‧‧部分(第2短邊部分)
DVP‧‧‧元件區域
EP‧‧‧推壓治具
FR‧‧‧框區域
FR1、FR2、FR3、FR4‧‧‧區域
GT‧‧‧澆口部
GTp‧‧‧澆口圖案
GTw‧‧‧寬度
HD‧‧‧保持部(導軌)
HD1‧‧‧軌道(保持治具)
HD1b‧‧‧支持部
HD1c‧‧‧簷部
HD1g‧‧‧引導部
HD2‧‧‧軌道(保持治具)
HD2b‧‧‧支持部
HD2g‧‧‧引導部
IL‧‧‧絕緣層
ILb‧‧‧底面
ILt‧‧‧頂面
LD‧‧‧接合部
LK1、LK2‧‧‧收藏架
LS1‧‧‧雷射照射裝置
Lz1‧‧‧雷射光
MK1‧‧‧標記
MK2、MK3‧‧‧碼
MKM‧‧‧標示裝置
MKR‧‧‧標示區域
ML1‧‧‧金屬層
MPS‧‧‧配線基板
MPs1、MPs2、MPs3、MPs4‧‧‧邊
MR、MR2‧‧‧密封體
MRb‧‧‧底面
MRc‧‧‧殘料樹脂部
MRf‧‧‧溢料樹脂部
MRg‧‧‧澆口樹脂部
MRm‧‧‧本體部
MRp‧‧‧樹脂
MRs‧‧‧側面
MRt‧‧‧頂面
MS‧‧‧主伺服器
MT‧‧‧成型模具
MT1‧‧‧上模具(第1模具)
MT1a‧‧‧模具面
MT1b‧‧‧模穴
MT2‧‧‧下模具(第2模具)
MT2a‧‧‧模具面
PD‧‧‧焊墊
PJ‧‧‧柱塞
PKG1‧‧‧半導體裝置
PRU‧‧‧處理部
PT‧‧‧釜部
RN‧‧‧澆道部
SB‧‧‧焊珠
SR1、SR2‧‧‧絕緣膜
SRk‧‧‧開口部
STK1‧‧‧疊式存儲器
TR‧‧‧溝圖案
VT‧‧‧氣孔部
VTp‧‧‧孔圖案
VTw‧‧‧寬度
WBM‧‧‧引線接合裝置
WH‧‧‧半導體晶圓
WR、WRs‧‧‧配線
WRv‧‧‧層間配線
WS‧‧‧配線基板
WSb‧‧‧底面
WSs‧‧‧側面
WSt‧‧‧頂面
圖1係實施形態之半導體裝置的俯視圖。 圖2係沿著圖1之A-A線的剖面圖。 圖3係在去除圖1所示之密封體的狀態下顯示半導體裝置之內部構造的透視俯視圖。 圖4係顯示使用圖1~圖3說明之半導體裝置的組裝步驟之流程的說明圖。 圖5係顯示以圖4所示之基材準備步驟準備的配線基板之全體構造的俯視圖。 圖6係圖5之A部的放大俯視圖。 圖7係沿著圖6之A-A線的放大剖面圖。 圖8係顯示於圖6所示的配線基板搭載複數半導體晶片之狀態的放大俯視圖。 圖9係顯示於圖7所示的配線基板搭載半導體晶片之狀態的放大剖面圖。 圖10係示意圖4所示的黏晶步驟之細節的說明圖。 圖11係顯示將圖8所示的半導體晶片與配線基板的端子,藉由引線電性連接之狀態的放大俯視圖。 圖12係顯示將圖9所示的半導體晶片與配線基板的端子,藉由引線電性連接之狀態的放大剖面圖。 圖13係顯示在以成型模具包夾圖12所示之複數元件形成區域的狀態下,對成型模具的模穴內供給樹脂之狀態的放大剖面圖。 圖14係顯示自圖13所示之成型模具取出配線基板的狀態之全體構造的俯視圖。 圖15係示意圖13所示之成型模具的剖面觀察之構造的說明圖。 圖16係圖14之A部的放大俯視圖。 圖17係示意將圖14所示之密封體的本體部與澆口樹脂部分離之澆口剪斷步驟的說明圖。 圖18係顯示在去除圖14所示之密封體的澆口樹脂部後,於密封體的頂面形成有標記及碼之狀態的放大俯視圖。 圖19係示意圖4所示的標記步驟之流程的說明圖。 圖20係顯示在沿著圖19之A-A線的剖面中,讀取配線基板之碼的步驟之說明圖。 圖21係顯示在沿著圖19之B-B線的剖面中,於密封體之頂面形成標記及碼的步驟之說明圖。 圖22係沿著圖16之A-A線的放大剖面圖。 圖23係顯示係相對於圖22的變形例之壩部的放大剖面圖。 圖24係顯示係相對於圖22的另一變形例之壩部的放大剖面圖。 圖25係顯示係相對於圖22的另一變形例之壩部的放大剖面圖。 圖26係顯示係相對於圖16的變形例之壩部的放大剖面圖。 圖27係顯示相對於圖13之變形例的放大剖面圖。

Claims (12)

  1. 一種半導體裝置之製造方法,包含以下步驟:(a)準備具有第1面、設置於該第1面的複數元件區域、分別搭載於該複數元件區域之複數半導體晶片、設置於該第1面且設置於該複數元件區域之外側的框區域、設置於該框區域之一部分的標示區域、及賦予至該標示區域的第1識別資訊之基材的步驟;此處,該第1面,具有第1邊、及與該第1邊對向的第2邊;該框區域,具有位於該複數元件區域與該第1邊之間的第1區域、及該第1區域以外的第2區域;該標示區域,設置於該第2區域;(b)於該(a)步驟之後,以使該複數半導體晶片位於設置在第1模具之模穴內的方式,藉由該第1模具與第2模具夾持該基材,自該基材之該第1邊側起對該模穴內供給樹脂,藉以將該複數半導體晶片以該樹脂密封,形成密封體的步驟;(c)於該(b)步驟之後,讀取該第1識別資訊的步驟;以及(d)於該(b)步驟之後,對該密封體新賦予第2識別資訊的步驟;此處,該框區域之中,在該標示區域與該複數元件區域之間,於該(b)步驟之前,形成壩部,其中,該第1模具包括:澆口部,與該模穴連通;以及氣孔部,隔著該模穴配置於該澆口部之相反側,與該模穴連通;該(b)步驟中,自配置於該基材之該第1邊側的該澆口部起供給該樹脂,並將該模穴內的氣體自配置於該基材之該第2邊側的該氣孔部排出;該框區域的該第2區域,位於該第2邊與該複數元件區域之間。
  2. 如申請專利範圍第1項的半導體裝置之製造方法,其中,該基材,係包含絕緣層、形成於該絕緣層之複數配線、及形成於該絕緣層之複數端子的配線基板。
  3. 如申請專利範圍第1項的半導體裝置之製造方法,其中,該基材,係包含形成於該第1面側之第1絕緣膜的配線基板;於該基材之該第1邊側,形成複數澆口圖案,該複數澆口圖案係自該第1絕緣膜露出的金屬圖案,配置為與該(b)步驟中該樹脂之供給口重合的位置;於該基材之該第2邊側,形成複數孔圖案,該複數孔圖案係形成於該第1絕緣膜的溝圖案,配置為與該(b)步驟中該模穴內的氣體之排出口重合的位置;在該基材之該第1邊及該第2邊之延伸方向中,該複數澆口圖案的個別之寬度,較該複數孔圖案的個別之寬度更大。
  4. 如申請專利範圍第3項的半導體裝置之製造方法,其中,該框區域的該第2區域,位於該第2邊與該複數元件區域之間。
  5. 如申請專利範圍第4項的半導體裝置之製造方法,其中,該複數孔圖案,形成於該第2區域;該標示區域,形成在該複數孔圖案中之相鄰的孔圖案之間。
  6. 如申請專利範圍第1項的半導體裝置之製造方法,其中,該半導體晶片,與形成於該基材之複數端子,係藉由複數引線電性連接;該(b)步驟,於該模穴內將該複數半導體晶片及該複數引線以該樹脂密封而形成該密封體。
  7. 如申請專利範圍第1項的半導體裝置之製造方法,其中,該壩部,係形成於該基材之該第1面的溝圖案。
  8. 如申請專利範圍第1項的半導體裝置之製造方法,其中,該基材,係包含絕緣層、形成於該絕緣層之複數配線、形成於該絕緣層之複數端子、及在該第1面側中覆蓋該複數配線之第1絕緣膜的配線基板;該壩部,係藉由將該第1絕緣膜去除而形成的溝圖案。
  9. 如申請專利範圍第1項的半導體裝置之製造方法,其中,該基材之該第1面,呈四邊形;該壩部包含:第1部分,沿著係形成有該標示區域的邊之延伸方向的第1方向延伸;第2部分,沿著與該第1方向垂直的第2方向延伸;以及第3部分,與該第2部分對向而沿著該第2方向延伸;該第2部分及該第3部分,各自將一方之端部與該第1部分連結,並使另一方之端部延伸至形成有該標示區域的邊為止。
  10. 如申請專利範圍第9項的半導體裝置之製造方法,其中,該第1部分、該第2部分、及該第3部分,分別呈直線狀的延伸。
  11. 如申請專利範圍第9項的半導體裝置之製造方法,其中,該第2部分及該第3部分中之一方或雙方,以對該第2方向蜿蜒的方式延伸。
  12. 如申請專利範圍第1項的半導體裝置之製造方法,其中,該(b)步驟中,藉由在以使該複數元件區域位於一個模穴內的方式將該基材配置於該第1模具與該第2模具之間的狀態下,將該複數元件區域整體密封,藉以形成該密封體。
TW104121244A 2014-07-07 2015-07-01 半導體裝置之製造方法 TWI653693B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014139269A JP6387256B2 (ja) 2014-07-07 2014-07-07 半導体装置の製造方法
JP2014-139269 2014-07-07

Publications (2)

Publication Number Publication Date
TW201614741A TW201614741A (en) 2016-04-16
TWI653693B true TWI653693B (zh) 2019-03-11

Family

ID=55017528

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104121244A TWI653693B (zh) 2014-07-07 2015-07-01 半導體裝置之製造方法

Country Status (5)

Country Link
US (2) US9293383B2 (zh)
JP (1) JP6387256B2 (zh)
KR (1) KR102325824B1 (zh)
CN (1) CN105244290B (zh)
TW (1) TWI653693B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102412611B1 (ko) * 2015-08-03 2022-06-23 삼성전자주식회사 인쇄회로기판(pcb)과 그 제조방법, 및 그 pcb를 이용한 반도체 패키지 제조방법
JP2017220582A (ja) * 2016-06-08 2017-12-14 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
CN106203563A (zh) * 2016-06-23 2016-12-07 重庆炬野科技发展有限公司 二维码生码方法及系统
WO2018126336A1 (zh) * 2017-01-03 2018-07-12 深圳市汇顶科技股份有限公司 一种封装芯片的基板结构
JP7018338B2 (ja) * 2018-03-19 2022-02-10 ファスフォードテクノロジ株式会社 ダイボンディング装置および半導体装置の製造方法
US10847471B2 (en) 2018-07-17 2020-11-24 Intel Corporation Dielectric filler material in conductive material that functions as fiducial for an electronic device
JP2022045949A (ja) * 2020-09-10 2022-03-23 イビデン株式会社 プリント配線板およびその製造方法
WO2023008199A1 (ja) 2021-07-26 2023-02-02 デンカ株式会社 接合基板、回路基板及びその製造方法、並びに、個片基板及びその製造方法
CN114823419B (zh) * 2022-04-02 2022-11-22 法诺信息产业有限公司 一种具有高适配性的半导体芯片智能制造系统

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4793610B2 (ja) 2001-03-29 2011-10-12 新日本無線株式会社 半導体装置用基板及び半導体装置の製造方法
JP2003168696A (ja) * 2001-12-03 2003-06-13 Hitachi Ltd 半導体装置の製造方法
JP2004179576A (ja) * 2002-11-29 2004-06-24 Ngk Spark Plug Co Ltd 配線基板及びその製造方法
JP2004349399A (ja) * 2003-05-21 2004-12-09 Nec Corp 部品実装基板
JP4243177B2 (ja) * 2003-12-22 2009-03-25 株式会社ルネサステクノロジ 半導体装置の製造方法
JP2006351607A (ja) * 2005-06-13 2006-12-28 Sony Corp 回路基板及びその製造方法、並びに半導体パッケージの製造方法
JP2010108989A (ja) * 2008-10-28 2010-05-13 Shinko Electric Ind Co Ltd 半導体装置及び半導体装置の製造方法
JP5263009B2 (ja) * 2009-06-02 2013-08-14 株式会社村田製作所 基板の製造方法
JP4900432B2 (ja) * 2009-07-21 2012-03-21 株式会社村田製作所 樹脂封止型電子部品の製造方法及び樹脂封止型電子部品の集合体
JP5315186B2 (ja) * 2009-09-18 2013-10-16 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP2011091145A (ja) * 2009-10-21 2011-05-06 Sanyo Electric Co Ltd 半導体装置及びその製造方法
JP5666211B2 (ja) * 2010-09-01 2015-02-12 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. 配線基板及び半導体装置の製造方法
US20120290117A1 (en) * 2011-05-13 2012-11-15 Jane-Yau Wang Vibration compensation during trim and form and marking

Also Published As

Publication number Publication date
US20160172307A1 (en) 2016-06-16
TW201614741A (en) 2016-04-16
CN105244290B (zh) 2019-06-11
US9293383B2 (en) 2016-03-22
KR102325824B1 (ko) 2021-11-11
CN105244290A (zh) 2016-01-13
JP2016018833A (ja) 2016-02-01
KR20160005649A (ko) 2016-01-15
JP6387256B2 (ja) 2018-09-05
US20160005665A1 (en) 2016-01-07

Similar Documents

Publication Publication Date Title
TWI653693B (zh) 半導體裝置之製造方法
JP4243177B2 (ja) 半導体装置の製造方法
US7377031B2 (en) Fabrication method of semiconductor integrated circuit device
KR100702968B1 (ko) 플로팅된 히트 싱크를 갖는 반도체 패키지와, 그를 이용한적층 패키지 및 그의 제조 방법
US7288440B2 (en) Method of manufacturing a semiconductor device
JP3751587B2 (ja) 半導体装置の製造方法
JP2000162275A (ja) 半導体試験方法及び半導体試験装置
JP2012195330A (ja) 半導体装置の製造方法
KR100216840B1 (ko) 반도체 패키지용 인쇄회로기판 스트립
JP2007036273A (ja) 半導体集積回路装置の製造方法
US11538732B2 (en) Method for forming board assembly with chemical vapor deposition diamond (CVDD) windows for thermal transport
US20050106786A1 (en) Method of manufacturing a semiconductor device
US5621242A (en) Semiconductor package having support film formed on inner leads
JP2004214430A (ja) 回路基板、これを使用して製造した成形品、及び成形品製造方法
JP3723545B2 (ja) 半導体装置
US8878070B2 (en) Wiring board and method of manufacturing a semiconductor device
JP5592526B2 (ja) 樹脂封止型半導体装置の製造方法
JP5308464B2 (ja) 半導体装置の製造方法
JP2001358287A (ja) 半導体装置
JP2007081232A (ja) 半導体装置の製造方法
JP2001358286A (ja) 半導体装置
JP3938876B2 (ja) 半導体装置の製造方法
JP2012256627A (ja) 半導体装置の製造方法
JP2004172647A (ja) 半導体装置
JP5444382B2 (ja) 樹脂封止型半導体装置