TWI629808B - 在金屬化層之下具有應力緩衝層的發光二極體 - Google Patents

在金屬化層之下具有應力緩衝層的發光二極體 Download PDF

Info

Publication number
TWI629808B
TWI629808B TW103123043A TW103123043A TWI629808B TW I629808 B TWI629808 B TW I629808B TW 103123043 A TW103123043 A TW 103123043A TW 103123043 A TW103123043 A TW 103123043A TW I629808 B TWI629808 B TW I629808B
Authority
TW
Taiwan
Prior art keywords
layer
metal
led
stress buffer
contact
Prior art date
Application number
TW103123043A
Other languages
English (en)
Other versions
TW201511367A (zh
Inventor
沙爾曼 雅克藍
鄒權寶
Original Assignee
皇家飛利浦有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 皇家飛利浦有限公司 filed Critical 皇家飛利浦有限公司
Publication of TW201511367A publication Critical patent/TW201511367A/zh
Application granted granted Critical
Publication of TWI629808B publication Critical patent/TWI629808B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • H01L33/486Containers adapted for surface mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0016Processes relating to electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0025Processes relating to coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0066Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)
  • Led Device Packages (AREA)

Abstract

在一藍寶石基板之一經圖案化表面上磊晶生長半導體LED層。該經圖案化表面改良光提取。該等LED層包含一p型層及一n型層。蝕刻該等LED層以曝露該n型層。圖案化一或多個第一金屬層以電接觸該p型層及該n型層以形成一p金屬觸點及一n金屬觸點。在該等第一金屬層上方旋轉塗佈一介電聚合物應力緩衝層以在該等第一金屬層上方形成一實質上平面表面。該應力緩衝層具有曝露該p金屬觸點及該n金屬觸點之開口。在該應力緩衝層上方形成金屬焊料墊,且該等金屬焊料墊透過該應力緩衝層中之該等開口電接觸該p金屬觸點及該n金屬觸點。該應力緩衝層充當一緩衝物以適應該等焊料墊與下伏層之CTE之差異。

Description

在金屬化層之下具有應力緩衝層的發光二極體
本發明係關於封裝發光二極體(LED),且特定而言,係關於一種在LED半導體層與一焊料墊金屬化層之間的應力緩衝層。
薄膜覆晶(TFFC)LED在與發光表面對置之底部表面上具有陽極及陰極觸點。因而,此等TFFC LED利用整個頂部晶粒區表面用於光輸出,此乃因用於一導線接合之頂部側(光輸出側)金屬化並非必需的。然而,對於TFFC LED,通常使用晶粒級程序(包含藍寶石基板剝離(針對基於GaN之LED)及磊晶層(EPI)粗糙化(以改良光提取)),此顯著地增加封裝成本。不需要移除藍寶石基板而仍達成良好光輸出提取將係有益的。
傳統TFFC LED具有形成於LED半導體層上之曝露p及n型半導體層之部分之一剛性介電層。然後,在介電層上方沈積直接接觸p及n型半導體層之一相對薄之經圖案化金屬層(或若干層)以形成金屬與p及n型半導體層之間之一歐姆接觸。然後(諸如)藉由電鍍而在(若干)薄歐姆接觸金屬層上方形成厚得多的金屬墊(亦包括各個金屬層),以供用作將LED安裝至一印刷電路板或其他基板之LED之焊料墊。然後可在該等焊料墊上沈積焊料凸塊。
此等傳統TFFC LED及程序之一問題係(諸如)由於失配之熱膨脹 係數(CTE)而在半導體層、(若干)薄金屬層與厚墊層之間存在應力。因而,(諸如)在操作或處理期間LED之熱循環形成可致使金屬層彼此脫層且自半導體層脫層或致使應力集中點處之脆性層開裂(此可致使故障)之應力。提供一種減小此應力以增加LED之可靠性之技術將係有益的。
傳統TFFC LED及程序之另一問題係在其上形成厚焊料墊之表面並非平面的。因而,難以獲得具有均勻厚度之平坦焊料墊。具有均勻厚度之平坦焊料墊對LED與印刷電路板或其他基板之間之電及熱傳導係有益的。提供一種在沈積(例如,電鍍)焊料墊之前平坦化LED結構之「底部」表面之技術將係有益的。
本發明之一項實施例藉由使用圖案化藍寶石基板以用於經改良光提取且在厚金屬焊料墊與歐姆接觸半導體層之薄金屬之間形成一應力緩衝層之一晶圓級晶片尺寸封裝(WLCSP)程序而解決所有以上問題。應力緩衝層亦在形成厚焊料墊之前平坦化LED之底部表面。此有助於形成較平坦且較均勻焊料墊以用於經改良電及熱傳導率。藉由保持藍寶石基板作為經封裝LED之部分,在最終封裝中存在用於薄LED層之一有益剛性機械支撐。亦避免移除基板之成本。
本文闡述之晶圓級程序減小裝置之總製作成本,改良可靠性且維持電、熱及光方面之最佳整體效能。
10‧‧‧經圖案化藍寶石基板/基板/目標基板/藍寶石基板
12‧‧‧表面/經粗糙化表面
14‧‧‧n型層
16‧‧‧作用層
18‧‧‧p型層
20‧‧‧單個發光二極體層/金屬層/發光二極體層/層
22‧‧‧金屬層/薄反射性金屬層/層
24‧‧‧層/金屬層
26‧‧‧位置
28‧‧‧介電層
30‧‧‧金屬層/層
32‧‧‧p金屬觸點
33‧‧‧n金屬觸點
34‧‧‧選用薄鈍化層/鈍化層/選用鈍化層
36‧‧‧應力緩衝層
38‧‧‧導通體開口
44‧‧‧焊料墊
45‧‧‧焊料墊
48A‧‧‧焊料凸塊
48B‧‧‧焊料凸塊
52‧‧‧刀片
54‧‧‧虛線
圖1係具有在經圖案化表面上方磊晶生長之LED層之一經圖案化藍寶石基板之一部分的一剖面視圖。
圖2圖解說明形成至p及n型LED層之歐姆接觸之分佈式金屬觸點。
圖3圖解說明沈積於分佈式金屬觸點上方且經圖案化以曝露分佈 式金屬觸點之部分之一平面應力緩衝層。亦展示在應力緩衝層與分佈式金屬觸點之間用於形成一密封且阻擋來自隨後形成之金屬焊料墊之金屬原子遷移之一選用鈍化層。
圖4圖解說明在平面應力緩衝層上方電鍍之相對厚金屬焊料墊及分佈式金屬觸點之經曝露部分。
圖5圖解說明沈積於金屬焊料墊上之焊料凸塊。
圖6圖解說明藉由雷射劃線及折斷而經單粒化之基板。
圖7圖解說明在使用圖6之單粒化方法經單粒化之後之一單個LED。在圖7中除去選用鈍化層。
圖8圖解說明在使用機械鋸切(針對藍寶石基板)與劃線及折斷(針對LED層)之一組合經單粒化之後之具有經簡化金屬層之一單個LED,造成基板之邊緣變粗糙且基板變窄。
用相同編號標示相同或類似元件。
圖1至圖8圖解說明根據本發明之一項實施例之一晶圓級程序流程。為簡單起見,在一大得多的晶圓上僅展示一單個LED區。展示用於一所圖解說明之LED區之每一步驟適用於大晶圓上之所有LED區。
參考圖1,形成LED之一晶圓之程序流程開始於一經圖案化藍寶石基板(PSS)10。基板10通常將具有一圓盤形狀且對LED所發射之光係實質上透明的。(諸如)藉由研磨、噴「砂」、化學蝕刻、電漿蝕刻或其他粗糙化程序來使一個表面12粗糙化(圖案化)。該粗糙化藉由減小全內反射(TIR)而改良光提取。可以任何有序或隨機方式圖案化基板10之表面12以改良光提取。
通常在移除藍寶石基板之後執行粗糙化一習用覆晶LED之半導體層發光表面。相反,本發明程序保持藍寶石基板且粗糙化其生長表面。
在一項實施例中,然後在基板10之經粗糙化表面12上方磊晶生長習用的基於GaN之半導體LED層。在一項實施例中,在表面12上方生長n型層14,隨後係一作用層16及p型層18。在一項實施例中,在致能LED時,作用層16產生藍光。
為簡單起見,在其餘圖中將各個半導體LED層展示為一單個LED層20。
在圖2中,執行一標準程序流程以形成薄金屬歐姆接觸。(諸如)藉由濺鍍在p型層之表面上沈積一薄反射性金屬層22(諸如,銀、鎳或一合金)或多個層且進行圖案化。金屬層22在退火之後形成與p型層之一歐姆接觸。
然後在金屬層22上方沈積鈦、鎢或任何合金之一金屬層24且進行圖案化。金屬層24改良至一後續金屬層之黏附。層24亦可用作阻擋原子跨越層遷移之一障壁層。金屬層24可被稱為一介面層。金屬層22與金屬層24之組合之厚度通常將小於一微米。
在位置26處蝕刻LED層20以移除p型層與作用層之部分以曝露n型層。
然後將一介電層28沈積於表面上方且在位置26處進入開口。然後圖案化介電層28以曝露金屬層24之部分且曝露在位置26處之n型層。
然後將一較厚金屬層30(諸如,鋁、鎳、一個鈦鎢合金、銅、金或合金)沈積於介電層28上方且進入開口以歐姆接觸p型層及n型層。金屬層20可係堆疊層。然後圖案化金屬層30以分離p金屬觸點32與n金屬觸點33。金屬層30可係數微米厚。
以上金屬化程序可係習用的,因此熟習此項技術者不需要進一步細節。
至p型層及n型層之金屬連接可分佈於整個LED區上方以跨越LED 更均勻地分佈電流。此將提供來自LED之頂部表面之一實質上均勻之光發射。
由於金屬層30填充開口且經蝕刻,因此所得之金屬層30並非平面的。若電鍍金屬層30以形成金屬焊料墊,則該等焊料墊將不係平面的且不係均勻厚的。需要為良好電及熱傳導率而提供平面且均勻厚之焊料墊。
在圖3中,沈積一選用薄鈍化層34(諸如,PECVD SiNx)以阻擋鋁原子自一隨後形成之焊料墊遷移至半導體層中。取決於層22、24及30以及焊料墊所使用之金屬,可不需要鈍化層34。鈍化層34亦可用於對任何濕氣或惡劣/腐蝕環境之氣密式密封。鈍化層34之一典型厚度可係0.5um至1.5um,且較佳地係0.8um至1.2um。SiNx係對濕氣之一習知障壁層,但亦可使用SiOx(或SiO2)或一SiOx/SiNx混合物。
由於鈍化層34係藉由一PECVD程序形成,因此其在非平面表面上方將係相當均勻的,因此其表面將不係平面的。
接著,在圖3中,(例如,藉由旋轉式塗佈)將一應力緩衝層(SBL)36(諸如,苯并環丁烯(BCB))塗佈至表面上。SBL 36係以一液態形式沈積之一介電聚合物。因而,沈積程序形成SBL36之一平面層。亦可使用藉由蒸發之沈積。在一項實施例中,SBL層36之厚度係1um至3um。
在藉由加熱固化SBL 36之前,將SBL 36遮蔽、曝光及顯影以形成曝露鈍化層34之一或多個導通體開口38。光BCB係市售的且具有一光阻劑之性質。然後固化SBL 36。藉由使用SBL 38作為一遮蔽層來執行一鈍化層34蝕刻。此曝露p金屬觸點32及n金屬觸點33。
適合SBL 36材料(諸如,BCB、PBO:聚苯并惡唑或PI:聚醯亞胺)之典型熱傳導率係約0.3W/m.K。由於SBL 36係薄的,因此此對針對一1mm2晶粒大小之極佳熱傳導率係充足的。在固化及鈍化蝕刻之 後之一典型SBL 36厚度應係最小約1um以提供充分階梯覆蓋,此對電崩潰強度係足夠的。
應注意,蝕刻至LED層20中之蝕刻步驟亦圍繞每一LED區形成一溝渠,該溝渠至少部分地填充有SBL 36及鈍化層34以用於對LED增加保護/密封。
在圖4中,沈積一金屬再分佈層(RDL),該金屬再分佈層經圖案化以形成電連接至p型及n型LED層20之焊料墊44及45。首先,(諸如)藉由濺鍍或蒸鍍來沈積一晶種金屬層堆疊(例如,1000/2000埃厚之TiW/Cu),隨後進行微影術(光阻劑塗佈、光阻劑之曝光及顯影)以僅曝露將電鍍之彼等區。然後電鍍經曝露RDL堆疊(諸如,具有達2um至20um/2um/0.3um厚度之Cu/Ni/Au)。汽提光阻劑,隨後蝕刻經曝露晶種金屬堆疊,造成圖4之結構。Ni用作一焊接障壁層且Au用作一焊接潤濕層。電鍍係用於形成厚焊料墊之一眾所周知之程序。
另一選擇係,可使用一經圖案化蝕刻或剝離方法沈積及圖案化RDL,此會添加材料/處理成本。
藉由提供SBL 36,平坦化表面使得所得之焊料墊44/45係相當平坦的且均勻厚的以均勻地散佈熱。提供平坦且均勻厚之焊料墊44/45改良自LED層20至該LED將最終安裝於其上以用於操作之散熱片/基板之電及熱傳導率。在此階段處,可測試晶圓。
使用應力緩衝層(SBL)36減輕焊料墊44/45與下伏層之間由材料之不同CTE致使之應力,減小脫層之可能性且減小應力集中點處之脆性層(例如,層20)開裂(此可致使故障)之可能性。舉例而言,焊料墊44/45可以不同於下伏材料之一速率膨脹且可相對於SBL 36移位或使SBL 36變形。然而,即使具有此等不同CTE,仍不會在焊料墊44/45與p金屬觸點32及n金屬觸點33之間的接觸點處折斷,此乃因已藉由SBL 36減輕應力。若SBL 36並非平面的(平坦的且平滑的),則焊料墊 44/45至SBL 36之橫向黏附力將係更大的,從而減小SBL 36之有效性。對於某些SBL 36材料(諸如,BCB),可硬固化或軟固化SBL 36以保持一目標彈性以便在材料之不同膨脹率之情形中變形而不自焊料墊44/45脫層。聚合物SBL 36通常將比通常用作一介電質之一非聚合物二氧化矽氧化物層或一個氮化矽層更具彈性。
如前所述及,SBL 36亦藉由提供一經平坦化表面改良焊料墊44/45之品質,且SBL 36亦添加一障壁層以用於減小污染。SBL 36係非常薄的且係一相當好之熱導體,因此LED與散熱片之間的熱傳導不會因SBL 36而顯著減小。
一經最佳化設計或佈局提供經最佳化熱效能。例如,已針對一1mm2晶粒達成自金屬/半導體接面至焊料凸塊48A及48B(圖5)之2K/W之一極佳熱阻。
如在圖5中所展示,可使用習知技術在焊料墊44及45上沈積焊料凸塊48A及48B。晶圓級焊料凸塊形成可藉由藉助一經圖案化蝕刻之一電鍍或PVD程序來執行,或使用一沈積及剝離技術來執行,或使用絲網印刷來執行,或使用焊料球及一拾取及放置技術來執行,或使用任何其他標準凸塊形成程序來執行。此等技術係眾所周知的且不需要詳細地闡述。因而,焊料凸塊48A及48B可係平坦的或圓形的。為減小晶粒附接高度,改良熱傳導率及達成較低成本,若使用AuSn或其他昂貴共晶焊接材料,則焊料凸塊48A及48B應係薄的且均勻地塗佈焊料墊44/45。焊料凸塊48A及48B之厚度範圍可係1um至100um,且較佳地係5um至10um。焊料凸塊48A及48B可係Au、AuSn或任何其他適合金屬或合金。
在此階段處可(諸如)藉由研磨及/或噴砂來薄化藍寶石基板10且提供一所要表面紋理,以減小LED高度且改良光輸出。目標基板10厚度可取決於晶粒大小而變化,諸如自10um至1000um且較佳地自200 um至400um。已在不需一晶圓支撐系統之情況下使用一習用背面研磨過程(晶圓安裝於一帶膜或一框架上)成功地演示100um至400um之厚度之適合性。然而,對於小於100um之一目標藍寶石厚度,可需要一晶圓支撐系統以避免在研磨期間折斷/開裂。
最後,如在圖6中所展示,將晶圓單粒化成個別LED(晶粒)。此已藉由針對80至300之藍寶石厚度與側長度為0.7mm至1.4mm之晶粒大小進行雷射劃線及折斷而執行,具有<<0.5%之優越劃線及折斷良率損失。基板10之雷射劃線由刀片52表示,且折斷線由虛線54表示。經單粒化LED之邊緣係相對精確且垂直的。
藉由將藍寶石基板10保持於最終LED上,因無須移除基板10而節省處理成本。亦增加良率。
在需要一厚得多(例如,>400um)的藍寶石基板10之情形中,機械鋸切與雷射劃線及折斷之一組合良好工作,但由於緩慢鋸切速度(通常為最小化剝落而係約1mm/s)而具有一經減小產出率。
圖7圖解說明(與圖3相比)無選用鈍化層34之經單粒化LED。
圖8圖解說明在藉由基板10之機械鋸切與LED層20之雷射劃線及折斷之一組合經單粒化之後的一經簡化LED。因此,在每一側上使晶粒之藍寶石側變窄(達鋸切刀片之寬度的一半),使得LED層20延伸超過基板10。此在基板10(發光表面)稍後塗佈有一磷光體之情況下因將塗佈該等側而可係有利的。同時,基板10之粗糙邊緣可改良光提取。
在一項實施例中,藉由將LED焊料墊接合至一基台(submount)晶圓之頂部表面上之墊而將經單粒化LED安裝於該基台晶圓上。一拾取及放置機器將LED定位於基臺上,隨後係一加熱步驟或一超聲波接合步驟以將LED焊料墊接合至基台墊。然後在一晶圓尺寸上進一步處理LED,諸如藉由一經模製聚矽氧透鏡個別地囊封及/或(在藉由透鏡囊封之前或之後)用一磷光體覆蓋該等LED。透鏡材料本身亦可浸有磷 光體粉末。磷光體可(舉例而言)將藍色LED光轉換成白色光。然後單粒化基台晶圓。基台在其底部表面上具有藉助導通體電連接至LED焊料墊之穩健焊料墊。另一選擇係,可將LED直接安裝於印刷電路板上。
晶粒附接、磷光體沈積及圓頂透鏡構造之後之一最終累計良率已係>99%。
儘管已展示及闡述本發明之特定實施例,但將對熟習此項技術者顯而易見的系:可在不背離本發明之更廣泛態樣下進行改變及修改,且因此,隨附申請專利範圍欲將所有此等改變及修改囊括在其範疇內,如同此等改變及修改屬本發明之真正精神及範疇內一般。

Claims (13)

  1. 一種發光裝置,其包括:一實質上透明生長基板;一半導體結構,其具有複數個邊緣,該半導體結構包含:(i)複數個發光二極體(LED)層,其安置於該基板上,該等LED層包含一p型層及一n型層,該n型層係安置(disposed)在該p型層及該生長基板之間,其中該等LED層經蝕刻以曝露該n型層而用於電連接(electrically connecting)至一n金屬觸點;及(ii)一溝渠,其形成在該等LED層之至少一些中,該溝渠係形成於該半導體結構之該等邊緣上,及該溝渠經組態以圍繞該半導體結構;一金屬接觸層,其電接觸該p型層以形成一p金屬觸點;一第一介電層(dielectric layer),其形成於接觸該p型層之該金屬接觸層上方,該第一介電層具有曝露該n型層之一第一開口,該第一介電層具有曝露接觸該p型層之該金屬接觸層之一第二開口;一第一金屬層,其接觸該金屬接觸層以電連接至該p型層;一第二金屬層,其透過在該第一介電層中之該第一開口接觸該n型層以電連接至該n型層,其中該第一金屬層及該第二金屬層非平面(planar);一介電聚合物應力緩衝層(stress-buffer layer),其安置於該第一金屬層、該第二金屬層、該第一介電層及該p金屬觸點上方,該應力緩衝層形成一實質上平面表面,該應力緩衝層具有曝露該第一金屬層及該第二金屬層之一部分之兩個或兩個以上開口,其中該應力緩衝層至少部分地填充該溝渠;及金屬焊料墊(metal solder pads),其安置於該應力緩衝層上方,其中該等金屬焊料墊透過該應力緩衝層中之該等開口電連接至該第一金屬層及該第二金屬層,該等金屬焊料墊係較該第一金屬層及該第二金屬層厚。
  2. 如請求項1之裝置,其中該應力緩衝層係彈性的,以便在該等金屬焊料墊於施加熱時以不同於其下伏材料之一速率膨脹時變形。
  3. 如請求項1之裝置,其中該應力緩衝層包括苯并環丁烯(BCB)。
  4. 如請求項1之裝置,其中該生長基板具有該等LED層在其上磊晶生長之一生長表面,其中該生長表面在生長該等LED層之前經圖案化。
  5. 如請求項1之裝置,其進一步包括在該應力緩衝層與該p金屬觸點及該n金屬觸點之間的一鈍化層。
  6. 如請求項1之裝置,其中該裝置係一覆晶LED。
  7. 如請求項1之裝置,其進一步包括在該等焊料墊上之焊料凸塊。
  8. 如請求項1之裝置,其中該基板包括藍寶石且該LED係基於GaN的。
  9. 如請求項1之裝置,其中該一或多個金屬接觸層包括與該p型層及該n型層中之一者實體接觸之一金屬接觸層,以及在該接觸層與該等焊料墊之間的一介面層。
  10. 如請求項1之裝置,其中該等焊料墊包括多個金屬層。
  11. 一種用於形成一發光裝置之方法,其包括:在一實質上透明生長基板上磊晶生長一半導體結構,該半導體結構具有複數個邊緣,該半導體結構包含發光二極體(LED)層,該等LED層包含一p型層及一n型層,該n型層係安置在該p型層及該生長基板之間;蝕刻該等LED層以曝露該n型層而用於電連接至一n金屬觸點,其中該蝕刻亦形成一溝渠,該溝渠係形成在該等LED層之至少一些中,該溝渠係形成於該半導體結構之該等邊緣上,及該溝渠經組態以圍繞該半導體結構;沈積且圖案化一金屬接觸層,該金屬接觸層電接觸該p型層以形成一p金屬觸點;形成一第一介電層於接觸該p型層之該金屬接觸層上方,該第一介電層具有曝露該n型層之一第一開口,該第一介電層具有曝露接觸該p型層之該金屬接觸層之一第二開口;形成接觸該金屬接觸層以電連接至該p型層之一第一金屬層;形成透過在該第一介電層中之該第一開口接觸該n型層以電連接至該n型層之一第二金屬層;其中該第一金屬層及該第二金屬層非平面;將一介電聚合物應力緩衝層沈積於該第一金屬層、該第二金屬層、該第一介電層及該p金屬觸點上方,該應力緩衝層形成一實質上平面表面,該應力緩衝層具有曝露該第一金屬層及該第二金屬層之一部分之兩個或兩個以上開口,其中該應力緩衝層至少部分地填充該溝渠;及在該應力緩衝層上方形成金屬焊料墊,該等金屬焊料墊透過該應力緩衝層中之該等開口電接觸該第一金屬層及該第二金屬層,該等金屬焊料墊係較該第一金屬層及該第二金屬層厚。
  12. 如請求項11之方法,其中該應力緩衝層係彈性的,以便在該等金屬焊料墊於施加熱時以不同於其下伏材料之一速率膨脹時變形。
  13. 如請求項11之方法,其中該應力緩衝層包括苯并環丁烯(BCB)。
TW103123043A 2013-07-03 2014-07-03 在金屬化層之下具有應力緩衝層的發光二極體 TWI629808B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201361842431P 2013-07-03 2013-07-03
US61/842,431 2013-07-03

Publications (2)

Publication Number Publication Date
TW201511367A TW201511367A (zh) 2015-03-16
TWI629808B true TWI629808B (zh) 2018-07-11

Family

ID=51211278

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103123043A TWI629808B (zh) 2013-07-03 2014-07-03 在金屬化層之下具有應力緩衝層的發光二極體

Country Status (7)

Country Link
US (2) US9640729B2 (zh)
EP (1) EP3017483B1 (zh)
JP (2) JP2016526797A (zh)
KR (1) KR102235020B1 (zh)
CN (1) CN105340089B (zh)
TW (1) TWI629808B (zh)
WO (1) WO2015001446A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102407827B1 (ko) * 2015-01-27 2022-06-13 서울바이오시스 주식회사 발광 소자
US9543488B2 (en) 2014-06-23 2017-01-10 Seoul Viosys Co., Ltd. Light emitting device
KR102323536B1 (ko) * 2015-01-19 2021-11-09 서울바이오시스 주식회사 발광 소자
KR102347487B1 (ko) * 2015-03-16 2022-01-07 서울바이오시스 주식회사 금속 벌크를 포함하는 발광 소자
TWI772253B (zh) * 2015-11-13 2022-08-01 晶元光電股份有限公司 發光元件
DE102017104144B9 (de) 2017-02-28 2022-03-10 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Verfahren zur Herstellung von Leuchtdioden
CN109216285B (zh) * 2017-07-05 2022-01-25 英属开曼群岛商錼创科技股份有限公司 显示面板
TWI647835B (zh) 2017-07-05 2019-01-11 英屬開曼群島商錼創科技股份有限公司 顯示面板
US11024770B2 (en) 2017-09-25 2021-06-01 Nichia Corporation Light emitting element and light emitting device
US11677052B2 (en) 2018-06-08 2023-06-13 Nikkiso Co., Ltd. Semiconductor light-emitting device
DE102018118824A1 (de) * 2018-08-02 2020-02-06 Osram Opto Semiconductors Gmbh Halbleiterbauelement mit einer stresskompensationsschicht und verfahren zur herstellung eines halbleiterbauelements
GB2593698B (en) 2020-03-30 2022-12-07 Plessey Semiconductors Ltd Monolithic electronic device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130109169A1 (en) * 2010-02-01 2013-05-02 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of manufacturing stress buffer structures in a mounting structure of a semiconductor device
WO2013084103A1 (en) * 2011-12-08 2013-06-13 Koninklijke Philips Electronics N.V. Semiconductor light emitting device with thick metal layers

Family Cites Families (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57190341A (en) * 1981-05-19 1982-11-22 Citizen Watch Co Ltd Circuit borad composition
JPH06349892A (ja) * 1993-06-10 1994-12-22 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
US6075290A (en) * 1998-02-26 2000-06-13 National Semiconductor Corporation Surface mount die: wafer level chip-scale package and process for making the same
US6614056B1 (en) * 1999-12-01 2003-09-02 Cree Lighting Company Scalable led with improved current spreading structures
JP2001217461A (ja) * 2000-02-04 2001-08-10 Matsushita Electric Ind Co Ltd 複合発光素子
JP3328647B2 (ja) * 2000-08-22 2002-09-30 サンユレック株式会社 光電子部品の製造方法
JP2004103975A (ja) * 2002-09-12 2004-04-02 Citizen Watch Co Ltd 光半導体素子の製造方法と光半導体素子およびその光半導体素子を実装した光半導体装置
KR101132076B1 (ko) * 2003-08-04 2012-04-02 나노시스, 인크. 나노선 복합체 및 나노선 복합체로부터 전자 기판을제조하기 위한 시스템 및 프로세스
KR100595884B1 (ko) * 2004-05-18 2006-07-03 엘지전자 주식회사 질화물 반도체 소자 제조 방법
JP2006228855A (ja) * 2005-02-16 2006-08-31 Rohm Co Ltd 半導体発光素子およびその製法
JP4956902B2 (ja) * 2005-03-18 2012-06-20 三菱化学株式会社 GaN系発光ダイオードおよびそれを用いた発光装置
TWI273667B (en) * 2005-08-30 2007-02-11 Via Tech Inc Chip package and bump connecting structure thereof
SG149807A1 (en) * 2007-07-30 2009-02-27 Stats Chippac Ltd Semiconductor device and method of providing common voltage bus and wire bondable redistribution
JP5150367B2 (ja) * 2008-05-27 2013-02-20 東芝ディスクリートテクノロジー株式会社 発光装置及びその製造方法
JP5151758B2 (ja) * 2008-07-18 2013-02-27 豊田合成株式会社 発光素子
US8124999B2 (en) 2008-07-18 2012-02-28 Toyoda Gosei Co., Ltd. Light emitting element and method of making the same
JP4799606B2 (ja) 2008-12-08 2011-10-26 株式会社東芝 光半導体装置及び光半導体装置の製造方法
JP4724222B2 (ja) * 2008-12-12 2011-07-13 株式会社東芝 発光装置の製造方法
US20100193950A1 (en) * 2009-01-30 2010-08-05 E.I.Du Pont De Nemours And Company Wafer level, chip scale semiconductor device packaging compositions, and methods relating thereto
US7989824B2 (en) * 2009-06-03 2011-08-02 Koninklijke Philips Electronics N.V. Method of forming a dielectric layer on a semiconductor light emitting device
US7732231B1 (en) 2009-06-03 2010-06-08 Philips Lumileds Lighting Company, Llc Method of forming a dielectric layer on a semiconductor light emitting device
JP2011040632A (ja) * 2009-08-13 2011-02-24 Sumitomo Electric Ind Ltd 半導体光素子
WO2011027679A1 (ja) * 2009-09-07 2011-03-10 エルシード株式会社 半導体発光素子
JP2011091374A (ja) * 2009-09-11 2011-05-06 Samco Inc サファイア基板のエッチング方法
JP2011071272A (ja) * 2009-09-25 2011-04-07 Toshiba Corp 半導体発光装置及びその製造方法
JP5349260B2 (ja) * 2009-11-19 2013-11-20 株式会社東芝 半導体発光装置及びその製造方法
JP2011138913A (ja) * 2009-12-28 2011-07-14 Citizen Holdings Co Ltd 半導体発光素子とその製造方法
JP5017399B2 (ja) * 2010-03-09 2012-09-05 株式会社東芝 半導体発光装置および半導体発光装置の製造方法
JP2011199193A (ja) * 2010-03-23 2011-10-06 Toshiba Corp 発光装置及びその製造方法
JP2011233650A (ja) * 2010-04-26 2011-11-17 Toshiba Corp 半導体発光装置
JP5353809B2 (ja) * 2010-05-10 2013-11-27 豊田合成株式会社 半導体発光素子及び発光装置
JP5325834B2 (ja) * 2010-05-24 2013-10-23 株式会社東芝 半導体発光装置及びその製造方法
US8283781B2 (en) * 2010-09-10 2012-10-09 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having pad structure with stress buffer layer
KR20120077876A (ko) * 2010-12-31 2012-07-10 삼성전자주식회사 이종 기판 접합 구조 및 방법
JP5582054B2 (ja) * 2011-02-09 2014-09-03 豊田合成株式会社 半導体発光素子
JP5603813B2 (ja) * 2011-03-15 2014-10-08 株式会社東芝 半導体発光装置及び発光装置
JP5535114B2 (ja) * 2011-03-25 2014-07-02 株式会社東芝 発光装置、発光モジュール、発光装置の製造方法
JP5642623B2 (ja) * 2011-05-17 2014-12-17 株式会社東芝 半導体発光装置
KR101262509B1 (ko) * 2011-05-27 2013-05-08 엘지이노텍 주식회사 발광소자, 발광 모듈 및 발광 소자 제조방법
US9269878B2 (en) 2011-05-27 2016-02-23 Lg Innotek Co., Ltd. Light emitting device and light emitting apparatus
US8883634B2 (en) * 2011-06-29 2014-11-11 Globalfoundries Singapore Pte. Ltd. Package interconnects
JP6062429B2 (ja) * 2011-07-15 2017-01-18 コーニンクレッカ フィリップス エヌ ヴェKoninklijke Philips N.V. 半導体デバイスを支持基板に接合する方法
JP5662277B2 (ja) * 2011-08-08 2015-01-28 株式会社東芝 半導体発光装置及び発光モジュール
WO2013050898A1 (en) * 2011-10-07 2013-04-11 Koninklijke Philips Electronics N.V. Electrically insulating bond for mounting a light emitting device
JP5755102B2 (ja) * 2011-10-14 2015-07-29 シチズンホールディングス株式会社 半導体発光素子
CN111509116A (zh) * 2011-12-08 2020-08-07 亮锐控股有限公司 具有厚金属层的半导体发光器件
JP6100794B2 (ja) * 2011-12-08 2017-03-22 コーニンクレッカ フィリップス エヌ ヴェKoninklijke Philips N.V. 厚い金属層を有する半導体発光デバイス

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130109169A1 (en) * 2010-02-01 2013-05-02 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of manufacturing stress buffer structures in a mounting structure of a semiconductor device
WO2013084103A1 (en) * 2011-12-08 2013-06-13 Koninklijke Philips Electronics N.V. Semiconductor light emitting device with thick metal layers

Also Published As

Publication number Publication date
CN105340089A (zh) 2016-02-17
CN105340089B (zh) 2021-03-12
TW201511367A (zh) 2015-03-16
KR20160029104A (ko) 2016-03-14
US20170358715A1 (en) 2017-12-14
JP6745323B2 (ja) 2020-08-26
KR102235020B1 (ko) 2021-04-02
JP2016526797A (ja) 2016-09-05
US10050180B2 (en) 2018-08-14
US20160329468A1 (en) 2016-11-10
EP3017483B1 (en) 2020-05-06
EP3017483A1 (en) 2016-05-11
US9640729B2 (en) 2017-05-02
JP2019062224A (ja) 2019-04-18
WO2015001446A1 (en) 2015-01-08

Similar Documents

Publication Publication Date Title
TWI629808B (zh) 在金屬化層之下具有應力緩衝層的發光二極體
TWI467796B (zh) 在發光二極體形成期間之基板移除
US20240055377A1 (en) Conductive bump of a semiconductor device and fabricating method thereof cross reference to related applications
TWI479620B (zh) 晶片級表面封裝的半導體裝置封裝及其製備過程
US10170675B2 (en) P—N separation metal fill for flip chip LEDs
JP7353770B2 (ja) バックメタルを備えた半導体装置及び関連する方法
JP6470677B2 (ja) 封止された半導体発光デバイス
KR20140108545A (ko) 두꺼운 금속층들을 가진 반도체 발광 디바이스
JP2011171644A (ja) 半導体装置及びその製造方法
KR20120054495A (ko) GaN계 화합물 전력반도체 장치 및 그 제조 방법
WO2013057668A1 (en) Led wafer bonded to carrier wafer for wafer level processing
TW201314959A (zh) 使用載體晶圓之發光二極體晶圓層次處理
KR20100138501A (ko) 질화물계 발광소자 및 그 제조방법