TWI499914B - 資料傳輸方法及資料回復方法 - Google Patents
資料傳輸方法及資料回復方法 Download PDFInfo
- Publication number
- TWI499914B TWI499914B TW102133233A TW102133233A TWI499914B TW I499914 B TWI499914 B TW I499914B TW 102133233 A TW102133233 A TW 102133233A TW 102133233 A TW102133233 A TW 102133233A TW I499914 B TWI499914 B TW I499914B
- Authority
- TW
- Taiwan
- Prior art keywords
- transition
- packet
- data
- inducing
- packets
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/002—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
- H04L7/0025—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of clock signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4904—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using self-synchronising codes, e.g. split-phase codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0004—Initialisation of the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Dc Digital Transmission (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Communication Control (AREA)
Description
本發明係關於一種資料傳輸方法及一種資料回復方法。
作為一習知顯示器之介於一時序控制單元及一資料驅動單元之間的一介面技術,可使用由美國國家半導體發表之一點對點差分訊號(point to point differeftial signaling,PPDS)方法。在PPDS方法中,一獨立的資料電路係形成於該時序控制單元及該驅動單元之間。相較於一習知之低擺幅差分訊號(reduced swing differential signaling,RSDS)方法及一習知之小型低電壓差分訊號(mini-low voltage differential signaling,LVDS)方法,PPDS方法具有減少電磁干擾(electromagnetic interence,EMI)及減少整體的訊號線數目的優點。一時脈線及一負載線係連接於該時序控制單元及複數個資料驅動單元間。
在習知技術中,需要一分離之傳輸線來傳輸時脈訊號,也就是說,由於該等時脈訊號係自該時序控制單元透過自資料訊號之一分離的線傳輸至各該資料驅動單元,需要用於傳輸該等時脈訊號之一分離的線,因此,這會導致佈線的複雜性增加、製造過程的複雜性增加以及製造成本的增加。此外,具有高頻率之時脈訊號可能會使EMI增加,且當在該等資料訊號與透過該分離的線傳輸之時脈訊號間發生偏斜時,在資料取樣的時序中可能會發生錯誤。
本發明係關於一種高效率之資料傳輸方法及一種資料回復方法。此外,本發明亦關於一種藉由與時脈資訊一起傳輸之資料來減少電磁干擾(EMI)的資料傳輸方法。此外,本發明亦關於一種資料傳輸方法及一種資料回復方法,可解決與時脈資訊一起傳輸之資料的問題,例如偏斜及抖動。
根據本發明之具體實施例的一態樣,提供一種資料傳輸方法的步驟包括:形成複數個傳輸準備封包,藉由利用位元的預定數目(n)來分割被傳輸的資料,而形成該等傳輸準備封包;形成過渡誘導封包,當該等傳輸準備封包具有位元的預定數目(n)時,而形成相異於該等傳輸準備封包之過渡誘導封包;形成過渡包含資料封包,藉由執行一邏輯操作於該過渡誘導封包及各該傳輸準備封包,而形成該等過渡包含資料封包;以及傳輸該等過渡包含資料封包以及該過渡誘導封包。
在這裡,形成複數個傳輸準備封包的步驟可包含:當被傳輸的資料的位元數無法利用位元的預定數目(n)來分割時,藉由插入一假位元而形成該傳輸準備封包。
另外,形成過渡誘導封包的步驟可包含:設置具有所有資料片段的初步封包,係能藉由位元的預定數目(n)而形成;比較該等初步封包與該等傳輸準備封包;基於該比較的結果,移除與該傳輸準備封包相等或互補的初步封包;以及選擇如該過渡誘導封包保持不被移除之初步封包中的任何一個。
另外,比較該等初步封包與該等傳輸準備封包的步驟可包含:比較該等傳輸準備封包的一預定數目與該等初步封包的一預定數目。
另外,比較該等傳輸準備封包之預定數目與該等初步封包之預定數目的步驟可包含:比較1或更多及比較2^(n-1)-1或更少的傳輸準備封包與
初步封包。
另外,形成該等過渡誘導封包的步驟可包含:形成該等過渡誘導封包,使得在預先設置於該過渡誘導封包中之兩鄰近的位元間形成過渡。
另外,形成該過渡誘導封包,使得在兩鄰近的位元間形成過渡的步驟可包含:形成該等過渡誘導封包,使得過渡執行於一最顯著位元(most significant bit,MSB)與一單一鄰近位元間以及於一最不顯著位元(least significant bit,LSB)與一單一鄰近位元間中的任何一個。
另外,比較該等初步封包及該等傳輸準備封包的步驟可包含:比較該等初步封包及該等傳輸準備封包與彼此不同的部分。
另外,形成該等過渡包含資料封包的步驟可包含:藉由執行一互斥或(XOR)的操作於該過渡包含資料封包及各該傳輸準備封包,來形成該等過渡包含資料封包。
另外,形成該過渡包含資料封包的步驟可包含:藉由執行於一互斥或的操作於1或更多及2^(n-1)-1或更少的傳輸準備封包及過渡包含資料封包,來形成該等過渡包含資料封包。
另外,傳輸該等過渡包含資料封包以及該等過渡誘導封包的步驟可包含:在一行空白週期期間傳輸該過渡誘導封包。
另外,傳輸該等過渡包含資料封包以及該過渡誘導封包的步驟可包含:在一像素資料傳輸週期期間傳輸該等過渡包含資料封包以及該過渡誘導封包。
另外,傳輸該等過渡包含資料封包以及該過渡誘導封包的步驟可包含:在一像素資料傳輸週期過後傳輸該過渡誘導封包。
另外,傳輸該等過渡包含資料封包以及該過渡誘導封包的步驟可包含:在傳輸一單一過渡誘導封包過後,傳輸該等過渡包含資料封包。
根據本發明之具體實施例的另一態樣,提供一種資料回復方法,其步驟包括:接收一過渡誘導封包及一過渡包含資料封包;使用已接收之過渡包含資料封包及已接收之過渡誘導封包來回復一時脈;使用已回復的時脈,來取樣該過渡誘導封包及該過渡包含資料封包;藉由執行一邏輯操作於已取樣之過渡誘導封包及已取樣之過渡包含資料封包,來回復該已傳輸的資料。
在這裡,藉由執行一邏輯操作回復已傳輸的資料的步驟可包含:藉由將已取樣之過渡誘導封包及已取樣之過渡包含資料封包反序列化,來回復該已傳輸的資料;以及藉由執行一逐位邏輯操作於已反序列化之過渡誘導封包及已反序列化之過渡包含資料封包,來回復該已傳輸的資料。
另外,藉由執行該邏輯操作來回復該已傳輸的資料之步驟可包含:藉由執行一互斥或操作於已接收之過渡包含資料封包及已接收之過渡誘導封包,來回復該已傳輸的資料。
另外,該時脈的回復步驟包含:使用一相位鎖定迴路(phase locked loop,PLL)來回復該時脈。
另外,該資料回復方法可更包括在該時脈的回復步驟之前追蹤一時脈。
另外,追蹤一時脈的步驟可包含:使用具有分別為一頻率追蹤迴路及一相位追蹤迴路之一雙迴路結構的一相位鎖定迴路,來追蹤該時脈。
另外,該時脈的追蹤步驟可包含:使用一相位鎖定迴路來追蹤該時脈。
S100~S800‧‧‧步驟
S210~S260‧‧‧步驟
CLK‧‧‧時脈訊號
CS‧‧‧控制訊號
DP‧‧‧資料封包
Div-N‧‧‧分頻器
E‧‧‧過渡誘導封包
FLD‧‧‧頻率鎖定偵測器
FTL‧‧‧頻率追蹤迴路
LB‧‧‧行空白
LPF‧‧‧低通濾波器
XD‧‧‧像素資料
PD‧‧‧相位偵測器
PFD‧‧‧相位頻率偵測器
PLL‧‧‧相位鎖定迴路
PTL‧‧‧相位追蹤迴路
RCLK‧‧‧回復時脈訊號
SDP‧‧‧已取樣過渡包含資料封包
SE‧‧‧已取樣過渡誘導封包
T‧‧‧傳輸準備封包
VCO‧‧‧電壓控制振盪器
XO‧‧‧訊號
本發明之上述及其他目的、特徵及優點,將藉由配合所附圖式及示例性具體實施例而詳述,讓所屬領域具通常知識者能更加清楚地瞭解,其中:
第1圖係為示出本發明之一具體實施例的一種資料傳輸方法的流程圖。
第2圖係為示出一傳輸準備封包T之一結構以及被傳輸之像素資料XD的示意圖。
第3圖係為示出形成一過渡誘導封包之一方法的示意圖。
第4圖係為示出根據本發明之一具體實施例的一種形成一過渡誘導封包之一方法的流程圖。
第5圖係為示出形成一過渡包含資料封包之一方法的示意圖。
第6圖係為示出傳輸一過渡誘導封包以及傳輸過渡包含資料封包之一方法的示意圖。
第7圖係為示出根據本發明的一具體實施例之一資料回復方法的流程圖。
第8圖係為示出一例子之使用接收的過渡誘導封包及該過渡包含資料封包來回復一時脈訊號之一配置的示意圖。
第9圖及第10圖係為示出根據本發明之一具體實施例的追蹤一時脈之一方法的示意圖。
第11圖係為示出來自包含資料封包的一過渡之取樣的像素之一配置的示意圖。
本發明之示例性具體實施例係被揭露於此。然而,此處所揭露
之特定結構及功能性細節僅代表性地以描述本發明之示例性具體實施例為目的。本發明之示例性具體實施例可以許多方式具體化,且不應解釋為限於此處所載之本發明的示例性具體實施例。
因此,本發明之各種修改及替換形式係可允許的,特定具體實施例藉由圖式中例子的方式,將詳細描述於此。然而,應理解的是,並無限制本發明於所揭露之特定形式的意圖,而是相反的去涵蓋本發明之精神及範疇中的所有修改、均等物及替換物。相同的元件符號在說明書中代表相同的元件。
此處使用的術語僅用於描述特定具體實施例,並不意圖限制本發明。除非上下文另有清楚地指示,否則本文所用之單數形式的「一」、「一個」及「該」亦包含複數形。將進一步理解的是,當本文中使用術語「包括」及/或「包含」時,指的是存在有所述之特徵、整體、步驟、操作、元件、構件及/或其群組,但不排除一個或多個的特徵、整體、步驟、操作、元件、構件及/或其群組的存在或增加。
除非另有定義,本文說所使用之所有術語(包括技術的及科學的)具有相同的涵義,如本發明所屬技術領域之具有通常知識者所理解的那樣。將近一步理解的是,如常用字典定義的術語,除非已明確界定,應該被解釋為具有與相關領域涵義相同的一涵義,並且將不被解釋為一理想化的或一過度正式的意思。
在下文中,本發明之資料較佳的具體實施例將透過所附圖式而被詳述。第1圖係為示出本發明之一具體實施例的一種資料傳輸方法的流程圖,以及第2圖係為示出一傳輸準備封包T之一結構以及被傳輸之像素資料XD的示意圖。參見第1圖及第2圖,本發明之一具體實施例的資料傳輸方法之步驟
包括:步驟S100,用於形成複數個傳輸準備封包,藉由利用位元的預定數目(n)來分割被傳輸的資料,而形成該等傳輸準備封包;步驟S200,用於形成過渡誘導封包,當該等傳輸準備封包具有與該等傳輸準備封包相同之位元數目時,而形成相異於該等傳輸準備封包之過渡誘導封包;步驟S300,用於形成過渡包含資料封包,藉由執行一邏輯操作於該過渡誘導封包及各該傳輸準備封包,而形成該等過渡包含資料封包;步驟S400,用於傳輸該等過渡包含資料封包以及該過渡誘導封包。
根據本發明之一具體實施例,當一時序控制器(圖未示)傳輸用於各通道的資料之J位元至k通道時,像素資料(pixel data,XD)之(j×k)位元預期有一行空白(line blank,LB)區域及一控制訊號CS應被傳輸至一顯示器驅動器。藉由位元的預定數目來分割像素資料XD的(j×k)位元,一傳輸準備封包可被形成。舉例來說,如第2圖的(a)所示,當傳輸總和為7200之像素資料XD的位元至該顯示器驅動器時,該總和為7200像素資料XD的位元可包含1440個傳輸準備封包T1至T1440,且各別伴隨從一最顯著位元(MSB)至一最不顯著位元(LSB)的5位元。舉另一例來說,如第2圖的(b)所示,當傳輸總和為7200之像素資料XD的位元至該顯示器驅動器時,該總和為7200之像素資料XD的位元可包含1200個傳輸準備封包T1至T1200,且各別伴隨從一最顯著位元(MSB)至一最不顯著位元(LSB)的6位元。再舉另一例來說,在一情況中之總和像素資料XD之位元數目無法利用該傳輸準備封包之位元數目來分割。在這情況中,如2圖的(c)所示,假位元之所需數目係插入以形成該傳輸準備封包。如上所述,舉例來說,當像素資料XD總和為7200位元且該傳輸準備封包之的位元數為7,1028個傳輸準備封包係被形成,且4個位元未形成該傳輸準備封包而保留。在
這情況中,3個假位元係加入以形成第1029個傳輸準備封包T1029。加入之假位元的內容可以為任何形式,例如101、110或類似者。
然而,這僅僅是用於描述本發明之一具體實施例,並非用於限制本發明,因此該傳輸準備封包的位元數可被決定為不同的值。作為另一例,雖然圖未示,一LSB至一MSB係對齊以形成該傳輸準備封包。
一般而言,一封包指的是透過一網路傳輸之具有一標頭及一有效負載的一位元束,但在本發明中,一封包指的是藉由分割將傳送的資料而獲得之一位元束,使得該資料具有位元之預定數目。
參照第1圖至第3圖,在步驟S200中,該過渡誘導封包E係被形成。於一具體實施例中,一邏輯操作係執行於該過渡誘導封包E及該傳輸準備封包T之預定數目,以形成傳輸至該顯示器驅動器的資料封包(data packets,DP)(如第5圖所示),且藉由該邏輯操作於該過渡誘導封包E,而形成從0到1或從1到0的至少一過渡在各資料封包DP之鄰近的位元間。該過渡誘導封包E用來形成一過渡在該資料封包,該資料封包如上述的在傳輸資料過程中被傳輸至一資料驅動器。此外,將在稍後描述之回復資料的過程中,該過渡誘導封包E作為資料回復的種子,於透過用於形成該過渡誘導封包之傳輸準備封包的邏輯操作而回復資料的一過程。因此,該過渡誘導封包E可與過渡包含資料封包DP一起被傳輸。
於一具體實施例中,當一互斥或(XOR)操作係執行如稍後描述之邏輯操作的例子,該過渡誘導封包E不應等於或互補該傳輸準備封包,為了形成至少一過渡於該傳輸封包的一操作結果。作為一例子,假設該傳輸準備封包及該過渡誘導封包皆具有3位元。當傳輸準備封包T為101時,該過渡誘導封
包E不應為等於該傳輸準備封包T的101或互補該傳輸準備封包T的010。在這種情況下,當一XOR操作係執行於該傳輸準備封包及該過渡誘導封包,獲得例如000或111的結果,使得過渡不包含於該操作結果。
當該過渡誘導封包E及該傳輸準備封包T皆具有n位元,一單一傳輸準備封包E可使用最多2^(n-1)-1而形成彼此相異之傳輸準備封包。參照第3圖,左列表示所有3位元之傳輸準備封包T的情況,且右列表示一樣是3位元之過渡誘導封包E。當傳輸準備封包T初始為000(①)時,為了形成一過渡於該傳輸封包,等於該傳輸準備封包T的000或互補該傳輸準備封包的111不能用來當作過渡誘導封包。當第二傳輸準備封包T為001(②)時,010或101因為相同的方式不能用來當作該過渡誘導封包。當第三傳輸準備封包T為010(③)時,110或001不能用來當作該過渡誘導封包。接著,當011為下一個傳輸準備封包T(④)時,等於該傳輸準備封包的011或互補該傳輸準備封包的100不能用來當作過渡誘導封包,所以顯示於第3圖之所有3位元的過渡誘導封包皆不能被使用。因此,可從三個彼此相異的傳輸準備封包而獲得至少一個3位元的過渡誘導封包,而且相反地,可從一個有3位元的過渡誘導封包而形成最多三個過渡誘導封包。
所以,可達到以下結論,需要最多2^(n-1)-1個彼此相異之n位元的傳輸準備封包,來形成一個n位元的過渡誘導封包。基於下述原因,當所有藉n位元致能之過渡誘導封包之情況的數目為2^(n),且一個有n位元之傳輸準備封包係確立時,兩個過渡誘導封包不能被使用。因此,防止2^(n)個過渡誘導封包E被使用的彼此相異之傳輸準備封包的數目為2^(n)/2,所以至少一個n位元過渡誘導封包可使用最多2^(n-1)-1個彼此不同之傳輸準備封包T而被形成。
為了形成如上述之過渡誘導封包,該過渡誘導封包可使用最多之彼此相異的傳輸準備封包之數目而被形成,或使用較少之傳輸準備封包的數目而被形成。當作一具體實施例,一個有3位元之過渡誘導封包可使用如上述之2^(3-1)-1=3個的傳輸準備封包而被形成,或該過渡誘導封包可使用少於最大數目之2個或1個的傳輸準備封包而被形成。舉例來說,可形成不等於或不互補010之傳輸準備封包的過渡誘導封包100或001。作為另一具體實施例,一個6位元之過渡誘導封包可使用最多2^(6-1)-1=31個(6位元的)傳輸準備封包來形成,或使用30或29個傳輸準備封包來形成。
於一具體實施例中,由於該過渡誘導封包E係與亦可用於回復資料之過渡包含資料封包一起傳輸,該過渡誘導封包應包含一過渡。因此,執行一過渡於該過渡誘導封包E之兩相鄰的位元間係必須的。因此,該過渡誘導封包係在必須執行一過渡於該等被傳輸之過渡誘導封包(E1、E2...)兩相鄰位元間的一方式下形成。舉例來說,該過渡誘導封包係被形成,以使該過渡執行於一MSB與鄰近的位元間。於另一具體實施例中,該過渡誘導封包係被形成,以使該過渡執行於一LSB與鄰近的位元間。
根據本發明之一具體實施例的形成該過渡誘導封包的一方法將描述於第4圖。在步驟S210中,準備了具有所有藉n位元致能資料的一初步封包。作為一例子,如上述之藉3位元致能之初步封包的數目為8,例如000、001、101、011...及111。作為另一例子,當該過渡誘導封包及該傳輸準備封包為6位元時,該初步封包的數目為64,例如000000、000001、000101...及1111111。
在步驟S220中,一傳輸準備封包係被準備。作為一具體實施例,可藉由利用一位元之預定數目而分割像素資料XD來準備該傳輸準備封包,且
相對應之傳輸準備封包可被儲存於一暫存器。在步驟S230中,判定該準備的傳輸準備封包是否與該初步封包彼此等於或互補。在步驟S240中,移除等於或互補該傳輸準備封包的初步封包。這是因為當一邏輯操作執行於等於或互補該傳輸準備封包及對應之傳輸準備封包的初步封包時,一過渡不能在該操作結果下形成。
接著,在步驟S250中,對應於一預定數目的傳輸準備封包是否是確定的。作為一例子,如前述之有6位元的傳輸準備封包之情況,一過渡誘導封包可使用30個傳輸準備封包而形成,所以對應於一預定數目的傳輸準備封包是確定的。然而,很明顯地,該預定數目應不超過2^(n-1)-1個。作為一具體實施例,再繼續進行下述操作前計算傳輸準備封包的數目。根據本具體實施例,無須計算彼此相異之用於形成該傳輸誘導封包的傳輸準備封包,因此用於實現這一點的元件之一配置被簡化了。作為另一個具體實施例,再繼續進行下述操作前計算傳輸準備封包的數目。根據本具體實施例,由於彼此相異之傳輸準備封包的數目計算來形成該過渡誘導封包,在傳輸過程中與一過渡誘導封包一起傳輸的過渡包含資料封包的數目可被增加,所以資料傳輸效率可被改善。
在步驟S260中,剩餘之初步封包的其中之一係被選擇作為該過渡誘導封包以形成該傳輸誘導封包。因此,所形成之過渡誘導封包不等於或不互補於傳輸準備封包的預定數目。在一具體實施例中,當過渡係執行於該過渡誘導封包之一MSB與鄰近的位元間,該過渡誘導封包被選擇來與其匹配。於另一具體實施例中,當該過渡執行於一LSB與之鄰近的位元間,該過渡誘導封包被選擇來與其匹配。在另一具體實施例中,當過渡係執行於兩鄰近的位元間,該過渡誘導封包被選擇來與其匹配。
參照第1圖至第5圖,在步驟S300中,過渡包含資料封包係藉由執行一邏輯操作於該傳輸準備封包T及過渡誘導封包E而形成。在一具體實施例中,一XOR操作執行於該傳輸準備封包T及該過渡誘導封包E之各自相對應的位元。如上所述,該傳輸準備封包T及過渡誘導封包E具有相同的位元數目。作為一例子,當被傳輸之像素資料XD為7200位元且該該傳輸準備封包T及過渡誘導封包E為6位元時,一邏輯操作係執行於一過渡誘導封包及該傳輸準備封包,用於形成該相對應之過渡誘導封包。作為一例子,當用於形成6位元之一過渡誘導封包的傳輸準備封包的數目為31,該邏輯操作係執行於一個過渡誘導封包及31個傳輸準備封包來形成31個資料封包。因此,藉由使用該過渡誘導封包E1及該等傳輸準備封包(T1至T31)來各自執行該邏輯操作而形成資料封包(DP1、DP2...及DP31),並且藉由使用該過渡誘導封包E2及該等傳輸準備封包(T32至T62)來各自執行該邏輯操作而形成資料封包(DP32至DP62)。在此方式下,藉由執行該邏輯操作於該過渡誘導封包E39及該等傳輸準備封包(T1170至T1200)而形成資料封包(DP1170至DP1200)。
作為另一具體實施例,雖然圖未示,當用於形成一個6位元之過渡誘導封包之傳輸準備封包的數目為30時,30個資料封包係藉由執行一邏輯操作於一個過渡誘導封包及30個傳輸準備封包而形成。
作為一例子,當一第一傳輸準備封包T及該傳輸誘導封包E如
表1所示的皆為6位元時,該第一傳輸準備封包及該過渡誘導封包彼此不等於或不互補。此外,可以看出從0到1或從1到0的過渡在該邏輯操作結果的過渡誘導資料封包DP中。在相同的方式下,可以看出從1到0的過渡在一第二傳輸準備封包與該過渡誘導封包間之邏輯操作結果的過渡誘導資料封包DP中。
由於XOR操作的結果之資料封包DP必需包含至少一過渡,接收該過渡包含資料封包之一接收單元使用過渡來回復一時脈也將於稍後描述。因此,無需如先前技術形成一分離的時脈線,所以顯示器的製造成本會減少。此外,由於過渡係執行不固定於資料封包的一位置,當傳輸複數個資料封包時,用於各封包的過渡可被均勻地分布及定位。因此,EMI係被減少了。此外,由於一時脈訊號回復且使用於一接收端,可能不會產生當分別傳輸資料及該時脈訊號至該時脈訊號線時發生的時脈偏斜。
在一具體實施例中,於該等傳輸準備封包與該過渡誘導封包間的邏輯操作係被串聯地執行。該過渡包含資料封包(DP)係藉由對齊使用一MSB至一LSB之串聯執行邏輯操作的結果而形成。在另一具體實施例中,於該傳輸準備封包T與該過渡誘導封包間的邏輯操作係被並聯地執行。並聯執行之邏輯操作的結果係被序列化,然後該序列化的結果係對齊以匹配相對應的位元來形成資料封包DP。
第6圖係為示出傳輸一過渡誘導封包以及傳輸過渡包含資料封包的一方法示意圖。參照第1圖至第6圖,於步驟S400中,該過渡包含資料封包及該過渡誘導封包係被傳輸。作為一具體實施例,當31個傳輸準備封包係用於形成一個6位元的過渡誘導封包E時,1200個過渡包含資料封包及39個過渡誘導封包係傳輸以傳輸7200位元的資料。作為另一個具體實施例,當30個傳
輸準備封包係用於形成一個6位元的過渡誘導封包E時,1200個過渡包含資料封包及40個過渡誘導封包應被傳輸以傳輸7200位元的資料。
作為傳輸該過渡誘導封包及過渡包含資料封包的一具體實施例,該等過渡包含資料封包及該過渡誘導封包係在一像素資料XD傳輸區域傳輸。如第6圖的(a)所示,在傳輸該過渡包含資料封包之前,傳輸該過渡誘導資料封包。根據本具體實施例,由於該過渡誘導封包在一資料傳輸間隔一起傳輸,傳輸效率可被稍稍減少,但是回復來自該資料封包的資料之一電路的一配置可被簡化。在另一具體實施例中,係被傳輸至一單一通道之過渡誘導封包的一配置皆被收集且傳輸,且傳輸至一像素資料XD傳輸區域之過渡誘導封包是可能的。作為一個例子,第6圖的(b)所示之過渡誘導封包收集且在一行空白LB間隔傳輸控制訊號CS的一配置是可能的。然而,如第6圖的(b)所示的例子,一過渡誘導封包E及31個過渡包含資料封包DP係被傳輸,所以很明顯地,每一過渡誘導封包E不超過31資料封包的數目(例如30)可被一起傳輸。根據本具體實施例,只有像素資料傳輸至該像素資料傳輸區域,所以傳輸效率趨近於100%。根據另一具體實施例,雖然圖未示,任何一通道的像素資料XD的一配置係被傳輸,然後在該下一個通道之一像素資料XD傳輸間隔之前,收集且傳輸一相對應通道的一過渡誘導封包或一下一個通道的過渡誘導封包係可能的。
當過渡誘導封包E及該傳輸準備封包的位元數目增加時,在使用一過渡包含資料封包傳輸至資料驅動器之回復時脈的一過程中,時脈回復時序的一錯誤發生的可能性增加,所以該時脈回復電路的複雜性及準確性應被增加。然而,傳輸至該資料驅動器之過渡誘導封包的數目減少,所以傳輸效率增加。
在下文中,根據本發明之一具體實施例的一資料回復方法將參照所附圖式而被描述。第7圖係為示出根據本發明的一具體實施例之一資料回復方法的流程圖。參照第1圖,於步驟S500中,一過渡誘導封包E及一過渡包含資料封包係被接收。在該資料封包之兩相鄰的位元間,至少存在有一上述之從0到1或從1到0的過渡。
第8圖係為示出一例子之使用接收的過渡誘導封包E及該過渡包含資料封包DP來回復一時脈訊號之一配置的示意圖。參照第7圖及第8圖,於步驟S600中,一時脈係使用該接收之過渡誘導封包及該過渡包含資料封包而回復。在一具體實施例中,如第8圖所示,可使用一相位鎖定迴路PPL的結構來回復該時脈。當輸入已接收之過渡包含資料封包或過渡誘導封包以及輸出一電壓控制振盪器(voltage controlled oscillator,VCO)的訊號至一相位偵測器時,該相位偵測器在輸出自該VCO的訊號與該資料封包的一過渡的訊號間或輸出自一局部振盪器的訊號XO與該過渡誘導封包之一過渡的訊號間偵測一相位差。該相位偵測器PD同步地輸出高頻帶訊號及相位差訊號,所以只有使用一低通濾波器(low pass filter,LPF)而獲得該相位差訊號,藉由輸入該獲得的相位差訊號至VCO來控制一振盪頻率,獲得回復時脈訊號RCLK。
於配置所示,很明顯地,一PLL可被使用或使用一電壓控制延遲線VCDL的一延遲鎖定迴路可被使用。當使用該DLL時,由於該配置以及可發生微小錯誤,使用該局部振盪器的PLL之一輸出頻率不可與該過渡包含資料封包之一傳輸頻率完全一致。當微小錯誤累積,可能會發生偏離該VCDL的一錯誤。因此,為了彌補這一點,在PLL產生之一多相位時脈可當作一輸入被使用於該VCDL,或者使用一相位差入器以防止一錯誤。
在一具體實施例中,該資料回復方法可更包含在回復該時脈前追蹤該時脈。第9圖係為示出藉由追蹤一時脈而回復該時脈的一配置的示意圖。參照第9圖,追蹤該時脈的配置包含一第二相位迴路PLL2,該第二相位迴路PLL2接收具有一預定頻率之用於輸出訊號的局部振盪器之輸出訊號XO。該PLL2包含一相位頻率偵測器PFD、一LPF2以及一VCO2,且更包含一分頻器Div-N。該相位頻率偵測器PFD偵測在該局部振盪器之輸出訊號XO與藉由該VCO輸出之訊號間的一頻率差或一相位差。藉由該相位頻率偵測器PFD輸出之訊號包括除了相位差訊號的一電路操作之高頻訊號,所以使用該LPF2只獲得頻率差訊號及相位差訊號。藉由該LPF2輸出之相位差訊號係輸入至該VCO2,且使用Div-N執行分頻於輸入訊號,從而追蹤該時脈的一頻率。
自該LPF1輸出的訊號係輸入至用於偵測一相位差至樣本資料之PLL1的第一VCO。也就是說,使用該PLL2來執行時脈頻率追蹤的粗調,接著使用該PLL1來執行時脈頻率追蹤的微調而回復該時脈。
當該過渡誘導封包E及過渡包含資料封包DP係輸入至一反向器D且該回復時脈訊號RCLK係被輸入。該過渡誘導封包及該過渡包含資料封包係被取樣以獲得與該傳輸時脈訊號同步之過渡誘導封包及與該傳輸時脈訊號同步之過渡包含資料封包。在本具體實施例中,該正反器D係被使用,但使用一D閂鎖而執行取樣,及其他均等的配置是可能的。
第10圖係為示出另一具體實施例的追蹤該時脈之一配置的方塊圖。當該局部振盪器不使用時,分割為一頻率追蹤迴路FTL及一相位追蹤迴路PTL之一雙迴路結構被形成,所以在上述具體實施例之時脈訊號可以類似的方式被回復。在初始的粗調操作時,定期執行過渡之調節訊號係輸入至該相位頻
率偵測器。在一頻率沒有被鎖定的情況下,一頻率鎖定偵測器FLD之輸出可連接至一LPF來鎖定該頻率。在鎖定該頻率之後,微調係執行來回復該時脈。在該微調過程中,當輸入該過渡誘導封包E及該過渡包含資料封包DP至該相位偵測器PD時,一FLD可連接該相位偵測器PD的輸出至該LPF,且該LPF可使用藉由LPF輸出之相位差訊號來控制VCO,從而回復該時脈。也就是說,在粗調過程中,一時脈頻率係藉由操作一FTL而鎖定,當該頻率被鎖定時操作PTL,使得該時脈相位係鎖定以回復該時脈。以這種方式,該過渡誘導封包E及過渡包含資料封包DP係使用該回復時脈RCLK來取樣,因此形成同步於該時脈訊號之已取樣過渡誘導封包SE及同步於該時脈訊號之已取樣過渡包含資料封包SDP。
第11圖示出藉由執行一邏輯操作於已取樣過渡誘導封包SE及已取樣過渡包含資料封包SDP而回復像素資料XD的一流程的示意圖。參照第7圖及第11圖,在步驟S800中,使用該已取樣的過渡誘導封包及已取樣的過渡包含資料封包來執行該邏輯操作而回復資料。於一具體實施例中,已取樣過渡誘導封包SE可作為如前述之用回復像素資料XD的一種子。基於藉由執行該XOR操作於二進制資料A及另一二進制資料B而獲得一操作結果C的事實,以及A可藉由再次執行該XOR操作於該二進制資料B而獲得。已取樣之資料封包DP係為藉由執行該XOR操作於該傳輸準備封包T而獲得的結果,該傳輸準備封包T係藉由利用位元的一預定數目以及具有相同位元數目之過渡誘導封包E來分割傳輸之資料而獲得,所以當執行該XOR操作於已取樣過渡包含資料封包SDP及已取樣過渡誘導封包SE時,一相對部分的資料可被回復。也就是說,當使用SE1及SDP1執行一邏輯操作時可獲得T1。同理,當使用SE1及SDP2
執行該邏輯操作時可獲得T2。因此,當執行該邏輯操作於該過渡誘導封包及該等資料封包時,該像素資料XD可被回復。
在一具體實施例中,參照第6圖的(a),一相對應的行之過渡誘導封包(E1、E2、E3...及E9)係被依序地傳輸至該行空白間隔LB,且過渡包含資料封包(DP1、DP2、DP3及DP1200)係在一像素傳輸間隔依序地傳輸。一接收端藉由使用該回復時脈CLK來取樣並儲存該等過渡誘導封包(E1、E2、E3...及E39),且在該行空白間隔LB期間依序傳輸,接著,藉由使用儲存之已取樣過渡誘導封包(SE1、5E2、SE3...及SE39)執行一XOR操作於該依序傳輸之資料封包而於相對間隔期間來回復該像素資料。以此方式,可回復所有的像素資料XD。
在另一具體實施例中,參照第6圖的(b),在行空白LB間隔中的前面接收一初始過渡誘導封包E1。接著,取樣該依序接收之過渡包含資料封包(DP1、DP2...及DP31)及該過渡誘導封包E1,然後執行該邏輯操作,從而在相對應的間隔期間中回復該像素資料。接著,接收再來的過渡誘導封包E2,採樣使用過渡誘導封包E2而依序接收之資料封包(DP1、DP2...及DP31),然後執行該邏輯操作,從而回復再來之間隔的像素資料。因此,根據本發明之具體實施例,可回復所有的像素資料。
作為回復該像素資料的一具體實施例,對已取樣過渡誘導封包SE以及已取樣過渡包含資料封包SDP進行反序列化,然後逐位執行邏輯操作,從而得到該像素資料與傳輸時脈同步。以此方式,在反序列化之後執行逐位邏輯操作,實現一高操作速度。在本步驟之邏輯操作可用一軟體的方式實現以及很明顯一硬體的方式實現。接著,同步的像素資料係藉由一位元所需數目而處理,然後傳送至一相對應的掃瞄驅動器,從而驅動該顯示器。
如上述之通訊方法,在一資訊顯示器元件一時序控制器及一資料驅動器間之資料通訊的一例子係被描述,但僅僅是為了清楚而簡明的描述而不是為了限制本發明之範疇。藉由技術人員來改變本發明之技術思想,顯然是使用本發明之一元件與另一元件間的資料通訊之範疇中。
如上所述,根據本發明之一具體實施例,資料可被高效率的傳輸且該傳輸的資料可回復。根據本發明之一具體實施例,執行過渡的一位置係均勻地分怖的,沒有鎖定在要被傳輸之過渡包含資料封包。因此,由EMI造成的效應可被減少,根據本發明之一具體實施例,可使用回復在接收端的時脈來資料,並且克服例如時脈偏斜或抖動的問題。
本發明所屬技術領域者可在不背離本發明精神或範疇的情況下對前述本發明示例性具體實施例進行各種修改。因此,本發明涵蓋各種修改,只要它們落在申請專利範圍及其均等之範疇中。
S100~S400‧‧‧步驟
Claims (21)
- 一種資料傳輸方法,其步驟包括:形成複數個傳輸準備封包,係藉由利用位元的預定數目來分割被傳輸的資料,而形成該等傳輸準備封包;形成過渡誘導封包,係當該等傳輸準備封包具有位元的預定數目時,而形成相異於該等傳輸準備封包之過渡誘導封包;形成過渡包含資料封包,藉由執行一邏輯操作於該過渡誘導封包及各該傳輸準備封包,而形成該等過渡包含資料封包;以及傳輸該等過渡包含資料封包以及該過渡誘導封包。
- 如申請專利範圍第1項所述之資料傳輸方法,其中,形成複數個傳輸準備封包的步驟包含:當被傳輸的資料之位元數無法利用位元的預定數目來分割時,藉由插入一假位元而形成該傳輸準備封包。
- 如申請專利範圍第1項所述之資料傳輸方法,其中,形成過渡誘導封包的步驟包含:設置具有所有資料片段的初步封包,係能藉由位元的預定數目而形成;比較該等初步封包與該等傳輸準備封包;基於該比較的結果,移除與該傳輸準備封包相等或互補的初步封包;以及選擇如該過渡誘導封包保持不被移除之初步封包中的任何一個。
- 如申請專利範圍第3項所述之資料傳輸方法,其中,比較該等初步封包與該等傳輸準備封包的步驟包含:比較該等傳輸準備封包的一預定數目與該等初步封包的一預定數目。
- 如申請專利範圍第4項所述之資料傳輸方法,其中,比較該等傳輸準備封包的一預定數目與該等初步封包的一預定數目之步驟包含:比較1或更多及比較2^(n-1)-1或更少的傳輸準備封包與初步封包。
- 如申請專利範圍第1項所述之資料傳輸方法,其中,形成該等過渡誘導封包的步驟包含:形成該等過渡誘導封包,使得在預先設置於該過渡誘導封包中之兩鄰近的位元間形成過渡。
- 如申請專利範圍第6項所述之資料傳輸方法,其中,形成該等過渡誘導封包,使得在兩鄰近的位元間形成過渡的步驟包含:形成該等過渡誘導封包,使得過渡執行於一最顯著位元與一單一鄰近位元間以及於一最不顯著位元與一單一鄰近位元間中的任何一個。
- 如申請專利範圍第3項所述之資料傳輸方法,其中,比較該等初步封包及該等傳輸準備封包的步驟包含:比較該等初步封包及該等傳輸準備封包與彼此不同的部分。
- 如申請專利範圍第1項所述之資料傳輸方法,其中,形成該等過渡包含資料封包的步驟包含:藉由執行一互斥或的操作於該過渡誘導封包及各該傳輸準備封包,來形成該等過渡包含資料封包。
- 如申請專利範圍第1項所述之資料傳輸方法,其中,形成該等過渡包含資料封包的步驟包含:藉由執行一互斥或的操作於1或更多及2^(n-1)-1或更少的傳輸準備封包及過渡包含資料封包,來形成該等過渡包含資料封包。
- 如申請專利範圍第1項所述之資料傳輸方法,其中,傳輸該等過渡包含資料封包以及該等過渡誘導封包的步驟包含:在一行空白週期期間傳輸該過渡誘導封包。
- 如申請專利範圍第1項所述之資料傳輸方法,其中,傳輸該等過渡包含資料封包以及該過渡誘導封包的步驟包含:在一像素資料傳輸週期期間傳輸該等過渡包含資料封包以及該過渡誘導封包。
- 如申請專利範圍第1項所述之資料傳輸方法,其中,傳輸該等過渡包含資料封包以及該過渡誘導封包的步驟包含:在一像素資料傳輸週期過後傳輸該過渡誘導封包。
- 如申請專利範圍第1項所述之資料傳輸方法,其中,傳輸該等過渡包含資料封包以及該過渡誘導封包的步驟包含:在傳輸一單一過渡誘導封包過後,傳輸該等過渡包含資料封包。
- 一種資料回復方法,其步驟包括:接收一過渡誘導封包及一過渡包含資料封包;使用已接收之過渡包含資料封包及已接收之過渡誘導封包,來回復一時脈;使用已回復的時脈,來取樣該過渡誘導封包及該過渡包含資料封包;藉由執行一邏輯操作於已取樣之過渡誘導封包及已取樣之過渡包含資料封包,來回復該已傳輸的資料。
- 如申請專利範圍第15項所述之資料回復方法,其中,藉由執行一邏輯操作回復已傳輸的資料之步驟包含:藉由將已取樣之過渡誘導封包及已取樣之過渡包含資料封包反序列化,來回復該已傳輸的資料;以及藉由執行一逐位邏輯操作於已反序列化之過渡誘導封包及已反序列化之過渡包含資料封包,來回復該已傳輸的資料。
- 如申請專利範圍第15項所述之資料回復方法,其中,藉由執行該邏輯操作來回復該已傳輸的資料之步驟包含:藉由執行一互斥或操作於已接收之過渡包含資料封包及已接收之過渡誘導封包,來回復該已傳輸的資料。
- 如申請專利範圍第15項所述之資料回復方法,其中,該時脈的回復步驟包含:使用一相位鎖定迴路來回復該時脈。
- 如申請專利範圍第15項所述之資料回復方法,更包括:在該時脈的回復步驟之前,追蹤一時脈。
- 如申請專利範圍第19項所述之資料回復方法,其中,追蹤一時脈的步驟包含:使用具有分別為一頻率追蹤迴路及一相位追蹤迴路之一雙迴路結構的一相位鎖定迴路,來追蹤該時脈。
- 如申請專利範圍第19項所述之資料回復方法,其中,該時脈的追蹤步驟包含:使用一相位鎖定迴路來追蹤該時脈。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120109243A KR101235696B1 (ko) | 2012-09-28 | 2012-09-28 | 데이터 전송 방법 및 데이터 복원 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201418994A TW201418994A (zh) | 2014-05-16 |
TWI499914B true TWI499914B (zh) | 2015-09-11 |
Family
ID=47899933
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW102133233A TWI499914B (zh) | 2012-09-28 | 2013-09-13 | 資料傳輸方法及資料回復方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9166769B2 (zh) |
JP (3) | JP5941029B2 (zh) |
KR (1) | KR101235696B1 (zh) |
CN (1) | CN103716124B (zh) |
TW (1) | TWI499914B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11967973B2 (en) | 2021-05-06 | 2024-04-23 | Samsung Display Co., Ltd. | Low overhead transition encoding codes |
US11695429B2 (en) | 2021-07-29 | 2023-07-04 | Samsung Display Co., Ltd. | Systems and methods for transition encoding with protected key |
US11632127B2 (en) | 2021-08-04 | 2023-04-18 | Samsung Display Co., Ltd. | Near-optimal transition encoding codes |
US11764805B2 (en) | 2021-10-06 | 2023-09-19 | Samsung Display Co., Ltd. | System and method for transition encoding with reduced error propagation |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2003058376A2 (en) * | 2001-12-24 | 2003-07-17 | Silicon Image, Inc. | System for regenerating a clock for data transmission |
US20040165679A1 (en) * | 2003-02-20 | 2004-08-26 | Samsung Electronics Co., Ltd | Data recovery apparatus and method for decreasing data recovery error in a high-speed serial link |
US20050272434A1 (en) * | 2002-09-16 | 2005-12-08 | Choi Suk-Whan | Apparatus and method for transmitting wireless data using an adaptive frequency selection |
TW200718099A (en) * | 2005-08-30 | 2007-05-01 | Sony Corp | System for transmitting and receiving data |
CN100507648C (zh) * | 2005-09-29 | 2009-07-01 | 乐金显示有限公司 | 数据传输装置和用其驱动图像显示器的装置 |
TW201132076A (en) * | 2010-03-05 | 2011-09-16 | Giga Byte Tech Co Ltd | Network communication devices and data transmission methods |
CN101123075B (zh) * | 2006-08-07 | 2012-05-23 | 三星电子株式会社 | 显示设备的驱动装置和驱动方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01195736A (ja) * | 1988-01-30 | 1989-08-07 | Nippon Telegr & Teleph Corp <Ntt> | 通信システム |
JP2666367B2 (ja) * | 1988-05-24 | 1997-10-22 | ソニー株式会社 | Mスクランブル回路 |
JPH05109202A (ja) * | 1991-10-18 | 1993-04-30 | Sony Corp | デイジタル記録再生装置 |
JP2755067B2 (ja) * | 1992-09-25 | 1998-05-20 | 日本電気株式会社 | フレーム同期回路 |
JPH07115414A (ja) * | 1993-10-19 | 1995-05-02 | Matsushita Electric Ind Co Ltd | スクランブル伝送装置 |
JP2002198805A (ja) * | 2000-12-22 | 2002-07-12 | Asahi Kasei Microsystems Kk | Pll回路 |
JP4484629B2 (ja) * | 2004-08-24 | 2010-06-16 | 株式会社リコー | クロックデータリカバリ回路及び電圧制御発振回路 |
JP4533111B2 (ja) * | 2004-11-26 | 2010-09-01 | パイオニア株式会社 | 送信装置および受信装置 |
US7929549B1 (en) * | 2006-03-06 | 2011-04-19 | Advanced Micro Devices, Inc. | Method and apparatus for scrambling data for control of high-speed bidirectional signaling |
KR100868299B1 (ko) * | 2008-03-20 | 2008-11-11 | 주식회사 아나패스 | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 |
JP5066121B2 (ja) * | 2008-03-20 | 2012-11-07 | アナパス・インコーポレーテッド | クロック情報とデータを伝送する装置及び方法 |
JP5177905B2 (ja) * | 2010-01-28 | 2013-04-10 | 日本電信電話株式会社 | Cdr回路 |
KR101125504B1 (ko) * | 2010-04-05 | 2012-03-21 | 주식회사 실리콘웍스 | 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템 |
-
2012
- 2012-09-28 KR KR1020120109243A patent/KR101235696B1/ko active IP Right Grant
-
2013
- 2013-09-13 TW TW102133233A patent/TWI499914B/zh active
- 2013-09-25 US US14/036,107 patent/US9166769B2/en active Active
- 2013-09-27 CN CN201310451644.8A patent/CN103716124B/zh active Active
- 2013-09-27 JP JP2013201241A patent/JP5941029B2/ja active Active
-
2014
- 2014-10-06 JP JP2014205794A patent/JP6196203B2/ja active Active
-
2016
- 2016-03-22 JP JP2016057130A patent/JP6556650B2/ja active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2003058376A2 (en) * | 2001-12-24 | 2003-07-17 | Silicon Image, Inc. | System for regenerating a clock for data transmission |
US20050272434A1 (en) * | 2002-09-16 | 2005-12-08 | Choi Suk-Whan | Apparatus and method for transmitting wireless data using an adaptive frequency selection |
US20040165679A1 (en) * | 2003-02-20 | 2004-08-26 | Samsung Electronics Co., Ltd | Data recovery apparatus and method for decreasing data recovery error in a high-speed serial link |
TW200718099A (en) * | 2005-08-30 | 2007-05-01 | Sony Corp | System for transmitting and receiving data |
CN100507648C (zh) * | 2005-09-29 | 2009-07-01 | 乐金显示有限公司 | 数据传输装置和用其驱动图像显示器的装置 |
CN101123075B (zh) * | 2006-08-07 | 2012-05-23 | 三星电子株式会社 | 显示设备的驱动装置和驱动方法 |
TW201132076A (en) * | 2010-03-05 | 2011-09-16 | Giga Byte Tech Co Ltd | Network communication devices and data transmission methods |
Also Published As
Publication number | Publication date |
---|---|
CN103716124A (zh) | 2014-04-09 |
JP2016140100A (ja) | 2016-08-04 |
JP2015057891A (ja) | 2015-03-26 |
JP6556650B2 (ja) | 2019-08-07 |
CN103716124B (zh) | 2017-05-03 |
TW201418994A (zh) | 2014-05-16 |
JP2014072897A (ja) | 2014-04-21 |
US20140092919A1 (en) | 2014-04-03 |
JP5941029B2 (ja) | 2016-06-29 |
JP6196203B2 (ja) | 2017-09-13 |
US9166769B2 (en) | 2015-10-20 |
KR101235696B1 (ko) | 2013-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7684531B2 (en) | Data recovery method and data recovery circuit | |
US11374558B2 (en) | Measurement and correction of multiphase clock duty cycle and skew | |
US7746971B2 (en) | Data recovery method, data recovery circuit, data transmitting/receiving apparatus and information processing apparatus | |
US5850422A (en) | Apparatus and method for recovering a clock signal which is embedded in an incoming data stream | |
JP3671920B2 (ja) | スキュー調整回路及びスキュー調整方法 | |
TWI399038B (zh) | Delay synchronous circuit and semiconductor integrated circuit device | |
JP5086014B2 (ja) | データリカバリ方法およびデータリカバリ回路 | |
TWI499914B (zh) | 資料傳輸方法及資料回復方法 | |
TWI559723B (zh) | 時脈資料回復裝置 | |
JP5286845B2 (ja) | データリカバリ回路 | |
US20150350389A1 (en) | Data transmission method and data restoration method | |
US7990295B2 (en) | Data transfer apparatus | |
JP4448076B2 (ja) | データ送受信回路のタイミング調整回路、lsi及びデータ送受信システム | |
JP5610540B2 (ja) | シリアル通信用インターフェース回路及びパラレルシリアル変換回路 | |
US6577649B1 (en) | Multiplexer for asynchronous data | |
TWI477130B (zh) | 用於將時脈對準平行資料之電路 | |
US7321647B2 (en) | Clock extracting circuit and clock extracting method | |
JP3973149B2 (ja) | データリカバリ回路とデータリカバリ方法 | |
JP2005005965A (ja) | 位相比較回路 | |
JP2003174433A (ja) | バイフェーズデータエラー検出回路 | |
JP2015100017A (ja) | 位相比較回路およびクロックデータリカバリ回路 | |
JP2010268406A (ja) | デシリアライザ |