TWI380342B - Method for fabricating an electronic device and electronic device - Google Patents

Method for fabricating an electronic device and electronic device Download PDF

Info

Publication number
TWI380342B
TWI380342B TW094117774A TW94117774A TWI380342B TW I380342 B TWI380342 B TW I380342B TW 094117774 A TW094117774 A TW 094117774A TW 94117774 A TW94117774 A TW 94117774A TW I380342 B TWI380342 B TW I380342B
Authority
TW
Taiwan
Prior art keywords
electronic component
electrode
manufacturing
substrate
active
Prior art date
Application number
TW094117774A
Other languages
English (en)
Other versions
TW200540947A (en
Inventor
Yusuke Taki
Masaomi Kameyama
Norio Kaneko
Original Assignee
Nikon Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nikon Corp filed Critical Nikon Corp
Publication of TW200540947A publication Critical patent/TW200540947A/zh
Application granted granted Critical
Publication of TWI380342B publication Critical patent/TWI380342B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K10/00Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
    • H10K10/40Organic transistors
    • H10K10/46Field-effect transistors, e.g. organic thin-film transistors [OTFT]
    • H10K10/462Insulated gate field-effect transistors [IGFETs]
    • H10K10/466Lateral bottom-gate IGFETs comprising only a single gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/10Deposition of organic active material
    • H10K71/12Deposition of organic active material using liquid deposition, e.g. spin coating
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K85/00Organic materials used in the body or electrodes of devices covered by this subclass
    • H10K85/20Carbon compounds, e.g. carbon nanotubes or fullerenes
    • H10K85/221Carbon nanotubes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K85/00Organic materials used in the body or electrodes of devices covered by this subclass
    • H10K85/20Carbon compounds, e.g. carbon nanotubes or fullerenes
    • H10K85/221Carbon nanotubes
    • H10K85/225Carbon nanotubes comprising substituents
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Liquid Deposition Of Substances Of Which Semiconductor Devices Are Composed (AREA)
  • Carbon And Carbon Compounds (AREA)
  • Physical Or Chemical Processes And Apparatus (AREA)

Description

1380342
17094pif.doc 九、發明說明· 【發明所屬之技術領域】 本發明是有關於一種半導體積體電路、液晶顯示元 件、電激發光顯示元件(electroluminescence ’ EL)等之電子 元件之製造技術’特別是有關於一種具備該電子元件之微 小主動元件之形成方法。 【先前技術】 製造半導體積體電路、液晶顯示元件等之電子元件是 藉在半導體或玻璃基板上形成半導體元件。為了形成此等 半導體元件之半導體材料,在半導體基板本身與玻璃基板 上形成半導體材料作為薄膜後,再使用微影蝕刻技術 (litogmphy)將其作微細加工,以在基板上形成電晶體 (transistor)等半導體元件。 製造電子元件中之半導體積體電路,一般是在由單晶 石夕所形成之基板(晶片)上,藉著使用微影姓刻技術而形成 微細電路。藉由微細電路中之電路圖㈣微小化,可以有 效地使積體電路得以高積集化以及快速化。微細圖案 (pattern)之形成可以使用微影#刻技術,現在也可以开) ^最小線寬lOOnm程度以下之微細圖案。#此可以製造具 有2〜3GHz動作周波數之半導體積體電路。 來,正檢討採用奈米碳f (earbGn_德)作 米石^t體積體電路之電晶體等之主動元件的材料。奈 相比由於其電阻較小,所以與由破製電晶體所 /成之積體電路相比’可以期待更快収電力消耗較少之 1380342 17094pif.doc 積體電路。 ^一方面,需要透光性之液晶顯示元件,是形成於如 玻璃基板之透光基板上。顯示元件之明暗控制用之 的材料,是-樣成膜於玻璃基板上之非衫(am。她日卿 .Ο10等之薄膜半導體。其中除了特定部份以外,將使 用微影侧麟騎選雜的_,再崎將殘存 薄膜半導體進行電晶體之加工製程,而製造液晶顯示元刀件。
曰曰 在液晶顯示元件中,由於其不要求如半 程度之高積集度、快速動作性能,所以即 =^路 之 賴形成之薄辭導體所形成之元件,在快速動作性^ B曰 性能上亦沒有問題。但是,由於f在玻璃基板上形成非。。 石夕所以肖以在其上構成液晶顯示元件之玻璃基板,其 有需要使用在非晶⑦成膜時能耐7G(rc程度之高溫且^ 較高價之玻璃。 在此’提出在玻璃基板以外之場所預先形成半導體社 晶:=其1己置於玻璃基板上之特^位置,而形成液晶^ 不兀之’晶體的方法’以替代直接在玻璃基板進行半 導體成膜时法。魏是說,勤在朗基板以外之場合, 形成直控由10〇nm程度至數师程度,且長度為1〇师程 度之棒狀半導體結晶之粉,其具有特定配向性並配置 於玻璃基板上之特定位置,使用此棒狀半導體結晶之微粒 粉’可形成顯示元件之控制用的電晶體。 【非專利文獻1】 網路公開文獻 1380342 17094pif.doc http://www.nan〇sysinc.com/techn〇1r>^y 在上述非專利文獻1中,提出使半導體結晶之微粒粉 具有特定配向性地配置於玻璃基板上之特定位置之構思, 但針對用以使其具有特定配向性地配置於特定位置之呈 的做法尚未提出。 、 奈米碳管以及棒狀半導體結晶原來沒有配向性。因 此,即使在使用上述奈米碳管之積體電路之製造方法中, 鲁在使用棒狀之微粒半導體結晶之顯示元件之製造方法中, 使微粒主動元件構件具有特定配向性(方向性)地配 定之位置有其困難。 、将 【發明内容】 本發明是鑒於如此課題而研發者,其第丨目的在於提 供一種在製造電子元件時,在被加工基板上之至少〖處之 特疋位置,可以配置具有特定方向性之主動元件構件之带 子元件製造方法。 a 另外,本發明之第2目的在於提供一種可以使用上述 • 製造技術之便宜且高性能電子元件。 ' 以下,針對本發明之電子元件製造方法,引用圖面中 繪示之符號加以說明。但是,本發明之構成並不限定於包 合該圖面所繪示之實施形態或對應於該符號之構成要件 者。 本發明之電子元件製造方法,是藉經過使至少—個特 定之電極(P1〜P3)所形成之光罩(1)接近應形成電子元件之 被加工基板(20)之製程、在被加工基板與光罩之間,充填 8 1380342 17094pif.doc ^有,粒狀之主動元件構件之介電性液體(12)之製程、在 =定之電極施加特定之電壓之製程以及將其液體中之其 ^動元件構件固設於被加工基板之製程,上述即為此製造 電子元件之方法。 在本發明中,藉形成於光罩上之電極形成之電場 ER)之作肖’可以使散布於液體中之微粒狀之主動元 ^構件’使其如應電極之雜之較似具有特定之方 ° f而配置°而且’藉將微粒狀之主動元件構件在所配置 設於被加工基板上,可以將微粒狀之主動元件構 牛在特定之方向固設於特定位置。 在士發明之電子元件製造方法,也可以將主動元件構 件進一步作為包含電晶體之製程之方法。 另外’在本發明中’主動元件構件可以由微粒棒狀之 主動元件材料形成。 —在本發明中’其主動元件構件(ΑΕ)可以更包括包圍其 Μ粒棒狀之主動元件材料(1〇)之絕緣材料(11)。 、 米2發5一實施例’可以將主動元件材料作為包含奈 〔、厌&猎此,活用奈米碳管之低電阻特性,可以實規供 速且消耗電力較少之半導體積體電路。 、 本發明之一實施例’是可以將前述主動元件材料 狀之半導體。藉此’習知之半導體主動元件材 在基板上形成之方法相比,可以使用較便 而可以便宜地製造電子元件。 疋丞板, 主動元件構件可以作成在其外周具有光反應性物質。 1380342
17094pif.doc =,加X基板可以作成在其表面具有光反應性物質。 反應性物質可以使用包含縣、磺基、經基及氟 曰矸之主動元件構件固設於被加工基板之製程, 5 > ^ 介電性之液體及被加卫基板之光的照射 也就疋’在主動元件構件之外周或被加工基板之表 面具有光反應性物質時,利用光的照射並藉由光化學反 化學地堅固的固定(固設)主動树構件與被加工 基板的表面。 本發月之f施例,疋光罩上之電極可 置施加正電位之正電極與施加負電位之負電極 極。複合電極是可以作成包括第i電極(P1C)與第2電極 (P1R、P1L)。第1電極是延伸於用以施加第1電位之一方 向第2電極是用以施加與第i電位極性相反之第2電位, 配置於其第1電極的兩側且與其第i電極平行。 此時,在兩電極間可以形成由$ i電極朝向配置於其 兩側之第2電極之電場。此時,在被加工基板中盥第i電 極對向之部分,其電場強度變弱,因此散布於液體中之主 動元件構件聚集於該部分。藉此’可以使主動元件構件選 擇的聚集於被加工基板中與第1電極對向之部分。 另外,也可以將施加於複合電極之電位作為交流電位。 本發明之一實施例,此光罩上之電極,對於將主動元 件構件朝被加工基板固設之製程中使用之光而言,其可以 是透明電極。 1380342 17094pif.d〇c 藉此,在隨著光的照射利用光化學反應化學地固設主 動元件構件與被加工基板的表面之場合中,對於對向於電 極之部分,其光的照射變容易,可以有效率地順利產生光 化學反應。 ,此時,透明電極可以是由金屬氧化物或金屬氡化物所 形成。藉此,照射之光即使為紫外線等之短波長之光,亦 可以使電極具有充分之透光性。 Φ 或透明之電極可以是由鑽石膜所形成。 本發明之一實施例,是介電性之液體可以是以水為主 成分。藉此,利用水的較高介電率之特徵,藉其光罩上之 電極形成之電場之作用,可以更有效率地進行車月主動元件 構件之特定位置之配置。 接著,本發明之電子元件,是使用上述之本發明之電 子讀製造方法所製造之電子元件。藉此,可以提供一種 低成本且尚性能之電子元件。 傷 μ若依據本發明,可㈣奈米碳管料導赌晶之微粒 ♦ 1微粒狀之主動⑽構件具有狀方向性的配置於被加 1 °也就是’可以使微綠之主動元件 .. 構件具有特u向地配列於電子元件+之狀位置 :雜依據本發明,可以應用於f知其位置及方向之控制性 困難而且較難適用之微粒狀之主動元件構件之電子元件。 另外’特料若依據使㈣含奈# 明’作為本發明中之微粒狀之主動\=之發 管之低電阻特性,盥習知之由石夕構件,_奈米碳 ”自々时製電晶體所形成之積體電 11 1380342 17094pif.d〇c 路相比’可讀現更快速且雜電力較少之積體電路。 另外’特別是若依據制包含半導體結晶之微粒粉等 ,件之發明’作為本發明中之微粒狀之主動元件構件. =液晶顯示元件等之齡元件巾,可以製造 耐
熱性尚之高㈣明基板_示元件,因此総元件的^ 成本可以下降,而可啸供便宜且S性能之顯科件Λ 另外,包含本發明中之半導體結晶之微粒粉等之構 t i也可以使用於半導體積體電路之製造。藉此,不使用 向價之半導體結晶基板,使用由半導體結晶之微粒粉所形 成之主動7L件,亦可以提供便宜之高性能半導體積體電路。 為讓本發明之上述和其他目的、特徵和優點能更明顯 易懂,下文特舉較佳實施例,並配合所附圖式,作 明如下。 【實施方式】 以下,參照所附圖面說明本發明之較佳實施形態之一 例。 、 〜、
圖1繪示為本實施例所使用之附有電極之光罩的示意 圖。在以石英基板等硬質、且熱膨脹係數(線性膨脹係數) 較小之透明材料所形成之基板1之圖案面2所希望之位置 上,形成由特疋形狀之電極所形成之圖案電極pi、p2、p3。 圖2繪示為圖案電極P1之放大示意圖。圖案電極 是以延伸於圖2中上下方向之中心電極(第1電極)plc為 中心,並在其左右兩側形成兩端電極(第2電極)piR、plL 之電極。在中心電極P1C連接形成於光罩1之圖案面2上 12 1380342 17094pif.doc 之正極配線LP’另一方面,在兩端電極P1R、P1L連接形 成於圖案面2上之負極配線LM。而且,正極配線LP及負 極配線LM是如圖1所繪示分別配線於圖案面2上之連接 端子TPO、TMO並作電氣連接。 而且,在圖2雖僅繪示圖案電極pi之放大圖,但其 他之圖案電極P2、P3之詳細放大圖,亦與圖2所繪示之 圖案電極P1相同。另外,在光罩1之圖案面2上,為了 簡化而僅繪示3個圖案電極pi〜p3,但在實際之電子元件 製造用光罩中,不用說其數目可以形成數萬〜數億個。 其次,使用圖3針對本發明使用之微粒狀之主動元件 構件AE加以說明。 微粒狀之主動元件構件AE,其中心部是作為主動元 件材料10之奈米碳管或棒狀之半導體結晶。而且,因應需 要,可以使其周圍覆蓋絕緣性之薄膜U。 在此,在使用半導體結晶作為主動元件材料時,作 為其半導體結晶者例如是使用棒狀之單晶矽,其直徑例如 • 由10nm程度至10^m程度,其長度例如是lOOnm程度至 數ΙΟμιη程度。此等條件是因應適用主動元件材料1〇之電 子元件的條件,也就是因應動作速度與需要之電流量而選 擇最適當之值。 ' 此時’作為包圍主動元件材料1〇之絕緣性之薄獏u, 例如使用二氧化石夕或氮化石夕等與石夕結合性良好之材料為較 佳0 而且,也可以使用石申化鎵或碌化銦等之其他的半導體 13 1380342 17094pif.doc 結晶作為主動元件材料1 〇。 物Ϊ =元件材料1G為奈米碳料,使用含有碳氫化合 +虱或氟之碳氫化合物之薄膜,作為周圍之絕緣性之薄 膜11此時,此薄膜與構成奈米碳管之碳原子之 部分之化學結合。 夕肩 绫膜件構件处的周’成上述絕緣膜時為其絕 緣膜之周圍),可因應需要預先使特定之官能基與其結人, 2疋使⑽基、縣、減、氟中任—種以上作為該官 動元件材料1G為奈米碳管時,對於其周圍之絕緣 料’即含有碳氫化合物、氣魏之碳氫化合 物之薄Μ ’可以直接使這些官能基與其直接結合而形成。 另外’即使在不使用絕緣性薄臈i i之情 元件㈣1G上,即在構成奈米碳管之碳原子之二 上,可以使這些官能基與其結合㈣成。或者,也可以選 碳管中之碳原子相互間之結合的缺陷部分,使= 些g能基與其結合而形成。 。 其針元件材料IG為轉龍晶時,可贿這些官能 性薄膜11之材料,即對二氧切之薄膜 ί 化合物(silane)使其結合而形成。 ^卜’ P使在不使用絕緣性_u時,亦可以使這些 ;=:於败半導趙表面’或透她化合物“ 這些主動元件構件AE可以藉任何眾知之製造方法而
1380342 17094pif.doc 製U而且,主動元件構件AE是混入水(純水)或溶解非離 子性之物質之水溶液(町稱為「介電性紐」)。介電性 液體中之主動元件構件AE之濃度是在-邊長為數10nm 之立方體中具有1個程度之比例,.到在1邊長為數ΙΟΟμιη 之立方體中具有1個程度之比例,其根據所製造之電子元 件之種2員與主動元件構件ΑΕ本身之大小而不同。 接著’如圖4所繪示,對於製造電子元件之被加工基 φ 板20,使光罩1之圖案面2與其對向配置,並在兩者之間 隙/中,滿散布有上述主動元件構件ΑΕ之介電性液體。 進仃该對向時,在介電性液體12之液體中,也可以使光罩 1與被加1基板2〇對向接近,或者,在大氣巾使光罩}與 被加工基板20之間具有某種程度之近接配置後,再使介電 性液體12流入兩者之間,其之後也可以使兩者接近到特定 之間隔。 在光罩1之圖案面2上之連接端子τρ〇、ΤΜ〇,分別 連接正電極TP及負電極ΤΜ。藉此,在上述光罩i之圖案 面2上之圖案電極p1〜p3施加特定之電位。 圖5緣示為對上述圖案電極ρι施加上述電位伴隨作 用之圖。 圖5(A)緣示為對位於光罩i與被加工基板2〇之間隙 之介電性液體12中之主動元件構件处卜AE2、AE3,且 圖案電極P1在施加電位前之狀態的示意圖。在主動元 ,件AE1〜AE3由於原先沒有配向性,所以在電位施加前 "電性液體i2中之主動元件構件施〜AE3,在任意之位 17094pif.doc 置以任意的方向一樣地隨機分佈著。 對於此,圖5(B)繪示為在圖案電極P1中之中心電極 (第1電極)P1C施加正的電位,在兩端電極(第2電極)P1L、 P1R施加負的電位之狀態的示意圖。此時在介電性液體12 中,由中心電極P1C朝向兩端電極pil、P1R形成電場EL、 ER。 在此,若將介電性液體12作為以水為主成分之液體, 則其容電率(relative dielectric constant)約為 80,其與被 加工基板20即石夕或玻璃之容電率(12〜2〇程度)相比較 大。因此所形成之電場EL、ER不太會受到被加工基板20 之影響,也就是電場不會侵入到被加工基板2〇等,而如圖 5(B)所繪不形成於介電性液體12中。其結果在被加工基 板20上之對向於中心電極(第1電極)pic之部分中,所形 成之電場EL、ER之強度變弱。 、,在,微粒狀之主動元件構件AE之容電率,在其為 奈米礙管時為2〜3,在其為微小我晶時為12,即使在任 何場合時均tb水的容電率,卜從而,其效果之―,是這些 微粒狀之主動TL件構件AE與其存在於電場el、er之較 ^部分,不如存在於電場EL、ER較弱之部分,因為其能 ^ (energy)較安定,也就是,主動元件構件ae2被上述 電場EL、ER彈出,而聚集在上述被加工〇上 心電極P1C之對向部分。 τ 1380342
另外,施加於中心電極P1C與兩端電極P1L、P1R間 之電位,也可以是如對特定之偏壓電位進行加算之交流電 位也就疋所明的加上直流偏壓(〇ffset)之交流電位。 如圖4所繪示,使用水銀燈等之光源LS,對該狀態之 光罩1及被加工基板20及介電性液體12進行光的照射。
17094pif.doc 函蓋於上述電場EL、ER之較弱部分。而且,其結 y、主動元件構件AE2配向成與中心電極沉平行, 而配置於與中心電極P1C對向之被加卫基板2〇上。 此時,也可以將施加於中心電極pic與㈣電極 P1L P1R之間之電位作為交流電位。在該情形,對於滞 留成月=準安定㈣(位置及方向)之主動元件構件ae2, T X對母電位付號之反轉時序(timing)給予微小之刺 激,而可以促進對朝上述最安定之狀態之移動。 如前述所述,在主動元件構件AE2之周圍結合特定之 官能基時,主動元件構件AE2與被加工基板2〇是藉該光 的照射’而利用該官能基之光反應進行化學的結合。 例如,使用羧基作為官能基時,設置於主動元件構件 AE2之敌基與一般存在於被加工基板2〇上之經基’會藉 由光化學反應而進行酯結合’因此而形成化學鍵結。在使 用磺基作為官能基時也有同樣之反應。 而且,為了更有效率的藉由這樣的光化學反應而使主 動元件構件AE2固設在被加工基板20上,在被加工基板 2 〇之一側亦可預先結合適合於光化學反應之官能基。在製 造電子元件時,被加工基板20的表面由於較多為矽、二氧 17 17094pif.doc 17094pif.doc
化夕以及以—氧化石夕為主成分之 U
能基的結合可㈣與上述相同之方法=行所對4 S 卜:1工更有效率地順利產生如此之光化學反應, ·.?、射之先以向旎量之紫外線較適當。 減:ΐ ί主動70件構件AE2與被加工基板20間之光 化于反應’由於是在圖案電極P1中之中心電極P1C之正 下方(對向於中心電極Plc之被加工基板2g上)之區域產 生所以右中心電極Plc為遮光性之電極,則其將會遮蔽 應朝此區域騎之大部分級,目錢統學反應之效率 恐有降低之疑慮。 在此,對於該照射光而言,藉由將中心電極P1C及其 兩端電極P1L、P1W為透明之電極,可以防止該光化學 反應之效率降低。此時透明電極可以由對紫外線之透過率 良好之氧賊或氧化錫等之金屬氧化物,或是以氮化銘等 之金屬氮化物所形成。或者,也可以使用鑽石薄膜作為該 透明電極。 而且’被加工基板20只要為透明,就可以由被加工基 板20之一侧進行上述光照射。此時,中心電極P1C或兩 端電極P1L、PiR若是由不透明之㈣所形成之電極亦沒 有任何問題。 而且’促進對主動元件構件AE2之被加工基板2〇之 固設之方法不限制於上述之光化學反應。例如替代光照 射,而對介電性液體12及被加工基板20之全體或一部份 照射微波’藉由微波激發特定之官能基而使其產生化學反 18 1380342 17094pif.doc 應,進而進行固設之方法亦可。 然而在上述中,介電性液體12之主成分雖為水,但該 "電f生液體12對容電率高之紫外線,只要為透明之液體, 不用,亦可以使用以水以外作為主成分之液體。也就是, 例如藉由含有氟而提升對料線之透過率,且也可以使用 可以提高容電率之有機溶劑。 而且,既存之電路圖案存在於被加工基板20上,對其 圖案之位置的校準’本發明在主動元件構件AE的形成 ,,預先將校雜置狀料(mask)軸於光罩2上, 藉由未圖示之顯微鏡等,而進行在被加工基板20上之既存 ,路圖案與校準位置用之遮罩間之位置校準。而且,在進 行《亥位置板準後進行上述光照射,而在被加工基板2〇上之 特定位置固設主動元件構件AE2。 一而且,在圖案電極P1附近以外,由於未形成使主動 儿件構件AE移動之電場,所以存在於圖案電極?1附近以 外之主動元件構件AE1、ΑΕ3,將不受由圖案電極ρι所形 成之電場的影響,在保持任意的位置及方向性之狀態繼續 洋遊於介電性液體12中。因此,即使進行上述之光照射, 浮遊於該部分之主動元件構件AE1、AE3,亦不會固設於 被加工基板20上。 、 元成上述固設步驟之後,由被加工基板2〇之對向位置 去除光罩1,再以未圖示之洗淨裝置利用純水等之洗淨液 洗淨被加工基板20。藉由該洗淨步驟,未固設於上述被加 工基板20而殘存於介電性液體12中之主動元件構件 19 1380342 17094pif.doc AE卜AE3,可不存留於被加工基板20上而被去除。另一 方面’固設於被加工基板20上之主動元件構件AE2,未 被上述洗淨製程去除,所以在洗淨製程後也繼續存在於被 加工基板20上。 而且,上述洗淨並不一定要以專用之洗淨裝置來進 行,如圖4所繪示,使被加工基板20與光罩1對向,因應 需要而進行光照射之裝置亦可以使其具有洗淨功能。另 φ 外,洗淨液也不限於上述純水,只要其可以切斷固設於被 加工基板20與主動元件構件AE2等之上述鍵結,亦可以 使用任何之洗淨液。 洗淨後’將被加工基板20加熱到例如5〇°C至1〇〇。〇之 程度,以使洗淨液乾燥。另外,在以上述洗淨液洗淨後, 以IPA(iS〇pr〇Pan〇卜異丙醇)等之容易乾燥液體進行沖洗, 亦可以促進上述之乾燥。 圖6是繪示經過〔光罩丨及〕上述洗淨製程,去除介 電性液體12及包含於其中之不要的主動元件構件AE1、 馨 AE3等狀態之被加工基板2〇的示意圖。在被加工基板加 上,形成著區域AEP卜AEP2、AEP3,其對應於如上述對 向配置之圖1所繪示之光罩i上之圖案電極P1、P2、p3 的各位置及方向性,且其對應位置與固設之主動元件構件 AE2平行。 此等之主動元件構件AE2等雖具有作為半導體與良 好導體之性質,但尚未具有作為電晶體等之主動元件之功 能。在此,需要有用以將此等之主動元件構件AE2等作為 20 1380342 17094pif.doc 主動元件’且供給信號配線至彼等,將被加工基板20作為 電子元件使其完成之製程。 以下’使用圖7及圖8針對該電子元件製造製程加以 說明。 圖7(A)綠示為圖6中之被加工基板2〇上之區域AEp2 附近之放大圖,對於圖6其作了 9〇度旋轉之配置。以下之 圖7(B)〜圖7(F)繪示為電子元件製造之程序步驟示意圖。 圖8(A)〜圖8(F)也同樣是繪示電子元件製造之程序步 驟示意圖’對於圖7(A)〜圖7(F)而言,圖8(A)〜圖8(F) 是繪示沿著主動元件構件 AE2之長條切斷之被加工基板 20之剖面圖。 土 如圖8(A)所繪示,最初主動元件構件AE2是在主動元 件材料10的周圍形成絕緣性薄膜u之狀態。在該狀態之 被加工基板2〇上形成由有機材料所形成之犧牲膜2丨,在 犧牲膜21上再形成光阻層PR1 (photoresist)。而且,使 2光裝置等在光阻層PR1上曝光出特定之圖案再經過 刻製程’如圖7(B)及圖8⑻所繪示,形成僅部分 去除犧牲膜21之閘門用開口圖案〇G。此時,主動元 件AE2上之絕緣性之薄膜u仍未被去除。 ,著如圖8(C)所繪示,在被加工基板2〇上,進行 5鎢等之金屬、多晶矽等之半導體材料' 戋者是 ^機材料等之配線材料22的成膜製程。並進一步使用 =h=ical p〇Ushing,化學機械研磨)或韻刻 去除埋入閘門用開口圖案〇G部分之配線材料(閑 /
21 1380342 17094pif.doc
材料22 ° ® 7(C)是私配線材料 之狀態。 ” 口圖案0G部分’且形朗電極tG 化二=(==’在被加工基板20上進行氣 餘刻製程成膜製程之後’由來自上方之選擇性 壁方 以如圖7CD)所给_、士緣膜23之上下方向之厚度較厚,所 後,:#膜 膜糾,主動元件構件編上之絕緣性薄 出之3應於主動元件構件ΑΕ2中在圖7(D)中露 絕緣膜之部盍於閘電極tg及形成於其側壁之 二邛刀進仃摻雜不純物之製程。 _ 閘門二主,件構件ae 2可以作成將閘電極τ g作為 電晶體/兩端之上述露出部分作為源極及祕之場效型 昧:i,在主動元件構件AE2由半導體結晶所形成情形 士’,需要’可在該狀態之被加工基板2G上進行例如 ㈣鈦等之金屬的成膜製程並加熱基板,以進行構成半導 體、、,σ晶之半導體與此等金屬之合金化過程。 ,在上述實施例中,該場效型電晶體之閘氧化膜,是由 =形成於主動元件構件ΑΕ2周圍之二氧切膜或 材料所形成之絕賴。但是,對於例如圖7⑷及圖8(α) ⑧ 22 1380342 17094pif.doc 之狀態之主動元件構件从2,可由上方進行具有選 ,的蝕刻去除其表面之絕緣膜^ 或是化與洛如、士灶緣膜的成列如可以藉熱氧化法 .(chemical vapor deposition » CVD) =媒:其具有使用不純物污染較少之良好膜作為 件構述’在製造製程之中途若以去除主動元 有邑緣膜11作為前提,則即使利用未具 動元件構件ae2亦可,也就是使用僅由 =讀材料1〇所形成之主動元件構件此時,夢 ^方法將主動元件構件AE2固設於被加工基板2〇上^ 後’如亡述在主動元件構件AE2之表面再職絕緣膜。 接著’在該狀態之被加工基板20上,進行由有機材科 或二乳化销難之絕賴24的成膜製程,並在其上面形 f光阻層PR2。而且’使用曝絲置等再度將特定之圖^ 曝光於光阻層PR2上,並經過顯像及·^製程而在光阻層 PR2及絕緣膜24上’形成如目7(£)及圖8⑹所繪示之源 極開口圖案0S、汲極開口圖案〇D以及2個間極連接開 口圖案 OG1、OG2。 、而且’圖8(E)中之絕緣膜23a、23b,是對應於殘存在 上述圖7(D)中之閘電極tg之側壁之絕緣膜23e。 在剝離光阻層PR2之後,在被加工基板2〇上一樣形 成1、鎢或銅等配線材料。而且,使用CMp(化學機械研 磨)等’移除除了埋入上述各開口圖案〇S、〇D、OG卜〇〇2 23 1380342 17094pif.doc 部分之配線材料ES、ED、EG1、EG2之外的配線材料。 藉此而完成電晶體之形成以及電極£S、ED、EG1、 EG2之設置的製程。 之後,形成於被加工基板20上之各電晶體之電極 ES、ED、EG1、EG2,利用具有特定關係且相互連接之配 :1 線的形成,而完成電子元件之製作。而且,對於各電晶體 , 之電極ES、ED、EG1、EG2 ’形成信號配線之製程,由於 與眾知通常之半導體積體電路等之製造製程相^,所以省 •略其說明。 依據本發明之電子元件製造方法之可以製造之電子元 件,是廣及於動態隨機存取記憶體(DRAM)、快閃記憶 體(flash memory)等之記憶元件、中央處理單元(Centr^j Process Unit,CPU)、數位訊號處理器(Digkal 邮-Processor,DSP)、專用標準處理器(Applicati〇n Spedfie
Standard Pn^es_sor ’ ASSP)等之邏輯元件、液晶顯示元件、 電激發光顯示元件(electro-luminance,EL)、電漿顯示元 •件、以及利用銀離子之析出作用之電子紙張(electr〇nic , —⑷等之各種電子元件。而且’此等之各電子元件的固 • ㈣造製程,由於可以使料所周知之製造製程,所以省 略其說明。 而且,上述之電晶體之形成製程,在本發明之電子元 件製造方法中,並不是所謂必要之製程。例如,本發明之 電子兀件製造方法,其為包含將形成於被加工基板2〇上之 特定位置之上述主動元件構件AE2作為二極管之製程者 24 1380342 17094pif.doc 亦可 另外,在上述實施例中,社動元件材料1〇進行不 =0換之H程,雖肢在被加卫基板2G上固設主動元件材 ^ 10之後進仃’但亦可以在被加I基板2G上固設主動元 件材料1G之前,進行該不純物之摻雜製程。 β在一實施例中,作為主動元件材料1()之形成方法 如疋採用由棒狀之主動元件材料1G之—補向另外—端
Γΐί成長之方法’而且變更其形成空氣環境中<不純物 ^度並進行該成長,亦可輯用因應棒狀之主動元件材料 10之長條方向位置,使不純物濃度變更之方法。 藉此,可以形成例如其中央部為卩型半導體,其 為η型半導體之主動元件材料1〇。 此主動元件材料10之使用、以及在被加工基板20上 =棒狀主動元件材料的固設步驟後所進行之不純物的 製程,均可以省略。 在本發明之電子元件製造方法中,在上述主動元件材 r··忉的表面形成金屬或半導體作為電極,利用其接合間之 整流特性而可以將此作為二極體。而且,在1個之主動元 件構件AE2的兩端,若分別形成如此之二極體,則2個之 二,體形成2個直列且配列成相反特性,也就是,形成背 對『型二極體(back to back type transistor)。而且,如此 之背對背型二極體,亦可以使用來作為例如液晶顯示元件 之各顯示元件之控制用之主動元件。 而且,本發明並不限定於上述之實施型態,只要在不
25 1380342 17094pif.doc 脫離本發明之要旨之範圍,都可以作種種之變更。 :據本發明,習知中因為位置及方向之控制性較 難,因而較難利用之微粒狀主動元件構件之電子元件^ = 使用微粒狀之主動元件構件進行高性能 猎由使用包括奈米碳管之主動元件構件,與由習知 石夕製電晶體卿成之積體電路相比,將可以製造更 消耗電力較少之積體電路。 、〜·^ 藉由使用包括半導體結晶之微粒粉等之主動元 件,可以提供便宜且高性能之顯示元件。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限=本發明,任何熟胃此技藝者,在不麟本發明之精 ^範圍内’#可作些許之更動與潤飾,因此本發明之 範圍當視後附之申請專利範圍所界定者為準。 【圖式簡單說明】 圖1是緣不使用於本發明之顯示元件製造方法附有 合電極圖案P1〜P3之光罩i之示意圖。 圖2是繪示圖χ所繪示之光罩i上之電極圖案打 放大示意圖。 圖3是繪示使用於本發明之顯示元件製造方法適合 粒狀之主動元件構件八£之一實施例之示意圖。 圖4疋繪不對被加工基板2〇使光罩i對向配置,在其 間隙充滿介電液體12之狀態之示意圖。 一 圖5疋繪不圖4所繪示之被加工基板2〇與光罩丨間之 ⑧ 26 1380342 17094pif.doc 介電性液體12及主動元件構件ΑΕΙ〜AE3之電極圖案 P1(P1C等)附近之放大剖面示意圖,且圖5(A)是繪示在電 極圖案P1C等未施加電位之狀態,圖5(B)是繪示在電極圖 案P1C等施加電位之狀態。 圖6是繪示主動元件構件AE2等配置於被加工基板 20上之特定位置之特定方向之狀態示意圖。 圖7(A)〜7(F)是繪示說明本發明之電子元件製造製程 之程序步驟示意圖,其分別表示被加工基板2〇之放大上視 圖0 圖8(A)〜8(F)是繪示對應7(A)〜7(F)說明本發明之電 子元件製造製程之程序步驟示意圖,其分別表示被加工基 板20之放大剖面圖。 【主要元件符號說明】 I :光罩 2:光罩之圖案面 P1〜P3 :圖案電極 P1C :中心電極 P1L、P1R :兩端電極 ΑΕΙ、AE2、AE3 :主動元件構件 10:主動元件材料 II :絕緣膜 12 :介電性液體 IL:光照射 LS :光源 27 1380342 17094pif.doc TG :閘電極 ES :源電極 ED :汲電極 EL、ER :電場 PIU、PR2 :光阻層 TPO、TMO :端子 20 被加工基板 21 犧牲膜 22 配線材料 23 絕緣膜 OD :汲極開口圖案 OS :源極開口圖案

Claims (1)

1380342 17094pif.doc 申請專利範圍: 之製程 1.一種電子it件製造方法,包括: ί至少—個特定之電極所形成之光罩接近被加工基板 在刖述被加工基板與前述 之主就件構件之介電性液體之製程 真有被粒狀 電極施加特定繩之製程;以及 基板=之前述主動元件構件固設於前述被加工 盆中專利範圍第1項所叙電子元件製造方法, ” f·元件構件為微粒棒狀之主動元件材料。 盆^如+^專利㈣第2項所述之電子元件製造方法, ^述主動元件構件更包括包圍前述微粒棒狀之 件材料之絕緣材料。 * 如_μ專利範圍第2項所述之電子元件製造方法, 其中釗述主動元件材料為奈米碳管。 !l如申請專利範㈣2項所述之電子元件製造方法, v、中則述主動元件材料為微粒棒狀之半導體。 6·如申請專利範圍第1韻述之電子元件製造方法, 其中前述主動元件構件是在其外周具有光反應性物質。 7. 如申請專利範圍第6項所述之電子元件製造方法, 其中前述光反應性物質是選自於縣、續基、 其組合其中之一。 8. 如申請專職圍第1項所述之電子元件製造方法, ⑧ 29 1380342 17094pif.doc 其中前述被加工基板是在其表面具有光反應性物質。 9. 如申請專利範圍第8項所述之電子元件製造方法, 其中前述光反應性物質是選自於綾基、磺基、羥基、說及 其組合其中之一。 10. 如申請專利範圍第6項所述之電子元件製造方 法,其中將前述液體中之前述主動元件構件固設於前述被
加工基板之製程,是包括對前述介電性之液體及前述被加 工基板進行光的照射。 11·如申凊專利範圍第1〇項所述之電子元件製造方 法’其中前述光罩上之前述電極在將前述主動元件構件固 設於前述被加工基板之製程中,其對於光而言是透明電極。 12.如申請專利範圍第u項所述之電子元件製造方 法,其中前述透明電極是由金屬氧化物或金屬氮化物所構 成0
、13.如^請專利範圍第11項所述之電子元件製造方 法,其中前述透明電極是由鑽石膜所構成。 14.如申明專利範圍第1項所述之電子元件製造 法’其中前述光罩上之前述電極是鄰接配置施加正電位之 正電極與施加貞電位之貞電極之複合電極。 15.如申請專利朗第14項所述之電子元件 法’其中施加於前述複合電極之電位為交流電位。 法14項崎之電子元件製造方 法其中別述複合電極包括: 第1電極,其是往施加第i電位之一方向而延伸;以 30 17094pif.doc 及 第2電極,其是用 電位,配置於前述第!電:;第1電位極性相反之第2 Π.如申請專· =且㈣述第1電極平行。 法,其中施轉所敎電子元件製造方 18.如申請專ί電位為交流電位。 法,其中前述介電體液體勺項所述之電子元件製造方 19如S體包括財為域分之液體。 法,其中前述;=41項所述之電子元件製造方 件製造方法,更包括m 項任—項所述之電子兀 程。 ^括將刖述主動元件構件作為電晶體之製 任一項所、70件’其彻申請專利範圍第1至19項 任項戶^4之電子元件製造方法所製造。 項 子元其彻申請糊範㈣項之電 件iA3i、rfi利範圍第1至19項任—項所述之電子元 中前述1子元件為記憶體元件。 24.如申請專利範圍第丨至丨 件製造方法,其中前述電子元件為顯示元Γ牛
TW094117774A 2004-06-01 2005-05-31 Method for fabricating an electronic device and electronic device TWI380342B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004163787 2004-06-01

Publications (2)

Publication Number Publication Date
TW200540947A TW200540947A (en) 2005-12-16
TWI380342B true TWI380342B (en) 2012-12-21

Family

ID=35463139

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094117774A TWI380342B (en) 2004-06-01 2005-05-31 Method for fabricating an electronic device and electronic device

Country Status (6)

Country Link
US (1) US7700459B2 (zh)
EP (2) EP1883101B1 (zh)
JP (1) JP5250974B2 (zh)
KR (1) KR100796835B1 (zh)
TW (1) TWI380342B (zh)
WO (1) WO2005119789A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008091566A (ja) * 2006-09-29 2008-04-17 Fujitsu Ltd 絶縁膜で被覆されたカーボンナノチューブ構造体の製造方法及びその構造体からなる電界効果トランジスタ装置
JPWO2009101944A1 (ja) * 2008-02-14 2011-06-09 シャープ株式会社 半導体素子及び微細構造体配置基板の製造方法並びに表示素子
JP2012528020A (ja) * 2009-05-26 2012-11-12 ナノシス・インク. ナノワイヤおよび他のデバイスの電場沈着のための方法およびシステム
JP5955339B2 (ja) 2011-01-28 2016-07-20 ビーエーエスエフ ソシエタス・ヨーロピアBasf Se 熱硬化剤としてオキシムスルホネートを含む重合性組成物
WO2013010252A1 (en) 2011-07-19 2013-01-24 National Research Council Of Canada Photobioreactor
US8803129B2 (en) * 2011-10-11 2014-08-12 International Business Machines Corporation Patterning contacts in carbon nanotube devices
KR101339550B1 (ko) * 2011-11-24 2013-12-10 삼성토탈 주식회사 올레핀 중합 및 공중합용 촉매 및 이를 사용하는 올레핀 중합 또는 공중합 방법
CN105810748B (zh) * 2014-12-31 2018-12-21 清华大学 N型薄膜晶体管
CN106655874B (zh) * 2016-09-08 2019-06-28 北京纳米能源与系统研究所 一种可变形柔性纳米发电机、制备方法及制成的传感器

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020130311A1 (en) * 2000-08-22 2002-09-19 Lieber Charles M. Doped elongated semiconductors, growing such semiconductors, devices including such semiconductors and fabricating such devices
WO2002103737A2 (en) * 2001-06-14 2002-12-27 Hyperion Catalysis International, Inc. Field emission devices using ion bombarded carbon nanotubes
KR100480179B1 (ko) * 2001-10-19 2005-04-06 엘지전자 주식회사 탄소 나노튜브 전계방출소자 및 그 제조방법
US6902658B2 (en) * 2001-12-18 2005-06-07 Motorola, Inc. FED cathode structure using electrophoretic deposition and method of fabrication
JP2003257304A (ja) * 2002-02-28 2003-09-12 Hitachi Chem Co Ltd カーボンナノチューブの配列方法、カーボンナノチューブ集積体の製造方法及びカーボンナノチューブ集積体並びに電界電子放出素子
JP4051988B2 (ja) * 2002-04-09 2008-02-27 富士ゼロックス株式会社 光電変換素子および光電変換装置
AU2003243165A1 (en) * 2002-04-26 2003-11-10 The Penn State Research Foundation Integrated nanomechanical sensor array chips
JP2003332266A (ja) * 2002-05-13 2003-11-21 Kansai Tlo Kk ナノチューブの配線方法及びナノチューブ配線用制御回路
JP2004016858A (ja) * 2002-06-13 2004-01-22 Seiko Instruments Inc 膜形成装置及び方法
JP4338948B2 (ja) * 2002-08-01 2009-10-07 株式会社半導体エネルギー研究所 カーボンナノチューブ半導体素子の作製方法
JP3880560B2 (ja) * 2003-04-07 2007-02-14 三井化学株式会社 カーボンナノチューブの配向方法および組成物
US6987302B1 (en) * 2003-07-01 2006-01-17 Yingjian Chen Nanotube with at least a magnetic nanoparticle attached to the nanotube's exterior sidewall and electronic devices made thereof
US6890780B2 (en) * 2003-10-10 2005-05-10 General Electric Company Method for forming an electrostatically-doped carbon nanotube device

Also Published As

Publication number Publication date
JP5250974B2 (ja) 2013-07-31
TW200540947A (en) 2005-12-16
EP1768188A1 (en) 2007-03-28
KR100796835B1 (ko) 2008-01-22
EP1883101A3 (en) 2012-05-30
WO2005119789A1 (ja) 2005-12-15
US7700459B2 (en) 2010-04-20
KR20070020011A (ko) 2007-02-16
US20080014675A1 (en) 2008-01-17
JPWO2005119789A1 (ja) 2008-04-03
EP1883101A2 (en) 2008-01-30
EP1883101B1 (en) 2014-12-31

Similar Documents

Publication Publication Date Title
TWI380342B (en) Method for fabricating an electronic device and electronic device
Lee et al. Selective alignment of a ZnO nanowire in a magnetic field for the fabrication of an air-gap field-effect transistor
US8906245B2 (en) Material trivial transfer graphene
CN103646855B (zh) 石墨烯器件的制作方法
CN102983176B (zh) 包括纳米导体层的薄膜晶体管
JP2007081362A (ja) 透明薄膜トランジスタ及びその製造方法
JP2008260073A (ja) 微細構造体の配列方法及び微細構造体を配列した基板、並びに集積回路装置及び表示素子
KR101344980B1 (ko) 박막 트랜지스터 및 어레이 기판의 제조 방법, 및 마스크
JP2006344956A5 (zh)
WO2016008226A1 (zh) 薄膜晶体管及其制备方法、阵列基板和显示设备
Hwang et al. Ferroelectric polymer-gated graphene memory with high speed conductivity modulation
CN108231595A (zh) 薄膜晶体管及其制备方法、阵列基板、显示装置
KR102190783B1 (ko) Tft 기판의 제조방법
CN101969026B (zh) 基于喷墨印刷与激光干涉曝光的电极制备方法
Chuang et al. Density-controlled and seedless growth of laterally bridged ZnO nanorod for UV photodetector applications
JP2008085313A5 (zh)
EP1416522A4 (en) THIN FILM SEMICONDUCTOR DEVICE AND METHOD FOR PRODUCING THE SAME
TW201705206A (zh) 與半導體基板相關之特徵之製造方法
TWI297553B (zh)
TW201505127A (zh) 薄膜電晶體基板及其製作方法
KR101838279B1 (ko) 다중비트 전계효과 트랜지스터 제어장치
KR100540698B1 (ko) 개선된 절연막 구조를 갖는 유기물 트랜지스터
Tung et al. Nanoscale phase change memory arrays patterned by block copolymer directed self-assembly
CN105575973B (zh) 薄膜晶体管基板与显示器
CN101814435B (zh) 一种制备悬浮ZnO纳米线场效应晶体管的方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees