CN108231595A - 薄膜晶体管及其制备方法、阵列基板、显示装置 - Google Patents

薄膜晶体管及其制备方法、阵列基板、显示装置 Download PDF

Info

Publication number
CN108231595A
CN108231595A CN201810001897.8A CN201810001897A CN108231595A CN 108231595 A CN108231595 A CN 108231595A CN 201810001897 A CN201810001897 A CN 201810001897A CN 108231595 A CN108231595 A CN 108231595A
Authority
CN
China
Prior art keywords
pattern
insulating layer
light
active layer
tft
Prior art date
Application number
CN201810001897.8A
Other languages
English (en)
Inventor
班圣光
曹占锋
Original Assignee
京东方科技集团股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京东方科技集团股份有限公司 filed Critical 京东方科技集团股份有限公司
Priority to CN201810001897.8A priority Critical patent/CN108231595A/zh
Publication of CN108231595A publication Critical patent/CN108231595A/zh

Links

Classifications

    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41758Source or drain electrodes for field effect devices for lateral devices with structured layout for source or drain region, i.e. the source or drain region having cellular, interdigitated or ring structure or being curved or angular
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01BASIC ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate

Abstract

本申请公开了一种薄膜晶体管及其制备方法、阵列基板、显示装置。该薄膜晶体管,包括:遮光图案,第一绝缘层,有源层图案,第二绝缘层,栅极图案,层间绝缘层,与有源层图案分别连接的源极和漏极;源极和漏极还与遮光图案连接。根据本申请实施例的技术方案,通过源极和漏极与遮光图案连接,将遮光图案感生的电荷传导至外部电路,可以排除遮光图案感生电荷的影响,提升阈值电压的稳定性,改善薄膜晶体管的特征。

Description

薄膜晶体管及其制备方法、阵列基板、显示装置

技术领域

[0001] 本公开涉及显示技术领域,尤其涉及一种薄膜晶体管及其制备方法、阵列基板、显 示装置。

背景技术

[0002] 随着显示技术的发展,低温多晶桂(Low Temperature Poly_silicon,LTPS)技术 越来越受到广泛的重视。LTPS技术由于其高迀移率以及可以实现阵列基板栅极驱动(Gate Driver on Array,G0A)的原因,使得基于该技术的显示面板相比于非晶娃(a-Si)技术的显 示面板在开口率、亮度及反应速度等方面具有更加优良的显示效果。

发明内容

[0003] 现有的LTPS工艺中,需要制作遮光层来避免有源层接受到光照,进而影响薄膜晶 体管的开关性能。然而,发明人发现,遮光层在薄膜晶体管工作时会受到栅极电压的影响, 在靠近栅极的表面产生感应电荷,而遮光层在阵列基板上呈孤岛设置,感应电荷无法消除, 从而会影响薄膜晶体管有源层的沟道区域正常工作,造成薄膜晶体管阈值电压漂移。

[0004] 鉴于现有技术中的上述缺陷或不足,期望提供一种薄膜晶体管及其制备方法、阵 列基板、显示装置,既可以有效排除遮光层的感应电荷,改善薄膜晶体管特性,又具有较低 的制备成本。

[0005] 第一方面,本申请实施例提供了一种薄膜晶体管,包括:

[0006] 遮光图案,

[0007] 第一绝缘层,

[0008] 有源层图案,

[0009] 第二绝缘层,

[0010] 栅极图案,

[0011] 层间绝缘层,

[0012] 与有源层图案分别连接的源极和漏极;

[0013] 源极和漏极还与遮光图案连接。

[0014] 第二方面,本申请实施例还提供了 一种薄膜晶体管的制备方法,包括:

[0015] 形成遮光层、第一'绝缘层和有源层的多层结构;

[0016] 通过一次构图工艺对所述多层结构进行图案化处理,形成遮光图案和有源层图 案;

[0017] 形成第二绝缘层;

[0018] 形成栅极图案;

[0019] 形成层间绝缘层;

[0020]形成贯穿层间绝缘层、第二绝缘层、有源层图案、第一绝缘层的第一过孔和第二过 孔;

[0021]形成源极和漏极,源极和漏极分别通过第一过孔和第二过孔与第一有源层以及遮 光图案连接。

[0022]第三方面,本申请实施例还提供了一种阵列基板,包括多个阵列设置的本申请各 实施例提供的薄膜晶体管。

[0023]第四方面,本申请实施例还提供了一种显示装置,该显示装置包括本申请各实施 例提供的阵列基板。

[0024]本申请实施例提供的薄膜晶体管,通过源极和漏极与遮光图案连接,将遮光图案 感生的电荷传导至外部电路,可以排除遮光图案感生电荷的影响,提升阈值电压的稳定性, 改善薄膜晶体管的特征。

附图说明

[0025] 通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它 特征、目的和优点将会变得更明显:

[0026] 图1示出了根据本申请实施例的薄膜晶体管的结构示意图;

[0027]图2示出了根据本申请一实施例的薄膜晶体管的结构示意图;

[0028]图3示出了根据本申请一实施例的薄膜晶体管的结构示意图;以及 [0029]图4示出了根据本申请实施例的薄膜晶体管制备方法的示例性流程图。

具体实施方式

[0030]下面结合附图和实施例对本申请作进一步的详细说明。可以理解的是,此处所描 述的具体实施例仅仅用于解释相关发明,而非对该发明的限定。另外还需要说明的是,为了 便于描述,附图中仅示出了与发明相关的部分。

[0031] 需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相 互组合。下面将参考附图并结合实施例来详细说明本申请。

[0032] 除非另外定义,本公开使用的技术术语或者科学术语应当为本发明所属领域内具 有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并 不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“包括”或者“包 含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者 物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于 物理的或者机械的连接,而是可以包括电性连接或信号连接,不管是直接的还是间接的。

[0033] 图1示出了根据本申请实施例的液晶光栅的结构示意图。

[0034] 如图1所示,一种薄膜晶体管,包括:

[0035] 遮光图案12,

[0036] 第一绝缘层13,

[0037] 有源层图案14,

[0038] 第二绝缘层15,

[0039] 栅极图案16,

[0040] 层间绝缘层17,

[0041] 与有源层图案14分别连接的源极18和漏极19;

[0042]源极18和漏极19还与遮光图案12连接。

[0043]本实施例中,遮光图案12、第一绝缘层13、有源层图案14、第二绝缘层15、栅极图案 I6、层间绝缘层17、源极18和漏极19各个层均位于基板11上,各个层之间的位置关系并不局 限于图1所示的顶栅结构,也可以是底栅结构或其他结构的薄膜晶体管。第一绝缘层13、第 二绝缘层15及层间绝缘层17可以包括氧化硅、氮化硅以及两者的混合物等透明绝缘材料。 [0044]在薄膜晶体管工作过程中,对栅极图案加电压后,有源层图案靠近栅极图案侧的 一面感应出负电荷,远离栅极图案侧的一面感应出正电荷。而遮光图案与有源层图案之间 的绝缘层厚度较小,因此遮光图案靠近有源层图案侧的一面感应出负电荷,从而影响下次 加薄膜晶体管工作时有源层图案的电荷分配,使得阈值电压偏负。

[0045] 本实施例中,由于源漏电极与有源层图案连接的同时还与遮光图案相连接,可以 将遮光图案的感应电荷导出去,从而可以避免遮光图案感生电荷对薄膜晶体管的影响,提 升薄膜晶体管阈值电压的稳定性,改善薄膜晶体管的特征。

[0046] 进一步地,遮光图案的材料为硅单质或氧化物半导体。

[0047]具体地,硅单质可以为单晶硅、非晶硅等非透明硅单质材料,氧化物半导体可以为 氧化铝、氧化钛等非透明氧化物半导体材料。

[0048]源漏电极与有源层图案连接的同时还与遮光图案相连接,可以让有源层图案和源 漏电极处于同一电势,可以提升薄膜晶体管的稳定性。

[0049]进一步地,遮光图案的材料为非晶硅,由于源漏电极和非晶硅遮光层图案连接,由 于非晶硅的阻值很大,且其与源漏电极接触的表面并没有形成欧姆接触,所以非晶硅不会 形成沟道。此外,薄膜晶体管关闭后,关闭电流在『12量级,非晶硅遮光层图案的存在不会造 成薄膜晶体管的漏电。

[0050] 进一步地,有源层图案的材料为多晶硅。

[0051] 进一步地,第一绝缘层位于遮光图案上;

[0052]有源层图案位于第一绝缘层上;

[0053] 第二绝缘层位于有源层图案上;

[0054]栅极图案位于所示第二绝缘层上;

[0055] 层间绝缘层位于栅极图案上;

[0056]源极和漏极分别通过过孔与有源层图案和遮光图案连接;

[0057]过孔贯穿层间绝缘层、第二绝缘层、有源层图案和第一绝缘层。

[0058]本申请实施例中,遮光图案12、第一绝缘层13、有源层图案14、第二绝缘层15、栅极 图案16、层间绝缘层17、源极18和漏极19可以形成如图1所示由下而上的层叠位置关系,也 就是说可以是顶栅结构。过孔可以为任意贯穿层间绝缘层、第二绝缘层、有源层图案和第一 绝缘层的结构。

[0059] 图2示出了根据本申请一实施例的薄膜晶体管的结构示意图。

[0060] 如图2所示,进一步地,每个过孔28 (29)可以包括第一子过孔281 (291)和第二子过 孔282 (292),其中,第一子过孔281 (291)贯穿层间绝缘层和第二绝缘层,第二子过孔282 (292)贯穿有源层图案和第一绝缘层。本实施例中,每个过孔实际上包括两个子过孔,可以 减小工艺难度,同时增大源极和漏极与有源层图案的接触面积,改善薄膜晶体管的特性。

[0061] 图3示出了根据本申请一实施例的薄膜晶体管的结构示意图。

[0062] 如图3所示,进一步地,第一绝缘层33位于栅极图案32上;

[0063] 有源层图案34位于第一绝缘层33上;

[0064] 第二绝缘层35位于有源层图案34上;

[0065] 遮光图案36位于所示第二绝缘层35上;

[0066] 层间绝缘层37位于遮光图案36上;

[0067] 源极38和漏极39分别通过过孔与有源层图案34和遮光图案36连接;

[0068] 过孔贯穿层间绝缘层37、遮光图案36和第二绝缘层35。

[0069]本申请实施例中,栅极图案32、第一绝缘层33、有源层图案34、第二绝缘层35、遮光 图案36、层间绝缘层37、源极38和漏极39可以形成如图3所示由下而上的层叠位置关系,也 就是说可以是底栅结构。过孔可以为任意贯穿层间绝缘层、第二绝缘层、有源层图案和第一 绝缘层的结构。可以理解的是,过孔可以包括两个或多个子过孔。

[0070] 图4示出了本申请实施例提供的一种薄膜晶体管的制备方法,包括:

[0071] 步骤S10:形成遮光层、第一绝缘层和有源层的多层结构。

[0072] 本步骤中,可以在基板上采用PECVD (Plasma Enhanced Chemical Vapor Deposition,等离子体增强化学的气相沉积)方法形成遮光层;同样可采用PEVCD方法在遮 光层上依次形成第一绝缘层和有源层。

[0073] 步骤S20:通过一次构图工艺对所述多层结构进行图案化处理,形成遮光图案和有 源层图案。

[0074] 本步骤中,可以对上步所形成的多层结构通过一次构图工艺进行刻蚀,使遮光层 形成遮光图案,有源层形成有源层图案。

[0075] 步骤S30:形成第二绝缘层。

[0076] 本步骤中,可以在有源图案上采用PECVD方法形成第二绝缘层。

[0077] 步骤S40:形成栅极图案。

[0078] 本步骤中,可以先在第二绝缘层上通过溅射形成栅极层,再通过一次构图工艺形 成栅极图案。

[0079] 步骤S50:形成层间绝缘层。

[0080] 在本步骤中,可以在栅极图案上采用PECVD方法形成层间绝缘层。

[0081] 步骤S60:形成贯穿层间绝缘层、第二绝缘层、有源层图案、第一绝缘层的第一过孔 和第二过孔。

[0082] 本步骤中,第一过孔和第二过孔可以通过一步刻蚀形成,也可以通过多步刻蚀形 成。具体地,多步刻蚀可以为先通过刻蚀形成贯穿层间绝缘层、第二绝缘层、有源层图案、第 一绝缘层的第一过孔和第二过孔,再通过刻蚀对贯穿层间绝缘层和第二绝缘层部分的过孔 进行拓宽,从而实现增大源极和漏极与有源层图案的接触面积的效果。

[0083] 进一步地,步骤S60还包括:

[0084]形成贯穿层间绝缘层和第二绝缘层的两个第一子过孔后,再形成差贯穿有源层图 案和第一绝缘层的两个第二子过孔。

[0085] 步骤S70:形成源极和漏极,源极和漏极分别通过第一过孔和第二过孔与第一有源 层以及遮光图案连接。

[0086] 上述实施例中,通过步骤S10和S20,将遮光层和有源层整合在一起,并通过一次构 图工乙肜成遞尤图案和有源层图案,减少了一次构图工艺,降低了生成成本;同时,通过形 成贯穿层间绝缘层、第二绝缘层、有源层图案、第一绝缘层的第一过孔和第二过孔,使得源 极和漏极与遮光图案连接,将遮光图案感生的电荷传导至外部电路,可以排除遮光图案感 生电荷的影响,提升阈值电压的稳定性,改善薄膜晶体管的特征。

[0087]进一步地,本申请实施例还提供了一种阵列基板,包括多个阵列设置的本申请各 实施例提供的薄膜晶体管。

[0088]进一步地,本申请实施例还提供了一种显示装置,该显示装置包括本申请各实施 例提供的阵列基板。

[0089]以上描述仅为本申请的较佳实施例以及对所运用技术原理的说明。本领域技术人 员应当理解,本申请中所涉及的发明范围,并不限于上述技术特征的特定组合而成的技术 方案,同时也应涵盖在不脱离所述发明构思的情况下,由上述技术特征或其等同特征进行 任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功 能的技术特征进行互相替换而形成的技术方案。

Claims (9)

1. 一种薄膜晶体管,其特征在于,包括: 遮光图案, 第一绝缘层, 有源层图案, 第_绝缘层, 栅极图案, 层间绝缘层, 与所述有源层图案分别连接的源极和漏极; 所述源极和所述漏极还与所述遮光图案连接。
2.根据权利要求1所述的薄膜晶体管,其特征在于,所述遮光图案的材料为非晶硅。
3. 根据权利要求1所述的薄膜晶体管,其特征在于,所述有源层图案的材料为多晶硅。
4. 根据权利要求3所述的薄膜晶体管,其特征在于,所述第一绝缘层位于所述遮光图案 上; 所述有源层图案位于所述第一绝缘层上; 所述第二绝缘层位于所述有源层图案上; 所述栅极图案位于所示第二绝缘层上; 所述层间绝缘层位于所述栅极图案上; 所述源极和所述漏极分别通过过孔与所述有源层图案和所述遮光图案连接; 所述过孔贯穿所述层间绝缘层、所述第二绝缘层、所述有源层图案和所述第一绝缘层。
5. 根据权利要求3所述的薄膜晶体管,其特征在于,所述第一绝缘层位于所述栅极图案 上; 所述有源层图案位于所述第一绝缘层上; 所述第二绝缘层位于所述有源层图案上; 所述遮光图案位于所示第二绝缘层上; 所述层间绝缘层位于所述遮光图案上; 所述源极和所述漏极分别通过过孔与所述有源层图案和所述遮光图案连接; 所述过孔贯穿所述层间绝缘层、所述遮光图案和所述第二绝缘层。
6. —种薄膜晶体管的制备方法,其特征在于,包括: 形成遮光层、第一绝缘层和有源层的多层结构; 通过一次构图工艺对所述多层结构进行图案化处理,形成遮光图案和有源层图案; 形成第二绝缘层; 形成栅极图案; 形成层间绝缘层; 形成贯穿所述层间绝缘层、所述第二绝缘层、所述有源层图案、所述第一绝缘层的第一 过孔和第二过孔; 形成源极和漏极,所述源极和所述漏极分别通过所述第一过孔和所述第二过孔与所述 有源层图案以及遮光图案连接。
7. 根据权利要求6所述的制备方法,其特征在于,所述形成贯穿所述层间绝缘层、所述 第二绝缘层、所述有源层图案、所述第一绝缘层的第一过孔和第二过孔,包括: 形成贯穿所述层间扁缘层和所述第二绝缘层的两个第一子过孔后,再形成贯穿所述有 源层图案和所述第一绝缘层的两个第二子过孔。 8 _—种阵列基板,其特征在于,包括多个阵列设置的所述如权利要求1-5任一所述的薄 膜晶体管。
9. 一种显示装置,其特征在于,包括如权利要求8所述的阵列基板。
CN201810001897.8A 2018-01-02 2018-01-02 薄膜晶体管及其制备方法、阵列基板、显示装置 CN108231595A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810001897.8A CN108231595A (zh) 2018-01-02 2018-01-02 薄膜晶体管及其制备方法、阵列基板、显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201810001897.8A CN108231595A (zh) 2018-01-02 2018-01-02 薄膜晶体管及其制备方法、阵列基板、显示装置
PCT/CN2018/119099 WO2019134475A1 (zh) 2018-01-02 2018-12-04 薄膜晶体管及其制备方法以及阵列基板和显示装置

Publications (1)

Publication Number Publication Date
CN108231595A true CN108231595A (zh) 2018-06-29

Family

ID=62645087

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810001897.8A CN108231595A (zh) 2018-01-02 2018-01-02 薄膜晶体管及其制备方法、阵列基板、显示装置

Country Status (2)

Country Link
CN (1) CN108231595A (zh)
WO (1) WO2019134475A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019134475A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 薄膜晶体管及其制备方法以及阵列基板和显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102299163A (zh) * 2011-09-13 2011-12-28 上海中科高等研究院 图像传感器
CN105470267A (zh) * 2016-01-11 2016-04-06 武汉华星光电技术有限公司 一种阵列基板及其制备方法
KR20160080954A (ko) * 2014-12-30 2016-07-08 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판 및 그의 제조방법
CN107068770A (zh) * 2017-05-04 2017-08-18 京东方科技集团股份有限公司 一种薄膜晶体管及其制备方法、阵列基板、显示面板
KR20170135550A (ko) * 2016-05-31 2017-12-08 엘지디스플레이 주식회사 유기발광 표시장치 및 그의 제조방법

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3708637B2 (ja) * 1996-07-15 2005-10-19 シャープ株式会社 液晶表示装置
CN108231595A (zh) * 2018-01-02 2018-06-29 京东方科技集团股份有限公司 薄膜晶体管及其制备方法、阵列基板、显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102299163A (zh) * 2011-09-13 2011-12-28 上海中科高等研究院 图像传感器
KR20160080954A (ko) * 2014-12-30 2016-07-08 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판 및 그의 제조방법
CN105470267A (zh) * 2016-01-11 2016-04-06 武汉华星光电技术有限公司 一种阵列基板及其制备方法
KR20170135550A (ko) * 2016-05-31 2017-12-08 엘지디스플레이 주식회사 유기발광 표시장치 및 그의 제조방법
CN107068770A (zh) * 2017-05-04 2017-08-18 京东方科技集团股份有限公司 一种薄膜晶体管及其制备方法、阵列基板、显示面板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019134475A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 薄膜晶体管及其制备方法以及阵列基板和显示装置

Also Published As

Publication number Publication date
WO2019134475A1 (zh) 2019-07-11

Similar Documents

Publication Publication Date Title
TWI557879B (zh) 電子裝置
US20100044708A1 (en) Thin film transistor, pixel structure and fabrication methods thereof
US8586979B2 (en) Oxide semiconductor transistor and method of manufacturing the same
TWI532121B (zh) 電晶體
US20080258143A1 (en) Thin film transitor substrate and method of manufacturing the same
CN1215568C (zh) 平板显示器及其制造方法
JP2007081362A (ja) 透明薄膜トランジスタ及びその製造方法
JP2010041058A (ja) 薄膜トランジスタ基板とその製造方法
CN103472646B (zh) 一种阵列基板及其制备方法和显示装置
KR101403409B1 (ko) 반도체 장치 및 그 제조 방법
EP2648221A2 (en) Thin film transistor having plural semiconductive oxides, thin film transistor array panel and display device including the same, and manufacturing method of thin film transistor
US5981972A (en) Actived matrix substrate having a transistor with multi-layered ohmic contact
US20020036724A1 (en) Liquid crystal display device and the fabricating method thereof
CN102636927B (zh) 阵列基板及其制造方法
TWI360012B (en) Thin film transistor array panel
JP2015525000A (ja) 薄膜トランジスタ、アレイ基板及びその製作方法、ディスプレイ
KR0175390B1 (ko) 다결정 규소 박막 트랜지스터 및 그 제조 방법
CN103403873B (zh) 偏移电极tft结构
CN101523610B (zh) 薄膜晶体管及其制造方法以及显示装置
KR20100063493A (ko) 박막 트랜지스터 기판 및 그 제조 방법
CN104851918B (zh) 用于显示设备的阵列基板
CN104752436B (zh) 阵列基板
JP2006310636A (ja) 薄膜トランジスタ
JPH1154761A (ja) 半導体集積回路およびその作製方法
US8294150B2 (en) Panel structure including transistor and connecting elements, display device including the same, and methods of manufacturing panel structure and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination