TWI332675B - Method for manufacturing semiconductor package - Google Patents

Method for manufacturing semiconductor package Download PDF

Info

Publication number
TWI332675B
TWI332675B TW093110958A TW93110958A TWI332675B TW I332675 B TWI332675 B TW I332675B TW 093110958 A TW093110958 A TW 093110958A TW 93110958 A TW93110958 A TW 93110958A TW I332675 B TWI332675 B TW I332675B
Authority
TW
Taiwan
Prior art keywords
insulating layer
semiconductor package
semiconductor wafer
forming
wafer
Prior art date
Application number
TW093110958A
Other languages
English (en)
Other versions
TW200503064A (en
Inventor
Naoyuki Koizumi
Kei Murayama
Takashi Kurihara
Mitsutoshi Higashi
Original Assignee
Shinko Electric Ind Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Ind Co filed Critical Shinko Electric Ind Co
Publication of TW200503064A publication Critical patent/TW200503064A/zh
Application granted granted Critical
Publication of TWI332675B publication Critical patent/TWI332675B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68377Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support with parts of the auxiliary support remaining in the finished device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electroplating Methods And Accessories (AREA)

Description

玟、發明說明: t發明所屬之技術領城】 發明領域 本發明一般係有關於一種製造半導體封裝體的方法, 該半導體封裝體具有貫穿一半導體晶圓的電極。
C先前技術:J 相關技術之說明 一用於安裝半導體晶片之封裝體(於後係稱為"半導體 封裝體")係具有一貫穿其間之電極(貫穿電極)’以電氣連接 一半導體晶片與一基材。傳統例子係顯示於日本早期公開 專利申請案第2003-31719與10-223833號中。 近幾年來,因為熱釋放量隨]^1)1;(微處理單元)之耗能 的增加而增加,且由於該作為外連接端子之插腳數目的增 加’故’對於使用一具有低熱膨脹性質且可被微製造之材 料(以作為半導體封裝體之材料)有一強烈需求。力因應此一 需求,-半導體(諸如,)係被提議以作為丨導體封裝體之 材料。 第1至9圖係為說明—種製造半導體封裝體之傳統製程 (方法)的橫截面圖。於第1圖所示之第-製程中,-具有孔 洞522之光阻52_形成㈣晶11510之-頂表面上。接下 5於第2圖所不之第二製程中,孔洞512係藉乾#刻石夕晶 之。Ρ位(其為暴露出光阻wo之孔洞a2的所在位置) '成#下來於第3圖所示之第三製程中,移除該 於石夕晶圓训之頂表面上的光阻52〇。 於第4圖所示之第四製程中,一絕緣層530係藉熱氧化 方法或CVD(化學蒸氣沈積)法’而形成於矽晶圓51〇之表面 上(包括孔洞512之内壁部位)。必須注意的是,絕緣層wo 係不必永遠形成於石夕晶圓510之底表面處。接下來,於第5 圖所示之第五製程中’一種子層540(於電鍍製程期間係需 要此層)係藉CVD法或藏鍵法而形成於絕緣層530之頂表面 上’絕緣層530係形成於碎晶圓510之頂表面與孔洞512上。 接下來,於第6圖所示之第六製程中,孔洞512的内部係藉 電鐘而填充導體’以藉此獲得電極550。於第7圖所示之第 七製程中,種子層540之暴露部位係被分開(分離)。 接下來,於第8圖所示之第八製程十,於石夕晶圓51〇上 進行一薄模化製程(薄膜化),藉此暴露出矽晶圓51〇底表面 處之電極550。詳言之,於矽晶圓51〇上進行薄膜化製程 時,首先,以如一磨石拋光該矽晶圓51〇之底表面;而後, 藉濕蝕刻法移除矽晶圓5丨〇,直到到達電極55〇隨即將被暴 露刖之狀態;最後,以一例如含有拋光劑之織物拋光矽晶 圓510之底表面’藉此以暴露出矽晶圓51〇底表面處之電極 550。 接下來,於第9圖所示之第九製程中,一絕緣層56〇係 以暴露出電極55G之形式形成於♦晶圓51()之底表面上。因 此’獲仔電極(貫穿電極)55G(其自梦晶圓51()之頂表面貫穿 至,、底表面)’以使其頂部位可電氣連接至—半導體晶片, 且其之底部位可被電氣連接至-安裝基材。 然而’於前述之傳統方法中,於第八製程(第8圖)之以 1332675 含有一拋光劑之織物拋光矽晶圓510底表面之製程期間,導 體之殘餘物(其為電極550之材料)會黏附至矽晶圓510之底 表面。此將導致電極550間的短路。再者,於第九製程(第9 圖)中,由於電極550具有極小的尺寸(例如,約15 "m), 5 故,以暴露出電極550方式來形成絕緣層560係相當困難。 C發明内容3 發明概要 本發明之一目的係在提供一種製造半導體封裝體的方 法,其實質上排除一或多個由相關技術之限制及缺點所引 10 發之問題。 本發明之特徵及優點將詳述於下列敘述中,且其之部 份將由敘述内容與附隨之圖式而變得更清楚,或者,可藉 依據說明書所提供之教示以實施本發明而得知。本發明之 目的及其他特徵與優點將藉說明書所特別指出之製造半導 15 體封裝體的方法而被了解與達成,說明書所特別指出之製 造半導體封裝體的方法係以完整、清楚、簡明且精確的專 有名詞而說明,以使熟於此技者可實施本發明。 為了達成本發明之此等與其他優點,且依據本發明之 目的(如本文所例示與廣泛描述者),本發明係提供一種製造 20 半導體封裝體的方法,該方法包括下列步驟:將一半導體 晶圓之底表面貼附於一第一支持元件;於該半導體晶圓中 形成一穿孔;將該半導體晶圓與該第一支持元件分隔;於 至少該半導體晶圓之底表面與該穿孔之内壁上形成一絕緣 層;於半導體晶圓之下面形成一傳導層,該傳導層係跨越 7 1332675 至少該穿孔的底部;以及於該穿孔十形成一傳導元件,且 電氣連接至該傳導層。 依據本發明之一具體實施例,本方法更包括薄膜化半 導體晶圓之步驟。 5 依據本發明之一具體實施例,傳導元件可藉電鍍而形 成。 依據本發明之一具體實施例,該方法可進一步包括移 除至少一部份傳導層的步驟。 • 依據本發明之一具體實施例,位於傳導元件下方之一 10 部份的傳導層可在移除至少一部份傳導層的步驟中,仍被 留下。 依據本發明之一具體實施例,該傳導層可為一線帶元 件。 依據本發明之一具體實施例,該穿孔係藉蝕刻而形成。 15 依據本發明之一具體實施例,其中,該絕緣層可藉於 半導體晶圓之表面上形成一無機絕緣層,且藉於無機絕緣 層之表面上形成一有機絕緣層,而形成於半導體晶圓之表 面上。 依據本發明之一具體實施例,其中,於形成絕緣層之 20 步驟後,於絕緣層上形成一障蔽層。 再者,本發明係提供一種製造半導體封裝體的方法, 該方法包含下列步驟:將一半導體晶圓之底表面貼附於一 第一支持元件上;於該半導體晶圓中形成一穿孔;將該半 導體晶圓與該第一支持元件分離;於至少該半導體晶圓之 8 底表面與該穿孔之内壁上形成一絕緣層;將該半導體晶圓 貼附於-第二支持元件之頂表面上,該頂表面係、跨越至少 該穿孔之底部;於至少該穿孔之底部上形成一傳導層;以 及於該穿孔中形成一傳導元件。 當與所附隨之圖式一起閱讀時,本發明之其他目的與 其他特徵將藉下列之詳細說明而變得更清楚。 圖式簡單說明 第1圖係為顯示一種傳統上製造半導體封裝體之方法 之第一製程的橫戴面圖; 第2圖係為顯示一種傳統上製造半導體封裝體之方法 之第二製程的横截面圖; 第3圖係為顯示一種傳統上製造半導體封裝體之方法 之第三製程的橫截面圖; 第4圖係為顯示-種傳統上製造半導體封裝體之方法 之第四製程的橫戴面圖; 第5圖係為顯示一種傳統上製造半導體封裝體之方法 之第五製程的橫截面圖; 第6圖係為顯示一種傳統上製造半導體封裝體之方法 之第六製程的橫截面圖; 第7®係為顯示_種傳統上製造半導體封裝體之方法 之第七製程的橫戴面圖; 第8圓係为_ _ ,、馬顯不一種傳統上製造半導體封裝體之方法 之第八製程的橫截面圖; 第9圖係为> _ 顯不一種傳統上製造半導體封裝體之方法 1332675 之第九製程的橫截面圖; 第ίο圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第一製程的橫截面圖; . 第11圖係為顯示依據本發明之一具體實施例之製造半 5 導體封裝體之方法之第二製程的橫截面圖; 第12圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第三製程的橫截面圖; 第13圖係為顯示依據本發明之一具體實施例之製造半 隹導體封裝體之方法之第四製程的橫截面圖; 10 第14圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第五製程的橫截面圖; 第15圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第六製程的橫截面圖; 第16圖係為顯示依據本發明之一具體實施例之製造半 15 導體封裝體之方法之第七製程的橫截面圖; 第17圖係為說明依據本發明之一具體實施例之電沉積 Φ 方法的概要圖; 第18圖係為顯示依據本發明之第一具體實施例之製造 半導體封裝體之方法之第八製程的橫截面圖; 20 第19圖係為顯示依據本發明之第一具體實施例之製造 半導體封裝體之方法之第九製程的橫截面圖; 第20圖係為顯示依據本發明之第一具體實施例之製造 半導體封裝體之方法之第十製程的橫截面圖; 第21圖係為顯示依據本發明之第二具體實施例之製造 10 1332675 半導體封裝體之方法之第八製程的橫截面圖; 第22圖係為顯示依據本發明之第二具體實施例之製造 半導體封裝體之方法之第九製程的橫截面圖; 第23圖係為顯示依據本發明之第二具體實施例之製造 5 半導體封裝體之方法之第十製程的橫截面圖; 第24圖係為顯示依據本發明之第三具體實施例之製造 半導體封裝體之方法之第八製程的橫截面圖; 第25圖係為顯示依據本發明之第三具體實施例之製造 半導體封裝體之方法之第九製程的橫截面圖; 10 第26圖係為顯示依據本發明之第三具體實施例之製造 半導體封裝體之方法之第十製程的橫截面圖; 第27圖係為顯示依據本發明之第三具體實施例之製造 半導體封裝體之方法之第十一製程的橫截面圖; 第28圖係為顯示依據本發明之另一具體實施例之製造 15 半導體封裝體之方法之第七製程的橫截面圖; 第29圖係為顯示依據本發明第一具體實施例之製造半 導體封裝體之方法之另一例示性第八製程的橫截面圖;以 及 第30圖係為顯示依據本發明第二具體實施例之製造半 20 導體封裝體之方法之另一例示性第八製程的橫截面圖。 【實施方式3 較佳實施例之詳細說明 接下來,將參考附隨之圖式,以說明本發明之具體實 施例。第10至16圖係為說明依據本發明之一具體實施例之 11 1332675 製造半導體封裝體之方法(製裎)之第一到第七製程的橫截 面圖。 於第ίο圖所示之第-製程中,一硬晶圓11〇係經一結合 • 層310而置放於一支持元件30〇(如,玻璃基材)之頂表面上。 . 5必須注意的是,一半導體電路可被提供至該矽晶圓110。於 第11圖所不之第二製程中,係進行一將石夕晶圓11〇形成為〆 薄膜之製程(薄膜化)。於一例示性之矽晶圓110的薄膜化製 程中,矽晶圓110之頂表面係以一磨石拋光,而後,以一含 • 有拋光劑之織物拋光矽晶圓110之頂表面。由薄膜化製程所 10 付之砂晶圓11 〇係具有約100 y m之厚度。 於第12圖所示之第三製程中,具有孔洞122之光阻12〇 係形成於薄膜化矽晶圓110之一頂表面上。孔洞122係定位 於欲形成穿孔112(描述於下)之矽晶圓110的一部位上。孔洞 122係藉下述之例示性製程而形成。首先,一薄膜光阻12〇 15係藉熱壓縮法而黏附至石夕晶圓110的頂表面。接下來,一罩 幕(未顯示)係置於光阻120上方,以進行曝光及顯影。最後, • 移除該位於矽晶圓110之頂部位(欲形成穿孔112處)上的光 阻120,藉此以獲得孔洞122。 於第13圖所示之第四製程中,使用一蝕刻方法(諸如, 20乾蝕刻法或濕蝕刻法)’以於矽晶圓110之一部位處(光阻12〇 之孔洞122係位於此)形成穿孔丨12(貫穿孔洞)。穿孔丨12具有 如約15 μ m的直徑。 必須注意的疋,於第一製程(第11圖)後,可在不需置放 光阻120於矽晶圓110之頂表面上,而藉應用其他例如雷射 12 製程或機械鑽機 ㈣由於該欲進行薄 法,該方法於形成^ 較㈣顧—麵刻方 動的。茅孔112時係僅施有少量震動或係為無震 頂表面p圖所不之第五製程中’移除該置放於石夕晶圓⑽ ΓΓ之光阻12°。接下來,於第15圖所示之第六製程 中’㈣晶《mo與切元件獅分離。 晶圓110第二圖所不之第七製程中’-絕緣層13°係形成於妙 10 日日 面上(包括穿孔112之—内壁部位)。於絕缘 130為-有機材料的例孓士 ± &緣層 緣層心 丨子中,可仙電沉積料,以形成絕 15 20 第η圖係為說明使用—電沉積方法所形成之絕 130的概要圖。如第17圖所示,於電沉積方法中,在-電解 槽榻内部製備-含有有機職之溶液,該有機樹= 呈膠態而分散(於後係稱‘‘電沉積溶液"),对晶嶋传沈 浸在電沉積雜中m源糊係供應—規定之 電壓於電解槽獅與石夕晶圓則之間,其等係分別作為電 極。電壓的供應會使膠狀有機樹脂(如,環氧樹脂)因電泳移 動而移動,藉此使有機樹脂塗覆於石夕晶圓之表面且形成絕 緣層130»必須注意的是,由於前述之電沉積方法,絕緣層 130之厚度係與施加於電解槽400與矽晶圓n〇間之電壓^ 比例,且亦與時間成正比。,可藉適當調控電壓與時 間,而形成一所欲厚度之絕緣層13〇。 於絕緣層130為一無機材料的例子中,除了電沉積方法 13 1332675 外,可應用熱氧化方法或CVD法。於使用熱氧化方法或CVD 法的例子中,可使用Si〇2層(例如,藉由氧化矽晶圓i 1〇表面 而形成)或SiN層作為絕緣層13〇。 接下來’第八製程及隨後製程係參照下述之本發明第 5 一至第三實施例而說明。 (第一實施例) 依據本發明第一實施例之如第18圖所示之第八製程, 一薄膜傳導層140係置於矽晶圓11〇之下(朝向矽晶圓110之 底表面)。於藉加熱法硬化絕緣層13〇(由電沉積方法所形成) 10之前,傳導層140係強制地貼附至絕緣層13〇。因強制貼附 傳導層140至絕緣層13〇,故無需使用cvd法或濺鍍法之設 備,藉此,允許傳導層14〇被容易形成。 必須注意的是,傳導層14〇係用以經絕緣層固定矽晶圓 110,且亦作為一種子層(供給層,其係使用於電鍍製程中(描 15述於下))。再者,該定位於穿孔112下部位處之部份的傳導 層140係將作為貫穿電極160之下部位(描述於下)。至於使用 於傳導層140之材料,則有例如銅、鈦與鶴的合金或氮化欽 之金屬層或/金屬。 於第19圖所示之第九製程中,一導體15〇係以填充穿孔 20 之方式,而生長於傳導層140之暴露部位處。導體15〇之 一部份係自矽晶圓110之一頂表面凸出。必須注意的是,一 電解電鍍方法或一無電方法係應用於電鍍製程中。該用於 導體150之材料係與用於傳導層14〇之材料一致。舉例言 之,於傳導層140之材料為銅的例子中,銅係使用以作為導 14 1332675 體150,且導體150係藉一電解銅電鍍,且具有傳導層14〇作 為一供給層而形成。 於第20圖所示之第十製程中,除了導體15〇之底部位外 (接近該導體150之底部位的傳導層部份丨42),傳導層14〇 . 5 係藉一圖案化製程而移除。由於此製程,一貫穿電極16〇 < 係以自矽晶圓uo之頂表面貫穿至矽晶圓110之底表面的 方式形成。該貫穿電極16〇係置於半導體晶片(未顯示)與安 裝基材(未顯示)之間。貫穿電極160之頂部位係電氣連接至 半導體晶片,且貫穿電極16〇之底部位係電氣連接至安裝 鲁 1〇基材。必須注意的是,傳導層140可被蝕刻,以形成朝向 其之佈線圖案。再者’傳導層1錢包括其之傳導層部位⑷) 亦可被完全移除。 (第一實施例) &第21圖所示’於本發
不於本發明之第二實施例之第九製程 係以填充料112之料,生長於料線帶170 15 1332675 上之暴露部位處。導體150之一部份係自石夕晶圓ιι〇之—頂 表面凸出"必須注意的是,—電解電鐘方法或一無電方法 係應用於電鍍製程中。該用於導體15G之材料係與用於傳導 線帶170之㈣-致。舉·之,於傳導線帶⑺之材料為 5銅的例子中,銅係使用以作為導體150,且導體150係藉— 電解銅電鍵’且具有傳導線帶17〇作為—供給層而形成: 如第23圖解,於本發明之第二實施例之第十製程 中,傳導線帶no係被剝離(分離)。㈣,一貫穿電極15〇 係以自石夕晶ΒΠΗ)之頂表面貫穿至石夕晶圓⑽之底表面的方 式形成。於貫穿電極欲自石夕晶圓110之底表面凸出的例子 中,一電極可於後續製程中,形成树晶U11G底表面之暴 露部位處。 (第三實施例) 如第24圖所示’於本發明之第三實施例之第八製程 U中’晶圓㈣係置於n件32G(諸如,玻璃基材)之一 頂表面處。矽晶圓110係藉具有一環繞之方式,安裝至該支 持元件320,其係藉一線帶330而暫時固定。 如第25圖所示,於本發明之第三實施例之第九製程 中,一使用於電鍍製程中之種子層(供給層)18〇係形成於絕 20緣層130之暴露部位上。舉例言之,種子層180可藉使用濺 鍍或無電電鍍法形成一鉻層且再形成一銅層而形成。此 外,種子層180亦可藉使用濺鍍或無電電鍍法形成一鈦層且 再形成一銅層而形成。 如第26圖所示,於本發明之第三實施例之第十製程 16 1332675 中,一導體190係形成於種子層180之-頂表面上。必須注 思的’如同第-與第二實施例,電解電艘方法或無電方法 可使用於電鍍製程中。 如第27圖所示,於本發明之第三實施例之第十—製程 5中,進行-圖案化製程,以用於移除除了穿孔112内部之導 體部份192外之導體190,且用於移除除了穿孔ιΐ2内部之種 子層部位182外之種子層180。由於此-製程,導體部位192 與種子層部位182係形成一貫穿電極200,其自石夕晶圓11〇之 頂表面貫穿至碎晶圓UG之底表面。而後,♦晶圓110係與 1〇線帶33〇及域元件32〇分離。必·意的是,於貫穿電極 200必須㈣晶圓11G之下表面凸出的例子中—電極可带 成於種子層182之底部位處,其係朝石夕晶圓ιι〇之底表 暴露。 15 20 ㈣本㈣之純實施狀半導體封裝體 的製造方法(製程)’該作為貫穿電極之導體(第—與第二實 把例中之數子15G ’第三實施例中之數字吻係在石夕晶圓 110之薄膜化製程後,形成於石夕晶圓11〇之穿孔U2内部,其 與傳統上驗製造半導體封裝體之方法(製程)列统 方法中,賴化製_在貫穿電極形成後進行。因此^ 矽晶圓110之薄膜化製程期問 0 , % H料少4或並終體150、 192之殘餘物黏附至石夕晶圓U0之表面,藉此以 降低貫穿電極間之短路的可能性。 a 或至^ =依據本發明之一:體實施例 係在矽晶圓110之薄膜化製 啄層130 釦後,置於矽晶圓"0之表面 17 5值道.依據本發明之第二實施例,於形成貫穿電極後, .的移除可藉使用傳導線帶17Q作為傳導層而簡單地 進仃。薄膜化石夕晶圓11〇的破損可藉使用一麵刻方法(而非 機械鑽機等)以於石夕晶圓110中形成穿孔來避免。再者,一
社絲錢--絕緣層 110之底表面側暴露之不二)。因:貝穿電極可以_圓 1 j恭路之方式,簡易地配置。 有機材料(其可能為不耐熱)可使用以作為絕緣層130,其係 藉使用電沉積方法,以將絕緣層130配置於石夕晶圓11〇之 1〇 表面上。 必須注意的是,雖然矽晶圓110係應用以作為本發明前 述具體實施例中之半導體晶圓’但是亦可適用其他半導體 晶圓(例如’只要該半導體晶圓具有低熱膨脹特性且可被微 處理之情況)。 必須注意的是,於第16圖所示之第七製程中,當—無 機絕緣層130係以一熱氧化方法或CVD法形成時,—有機絕 緣層132係可藉使用一電沉積方法,形成於該無機絕緣層 130之表面上(如第28圖所示)。當與僅形成無機絕緣層13〇 之例子相較時,此例子中之絕緣可信度係可被增加。 再者,於第16圖示之第七製程中,一障蔽層134可形成 於絕緣層130之表面上(如第29圖示)。此外,障蔽層134可以 第30圖所示之方式,形成於第一實施例之第八製程(第18圖) 中或第二實施例之第八製程(第21圖)中之絕緣層130的表面 上。於形成導體150後,障蔽層134可被移除,但於形成導 18 體150部位之障蔽層134可被留下,以保留。 障蔽層可由如鈦膜、氮化鈦膜或欽與鶴合金所形成。 於使用銅作為導體150、192的例子中,銅原子係在高速下 移至矽或氧化矽中。詳言之,於半導體製造製程中,於每 小時接近數百。C的高溫下,銅係分散於氧化矽中,且易於 造成鄰近導體間之短路。於設置障蔽層134的例子中,可避 免或至少大大降低此種短路現象。必須注意的是,於第三 貫施例中之種子層(第25圖)由鈦形成的例子中,種子層18〇 可作為障蔽層。 雖然前述具體實施例之導體150、192係以自矽晶圓u〇 之頂表面凸出的方式設置,但導體150、192可設置於與石夕 晶圓110之頂表面相同高度之表面上。 雖然於前述具體實施例中已描述一種製造單一半導體 封裝體之方法’但可藉使用前述方法形成多個半導體封裝 體’以獲得多個半導體封裝體,而後切割所得之石夕晶圓 n〇(半導體晶圓)。 再者,本發明並不限於此等具體實施例,其可在不偏 離本發明之範疇下進行各種變化與改良。 本發明係以2003年6月19日,於日本專利局提申之曰本 優先申請案第2003-174473案為基礎,其之完整内容係併於 此,以供參考。
Cag式簡單說明1 第1圖係為顯示一種傳統上製造半導體封裝體之方法 之第一製程的橫截面圖; 1332675 第2圖係為顯示一種傳統上製造半導體封裝體之方法 之第二製程的橫截面圖; 第3圖係為顯示一種傳統上製造半導體封裝體之方法 . 之第三製程的橫截面圖; 5 第4圖係為顯示一種傳統上製造半導體封裝體之方法 之第四製程的橫截面圖; 第5圖係為顯示一種傳統上製造半導體封裝體之方法 之第五製程的橫截面圖; • 第6圖係為顯示一種傳統上製造半導體封裝體之方法 10 之第六製程的橫截面圖; 第7圖係為顯示一種傳統上製造半導體封裝體之方法 之第七製程的橫截面圖; 第8圖係為顯示一種傳統上製造半導體封裝體之方法 之第八製程的橫截面圖; 15 第9圖係為顯示一種傳統上製造半導體封裝體之方法 之第九製程的橫截面圖; • 第10圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第一製程的橫截面圖; 第11圖係為顯示依據本發明之一具體實施例之製造半 20 導體封裝體之方法之第二製程的橫截面圖; 第12圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第三製程的橫截面圖; 第13圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第四製程的橫截面圖; 20 1332675 第14圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第五製程的橫截面圖; 第15圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第六製程的橫截面圖; 5 第16圖係為顯示依據本發明之一具體實施例之製造半 導體封裝體之方法之第七製程的橫截面圖; 第17圖係為說明依據本發明之一具體實施例之電沉積 方法的概要圖; 第18圖係為顯示依據本發明之第一具體實施例之製造 10 半導體封裝體之方法之第八製程的橫截面圖; 第19圖係為顯示依據本發明之第一具體實施例之製造 半導體封裝體之方法之第九製程的橫截面圖; 第20圖係為顯示依據本發明之第一具體實施例之製造 半導體封裝體之方法之第十製程的橫截面圖; 15 第21圖係為顯示依據本發明之第二具體實施例之製造 半導體封裝體之方法之第八製程的橫截面圖; 第22圖係為顯示依據本發明之第二具體實施例之製造 半導體封裝體之方法之第九製程的橫戴面圖; 第23圖係為顯示依據本發明之第二具體實施例之製造 20 半導體封裝體之方法之第十製程的橫截面圖; 第24圖係為顯示依據本發明之第三具體實施例之製造 半導體封裝體之方法之第八製程的橫截面圖; 第25圖係為顯示依據本發明之第三具體實施例之製造 半導體封裝體之方法之第九製程的橫戴面圖; 21 1332675 第26圖係為顯示依據本發明之第三具體實施例之製造 半導體封裝體之方法之第十製程的橫截面圖; 第27圖係為顯示依據本發明之第三具體實施例之製造 . 半導體封裝體之方法之第十一製程的橫截面圖; 5 第28圖係為顯示依據本發明之另一具體實施例之製造 a 半導體封裝體之方法之第七製程的橫截面圖; 第29圖係為顯示依據本發明第一具體實施例之製造半 導體封裝體之方法之另一例示性第八製程的橫截面圖;以 • 及 10 第30圖係為顯示依據本發明第二具體實施例之製造半 導體封裝體之方法之另一例示性第八製程的橫截面圖。 【圖式之主要元件代表符號表】 110、510 矽晶圓 112 ' 512 穿孔 120 ' 520 光阻 122 、522 孔洞 15 130 ' 530 ' 560 絕緣層 132 有機絕緣層 134 障蔽層 140 傳導層 142 傳導層部位 150 、 190 、 192 導體 160、200 貫穿電極 170 傳導線帶 180、540 種子層 182 種子層部位 20 300、320 支持元件 310 結合層 330 線帶 400 電解槽 450 含有有機樹脂之溶液 460 電源 550 電極 22

Claims (1)

1332675
1. 一種半導體封裝體之製造方法,該方法係具有下列步 驟: 將半導體晶圓之下表面設置於第一支持體之步 5 驟; 將前述半導體晶圓薄膜化之步驟; 除去前述經薄膜化之半導體晶圓的一部分藉以形 成穿孔之步驟; 將前述形成有穿孔之半導體晶圓自前述第一支持 10 體剝離之步驟; 於前述自第一支持體剝離之半導體晶圓之表面上 形成絕緣層之步驟; 於前述形成有絕緣層之半導體晶圓之下表面側形 成導電層之步驟;以及 15 藉由電鍍而於前述穿孔内部形成導電體之步驟。 2. 如申請專利範圍第1項之半導體封裝體之製造方法,更 包含移除前述導電層的步驟。 3. 如申請專利範圍第2項之半導體封裝體之製造方法,其 中移除前述導電層的步驟,係不移除而留下前述導電 20 體下部之導電層。 4. 如申請專利範圍第1項之半導體封裝體之製造方法,其 中該導電層係由金屬板、金屬箔或導電性帶所構成。 5. 如申請專利範圍第2項之半導體封裝體之製造方法,其 中該導電層係由金屬板、金屬箔或導電性帶所構成。 23 1332675 6. 一種半導體封裝體之製造方法,該方法係具有下列步 驟: 將半導體晶圓之下表面設置於第一支持體之步 驟; 5 將前述半導體晶圓薄膜化之步驟; 除去前述經薄膜化之半導體晶圓的一部分藉以形 成穿孔之步驟; 將前述形成有穿孔之半導體晶圓自前述第一支持 體剝離之步驟; 10 於前述自第一支持體剝離之半導體晶圓之表面上 形成絕緣層之步驟; 將前述形成有絕緣層之半導體晶圓設置於第二支 持元件之步驟; 於前述絕緣層之露出面上形成導電層之步驟;以 15 及 藉由電鍍而於前述穿孔内部形成導電體之步驟。 7. 如申請專利範圍第1至6項中任一項之半導體封裝體之 製造方法,其中於前述半導體晶圓形成穿孔之步驟係 使用姓刻法。 20 8.如申請專利範圍第1至6項中任一項之半導體封裝體之 製造方法,其中於前述半導體晶圓之表面上形成絕緣 層之步驟係使用電沉積法。 9.如申請專利範圍第7項之半導體封裝體之製造方法,其 中於前述半導體晶圓之表面上形成絕緣層之步驟係使 24 1332675 用電沉積法。 10. 如申請專利範圍第1至6項中任一項之半導體封裝體之 製造方法,其中於前述半導體晶圓之表面上形成絕緣 層之步驟,係於前述半導體晶圓之表面上形成無機系 5 絕緣層,再於前述無機系絕緣層之表面上形成有機系 絕緣層。 11. 如申請專利範圍第7項之半導體封裝體之製造方法,其 中於前述半導體晶圓之表面上形成絕緣層之步驟,係 於前述半導體晶圓之表面上形成無機系絕緣層,再於 10 前述無機系絕緣層之表面上形成有機系絕緣層。 12. 如申請專利範圍第8項之半導體封裝體之製造方法,其 中於前述半導體晶圓之表面上形成絕緣層之步驟,係 於前述半導體晶圓之表面上形成無機系絕緣層,再於 前述無機系絕緣層之表面上形成有機系絕緣層。 15 13.如申請專利範圍第9項之半導體封裝體之製造方法,其 中於前述半導體晶圓之表面上形成絕緣層之步驟,係 於前述半導體晶圓之表面上形成無機系絕緣層,再於 前述無機系絕緣層之表面上形成有機系絕緣層。 14. 如申請專利範圍第1至6項中任一項之半導體封裝體之 20 製造方法,其中在於前述半導體晶圓上形成絕緣層之 步驟後,於前述絕緣層之表面上形成障蔽層。 15. 如申請專利範圍第7項之半導體封裝體之製造方法,其 中在於前述半導體晶圓上形成絕緣層之步驟後,於前 述絕緣層之表面上形成障蔽層。 25 1332675 16. 如申請專利範圍第8項之半導體封裝體之製造方法,其 中在於前述半導體晶圓上形成絕緣層之步驟後,於前 述絕緣層之表面上形成障蔽層。 17. 如申請專利範圍第9項之半導體封裝體之製造方法,其 5 中在於前述半導體晶圓上形成絕緣層之步驟後,於前 述絕緣層之表面上形成障蔽層。 18. 如申請專利範圍第10項之半導體封裝體之製造方法, 其中在於前述半導體晶圓上形成絕緣層之步驟後,於 前述絕緣層之表面上形成障蔽層。 10 19.如申請專利範圍第11項之半導體封裝體之製造方法, 其中在於前述半導體晶圓上形成絕緣層之步驟後,於 前述絕緣層之表面上形成障蔽層。 20·如申請專利範圍第12項之半導體封裝體之製造方法, 其中在於前述半導體晶圓上形成絕緣層之步驟後,於 15 前述絕緣層之表面上形成障蔽層。 21.如申請專利範圍第13項之半導體封裝體之製造方法, 其中在於前述半導體晶圓上形成絕緣層之步驟後,於 前述絕緣層之表面上形成障蔽層。 26
TW093110958A 2003-06-19 2004-04-20 Method for manufacturing semiconductor package TWI332675B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003174473A JP4098673B2 (ja) 2003-06-19 2003-06-19 半導体パッケージの製造方法

Publications (2)

Publication Number Publication Date
TW200503064A TW200503064A (en) 2005-01-16
TWI332675B true TWI332675B (en) 2010-11-01

Family

ID=33410974

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093110958A TWI332675B (en) 2003-06-19 2004-04-20 Method for manufacturing semiconductor package

Country Status (4)

Country Link
US (1) US7067353B2 (zh)
EP (1) EP1489658B1 (zh)
JP (1) JP4098673B2 (zh)
TW (1) TWI332675B (zh)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6943056B2 (en) * 2002-04-16 2005-09-13 Renesas Technology Corp. Semiconductor device manufacturing method and electronic equipment using same
JP4248928B2 (ja) * 2003-05-13 2009-04-02 ローム株式会社 半導体チップの製造方法、半導体装置の製造方法、半導体チップ、および半導体装置
JP4289217B2 (ja) * 2004-05-25 2009-07-01 ソニー株式会社 半導体装置の製造方法
JP4813035B2 (ja) * 2004-10-01 2011-11-09 新光電気工業株式会社 貫通電極付基板の製造方法
JP4349278B2 (ja) * 2004-12-24 2009-10-21 セイコーエプソン株式会社 半導体装置の製造方法
US20060252262A1 (en) * 2005-05-03 2006-11-09 Rockwell Scientific Licensing, Llc Semiconductor structures having via structures between planar frontside and backside surfaces and methods of fabricating the same
JP2007027451A (ja) * 2005-07-19 2007-02-01 Shinko Electric Ind Co Ltd 回路基板及びその製造方法
US8154105B2 (en) * 2005-09-22 2012-04-10 International Rectifier Corporation Flip chip semiconductor device and process of its manufacture
JP5222459B2 (ja) * 2005-10-18 2013-06-26 新光電気工業株式会社 半導体チップの製造方法、マルチチップパッケージ
DE102006018027A1 (de) * 2006-04-19 2007-10-25 Robert Bosch Gmbh Mikromechanisches Bauelement mit Waferdurchkontaktierung sowie entsprechendes Herstellungsverfahren
WO2008105535A1 (ja) * 2007-03-01 2008-09-04 Nec Corporation 半導体装置及びその製造方法
JP5154819B2 (ja) 2007-04-03 2013-02-27 新光電気工業株式会社 基板及びその製造方法
US7528492B2 (en) * 2007-05-24 2009-05-05 Taiwan Semiconductor Manufacturing Company, Ltd. Test patterns for detecting misalignment of through-wafer vias
JP5193503B2 (ja) 2007-06-04 2013-05-08 新光電気工業株式会社 貫通電極付き基板及びその製造方法
JP5139347B2 (ja) * 2009-02-18 2013-02-06 新光電気工業株式会社 電子部品装置及びその製造方法
KR101228594B1 (ko) 2010-06-16 2013-01-31 (주)엠투랩 인터커넥션 배선방법 및 이를 이용한 실장형 솔레노이드 제조방법
CN101886286B (zh) * 2010-07-27 2012-02-29 上海交通大学 用于tsv绝缘层的超薄膜湿法制备方法
CN102409385A (zh) * 2011-11-28 2012-04-11 上海交通大学 一种微电极阵列的侧壁绝缘方法
WO2014038326A1 (ja) * 2012-09-07 2014-03-13 旭硝子株式会社 インターポーザ用の中間品を製造する方法およびインターポーザ用の中間品
US9865524B2 (en) * 2013-04-08 2018-01-09 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming conductive vias using backside via reveal and selective passivation
JP6286169B2 (ja) 2013-09-26 2018-02-28 新光電気工業株式会社 配線基板及びその製造方法
JP6251629B2 (ja) 2014-04-24 2017-12-20 新光電気工業株式会社 配線基板及び配線基板の製造方法
JP6184613B2 (ja) * 2014-12-17 2017-08-23 三井化学株式会社 基板中間体、貫通ビア電極基板および貫通ビア電極形成方法
CN106324895A (zh) * 2016-10-24 2017-01-11 京东方科技集团股份有限公司 显示面板及其制备方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4011695B2 (ja) 1996-12-02 2007-11-21 株式会社東芝 マルチチップ半導体装置用チップおよびその形成方法
FR2765398B1 (fr) * 1997-06-25 1999-07-30 Commissariat Energie Atomique Structure a composant microelectronique en materiau semi-conducteur difficile a graver et a trous metallises
US6107109A (en) * 1997-12-18 2000-08-22 Micron Technology, Inc. Method for fabricating a semiconductor interconnect with laser machined electrical paths through substrate
US6221769B1 (en) * 1999-03-05 2001-04-24 International Business Machines Corporation Method for integrated circuit power and electrical connections via through-wafer interconnects
JP2000332100A (ja) * 1999-05-18 2000-11-30 Mitsubishi Electric Corp 半導体装置の製造方法および半導体装置
US6383894B1 (en) * 2000-03-31 2002-05-07 Intel Corporation Method of forming scribe line planarization layer
JP2003031719A (ja) 2001-07-16 2003-01-31 Shinko Electric Ind Co Ltd 半導体パッケージ及びその製造方法並びに半導体装置
JP4202641B2 (ja) * 2001-12-26 2008-12-24 富士通株式会社 回路基板及びその製造方法

Also Published As

Publication number Publication date
JP4098673B2 (ja) 2008-06-11
EP1489658B1 (en) 2011-10-05
EP1489658A2 (en) 2004-12-22
TW200503064A (en) 2005-01-16
EP1489658A3 (en) 2006-02-15
US7067353B2 (en) 2006-06-27
JP2005011987A (ja) 2005-01-13
US20040259351A1 (en) 2004-12-23

Similar Documents

Publication Publication Date Title
TWI332675B (en) Method for manufacturing semiconductor package
JP3904484B2 (ja) シリコン基板のスルーホールプラギング方法
KR102643053B1 (ko) 반도체 디바이스 어셈블리
TWI297206B (en) Semiconductor device and fabrication method thereof
TWI538147B (zh) 低應力導通體
JP5500464B2 (ja) マスクを使用せずに導電性ビアに対して裏面位置合わせを行うことによる半導体構成部品の製造方法
TWI293793B (en) Process and integration scheme for fabricating conductive components, through-vias and semiconductor components including conductive through-wafer vias
TWI269404B (en) Interconnect structure for semiconductor devices
TW200905842A (en) Methods of forming conductive vias through substrates, and structures and assemblies resulting therefrom
TW201248802A (en) Vias in porous substrates
JP2001015683A (ja) 極薄基板の転写方法及び該方法を用いた多層薄膜デバイスの製造方法
TWI325627B (zh)
TW200412214A (en) Semiconductor device and method of manufacturing the same
JP2005286184A (ja) 貫通電極、それを用いたスペーサー、およびそれらの製造方法
JP2023072028A (ja) 構造体
TW201001650A (en) Semiconductor with bottom-side wrap-around flange contact
KR20100129784A (ko) 칩 사이즈 양면 접속 패키지 및 그의 제조 방법
TW200824082A (en) Manufacturing method of semiconductor device
TWI223391B (en) Semiconductor device manufacturing method and electronic equipment using same
US20090095974A1 (en) Semiconductor package and manufacturing method thereof
TWI266375B (en) Semiconductor device and manufacture method thereof
JP2003273155A (ja) 半導体装置及びその製造方法
TW200839989A (en) Method of manufacturing electronic device, substrate and semiconductor device
TW200810066A (en) Wiring substrate and manufacturing method thereof, and semiconductor device
TW201110311A (en) Method of manufacturing semiconductor chip

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees