TWI300666B - - Google Patents

Download PDF

Info

Publication number
TWI300666B
TWI300666B TW094118772A TW94118772A TWI300666B TW I300666 B TWI300666 B TW I300666B TW 094118772 A TW094118772 A TW 094118772A TW 94118772 A TW94118772 A TW 94118772A TW I300666 B TWI300666 B TW I300666B
Authority
TW
Taiwan
Prior art keywords
gain
signal processing
digital signal
digital
signal
Prior art date
Application number
TW094118772A
Other languages
English (en)
Other versions
TW200607334A (en
Inventor
Kazuhiro Nozawa
Endrianto Djajadi
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200607334A publication Critical patent/TW200607334A/zh
Application granted granted Critical
Publication of TWI300666B publication Critical patent/TWI300666B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/124Sampling or signal conditioning arrangements specially adapted for A/D converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Analogue/Digital Conversion (AREA)
  • Picture Signal Circuits (AREA)

Description

.1300666
九、發明說明 【發明所屬之技術領域】 本發明係關於作爲例如以設定視頻信號等之增益爲主 體的信號處理裝置以及信號處理方法。 【先前技術】 以畫像顯示裝置爲首,在於視頻信號處理所涉及之機 器的領域中,係以所謂DSP (數位信號處理器)之晶片、 裝置之普及等爲背景,而藉由數位信號處理進行視頻信號 處理爲一般。 圖6係以具備上述DSP而進行視頻信號處理之機器爲 例,表示具有顯示LCD (液晶顯示器)以當作顯示裝置之 畫像顯示裝置之構成。 該圖所示之DSP1係例如爲一個晶片、裝置,藉由在 內部所形成之信號處理部1 1而針對被輸入之數位視頻信 號實行所需要之信號處理。此處之信號處理爲數位信號之 處理。然後,該DSP 1藉由信號處理部1 1針對施加信號處 理的數位視頻信號,藉由D/A轉換器1 2變換爲類比視頻 信號並且自端子T 1而使輸出至外部。 此時,DSP1之端子T1,在此係例如與相同於DSP1 一樣與被設爲一個的裝置之LCD驅動電路2之端子T4連 接,藉此,將自DSP1之端子T1所輸出之類比視頻信號 經由端子T4而對LCD驅動電路2輸入。 在LCD驅動電路2中,係以所輸入之類比視頻信號 -4- (2) (2) v 1300666 年月丨日修(^)正替換頁 爲根基,產生用以顯示驅動LCD3之驅動信號’而自端子 T5而輸出。此時,端子T5係與顯示裝置中之LCD3之端 子T 6連接,而對於L C D 3使自該端子Τ ό輸入驅動信號輸 入。 在L C D 3中,藉由所輸入之驅動信號驅動畫素單元。 藉此,在LCD3中,顯示因應於視頻信號之畫像。 但是,對於例如圖6所示之構成的畫像顯示裝置,在 變更附加新的視頻信號處理功能之方向則必需有所變更。 爲了對應於此變更,首先,考慮重新製作DSP1。但是’ DSP1之重新製作會花費許多之製造費用。因此,該變更 在非爲如此大規模時,對於由於例如該變更造成對使用者 之訴求力等之效果,出現無法與重新製作DSP1所產生之 成本上昇抗衡的不利情形。 在此,於如此之情形時,係採用安裝所謂對應於新之 視頻信號處理功能之外掛電路(晶片、裝置)之方法。且 ,針對此種外掛電路,當設爲藉由類比執行視頻信號處理 之類比電路之構成時,因出現電路規模變大,且因爲信號 位準之散亂等亦增大的缺點,故以設成數位信號處理之構 成爲較佳。 在後者之方法中,安裝採用數位信號處理之構成之外 掛電路(晶片、裝置)的畫像顯示裝置係如圖7所示。且 ,與圖6相同部分係以相同標號顯示並省略其說明。 在如圖所示的畫像顯示裝置中,在D S P 1與L C D驅動 電路3之間,係具有外掛之數位信號處理電路(晶片、裝 -5- (3)
V 1300666 Ή \ 置)之信號處理區塊4。 此信號處理區塊4之一端子Τ2,係與DSP1之端子 Τ1連接,依此藉由DSP1輸入施加信號處理後之類比視頻 信號。 該信號處理區塊4之內部構成,首先針對如上述般經 由端子Τ2而被輸入之類比視頻信號,藉由A/D轉換器21 變化爲數位視頻信號,而使對應於內部的數位信號處理。 且,藉由信號處理部22,依據數位信號處理,實施對應於 特定功能之數位信號處理。然後,針對如此施加信號處理 的數位視頻信號,爲了使對應於LCD驅動電路2之輸入 藉由D/A轉換器23變換爲類比視頻信號,並且自端子T3 而輸出。端子T3係與LCD驅動電路2之端子T4連接, 藉此,而將類比視頻信號輸入至LCD驅動電路2 (請參考 曰本特開平1 0-3 3 6547號公報)。 但是,如該圖7所示之畫像顯示裝置中之信號處理區 塊4不但藉由數位信號處理在內部實行視頻信號處理,且 爲了對應於類比視頻信號之輸入/輸出,因此具有A/D轉 換器21以及D/A轉換器23之單元。且,在圖7所示之畫 像顯示裝置中,在DSP1中也具有D/A轉換器12之單元 。因此,圖7所示之畫像顯示裝置之系統整體係具有三個 A/D轉換器或是D/A轉換器之單元。 實際情形中,在該裝置中之A/D轉換器或是D/A轉 換器之單元對於輸入/輸出信號的位準(數位信號實爲資 料値)會有散亂(誤差)的情形。 -6- 1300666 (4)
如此之A/D轉換器或是D/A轉換器之散亂,每一個 是保證在一定範圍內。但是,如圖7所示,A/D轉換器或 是D/A轉換器之單元在串聯數目增加時,總和資料値(信 號位準)之誤差將會擴大。當如此誤差變大時,例如資料 値(位準)會有溢流(overflow )之傾向,而如果信號位 準過小時,原來之動態範圍變得無法有效利用。 關於上述者請參考圖8A、B、C而予以說明。 首先,圖8A中,係表示針對DSP1內之D/A轉換器 12之動態範圍(最大輸出位準)以及信號處理區塊4之 A/D轉換器2 1之動態範圍(最大輸入位準)爲同等之情 形。 作爲D/A轉換器12之輸入信號S1 (圖7中信號處理 部1 1之輸出)之資料値,係設定爲對應於A/D轉換器21 之動態範圍DR之位準Ldr。然後,藉由D/A轉換器12將 輸入信號S 1轉換爲類比信號而得到作爲S2之信號,此時 ,D/A轉換器12與A/D轉換器21之動態範圍爲相同,依 此可得到位準Ldr。 即是,此時,最大値之輸入信號不溢流,而且,該原 來之最大値被維持,而確保理想的動態範圍之狀態。 對此,在圖8 B中,係表示在誤差散亂之關係中, DSP1內之D/A轉換器12之動態範圍(最大輸出位準)比 信號處理區塊4之A/D轉換器2 1之動態位準(最大輸入 位準)爲大之情形。 此時,對應於D/A轉換器1 2之動態範圍爲大,位準 1300666
Ldr之輸入信號S1被轉換爲類比信號而成爲信號S2 ’如 圖所示,相較於Ldr爲高之位準La被輸出。 此時,即使信號S2被輸入至A/D轉換器21,信號S2 之位準因超過A/D轉換器21之動態範圍,故由A/D轉換 器2 1所輸出之信號則有資料値溢流之情形。 且,如圖8C所示,係表示在誤差散亂之關係中, DSP1內之D/A轉換器12之動態範圍(最大輸出位準)相 較於信號處理區塊4之A/D轉換器21之動態位準(最大 輸入位準)爲小之情形。 此時,對應於D/A轉換器12之動態範圍爲小,將位 準Ldr之輸入信號S1轉換爲類比信號而成之信號S2係如 圖所示相較於位準Ldr係爲以低位準Lb而被輸出。 此ί§號S2之位準,不管原本應該爲位準Ldr,對D/A 轉換器12之動態範圍DR,因應位準Ldr_Lb之位準差異 ,而成爲較小者。即,變成無法充分確保動態範圍之狀態 〇 因此,D/A轉換器、A/D轉換器單元之誤差分散因爲 出現動態範圍不適當之狀態,因此在處出現例如曝曬( solarization)之劣化等之現象而成爲損害畫質之要因。 【發明內容】 本發明係考慮上述課題而將信號處理裝置以如下構成 □ 本發明之信號處理裝置係具有第一數位信號處理部和 -8- t 1300666 x (6) [—ϋ 、 及第二數位信號處理部。 且,第一數位信號處理部係包含:第一增益調整手段 ,用以輸入施予特定數位信號處理之數位信號,並給予因 應所設定之增益値之增益而予以輸出,第一數位-類比變 換手段,用以將自第一增益調整手段所輸出之數位信號轉 換爲類比信號,而自第一數位信號處理部輸出。 且,第二數位信號處理部具有:類比-數位變換手段 Φ ,用以將自第一數位信號處理部之數位-類比變換手段所 輸出之類比信號變換爲數位信號;數位信號處理手段,用 以針對自類比-數位變換手段所輸出之數位信號施予特定 數位信號處理;第二增益調整手段,用以輸入自數位信號 處理手段所輸出之數位信號,給予因應所設定之增益値的 增益而予以輸出,設定較第一增益調整手段爲低之增益感 度;第二數位-類比變換手段,用以將自第二增益調整手 段所輸出之數位信號轉換爲類比信號而自第二數位信號處 Φ 理部輸出。 且,第一數位-類比變換手段和類比-數位變換手段係 • 被設成取得第一數位-類比變換手段中之信號位準之誤差 、 散亂範圍之最小値,成爲類比-數位變換手段中之信號位 準之誤差散亂範圍之最大値以上的關係。 且,具有:檢測手段,用以檢測自第二增益調整手段 所輸出之數位信號之位準値;第一增益設定手段,用以在 對第一增益調整手段輸入在第一數位信號處理部被當作爲 最大値之位準信號之狀態下,使藉由檢測手段所檢測出之 -9- ♦1300666 I:乂me, ν ' ........... .. .. 位準値在未達規定値之範圍內成爲最大値,而對第一增益 調整手段設定增益値,第二增益設定手段,完成藉由第一 增益設定手段設定增益値設定之後,在對第一數位信號處 理部輸入當作特定最大値而被處理之位準信號之狀態下, 使藉由檢測手段所檢測出之位準値在規定値以下範圍內成 爲最大値,對第二增益調整手段設定增益値。 且,作爲信號處理方法係如以下而構成。 首先,本發明之信號處理方法係實施第一數位信號處 理和第二數位信號處理。 且,第一數位信號處理係包含:輸入施予特定數位信 號處理之數位信號,給予因應所設定增益値之增益之第一 增益調整程序;和將藉由第一增益調整程序所取得之數位 信號變換爲類比信號,而作爲第一數位信號處理之輸出的 第一數位-類比變換程序。 且,第二數位信號處理係包含:將藉由第一數位信號 處理所包含之第一數位-類比變換程序取得之類比信號變 換爲數位信號之類比-數位變換程序;和針對藉由類比-數 位變換程序所取得之數位信號施予特定數位信號處理之數 位信號處理程序;和輸入藉由數位信號處理程序所取得之 數位信號,並因應所設定之增益値,藉由較第一增益調整 程序爲低之增益感度的第二增益調整程序;和將藉由第二 增益調整程序所取得之數位信號予以變換爲類比信號,而 自第二數位信號處理予以輸出之第二數位-類比變換程序 -10-
.1300666 (8) . 然後構成實行:設定成取得對應於第一數位-類比變 換程序之裝置中信號位準之誤差散亂範圍之最小値,成爲 % 對應於類比-數位變換程序之裝置中之信號位準之誤差散 亂範圍之最大値的關係之設定程序;和檢測出藉由第二增 益調整程序所取得之數位信號之位準値之檢測程序;和在 對第一增益調整程序輸入第一數位信號處理中當作最大値 而被處理的位準之信號之狀態下,使藉由檢測程序所檢測 φ 出的位準値在未滿規定値之範圍內成爲最大値,而對第一 增益調整程序設定增益値之第一增益設定程序;和在完成 藉由第一增益設定程序設定增益値之後,在對第一數位信 號處理部輸入當作特定最大値而被處理之位準信號之狀態 下,對第二增益調整程序設定增益値之第二增益設定程序 〇 在各個該構成中,藉由第一數位信號處理部(第一數 位信號處理)以及第二數位信號處理部(第二數位信號處 φ 理),而串連的進行數位信號處理之系列,且,在第一數 位信號處理部(第一數位信號處理)以及第二數位信號處 v 理部(第二數位信號處理)之間’因爲存在D/A變換功能 ♦ 、A/D變換功能以傳送類比信號。 且,關於該構成而進行增益之設定,首先,第一數位 信號處理部側之D/A變換功能(第一數位-類比變換手段/ 程序)之信號位準之誤差散亂範圍之最小値係較第二數位 信號處理部側之A/D變換功能之信號位準之誤差散亂範圍 之最大値爲大,此大小關係被如此設定。藉此,自第一數 -11 - 1300666 (9)
日修(^)正替換頁 位信號處理部側之D/A變換功能側,確實無第二數位信號 處理部側之A/D變換功能側之輸入變成不達範圍之狀態。 此外,首先,對於第一增益調整手段/程序,根據作 爲特定最大値而被處理之位準信號被輸入之狀態,而藉由 檢測手段/程序而將被檢測之位準値設定在規定値未滿之 範圍內能夠成爲最大値,而對於第一增益調整手段/程序 設定增益値。且,如此在完成對第一增益調整手段/程序 設定增益値之後,相同的根據對第一增益信號處理部輸入 當作特定最大値而被處理信號之狀態下’使藉由檢測手段 /程序所檢測出之位準値在規定値以下之範圍內能夠成爲 最大値,而對第二增益調整手段/程序設定增益値。 此處,對於第一、第二增益調整手段/程序之增益設 定,係根據經過此些第一、第二增益調整手段/程序之增 益設定之數位信號位準値。藉此,在上述般增益設定狀態 中,不管關於第一數位信號處理部側之D/A變換功能以及 第二數位信號處理部側之A/D變換功能之信號位準之誤差 散亂,可得到取得最大値之動態範圍的狀態。 【實施方式】 圖1係表示本發明之實施型態之畫像顯示裝置。在該 畫像顯示裝置中,係具有作爲根據本發明之信號處理裝置 之構成。作爲本實施型態,雖然係藉由增益設定用之處理 程序有所不同舉出第一實施型態以及第二實施型態予以說 明,但是圖1所示之構成在第一實施型態以及第二實施型 -12- (10) , 1300666 態中爲共同。 有 針 T3 丄山 m 顯 得 定 變 因 以 轉 輸 至 由 該圖所示之畫像顯示裝置之信號處理系統大致具備 D S P 1、信號處理區塊4、L C D驅動電路2、L C D 3。 該些DSP1、信號處理區塊4、LCD驅動電路2 LCD3各當作個別獨立的晶片、裝置而被裝設。此外, 對DSP1與信號處理區塊4係藉由端子T1至T2而連接 針對信號處理區塊4以及LCD驅動電路2係藉由端子 至T4而連接’針對LCD驅動電路2以及LCD3係藉由 子T5至T6而連接。 此時DSP1之內部係形成有信號處理部丨丨、第 GCA13、D/A $專換器12。信號處理部11係將輸入畫像 示用之數位視頻信號而施加特定之各種數位信號處理而 之信號S 0 (數位視頻信號之形式),輸出至第一 GC A 增益控制放大器,Gain Control Amplifier) 13。在第 GCA 1 3中,藉由微電腦5所輸出之控制信號而設定被指 之增益値,使被輸入之數位視頻信號(S0 )之增益能夠 化,而當作信號S1予以輸出。且,作爲該第一 GC A13 爲被設定成針對數位信號之增益予以調整,故可以藉由 例如數位値爲對象之乘法器而構成。 來自第一 GCA13之被輸出信號S1係被輸入於D/A 換器1 2,而變換成屬於類比視頻信號之信號,S2而被 出至端子T1。被輸出至端子1被輸出之信號S2被輸入 信號處理區塊4之端子T2。 如圖1所示之畫像顯示裝置,在習知中係例如 -13- .1300666 DSP1、LCD2、以及LCD3所構成。即是,爲省略信 理區塊4之構成。在該構成中,DSP1之端子T1以及 驅動電路2之端子T4相連接,將屬於自DSP1所輸 比視頻信號的信號S2直接對LCD驅動電路2輸入。 被設成輸出類比視頻信號之形式,因如上述般,原本 將該輸出對L C D驅動電路2予以輸入之故。 本實施型態之信號處理區塊4係爲了對現行之前 像顯示裝置賦予新的特定信號處理功能而追加地裝設 作外掛電路的晶片、裝置。即,信號處理區塊4係構 實施用以實現上述新的特定信號處理功能之信號處理 對於該現行之前之畫像顯示裝置,在給予新的特 號處理功能之情形,雖然有考慮到DSP 1重新設計製 安裝此,但是需要例如開發費用以及再製造之費用。 例如,該新的信號處理功能之附加,在對於畫像 裝置之系統全體爲小規模變更之情形下,針對DSP 1 製造、再裝設之成本,有無法與藉由附加信號處理功 產生之效果抗衡,並有不利於成本之情形。此時,將 新的信號處理功能之外掛之電路相對於現行之前的構 構成追加性附加較有利。本實施型態係適合於如此之 ,信號處理區塊4相對於現行之前的畫像顯示裝置爲 性被安裝者。 再者,作爲如此外掛之電路,當設爲藉由類比電 生之視頻信號處理的構成時’電路規模變大,且,產 號位準之散亂擴大等之不當。因此’即使在如此外掛 號處 LCD 出類 DSP1 係以 的畫 之當 成可 〇 定信 造, 顯示 之再 能所 具有 成, 情形 追加 路產 生信 之電 -14- 1300666 7^〇\ …哪..1.. f = . _ … (⑷ , 路,以數位信號處理之構成爲佳。以此觀點而視之,作爲 信號區塊4,採用作爲數位信號處理之構成。且,信號處 理區塊4亦構成單晶片DSP之晶片、裝置。 在信號處理區塊4中,雖然係如上述而實施數位信號 處理,但是來自DSP1之端子T1而被輸入之視頻信號( S 2 )將爲類比之形式。此處,在信號處理區塊4中,來自 端子T2所輸入之類比視頻信號(S2)藉由A/D轉換器21 再變換爲數位視頻信號(S3 ),而輸入至信號處理部22 〇 在信號處理部22中,針對所輸入之數位視頻信號( S3 )至少實施對應於前述新的信號處理功能之數位信號處 理而以信號S4輸出。該信號S4被輸入至第二GCA24。 第二GCA24與前述之第一 GCA13相同,針對被輸入 之數位視頻信號(S4 ),給予因應微電腦5所指定之增益 値G2而設定之增益,而作爲信號S5輸出。且,即使針對 該第二GCA24,亦可藉由乘法器構成。但是,如後述在進 行第一 GCA13與第二GCA24之增益設定之情況下,第一 GCA13係被設定成較第二GCA2 4爲大之增益感度。 屬於第二GCA24之輸出的數位視頻信號(S5)係被 輸入至D/A轉換器23。且,以分岐之方式,也被輸入至 微電腦5。 接收信號處理區塊4之視頻信號輸出之LCD驅動電 路2成爲輸入類比信號之形式。在此,在信號處理區塊4 中,係藉由D/A轉換器23,將被輸入之數位視頻信號( -15-
1300666 (13) S5 )變換爲類比視頻信號,經由端子T3對LCD驅動 2之端子T4輸入。 在L C D驅動電路2中,係以被輸入之類比視頻 爲根基,生成用以顯示驅動LCD3之驅動信號,經由 T5輸入至CD3之端子T6。 在LCD3中,藉由被輸入之驅動信號而驅動畫素 。藉此,在LCD3中顯示對應於視頻信號之畫像。 微電腦5因具備CPU (中央處理單元)、ROM、 而構成,故CPU實施儲存於ROM內而被記憶之程式 此實施針對畫像顯示裝置之控制處理。在本實施型態 該微電腦5在如以下說明,係進行針對第一 GCA 13 第二GCA之增益調整。 在如圖1所示之構成之畫像顯示裝置中,在信號 系統中,係具有串連三個D/A轉換器或是A/D轉換 關於D/A轉換器或是A/D轉換器之單元,針對信號 輸出範圍,對於定格位準具有誤差的散亂。 即,若關於輸入,即使格式上所決定之最大容許 位準(資料値)爲A,實際上,較A爲大之位準(資 )亦可能被輸入,且較A爲小之位準(資料値)爲最 許輸入位準,實際上若輸入A則會有位準溢流(溢流 產生誤差。再者’針對輸出,即使回應於最大位準之 信號之格式上之最大輸出位準(資料値)係爲B,實 係較B爲大之位準被輸出,且,較b爲小之位準被輸 有誤差產生。且,如此之輸入/輸出位準之誤差量對 電路 信號 端子 單元 RAM ,依 中, 以及 處理 器。 輸入/ 輸入 料値 大容 )而 輸入 際上 出而 於每 -16- Ϊ300666 (14)
單元爲散亂。 然後,如此之誤差以及該散亂成爲使視頻之動態範圍 不適當之原因,則如先前所敘述。 在本實施型態中,無關於D/A轉換器或是A/D轉換 器之格之散亂的存在而使視頻信號之動態範圍成爲適當, 設定第一 GCA13以及第二GCA24,並且執行針對此些之 第一 GCA13以及第二GCA24之增益設定的。 且,該增益設定係例如在製造程序中的調整階段進行 ,基本上,如果一次設定結束,以後則固定設定此時之增 益値。但是,即使將本實施型態之增益設定在微電腦5所 實施之時序中,並不特別限定例如對應於電源啓動時之時 序中每次或是每特定次數或是每隔一定時間間隔予以實施 亦可。如此在工廠出貨時以後之機會或是以一定頻度進行 增益之設定時,可適應例如經常變化或是因爲某種因素所 導致信號位準之散亂變化。 圖2 A、2 B以及2 C係模式化表示針對在實施型態中 進行之第一實施型態之第一 GCA13以及第二GCA24之增 益設定之程序。 此處,也如上述般,DSP內之D/A轉換器12以及信 號處理區塊內之A/D轉換器21係存在信號位準之誤差散 亂。且’該誤差散亂之範圍即是針對誤差之最大値/最小 値’是當作每裝置之規格予以預先掌握。且,該誤差散亂 之範圍(最大値/最小値)係對應於外掛之元件之個數而 可變化設定。 -17- ¥日修(^)正替換頁 1300666 (15) 在此’在本實施型態中,於實際執行增益調整之前, 作爲該準備階段,係針對D/A轉換器1 2之誤差散亂之範 圍以及A/D轉換器21之誤差散亂之範圍的關係,設定成 下述。 即是,首先,如圖2A所示,針對D/A轉換器12之 誤差散亂之範圍係藉由最大値爲Llmax,最小値爲Llmin 而表示。再者,即使針對A/D轉換器21之誤差散亂之範 圍,也藉由最大値爲L2max,而最小値以L2min而表示。 然後,如圖2A所示,針對D/A轉換器12之爲小値Llmin ,係設定爲A/D轉換器21之最大値L2max以上(或者是 較最大値L2max爲高之値)。 如上述般執行設定,並且在本實施型態中,針對作爲 以下調整之信號源,自D S P 1之信號處理部1 1所輸出之信 號(即,對第一 GCA13輸入之輸入信號S0),設定對應 於DSP1設定所處理信號位準中規定爲最大之位準Lsl之 資料値。例如在本實施形態中,該位準Ls 1之信號使用對 應於所謂白位準之100RE之信號。 且,對於執行之後之增益調整,針對第一 GCA1 3以 及第二GCA皆設定一倍的增益以當作初期値。 該第一 GCA13以及第二GCA之各個增益値G1、G2 取得初期値之狀態時,首先,因爲自DSP 1之信號處理部 11之所輸出之信號S0以及自第一 GCA13所輸入至A/D 轉換器21之信號S 1係成爲皆爲相同的信號,如圖2A所 示,因此信號S1亦爲Lsl。且,藉由D/A轉換器12,該 -18- 1300666 S3.12.-6 [ ..... (16) L'» 信號s 1被變換爲類比信號而得之信號S2位準,即使D/A 轉換器1 2之輸入/輸出之誤差散亂之量爲最小,係不在 A/D轉換器2 1之最大値L2max以下。 即,藉由如圖2A所示之D/A轉換器12以及A/D轉 換器21之誤差散亂範圍之設定’而在DSP1之D/A轉換 器1 2之輸入信號S 1作爲最大容許位準的時候,A/D轉換 器2 1之輸入信號S2則被確實設成產生過電流(但是,以 第一 GCA13之增益値的一倍爲前提)。反過來說,在輸 入信號S 1作爲所容許的最大位準時,信號S2成爲A/D轉 換器21之實際最大容許輸入位準以下係被確實設定成無 。即,D/A轉換器12之輸出,由於範圍不足不會輸入 A/D轉換器21。當在A/D轉換器21之輸入階段中有範圍 不足時,即使藉由後段之第二GCA24而提升增益,也無 法取消該位準增益。 該信號S2藉由A/D轉換器21而變換爲數位之視頻信 號S3,該信號S3而包含藉由A/D轉換器21之誤差散亂 所產生之信號位準誤差。該信號S3經由信號處理部22而 作爲信號S4輸入至第二GCA24。此時,根據信號處理部 22之數位信號處理結果所產生之信號位準無變化。即,信 號處理部 22中之增益値被視爲一倍。且,因爲第二 GCA24之增益値爲一倍,故艮口使該信號S4以及被視爲 相同信號亦可。因此,信號S 5在此時即使視爲與S 3相同 之信號亦可。 信號S3係藉由A/D轉換器21而被數位化之信號,且 -19- 1300666 (17)
爲溢流之信號。因此,作爲信號S 3,係在A/D轉換 之誤差散亂之範圍(最大値L2max -最大値L2min) ^ ¥寸應於實際A / D轉換器2 1之誤差散亂而所決定動寫 DR之最大範圍(Ldr )中取得附著狀態。 然後,此時,信號S 5亦與該信號S 3爲相同的f] 信號S 5係如圖1所示,也輸入至微電腦5中。微f 係根據該信號S 5之位準(資料値),實行以後的舞 整用之控制處理。 在該初期狀態中,也如上述般,信號S 5雖然反 範圍Ldr中所附的狀態,但是該係指做出信號溢流二 之意。 在此’作爲藉由微電腦5之增益g周整,首先,一· 視被輸入之信號S 5,而在該信號S 5較範圍Ldr變小 ,一邊將應對第一 GCA13設定之增益値G1予以縮小 ,該增益値G 1之控制係藉由輸出微電腦5指示增呈 之控制信號而進行。當爲了確認而敘述,即使在以下 對第一 GCA13輸入之輸入信號S0,維持規定成最大 準 Lsl。 對於該第一 GCA13之增益値之設定係如圖2B所 即,藉由使第一 GCA13之增益値自初期値變小 使自第一GCA13所輸出之朝D/A轉換器12輸入之輸 號S 1之位準亦爲降低。因應此,爲D/A轉換器12之 ,屬於A/D轉換器21之輸入信號的信號S2之位準亦 低。可是,信號S2之位準,在成爲較A/D轉換器2 1 器21 ,間, 丨範圍 :準。 i腦5 •益調 :爲在 j犬態 •邊監 >爲止 ‘。且 ^ G1 針對 的位 7J\ ° ,而 入信 輸出 爲降 之動 -20-
1300666 (18) 態範圍DR之最大値之位準Ldr爲大之狀態下 換器2 1中成爲過大輸入而產生溢流。此時,f] 測出處在位準Ldr中之狀態。 如此一來,信號S5在位準Ldr之範圍下 流,故微電腦5以縮小設定成第一 GCA13之 實行控制。 然後,藉由如此而使增益値變小或者階I 所示,信號S5 ( A/D轉換器21之輸出之信號 到取得較位準Ldr爲小之値的狀態。此時,被 設定之增益値相對於第一 GCA13爲最適合之個 即,在第一 G C A 1 3之後段中不發生溢流 )的範圍內,而得到對動態範圍DR輸入最大 。以後,此時被第一 GCA13設定之增益値, GCA13被固定設定。 如此結束第一 GCA13之增益値設定之後 二 GCA24之設定。對第二 GCA24之設定 GCA13之增益値設定結束之狀態開始。 在此,也如前述,第一 GCA13之感度雖 較第二GCA24者高,但是如果就回應於相同 之變化量之信號輸出位準之變化量而言’第一 係較第二GCA24爲大,且,換言之,可變對 之輸出位準變化之分解能,以第二GCA24爲 圖1所示之位準信號處理系中,第一 GCA13 整之增益設定,而第二GCA24係進行微調整 ,在A/D轉 號S 5被檢 ,因產生溢 ,增益的方式 泛,如圖2B S3 )開始得 第一 GCA13 ί 〇 (位準飽和 :位準之狀態 相對於第一 ,進行對第 係從使第一 然被設定成 設定增益値 GCA13 者 應於增益値 高。即,如 係進行粗調 之增益設定 -21 -
1300666 (19) 而工作分擔。 藉此,在第一 GCA 1 3之增益値設定結束狀態中,如 圖2B所示,信號S5成爲較動態範圍DR之最大位準Ld 爲小之位準。但是’由於第一 G C A 1 3之增益設定之分解 能爲低,故信號S 5之位準與位準Ldr之差相較性爲大。 但是,第二GCA24之增益設定之分解能’相較於第 一 GCA13爲高。因此,藉由第二GCA24之增益設定,針 對信號S 5之位準,使靠近位準Ldr可調整成儘可能減少 信號S5之位準與位準Ldr之差。如此的話,在不發生溢 流(位準飽和)之範圍中,輸入最大位準係對動態範圍 DR爲接近。即,作爲信號之動態範圍爲更佳。第二 GCA24之增益設定係爲此而被進行。 然後,在對於實際之第二 GCA24之增益設定中,微 電腦5 —邊監視信號S 5之位準,一邊控制提高對於第二 GCA24之設定較佳增益値G2。對於第二GCA24之增益値 之設定,藉由輸出微電腦5指示增益値G2之控制信號而 予以執行。 對於該第二G C A 2 4之增益値設定係如圖2 C所示。 對應於如上將第二GCA2 4之增益値提高設定’在該 第二GCA2 4之輸出中之信號S5之位準變高。爲了確認而 敘述時,由於第二GCA24之輸出位準變化之分解能較第 一 GC A 1 3爲高,例如一步驟之信號S 5之位準變化量則較 第一 GCA13爲小。 然後,在一階段中,信號s 5 ’如圖2 C所示,係到達 -22- 年月日修(<)正替換頁 1300666 (20) 與動態範圍DR之最大範圍Ldr相同之位準。此狀態係相 當於針對之前的增益設定之微調整結束,在槪念上,在不 發生溢流之位準範圍中,而成爲確保最大極限之動態範圍 之狀態。但是,實際上,在信號S 5與位準Ldr完全相同 位準之狀態,成爲幾乎溢流之狀態,現實上爲不理想。在 此,實際上,由信號S5之位準與位準Ldr成爲相同之狀 態,僅以一個步驟縮小設定第二GCA24之增益値下,使 該僅一步驟之增益値之信號S5的位準係較位準Ldr爲低 。然後,以後,如此在第二 GCA24被設定之增益値相對 於第二GCA24係被固定設定。 因應藉由上述圖2A、2B、以及2C之所說明的增益設 定順序之微電腦5 ( CPU )所實施之處理動作係如圖3之 流程圖所示。且,在實施該圖所示之處理的階段中,藉由 圖2A之說明,已經進行D/A轉換器12之誤差散亂範圍 之最小値Llmin以及A/D轉換器21之誤差散亂範圍之最 大値 L2max之關係設定。且,第一 GCA13以及第二 GCA24之增益値Gl、G2已經設定個別之初期値(例如對 應於一倍的增益値)。 在該圖所示之處理中,首先,藉由步驟S101,將DSP 側之信號位準之最大的資料當作輸入信號而予以生成。即 ,如前述,針對由DSP 1之信號處理部1 1所輸出而對以後 之信號處理系所輸入之信號S0,以成爲100IRE之位準之 數位視頻信號的方式,對信號處理部1 1實行控制。藉此 ,而得到藉由圖2A所說明之初期狀態。即,信號S0經處 -23- 1300666 n 、 1 \ (21) ' 理而成爲信號S5之系統中,確實取得信號成爲溢 大位準)之狀態。 然後,微電腦5在之後的步驟S102中,擷取彳 之資料値(位準)VS5。藉由該處理,進行信號S5 監視。 在之後的步驟S1 03中,針對藉由該步驟S1 02 之信號S 5之資料値V S 5以及被事先設定之規定値 > 行判SU VS5<Vdr是否成立。 如圖2A、2B、2C之說明,在初期狀態中,fi 之位準係位於動態範圍DR之最大位準Ldr,等於β 。對於該規定値Vdr,基本上,成爲對應於該位準 資料値。但是,實際上,因應DSP1等之晶片、裝 ,考慮可以確保最佳之動態範圍,而設定對應於位 以下之任意特定値即可。 在該步驟S103中,有VS5<Vdr之關係不成立 > 成立VS5g Vdr之關係,取得否定之判別結果時, 爲還產生溢流之狀態。 此時,進入步驟S1 04,而針對應在第一 GCA 增益値G 1有一個階段的減少。執行該處理之結果 自第一 GCA13所輸出之信號S1,因應一個階段增 減少的部份,使位準降低。當完成步驟S1 04之處 回到步驟S102。藉由步驟S102— S103— S104之處 ,如圖2B所示,取得至信號之溢流消失爲止,縮 一 GCA13設定之增益値變小之動作。 流(過 言號S5 之位準 所擷取 Vdr執 !號S5 :準 Ldr Ldr之 置種類 準 Ldr ,即, 此時則 設定之 ,使得 益値之 理時, 理流程 小在第 -24- 1300666 ......奢
柯。l、 I \ : 然後,在步驟S103中,當vS5<Vdr 肯定之判別結果時,此時首先如圖2 B所 輸入信號S1之D/A轉換器12至輸入 GCA24之信號處理系中,得到不發生溢流 一 GCA13中之增益値G1被適當之設定。 S105以後用以進行第二GCA24之增益設 增益値G1對第一 GCA13的可變設定爲不 第一 GCA13之增益値G1係被固定設定。 對於第二GCA24之增益設定處理, S 1 05以一個階段份增加增益値G2。藉此 所輸出之信號S 5,因應於一個階段份的增 ,該位準也變高。 在之後的步驟S 1 0 6中,與之前的步| 取信號S5之資料値VS5。然後,在接續& 針對該資料値VS5以及規定値Vdr,判別 Vdr之關係。此處於無成立VS5- Vdr之 VS5不足於規定値Vdr而得到否定之判別 二GCA24之增益則有被設定爲更高之餘 至步驟S 1 0 8,以一個階段份增加增益値 S106之處理。藉由該步驟S106— S107— ί ,而進行用以逼近成可取得最大限的動態 整。 然後,當在步驟S107中得到肯定結 如圖2C之說明,信號S5,係視爲到達與 之關係成立取得 示之說明,在自 信號S 5之第二 之狀態。即,第 此時,移至步驟 定的處理之後, 被執行,藉此, 首先,藉由步驟 ,自第二 GCA24 「益値G2之增加 I S 102相同,擷 5步驟S 1 0 7中, 是否成立VS52 關係時,資料値 結果時,針對第 地。此時而進行 G2,而回到步驟 Π 08之處理流程 範圍之增益微調 果時,此時首先 動態範圍DR之 -25- 1300666 \^°) — 一 一 最大範圍Ldr相同的位準。此時,前進至步驟si 09之處 理。 在步驟S 1 09中,針對增益G2減少一個階段份。 該處理如前述,僅以一個階段之增益份減小信號S5 之位準,爲了取得確實不溢流之狀態而所執行。當步驟 S 1 09處理結束時,則完成如圖所示之增益設定處理。藉 此,在以後中,第二GCA24之增益値也藉由最後値而固 定設定。 在此,藉由圖2A、2B、2C之說明,藉由在信號處理 區塊4內之信號處理部22之信號處理而給予信號之增益 (信號處理增益)係爲一倍,因此,關於在信號處理系之 增益控制,信號處理部22係以等同於被通過省爲前提。 但是,實際上,由於信號處理種類等不同,對處理後 之信號給予增益,信號之位準變化乃屬必然,因此,即使 對於信號處理部22,亦有得到採用實行對信號給予增益之 信號處理之情形。 此時,接著,對於第二實施型態,針對對應於將信號 處理部以一倍以外之信號處理增益給予至處理對象之信號 之構成時的本實施型態之增益設定予以說明。 該第二實施型態之增益設定之順序例係如圖4A、4B 、4C以及4D表示。 此時,作爲準備階段,如圖4A所示,D/A轉換器12 之誤差散亂之範圍以及A/D轉換器2 1之誤差散亂之範圍 關係,針對D/A轉換器12之爲小値Llmin,而設定爲 -26- 1300666 (24)
轉(¾)正替換] A/D轉換器21之最大値L2max以上或者爲 L2max爲高之値。 再者,針對相對於第一 GCA13之輸入信號 對應於規定D S P 1所處理信號位準爲最大之位準 如100IRE)之資料値的點也相同。且,針對第-以及第二GCA,兩者皆設定一倍增益作爲初期値 在初期時,第一 GCA13以及第二GCA係在個別 益(與通過同等)之狀態下,得到使信號確實溢 再者,此時,作爲信號處理部22中之信號 之增益値(Xn )係設爲n = 0〜2。此時,雖然最 爲2,但在圖4A中,信號處理部22之輸入信號 屬於該輸入之信號S4之位準關係,係表示信號| 之信號處理增益之增益値爲最大之兩倍的情形。 信號S3爲動態範圍DR之最大範圍Ldr時,信部 示該二倍之位準Lsp。再者,此時,第二GCA24 G2因設設定對應於初期値之一倍的値,因此 GCA24之輸出信號5與信號S4爲相同之位準。 且,此時,作爲初始狀態,如圖4B所示, 處理部22中之信號處理增益之增益値,控制爲-)。對於進行第一 GCA13之增益設定,係與之 型態相同,對於輸入至第二GCA24之信號S4 A/D轉換器21之輸出的信號S3相同之位準回應 當信號處理部2 2中之信號處理增益之增益値爲 較最大値 S 0,設定 Lsl (例 一 GCA13 。藉此, 爲一倍增 流之狀態 處理增益 大增益値 :S 3以及 違理部22 此時,當 E S4則表 之增益値 屬於第二 針對信號 -倍(η = 1 前之實施 ,需要與 。此時, 一倍以外 -27- (25) - (25) - 1300666 f曰修($正替換頁 的値時,信號S 4之位準回應則與信號3不同。 在此,藉由將信號處理部22中之信號處理增益之 益値設定爲一倍,同樣如圖4B所示般,信號處理部22 輸出的信號S4 ( S 5 )成爲與信號處理部22之輸入的_ S 3相同之位準。且,此時,與之前之實施型態相同’ 爲發生溢流(過大輸入)之狀態,故信號S3、S4、S5 爲位在位準Ldr之狀態。 如上述般,因爲針對信號處理部22之信號處理增 之增益値係設定爲一倍,對於圖1所示之信號處理系全 之增益設定狀態,係與之前的圖2A、2B、2C以及圖3 說明之情形等値。 且,在此狀態下,藉由微電腦5監視信號S 5之位 (資料値),如圖4C所示,至信號S5變成比位準Ldr 爲止,使第一 G C A 1 3之增益値G 1從初期値變小。即 與之前第一實施型態中圖2 B之說明相同,結束對於第 GCA13之增益設定。 接著,雖然係對於第二GCA24之增益設定’但是 於該第二GCA24之增益設定需要考慮在立即前段之信 處理部22之信號處理增益。即,此時,根據信號處理 22之信號處理部增益成爲最大値時之最大信號位準’而 定相同信號區塊4內之D/A轉換器23之動態範圍’對 第二GCA24,係可最大限利用該D/A轉換器23之動態 圍,必須設定第二GCA24之增益値。 因此,對於進行第二GCA24之增益設定中,如圖 增 之 號 因 成 益 體 之 準 小
關 號 部 設 於 範 4D -28- (26) — (26) — 1300666 ,ν .l : 所示,針對信號處理部22之信號處理增益設定爲2倍。 即,設定最大値。 藉此,對於屬於信號處理部22之輸入信號之信號S 3 ,屬於該輸入信號中之信號S4具有對應於二倍之位準。 此時,信號S3在結束第一 GCA13之增益設定,成爲例如 較動態範圍DR之最大位準(規定値)Ldr爲小之値。對 應於此,信號S4之位準,雖然接近於對應動態範圍DR 之最大位準Ldr之正好二倍之Lsp,但取得更小値。 在該狀態之後,微電腦5係信號S 5之位準成爲與上 述位準Lsp相同爲止,提高設定於第二GCA24之增益値 G 2。 然後,在信號S5之位準與位準Lsp成爲相同位準時 ,在槪念上不發生溢流之位準範圍中,成爲可確保最大限 的動態範圍之狀態。但是,即使在該情形中,實際上,由 信號S5之位準與位準Lsp爲相同之狀態,僅以一個階段 而將第二GCA24之增益値設定爲小,僅該一個階段之增 益値份使信號位準較位準Lsp爲小,可避免現實上發生溢 流。 圖5之流程圖係表示對應於圖4A、4B、4C以及4D 所說明之增益設定順序的微電腦5 ( C P U )實行之處理動 作。 該圖所表示之處理,在步驟 S201至 S205中,步驟 S 2 02以外之處理個別爲之前第一實施型態中之處理動作 ,與圖3之步驟S101〜A 104相同之處理。步驟S2 02之處 -29- (27)1300666 η L... 理係如圖4B之說明,進行第一 GCA13之增益設定,爲了 使信號S 4 ( S 5 )之位準與信號S 3相同而所實行。 然後,當在步驟S204中取得肯定之判斷結果時,則 移至步驟S206以後之第二GCA24之增益設定用的處理順 序,在此階段中,結束第一 GCA13之增益設定。 在步驟S2 06中,係將信號處理部22之信號處理增益 之增益値設定爲最大Gspmax。此時若該增益値採用爲原 來增益値之倍數(η )時,在圖4A、4B、4C、4D之例中 ,則成爲 Gspmax = 2。 接著上述步驟S206,對於步驟S207至步驟S211之 處理,係與對應於之前實施型態之圖3步驟S1 06至步驟 S 1 0 9之處理相同。 但是,在步驟S 2 0 9中判斷信號S 5之資料値V S 5與規 定値Vdr之關係,係由針對信號處理部22之增益値設定 最大値Gspmax,進行針對VS5gVdr X Gspmax成立與否 之判別。藉此,如圖4D所示之說明,信號S 5成爲與位準 Lsp (實際上,藉由步驟S210之處理,僅以一個階段之增 益份成爲較位準Lsp爲小之位準)爲相同。且,圖4D爲 將對應於位準Ldr之資料値當作規定値Vdr之情形的例子 。如此一來,藉由實行至步驟S2 1 1之處理,結束對之前 第一 GCA13以及第二GCA24之增益設定。 且,在本發明中,並不限於以上說明之實施型態之構 成。 再者,對於例如DSP 1之後段,亦適用於使複數個信 -30-
1300666 (28) 號處理區塊並連之情形。即,一次進行作爲實施型態所說 明之第一 GC A 1 3之增益設定之後,亦可進行對於順序、 後段中並連之信號處理區塊中之第二GCA增益之設定。 再者,例如,至此所說明之實施型態中,雖然係以圖 1表示對DSP1追加一個信號處理區塊4之例,但是本發 明即使針對對於例如DSP 1至信號處理區塊4之後段,又 串連連接信號處理區塊的構成亦可考慮適用。 > 再者,在上述實施型態中,本發明之畫像顯示裝置雖 然係以具備根據本發明之信號處理裝置之機器爲例,但是 作爲畫像顯示裝置,LCD以外,採用例如電漿顯示器或是 陰極射線顯示管之顯示裝置亦可。且,作爲實行數位視頻 信號處理之機器,例如有以錄影機器或是DVD (數位多功 能碟片)播放器等作爲首的各種已知的機器亦可適用於本 發明。 且,在上述實施型態中,雖然係以視頻信號爲對象之 > 增益設定爲例,但是亦可適用於針對例如以音頻爲首的其 他形式信號實行數位信號處理的構成。 產業上之利用可能性 藉由以上,本發明係在實行數位信號處理之二個部位 之間以類比信號形式執行信號輸入/輸出之情形中,而解 除由於內部D/A轉換功能、A/D轉換功能中信號位準之誤 差散亂而造成動態範圍上之不適當狀態之問題,藉此,針 對例如信號之再生輸出結果,可取得更良品質。 -31 - (29) Ϊ300666 【圖式簡單說明】 圖1係表示本發明之實施型態之畫像顯示裝置之構成 圖的方塊圖。 圖2A、2B、2C係表示第一實施型態之增益設定程序 例之模式圖。 圖3表示第一實施型態之增益設定之處理動作之流程 圖。 圖4A、4B、4C、4D係表示第一實施型態之增益設定 之程序例之模式圖。 圖5係表示第一實施型態之增益設定之處理動作之流 程圖。 圖6係表示習知具有DSP實行之視頻信號處理之機器 的畫像顯示裝置之構成圖的方塊圖。 圖7係表示對圖6所示之畫像顯示裝置追加嶄新之信 號處理區塊的構成的方塊圖。 圖8A、8B、8C係用以說明圖7所示之畫像顯示裝置 中,因D/A轉換器、D/A轉換器之信號的誤差散亂而造成 動態範圍劣化之事實的圖。 【主要元件符號說明】 I :數位信號處理器 II :信號處理部 12 : D/A轉換器 -32-
1300666 (30) 13 :第一增益控制放大器(第一 GCA) T1 :端子 T3 :端子 T5 :端子 T2 :端子 21 : A/D轉換器 22 :信號處理部 23 : D/A轉換器
24 :第二 GCA 2 : L C D驅動電路
3 : LCD 4 :信號處理區塊 T4 :端子 5 :微電腦 T6 :端子
-33-

Claims (1)

1300666 (1)十、申請專利範圍 ,^ V[日修(、)正潜狹頁L --—-- 1· 一種信號處理裝置,具有: 第一數位信號處理部,和第二數位信號處理部, 其特徵爲: 上述第一數位信號處理部具有: 第一增益調整手段,用以輸入施予特定數位信號處理 之數位信號,並給予因應所設定之增益値的增益而予以輸 出’和 第一數位-類比變換手段,用以將自上述第一增益調 整手段所輸出之數位信號轉換爲類比信號,而自上述第一 數位信號處理部輸出, 上述第二數位信號處理部具有: 類比-數位變換手段,用以將自上述第一數位信號處 理部之上述數位-類比變換手段所輸出之類比信號變換爲 數位信號, 數位信號處理手段,用以針對自上述類比-數位變換 手段所輸出之數位信號施予特定之數位信號處理, 第二增益調整手段,用以輸入自上述數位信號處理手 段所輸出之數位信號,並給予因應所設定之增益値的增益 而予以輸出,設定爲較上述第一增益調整手段爲低之增益 感度,以及 第二數位-類比變換手段,用以將自上述第二增益調 整手段所輸出之數位信號轉換爲類比信號,而自上述第二 數位信號處理部輸出, -34- (2) (2) 1300666 .食.....·,ν ,(ΐν:.^ .. ........Φ" «,:rr.;r :脈i j \ 上述第一數位-類比變換手段和上述類比-數位變換手 段,係被設定成取得在上述第一數位-類比變換手段中之 信號位準之誤差散亂範圍之最小値,成爲在上述類比-數 位變換手段中之信號位準之誤差散亂範圍之最大値以上的 關係,又具備有: 檢測手段,用以檢測自上述第二增益調整手段所輸出 之數位信號之位準値 第一增益設定手段,用以在對上述第一增調整手段輸 入使上述第一數位信號處理部中當作最大値而被處理的位 準信號之狀態下,使藉由上述檢測手段所檢測出的位準値 在未達規定値之範圍下成爲最大値,而對上述第一增益調 整手段設定增益値, 第二增益設定手段,在完成藉由上述第一增益設定手 段設定增益値之後,在對上述第一數位信號處理部輸入當 作特定之最大値而被處理的位準信號之狀態下,使藉由上 述檢測手段所檢測出之位準値在規定値以下之範圍內能夠 成爲最大値,對上述第二增益調整手段設定增益値。 2 ·如申請專利範圍第1項之信號處理裝置,其中在 上述數位信號處理手段中,數位信號之增益爲可變之情形 下, 上述第一增益設定手段,係被設成在對上述第一數位 信號處理部輸入當作特定最大値而被處理之位準信號,並 且使在上述數位信號處理手段中成爲最大增益値之狀態下 ’ ί吏ΪΙ由上述檢測手段所檢測出之位準値在未達規定値之 -35-
1300666 (3) 範圍成爲最大値下,而對上述第一增益調整手段設定增益 値, 上述第二增益設定手段,係在完成藉由上述第一增益 設定手段設定增益値之後,在對上述第一數位信號處理部 輸入當作最大値而被處理之位準信號,並在上述數位信號 處理手段中使成爲一倍增益値之狀態下,使藉由上述檢測 手段所檢測出之位準値在規定値以下之範圍內成爲最大値 ,而對於上述第二增益調整手段設定增益値。 3 . —種信號處理方法,其特徵爲: 實行第一數位信號處理和一第二數位信號處理的方法 上述第一數位信號處理係包含: 第一增益調整程序,用以輸入施予特定數位信號處理 之數位信號,並給予因應所設定之增益値的增益,以及 第一數位-類比變換程序,用以將藉由上述第一增益 調整程序而取得之數位信號變換爲類比信號,而作爲上述 第一數位信號處理之輸出, 上述第二數位信號處理,係包含: 類比-數位變換程序,將藉由上述第一數位信號處理 所包含之上述第一數位-類比變換程序取得之類比信號變 換爲數位信號, 數位信號處理程序,針對藉由上述類比-數位變換程 序取得之數位信號,施予特定數位信號處理, 第二增益調整程序,輸入藉由上述數位信號處理程序 -36- Υ^ΓνΑ/Γ/Γ/: 厂抓位二0Γ 「一― IJUUooo L年月R敎象)正替換頁 (^^) I I I, 〇-^»w. ..w 1 »_I丨 |丨丨,1N||, , ., , , f 所取得之數位信號,並因應所設定之增益値,藉由 第一增益調整程序爲低之增益感度給予增益, 第二數位-類比變換程序,將藉由上述第二增 程序所取得之數位信號變換爲類比信號,而自上述 位信號處理輸出,並且又被設定成實行, 設定程序,設成取得對應於上述第一數位-類 程序之裝置中之信號位準誤差散亂範圍之最小値, > 應於上述類比-數位變換程序之裝置中之信號誤差 圍之最大値以上的關係, 檢測程序,將藉由上述第二增益調整程序所取 位信號之位準値予以檢測, 第一增益設定程序,在對上述第一增益調整程 上述第一數位信號處理中當作最大値而被處理之位 號之狀態下,使藉由上述檢測程序所檢測出之位準 達規定値之範圍內成爲最大値,而對上述第一增益 > 序設定增益値, 第一增益設定程序’在完成藉由上述第一^增益 序設定增益値之後,在對上述第一數位信號處理部 作特定最大値而被處理之位準信號之狀態下,使藉 檢測程序所檢測出之位準値在規定値以下範圍內成 値,而對上述第二增益調整程序設定增益値。 較上述 益調整 第二數 比變換 成爲對 散亂範 得之數 序輸入 準之信 値在未 調整程 設定程 輸入當 由上述 爲最大 37- 1300666 七 無 圖明 >說 2單 :簡 igu 號 為符 圖件 表元 代之 定圖 指表 :案代 圖本本 表、、 代 定一二 匕日Sw/ 第 八、本案若有化學式時,請揭示最能顯示發明特徵的化學 式: -3-
TW094118772A 2004-06-24 2005-06-07 Signal processing device and signal processing method TW200607334A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004186145A JP3882830B2 (ja) 2004-06-24 2004-06-24 信号処理装置、信号処理方法

Publications (2)

Publication Number Publication Date
TW200607334A TW200607334A (en) 2006-02-16
TWI300666B true TWI300666B (zh) 2008-09-01

Family

ID=35780489

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094118772A TW200607334A (en) 2004-06-24 2005-06-07 Signal processing device and signal processing method

Country Status (7)

Country Link
US (1) US7468687B2 (zh)
EP (1) EP1667431A4 (zh)
JP (1) JP3882830B2 (zh)
KR (1) KR20070041414A (zh)
CN (1) CN100387046C (zh)
TW (1) TW200607334A (zh)
WO (1) WO2006001466A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI332799B (en) * 2006-09-13 2010-11-01 Realtek Semiconductor Corp A video data source system and an analog back end device
US7982539B2 (en) * 2007-08-22 2011-07-19 Nanoamp Mobile, Inc. High resolution variable gain control
JP5029467B2 (ja) * 2008-03-31 2012-09-19 ソニー株式会社 電子機器、電子機器のic内部構成部のばらつき調整方法およびic
CN101800845B (zh) * 2010-01-06 2013-05-22 北京中科大洋科技发展股份有限公司 一种可调节的基于光滑曲线的频域滤波器设计方法
US8362936B2 (en) * 2011-01-21 2013-01-29 Maxim Integrated Products, Inc. Circuit and method for optimizing dynamic range in a digital to analog signal path
ITVI20120060A1 (it) 2012-03-19 2013-09-20 St Microelectronics Srl Sistema elettronico avente un' aumentata connessione tramite l'uso di canali di comunicazione orizzontali e verticali
ITUB20153503A1 (it) * 2015-09-09 2017-03-09 St Microelectronics Srl Procedimento e dispositivo di controllo della dinamica, apparecchiatura e prodotto informatico
JP2017067516A (ja) * 2015-09-29 2017-04-06 株式会社ミツトヨ 計測機器用の信号処理装置
FR3047378B1 (fr) * 2016-01-29 2018-05-18 STMicroelectronics (Alps) SAS Circuit de fourniture d'un signal video analogique

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4430642A (en) * 1981-10-02 1984-02-07 Westinghouse Electric Corp. Digital-to-analog converter
US4947168A (en) * 1988-05-23 1990-08-07 Hughes Aircraft Company Subranging analog-to-digital converter with calibration
DE59007694D1 (de) 1990-03-02 1994-12-15 Siemens Ag Verfahren und Vorrichtung zur Analog/Digital-Wandlung eines sich zeitlich ändernden analogen Eingangssignals.
US5047772A (en) * 1990-06-04 1991-09-10 General Electric Company Digital error correction system for subranging analog-to-digital converters
JPH08181886A (ja) 1994-12-26 1996-07-12 Matsushita Electric Ind Co Ltd カメラシステム
DE69621664T2 (de) * 1995-01-23 2002-11-28 Thomson Multimedia Sa Schaltungsanordnung zur A/D-Umsetzung eines Videosignals mit Hoch- oder Zwischenfrequenz
SG64286A1 (en) * 1995-10-28 1999-04-27 Inst Of Microelectronics Multiple clock generation in a baseband simulator for testing a radio frequency section of a mobile communications transceiver
JPH09245433A (ja) 1996-03-05 1997-09-19 Sony Corp データ再生装置
JPH10336547A (ja) 1997-05-30 1998-12-18 Sony Corp 画像信号処理回路
CN2330113Y (zh) * 1998-05-15 1999-07-21 北京市中山新技术设备研究所 数字称重变送器
JP2000115797A (ja) * 1998-09-30 2000-04-21 Fujitsu General Ltd カラー映像表示装置の色制限回路
JP2000316087A (ja) 1999-04-30 2000-11-14 Ricoh Co Ltd 画像読取装置
JP2001275012A (ja) * 2000-03-24 2001-10-05 Fujitsu General Ltd 映像信号の利得制御回路
US6369744B1 (en) * 2000-06-08 2002-04-09 Texas Instruments Incorporated Digitally self-calibrating circuit and method for pipeline ADC
US6518902B2 (en) * 2001-04-30 2003-02-11 Texas Instruments Incorporated PC card and WLAN system having high speed, high resolution, digital-to analog converter with off-line sigma delta conversion and storage
JP3733062B2 (ja) 2001-12-18 2006-01-11 三洋電機株式会社 アナログ−デジタル変換回路
US6683554B2 (en) * 2001-06-18 2004-01-27 Sanyo Electric Co., Ltd. Analog-to-digital conversion circuit having increased conversion speed and high conversion accuracy
JP2003271103A (ja) 2002-03-13 2003-09-25 Matsushita Electric Ind Co Ltd Led表示器制御装置
US6667703B1 (en) * 2002-08-30 2003-12-23 Lsi Logic Corporation Matching calibration for digital-to-analog converters

Also Published As

Publication number Publication date
WO2006001466A1 (ja) 2006-01-05
JP3882830B2 (ja) 2007-02-21
US7468687B2 (en) 2008-12-23
KR20070041414A (ko) 2007-04-18
TW200607334A (en) 2006-02-16
EP1667431A1 (en) 2006-06-07
US20080150775A1 (en) 2008-06-26
CN100387046C (zh) 2008-05-07
CN1839619A (zh) 2006-09-27
EP1667431A4 (en) 2009-08-26
JP2006013763A (ja) 2006-01-12

Similar Documents

Publication Publication Date Title
TWI300666B (zh)
TW591941B (en) Image displaying method, image displaying device, and contrast adjusting circuit for use therewith
EP0966165A1 (en) Video signal processing circuit providing optimum signal level for inverse gamma correction
JP2004320632A (ja) 映像信号処理回路、映像表示装置及び映像表示方法
JP4379399B2 (ja) ガンマカーブ生成方法及びその装置
JP2008166892A (ja) データ処理装置、画像信号処理装置、および方法、並びにコンピュータ・プログラム
WO2001052228A1 (fr) Circuit de reglage du contraste
JP4490985B2 (ja) ファンモーターの制御方法およびその装置
JP5206573B2 (ja) 画像処理装置、集積回路装置及び電子機器
WO2018078748A1 (ja) 液晶表示装置及び液晶表示装置の駆動方法
TW202222071A (zh) 用於色域映射裝置的調諧方法及設備
US20120170771A1 (en) Method Of Leveling A Plurality Of Audio Signals
US6356463B1 (en) High frequency, voltage feedback control mode power converter
JP2009302906A (ja) 画像処理装置、集積回路装置及び電子機器
JP5067270B2 (ja) 画像処理装置、集積回路装置及び電子機器
JP2003338948A (ja) 映像表示装置
JP2004222097A (ja) リファレンス制御a/d変換器
JP2010147756A (ja) 映像表示装置
JPH06197366A (ja) ホワイトバランス制御装置
JP2007189304A (ja) 信号処理装置及び信号処理プログラム
JP2000209088A (ja) 半導体集積回路
JP2003273734A (ja) データ収集装置
JP2000307897A (ja) ガンマ変換回路
JPS6121691A (ja) 映像信号処理装置
TW200303506A (en) System and method for controlling horizontal size of monitor screen

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees