TWI239581B - Semiconductor device and method of manufacturing the same - Google Patents

Semiconductor device and method of manufacturing the same Download PDF

Info

Publication number
TWI239581B
TWI239581B TW093101113A TW93101113A TWI239581B TW I239581 B TWI239581 B TW I239581B TW 093101113 A TW093101113 A TW 093101113A TW 93101113 A TW93101113 A TW 93101113A TW I239581 B TWI239581 B TW I239581B
Authority
TW
Taiwan
Prior art keywords
semiconductor device
insulating
manufacturing
item
semiconductor
Prior art date
Application number
TW093101113A
Other languages
English (en)
Other versions
TW200423268A (en
Inventor
Ichiro Mihara
Takeshi Wakabayashi
Toshihiro Kido
Hiroyasu Jobetto
Yutaka Yoshino
Original Assignee
Casio Computer Co Ltd
Nippon Cmk Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2003008552A external-priority patent/JP2004221418A/ja
Priority claimed from JP2003008551A external-priority patent/JP2004221417A/ja
Application filed by Casio Computer Co Ltd, Nippon Cmk Kk filed Critical Casio Computer Co Ltd
Publication of TW200423268A publication Critical patent/TW200423268A/zh
Application granted granted Critical
Publication of TWI239581B publication Critical patent/TWI239581B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92244Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18162Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect

Description

1239581 玖、發明說明: 【發明所屬之技術領域】 本發明是關於半導體裝置,特別是關於屬於所謂的csp( 晶片尺寸封裝,Chip Scale Package)的小型的半導體封裝的 半導體裝置及其製造方法。 【先前技術】 近年來伴隨著如行動電話所代表的攜帶型電子機器的 小型化’稱爲CSP(晶片尺寸封裝,chip Scale Package)的 半導體裝置被開發。此C S P在形成有複數個外部連接用的 連接墊(pad)的裸露(bare)的半導體裝置的頂面配設保護 (?&^“^丨〇11)膜(中間絕緣膜),在此保護膜的各連接墊的對 應部形成開口部’形成經由該開口部連接於各連接墊的配 線’在各配線的他端部側形成柱狀的外部連接用電極,並 且在各外部連接用電極間塡充密封材。如果依照這種C S P ,因藉由在各柱狀的外部連接用電極上形成錫球(solder ball) ’可在具有連接端子的電路基板以面朝下(face_down) 方式接合(bonding),令安裝面積爲大致與裸露的半導體裝 置同一的尺寸,故與使用習知的打線接合(wire bonding)等 的面朝上(face-up)方式的接合方法比較下,可大幅地將電 子機器小型化。在USP6,467,674中揭示有爲了提高生產性' ,在晶圓(wafer)狀態的半導體基板形成保護膜、配線、外 部連接用電極以及密封材,更進一步在不以密封材覆蓋而 露出的外部連接用電極的頂面上配設錫球後,以切割線 (dicing line)切斷,作成各個半導體裝置的方法。 1239581 【發明內容】 但是,在上述習知的半導體裝置中,若隨著積體化的 進行’外部連接用電極的數目增加的話會有如以下的問題 。即如上述,CSP因在裸露的半導體裝置的頂面排列外部 連接用電極,故通常係排列成矩陣狀,因此對於外部連接 用電極數多的半導體裝置的情形有外部連接用電極的尺寸 以及間距(pitch)極端小的缺點,因此,雖然是裸露的半導 體裝置的尺寸卻無法適用於外部連接用電極多的半導體裝 置。即若外部連接用電極的尺寸以及間距極端小,則不僅 與電路基板的對位困難,也會發生接合強度不足、在接合 時發生電極間的短路、通常因起因於由矽基板構成的半導 體基板與電路基板的線膨脹係數的差而發生的應力會發生 使外部連接用電極被破壞等之致命性的問題。 因此,本發明的目的爲提供即使外部連接用電極的數 目增加,也能將其尺寸以及間距作成必要的大小之新穎的 半導體裝置及其製造方法。 依照本發明,係提供一種半導體裝置,其特徵包含: 具有配設於半導體基板(5)上的複數個外部連接用電極 (6)的至少一個半導體構成體(3); 配設於前述半導體構成體(3 )的側方的絕緣薄板構件 (1 4,1 4 A);以及 具有連接於前述半導體構成體(3)的外部連接用電極(6) 而配設,且對應前述絕緣薄板構件(14,14 A)上而配置的連接 墊部的上層配線(1 7,54)。 1239581 而且,依照本發明,依提供一種半導體裝置的製造方 法,其特徵包含: 在基底板(3 1 )上使具有分別配設於半導體基板(5)上的 複數個連接墊(6)的複數個半導體構成體(3)相互分離而配置 ,且在對應前述各半導體構成體(3 )的部分配置具有開口部 (3 3)的至少一片絕緣薄板構件(14); 由前述絕緣薄板構件(1 4)上加熱加壓前述絕緣薄板構件 (1 4 ),在前述半導體構成體(3 )間溶融、固化前述絕緣薄板 構件(1 4 ),; 形成具有連接墊部且連接於任一個前述半導體構成體 Π)所對應的前述連接墊(6)的至少一層上層配線(17,54) ’使 前述連接墊部對應前述絕緣薄板構件(1 4)上而配置; 切斷前述半導體構成體(3)間的前述絕緣薄板構件(14) ,得到複數個前述上層配線(17,54)的連接墊部配置於前述 絕緣薄板構件(14)上的半導體裝置。 【實施方式】 (第一實施形態) 第1圖是顯示作爲本發明的第一實施形態的半導體裝 置的剖面圖。此半導體裝置係具備在由銅等構成的平面矩 形形狀的金屬層1的底面配設有由抗銲劑(Solder resist)等 構成的絕緣層2。此情形金屬層1係用以防止帶電或防止光 的照射在後述的矽基板5的積體電路。絕緣層2是用以保 護金屬層1。 在金屬層1的頂面中央部,比金屬層1的尺寸稍小的 1239581 尺寸的平面矩形形狀的半導體構成體3的底面係隔著由晶 粒接合(die bond)材構成的接著層4被接著。此情形,半導 體構成體3具有後述的配線、柱狀電極、密封膜,一般係 稱爲C S P,特別是如後述,在矽晶圓上形成配線、柱狀電 極、密封膜後,因採用藉由切割(dicing)得到各個半導體構 成體3的方法,故也特別稱爲晶圓級(wafer level)CSP(W-CSP) 。以下說明半導體構成體3的構成。 半導體構成體3具備矽基板(半導體基板)5,藉由接著 層4接著於金屬層1。在矽基板5的頂面中央部配設有積體 電路(未圖示),在頂面週邊部,由鋁系金屬等構成的複數 個連接墊(外部連接用電極)6係連接於積體電路而配設。在 除了連接墊6的中央部的矽基板5的頂面配設有由氧化矽 等構成的絕緣膜7,連接墊6的中央部係經由設於絕緣膜7 的開口部8露出。 在配設於矽基板5上的絕緣膜7的頂面配設有由環氧 系樹脂或聚醯亞胺(polyimide)系樹脂等構成的保護膜(絕緣 膜)9。此情形在對應絕緣膜7的開口部8的部分中的保護 膜9設有開口部1 〇。由經由兩開口部8、1 0露出的連接墊 6的頂面到保護膜9的頂面的預定位置配設有由銅等構成的 配線1 1。 在配線Π的連接墊部頂面配設有由銅構成的柱狀電極 (外部連接用電極)1 2。在包含配線1 1的保護膜9的頂面, 由環氧系樹脂或聚醯亞胺系樹脂等構成的密封膜(絕緣膜 )1 3係使其頂面與柱狀電極1 2的頂面面一致而配設。如此 1239581 ,稱爲W-CSP的半導體構成體3包含矽基板5、連接墊6 、絕緣膜7,更包含保護膜9、配線1 1、柱狀電極1 2、密 -: 封膜1 3而構成。 ^ 在半導體構成體3的周圍中的金屬層1的頂面,矩形 框狀的第一絕緣材(絕緣薄板構件)1 4係使其頂面大致與半 導體構成體3的頂面面一致而配設。在半導體構成體3以 及第一絕緣材1 4的頂面,第二絕緣材1 5係使其頂面被平 坦而配設。 第一絕緣材1 4通常被稱爲預浸(p r e p r e g)材,例如使環 氧系樹脂等的熱硬化性樹脂浸漬於玻璃纖維。而且,第二 絕緣材15係使用於增層式(build-up)基板的通常被稱爲增 層式材,例如由在環氧系樹脂或B T樹脂等的熱硬化性樹脂 中含有纖維或塡料(filler)等的補強材構成。此情形纖維係 玻璃纖維或芳香族聚醯胺(aramid)纖維等。塡料爲矽石 (silica)塡料或陶瓷系塡料等。 在對應柱狀電極1 2的頂面中央部的部分中的第二絕緣 材1 5設有開口部1 6。由經由開口部1 6露出的柱狀電極1 2 的頂面到第二絕緣材1 5的頂面的預定位置配設有由銅等構 成的上層配線1 7。 在包含上層配線1 7的第二絕緣材1 5的頂面配設有由 抗銲劑等構成的上層絕緣膜1 8。在對應上層配線1 7的連接 墊部的部分中的上層絕緣膜1 8設有開口部1 9。在開口部1 9 內以及其上方,由錫球構成的突起電極20係連接於上層配 線1 7的連接墊部而配設。複數個突起電極20係在上層絕
-10- 1239581 緣膜1 8上配置成矩陣狀。 但是,金屬層1的尺寸比半導體構成體3的尺寸稍、a 乃因依照矽基板5上的連接墊6的數目的增加,使突起胃 極2 0的配置區域比半導體構成體3的尺寸稍大,據此,_ 上層配線1 7的連接墊部(上層絕緣膜1 8的開口部1 9內的 部分)的尺寸以及間距比柱狀電極1 2的尺寸以及間距還大 〇 因此,配置成矩陣狀的上層配線1 7的連接墊部不僅對 應半導體構成體3的區域,也配置於對應配設於半導體構 成體3的周側面的外側的第一絕緣材1 4的區域上。即配置 成矩陣狀的突起電極2 0之中至少最外周的突起電極2 0係 配置於比半導體構成體3還位於外側的周圍。 如此,在此半導體裝置中係以在矽基板5上不僅具有 連接墊6、絕緣膜7,也在形成保護膜9、配線1 1、柱狀電 極1 2、密封膜1 3等的半導體構成體3的周圍以及這些構件 的頂面配設第一以及第二絕緣材1 4、1 5,在第二絕緣材1 5 的頂面配設經由形成於該第二絕緣材1 5的開口部1 6連接 於柱狀電極1 2的上層配線1 7的構成爲特徵。 此情形藉由第二絕緣材1 5的頂面爲平坦,如後述,使 在以後的製程形成的上層配線1 7或突起電極2 0的頂面的 高度位置均等,可提高結合時的可靠度。 其次,針對此半導體裝置的製造方法的一例來說明’ 首先針對半導體構成體3的製造方法的一例來說明。此情 形,首先如第2圖所示準備在晶圓狀態的矽基板(半導體基 -11- 1239581 板)5上配設有由錕系金屬等構成的連接墊6 '由氧化矽等 構成的絕緣膜7以及由環氧系樹脂或聚醯亞胺系樹脂等構 成的保護膜9,連接墊6的中央部係經由形成於絕緣膜7以 及保護膜9的開口部8、1 〇而露出者。在上述中,在晶圓 狀態的矽基板5於形成有各半導體構成體的區域形成有預 定功能的積體電路,連接墊6係分別電性連接於形成於對 應的區域的積體電路。 其次如第3圖所示,在包含經由兩開口部8、1 〇露出 的連接墊6的頂面的保護膜9的頂面全體形成底層金屬層 1 1 a。此情形底層金屬層1 1 a爲僅藉由無電解電鍍形成的銅 層也可以,而且爲僅藉由縣鍍(sputter)形成的銅層者也可以 ,在藉由濺鍍形成的鈦等的薄膜層上利用濺鍍形成銅層也 可以。此點後述的上層配線1 7的底層金屬層的情形也一樣 〇 其次,在底層金屬層Π a的頂面形成電鍍光阻膜2 1的 圖案(pattern)。此情形在對應配線1 1形成區域的部分中的 電鍍光阻膜2 1形成有開口部2 2。其次,藉由以底層金屬層 1 1 a作爲電鍍電流路徑而進行銅的電解電鍍’在電鍍光阻膜 2 1的開口部22內的底層金屬層1 1 a的頂面形成上層金屬層 1 1 b。其次,剝離電鍍光阻膜2 1。 其次,如第4圖所示在包含上層金屬層llb的底層金 屬層1 1 a的頂面形成電鍍光阻膜23的圖案。此情形在對應 柱狀電極1 2形成區域的部分中的電鍍光阻膜2 3形成有開 口部24。其次,藉由以底層金屬層Ua作爲電鍍電流路徑 -12 - 1239581 而進行銅的電解電鍍,在電鍍光阻膜2 3的開口部2 4內的 上層金屬層1 1 b的連接墊部頂面形成柱狀電極1 2。 其次,剝離電鍍光阻膜2 3,其次,若以柱狀電極1 2以 及上層金屬層lib作爲罩幕(mask)蝕刻除去底層金屬層11a 的不要的部分,則如第5圖所示僅在上層金屬層1 1 b下殘 存有底層金屬層11a,藉由此殘存的底層金屬層11a以及形 成於其頂面全體的上層金屬層1 1 b形成有配線1 1。 其次如第6圖所示,藉由網版印刷法、旋塗法、晶粒 塗佈(die coat)法等,在包含柱狀電極12以及配線1 1的保 護膜9的頂面全體,使由環氧系樹脂或聚醯亞胺系樹脂等 構成的密封膜1 3其厚度比柱狀電極1 2的高度還厚而形成 。因此在此狀態下,柱狀電極1 2的頂面被密封膜1 3覆蓋 。其次,適宜地硏磨密封膜1 3以及柱狀電極1 2的頂面側 ,如第7圖所示使柱狀電極1 2的頂面露出,且平坦化包含 此露出的柱狀電極1 2的頂面的密封膜1 3的頂面。 其中,適宜地硏磨柱狀電極1 2的頂面側乃因藉由電解 電鍍形成的柱狀電極1 2的高度有誤差,故消除此誤差使柱 狀電極1 2的高度均等。而且,此情形因同時硏磨由軟質的 銅構成的柱狀電極1 2與由環氧系樹脂等構成的密封膜1 3, 故使用具備適宜粗度的磨石之硏磨機(g r i n d e r)。 其次如第8圖所示,在矽基板5的底面全體接著接著 層4。接著層4係由環氧系樹脂、聚醯亞胺系樹脂等的晶粒 接合材構成,藉由加熱加壓在暫時硬化狀態下固著於矽基 板5。其次’將固著於矽基板5的接著層4貼附於切割膠帶 - 1 3- 1239581 (dicing tape)(未圖示),在經過第9圖所示的切割製程後, 若由切割膠帶剝離,則如第1圖所示可得到複數個在矽基 板5的底面具有接著層4的半導體構成體3。 在如此得到的半導體構成體3中因在矽基板5的底面 具有接著層4,故無須在切割製程後於各半導體構成體3的 矽基板5的底面分別配設接著層這種極爲麻煩的作業。此 外,在切割製程後由切割膠帶剝離的作業若與在切割製程 後於各半導體構成體3的矽基板5的底面分別配設接著層 的作業比較,則極爲簡單。 其次,針對使用如此得到的半導體構成體3,製造第1 圖所示的半導體裝置的情形的一例來說明。首先,如第10 圖所示並非以可採取複數片如後述構成的銅箔的大小限定 第1圖所示的金屬層1的頂面側的意思,而是準備在平面 形狀爲長方形最好是略正方形的基底(base)板31的頂面隔 著接著層3 2接著有銅箔1 a者。 此外,基底板3 1爲玻璃、陶瓷、樹脂等的絕緣材均可 ,惟此處一例係使用由鋁構成者。而且,尺寸的一例係由 鋁構成的基底板3 1的厚度爲0.4mm左右,銅箔1 a的厚度 爲〇.〇12mm左右。其中,使用基底板31乃因不僅僅是以厚 度過薄的銅箔1 a完成當作基底板的角色。此外’銅箔la 也具有當作製造過程中的帶電防止的角色。 其次,在銅箔1 a的頂面的預定的複數個位置接著分別 接著於半導體構成體3的矽基板5的底面的接著層4。此處 的接著係藉由加熱加壓使接著層4硬化。其次’在半導體 -14- 1239581 構成體3間以及配置於最外周的半導體構成 的銅箔1 a的頂面一邊定位開口部排列成格子 絕緣薄板構件14a、14b,一邊進行疊層而配 其頂面載置第二絕緣薄板構件1 5 a。此外,在 絕緣薄板構件1 4a、1 4b而配置後,配置半導 可以。 格子狀的第一絕緣薄板構件1 4 a、1 4 b係 系樹脂等的熱硬化性樹脂浸漬於玻璃纖維, 脂成半硬化狀態成爲薄板狀的預浸材,藉由 刻(e t c h i n g )等形成複數個矩形形狀的開口部: 情形第一絕緣薄板構件1 4 a、1 4 b爲了得到平 板狀,惟材料未必限於預浸材,爲熱硬化性 纖維或矽石塡料等的補強材分散於熱硬化性 以。 第二絕緣薄板構件1 5 a雖然不爲限定的 式材較佳,此增層式材有使矽石塡料混入環拳 樹脂等的熱硬化性樹脂中,使熱硬化性樹脂 者。但是,第二絕緣薄板構件1 5 a可用上述 能使用僅由未混入塡料的熱硬化性樹脂構成的 此處,第一絕緣薄板構件1 4 a、1 4 b的開 寸比半導體構成體3的尺寸稍大。因此,在 構件1 4a、1 4b與半導體構成體3之間形成有 隙34的間隔其一例爲〇·;!〜〇· 5 mm左右。而且 板構件1 4a、1 4b的合計厚度比半導體構成體 體3的外側中 •狀的兩片第^— 置,進一步在 疊層兩片第一 體構成體3也 藉由在使環氧 使熱硬化性樹 起模加工或蝕 i 3而得到。此 坦性必須爲薄 樹脂或使玻璃 樹脂中者也可 意思,但增層 ΐ系樹脂或BT 成半硬化狀態 預浸材,或也 材料。 口部3 3的尺 第一絕緣薄板 蜀隙3 4。此間 ,第一絕緣薄 3的厚度還厚 1239581 ’如後述當被加熱加壓時,成爲可充分塡埋間隙3 4的程度 的厚度。 此情形第一絕緣薄板構件1 4 a、;[ 4 b雖然使用厚度相同 者’但使用厚度不同者也可以。而且,第一絕緣薄板構件 如上述爲兩層也可以,而一層或三層以上也可以。此外, 第二絕緣薄板構件1 5 a的厚度在第1圖中成爲對應應形成 於半導體構成體3上的第二絕緣材1 5的厚度或比其稍厚的 厚度。 其次’使用第1 1圖所示的一對加熱加壓板3 5、3 6加 熱加壓第一絕緣薄板構件1 4a、1 4b以及第二絕緣薄板構件 1 5 a。於是,第一絕緣薄板構件1 4 a、1 4 b中的溶融的熱硬 化性樹脂被擠出,被塡充於第1 0圖所示的第一絕緣薄板構 件14a、14b與半導體構成體3之間的間隙34,藉由之後的 冷卻在固著於各半導體構成體3以及各半導體構成體3間 的銅箔1 a的狀態下固化。因此如第1 1圖所示,在半導體 構成體3間以及配置於最外周的半導體構成體3的外側中 的銅箔2a的頂面,由包含補強材的熱硬化性樹脂構成的第 一絕緣材1 4係固著於基底板31而形成,並且在半導體構 成體3以及第一絕緣材1 4的頂面形成有由包含補強材的熱 硬化性樹脂構成的第二絕緣材1 5。 此情形如第7圖所示,因在晶圓狀態下半導體構成體3 的柱狀電極1 2的高度被作成均等,且包含柱狀電極1 2的 頂面的密封膜1 3的頂面被平坦化,故在第Π圖所示的狀 態中,複數個半導體構成體3的各厚度均相同。 一 1 6- 1239581 因此,在第1 1圖所示的狀態中,若以比半導體構成體 3的頂面僅高一層補強材(例如矽石塡料)的直徑之假想面作 爲加壓限制面而進行加熱加壓,則半導體構成體3上的第 二絕緣材1 5的厚度成爲與其中的補強材(例如矽石塡料)的 直徑相同。而且,具備一對加熱加壓板3 5、3 6的沖壓(p r e s s) 裝置若使用自由端(open-end)型(開放型)的平面沖壓裝置, 則絕緣薄板構件14a、14b、15a中的多餘的熱硬化性樹脂 被擠出到一對加熱加壓板3 5、3 6的外側。 而且,因第二絕緣材1 5的頂面被上側的加熱加壓板3 6 的底面按壓,故變成平坦面。因此,無須平坦化第二絕緣 材1 5的頂面用的硏磨製程。因此,即使銅箔1 a的尺寸爲 例如5 00 x 5 0 0mm左右較大,也能對配置於其上的複數個半 導體構成體3總括地簡單地進行第二絕緣材1 5的平坦化。 再者’第一以及第二絕緣材1 4、1 5因由使纖維或塡料 等的補強材包含在熱硬化性樹脂中者構成,故與僅由熱硬 化性樹脂構成的情形比較,可減小由熱硬化性樹脂的硬化 時的收縮所產生的應力,進而可使銅箔1 a等難以翹曲。 此外’在第1 1圖所示的製程中,使來自頂面側僅加壓 ’加熱係以加熱器(heater)等進行半導體構成體3的底面側 ’加熱與加壓以不同的手段進行也可以,且以不同的製程 進行加壓與加熱也可以。 再者’若第1 1圖所示的製程終了,則因第一、第二絕 緣材1 4、1 5、半導體構成體3以及銅箔丨a被一體化,故僅 藉由适些就能維持必要的強度。因此,接著剝離基底板3 j -17- 1239581 以及接著層3 2 ’或者藉由硏磨或鈾刻等除去。此乃因爲了 減輕在後述的切割的負荷’而減少作爲製品的半導體裝置 的厚度。此外,在第1 0圖所示的製程中,對於藉由暫時壓 接使絕緣薄板構件14a、14b、15a暫時硬化,暫時接合於 銅箔1 a的頂面的情形’用以在之後剝離基底板3 1以及接 著層3 2,或者藉由硏磨或蝕刻等除去也可以。 其次,如第1 2圖所示藉由照射雷射束的雷射加工,在 對應柱狀電極1 2的頂面中央部的部分中的第二絕緣材1 5 設有開口部1 6。其次,依照需要藉由去污斑(desmear)處理 除去產生於開口部1 6內等的環氧污斑等。 其次,如第1 3圖所示在包含經由開口部1 6露出的柱 狀電極1 2的頂面的第二絕緣材1 5的頂面全體形成上層配 線形成用層1 7a,並且在銅箔1 a的底面形成金屬膜1 b。此 情形上層配線形成用層1 7a以及金屬膜1 b係藉由例如由無 電解電鍍形成的銅構成的底層金屬層,與令該底層金屬層 爲電鍍電流路徑而進行銅的電解電鍍,形成於該底層金屬 層的表面的上層金屬層構成。 其次,若藉由微影(photolithography)法形成上層配線 形成用層17a的圖案,則如第14圖所示在第二絕緣材15 的頂面的預定位置形成有上層配線1 7。在此狀態下,上層 配線1 7係經由第二絕緣材1 5的開口部1 6連接於柱狀電極 12的頂面。而且,藉由銅箔la與形成於其底面的金屬層lb 形成有金屬層1。 其次,如第1 5圖所示藉由網版印刷法或旋塗法等,在 - 18 - 1239581 包含上層配線1 7的第二絕緣材1 5的頂面全體形成由抗銲 劑構成的上層絕緣膜1 8。此情形在對應上層配線1 7的連接 墊部的部分中的上層絕緣膜1 8形成有開口部1 9。而且,在 金屬層1的底面藉由旋塗法等形成由抗銲劑構成的絕緣層2 。其次,在開口部1 9內及其上方使突起電極20連接於上 層配線1 7的連接墊部而形成。 其次,如第1 6圖所示在互相接鄰的半導體構成體3間 若切斷上層絕緣膜1 8、第一、第二絕緣材1 4、1 5、金屬層 1以及絕緣層2,則可得到複數個第1圖所示的半導體裝置 〇 在如此得到的半導體裝置中,因藉由無電解電鍍(或濺 鍍)以及電解電鍍形成連接於半導體構成體3的柱狀電極1 2 之上層配線1 7,故可使半導體構成體3的柱狀電極1 2與上 層配線1 7之間的導電連接確實。 而且,在上述製造方法中在銅箔1 a上隔著接著層4配 置複數個半導體構成體3,對複數個半導體構成體3總括地 進行第一、第二絕緣材1 4、1 5、上層配線1 7、上層絕緣膜 1 8以及突起電極2 0的形成,然後進行分割以得到複數個半 導體裝置,故可使製程簡略化。而且,在第12圖所示的製 程以後中,因可與銅箔1 a —起傳送複數個半導體構成體3 ,故據此可使製程簡略化。 再者,在上述製造方法中如第1 〇圖所示,因具備配線 11以及柱狀電極12的CSP型的半導體構成體3於銅箔la 上隔著接著層4接著,故例如與接著在矽基板5上配設連 一 1 9 - 1239581 接墊6以及絕緣膜7而成的通常的半導體晶片於銅箔1 a上 ,在配設於半導體晶片的周圍的密封膜上等形成配線以及 柱狀電極的情形比較,可降低成本。 例如切斷前的銅范1 a如矽晶圓爲一定尺寸的略圓形狀 的情形,若在配設於接著於銅箔1 a的半導體晶片的周圍的 密封膜上等形成配線以及柱狀電極,則處理面積增大。換 言之若成爲低密度處理,則因每一次的處理片數降低,產 能(throughput)降低,故成本上升。 相對於此,在上述製造方法中因在隔著接著層4接著 具備配線1 1以及柱狀電極1 2的CSP型的半導體構成體3 於銅箔1 a上後,作成增層式,故製程數增大,惟因到形成 柱狀電極1 2爲止係高密度處理,故效率佳,即使考慮製程 數的增大也能降低全體的價格。 此外,在上述實施形態中雖然對應半導體構成體3上 及其周圍的第一絕緣材1 4上的全面排列成矩陣狀而配設突 起電極20,惟用以僅在對應半導體構成體3的周圍的第一 絕緣材1 4上的區域上配設突起電極20也可以。此情形, 配設突起電極20於半導體構成體3的四邊之中僅一〜三邊 的側方,而不是半導體構成體3的全周圍也可以。而且, 對於這種情形無須令第一絕緣材1 4爲矩形框狀,僅用以配 置於配設突起電極2 0的邊的側方也可以。 (第二實施形態) 第1 7圖是顯示作爲本發明的第二實施形態的半導體裝 置的剖面圖。在此半導體裝置中與第1圖所示的半導體裝 - 20- 1239581 置的不同點爲不具備絕緣層2。 對於製造此第二實施形態的半導體裝置的情形,在第1 5 圖所示的製程中,在金屬層1的底面不形成絕緣層2,在形 成突起電極2 0後於相互接鄰的半導體構成體3間若切斷上 層絕緣膜1 8、第一、第二絕緣材1 4、1 5以及金屬層1,則 可得到複數個第1 7圖所示的半導體裝置。在如此得到的半 導體裝置中因不具備絕緣層2,故僅能薄型化該部分。 (第三實施形態) 第1 8圖是顯示作爲本發明的第三實施形態的半導體裝 置的剖面圖。此半導體裝置係在第1 3圖所示的製程中在銅 箔la的底面不形成金屬層lb,且在第15圖所示的製程中 藉由形成絕緣層2而獲得。 (第四實施形態) 第1 9圖是顯示作爲本發明的第四實施形態的半導體裝 置的剖面圖。此半導體裝置係在第1 3圖所示的製程中在銅 箔la的底面不形成金屬層lb,且在第15圖所示的製程中 在不形成絕緣層2的情形而獲得。 (第五實施形態) 第20圖是顯示作爲本發明的第五實施形態的半導體裝 置的剖面圖。在此半導體裝置中與第1圖所示的半導體裝 置的不同點爲不具備金屬層1以及絕緣層2。 對於製造此第五實施形態的半導體裝置的情形,例如 在第1 5圖所示的製程中,在金屬層1的底面不形成絕緣層 2,在形成突起電極2 0後藉由硏磨或蝕刻等除去金屬層1, - 2 1 - 1239581 接著在相互接鄰的半導體構成體3間若切斷上層絕緣膜1 8 、第一、第二絕緣材1 4、1 5,則可得到複數個第2 0圖所示 的半導體裝置。在如此得到的半導體裝置中因不具備金屬 層1以及絕緣層2,故可更薄型化。 (第六實施形態) 第2 1圖是顯示作爲本發明的第六實施形態的半導體裝 置的剖面圖。此半導體裝置係例如在第1 9圖所示的狀態中 ,在藉由硏磨或鈾刻等除去金屬層1後,適宜地硏磨包含 接著層4的矽基板5的底面側以及第一絕緣材1 4的底面側 ,接著在相互接鄰的半導體構成體3間若切斷上層絕緣膜 1 8、第一、第二絕緣材14、1 5,則可得到。在如此得到的 半導體裝置中可更薄型化。 此外,在形成突起電極20前藉由硏磨或蝕刻等除去金 屬層1(依照需要進一步適宜地硏磨包含接著層4的矽基板 5的底面側以及第一絕緣材1 4的底面側),其次形成突起電 極2 0,接著用以在相互接鄰的半導體構成體3間切斷上層 絕緣膜1 8、第一、第二絕緣材1 4、1 5也可以。 (第七實施形態) 第22圖是顯示作爲本發明的第七實施形態的半導體裝 置的剖面圖。在此半導體裝置中與第1圖所示的半導體裝 置的不同點爲不具備金屬層1以及絕緣層2。取代此點爲具 備基底板3 1。 對於製造此第七實施形態的半導體裝置的情形,在第1 0 圖所示的製程中,在基底板3 1的頂面不形成接著層3 2以 - 22 - 1239581 及銅箔1 a,在基底板3 1的頂面隔著配設於半導體構成體3 的底面的接著層4接著半導體構成體3,在基底板3 1的底 乂 面不形成任何膜,在形成突起電極20後,在相互接鄰的半 ·: 導體構成體3間若切斷上層絕緣膜1 8、第一、第二絕緣材 1 4、1 5以及基底板3 1,則可得到複數個第22圖所示的半 導體裝置。 (第八實施形態) 第23圖是顯示作爲本發明的第八實施形態的半導體裝 置的剖面圖。在此半導體裝置中與第1圖所示的半導體裝 φ
I 置大大不同的點爲在接著層4以及第一絕緣材1 4的底面形 成有下層配線4 1,此下層配線4 1與上層配線1 7係經由在 形成於配設於半導體構成體3的周圍的第一、第二絕緣材1 4 、1 5的預定位置的貫通孔42的內壁面所形成的上下導通部 4 3連接。
對於製造此第八實施形態的半導體裝置的情形,例如 在如第1 1圖所示的製程後,首先藉由硏磨或蝕刻等除去基 底板3 1、接著層3 2以及銅箔1 a。接著如第24圖所示,藉 由雷射加工在對應柱狀電極1 2的頂面中央部的部分中的第 二絕緣材1 5形成開口部1 6,並且在配設於半導體構成體3 的周圍的第一、第二絕緣材1 4、1 5的預定位置形成貫通孔 42 ° 接著如第2 5圖所示,藉由連續進行銅的無電解電鍍以 及銅的電解電鍍,在包含經由開口部1 6露出的柱狀電極1 2 的頂面的第二絕緣材1 5的頂面全體形成上層配線形成用層 -23- 1239581 1 7 a,而且在接著層以及第一絕緣材1 4的底面全體形成下 層配線形成用層41a,進一步於貫通孔42的內壁面形成上 下導通部4 3。 其次,若藉由微影法形成上層配線形成用層1 7a以及 下層配線形成用層4 1 a的圖案,則例如如第2 3圖所示,在 第二絕緣材1 5的頂面形成有上層配線1 7,而且在接著層4 以及第一絕緣材1 4的底面形成有下層配線4 1,進一步於貫 通孔42的內壁面殘存有上下導通部43。 其次,若參照第23圖說明的話,在包含上層配線17 的第二絕緣材1 5的頂面形成由具有開口部1 9的抗銲劑構 成的上層絕緣膜1 8,並且在包含下層配線4 1的第一絕緣材 1 4的底面全體形成有由抗銲劑構成的下層絕緣膜44。此情 形在上下導通部43的內部塡充有抗銲劑。其次形成突起電 極2 0,接著在相互接鄰的半導體構成體3間若切斷上層絕 緣膜1 8、第一、第二絕緣材1 4、1 5以及下層絕緣膜44, 則可得到複數個第2 3圖所示的半導體裝置。 (第九實施形態) 第26圖是顯示作爲本發明的第九實施形態的半導體裝 置的剖面圖。在此半導體裝置中與第23圖所示的半導體裝 置大大不同的點爲下層配線4 1藉由銅箔1 a與配設於其底 面的銅層41a形成,而且在貫通孔42內,上下導通部43 係無間隙地被形成。 對於製造此第九實施形態的半導體裝置的情形,例如 在如第12圖所示的製程中如第27圖所示,藉由雷射加工 - 24- 1239581 ’在對應柱狀電極1 2的頂面中央部的部分中的第二絕緣 1 5形成開口部1 6,並且在配設於半導體構成體3的周圍 第一、第二絕緣材1 4、1 5的預定位置形成貫通孔4 2。但 ,此情形因在接著層4以及第一絕緣材1 4的底面全體配 有銅箔1 a,故貫通孔42的底面側被銅箔1 a覆蓋。 其次,如第2 8圖所示藉由令銅箔1 a爲電鍍電流路 進行銅的電解電鍍,在貫通孔42內的銅箔1 a的頂面形 上下導通部43。此情形令上下導通部43的頂面與貫通孔 的頂面大致相同或成爲比其稍低的位置較佳。 接著如第29圖所示,藉由連續進行銅的無電解電鍍 及銅的電解電鍍,在包含經由開口部1 6露出的柱狀電極 的頂面以及貫通孔42內的上下導通部43的頂面的第二 緣材1 5的頂面全體形成上層配線形成用層1 7a,而且在 箔1 a的底面全體形成下層配線形成用層4 1 a。以下若經 與上述第八實施形態的情形一樣的製程,則可得到複數 第26圖所示的半導體裝置。 (第十實施形態) 第3 0圖是顯示作爲本發明的第十實施形態的半導體 置的剖面圖。在此半導體裝置中與第1圖所示的半導體 置的不同點爲不具備第二絕緣材1 5。 對於製造此第十實施形態的半導體裝置的情形,在第 圖所示的製程後除去基底板3 1以及接著層3 2,而且硏磨 除去第二絕緣材1 5。此情形在硏磨、除去第二絕緣材1 5 ,包含半導體構成體3的柱狀電極1 2的密封膜1 3的頂 材 的 是 設 徑 成 42 以 12 絕 銅 由 個 裝 裝 11 時 面 - 25- 1239581 側以及第一絕緣材1 4的頂面側即使稍微被硏磨也無任何障 礙。
以下的製程與上述第一實施形態的情形相同,但在此 實施形態的情形如第3 0圖所示,在半導體構成體3以及第 一絕緣材1 4的頂面,上層配線丨7係連接於柱狀電極1 2的 頂面而形成,在其上形成有具有開口部1 9的上層絕緣膜1 8 ’在開口部1 9內及其上方,突起電極2 0係連接於上層配 線1 7的連接墊部而形成。此情形雖然俯視圖未記載,但柱 狀電極1 2排列成矩陣狀的情形係理所當然,而上層配線i 7 係拉引各柱狀電極1 2間而配線。 (第十一實施形態) 第3 1圖是顯示作爲本發明的第十一實施形態的半導體 裝置的剖面圖。此半導體裝置係在第2 3圖所示的情形中與 上述第十實施形態的情形一樣,在硏磨、除去第二絕緣材1 5 的情形下獲得。 (第十二實施形態)
第3 2圖是顯示作爲本發明的第十二實施形態的半導體 裝置的剖面圖。此半導體裝置係在第2 6圖所示的情形中與 上述第十實施形態的情形一樣,在硏磨、除去第二絕緣材1 5 的情形下獲得。 (第十三實施形態) 在上述實施形態中例如如第1圖所示,係針對在第二 絕緣材1 5上分別各形成一層上層配線1 7以及上層絕緣膜1 8 的情形來說明,惟不限定於此分別以各兩層以上也可以, -26 - 1239581 例如像如第3 3圖所示的本發明的第十三實施形態,分別以 各兩層也可以。 即在此半導體裝置中在第二絕緣材1 5的頂面,第一上 層配線5 1係經由形成於第二絕緣材1 5的開口部1 6連接於 柱狀電極 1 2的頂面而形成。在包含第一上層配線5 1的第 二絕緣材1 5的頂面配設有由環氧系樹脂或聚醯亞胺系樹脂 等構成的第一上層絕緣膜5 2。在第一上層絕緣膜5 2的頂面 ,第二上層配線5 4經由形成於第一上層絕緣膜5 2的開口 部5 3連接於第一上層配線5 1的連接墊部頂面而形成。 在包含第二上層配線54的第一上層絕緣膜52的頂面 配設有由抗銲劑等構成的第二上層絕緣膜5 5。在對應第二 上層配線5 4的連接墊部的部分中的第二上層絕緣膜5 5配 設有開口部56。在開口部56內及其上方,突起電極20係 連接於第二上層配線54的連接墊部而配設。此外,此情形 在接著層4以及第一絕緣材1 4的底面僅配設有銅箔1 a。 (第十四實施形態) 例如在第1 6圖所示的情形雖然在相互接鄰的半導體構 成體3間切斷,惟不限於此,以兩個或兩個以上的半導體 構成體3爲一組來切斷,例如如第3 4圖所示的本發明的第 十四實施形態,以三個半導體構成體3爲一組來切斷,以 得到多晶片模組(m u 11 i c h i p m 〇 d u 1 e)型的半導體裝置也可以 。此情形以三個爲一組的半導體構成體3爲同種或異種的 任一個均可。 此外,在上述實施形態中係在藉由基底板3 1支持半導 -27 - 1239581 體構成體3的底面的狀態下形成半導體構成體3、第一絕緣 材1 4,在半導體構成體3以及第一絕緣材1 4上形成第二絕 緣材1 5後除去此基底板3 1的方法,基底板3 1係完成的半 導體裝置不殘留。但是,基底板3 1的材料使用由環氧系材 料、聚醯亞胺系材料等的有機材料或由金屬薄膜等構成的 薄板,形成上層配線1 7、上層絕緣膜1 8,而且,依照需要 形成突起電極2 0後,與上層絕緣膜1 8、第二絕緣材1 5以 及第一絕緣材1 4 一起切斷基底板3 1,使基底板3 1原封不 動地作爲半導體裝置的基底構件而殘留也可以。而且,此 情形在與基底板3 1的半導體構成體3的搭載面相反面側形 成配線等之後切斷基底也可以。 而且,上述第一〜第十四實施形態基本上係藉由在以基 底板3 1支持半導體構成體3的底面的狀態下疊層絕緣膜以 及配線的方法而製造。 但是,在藉由基底板3 1支持半導體構成體3的頂面的 狀態下疊層絕緣膜以及配線而製造也可能。以下針對這種 方法具體地說明。 (第十五實施形態) 圖示於第3 5圖的第十五實施形態的半導體裝置係顯示 以後者的方法製造的一個實施形態。但是,藉由後者的方 法的情形不僅係用以顯示成爲圖示於第3 5圖的構造而已, 也要藉由後者的方法,使已經說明的第一〜第十四實施形態 的構造的半導體裝置也能製造。此點在以下的說明的適當 的製程中說明。 -28- 1239581 在第35圖中與第一〜第十四實施形態的半導體裝置不 同的點爲半導體構成體3其底面不隔著接著層,而是直接 周著於絕緣層2。如後述,絕緣層2係在半導體構成體3的 底面藉由印刷、旋塗法等形成。 以下,說明第十五實施形態的半導體裝置的製造方法 〇 經由第2圖〜第7圖所示的製程,在晶圓狀態的矽基板 5上配線1 1以及密封膜1 3係使兩者的頂面面一致而配設。 在此狀態下,在矽基板5的底面不形成接著層,進行 切割如圖示於第3 6圖,可得到複數個第3 5圖所示的半導 體構成體3。 其中,如第3 7圖所示以對應第3 5圖所示的半導體裝 置的複數個份的大小雖然不爲限定的意思,但準備由平面 形狀爲長方形最好爲略正方形的鋁等的金屬構成的基底板 3 1。此外,基底板31爲玻璃、陶瓷、樹脂等的絕緣材都可 以。 其次,在基底板31的頂面全體貼附第二絕緣薄板構件 1 5 a。此情形第二絕緣薄板構件1 5 a雖然不爲限定的意思, 但增層式材較佳,此增層式材有使矽石塡料混入環氧系樹 脂或BT樹脂等的熱硬化性樹脂中,使熱硬化性樹脂成半硬 化狀態者。但是,第二絕緣薄板構件1 5 a也能使用上述預 浸材或僅由未混入塡料的熱硬化性樹脂構成的材料。而且 ,藉由加熱加壓使熱硬化性樹脂成半硬化狀態,在基底板3 1 的頂面全體貼附第二絕緣薄板構件1 5 a。 -29- 1239581 其次’在第二絕緣薄板構件1 5 a的頂面的預定的複數 位置分別使弟3 6圖所不的半導體構成體3的上下反轉,在 面朝下的狀態下配置。其次,加熱加壓半導體構成體3,使 第二絕緣薄板構件1 5 a中的熱硬化性樹脂暫時硬化,暫時 固著第二絕緣薄板構件i 5 a的底面於基底板3 1的頂面。 其次’在半導體構成體3間以及配置於最外周的半導 體構成體3的外側中的第二絕緣薄板構件:! 5 a的頂面一邊 疋位開口部排列成格子狀的兩片第一絕緣薄板構件1 4 a、1 4 b ’一邊進行疊層而配置。第一絕緣薄板構件1 4 a、1 4 b係藉 由在使環氧系樹脂等的熱硬化性樹脂浸漬於玻璃纖維,使 熱硬化性樹脂成半硬化狀態成爲薄板狀的預浸材,藉由起 模加工或蝕刻等形成複數個矩形形狀的開口部3 2而得到。 此情形第一絕緣薄板構件1 4a、1 4b爲了得到平坦性必 須爲薄板狀,惟材料未必限於預浸材,爲熱硬化性樹脂或 使玻璃纖維或矽石塡料等的補強材分散於熱硬化性樹脂中 者也可以。 此處,第一絕緣薄板構件1 4 a、1 4 b的開口部3 3的尺 寸比導體構成體3的尺寸稍大。因此’在第一絕緣薄板 構件1 4 a、1 4 b與半導體構成體3之間形成有間隙3 4。此間 隙3 4的間隔其一例爲0 · 1〜〇 · 5 m m左右。而且,第一絕緣薄 板構件1 4a、1 4b的合計厚度比半導體構成體3的厚度還厚 ,如後述當被加熱加壓時,成爲可充分塡埋間隙3 4的程度 的厚度。 此情形第一絕緣薄板構件1 4 a、1 4 b雖然使用厚度相同 - 3 0 - 1239581 者’但使用厚度不同者也可以。而且,第二絕緣薄板構件 如上述爲兩層也可以,而一層或三層以上也可以。此外, 第二絕緣薄板構件1 5a的厚度在第35圖中成爲對應應形成 於半導體構成體3上的第二絕緣材1 5的厚度或比其稍厚的 厚度。 其次’使用第3 8圖所示的一對加熱加壓板3 5、3 6加 熱加壓第二絕緣薄板構件1 5 a以及第一絕緣薄板構件1 4 a、 1 4 b。於是,第一絕緣薄板構件1 4 a、1 4 b中的溶融的熱硬 化性樹脂被擠出’被塡充於第3 7圖所示的第一絕緣薄板構 件14a、14b與半導體構成體3之間的間隙34,藉由之後的 冷卻在固著於各半導體構成體3的狀態下固化。因此如第3 8 圖所示,在基底板3 1的頂面,由包含補強材的熱硬化性樹 脂構成的第二絕緣材1 5係被固著而形成,並且在第二絕緣 材1 5的頂面固著有各半導體構成體3,更於第二絕緣材1 5 的頂面固著有由包含補強材的熱硬化性樹脂構成的第一絕 緣材1 4而形成。 此情形如第3 6圖所示,因在晶圓狀態下半導體構成體 3的柱狀電極1 2的高度被作成均等,且包含柱狀電極1 2頂 面的密封膜1 3的頂面被平坦化,故在第3 8圖所示的狀態 中,複數個半導體構成體3的各厚度均相同。 因此,在第3 8圖所示的狀態中,若以比半導體構成體 3的頂面僅高補強材(例如矽石塡料)的直徑之假想面作爲加 壓限制面而進行加熱加壓,則半導體構成體3下的第二絕 緣材1 5的厚度成爲與其中的補強材(例如矽石塡料)的直徑 -3 1 ~ 1239581 相同。而且,具備一對加熱加壓板3 5、3 6的沖壓裝置若使 用自由端型(開放型)的平面沖壓裝置,則絕緣薄板構件1 4a 、1 4 b、1 5 a中的多餘的熱硬化性樹脂被濟出到一對加熱加 壓板3 5、3 6的外側。 其結果第一絕緣材1 4的頂面與半導體構成體3的頂面 成爲面一致。而且,因第二絕緣材1 5的底面被下側的加熱 加壓板3 5的頂面限制,故變成平坦面。因此,無須平坦化 第一絕緣材1 4的頂面以及第二絕緣材1 5的底面用的硏磨 製程。因此,即使基底板3 1的尺寸爲例如5 00 x 5 00mm左 右較大,也能對配置於其上的複數個半導體構成體3總括 地簡單地進行第一以及第二絕緣材1 4、1 5的平坦化。 再者,第一以及第二絕緣材1 4、1 5因由使纖維或塡料 等的補強材包含在熱硬化性樹脂中者構成,故與僅由熱硬 化性樹脂構成的情形比較,可減小由熱硬化性樹脂的硬化 時的收縮所產生的應力,進而可使基底板3 1難以翹曲。 此外,在第3 8圖所示的製程中,使來自頂面側僅加壓 ’加熱係以加熱器等進行基底板3 1的底面側,加熱與加壓 以不同的手段進行也可以’且以不同的製程進行加壓與加 熱也可以。 再者,若第3 8圖所示的製程終了,則因半導體構成體 3與第一、第二絕緣材1 4、1 5被一體化,故僅藉由這些就 能維持必要的強度。因此,接著藉由硏磨或蝕刻等除去基 底板3 1。此乃因爲了減輕在後述的切割的負荷,而減少作 爲製品的半導體裝置的厚度。 - 32- 1239581 其次,反轉如第3 8圖所示的半導體構成體3與第一、 第二絕緣材1 4、1 5被一體化的上下,成爲面朝上狀態,如 第3 9圖所示藉由照射雷射束的雷射加工,在對應柱狀電極 1 2的頂面中央部的部分中的第二絕緣材1 5形成開口部i 6 。其次’依照需要藉由去污斑處理除去產生於開口部1 6內 等的環氧污斑等。 其次,如第4 0圖所示在包含經由開口部1 6露出的柱 狀電極1 2的頂面的第二絕緣材1 5的頂面全體形成上層配 線形成用層1 7a。此情形上層配線形成用層1 7a係藉由例如 由無電解電鍍形成的銅構成的底層金屬層,與令該底層金 屬層爲電鍍電流路徑而進行銅的電解電鍍,形成於該底層 金屬層的頂面的上層金屬層構成。 其次,若藉由微影(photolithography)法形成上層配線 形成用層17a的圖案,則如第41圖所示在第二絕緣材15 的頂面的預定位置形成有上層配線1 7。在此狀態下,上層 配線1 7係經由第二絕緣材1 5的開口部1 6連接於柱狀電極 1 2的頂面。 其次,如第42圖所示藉由網版印刷法或旋塗法等,在 包含上層配線1 7的第二絕緣材1 5的頂面全體形成由抗銲 劑構成的上層絕緣膜1 8。此情形在對應上層配線1 7的連接 墊部的部分中的上層絕緣膜1 8形成有開口部1 9。而且,在 矽基板5以及第一絕緣材1 4的底面藉由印刷、旋塗法等形 成由抗銲劑構成的絕緣層2。其次,在開口部1 9內及其上 方使突起電極2 0連接於上層配線1 7的連接墊部而形成。 - 33- 1239581 其次,如第4 3圖所示在互相接鄰的半導體構成體3間 若切斷上層絕緣膜1 8、第一、第二絕緣材1 4、1 5以及絕緣 層2,則可得到複數個第3 5圖所示的半導體裝置。 在如此得到的半導體裝置中,因藉由無電解電鍍(或濺 鍍)以及電解電鍍形成連接於半導體構成體3的柱狀電極1 2 之上層配線1 7,故可使半導體構成體3的柱狀電極1 2與上 層配線1 7之間的導電連接確實。其中在圖示於第4 1圖的 狀態下若不是在矽基板5以及第一絕緣材1 4的底面形成絕 緣層2,而是藉由接著層接著具有金屬層1的絕緣層2,則 可當作第1圖所示的第一實施形態的半導體裝置。而且, 特別說明雖然省略,但也能作成第一實施形態以外的第二〜 第十四實施形態的半導體裝置應該可以充分地理解。 在上述製造方法中,在配置於基底板3 1上的第一絕緣 薄板構件1 4a上配置複數個半導體構成體3,對複數個半導 體構成體3總括地進行第一、第二絕緣材1 4、1 5的形成, 其次除去基底板3 1,對複數個半導體構成體3總括地進行 上層配線1 7、上層絕緣膜1 8以及突起電極20的形成,然 後進行分割以得到複數個半導體裝置,故可使製程簡略化 〇 而且,在第3 8圖所示的製程以後中因即使除去基底板 3 1也能與第一、第二絕緣材1 4、1 5 —起傳送複數個半導體 構成體3,故據此可使製程簡略化。再者,在上述製造方法 中如第3 7圖所示,因隔著第二絕緣薄板構件1 5 a固著半導 體構成體3於基底板3 1上,故無須形成接著相異的製程, -34- 1239581 而且,除去基底板3 1時僅除去基底板3 1即可’據此也能 使製程簡略化。 此外,在上述實施形態中雖然對應半導體構成體3上 及其周圍的第一絕緣材1 4上的全面排列成矩陣狀而配設突 起電極20,惟用以僅在對應半導體構成體3的周圍的第一 絕緣材1 4上的區域上配設突起電極2 0也可以。此情形, 配設突起電極20於半導體構成體3的四邊之中僅一〜三邊 的側方,而不是半導體構成體3的全周圍也可以。而且, 對於這種情形無須令第一絕緣材1 4爲矩形框狀者,僅用以 配置於配設突起電極2 0的邊的側方也可以。 (第十六實施形態) 第44圖是顯示作爲本發明的第十六實施形態的半導體 裝置的剖面圖。在此半導體裝置中與第35圖所示的半導體 裝置的不同點爲不具備絕緣層2。 對於製造此第十六實施形態的半導體裝置的情形,在 第42圖所示的製程中,在矽基板5以及第一絕緣材1 4的 底面不形成絕緣層2,在形成突起電極20後於相互接鄰的 半導體構成體3間若切斷上層絕緣膜1 8、第一、第二絕緣 材1 4、1 5,則可得到複數個第4 4圖所示的半導體裝置。在 如此得到的半導體裝置中因不具備絕緣層2,故僅能薄型化 該部分。 (第十七實施形態) 第4 5圖是顯示作爲本發明的第十七實施形態的半導體 裝置的剖面圖。此半導體裝置係例如在第4 4圖所示的狀態 - 3 5 - 1239581 中,在適宜地硏磨矽基板5以及第一絕緣材1 4的底面側, 接著在相互接鄰的半導體構成體3間若切斷上層絕緣膜1 8 、第一以及第二絕緣材1 4、1 5,則可得到。在如此得到的 半導體裝置中可更薄型化。 此外,在形成突起電極2 0前藉由硏磨或蝕刻等除去絕 緣層2 (依照需要進一步適宜地硏磨矽基板5以及第一絕緣 材1 4的底面側),其次形成突起電極20,接著用以在相互 接鄰的半導體構成體3間切斷上層絕緣膜1 8以及第一絕緣 材1 4也可以。 (第十八實施形態) 第4 6圖是顯示作爲本發明的第十八實施形態的半導體 裝置的剖面圖。在此半導體裝置中與第35圖所示的半導體 裝置的不同點爲在半導體構成體3的頂面配設有第二絕緣 材1 5 A,在半導體構成體3以及第二絕緣材1 5 A的周圍中 的絕緣層2的頂面配設有第一絕緣材1 4 a。 對於製造此第十八實施形態的半導體裝置的情形,在 第7圖所示的製程後如第4 7圖所示,在包含柱狀電極1 2 頂面的密封膜1 1的頂面全體貼附薄板狀的第二絕緣薄板構 件 1 5 A 〇 其次如第48圖所示若經過切割製程,則半導體構成體 3可得到複數個。但是此情形在包含半導體構成體3的柱狀 電極1 2頂面的密封膜丨丨的頂面貼附有第二絕緣薄板構件 1 5 A。在如此得到的半導體構成體3中,因在其頂面具有薄 板狀的第二絕緣薄板構件1 5 A,故無須在切割製程後於各 -36- 1239581 半導體構成體3的頂面分別貼附第二絕緣薄板構件1 5 A這 種極爲麻煩的作業。 其次,如第4 9圖所示在基底板3 1的頂面的預定的複 數位置分別反轉第4 8圖所示的半導體構成體3的上下,在 以面朝下的狀態下利用其適度的黏性貼附被貼附在其底面 的第二絕緣薄板構件1 5 A。其次,藉由加熱加壓使第二絕 緣薄板構件1 5 A中的熱硬化性樹脂暫時硬化,暫時固著第 二絕緣薄板構件1 5 A的底面於基底板3 1的頂面,並且暫時 固著半導體構成體3的底面於第二絕緣薄板構件1 5 a的頂 面。其次’在半導體構成體3間以及配置於最外周的半導 體構成體3的外側中的基底板3 1的頂面一邊定位具有開口 部3 3的兩片第一絕緣薄板構件1 4 a、1 4 b,一邊進行疊層而 配置。 此情形也是第一絕緣薄板構件1 4 a、1 4 b的開口部3 3 的尺寸比半導體構成體3的尺寸稍大。因此,在第一絕緣 薄板構件14a、14b與包含第二絕緣薄板構件15A的半導體 構成體3之間形成有間隙3 4。此間隙3 4的間隔其一例爲 0.1〜0.5 mm左右。而且,第—絕緣薄板構件14a、14b的合 5十厚度比包含桌一絕緣薄板構件1 5 A的半導體構成體3的 厚度還厚’如後述當被加熱加壓時,成爲可充分塡埋間隙3 4 的程度的厚度。 其次’使用第50圖所示的一對加熱加壓板35、36加 熱加壓第二絕緣薄板構件1 5 A以及第一絕緣薄板構件i 4 a 、:l 4 b。於是,第一絕緣薄板構件丨4 a、】4 b中的溶融的熱 一 37 - 1239581 硬化性樹脂被擠出,被塡充於第4 9圖所示的第一絕緣薄板 構件14a、14b與包含第二絕緣薄板構件15A的半導體構成 體3之間的間隙3 4,藉由之後的冷卻在固著於各半導體構 成體3以及各半導體構成體3間的基底板3 !的狀態下固化 〇 因此如第5 0圖所示,在基底板3 1的頂面的預定的複 數個位置,由包含補強材的熱硬化性樹脂構成的第二絕緣 材1 5 A係固著而形成,並且在各第二絕緣材1 5 A的頂面固 著有各半導體構成體3,更於半導體構成體3間以及配置於 最外周的半導體構成體3的外側中的基底板3 1的頂面,由 包含補強材的熱硬化性樹脂構成的第一絕緣材1 4係固著而 形成。以下,若經過與上述第十五實施形態的情形一樣的 製程,則可得到第46圖所示的半導體裝置。 此外,在上述各實施形態中半導體構成體3係當作外 部連接用電極,除了連接墊6外具有配線1 1、柱狀電極1 2 ,但本發明可適用於半導體構成體3的外部連接用電極僅 具有連接墊6者,或具有連接墊6以及具有連接墊部的配 線1 1者。 【發明的功效】 如以上的說明,如果依照本發明因在配設於半導體構 成體側方的第一絕緣材上配置最上層的上層配線的至少一 部分的連接墊部,故即使最上層的上層配線的連接墊部的 數目增加也能將其尺寸以及間距作成必要的大小。 【圖式簡單說明】 -38- 1239581 第1圖是作爲本發明的第一實施形態的半導體裝置的 剖面圖。 第2圖是在第1圖所示的半導體裝置的製造方法的一 例中,當初準備者的剖面圖。 第3圖是接著第2圖的製程的剖面圖。 第4圖是接著第3圖的製程的剖面圖。 第5圖是接著第4圖的製程的剖面圖。 第6圖是接著第5圖的製程的剖面圖。 第7圖是接著第6圖的製程的剖面圖。 第8圖是接著第7圖的製程的剖面圖。 第9圖是接著第8圖的製程的剖面圖。 第1 〇圖是接著第9圖的製程的剖面圖。 第1 1圖是接著第1 〇圖的製程的剖面圖。 第1 2圖是接著第1 1圖的製程的剖面圖。 第1 3圖是接著第1 2圖的製程的剖面圖。 第1 4圖是接著第1 3圖的製程的剖面圖。 第1 5圖是接著第1 4圖的製程的剖面圖。 第1 6圖是接著第1 5圖的製程的剖面圖。 第1 7圖是作爲本發明的第二實施形態的半導體裝置的 剖面圖。 第1 8圖是作爲本發明的第三實施形態的半導體裝置的 剖面圖。 第1 9圖是作爲本發明的第四實施形態的半導體裝置的 剖面圖。 -39- 1239581 第2 0圖是作爲本發明的第五實施形態的半導體裝置的 剖面圖。 第2 1圖是作爲本發明的第六實施形態的半導體裝置的 剖面圖。 第22圖是作爲本發明的第七實施形態的半導體裝置的 剖面圖。 第23圖是作爲本發明的第八實施形態的半導體裝置的 剖面圖。 第24圖是在第23圖所示的半導體裝置的製造方法的 一例中,預定的製程的剖面圖。 第2 5圖是接著第24圖的製程的剖面圖。 第26圖是作爲本發明的第九實施形態的半導體裝置的 剖面圖。 第27圖是在第26圖所示的半導體裝置的製造方法的 一例中,預定的製程的剖面圖。 第28圖是接著第27圖的製程的剖面圖。 第29圖是接著第2 8圖的製程的剖面圖。 第3 0圖是作爲本發明的第十實施形態的半導體裝置的 剖面圖。 第3 1圖是作爲本發明的第十一實施形態的半導體裝置 的剖面圖。 第3 2圖是作爲本發明的第十二實施形態的半導體裝置 的剖面圖。 第3 3圖是作爲本發明的第十三實施形態的半導體裝置 -40- 1239581 的剖面圖。 第3 4圖是作爲本發明的第十四實施形態的半導體裝置 的剖面圖。 第3 5圖是作爲本發明的第十五實施形態的半導體裝置 的剖面圖。 第3 6圖是說明第3 5圖的半導體裝置的製程用的剖面 圖。 第3 7圖是接著第3 6圖的製程的剖面圖。 第3 8圖是接著第3 7圖的製程的剖面圖。 第3 9圖是接著第3 8圖的製程的剖面圖。 第4 0圖是接著第3 9圖的製程的剖面圖。 第4 1圖是接著第4 〇圖的製程的剖面圖。 第42圖是接著第4〗圖的製程的剖面圖。 第43圖是接著第42圖的製程的剖面圖。 胃44匱]是作爲本發明的第十六實施形態的半導體裝置 的剖面圖。 $ 4 5 B是作爲本發明的第十七實施形態的半導體裝置 的剖面圖。 $ 46圖I是作爲本發明的第十八實施形態的半導體裝置 的剖面圖。 $ 47圖是說明第46圖的半導體裝置的製程用的剖面 圖。 第48圖是接著第47圖的製程的剖面圖。 第49圖是接著第48圖的製程的剖面圖。 一 41- 1239581 第5 0圖是接著第4 9圖的製程的剖面圖。 【符號說明】 金屬層 a 銅箔(薄膜) lb 金屬膜 2 絕緣層 3 半導體 4 接著層 5 矽基板 6 連接墊 7 絕緣膜 8 、 10、 16、 19、 22 、 24 、 9 保護膜 11 配線 11a 底層金 lib 上層金 12 柱狀電 13 密封膜 14 第一絕 14a、14b、1 4A 第一絕 15 第二絕 15a 第二絕 1 5 A 第二絕 17 上層配 構成體 3 3 開口部 屬層 屬層 極 緣材 緣薄板構件 緣材 緣薄板構件 緣材、第二絕緣薄板構件 線 -42- 1239581 17a 上層配線形成用層 18 上層絕緣膜 20 突起電極 21、 23 電鍍光阻膜 3 1 基底板 32 接著層 34 間隙 35 > 36 加熱加壓板 4 1 下層配線 4 1a 下層配線形成用層 42 貫通孔 43 上下導通部 44 下層絕緣膜 5 1 第一上層配線 52 第一上層絕緣膜 52 A 第二絕緣材 53、 56 開口部 54 第二上層配線 55 第二上層絕緣膜 -43-

Claims (1)

  1. 替換頁 打I 0日 1239581 拾、申請專利範圍: 第93101113號「半導體裝置及其製造方法」專利案 ( 2005年5月10日修正) 1. 一種半導體裝置,其特徵包含: 具有配設於半導體基板(5)上的複數個外部連接用電 極(6)之至少一個半導體-成體(3); 配設於該半導體構成體(3)之側方的絕緣薄板構件 (14,14A);以及 具有連接於該半導體構成體(3)的外部連接用電極(6) 而配設,且對應該絕緣薄板構件(14,14A)上而配置的連接 墊部的上層配線(17,54)。 2. 如申請專利範圍第1項之半導體裝置,其中具備複數個 該半導體構成體(3)。 3. 如申請專利範圍第1項之半導體裝置,其中該半導體構 成體(3)包含: 連接墊(6 ); 連接於該連接墊(6)之柱狀的外部連接用電極(12); 以及 配設於該外部連接用電極(12)之周圍的密封膜(1 3)。 4 ·如申請專利範圍第1項之半導體裝置,其中該絕緣薄板 構件(14,1 4A)係由在纖維浸漬有熱硬化性樹脂的材料所構 成。 5 ·如申請專利範圍第1項之半導體裝置,其中在該絕緣薄 板構件(14)與該上層配線(17)之間,以及在該絕緣薄板構 1239581 件(1 4 )與該半導體構成體(3 )之間形成有絕緣材(1 5 )。 6.如申請專利範圍第5項之半導體裝置,其中該絕緣材 · (15,15A)係薄板構件。 , 7 ·如申請專利範圍第5項之半導體裝置,其中該絕緣材 (15,15A)的頂面係平坦。 8 ·如申請專利範圍第i項之半導體裝置,其中具有覆蓋除 了該上層配線(17,54)的連接墊部的部分之上層絕緣膜 (18,52)。 9·如申請專利範圍第8項之半導體裝置,其中在該上層配 馨 線(17,54)的連接墊部上配設有錫球(20)。 ίο.如申請專利範圍第1項之半導體裝置,其中在該半導體 構成體(3)以及該絕緣薄板構件(14,14A)的底面配設有金 屬層(l,la) 〇 11·如申請專利範圍第10項之半導體裝置,其中在該金屬層(1) 的底面配設有絕緣層(2)。 1 2 ·如申請專利範圍第1 〇項之半導體裝置,其中該金屬層(丨,丨^ 至少具有金屬箔。 · 13·如申請專利範圍第12項之半導體裝置,其中該金屬箔爲 銅箔。 1 4 .如申請專利範圍第1項之半導體裝置,其中至少該絕緣 薄板構件(14,14A)的底面配設有下層配線(41),該上層配 線(1 7)與該下層配線(4 1 )係經由配設於該絕緣薄板構件 (14)內的上下導通部(43)而連接。 1 5 ·如申請專利範圍第1項之半導體裝置,其中該絕緣薄板 , ~ 2 - 1239581 構件(14)係複數個絕緣薄板構件(14a,14b)的疊層體。 1 6 .如申請專利範圍第1項之半導體裝置,其中在該絕緣薄 板構件(14A)與該上層配線(17)之間形成有絕緣材(15A), 該絕緣薄板構件(14A)的頂面與該絕緣材(15 A)的頂面係被 作成同一平面。 17.—種半導體裝置的製造方法,其特徵包含: 在基底板(31)上’使具有分別配設於半導體基板(5) 上的複數個連接墊(6)之複數個半導體構成體(3)相互分離 而配置,且在對應該各半導體構成體(3)的部分,配置具 有開口部(3 3)之至少一片的絕緣薄板構件(14); 由該絕緣薄板構件(1 4)上加熱加壓該絕緣薄板構件 (14),在該半導體構成體(3)間溶融、固化該絕緣薄板構 件(14); 形成具有連接墊部且連接於任一個該半導體構成體(3) 所對應的該連接墊(6)的至少一層上層配線(17,54),使該 連接墊部對應該絕緣薄板構件(14)上而配置;以及 切斷該半導體構成體(3)間的該絕緣薄板構件(14), 得到複數個該上層配線(17,54)的連接墊部爲配置於該絕 緣薄板構件(14)上的半導體裝置。 1 8 .如申請專利範圍第1 7項之半導體裝置的製造方法,其中 該半導體構成體(3)包含: 該連接墊(6); 連接於該連接墊(6)之柱狀的外部連接用電極(12); 以及 一 3 - 1239581 配設於該外部連接用電極(1 2 )之周圍的密封膜(i 3 )。 19·如申請專利範圍第17項之半導體裝置的製造方法,其中 該絕緣薄板構件(1 4)的切斷係使該半導體裝置的每一個包 含複數個該半導體構成體(3)而切斷。 20·如申請專利範圍第17項之半導體裝置的製造方法,其中 在切斷該絕緣薄板構件(1 4)前,除去該基底板(3 1)。 21·如申請專利範圍第17項之半導體裝置的製造方法,其中 在切斷該絕緣薄板構件(14)後,除去該基底板(31)。 22·如申請專利範圍第17項之半導體裝置的製造方法,其中 該加熱加壓處理係配設加壓限制面而進行。 23·如申請專利範圍第17項之半導體裝置的製造方法,其中 該絕緣薄板構件(14)的開口部(3 3)的尺寸比該半導體構成 體(3)的尺寸稍大。 24.如申請專利範圍第23項之半導體裝置的製造方法,其中 配置於該基底板(31)上的該絕緣薄板構件(14)的厚度比該 半導體構成體(3)的厚度還厚。 25·如申請專利範圍第17項之半導體裝置的製造方法,其中 該絕緣薄板構件(1 4)係由在纖維浸漬有熱硬化性樹脂的材 料所構成。 26·如申請專利範圍第17項之半導體裝置的製造方法,其中 具有在該絕緣薄板構件(14)與該上層配線(17)之間形成絕 緣材(15)的製程。 27.如申請專利範圍第26項之半導體裝置的製造方法,其中 該絕緣材(15)係薄板構件。 1239581 2 S ·如申請專利範圍第1 7項之半導體裝置的製造方法,# ψ 在基底板(31)上配置半導體構成體(3)以及絕緣薄板構件 · (14)前,在基底板(31)上形成可從該基底板(31)剝離的薄 膜(1 a)。 29·如申請專利範圍第28項之半導體裝置的製造方法,其中 該薄膜(1 a)係由金屬構成。 30·如申請專利範圍第28項之半導體裝置的製造方法,其中 該絕緣薄板構件(14)的切斷係連同該絕緣薄板構件(14)與 該薄膜(la)—起切斷。 _ 31.如申請專利範圍第28項之半導體裝置的製造方法,其中 在該薄膜(la)上配置該半導體構成體(3)以及該絕緣薄板 構件(14)後,使該絕緣薄板構件(14)暫時硬化。 32·如申請專利範圍第31項之半導體裝置的製造方法,其中 在暫時硬化後除去該基底板(31)。 33.如申請專利範圍第28項之半導體裝置的製造方法,其中 在除去該基底板(31)後,在該薄膜(la)上形成其他的薄膜 (lb,2)。 馨 34·如申請專利範圍第33項之半導體裝置的製造方法,其中 該薄膜(la)爲金屬箔,該其他薄膜(lb)爲金屬箔。 3 5 ·如申請專利範圍第3 3項之半導體裝置的製造方法,其中 該其他的薄膜(2)係由絕緣材構成。 36·如申請專利範圍第33項之半導體裝置的製造方法,其中 該其他的薄膜(lb,2)係疊層有複數層之不同材料。 37·如申請專利範圍第33項之半導體裝置的製造方法,其中 · ~ 5 - 1239581 該絕緣薄板構件(1 4)的切斷係切斷該絕緣薄板構件(〗4)、 該薄膜(la)以及該其他的薄膜(lb,2)。 3 8如申請專利範圍第i 7項之半導體裝置的製造方法,其中 該絕緣薄板構件的切斷係切斷該絕緣薄板構件(14),並且 切斷該基底板(31),以得到具備作爲該半導體裝置之該基 底板(3 1 )者。 39·如申請專利範圍第17項之半導體裝置的製造方法,其中 具有形成覆盖除了該上層配線(17,54)的連接墊部的部分 之上層絕緣膜(1 8,5 5 )的製程。 40·如申請專利範圍第39項之半導體裝置的製造方法,其中 具有在該上層配線(17,5 4)的連接墊部上形成錫球(20)的 製程。 4 1 ·如申請專利範圍第1 7項之半導體裝置的製造方法,其中. 更包含: 在該絕緣薄板構件(14)形成貫通孔(42); 在該絕緣薄板構件(14)的底面形成下層配線(41);以 及在該貫通孔(42)內形成連接該上層配線(17)與該下層配 線(41)的上下導通部(43)。 42·如申請專利範圍第41項之半導體裝置的製造方法,其中 在形成該貫通孔(42)、下層配線(41)以及上下導通部(43) 前,除去該基底板。 43·如申請專利範圍第17項之半導體裝置的製造方法,其中 更包含在該基底板(31)上形成上層絕緣膜(15 a),在該上 層絕緣膜(15a)上使該連接墊(6)形成面面對該上層絕緣膜 1239581 (15a)而配置半導體構成體(3)。 ^ 4 4 ·如申請專利範圍第4 3項之半導體裝置的製造方法,其中 · 該半導體構成體(3)包含: > 該連接墊(6); 連接於該連接墊(6)之柱狀的外部連接用電極(12); 以及 配設於該外部連接用電極(1 2 )之周圍的密封膜(1 3 )。 4 5 ·如申請專利範圍第4 3項之半導體裝置的製造方法,其中 配置該絕緣薄板構件(14)於該上層絕緣膜(1 5a)上。 ®
    _ 1 -
TW093101113A 2003-01-16 2004-01-16 Semiconductor device and method of manufacturing the same TWI239581B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003008552A JP2004221418A (ja) 2003-01-16 2003-01-16 半導体装置およびその製造方法
JP2003008551A JP2004221417A (ja) 2003-01-16 2003-01-16 半導体装置およびその製造方法

Publications (2)

Publication Number Publication Date
TW200423268A TW200423268A (en) 2004-11-01
TWI239581B true TWI239581B (en) 2005-09-11

Family

ID=32716412

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093101113A TWI239581B (en) 2003-01-16 2004-01-16 Semiconductor device and method of manufacturing the same

Country Status (4)

Country Link
US (2) US7183639B2 (zh)
HK (1) HK1085052A1 (zh)
TW (1) TWI239581B (zh)
WO (1) WO2004064153A1 (zh)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3888302B2 (ja) 2002-12-24 2007-02-28 カシオ計算機株式会社 半導体装置
WO2004064153A1 (en) * 2003-01-16 2004-07-29 Casio Computer Co., Ltd. Semiconductor device and method of manufacturing the same
JP3945483B2 (ja) * 2004-01-27 2007-07-18 カシオ計算機株式会社 半導体装置の製造方法
US7534702B2 (en) * 2004-06-29 2009-05-19 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a semiconductor device
US7459340B2 (en) * 2004-12-14 2008-12-02 Casio Computer Co., Ltd. Semiconductor device and manufacturing method thereof
US7114990B2 (en) 2005-01-25 2006-10-03 Corning Gilbert Incorporated Coaxial cable connector with grounding member
JP4458010B2 (ja) * 2005-09-26 2010-04-28 カシオ計算機株式会社 半導体装置
JP4636090B2 (ja) 2008-01-31 2011-02-23 カシオ計算機株式会社 半導体装置およびその製造方法
JP4840373B2 (ja) 2008-01-31 2011-12-21 カシオ計算機株式会社 半導体装置およびその製造方法
TW200935572A (en) * 2008-02-01 2009-08-16 Yu-Nung Shen Semiconductor chip packaging body and its packaging method
CN101640240A (zh) * 2008-07-28 2010-02-03 富准精密工业(深圳)有限公司 发光二极管制造方法
JP5179391B2 (ja) * 2009-01-23 2013-04-10 新光電気工業株式会社 半導体装置の製造方法および半導体装置
TWI421990B (zh) * 2009-12-11 2014-01-01 Alpha & Omega Semiconductor 低襯底電阻的晶圓級晶片尺寸封裝及其製造方法
TWI549386B (zh) 2010-04-13 2016-09-11 康寧吉伯特公司 具有防止進入及改良接地之同軸連接器
JP2012039005A (ja) * 2010-08-10 2012-02-23 Toshiba Corp 半導体装置およびその製造方法
JP5715835B2 (ja) * 2011-01-25 2015-05-13 新光電気工業株式会社 半導体パッケージ及びその製造方法
US20130072057A1 (en) 2011-09-15 2013-03-21 Donald Andrew Burris Coaxial cable connector with integral radio frequency interference and grounding shield
US9136654B2 (en) 2012-01-05 2015-09-15 Corning Gilbert, Inc. Quick mount connector for a coaxial cable
US9407016B2 (en) 2012-02-22 2016-08-02 Corning Optical Communications Rf Llc Coaxial cable connector with integral continuity contacting portion
US8901730B2 (en) 2012-05-03 2014-12-02 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for package on package devices
US9287659B2 (en) 2012-10-16 2016-03-15 Corning Optical Communications Rf Llc Coaxial cable connector with integral RFI protection
US10290958B2 (en) 2013-04-29 2019-05-14 Corning Optical Communications Rf Llc Coaxial cable connector with integral RFI protection and biasing ring
EP3000154B1 (en) 2013-05-20 2019-05-01 Corning Optical Communications RF LLC Coaxial cable connector with integral rfi protection
US9548557B2 (en) 2013-06-26 2017-01-17 Corning Optical Communications LLC Connector assemblies and methods of manufacture
US9368458B2 (en) 2013-07-10 2016-06-14 Taiwan Semiconductor Manufacturing Company, Ltd. Die-on-interposer assembly with dam structure and method of manufacturing the same
US9449908B2 (en) * 2014-07-30 2016-09-20 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package system and method
US9548572B2 (en) 2014-11-03 2017-01-17 Corning Optical Communications LLC Coaxial cable connector having a coupler and a post with a contacting portion and a shoulder
TW201526315A (zh) * 2015-02-17 2015-07-01 Xiu-Zhang Huang 覆晶式發光二極體及其製造方法
US9590287B2 (en) 2015-02-20 2017-03-07 Corning Optical Communications Rf Llc Surge protected coaxial termination
US10033122B2 (en) 2015-02-20 2018-07-24 Corning Optical Communications Rf Llc Cable or conduit connector with jacket retention feature
US10211547B2 (en) 2015-09-03 2019-02-19 Corning Optical Communications Rf Llc Coaxial cable connector
US10418729B2 (en) 2015-11-25 2019-09-17 Corning Optical Communications Rf Llc Coaxial cable connector
US9525220B1 (en) 2015-11-25 2016-12-20 Corning Optical Communications LLC Coaxial cable connector
US10026681B2 (en) * 2016-09-21 2018-07-17 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package
JP2018049938A (ja) 2016-09-21 2018-03-29 株式会社東芝 半導体装置
CN109727941A (zh) * 2017-10-31 2019-05-07 比亚迪股份有限公司 一种封装模组及其制备方法、电池保护模组

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11233678A (ja) 1998-02-16 1999-08-27 Sumitomo Metal Electronics Devices Inc Icパッケージの製造方法
JP3409759B2 (ja) 1999-12-09 2003-05-26 カシオ計算機株式会社 半導体装置の製造方法
KR100344833B1 (ko) * 2000-04-03 2002-07-20 주식회사 하이닉스반도체 반도체 패키지 및 그의 제조방법
JP3455948B2 (ja) 2000-05-19 2003-10-14 カシオ計算機株式会社 半導体装置およびその製造方法
JP3664432B2 (ja) 2000-05-18 2005-06-29 カシオ計算機株式会社 半導体装置およびその製造方法
JP4656737B2 (ja) 2000-06-23 2011-03-23 イビデン株式会社 多層プリント配線板および多層プリント配線板の製造方法
JP2002016173A (ja) 2000-06-30 2002-01-18 Mitsubishi Electric Corp 半導体装置
JP4183375B2 (ja) * 2000-10-04 2008-11-19 沖電気工業株式会社 半導体装置及びその製造方法
JP4108285B2 (ja) 2000-12-15 2008-06-25 イビデン株式会社 多層プリント配線板の製造方法
JP4869488B2 (ja) 2000-12-15 2012-02-08 イビデン株式会社 多層プリント配線板の製造方法
JP4717268B2 (ja) 2001-01-12 2011-07-06 富士通株式会社 絶縁樹脂組成物及びそれから形成した絶縁層を含む多層回路基板
JP3459234B2 (ja) 2001-02-01 2003-10-20 カシオ計算機株式会社 半導体装置およびその製造方法
JP2003110237A (ja) 2001-09-28 2003-04-11 Shinko Electric Ind Co Ltd 多層配線基板及び多層半導体装置
JP2003231854A (ja) 2002-02-07 2003-08-19 Toyobo Co Ltd プラスチック基材用活性光線硬化型レジストインキ
JP3888302B2 (ja) 2002-12-24 2007-02-28 カシオ計算機株式会社 半導体装置
WO2004064153A1 (en) * 2003-01-16 2004-07-29 Casio Computer Co., Ltd. Semiconductor device and method of manufacturing the same

Also Published As

Publication number Publication date
US7445964B2 (en) 2008-11-04
HK1085052A1 (en) 2006-08-11
US7183639B2 (en) 2007-02-27
US20070099409A1 (en) 2007-05-03
WO2004064153A1 (en) 2004-07-29
US20050051886A1 (en) 2005-03-10
TW200423268A (en) 2004-11-01

Similar Documents

Publication Publication Date Title
TWI239581B (en) Semiconductor device and method of manufacturing the same
JP3888302B2 (ja) 半導体装置
US7112469B2 (en) Method of fabricating a semiconductor package utilizing a thermosetting resin base member
TWI437647B (zh) 具有凸塊/基座/凸緣層散熱座及增層電路之散熱增益型半導體組體
US7064440B2 (en) Semiconductor device
JP3888267B2 (ja) 半導体装置およびその製造方法
JP2006173232A (ja) 半導体装置およびその製造方法
TW200527647A (en) A semiconductor device and its fabrication method
JP2004071998A (ja) 半導体装置およびその製造方法
JP2004221417A (ja) 半導体装置およびその製造方法
JP2007184636A (ja) 半導体装置
JP4438389B2 (ja) 半導体装置の製造方法
JP2004072032A (ja) 半導体装置およびその製造方法
JP4316622B2 (ja) 半導体装置の製造方法
JP4513302B2 (ja) 半導体装置
JP4321758B2 (ja) 半導体装置
JP4316623B2 (ja) 半導体装置の製造方法
JP2009246404A (ja) 半導体装置の製造方法
JP2004221418A (ja) 半導体装置およびその製造方法
JP2006173234A (ja) 半導体装置およびその製造方法
KR100682650B1 (ko) 반도체 장치 및 그 제조방법
JP4341663B2 (ja) 半導体装置の製造方法
JP2005116714A (ja) 半導体装置およびその製造方法
JP4561079B2 (ja) 半導体装置の製造方法
JP3955059B2 (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees