TW571267B - Display device - Google Patents

Display device Download PDF

Info

Publication number
TW571267B
TW571267B TW091106936A TW91106936A TW571267B TW 571267 B TW571267 B TW 571267B TW 091106936 A TW091106936 A TW 091106936A TW 91106936 A TW91106936 A TW 91106936A TW 571267 B TW571267 B TW 571267B
Authority
TW
Taiwan
Prior art keywords
signal
voltage
pixel
line
data
Prior art date
Application number
TW091106936A
Other languages
English (en)
Inventor
Youichi Tobita
Nobuyuki Hirano
Masafumi Agari
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Application granted granted Critical
Publication of TW571267B publication Critical patent/TW571267B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3618Control of matrices with row and column drivers with automatic refresh of the display panel using sense/write circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Dram (AREA)

Description

571267 五、發明說明(1) [發明所屬之技術領域] 本發明係關於一種用以顯示圖像的顯示裝置,尤其是 關於利用電容之保持電壓來驅動對應像素所配置之像素元 件的顯示裝置。 ” [先前技術] 以往,就顯示裝置之一而言,較為人所周知者有液晶 顯示裝置(LCD: Liquid Crystal Display)。在 LCD中,較 m 為人所周知者,有一種使用非晶質石夕(a至ς丨)半導體薄膜 或多晶石夕(p至Si)半導體薄膜以作為素材(活性層)使用, 且在該活性層上使用形成有通道部、及源極部/汲極部之 薄膜電晶體(TFT: Thin Film Transistor)的薄膜電曰體 ^ r, ^ (TFT^ LCD) 〇 ^ / V,;;, 素設 置一成為影像信號之開關TFT的主動矩陣型液晶面板,由 於利用該TFT之開關動作以保持顯示像素元件的驅動電 壓,所以在對比(contrast) &響應速度性等的晝質方面相 當優越,且可廣泛利用於用以顯示靜止圖像及動畫的可攜 式個人電腦及桌上型個人電腦之監視器或投射型監視器等 中 0
第44圖係概略顯示以往彩色液晶顯示裝置之構成的示 意圖。在第44圖中,以往的彩色液晶顯示裝置係具備有: 將包含紅(R)、綠(G)及藍(B)3色像素的單位顯示像素ι〇〇ι 排列成行列狀的液晶顯示部1〇〇2 ;依序選擇該液晶顯示部 1 0 0 2之掃描線1〇10的垂直掃描電路1〇〇3 ;以及對液晶顯示
313545.ptd 第6頁 571267 五、發明說明(2) 部1 0 0 2之各行傳遞影像信號的水平掃描電路1 〇 〇 6。 在液晶顯示部1 0 0 2中,掃描線丨〇丨〇係對應液晶顯示部 1 0 0 2之各單位顯示像素列而配置,藉由選擇i條之掃描線 即可同時選擇1列之單位顯示像素1 〇 〇 1。 在該液晶顯示部1 00 2中,又對應單位顯示像素1〇〇1之 各行排列有資料線1 〇 1 1。該資料線丨〇丨丨,係對R、G及B之3 色像素各個而配置。
垂直掃描電路1 0 0 3係包含有:用以產生依序選擇液晶 顯不部1 0 0 2之掃描線1010之信號的移位暫存器電路1〇〇4 ; 以^對移位暫存器電路1 0 04之輸出信號進行緩衝處理,並 將掃描線1 〇 1 〇驅動成選擇狀態的緩衝電路丨〇 〇 5。從未圖示 之顯示控制電路,對移位暫存器電路1 0 0 4提供垂直同步俨 ϋί平同步信號,並按照該水平同步信號依序對掃描、i 月垂直方向進行掃描。當垂直同步信號被提供時,會 再^回到開端的掃描線並依序驅動掃描線。就垂直掃描電 =〇 =作為驅動掃描線1010的時序而言,有依序將每隔1 V私線驅動成選擇狀的間條(i n t e r 1 a c e )方式及依 序將掃描線1010驅動成選擇狀態的非間條方式。
掃描電路1 0 0 6係包含有:將水平同步信號予以分 次Μ _丄用移位動作而產生依序選擇該液晶顯示部1 0 0 2之 貝^戍信號的移位暫存器電路1〇〇7 ;對移位 輸出信號進行緩衝處理的緩衝電路1〇〇8^J;照 1以1衝電路1 0 08之選擇信號而導通,以將從影像處理部 η 1 ,、用圖像資料線丨〇1 3而提供的影像信號(資料信號)傳
313545.ptd 第7頁 571267 五、發明說明(3) 遞至所斟應之資料線丨〇丨丨上的開關電路丨〇 〇 9。對r、G及b K象素各個的資料信號係並列供至該共用圖像資料綠 1013。 開關電路1 0 0 9,亦包含對R、G及B之3色像素各個而配 置的開關元件SW,其係按照緩衝電路1 〇 〇 8所輸出的選擇信 號’對所對應之行的R、G及B之3色像素各個而設的資料線 1 〇 1 1並列傳遞資料信號。藉此,可在單位顯示像素丨〇〇 i 中、、’,時寫入對R、G及B之3色像素的資料,而該處所包含 的液晶,係按照該被寫入的資料而驅動。 在該單位顯示像素丨〇 0丨中,設有保持用以驅動液晶之 電壓的電容器,該電容器係耦合在共用電極線1〇12上。該 共用電極線1012,係共同配置在液晶顯示部1〇〇2所含的單 位顯示像素1 〇 〇丨上。 苐4 5圖係概略顯示對應第4 4圖所示之單位顯示像素 1 〇 1丨之1色單位色像素的像素元件之構成圖。第4 5圖中含 於單位顯示像素丨0 0丨内的單位色像素元件,係包含有:液 曰曰元件1 1 〇 2,響應知描線1 〇 1 Q之信號而導通,以將液晶元 件1102耦合在資料線1011上的抽樣TFTU〇i ;以及用以保 持介以抽樣TFT1 101而供至電壓保持節點11〇6之電壓的電 壓保持電容το件11 〇 3。該電壓保持電容元件丨丨〇 3,係連接 在共用電極線10 12與電壓保持節點11〇6之間。 液晶元件1102,係連接在電壓保持節點丨丨㈣與相對電 極1 1 0 5之間,按照該相對電極丨丨〇 5與電壓保持節點1 1 Μ之 間的電壓’而其透過率會產生變&,依此而調整對該液晶
571267 五、發明說明(4) 元件11 0 2而設的彩色濾光片之 1102’存在有寄生電容1丨〇4。 位色像素元件的動作加以簡單 當透過掃描線1 0 1 0上之信 通狀態時’在資料線1 0 1 1上介 料線1 0 1 3而提供的資料信號, 遞至電壓保持節點丨丨〇 6上。按 上的電壓而在電壓保持電容元 積電荷。 顏色的輝度。對該液晶元件 其次,就該第45圖所示之單 說明 號’而使抽樣TFT1 1 0 1呈導 以第4 4圖所示之共用圖像資 係介以該抽樣T F T 1 1 0 1而傳 照傳遞至電壓保持節點1 1 〇 6 件1103及寄生電容11〇4上蓄 沖在所謂線序驅動之情況,連接在該掃描線列 的單位像素1 0 0 1,係可按照第4 4圖所示之水平掃描電路 1006的輸出信號而依序選擇,且對各選擇單位像素元件寫 入資料信號。當1條掃描線1 〇 1 〇中之單位像素完成資料信 號之寫入時’可利用第4 4圖所示之垂直掃描電路丨〇 〇 3,驅 動下一列之掃描線1 〇 1 〇成選擇狀態,並對下一列之單位像 素進行資料信號之寫入。 非擇狀悲之知描線1 〇 1 〇的電壓係接地電壓或負電壓 位準’連接在非選擇狀態之掃描線丨〇丨0的抽樣T F T 1丨〇 1, 係維持關斷狀態。因而,寫入於該電壓保持節點丨丨〇 6的電 壓’係可利用電壓保持電容元件11 〇 3及寄生電容1丨〇 4,而 保持至由垂直掃描電路1 〇 〇 3而進行下次掃描為止。 垂直掃描電路1003,係在掃描該液晶顯示部1〇〇2之所 有的列(稱為1圖框)之後,再次對該掃描線1 〇 1 〇施加正電 壓,抽樣TFT11 0 1會變成導通狀態,且對液晶元件1 1 〇2及
313545.ptd 第9頁 571267 五、發明說明(5) 保持電容元件〗1 n ; TFmoi寫入電L因了對資料信號線1011介以抽樣 上依序進行保持電壓之寫’入各。早位顯不像素,係在每1圖框 化,SI2元:f;當直流電壓被施加時特性會劣 二電壓保#,可藉由在各圖框上交互對資料 仏號線1 0 1 1寫入斟於如姐+ k η λ「 4 M Tt 的電壓而進行。、相對電極1105之電壓為正及負之極性 通常,該圖框頻率為60赫茲(Hz),因而,由於正及負 性f反轉的電壓係施加在電壓保持節點1106上,所以 貝率’會成為圖框頻率之1/2倍的頻率,通常成 馬d U跡热。 藉 相對電 效施加 V r m s 即 透光率 在 閃爍現 現象, 晶驅動 在 資料信 之期間 由對寫入並 極11 0 5之電 於液晶元件 可決定液晶 可獲得控制 3 0赫茲之液 象,而使顯 以往即採用 電壓的極性 該液晶顯示 號,其次再 ,可利用液 保持於該電 壓的電壓差 11 02上的電 元件1 1 0 2之 並可決定顯 晶驅動頻率 示晝像品質 藉由在每一 交互地反轉 裝置中,係 次進行寫入 晶顯示元件 壓保持節點1 1 0 6上的電壓與 進行時間平均,即可決定有 壓Vrms。按照該有效電壓 指向狀態’且該液晶元件之 示之狀態。 的情況會在顯示晝面上呈現 降低。為了抑制該種的閃爍 上下左右相鄰的像素上使液 ’以抑制閃爍現象的方式。 在對1個單位像素元件寫入 為止之期間,即1圖框週期 1 1 〇 2與保持電容元件1 1 0 3,
313545.ptd 第10頁 571267 五、發明說明~ -——- 2:持被寫入的電壓。因液晶 阻车及抽樣TFT1101之洩漏*、、ώ笙70件1102之有限的電 1106之電壓降低。曳属电抓荨,會使該電壓保持節點 如第46圖所示,在通當 4 之動作的情況,1個單位像♦ 紙(Ηζ)之圖框週期内使 PF( = l/60秒)進行保持雷ΐ素,由於可對圖框週期 保持節點)之電壓會稍微ΪΓ,而像素:點(電壓 率(輝度)之變化會报小,可充象素之/文曰曰疋件的反射 的顯示品質之降低。在此,第46圖之比降低 表示單位色像素之反射率(輝度)。,、 間,縱軸 在液晶顯示裝置中,由於掃描線與資料信浐 ί ::、及内連線(掃描線及資料信號線)與形u成於U 土板上王面上之相對電極之間的液晶合、、 TFT1101之選擇時間内進行充放電,所以會消曰耗在母一八抽樣 電流。垂直掃描電路1〇03,係以圖框頻率•。刀的 率來動作’而水平掃描電路讓,係以圖框;; 數·資料信號線數之頻率來動作。因❿,該等的内 電容及内連線與相對電極之間的電容之充放電係以該' 曰1 垂直掃描電路1 0 03及水平掃描電路1 0 0 6之動作頻率^淮=
充放電,而使消耗功率變大。 订 為了降低該消耗功率,其有效的手段可考慮減低該等 之垂直柃描電路1 〇 〇 3及水平掃描電路1 〇 〇 6的動作頻率 該等之掃描電路1 〇 〇 3及1 0 0 6間歇性地動作。 、S灸 現在,如第47圖所示,在以對!個單位色像素在週期
313545.ptd 第11頁 571267 五、發明說明 p f r 内、 ^ ^—~~~ - 之動作頻率 的 ^平及垂直掃插電路1003及1006 電壓降低4 = Γ且!素節點(電壓保持節點)"〇6之 :’在第;軸=射ί(輝度)亦會大幅變化。在 反射率係與像:r2!表不時μ,縱轴表示反射率。該 (低頰率)之以匕:積電壓成正比。在依該種的低速 曰大幅變化, ^ ^像素卽點1 1 0 6之電壓 低,使得在IP干佥=^輝度)會大幅變化’而該電壓降 劣化。又,,二到閃爍’顯示畫像品質就會 無法獲得良好的fl ΐ以晶兀件上的平均電壓會降低,而 度亦降低等而传齠11 i因低速改寫所造成之顯示響應速 用r 、、 使.,、、員示品質降低的問題。 化之問上述之動作頻率的降低而造成顯示品質劣 報中提出。 之一,已在曰本專利特開平9-2581 68號公 的示ΐ 4圖8圖:以往液晶顯示裝置之1像素之構成 1 01 0上之_ $ r圖中,顯不像素係包含有:按照掃描線 uni上ΐί 選擇性地導通,導通時將資料信號線 上的貝料信號Di傳遞至内部節點1133上的抽樣
連接在内部節點1133與共用電極線1121之間的 電& =持電容元件1132 ;響應内部節點1133之電壓而選擇 性地導通,導通時電性連接共用電極線1 1 2 1與透明電極 1135的像素驅動押1^1134;以及接受來自相對電極驅動電 路1122之驅動電壓Vcnt的相對電極1136。 該第4 8圖所示的顯示像素,係在列及行方向上排列成
313545.ptd 第12頁 571267 五、發明說明(8) 矩陣狀。共用電極線1 1 2 1,係共同耦合在該顯示部所包含 的顯系像素之全部上,並接受來自共用電極驅動電路112〇 之共用電極電壓Vcom。 相對電極11 3 6,係與顯示像素面板部所形成的顯示像 素,共同形成於相對基板上全面。在透明電極丨丨3 5及相對 基板外σ卩之兩側上配置有偏光板,又,在該等之一方配置 有背光源。該第48圖所示的顯示像素,係i色之顯示像 素,ϋ對應R、G及B之3色各個而配置有該第48圖所示的顯 示像素。 其次,參照第4 9圖所示之信號波形圖,來說明第4 8圖 所示之顯不像素的動作順序。在利用掃描線選擇電路而選 擇的掃描線上,當抽樣TFT1131之臨限值電壓以上的電壓 傳遞羑=描線10 10上時,該掃描線1〇1〇就會被選擇,且連 接至該掃描線1 〇 1 〇上的1列之像素會同時被選擇。在點序 方式中 會從資料寫入電路依序傳遞資料信號j) i至資料信 號線1 〇 11上’且在線序方式之情況,所對應的資料信號D i 會同時傳遞至連接於該掃描線丨〇丨〇的顯示像素上。 資料信號線1011上之資料信號Di,係當介以抽樣 TFT1 131而對電壓保持電容元件丨132充電時,内部節點 ^33之電壓Vmem,就會按照被寫入之資料信號Di而變化。 $ 4 9圖係顯示在抽樣時首先傳遞邏輯η位準之寫入資料電 =的情況。當内部節點1133之電壓位準變成邏輯Η位準 明♦所對應之像素驅動T F Τ1 1 3 4就會變成導通狀態,且透 免極1135會耦合在共用電極線1121上,而該透明電極
第13頁 571267 五、發明說明(9) ~~~— - 1135^電壓¥(11),會等於共用電極線1121上的電壓^_。 從相對電極驅動電路1122供至相對電極 性變化在Λ Vcnt’係在每—個抽樣週期,使其極 ur生Γ使信號電壓之極性反轉,以抑制閃 ^針t ί λ 相對電極電壓VCnt,透明電極1 135與 相對电極1136之間的電壓Vlcd會變化, 變化,並成為導通狀態。 曰曰之•曰向狀恶會 動TFT另ΐήΓι面口’當抽樣電壓為邏輯L位準時,像素驅 雷朽1彳q w王非導通狀態,此係因成為顯示電極之透明 共用電極線—會被切離,而該相對電極"36 電£ (液晶驅動電壓Vent)未被施加在液晶上 晶之電極間電壓,為邏輯L位準,液晶維持非導通狀態;。 卜因而,在該第48圖所示之顯示像素的構成中,可利用 ΐ ί在電ΐ保持電容元件上的資料信號Di,以作為用以控 1 .、、員不狀態的信號電壓。一度蓄積於該電壓保持電容元件 3 2内的電荷,係在所對應的掃描線丨〇丨〇於下次被選擇為 止的期間(1圖框期間),會因該抽樣TFT1131及抽樣電容器 (電壓保持電容元件)1 1 3 2之洩漏電流而慢慢地減少。然 而f内部節點11 33之電壓超過像素驅動TFT1134之臨限 f電壓而降低為止,由於像素驅動TFT1丨34會維持導通狀 態,所以透明電極1135與共用電極線1121會電性耦合,其 顯示狀態就不會變化。 、 若按照該第48圖之構成,則只有在改寫顯示内容的情 况’才被要求駆動掃描線1 0 1 〇及資料信號線丨〇丨丨。在不變
313545.ptd 第14頁 571267 五、發明說明(ίο) ~— 更像素元件之顯示狀恶的情況下,藉由只在共用電極線 1 1 2 1及相對電極1 1 3 6之間,施加液晶驅動電壓(Vcn t),以 謀求維持其顯示狀態’消除驅動掃描線及資料信號線之必 要性,並減低消耗功率。 在該第4 8圖所示之顯示像素的構成中,資料信號(抽 樣電壓)Vmem,係按照像素驅動τFT1 1 3 4、電壓保持電容元 件1132中之絕緣浪漏電流、及抽樣TFT η 31的關斷洩漏電 流而慢慢地降低。當該内部節點丨133之電壓位準降低而像 素驅動TFT 11 34呈關斷狀態時由於顯示狀態會變化,所以 在不變更其顯示的情況,就有必要週期性地進行抽樣電壓 之改寫(復新)。 弟5 0圖係顯示以在之顯示系統構成之一例的示意圖。 在第5 0圖中,該顯示系統係包含有:用以控制圖像之顯示 的處理器(CPU) 1 20 0 ;在該處理器12〇〇之控制下,儲存來 自未圖示之圖像信號處理部的圖像資料且輸出依序儲存之 圖像資料的外部記憶體1 2 02 ;以及按照來自該外部記憶體 1 2 0 2之圖像資料而進行圖像顯示的顯示裝置1 2 〇 4。 顯示裝置1 2 0 4,係具有由第4 8圖所示之顯示像素所構 成的顯示面板。外部記憶體1 2 〇 2,係由例如靜態隨機存取 5己憶體(SRAM )或視頻記憶體所構成,並對該顯示裝置1 2 〇4 儲存圖像資料。在顯示裝置1 2 0 4之顯示狀態不變化的情 況’就可在該外部記憶體12〇2上儲存復新用之圖像資料。 因而’在該顯示裝置1204中,在將各顯示像素之抽樣電壓 (保持電壓)Vmem予以復新的情況,就有必要讀出外部記憶
313545.ptd 第15頁 571267 五、發明說明(π) '-— 體1202中所儲存的圖像資料並供至顯示裝置12〇4。在該外 部記憶,1 20 2係由SRAM所構成的情況,其成本就較高,且 在復新時’由於會在外部記憶體12〇2與顯示裝置12〇4之 間傳輸像素資料信號,所以會在外部記憶體12〇2與顯示裝 ,1 204之間的内連線及外部記憶體12〇2内消耗功率,而 生復新用之消耗功率大的問題。 【發明之概要】
At本發明之目的係在於提供一種不會使顯示品質劣化且 月匕構建1充分減低消耗功率之顯示系統的顯示裝置。 本發明之另一目的係在於提供一種可減低顯示 成本及尺寸的顯示裝置。 之 地雜ί f明之更另一目的係在於提供一種可既長期又穩定 、、、持.4不圖像之低消耗電流的顯示裝置。 個像Ϊ發7之顯示裝置,係包含有··排列成列及行的複數 各 70件;複數條掃描線,對應各列而配置,用以傳遞 線7對於其對應列之像素元件的選擇信號;複數條資料 行對應像素元件的行而配置,用以傳遞各個對於其對應 ^之像素元件的資料信號;複數個選擇電晶體,對應各^ 對ί件=配置’且各個響應其對應的掃描線之信號而將所 持=^ ^料線之資料信號傳遞至所對應的像素元件上;保 所ί Ϊ ^件’對應各選擇電晶體而配置,用以保持施加至 示,二之像素元件上的電壓;以及復新機構,響應復新指 持略^ ^保持電容元件之保持電壓,用以按照該讀出之保 % Μ ^號而復新保持電容元件之保持電壓。
第16頁 571267 五、發明說明(12) — 在顯不裝置内部讀出電壓保持電容元件(抽樣電容 保持的電壓,並按照該讀出的電壓而使電壓保持 所保持的電壓復原(重製),即可在顯示裝置内 2 = 新保持電壓,…必要在外部設置復新用的記憶△复 可減低消耗功率及系統尺寸。 亚 又,糟由利用與通常之DRAM(動態隨機存取 所用的復新控制電路相同的構成,則沒有必 :體): 雜的電路構成:而可實現可靠度高的復新電路。_置復 又’就顯不70件而言, 元件、及具有液晶驅動電肷夕你主/从士 晃致發光 卞★ , ▲ 电路之像素兀件中之任一個,;fr π 正確地執行保持電壓之復新。 lu 亦可 【發明之實施形態】 實施形態1 苐1圖係概略顯示太獻n v. ^ I月只施形態1之顯示裝置整_ g 成的不意圖。第1圖中,顯—壯 衣1正體構 仃列狀之複數個像素元侔 八W排列成 % -你t ± 件的顯示像素矩陣1 ;依序選摆4 顯不像素矩陣1之列的垂古_ u 斤k擇該 HCK而產生依序選擇顯描電路2 ; ^水平時脈信號 # $ I Θ B3 «t ^ 像素矩陣1之行的信號之水平掃π 料D之圖像資料匯流排(3 J J出/言號將用以傳遞圖像資 連接在顯示像素矩陣丨之、圖^、貝枓線)7的各信號線依序 VI i% tpr 丁上的連接控制電路4 ;作用時田 以復新顯不像素矩陣1 - 用%用 路6,以及按照復新指示 屯i幻设新電 ^ *1 Φ ^ ^ ^ L號SELF而控制復新電路β、遠技 控制電路4及垂直掃描啻放0 迷接 電路2之動作的復新控制電路5。 313545.ptd 1麵
IM
第17頁 571267 五、發明說明(13) 水平掃描電路3係包含 塑 號=,並按照水平時脈信號 :暫存器U;以及接受該水平移:J立::的水平移 號,並按照多重選擇梵 11之各輸出信 擇狀態後將下一個選;::擇:f選擇行變成非選 水平移位暫存i 5 /動成璉擇狀態的緩衝電路12。 進行移位動作。因二二,=照水平移位時脈信號HCK而 7 IF 囚而,存在有鄰接輪屮銘朴m + Η位準之選擇狀態的期間。緩·,·同捋變成邏輯 作時選擇行被變更的伴 係在進行移位動 Η位準,並荦止顯干^鄰接輸出節點同時變成邏輯 開始指示二:;矩陣1广行的多重選擇。水平掃描 將該水平掃二產生,並藉由 行之掃描。仃、擇仏唬’且在各選擇列中,進行開端 之行選ί ί :電路4,係在通常動作時,按照緩衝電路1 2 線)7上5〜而依序選擇圖像資料匯流排(共用圖像資料 擇行上資料D’並傳遞至顯示像素矩陣1所對應的選 係呈非導通:f面1在復新模式時,該連接控制電路4, 予以切^。彳A,亚將圖像資料匯流排了與顯示像素矩陣1 新電ί 控制電路5,係在復新指示信號SELF作用時使復 保持雷r、用,以執行顯示像素矩陣1之各顯示像素元件之 產生對墼的彳^新。該復新控制電路5,係在復新模式時, 、垂直掃描電路2之移位動作所需的各種時脈信號。
313545.ptd 第18頁 571267 五、發明說明(14) ~~~'~~- 於該等復新時進行垂直掃描電跟9 亦可在復新時自外部提供。路2之垂直掃描用的信號, 移位時脈:”路8,係按照作用狀態之復新指示信 JSEF’取代來自外部之移位時脈信?虎而將來自復新控制 电路5之移位時脈信號供至垂直掃描電路2。 :亥第i圖所示的顯示裝置t,由於利 ,可 復新顯示像素矩陣丨之像素元件的保持電壓,所以沒有必 j將設於外部之記憶體所記憶之復新用的資料重新為了復 ^而Witt入顯示像素矩^中,故可減低消耗功率(由 ΐΐίί行内部動作又’由於可在顯示裝置内部復新 呆持電壓,所以在沒有變更顯示圖像的情況,可在内部長 期保持保持電Μ,且可防止產生顯示圖像之品質降低的情 形0 第2圖係更具體顯示第丨圖所示之顯示像素矩陣1及復 新電路6之構成的示意圖。第2圖中,顯示像素矩陣丨上配 設有排列成行列狀的像素ρχ。第2圖中,代表性地顯示排 列成2列2打之像素?)(11、ρχΐ2、ρχ21&ρχ22。相對於整齊 排列成行t向之像素ΡΧ(代表性地顯示像素ρχη〜),而配 置有互補資料彳㊂號線D L及])r。亦即,相對於像素ρ X 11及 PX21 配置有資料信號線DL1及DR1 ;而相對於像素ρχΐ2及 PX22’配置有資料信號線DL2及DR2。 4荨的像素p X,係在每一各列,交互連接在所對應之 互補資料線對的資料線上。亦即,排列在奇數列上的像素 PX1丨及PX12 ’係分別耦合在資料信號線DL1及DL2上;而排
313545.ptd 第19頁 571267 五、發明說明(15) ^- 列在偶數列上的像素PX2 1及PX22,係分別連接在資料产 線DR1及DR2上。對該等的像素PX共同介以共用電極線& = 供共用電極電壓Vcom。 像素PX,由於具有同一構成,所以在第2圖中只對像 素PX 1 1,在其構成要素上附記參照元件編號。第2圖中, 像素ρχ(ρχπ)係包含有:按照掃描線上的掃描信號νι而導 通’以將所對應之資料信號線D L 1耦合在内部節點上之抽 樣TFT25 ;用以保持介以該抽樣TFT25而提供之電壓信號的 電壓保持電容元件26 ;以及利用電壓保持電容元件&而"保 持之電壓來驅動内部所含之液晶元件的液晶驅動部27。” 在電壓保持電容元件26之主電極上 提供共用電極電壓Vcom。 介以共用電極線 排列在可數列上的像素p X1 1、p X 1 2中,抽樣τ ρ τ 2 5係 取=供至資料信號線DL(DL1,DL2)之資料信號而傳遞至内 部節點上。另一方面,排列在偶數列上的像素ρχ2ι、MU 中,抽樣TFT25係將傳遞至資料信號之資 "ί吕號傳遞至内部節點上。 、、 藉由對應像素之各行而配置互補資料線對,讀出儲存 於各像素ΡΧ内的寫入電壓(保持電壓)並予以差動放大以復 原原來的保持電壓,並復新各像素ρχ的保持電壓。 連接控制電路4,係包含有對應互補資料信號線對dl 及DR而設的切換電路%(8(;1,%2)。分別對切換電路^工、 SG2/提供來自第}圖所示之緩衝電路12的行選擇信號(水 平知描信號)H1及H2。該等的切換電路SG1& SG2,係按照
571267 五、發明說明(16) 選擇掃描線而作用之左致能信號LE與右致能信號re而切 共用圖像資料線7與互補資料信號線儿及DR之連接。另、 外,在圖像資料匯流排7中,雖係對3色之各個傳輸圖 料,但是在第2圖中,由於係顯示對丨色之圖像資料的貝 成,所以以下圖像資料匯流排7稱為共用圖像資料線7。 該等的切換電路SG1&SG2,由於具有相同的構°, 以在第2圖中,對切換電路SG1,係在其構成要素上 ^ 照元件編號。 了尤參 切換電路SG 1係包含有:接受通常動作模式指示传 NORM左致此^说LE及行選擇信號H1的and電路2 1 ;春Α'λτη 電路之輸出信號為邏輯Η位準時導通,而導通時將共 ,像貝料線7連接在内部資料信號線DL丨上的傳輸閘U ; 受通常動作模式指示信號N〇RM、右致能信號RE及水播 电峪,以及當AND電路23之輸出信號為邏 準π V k,而導通時將共用圖像資料線7連接 料信號線DR1上的傳輪閘24。 4貝 通常動作模式指示信號NORM,係在對該等像素ρχ寫入 式時,設定成低C作用,而在進们复新之復新模 被選擇時作i (绞定点°/致能信號le,係在奇數列之像素 u + I、+、 U又疋成鬲位準);而右致能信號RE係在偶數 iI遠擇時設定成高位準。該等之右致能信號^及 左致能信號L E,係松肢> t ^ ^ ^ λΤΓ1 你备照知描線上之列選擇信號(垂直掃描 "^ J2而作用。亦即,左致能信號LE,係在傳遞至 偶i:列之知描線上的列選擇信號νι(ν〇)為作用狀態時作
ΙΗ 313545.ptd 第21頁 571267 五、發明說明(17) ~-〜 用,而右致能信號RE,係在奇數列之列選擇信號V2 ( VE ) 用時作用。 藉此、’即使在對應各像素行而配置互補内部資料信號 線對的It况,亦可正確地按照垂直掃描信號(列選擇信號) V及水平掃描信號(行選擇信號)H而在通常動作模式時對各 像素寫入像素資料。 復新電路6係包含有:對應互補資料信號線儿及⑽而 设的互補#號線CL及CR ;復新指示信號SELF作用時導通, 並將互補資料信號線DL及DR連接在互補信號線CL& CR上的 分離閘I G ( I G 1,I G 2 );對應互補信號線c l及c R之對的各個 而設、,用以在作用時對所對應的互補信號線以及⑶之信號 進行差動放大及閂鎖的感測放大器S a ;以及對應互補信號 線CL及CR而設,於作用時將所對應的互補信號線以及“預 充電及專化成預定的預充電電壓之預充電/等化電路 PEQ。 分離閘IG(IG1,IG2),係包含有在復新指示信號SELF 作用日守導通’並將資料信號線D L及D R分別連接在互補作號 線CL及CR上的傳輸閘28及29。該復新指示信號SELF係^通 常動作模式指示信號NORM呈互補的信號,於通常動作^, 該復新指示信號SELF係處於邏輯L位準之非作用狀態;分 離閘I G ( I G 1,I G2 ),係處於非導通狀態,而互補信號線α 及CR係自所對應的互補資料信號線DL及DR分離。 感測放大器S A係包含有:其閘極及汲極呈交又輕合真 在該專的共用源極上接受感測放大器驅動信號0 P的p通道
313545.ptd 第22頁 571267 五、發明說明(18) TFT(薄膜電晶體)30及31,以及其閘極及没極呈交又輕合 且在共用源極上接受感測放大器驅動信號φ N的N通道 丁?丁32及33。了?丁30及32係構成反相器電路,了?丁31及33係 構成另一個反相器電路,該感測放大器SA,係在作用時, 對互補信號線CL及CR之電位進行差動放大及閃鎖。
預充電/等化電路PEQ係包含有:預充電/等化信號必 P E作用日守導通,使互補信號線C L及C R電性短路的n通道μ 〇 S 電晶體34 ;以及預充電/等化指示信號φ ΡΕ作用時導通, 分別將預充電電壓VM傳遞至互補信號線CL及CR上的Ν通道
ΥΤ35及36。該預充電電壓VM,係設定在寫入像素ΡΧ内之 邏輯Η(高)位準電壓及邏輯L(低)位準電壓的中間電壓位 在内部資料信號線DL及DR中,大致連接有數目相同的 像素。通常,掃描線為5丨2條等的偶數條,可在該等的内 ==料信號線DL及DR上連接數目相同的像素ρχ,依此可將 該專的内部資料信號線儿及DR之寄生電容的大小設成相 動1 f7 1圖#1、概略顯示第2圖所示之像素PX中所含的液晶
含右塑/» f成的不意圖。第3圖中,液晶驅動部27,係包 於iiK:像素節點27。之電壓位準而選擇性導通,且 27b上的H、用電極線15電性連接在透明電極(像素電極 的像素驅動電晶體(TFT)2 7a。 電極f〇:;:;t127b相對而設有相對電極40,在該相到 八液日日驅動電壓Vcnt。該相對電極4〇,係在彳
313545.ptd 第23頁 571267 五、發明說明(19) --—__ 示J素矩陣1之相對基板全面上與各像素相對而配置 圖中,以虛線顯示與丨個像素之透明電極27b相對而配 相對電極40之部分。内部像素節點27c係連的 電容元件26之電壓保持電極上。 电i保持 第4圖係概略顯示液晶驅動部27之剖面構造之— 示思圖。該第4圖所示之、存曰赃知加h * 例的 _s rn 之液日日驅動部的構成,係顯示透過 L二Λ Λ亦可使用其他的反射型液晶構造。 的透明電極⑴◦二L係該包二V,成於玻璃基板43上 璃基板43上的像素驅動TFT2 # f 27b同樣地形成於玻 读曰44 · i、广曰^ 形成於透明電極27匕上的 液日日44,在液日日44上於各像素共同之 對電極4 0 ;以及形成於相斜垂n 土槪王面所形成的相 該相對電極40上,形成有㊉成〇上的彩色濾光片42。在 的金屬層41。在彩色J :成:以隔離鄰接像素之黑矩陣 色濾、光片。 慮先片42中’配置有R、G及Β之各彩 中,二:部雖配置有偏光板,但是在第4圖 T 要間化圖式而未予^ ^ ^ 構造的情況,就更在玻璃^ 。 虽其為透過型液晶 對相Μ βηί璃基部設有未圖示的背光源。 27b介以像素'驅動mJ共7:象素二動電壓Vcnt,並對透明電極 因*,在該内部節點mm=c〇m。
位準之2值的像素資料信號。=有邏輯Η位準及邏輯L SA,復原該2值位準之像素用第2圖所示的感測放大器 原的電壓再次寫入原來' Ί )’並將該已復 豕育Μ 在此,以下之說明中, I麵
313545.ptd 第24頁 I麵 571267 五「、發明說明(20) 復新」,个 壓位準 ' 卡,以并 動作。 顯示讀出像素PX之保持電壓並復原原來的電 該已復原的電壓再次寫入原來之像素以内的 之—f 5圖係顯示第丨圖所示之移位時脈切換電路8之構成 有^的不意圖。第5圖中,移位時脈切換電路8係包含 而選ί照通常動作模式指示信號⑽“及復新指示信號SELF 一、释通常垂直掃描信號0 VN及復新垂直掃描信號0 ”之 二=以產生垂直掃描時脈信號VCK的選擇電路8二’按照通 二動1模式指示信號NORM及復新指示信號SELF而選擇通常 垂直掃描開始信號STVN及復新垂直開始掃描信號STvs之一 方以產生垂直掃描開始信號STV的選擇電路8b ;以及按照 ,常動作模式指示信號NORM及復新指示信號SELF而選擇通 常禁止信號INHVN及復新禁止信號INHVS之一方以產生禁止 信號INHV的選擇電路8c。 選擇電路8a係包含有:接受通常動作模式指示信號 NORM及通常垂直掃描信號$ VN的AND電路8aa ;接受復新指 不仏號SELF及復新垂直掃描信號0 VS的AND電路8ab ;以及 接受AND電路8aa及8ab之輸出信號以產生垂直掃描信號VCK 的OR電路8ac。 選擇電路8b係包含有:接受通常動作模式指示信號 NORM及通常垂直掃描開始信號STVN的AND電路8ba;接受復 新指示信號SELF及復新垂直掃描開始信號STVS的AND電路 8bb;以及接受AND電路8ba及8bb之輸出信號以產生垂直掃 描開始信號STV的OR電路8bc。
313545.ptd 第25頁 571267 五、發明說明(21) 選擇電路8c係包含有:接受通常動作模式指示信號 NORM及通常禁止信號INHVN的AND電路8ca ;接受復新指示 信號SELF及復新禁止信號INHVS的AND電路8cb ;以及接受 AND電路8ca及8cb之輸出信號以產生禁止信號INHV的OR電 路 8 c c 〇 該第5圖所示之移位時脈切換電路8的構成中,在通常 動作模式時,通常動作模式指示信號NORM為邏輯Η位準, 而復新指示信號SELF為邏輯L位準。因而,可按照自外部 提供的通常垂直掃描信號0VN、通常垂直掃描開始信號 STVN及通常禁止信而產生垂直掃描信號VCK、垂 直掃描開始信號STV及禁止信號INHV。 另一方面’在復新模式時,通常動作模式指示信號 NORM為邏輯L位準,而復新指示信號SELF為邏輯H位準,並 可按肤復新垂直掃描信號必V S、復新垂直掃描開始信號 ST =及復新禁止信號INHVS,而產生垂直掃描信號VCK、垂 直掃描開始信號STV及禁止信號INHV。 —該$ 5圖所不之構成中,可利用復新控制電路5,在復 新模式%,產生復新垂直掃描信號0 v s、^ ^ 始信號STVS及垂直德杯林L^ 呈评梅開 ^ ^ 直復新禁止仏號1 NHVS。有關該構成將於 ^ 6圖係概略顯示垂直掃描電路2之構成圖。第β圖
Lmm2係包含有:按照垂直掃描開始信號 銘# 輪初期化,並按照垂直掃描信號vck進 以將其輸出依序驅動成選擇狀態的垂直移位
313545.ptd 第26頁 571267 五、發明說明(22) 存器5 0,以及包含對應垂直移位暫在 缓衝器,並按照禁止信號INHV,將垂:=各輸出而设的 信號)v i、V 2、…V „依序驅動成選擇\直^ W信號(列選擇 該緩衝電路51,係按照禁止信號^^,林/路 信號同時被驅動成選擇狀態。亦即去 卞 ^直押田 輯Η位準之作用狀態時,就無關於垂田該^止信為邏 出信號,而會將其垂直掃描信號(列;=存器5〇之輸 選擇狀態,而當該禁止信號丨NHV成為°广全部形成非 垂直移位暫存器50之輸出信號而位/時就按照 信號)驅動成選擇狀態。其次,就該號(列選擇 裝置之動作加以說明。 ^第1至6圖所示的顯示 首先’參照第7圖’就通常動作模 寫入加以說明。在通常動作模式時, 3像貝科的 號NORM為邏輯Η位準,另一方面,彳Μ杈式扣不# 輯L位準。在該狀態下,第5圖所Λ移V二號Λ1?邏 中一,係按照來自外部之垂直掃描信號= 仏旒STVN及通常禁止信號INHVN,以產生 田幵。 γκ、垂直掃描開始信號STV及禁止信號INHV。描號 T描開始信號STV及STVN,以在第6圖所示之垂t , ·· 态50中取入垂直掃描開始信號STV,並按昭— 子 =號VCK利用移位動作將開端列之選擇;號驅== 恕。因而,該垂直掃描開始信號STV會上升 、 2期中垂直掃描信號V1會驅動成選擇狀態,以下一個 暫存器5 0則按照垂直掃描信號v c κ而進行移位後垂直移位 切作,俾使
571267 五、發明說明(23) 垂直掃描信號 中,係顯示以 序被選擇之時 條方式來掃描 當垂直掃 L E同樣被驅動 及 SG2 中,AND H2…而依序被 狀態,且共用 序連接在左側 PX1 b PX12··· 遞該共用圖像 並按照傳遞至 PX11 、 PX2卜· 序寫入。 VI…vm依序驅動成選擇狀態。 非間條(n〇n-interla 1 在此第7圖 ^ , )方式,將掃描線依 序(sequence)為其一例。鈇 评梅踝依 垂直掃描線。 而,亦可以非間 描信號VI被驅動成選擇狀 成作用狀態,而在第2 ffl解_ 左致此k號 雷路21$ _ + π t 所不之切換電路SG1 丄Ϊ L 按照水平掃描信號Η 1、 = 位準,而傳輪閘22會變成導通 圖像負料線7會按昭皮JJL搞》, 妆…、水千知描信號HI、Η2依 之内邓―貝料信號線DL1、DL2、…上。在像素 :二抽樣TFT25會依序變成導通狀態,而傳、 貝料線7之傳輸閘22會依序變成導通狀態, 圖像資料線7上之圖像資料D,而對像素 ’按照水平掃描信號(行選擇信號)H1、H2依 左致此4唬LE及右致能信號RE,係按照選擇(垂直)掃 描線而驅動成邏輯Η位準。因而,偶數列之掃描信線選擇 信號列選擇信號)V2變成邏輯Η位準時右致能信號re就會 變成邈輯Η位準,並按照水平掃描信號H丨、H2,在切換電 路SGI、SG2··· t ’傳輸閘24會按照AND電路23之輸出信號 而導通’而介以共用圖像資料線7上而傳遞的圖像資料d, 會傳遞至右側之内部資料信號線DR1、DR2—。該狀態下, 在像素PX21、PX22…中,係按照抽樣tFT25而取入圖像資 料並利用電壓保持電容元件2 6以保持所取入的電壓。
313545.ptd 第28頁 571267 五、發明說明(24) 在該通常動作模式眭 準,而第2圖所示之分離^ 4指示信號SELF為邏輯L位 通狀態。由於復新動作未甲G\、IG2·.· ’則全部處於非導 處於非作用狀態。此時,ϋ订’所以該復新電路6,會 PEQ會處於作用狀態 弟巧所示之預充電/等化電路 保持於中間電壓V邏輯“準將^補仏唬線以及CR分別 /等化電路陶呈非導;’藉由該預充電 電路部分,故可減低消耗二:t ’因沒有消耗中間電壓VM之 狀態,但是由於分電,;,號線咖雖變成浮動 以對於將偾去次閘 2全部處於非導通狀態,所 士;:、貝;:a旒寫入顯示像素矩陣1之像辛p X内的 :業並無帶來任何不良影響。取而代之,在通常動; 二 时互補佗號線CL& CR亦可保持於接地電壓位準。 第8圖係顯示第6圖所示之垂直掃描電路2中之垂 位暫存器50的輸出信號SR與緩衝電路51之輪出信號(垂直 掃描信號)VI…Vm之關係的示意圖。如第8圖所示,垂直 位暫存器50,係按照垂直掃描時脈信號VCK而進行移位動 作。因而,垂直移位暫存器5〇之輸出信號SR1、SR2,在垂 直掃描時脈信號VCK之1時脈週期期間係變成邏輯H位準。 禁止信號INHV係響應垂直掃描時脈信號VCK之上升而 在預定期間變成邏輯Η位準,在該期間,係將緩衝電路5 j 之輸出信號全部保持於邏輯L位準。因而,在該禁止信號 INHV為邏輯Η位準之期間,垂直掃描信號V1、V2···全部為 邏輯L位準。當禁止信號INHV…下降至邏輯L位準時,緩衝 電路5 1會按照垂直移位暫存器5 〇之輸出信號而將垂直掃描
313545.ptd
571267 五、發明說明(25) ^~' ----- 信號VI、V2…驅動成邏輯以立 因而, Ϊ /i — 直移位暫存器50進行移位動作時,即使 ^ 忒垂直移位暫存器5〇之輸出信 ΐ ΛΛ\ 期間,因禁止信號inhv為邏輯η位 曰在來自缓衝電路51之垂直掃描信號^、…^中 情形’亦可確實地對選擇列(掃描線)之像素 HI、Η另2外拍Ϊ該第2圖所示之構成中,按照水平掃描信號 圖像資料。然而,不傕 ’、序寫入 像素同時寫入像辛資= 而Ϊ用對選擇列之 取代水平掃描;:Η=说的資;寫入方式之情況,亦可 乜唬Η 1 Η 2 ···,而提供寫入定時信號, 連接控制電路4中,切換電路SG(SG1、sg2..·)全部會且在 變成導通狀綠。為兮+主、口 士 Π 4 ^ , 在該丨月況中,右致能信號RE及左致能作$ ,㈢,照選擇垂直掃描線為偶數列或奇數列而作用、 其夂,參照第9圖說明復新模式時的動作。在
模式時’顯示圖像之改寫未被進行。只是在顯示像素W 1 行各像素ρχ之保持電壓的復原,即執行復新動作1" 在該復新模式時,復新指示信號““係被設定成邏輯。
準,而通常動作模式指示信號N〇RftHf、被設定成邏輯L仅立 準。因而,在第丨圖所示之連接控制電路4中,切換電 SGI、SG2會全部變成非導通狀態,而圖像資料線7與 像素矩陣1會被切離。另一方面,按照復新指示信號、$ SELF,第2圖所示之分離閘IG(IG1,IG2〜)會變成導通狀
571267 五、發明說明(26) 態,而互補信號線C L及C R會連接在所對應之内部資料信號 線D L及D R ( D L 1,D R1…)上。如第5圖所示,移位時脈切換電 路8,係按照内部所產生之復新垂直掃描信號0 VS、復新 垂直掃描開始信號STVS及復新禁止信號INHVS,而產生垂 直掃描信號VCK、垂直掃描開始信號STV及禁止信號INHV。 在該復新模式時,係按照禁止信號I NHV而首先將預充 電指示信號0 PE以單觸發脈衝的形式驅動成邏輯η位準。 依此,在第2圖所示之預充電/等化電路PEq中tft34至36會 導通,而將所對應之信號線CL及CR預充電及等化成中間^ 壓VM位準。按照該禁止信號〗NHV,再使感測放大器驅動信 唬0 P及0 N亦分別驅動成邏輯l位準及邏輯H位準,而感測 放大器SA則不作用。藉此,内部資料信號線儿及DR,可介 以互補信號線CL及CR而預充電及等化成中間電壓謂位準。 其次,當該預充電動作完成時,來自垂直掃描電路2 =垂f掃描信號V(V1)會驅動成選擇狀態,並按照該垂直 ==信號vi,使1列之像素Ρχ(ρχι1,ρχΐ2〜)之抽樣τρτ25 至i對:ί : ΐ:呆持電容元件26中所保持的電壓,會傳遞 ^所^應的貧料信號線儿上。依此,信號線^之電壓位 持元彳I ί照從預充電電壓詣位準而蓄積於所對應的電壓保 =中的保持電壓位準而變化。在伴 準及邏M 26内的電壓位準成為邏輯!!位 旱及巧L位準的情況’故將各個一併顯示。 信號的J J J :谷::26寫入邏輯_準之像素資料 况仏諕線CL之電壓位準會變得比預充電電壓vm 571267 五、發明說明(27) ^-一 高,另一方面,在對電壓保持電容元件26寫入邏輯L位準 之像素貧料信號的情況,信號線CL之電壓位準,合從預充 電電壓VM位準開始下降。另一方而,± ^ 广|牛力万面,由於相對於信號線 CR,沒有連接像素,所以該信號線CR,會維持預充電電壓 VM位準。當信號線(^及CR之電壓差十分擴大時,感測放大
器驅動信號0 N及0 p就會分別被驅動成邏輯L位準及邏輯H 位準,而感測放大器SA會作用,且對信號線cl&cr之電位 差進行差動放大及閃鎖。 互補信號線CL及CR之電壓,係傳遞至所對應的内部資 料信號線DL及DR(DL1,DR1、DL2,DR2…)上,並再次介以抽 樣TFT而傳遞至電壓保持電容元件26。因而,即使在寫入 邏輯Η位準之像素資料信號且該電壓位準降低的情況\亦 可利用感測放大器S Α之感測動作,而再次使原來的邏輯Η 位準之資料的電壓位準重製並再次寫入。在進行該復新動 7時由於係對1列之像素同時執行記憶像素資料信號的再 次寫入,所以沒有必要依序驅動水平掃描信號H1、η2···。 移位時脈(垂直掃描時脈)信號VCK係在既定且適當的復新 週期中產生者。 ’ 其次’當垂直掃描時脈信號νCK再次變成邏輯Η位準 時,禁止信號INHV就會再次上升至邏輯η位準,且再次使 感測放大器驅動信號0 Ν及0 Ρ被驅動成非作用狀態且在預 定期間内執行預充電動作,而信號線CL& CR會被預充電及 等化成中間電壓VM位準。由於分離閘ig(IG1,IG2·.·)處於 導通狀態,所以内部資料信號DL(DL1,DL2)及
313545.ptd 第32頁 571267
DR(DR1,DR2),亦會被預充電成中間電壓VM位準。 其次,當禁止信號INHV變成非作用狀態,而預充 不k號0 PE亦變成非作用狀態時,按照來自緩衝電路^ 直掃描信號,下一個列選擇信號V2就會變成邏輯h位準荖 且按照該垂直掃描信號V 2而執行對應被 像素mPm,ΡΧ22..·)之保持電慶的復新。在該=配置的 素PX21,PX22之抽樣TFT25,係連接在内部資料信號 DL(DL1,DR2…)上,並對内部資料信號線DR及信D號線cr, 傳遞所對應之像素的保持電壓。此時,信號線CL及資料 號線DL,係保持於預充電電壓VM位準,並藉由使感測玫: 器SA作用,而對像素ΡΧ21、ρχ22…,重製原來被寫入的 素資料並再次寫入。 像
因而將互補#號線C L及C R輕合在内部資料信號線d 及DR^,並利用感測放大器SA以進行差動放大。^於只 互補信號線CL及CR之一方,傳遞顯示像素之保持電壓,所 以可利用感測放大器S A之差動放大動作而正確地復原原 的寫入電壓位準並進行再次寫入。 A 另外,在復新動作時,右致能信號RE及左致能信號 L E ’由於沒有必要進行任何的行選擇,所以亦可保⑽ 輯L位準。 、蹲 第1 〇圖係概略顯示與第1圖所示之復新控制電路5之垂 直掃描相關聯部分構成的示意圖。第1 0圖中,復新控制^ 路5係包含有:於復新指示信號SELF作用時進行振盪動作 的振盪電路55;緩衝處理振盪電路55之輸出信號0vSO以
313545.ptd 第33頁
571267
五、發明說明(29) 產生復新垂直掃描信號0 VS的緩衝器5 6 ;響應振蘯電路55 之輸出信號0VSO的上升而產生單觸發之脈衝_夢以生成 復新禁止信號I Ν Η V S的單觸發脈衝產生電路5 7 ·用以叶曾 振盪電路55之輸出信號0 VSO之例如上升的計數器58: ^ 應計數器58之總計數(count up)信號以產生單觸發之脈衝 信號的單觸發脈衝產生電路59 ;響應復新指示信^ selF2 上升而產生單觸發之脈衝信號的單觸發脈衝產生電路; 接受單觸發脈衝產生電路59及6〇之輸出脈衝信號以生成垂 直掃描開始信號81^8的川電路61 ;以及反轉復新指示信號 SELF以生成通常動作模式指示信號⑽—的反相器62。 少一 ^盡電路55係包含有:在復新指示信號SELF作用時進 行,盈動作的環形振盤器(〇scillator)Ha ;以及反轉及 緩衝處,J衣形振盪器55a之輸出信號以生成輸出信號0 vs〇 的,相器5jb。環形振盪器55a,係包含有在其第一輸入端 接又復新&不信號s E L F之N A N D電路N G、及縱向連接偶數級 干則 之t ί目"? i v。该等的偶數級之反相器的最後級反相器 出信號係施加至NAND電路NG的第二輸入端上。 第1 1圖係顯示第1 2圖所示之復新控制電路之動作的時 序圖。以下,矢R7?&11rn _ P A r 翏第1 1圖,簡單說明第1 〇圖所示之復新控 制電路5的動作。 考认:2新^日不信號SELF為邏輯L位準時,振盈電路55就 准 ㈤二 ^ 而其輸出信號φ VSO會固定在邏輯L位 竿。囚而, » ςτνς总入〜復新控制電路5中,輸出信號0 VS、INHVS 及STVS係全部維持邏輯l位準。
313545.ptd 第34頁 571267 五、發明說明(30) 又,利用反相器62,通常動作 輯Η位準,並對顯示像素矩陣之#丰;示信號NORM為邏 寫入。 早之像素執行像素資料信號之 在只進行圖像資料之保持的情況 SELF,會被驅動成邏輯Η位準。♦指無—研扣不^號 邏輯Η位準時,NAND電路NG就會形信號SELF變成 曰牡咏形振盪器5 5 a中舍祚反 相器來動作,而環:振盪器55a會開始振盪㈣,中二乍來 自振盪器55之輸出信號0 VS0 ’會在環形振盪器5 之預定週期内變化。響應該復新指示信號⑽^之上了 觸發脈衝產生電路60會生成單觸發之脈衝信號0丨,依此 復新垂直掃描開始信號STVS會在預定期間内變成邏輯11位 準。當該復新垂直掃描開始信號STVS變成邏輯Η位準,其 次來自緩衝器56之復新垂直掃描時脈信號$ ”變成邏輯η 位準時,該垂直掃描開始信號STVS,就會被設定於垂直移 位暫存器5 0 (參照第6圖)中。在該狀態下,只對垂直移位 暫存器5 0進行初期設定,而垂直移位暫存器5 〇之輸出信號 全部為邏輯L位準。 當來自緩衝器5 6之復新垂直掃描時脈信號φ VS再次上 升至邏輯Η位準時,第6圖所示之垂直移位暫存器50就會執 行移位動作,並將其初級之輸出上升至邏輯Η位準。另一 方面’單觸發脈衝產生電路57,係響應該振盪電路55之輸 出信號0 VS0的上升而生成在預定期間内變成邏輯η位準之 復新禁止信號INHVS。當該復新禁止信號INHVS變成邏輯L 位準時,來自垂直掃描電路之垂直掃描信號(列選擇信號)
313545.ptd
571267 五、發明說明(31) ~- V 1就會被驅動成邏輯Η位準。 計數器58係進行計數動作,該垂直掃描線之數目,當 計數相對於m條之垂直掃描線的m個信號0 vS0之上升時就 輸出總計數信號。單觸發脈衝產生電路59係響應該計數器 5 8之總計數信號而生成單觸發之脈衝信號$ 2,依此垂直 掃描開始信號STVS就會再次上升至邏輯η位準。其次,告 振盪電路55之輸出信號0 VS0上升至邏輯Η位準時',該" 垂直掃描開始信號stvs,會被設定於垂直移位暫存;;中 該狀態I,在垂直移位暫存器中,對丨圖框之最終掃描線 的垂直掃描線信號V m會被驅動成邏輯η位準。 j次,當振盪電路55之輸出信號0 Vs〇再度變 位準^京尤會按照該u之復㈣直掃描開到言號而再次 使對取初之掃描線的垂直掃描信號V1上升至邏 因而,在計數器58中,藉由每吹斗赵, 55的輸出信號"SO以生成單觸發之脈衝二=盪電路 I:::::::全部的垂直掃描 因而,藉由利用第1 0圖所示之構., ·· 示信號SELF,在内部生成與垂直掃描相關聯。J復新指 另外,水平掃描在進行該復新時並非 「: 控制電路5中並不會生成與水平掃描相關聯的’ ^ 狀態下,只有與來自外部之水平掃 二在3 STH及INHH全部會固定在邏輯L位準,且 唬HCK及 作會停止,而可減低消耗功率。 撝電路之動
571267 五、發明說明(32) "~~~ 第1 2圖係概略顯示復新控制電路5之用以控制復新電 路之部分構成的示意圖。在第1 2圖中,復新控制電路5係 包含有·響應振盪電路55(第1〇圖)之輸出信號0VS〇的上 升,而以具有一定時間寬度的單觸發之脈衝信號之形式生 成預充電指不信號0ΡΕ的單觸發脈衝產生電 ,振 壤信號样之上升而被設定且在其輸"上=感丄 器驅動信號0 N的邊緣觸發型設定/重設正反器 (flip-flop) 66 ;將感測放大器驅動信號0 n延遲預定時間 以將該輸出信號供至邊緣觸發型設定/重設正反器6 6之重 設輸入R的延遲電路67;響應振盪信號0VSO之上升而被設 定且自其輸出Q輸出感測放大器驅動信號0 p的邊緣觸發型 設定/重没正反器6 8,以及將感測放大器驅動信號必p延遲 預定時間並反轉感測放大器驅動信號0 p而輪出的反轉延 遲電路6 9。反轉延遲電路6 9之輸出信號係供至邊緣觸發型 設定/重设正反器之設定輪入S。 第1 3圖係顯示第1 2圖所示之復新控制電路之動作的時 序圖。以下,係簡單參照第1 3圖所示之時序圖而說明第i 2 圖所示之復新控制電路的動作。 當振盪信號0VSO上升至邏輯Η位準時,單 生電路就會產生單觸發之脈衝信號,依此預充電衡等產 化指示信號0 ΡΕ會在預定時間變成邏輯Η位準。 等化指之時間寬度,係比復新禁止信號細S 之時Ϊ笨又化叙且。亦即,互補信號線及内部資料信號線之 預充包 作完成後,會將垂直掃描信號(列選擇信
313545.ptd
571267 五、發明說明(33) 號)V i驅動成選擇狀態。
另一’設定/重設正反器66係響應振盪信號0 VSO 之上升而δ又疋’而來自其輸出Q的感測放大器驅動信號0 N 舍轡成邏輯Η位準。^ 曰支= 又,邊緣觸發型設定/重設正反器68會 =重设’、、而來,自其輪出Q的感測放大器驅動信號必Ρ會變成 避輯L位準藉此’第2圖所示之感測放大器SA皆呈非作用 狀態。 0亥感’則」故大為、驅動信號0 Ν及0 Ρ,通常在垂直掃描信 5虎(列k 5虎)V1被驅動成作用狀態後會在預定期間維持 非作用狀恶感,則放大器驅動信號0 N及0 p於不作用期 間係刀另〗依^遲電路β 7及6 9而決定。當經過延遲電路6 7 所具^之延遲4間_,邊緣觸發型設定/重設正反器6 6會 巧,汉’、、而來自其輪出Q的感測放大器驅動信號0 Ν會變成 避輯匕位^準’而含於感測放大器SA内的Ν通道TFT會作用, 互補仏號線(内。卩資料線)之低電位的信號線會被放電至 地電壓位準。 又/當反轉延遲電路69所具有之延遲時間經過時,設 定/重设正反器68,會響應該反轉延遲電路69之輸出信號 的上升而被設定’且來自輸出Q之感測放大器驅動信號0 p 會被驅動成邏輯Η位準。藉此,由第2圖所示之感測放大器 SA的Ρ通道TFT所構成的ρ感測放大器會作用,而互補信號 線之高電位的信號線會被驅動成邏輯Η位準(例如電源電壓 位準)。 該動作係響應振盪信號0 VSO之上升而反覆執行。
313545.ptd 第38頁 571267 五、發明說明(35) ~^〜一 的消耗電流。 由於對垂直掃描電路2提供來自外部之垂直卓 要垂直掃描開始信號STV及禁止信號1NHV,所 又置第1圖所示之移位時脈切換電路8,即可減 有面積。又’即使在復新控制電路中,亦沒有必 新用之垂直掃描的控制信號,如此就可不需要第 的電路構成。只被要求按照來自外部之復新指示 而生成通常動作模式指示信號N〇rm。 [變更例2 ] 第1 5圖係顯示本發明實施形態1之變更例2之 連接控制電路之部分構成之一例的示意圖。第j 5 接控制部係包含有:接受來自外部之正常垂直掃 號STVN與左致能信號LE的OR電路80 ;按照來自外 的通常垂直掃描時脈信號/ 0 VN而選擇性地導通, 通時使OR電路80之輸出信號通過的傳輸閘8 1 ;將 閘8 1所提供之信號予以反轉的反相器8 2 ;將反相 出信號予以反轉並傳遞至反相器82之輸入的反相 反相器8 2之輸出信號予以反轉的反相器8 4 ;按照 之通常垂直掃描時脈信號0 VN而導通,且於導通 器8 4之輸出信號通過以生成右致能信號RE的傳輸 及將由傳輸閘85所提供的信號予以反轉以生成左 L E的反相器8 6。其次,參照第1 6圖所示之時序圖 1 5圖所示之連接控制部的動作。 現在,考慮掃描線Vm — 1為奇數掃描線,所對
r描信5虎 以沒有必 低電路佔 要產生復 1 0圖所示 信號SELF 用以控制 圖中,連 描開始信 部之互補 以在導 介以傳輸 器82之輸 器83 ;將 來自外部 時使反相 閘85 ;以 致能信號 說明該第 應之像素
313545.ptd 第40頁 571267 五、發明說明(36) " --- =# it # t i f料信號親上,右致能信號以為 m 號le為邏輯η位,之狀態。,通常垂直 知描時脈j吕號0 VN Α ί羅結τ a、住士 ,u At 由V 馬避輯L位準時,傳輸閘85就成為非導 通狀恶,而傳輸閘8 1成為導诵灿… _ At „ 丄 直掃描開始信號STVN上二。.隹該f悲下,當通常垂 8U專⑽電路_輸準\就介以傳輪閘 及83所㈣。^的位準之信隸由反相器82 、、其次,當通常垂直掃描時脈信號0 VN上升為邏輯 準%,傳輸閘85會導通,來自反相器84之邏輯H位準信 號,會當作右致能信號RE而輸出,另一方面,左致能% LE會依反相器86而成為邏輯[位準。因而,最終掃描線': 為偶數掃描線,右致能信號RE會作用,並對連接在右 # ί料“號線DR的像素元件寫入圖像資料。 當通常垂直掃描時脈信號0 VN為邏輯[位準時, 閘會導通,並將來自反相器8 〇之邏輯L位準信號供至^ 相器82。該狀態下,傳輸閘85會變成非導通狀離,而1 出信號RE及LE之狀態不會變化。 “ ^ ' 、接著,當通常垂直掃描時脈信號0 VN再次變成 位準時,,傳輸閘85會導通,來自反相器84之邏輯L位準信 旒,會當作右致能信號re而輸出,且左致能信號le會依反 相器8 6而被驅動成邏輯η位準。該狀態下,互補的垂直 描信號/ 0 VN為邏輯L位準,而傳輸閘81維持非導通狀態。 因而,當最初的垂直掃描線¥1被選擇時,左致能信號=合 變成邏輯Η位準,右致能信號RE會變成邏輯L,並可按照^
313545.ptd 第41頁 571267 五、發明說明(37) 擇列,將内部資料信號線耦合在選擇像素上。 另外,在該第1 5圖所示之構成中,即使在復新模式 日守’亦可從外部提供垂直掃描時脈信號的情況,就與前面 之第1 4圖所示的構成相同,會將接受通常動作模式指示信 號NORM與來自外部之垂直掃描時脈信號vck的AND電路之輸 出化號供至傳輸閘8 5 ’另一方面,傳輸閘8 1,係提供接受 通苇動作模式指示彳§ 5虎N 0 R Μ與互補之垂直掃描時脈信號 /VCK的AND電路之輸出信號。
另外,該等的右致能信號RE及左致能信號lE,亦可構 成於通常動作模式時從外部之處理器或控制器來提供。該 情況就不需要第1 5圖所示的電路。
另外,第2圖所示之配置中,係對應各像素行而配置 内部資料信號線對,且在每一各列上交互將顯示像素元件 連接在該等内部資料信號線對之互異的資料信號線上。然 而’如第17圖所示,只要是在成對之資料信號 上,連接大致數目相同的像素之構成即可,例如,亦可將 上半部分之像素連接在資料信號線DL上以作為像素群 PGA ’將下半部分之像素連接在内部資料線DR上以作為像 素群PGB。因而,在該每隔1列上,不被限定於像素交_互連 接在不同的資料信號線上的構成,如第1 7圖所示,^要是 在資料信號線對之各資料信號線上連接同數個像素2構成 即可’亦可為在每2列上像素連接在不同的内部資料信號 線上之構成。 ' 如以上所述,若依據本發明之實施形態1,則對應各
313545.ptd 第42頁 571267 五、發明說明(38) 像素行而設置互補信號線對,將 t 一方綠+ ^丨踝 將各像素之資料在信號線對 之方㈣出I利用感測放大器予以差動放大 資料再次寫入原來的像辛内, 將、、二放大^ 耗電流: 素貪料信號,而可同時減低系統規模及消 士 J 1卜’ ΐ :復新時之相對電極的像素驅動電壓Vent, 極性變化。 ‘、、頁不圖#所以沒有必要特別使其電壓 [實施形態2 ] 第1 8圖係概略县g ; 士益^ g日 要部分構成的示意形態2之顯示裝置之主 行之像素的部分之構成。對_係代表性地顯示對應1 料信號線DU及DRiU2素行而配置有互補内部資 ^ Dd; ^ 對於該專的互補内部資料信號線DL i 铁而,口要是母在今内列上交互地連接有像素Pxli&PX2i。 :徊借2 部資料信號線DLi及DRii,連接有同 數们像素的構成即可 、々右 J 而,又有必要在每一各列上交互使像 素連接在内邻貝料信號線DL i及DR 土上。 /D而ί if像資料匯流排,&了要傳輸互補圖像資料D及 "、備有互補圖像資料線97及98。 為在$接控制電路4中,係在切換電路sG丨上,設有用以
接又通¥動作模式指示信號N〇RMA水平掃描信號W的AND =路9 0。知照該a n D電路9 〇之輸出信號,傳輸閘2 2及2 4會 導通’且將内部資料信號線DLi及DRi分別耦合在互補圖像 資料線97及98上。該内部資料信號線DU及DRi與互補圖像
313545.ptd 第43頁 571267 五、發明說明(39) ~~ -— 貪料線97及98之連接,在其他的像素行中亦為相同,係特 意被決定者。 為了在互補圖像資料線97及98上生成互補像素資料信 號D及/D,而設有用以接受右致能信號心與像素資料信號 PD的EXOR電路95、及反轉EX〇R電路95之輸出信號的反相器 96。EXOR電路95係用以驅動圖像資料線97,而反相器“係 用以驅動圖像資料線9 8。 在顯示像素矩陣1中,係對應各像素ρχ而配置有基準 單元(cell )RX。該等的基準單元“,係連接在與連接有所 對應之像素的内部資料線成對之内部資料線上。第丨8圖 令,係在同一列上與像素PX1 i鄰接,而配置有基準單元 RX1/:且相對於像素PX2i配置有基準單元“以。該等的基 準單το RX(RX1 i,RX2i ),係儲存與所對應之像素 P X (P X1 i,P X 2 i)之保持電壓(寫入像素資料信號' 電壓信號。 基準單元RX(RXli,RX2i)係包含有:響應所對應之垂 直掃描信號(列選擇信號)V(V1,V2)而導通的基準電晶體 1〇〇 ;以及用以保持介以該基準電晶體(TFT)i⑽而 電壓的基準電容元件101。該基準電容元件l〇i之另一 極節點’係柄合在共用電極上,並接受共用電極電壓 Vcoin ° 以與各像素成對的方式配置基準單元Rx,且在内 料信號線DLi及DRi上,讀出像素ρχ與基準單元之次、 由於在該等的像素PX及基準單元RX上儲存有互補^資料
313545.ptd 第44頁 571267 五、發明說明(40) 信號,所以與在復新時,σ # ^' 號電壓差,且可加長復新週期二 1 1上所出現的信 的槿=8圖:示之構成中,其他的構成係與第2圖所 的:,,在對應部分上附記 元:圖所示 省略其詳細說明。 /…、70仵蝙唬,並 在通¥動作模式時,通常_ — 輯Η位.準,切換電路SG1會響
Hl而導通,並將内部資料信號線DU及DRi分別搞號) 圖像資料線9 7及9 8上。 搞Β在共用 現在,考慮垂直掃描信號(列選擇信號)V1 擇狀態的情況。該情況,右致能信號RE為邏輯!^位輩動成選 EXOR電路95係當作緩衝電路來動作,並按照 素資料信號PD而生成内部像素資料信號D。反相 /之像 反轉該内部像素資料信號D,J^生成互補資仁, /D。現在,由於垂直掃描信號V1被設為選擇狀素離貝,枓,號 介以切換電路SG1對像素PX1丨提供資料信號D,= 一斤以可 對基準單元RXli提供互補的資料信號/D,在誃 ==: 件26及1〇1上,傳遞互補的電壓信號並儲存之^。、、电容元 、另方面在垂直掃描信號V 2被驅動成選擇狀離的捧 況,右致能信號RE會變成邏輯JJ位準,⑽電'、月 作反相器來動作。因而,該情況,在共用圖像會备 97上,會對像素資料信號PD提供互補的像素資料ς /、,在 而在共用圖像資料線9 8上,會提供對應原來的:二 J像素資料信
313545.ptd 第45頁 571267 五、發明說明一' '一~— 號PD的内=像素資料信號D。 ί 悲下,當水平掃描信號H 1被驅動成選擇狀態時, ===部資料信镜線DLl及DRi傳遞像素資料信號/D=二 Γί=:6上係可介以抽樣抓5,在其内部之電壓保 ._ ’寫入對應原來的圖像資料PD的像辛資祖 =存:在基準單元咖上,傳遞互補的像素資料。二 因而,藉由按照選擇列之位置,而變 信號PD之邏輯,即可對像素ρχ(ρχ1丄,pm )經f性象地素寫貝入枓 對應原來像素責料信號pD的像素資料信號D,且可將各 素設定成隨著像素資料信號變化的狀態。 、、在復新模式時,通常動作模式指示信號NORM為邏輯τ 位準’ AND電路90之輸出信號變成邏輯L位準,切換電 SG1變成非導通狀態,而内部資料信號線儿丨及⑽丨,就 從共用圖像資料線97及98分離。錢態下,與實施形態! 相同’可利用復新電路6來執行復新。 像素PX及基準單元RX之電容26及1〇1具有相同的電 值,寫入資料係邏輯Η位準及邏輯L位準之2值資料。因 而,在該復新時,對於被預充電至巾間電塵⑼之 線CL及CR’可傳遞相同大小之讀出電壓Δν。只是該讀。就 電壓“的符號不同。因而,如第19圖所示,信號 CR之電壓差變成2· AV,與只將像素介以内部資料信號線 連接至互補信號線CL或CR的構成相較,可等效地增大出乳 電壓,並可增大感測放大器SA之感測邊限。 出 313545.ptd 第46頁 571267 五、發明說明(42) / 反言之,係意 行感測動作至信號 像素PX之保持電壓 差,只要為感測邊 地進行感測動作。 壓,為液晶驅動部 間,藉由進行復新 原保持電壓。因而 一單位時間的復新 電流。 味著即 線C L及 位準降 限以上 因而, 2 7之像 ,即可 ,可充 次數, 使加 CR之 低, 的話 在像 素驅 不發 分地 並可 長復新間隔,亦可穩定地進 電壓差變成△ V為止。即使 互補信號線CL及CR之電壓 ’則感測放大器SA即可穩定 素之邏輯Η位準的保持電 動TFT的臨限值電壓以上之 生閃爍等情形而可確實地復 加長復新間隔,且可減低每 大幅減低復新所需要的消耗 之僮ί~使在該第1 8圖所示之構成中,亦顯示選擇列 你糸依序按照水平掃描線號而被選擇,且對選擇像素 f =像素資料信號的點序方式。然而,即使在選擇列中: 人同打對1列之像素寫入像素資料信號的構成, 仵相同的效果。 [變更例] 二第20圖係顯示本發明實施形態2之變更例的示意圖。 在該第20圖中’係顯示將内部像素資料信號叩及/pD傳遞 至共用圖像資料線9 7及9 8的信號切換部之構成。第2 〇圖 中’切換部係包含有:在左致能信號LE作用時導通,而將 像素資料信號PD及/ PD分別傳遞至共用圖像資料線97及98 上的傳輸閘1 1 0及1 1 1 ;以及在右致能信號RE作用時導通, 而導通時,將像素資料信號PD及/PD分別傳遞至共用圖像 資料線9 8及9 7上的傳輪閘11 2及1 1 3。
313545.ptd 第47頁 571267 五、發明說明(43) 狀熊ί第2〇圖所示之構成中,當右致能信號RE被設為作用 的2 Μ :像素資料信號PD會傳遞至圖像資料線98上,互補 傯献、、身料信號/PD會傳遞至圖像資料線97上。因而,在 側之^皮,擇的情況’由於該像素資料線98,會連接在右 PD。貝碑^號線卯上,所以可對各像素傳遞像素資料信號 當奇數 料信號 。當該 左側資 號。 利用按 正確地 寫入互 ’若依 對各像 對,且 此構成 此而力口 方面 狀態時,像素資 資料線9 7及9 8上 9 7 ’就會耦合在 傳遞像素資料信 因而,即使 換的構成,亦可 對基準單元RX, 如以上所述 資料信號線對, 號的基準單元成 料信號,即可藉 電壓差’且可依 [實施形態3 ] 列被選擇,而左致能信號LE為作用 PD及/PD就可分別傳遞至共用圖像 左致能信號L E作用時,圖像資料線 料信號線D L上,並對所對應之像素 照該種選擇列之位置以進行路徑切 對各像素寫入像素資料信號PD,且 補的像素資料/PD。 據本發明之實施形態2,則相對於 素配置成將儲存互補之像素資料信 對各資料信號線對傳遞互補像素^ 充分地增大復新時信號線所讀出的 長復新間隔。 I邱^ m ί係概略顯示本發明實施形態3之顯示裝置之主
Ki t:示意圖:第21圖中,係代表性地顯示對1行 提供接為測气成二ί弟2 1圖所示之構成中,係對分離閘IG '、又'、试致能信號復新指示信號SELF的OR電路
313545.ptd 第48頁 571267 五、發明說明(44) 1 1 5之輪出信號。亦即,該分離閘〗G,係在復新模式時及 測試模式時變成導通狀態,並將内部資料信號線儿及⑽分 別連接在互補信號線CL及CR上。對該信號線CL及CR,設有 感測放大器S A及預充電/等化電路p e Q。 該實施形態3中,對信號線Cl及CR更設有讀出閘120, 該讀出閘1 2 0係按照水平掃描信號H丨與測試致能信號TE而 選擇性地作用’於作用時讀出該等的互補信號線CL及CR之 貪料並傳遞至共用資料匯流排1 2 2上。從該讀出閘1 2 〇介以 共用資料匯流排122而傳遞的信號,係介以輸出電路124而 輸出至外部。 亦即’按照利用感測放大器S A而放大之互補信號線CL 及CR的信號,驅動讀出閘丨2 〇,並在共用資料匯流排丨2 2内 部項出各像素之資料。利用輸出電路丨2 4,緩衝處理該共 用貧料匯流排122上的資料,例如轉換成CMOS位準之信號 並s作外部像素資料Dout而輸出。因而,即使在像素ρχ中 之保持電壓較小的情況,亦可將介以輸出電路1 2 4之例如 位準的信號Dout輸出至外部。藉此,就可使用通常的 LSI測試器等簡單地判定顯示像素之動作的良/不良。 第22圖係顯示讀出閘之具體構成之一例的示意圖。讀 ^閑12〇 ’係對應互補信號線CL及CR之對各個而設,並按 照水平掃描信號(行選擇信號)H而作用(測試模式時)。第 2 2圖中係具體顯示對互補“號線C L i及c R i而設的讀出閘 1 2 0 1的構成要素。相對於各像素行,配置盥 1 2〇 i相同構成的讀出問。第22圖中,係代表性地顯示對信
第49頁 313545.ptd 571267 五、發明說明(45) 號線CL j及CR j配置的讀出閘1 2 0 j以作為對其他行的構成。 第2 2圖中,讀出閘1 2 〇 i係包含有:各自的閘極連接在 4吕號線C L i及C R i上的N通道T F T1 3 0及1 3 1 ;接受測試致能信 號TE與水平掃描信號Hi的AND電路134 ;以及當AND電路1 34 之輸出信號為邏輯Η位準時導通,將TFT1 30及131分別耦合 在内部共用資料線122a及122b上的Ν通道TFT132及133。 在共用資料線122a及122b上,設有預充電電路125。 該預充電電路125,係在禁止信號INHH為邏輯Η位準時作 用’並將共用資料線122a及122b分別預充電至電源電壓 VCC位準。 在讀出閘120i,TFT130及131係構成差動閘,按照信 號線C L i及C R i之電壓位準,將共用資料線1 2 2 a及1 2 2 b之一 方’驅動成邏輯L位準(接地電壓位準)。在信號線CLi及 C R 1上,利用感測放大器s a,生成振幅為電源電壓位準的 互補信號,即可充分地使共用資料線122&及122b之電壓位 準產生變化。將利用預充電電路125預充電至電源電壓vcc ^立準的共用資料線122a&122b之一方驅動成邏輯L位準, 藉以進行内邛像素資料之讀出,並利用輸出電路1 2 4,缓 衝處理^讀出的像素信號,例如,輸出CM〇s位準之信號。 & & f f ί以肉眼目視液晶之顯示狀態以判定液晶元件之 的情況,由於利用人來進行良否之判$,所以其 判疋精度之不均很大且判定上需要花很長的時間。另一方 面,在直接讀出蓄積於像素ΡΧ内的 要將低容量之資料讀出電路設在外部來讀出壓有: 313545.ptd Μ
第50頁 571267 五、發明說明(46) 測試成本會增A。在利用大容量之電路以讀出像素 電壓的情況,利用電荷之移動就會使微小電壓更加變小' 且無法正確地讀出保持電壓。 ’ 如該第22圖所示,將互補資料信號線之資料介以許 閘120而讀出至共用資料匯流排122上,並利用輸出電^ 1 24予以放大並朝外部輸出,即可藉此將通常之邏輯位準 的輸出信號Dout輸出至外部,且可使用通常的LSI測 專簡單地進行顯示像素之良否的判定。 第23圖係概略顯示測試控制部之構成的示意圖。第μ 圖中,測試控制部係包含有··接受測試致能信號te與來自 外部之通常垂直掃描時脈信號0 VN的AND電路14〇,·接受在 復新控制部之内部產生的振盪信號必vs〇與AND電路之 輸出信號的OR電路1 4 1 ;以及按照0R電路J 4丨之輸出俨號以 生成復新控制信號0PE、0?及01^的感測系統復新電 路142。該感測系統復新控制電路142,係對應第12圖所示 之構成,而生成預充電/等化指示信號必pE、及感測放大 器驅動信號0 P及0 N。 =試動作時,可按照來自外部之垂直掃描時脈信號及 2知描時脈信號進行像素之選擇。在内冑,使用復新控 制電路以進行像素選擇的情況,由於無法特定選擇像素之 H,所以為了要特定該選擇像素之位置,而使用外部之 等’即可使用垂直掃描時脈信號必vn及水平掃描時 脈h號0 Η N進行像素之選擇。 感測系統復新控制電路142,係利用〇R電路141之輸出 iHi mm 第51頁 313545.ptd 571267 五、發明說明(47) 信號’以取代第丨2圖所示之振盪信號0 VS0,且在預定的 定時(11 m 1 ng )中,生成預充電/等化指示信號$ pE、感測 放大器驅動信號0 P及感測放大器驅動信號0 N。 在感測放大器驅動信號0 P及0 N變成作用狀態之後, 利用外部之測試器等,即可按照水平掃描時脈信號,依序 使水平掃描信號作用而進行像素資料之讀出。 第2 4圖係顯示該測試動作時之像素資料讀出時之動作 的時序圖。以下,係參照第2 4圖簡單說明第2 1及2 2圖的電 路之動作。 在測试模式時,第2 1圖所示的分離閘I g會導通,而内 部資料h號線D L及D R會耦合在互補信號線c L及C R上。按照 來自外部之垂直掃描時脈信號0 VN,第23圖所示之AND電 路1 4 0的輸出信號會發生變化,依此感測系統復新控制電 路1 42可分別在預定的定時使預充電/等化指示信號0 pE、 感測放大器驅動信號0 P及φ N不作用/作用。第2 1及2 2圖 所示的感測放大器SA係按照感測放大器驅動信號4 ?及0以 而進行感測動作,並問鎖信號線CL& CR之信號電壓。其 次,提供水平掃描時脈信號,按照水平掃描信號 八
HjHi,Hj),進行行(水平掃描線)之選擇動作。當水平掃 信號Η被驅動成非選擇狀態時,預充電電路i 25就會按昭二 ^信號INHH而將共用資料匯流排122預充電至電源電壓'位^ 利用感測放大器SA所閂鎖的1列之像素資料,係 水平掃描信號H( Hi,H j)而依序在共用資料線上介以綠文照
571267 五、發明說明(48) 〜^ I20( = 0i,I20j)而讀出。其次,共用資料匯流排122上之 内部讀出資料,係介以輪出電路i24而輸出至外部。另 外’在该測試動作時,耦合於共用圖像資料線上的連接控 制電路係保持於非導通狀態。水平掃描信號H i,H j,係從 第1圖等中所示之水平掃描電路3輸出。 又’取代預充電電路丨2 5,亦可使用將共用資料線 122a及122b分別上拉至電源電壓vcc位準的上拉電路,來 取代預充電電路125。 [變更例] 第2 5圖係概略顯示本發明實施形態3之變更例1之構成 的示意圖。該第25圖中,係對内部資料信號線DL及DR,設 有用以傳遞互補資料的内部圖像資料線9 7及9 8。切換電路 S G i及S G j ’係具有與第1 8圖所示之切換電路相同的構成。 對該内部圖像資料線97及98,設有主放大器150及輸出電 路1 52,該主放大器1 50係響應水平掃描時脈信號/HCK與測 試致能信號T E之邏輯積而作用,以差動放大該内部圖像資 料線9 7及9 8之電壓者,而該輸出電路i 5 2係用以缓衝處理 主放大器150之内部讀出資料並輸出至外部者。其他構 成’除了分離閘I G i及I G j會響應測試致能信號τ E而變成導 通狀態之點外,其餘皆與第1 8圖所示之構成相同。 該第25圖所示之構成中,係在測試模式時響應水平掃 描信號H i及H j而使切換電路S G i及s G j呈導通狀態,並對共 用圖像資料線9 7及9 8 ’讀出利用感測放大器SA而放大的資 料。主放大态150,係在水平掃描時脈信號/HCK為邏輯乙位
313545.ptd 第53頁 571267 五、發明說明(49) ' ———^ 準時會在測試模式時作用,並放大在該内部圖像資料 及9 8所讀出的資料,以將該經放大的内部讀屮次立二9 7 出電路152。 輸 感測放大器SA係具有較大的驅動力,並 資料線97及98中生成較大的電壓差。利用主放大器15〇像 大在該内部圖像資料線9 7及9 8中所生成的電壓差了藉&放 不需要另外設置讀出閘,並可將各像素Px之保持電^ $就 至外部。 、i 5買出 該第25圖所示之構成中,就在測試模式時使復新電 動作的構成而言’可利用第23圖所示的構成。通常動作$ 式指示信號NORM,若在測試致能信號TE作用時被設定成= 輯Η位準之作用狀態的話,則可進行列及行(垂直$描線1 水平掃描線)之選擇。 [變更例2 ] 第2 6圖係概略顯示本發明實施形態3之變更例2之構成 的示意圖。該第26圖中,切換電路SGi及SGj,係具有與第 2圖所示的構成相同的構成。在測試模式時,正常模式指 示“號NORM可保持於邏輯Η位準之作用狀態,而資料信號 線D L及D R之一方可按照右致能信號r ε及左致能信號l Ε而耦 合在共用圖像資料線7上。當感測放大器SA為作用狀態 時,該等的内部資料信號線DL及DR,就會分別被驅動成電 源電壓或接地電壓。因而,在測試模式時,藉由利用該切 換電路S G i及S G j,並依水平掃描信號H i及H j而將所對應的 感測放大器S A,耦合在共用圖像資料線7上,即可在共用
571267 五、發明說明(50) 圖像資料線7上產生較大的電壓變化 資料i Γ上大的Ί’ ί:以比較基準電壓vref與共用圖像 再π s ^ 虮,、板照該比較結果以生成内部資料, :供=電路152。共用圖像資料線7,係在測試模式 ^,被,充電至電源電壓VCC位準的情況’就基準電壓 而5 ,係可採用稍微低於電源電壓的電壓位準之 =。二該共用圖像資料線7上,傳遞邏輯Η位準及邏輯L 立準之感測放大器的問鎖資料之情況,共用圖像資料線 ,就會將基準電壓Vref形成較高的電壓位準或低於基 電壓Vref的電壓位準。 有關基準電壓Vref,只要係在感測放大器^耦合在共 用圖像貪料線7上時按照該共用圖像資料線7上所產生的電 壓變化量決定其電壓位準即可,且只要是在共用圖像資料 線7之邏輯Η位準及邏輯L位準之間的電壓即可。 ' 該第26圖所示之構成中,其他的構成係與第2圖所示 的構成相同。即使在測試模式時亦可利用復新電路來執行 復新。 灯 如以上所述,若依據本發明之實施形態3,則利用依 互補資料信號線之感測放大器而閂鎖的信號,以生成内部 讀出資料,並按照該内部讀出資料驅動輸出電路之後再讀 出至外部,即可藉由該構成來放大像素Ρ X之微小保持電壓 並傳遞至外部,且可正確地利用通常之LS I測試器來識別 各像素之保持電壓。 [實施形態4 ]
313545.ptd 第55頁 571267 五、發明說明(51) 第2 7圖係概略顯示本發明實施形態4之顯示裝置之主 要部分構成的示意圖。第2 7圖中,係代表性地顯示排列成 2列4行之像素。對應像素行之各個而配置有内部資料信號 線Dl、D2、D3、D4···。分別對應該等的資料信號線D1至 D4 ’而設有選擇閘TQ1至TQ4。分別對應該等的選擇閘D1至 D4 ’而設有分別接受通常動作模式指示信號⑽㈣與所對應 之水平掃描選擇線號H1至H4的AND電路GQ1至GQ4。選擇閘 TQ1至TQ4,係在所對應之AND電路GQ1至GQ4之輸出信號為 邏輯Η位準時導通,而導通時將所對應之内部資料信號線 D1至D4耦合在共用圖像資料線7上。 對應内部資料信號線D1及D 2而設有分離閘I G 1,對應 内部資料信號線D3及D4而設有分離閘I G2。該等的内部資 料信號線D1及D 2,係介以分離閘I G1而耦合在互補信號線 C1及C2上’而内部資料信號線D3及D4,係介以分離閘I G2 而耦合在互補信號線C3及C4上。對應該等的互補信號線C1 及C2設有感測放大器SA1,而對應互補信號線C3及C4有感 測放大器SA2。 對應整齊排列配置於第1列上的像素ρχ丨丨—丨4,設有用 以接受奇數垂直掃描指示信號V0與垂直掃描信號vi的AND 電路GA01、及接受偶數垂直掃描指示信號VE與垂直掃描信 號VI的AND電路GAE1。從AND電路GA01輸出垂直掃描信號 V10,從AND電路GAE1輸出垂直掃描信號VIE。 對奇數行之像素PX11、PX13提供垂直掃描信號V10 對偶數行之像素PX12、PX14提供垂直掃描信號V1E。
313545.ptd 第56頁 571267 五、發明說明(52) 對應整齊排列配置於第2列上的像素ρχ2ΐ至ρχ24,而 設有用以接受垂直掃描信號V2與奇數垂直掃描指示作號ν〇 的AND電路GA02、及接受偶數垂直掃描指示信號”與°垂^直 掃描信號V2的AND電路GAE2。從AND電路GA 02輸出垂直掃描 信號V20,從AND電路GAE2輸出垂直掃描信號V2E。對奇數田 行之像素PX21、PX23提供垂直掃描信號V2〇,對偶數彳^之 像素PX22、PX24提供垂直掃描信號V2E。 在該等的像素PX11至PX14及PX21至PX24中,分別使配 置於内部之抽樣T F T接受所對應之垂直掃描信號。
在通常動作模式時,通常動作模式指示°信>號N0RM為邏 輯Η位準,而AND電路GQ1至GQ4被致能,按照水平掃描作號 H1至H4,依序輸出邏輯η位準之信號(點序掃描方式之& =)。選擇閘TQ1至TQ4,係當所對應之AND電路GQ1至GQ4的 輸出信號變成邏輯Η位準時導通,並將所對應之資料作號 J = 耦合在内部共用圖像資料線7上。分離閘!;
維持非導通狀態。 W 另 禮+ #比π A垂直掃描指示信號νο及VE,係在通常動作 ϊί:二疋為邏輯H位準。因而,當垂直掃描信號vi上 位準且敫立r準時,垂直掃描信號¥10及V1E皆會變成邏輯U ί”入邱::排列配置於第1列之像素ρχ"至pxi4的4 H ^通,並按照水平掃描信號H1至H4,即可對f 像素進彳丁像素資料信號之寫入。 各 方面
另一方面 NORM為邏輯L位 在復新模式時,通常動作模式指示信 準,AND電路GQ1至GQ4之輸出信號為邏
辑L
313545.ptd 第57頁 571267 五、發明說明(53) ~~~^^ - 位準,而選擇閘TQ1至TQ4維持非導通狀態。另一 離閘I G 1、I G 2會導通,内部資钮 , ,为 信號線C 1及C 2上,而内部資斜产 在互補 號線C3及G4上。 卩貝^切财㈣合在互補信 在復新杈式時,垂直掃描指示信號㈣及ve 被驅動成邏輯Η位準。因而,似如 木+ *垣& 地 驅動成邏輯Η位準時,若垂直=當垂直掃描信號”被 吁丨子τ右工直拎描指示信號V0為邏輯η仂進 的話,則垂直掃描信號V10會變成邏輯Η位準。另—彳丰 偶數垂直掃描指示信號VE,係保持於邏輯L位準,而’ 掃描信號VIE則為邏輯L位準。因而,該狀態下,奇 像素PX11及PX13之抽樣TFT會導通而内部之電壓保持電 元件,會耦合在内部資料信號線D1及〇3上,另一方面, 素PX12及PX1 4之抽樣TFT係處於非導通狀態。因而,該狀 態下,可利用對互補信號線(^及㈡傳遞像素資料信號的感 測放大器SA1及SA2進行感測動作,而該被放大的像素資料 信號會再次寫入所對應的像素P X 1 1及P X 1 3内。 广 另一方面,當偶數掃描指示信號"變成邏輯Η位準 時,奇數掃描指示信號V0會變成邏輯L位準,而垂直掃描 信號VIE會變成邏輯L位準,垂直掃描信號vi 〇會變成邏輯L 位準。該狀態下,可對内部資料信號線D2及D4傳遞像素 PX 12及PX14之記憶電壓信號,另一方面,内部資料信號線 D1及D3,並不傳遞來自像素ΡΧ11&ΡΧ13之内部保持電壓, 而係維持預充電電壓位準。藉由使感測放大器SA1及SA2作 用,即可復原像素PX 12及PX 14之保持電壓,並再次寫入原
313545.ptd 第58頁 571267 五、發明說明(55) 信號RST會上升至邏輯Η位準,τ型正反器162會被役定,而 其輸出Q會設定成邏輯L位準,輸出/q會設定成邏輯只位 準。 其次,當1時脈延遲電路160之延遲輸出信比該 垂直掃描開始信號STVS延遲1時脈週期而變成邏u 時,T型正反器1 62之輸出狀態就會發生變化,w 變 成邏輯Η位準,輸出/Q變成邏輯[位準。通常動指示 信號NORM,係在復新模式時為邏輯L位準,因乍权; 直掃描指示信號V0會變成邏輯H位準,偶數垂直掃$指示 UVE會變成邏輯L位準。當垂直掃描信號νι 位準時,垂直掃描信號V10會按照 二 V〇而變成邏輯Η位準。 数盂直輙榀指不枱唬 之掃浐:二成::進仃计數動作’直至各自之垂直掃描線 知描元成為止,該信號…會維持 面,信號VE會維持邏輯L位準。春田科 f另万 完成時,i時脈延遲電路16〇之二取終之掃,線^之掃描 垂直掃描開始信號STVS而變成^輯DS會再Ί照 輯L位準,偶數垂直掃:指示;會變成邏因 而,此二欠第27圖所示之垂直掃會變成邏輯H位準。因 信號V丨而變成邏輯H位準。號VIE會按照垂直掃描 素之中的半m:?期中’可對整齊排列於1列上之像 成掃描後,合在;仃復新,且在丨圖框之垂直掃描線完 a在下—個圖框期間執行剩餘一半之像素的復
313545.ptd 第60頁 571267 五、發明說明(56) 新。復新間隔與同時復新1列整體之像素的構成相較雖然 會變短,但是由於同時動作的感測放大器之數目會減半 (相對於2行之像素成為1個感測放大器),所以可減低復新 時的峰值電流,並可減低消耗電流。 [變更例] 苐3 0圖係概略顯示本發明實施形悲4之復新控制電路 之變更例的示意圖。第3 〇圖中,復新控制電路係包含有: 反轉振盪信號0VSO之反相器170;響應振盪信號0VSO之 上升而產生單觸發之脈衝信號的單觸發脈衝產生電路 1 7 1 ;響應反相器1 7 0之輸出信號的上升而產生單觸發之脈 衝信號的單觸發脈衝產生電路172;接受單觸發脈衝產生 電路171及Π2之輸出信號以生成復新禁止信號INHVS的OR 電路173 ·,響應〇R電路173之輸出信號的上升而被設定以將 預充電/等化信號0 PE從其輸出Q輸出的設定/重設正反器 1 74 ;將預充電/等化指示信號φ PE延遲預定時間以重設設 定/重設正反器174的延遲電路175;響應復新禁止信號 INHVS之上升而被設定且將感測放大器驅動信號4 N從其輸 出Q生成的設定/重設正反器1 76 ;將感測放大器驅動信號 0N延遲預定時間並輸出以重設設定/重設正反器176的延 遲電路177 ·,響應復新禁止信號INHVS之上升而被設定,且 從其輸出Q輸出感測放大器驅動信號0 P的設定/重設正反 器1 7 8 ;以及將感測放大器驅動信號Φ P延遲預定時間且反 轉輸出以對設定/重設正反器178進行設定的反轉延遲電路 179。設定/重設正反器178,係響應反轉延遲電路179之輸
313545.ptd 第61頁 571267
五、發明說明(57) 出L號的上升而被設定 該第3 0圖所 T M U U / 之復新控制電路的稱成中,荦+於 用響應振盪信號"so之上升及下降而在預、5號 :。依此’預充電/等化指示 p 間作 用。Ϊ 動信號0 Ν及必ρ在預定期間不合作 口而’在振覆信號0 VS0之1週期期間内,减測^ 進行2次。 ’孰,則動作會 第 VE之部 生部係 蘆信號 描指示 號與通 VE 的 OR 位準之 方面, 示信號 其 之電路 1=示f生奇數及偶數垂直掃描指示信號V 〇刀 刀,成的不思圖。第3 1圖中,垂直掃描指示信號邊 包含有:接受振盪信'號0 VS0之反相器18〇 ; ^ VS〇與通常動作模式指示信號NORM以輸出偶數掃、 信號^的0R電路1 81 ;以及接受反相器180之輸出作 系動作模式指示信號N0RM以生成偶數掃描指示信韻 電路182。在復新模式時,振盪信號0VSO為邏輯η 期間,奇數掃描指示信號V0變成邏輯Η位準,另一 在振盪信號$ VS0為邏輯L位準之期間,偶數掃描相 VE變成邏輯Η位準。 次,參照第3 2圖所示之時序圖說明第3 0及3 1圖所开 的動作。 當振盪信號0 VS0為邏輯Η位準時,單觸發脈衝產生電 路171會產生單觸發之脈衝信號,依此來自OR電路173之復 新禁止信號INHVS會變成邏輯Η位準。響應該復新禁止信號 INHVS之上升設定/重設正反器174會被設定而預充電/等化 指示信號0 ΡΕ會在預定期間變成邏輯Η位準。又’設定/重
313545.ptd 第62頁 571267 五、發明說明(58) 設正反器1 7 6會被设疋’而感測放大器驅動信號$ n不作 用’又設定/重設正反器1 78會被設定,而感測放大器驅動 信號0 P不作用成邏輯L位準。響應該復新禁止信號INHVS 之上升而使選擇列之垂直掃描信號Vi —度^驅^非選擇 狀態。 當復新禁止信號INHVS變成邏輯l位準時,垂直掃描電 路所輸出的垂直掃描信號Vi會變成邏輯jj位準。另一方 面,已按照該振盪信號0 VSO,奇數掃描指示信號v0為邏 輯Η位準,偶數掃描指示信號VE為邏輯L位準,θ響應垂直掃 感 描信號Vi之上升,奇數垂直掃描信號Vi〇會變成邏輯以立 準。其次,感測放大器驅動信號0 p會變成邏輯H位準, 測放大器驅動信號0 N會變成邏輯L位準,感測放大器會作 用,:執行奇數行像素之保持電壓的復新:、 合振/^號必VS〇下降至邏輯L位準時,復新禁土信號 INHVS ^再-人變成邏輯H ^ ^ ^ N及
ώ P合八如丁 a扣 软冽放大Is驅動信戚V 用。曰藉7此,_屮*’Λ,預充電/等化指*信號會作合 回復^預I二# ΐ行之像素之資料的内部資料信號線a 復】預充電狀恶。響應 ^ 數掃 描指示信號V0會變成5虎0 VSO之下降: 會變成邏輯Η位準 位準,而偶數掃描指禾# 期,而^直掃描期間,由於等於振盪信號少 號Vi舍塑A „ ΐ知撝電路中未被進行,所 描信號Vi;:;:掃描電路中未被進行,所以垂/,: 輯Η位準,新不止信號INHVS之下降而再次變成匕 依此,偶數垂直掃減號ViE會上0遥輯祕
571267 五、發明說明(59) 準。因而,連接在傳遞該垂直掃描信號V i之垂直掃描線上 的偶數行之像素的資料會在所對應之内部資料信號線上讀 出,接著感測放大器驅動信號0 p及0 N會作用且進行偶數 行之像素之保持電壓的復原及再次寫入。 因而,在該苐30及31圖所示之構成的情況,在振盘信 號0 VS 0之1週期内,執行1列之像素的復新。該構成之情 況’只按照振盪信號0 V S 0驅動垂直移位暫存器,且可從 第1 0圖所示之缓衝器56將移位時脈信號0 VS供至垂直移位 暫存器上,又,垂直掃描開始信號STVS,係從第10圖所示 之OR電路61輸出。 另外’在該第28及30圖所示之構成中,亦可取代在復 新控制電路内部產生該復新控制信號的構成,而從外部提 供垂直移位時脈信號及禁止信號。該情況,可提供來自外 部之時脈信號VSN以取代振盪信號0 VS0,又來自外部之禁 止信號INHV係響應該垂直移位時脈信號vSN的上升及下降 而作用。在此’在復新時即使在移位時脈信號從外部提供 的情況,亦可在復新時,利用第3 〇圖所示之構成而在内部 產生復新禁止信號INHVS。 [變更例] 第3 3圖係顯示本發明實施形態4之變更例的示意圖。 第3 3圖中’係在顯示像素矩陣中對應像素ρχ丨丨至ρχ丨4,配 置有基準單元RX11、RX12、RX13、及RX14。該等的基準單 元RX11至RX14’係與第18圖所示之構成相同,包含具有與 像素ΡΧ1 1至ΡΧ14中所含之電壓保持電容元件同一電容值的
571267 五、發明說明(60) 基準電容元件。 對應内部資料信號線D1至D 4之各個,設有導通時將所 對應之資料信號線D 1至D4連接在互補之共用圖像資料線7b 上的選擇閘SQ1至SQ4。選擇閘TQ1至TQ4,係在導通時將資 料信號線D1至D4耦合在共用圖像資料線7a上。 選擇閘SQ1係在AND電路GQ2之輸出信號作用時導通, 選擇閘SQ2係在AND電路GQ1之輸出信號為邏輯Η位準時導 通。選擇閘SQ3係在AND電路GQ4之輸出信號為邏輯Η位準時 導通,選擇閘SQ4係在AND電路GQ3之輸出信號為邏輯Η位準 時導通。亦即,在鄰接之資料信號線中,一方之選擇閘Tq 導通的情況,成對的選擇閘S Q就會導通,且對像素p X傳遞 像素資料D,另一方面,對基準單元RX傳遞互補的像素資 料信號/D。 基準單元RX11及RX13,其内部之抽樣TFT係響應來自 AND電路GAE1之偶數掃描信號VIE而導通,並將各自所對鹿 之資料信號線D1及D3上的互補之像素資料信號儲存在各^ 的基準電容元件上。另一方面,基準單元RX 12及RX 14,係 内部之抽樣TFT按照來自AND電路GA01之奇數掃描信號Vl〇 而導通,並將内部資料信號線D2及D4之互補的像素資料作 號儲存在所對應的基準電谷元件上。苐33圖所示之其他構 成,係與第1 8圖所示之構成相同,其在對應部分上附記相 同的參照元件編號,並省略其詳細說明。 在該第3 3圖所示之構成中,即使在通常動作模式時, 顯示奇數及偶數垂直掃描線的信號VO及VE會作用。因而,
571267 五、發明說明(61) ΐί 2中# I的像素會同時被選擇,並可對選擇像素進 订舅料之冩入。 奇數垂直掃描信號V1〇為選擇狀態,水平 t &二二%二蜂輯Η位準之狀態。該狀態下,閘極電路GQ1 於像素PX11及擇閘TQ1&SQ2會導通。由 所以^ BS姑 > =準早7°RX12之抽樣TFT係處於導通狀態, R 文二“ 7平掃描信號H1,即可對像素PX11及基準單元 於低盤二2 ί存^素資料信號D及/D。基準單元RX12,由 Π?Τ么s帚描彳5號V1E為邏輯L位準,所以内部之抽樣 為非*v通狀態,且不對像素ρχΐ2進行資料之寫入。依 =Τ :數水平掃描線驅動成選擇狀態,將像素資料信號 之像素PX11、PX13,並對所對應的基準單元 及γ 1 4 ’寫入互補的像素資料信號/D。 士其次,當對該1列之奇數行的像素完成像素資料之寫 ^打,偶數垂直掃描指示信號VE會變成邏輯H位準,依‘· =,偶數垂直掃描信號V1E會變成邏輯H位準。該 π〗及PX14會被選擇…基準單元011謂「3會被 二:虽對偶數行之水平掃描信號H2、H4依序,皮驅動成選 恶,且對像素PX1 2及px 1 4寫入像素資料信號D時,就 =對應的基準單元RX11ARX13,寫入互補的像素資料信 藉此,對於1列之像素及基準單元,就不會增加内 心號線,而可儲存互補像素資料信號。 在復新時,選擇閉印1至印4及TQ1至TQ4全部處於非導
313545.ptd
571267 五、發明說明(62) 通狀態(通常動作模式指示信號NORM為邏輯L位準)。該狀 態下,與前面之第丨8圖所示之構成同樣,奇數垂直掃描信 號V 1 0及偶數垂直掃描信號v 1 E會選擇性地作用,依此可從 成對之資料線的像素及基準單元中讀出互補資料信號且可 進行感測動作及再次寫入,並完成復新。即使在^情況 下,亦不會增加信號線而可使用互補資料信號而執行復 新0 垂直掃描 數及偶數 復新模式 垂直掃描 一方面, 生成偶數 模式時, 素執行資 成相同, 復新禁止 面之第30 變更奇數 3 5圖中, 利用資料 數行之像 在館存1 料信號D, 第3 4圖係顯示產生 成之一例的示意圖。奇 係在通常動作模式時及 所示之構成中,可按照 直掃描指示信號V0,另 信號VCK的反相器1 80而 因而,在通常動作 之1週期内,對1列之像 前面之第30圖所示之構 之上升及下降,而生成 路之構成,係可利用前 第3 5圖係概略顯示 部分構成的示意圖。第 加的像素資料信號PD係 列在偶數行之像素及奇 資料再配置電路1 8 5 t, 先輸出奇數行之像素資 指示信號V0及VE之部分構 垂直掃描指示信號V0及VE 時產生。因而,該第34圖 時脈信號VCK生成奇數垂 可利用接受垂直掃描時脈 垂直掃描指示信號VE。 該垂直掃描時脈信號VCK 料之寫入。在復新時,與 可響應垂直時脈信號V c K &號I Ν Η V S。復新控制電 圖所示的構成。 行及偶數行之寫入順序之 由外部以光栅掃描順序施 再配置電路185,重新排 素的群組上。亦即,在該 列之像素資料PD之後,首 其次輸出偶數行之像素
313545.ptd 第67頁 571267 --—-- 五、發明說明(63) ί ΐ 8,5 :#1J —- 第36圖係顯示該變更 例的示意圖。第36圖ϊ > 千知電路3之構成之一 水平掃描時脈信號職與水水平平掃掃;;電;;3係包含有:按照 移位動作的奇數水平移位粉户知描開始扣不信號STH而進行 位暫存器190之輸出芦號盆存^ 190 ;接受該奇數水平移 HCK依序進行移位^二二t上按照水平掃描時脈信號 受該等之奇數水平移::Λ平移位暫存器192;以及接 192之輸出信號與梵 子15190及偶數水平移位暫存器
Hfn的緩衝器194、^ 5儿ΙΝΗΗ而輸出水平掃描信號Η1... 平掃描之最終行的捃^平掃描信號Hfn,係顯示對水 有:接受奇數::2 =描信號。該緩衝器m係包含 輸出水平二 暫3存器190之輸出信號以對奇數行 水平移位暫存器192之 ·號的緩衝電路;以及接受偶數 信號Η2、Η4、...的緩衝電路以以對偶數行輸*水平掃描 因而’藉由利用該第g — 圖所示之資料再配置電:圖,所不之構成,即可利用第35 之寫入後,對偶數行 在對奇數仃完成像素資料 另外,取代ί = 資料:寫入。 入1列之像素内的情況,-次將資料同時寫 入,即可容易對:的偶數行及奇數行的像素進行寫 上所述’若依據本發明之實施形態4,m將鄰接 571267 五、發明說明(64) 行之内::料信號線以成對之方式 並進行像素資料之復斩,gp π # ±你立補彳0唬線對上 可減低顯示像素矩ί:佔=低内;線佔有面積,依此 j减低感測放大器之仂古;^^ 低感測動作時之消耗電流。 之佔有面積,又可減 [實施形態5 ] 的干ί 3Θ7圖ί f7: ΐ發明實施形態5之像素之構成之-例 黑而G t,像素ΡΧ係包含有:響應掃描線2。5 #· 資料;通時,取人内部資料信號線20 6上之 貝枓仏號D的Ν通道M0S電晶體(tft)2〇〇 體(m)m而提供之電壓的電壓保持電容 電壓保持電容το件20 1之充電電壓而導通,以傳遞電源 = N通道M〇S電晶體2 02 ;以及按照介以、該 M0S電曰θ體20 2而提供之電流所發光的有機電致發光元件 (EL)203 〇 該電源電壓Vdd,例如為10V,電壓保持電容元件2〇1 之電極節點係保持於接地電壓或電源電壓Vdd位準。第37 圖中’係顯示電壓保持電容元件201之主電極連接在接地 節點上的情況。 ^ 該第3 7圖所示的像素PX,係利用有機EL元件,並按照 電[保持電容元件201之充電電壓’形成對有機el元件203 之供給電流,並按照該供給電流決定有機EL元件2 0 3之發 光/非發光。因而,即使對於使用電壓保持電容元件2 〇 1並 利用充電電壓驅動有機EL元件2 0 3的構成,亦可利用前面
571267 五、發明說明(65) ^一~ --— 之實施形態1至4所示的構成。 另外,在該第37圖所示之構成中, 的MOS電晶體202與有機EL元件2〇3,亦可交換其位件駆。勤用 =:上所述,右依據本發明之實施形態5,則以 EL兀件構成像素PX,即可實現高效率的顯示裝置。又,機* 由進行復新ίΜ乍,即可長期穩定地保持電麼保持 : 201之充電電且可減低該t電電壓保持用&消耗功牛 率 〇 [實施形態6 ] 第38圖係概略顯示本發明實施形態6之構成的示惫 圖。第38圖中,像素PX係包含有:響應掃描線2〇5上之 直掃描信號V而導通,以抽樣資料信號線2 〇 6上之像素^+ 信號D的抽樣TFT210 ;保持介以抽樣TFT21〇而提供之電 信號的電壓保持電容元件21 1 ;以及響應該電壓保持電= 元件211之一方電極節點(電壓保持節點)215之電壓與相& 電極214之間的電壓差而驅動的液晶元件212。電壓j呆持+ 容元件2 1 1之另一方面電極節點,係耦合在共用電極節 2 1 3 上。 ” 如該第3 8圖所示,即使在使用液晶元件2 1 2以作為顯 示像素元件的情況,亦可按照電壓保持電容元件2 1 1所保 持的電歷而驅動液bb元件2 1 2。該液晶元件2 1 2,係按照相 對電極2 1 4與驅動液晶元件2 1 2之電壓保持節點(像素電極) 的電壓差而施加像素驅動電壓’並按照該像素驅動電壓而 決定液晶之指向狀態。
313545.ptd 第70頁 571267 五、發明說明(66) ^^- 在顯示圖像不變化而可進行顯示圖像之保持的情 就沒有特別被要求父流驅動液晶元件,而在只要求保 壓之復新的情況,則可利用前面之實施形態丨至4之構成= 執行保持電壓之復新。然而,在使用外部記憶體進行 圖像資料之再次寫入的情況,與通常動作模式時同樣^ 晶70件係被父流驅動。因而,在即使在該内部復新用以 動液晶元件之保持電壓之情況亦維持與利用該外部記憶體 之情況相同之圖像品質的情況,係被要求交流驅動液^ 件。以下,就按照被抽樣之保持電壓而直接驅動液晶元 之情況的構成及動作加以說明。 第39圖係概略顯示本發明實施形態6之顯示裝置之主 要部分構成的不意圖。第3 9圖中,係顯示與配置成i行之 像素PX相關聯之部分的構成。像素ρχι丨及ρχ21,由於呈有 同一構成,所以在第39圖中,對於像素ρχη之構成要&附 η己參照元件編號。像素Ρ X 1 i,係與第3 8圖所示之構成同 樣,包含有抽樣TF T2 1 0、電壓保持電容元件2丨丨及液晶元 件 2 1 2。 對電壓保持電容元件211之主電極介以共用電極線施 加電容器共用電壓Vcap。液晶元件212,係在像素電極上 接受電壓保持電容元件211之電壓保持節點的電壓,並接 雙相對電極線上之電壓Vcnt以作為像素驅動電壓。 對應像素行而配置有互補内部資料線儿及Dr,該等的 互補内部資料線DL及DR,係介以切換電路sGi而連接在共 用圖像資料線7上。切換電路SG i,係與實施形態1同樣,
3l3545.ptd 第71頁 571267 五、發明說明(67) !接受水平掃描信號Hi、通常動作模式指示信號 RM及左致能信號LE的AND電路21 ;接受水平掃描信號 1、通常動作模式指示信號⑽⑽及右致能信號“的and電 = 23^響應AND電路21之輸出信號而導通,導通時將内部 f料信號線DL耦合在共用圖像資料線7上的傳輸閘22 ;以 及響應A N D電路2 3之輸出信號而導通,導通時將内部資料 仏號線DR麵合在共用圖像資料線7上的傳輸閘24。 像素PX,係每隔1行交互連接在内部資料線DL及⑽ 上。然而,有關該像素P X之配置,係與實施形態工同樣, 只要在内部資料線DR及DL上連接有數目相同的像素即可。 在復新笔路中’互補信號線CL及CR,係介以響應閉鎖 指示信號0 TRAP而選擇性導通的傳輸閘TR1及tR2搞合在感 測放大器SA上。更且,響應復原指示信號0 1”而選擇性 導通,並配置有反轉感測放大器SA之感測/閂鎖信號而傳 遞至互補信號線CL及CR上的傳輸閘TR3及TR4。 對互補#號線C L及C R ’更與實施形態1等同樣,配置 有響應復新4曰示仏號S E L F而將内部資料信號線d ^及d r耗人 在互補信號線CL及CR上的分離閘iGi ;以及響應預充電指" 示信號4 PE而將互補信號線CL及CR預充電且等化成中間胃電 壓位準之預充電電壓VM的預充電/等化電路PEQ。 3 ~ 第39圖所示之構成’中就像素PX之配置而言,亦可採 用與實施形態1、2及4同樣的配置。亦即,亦可對應像素 PX之各行而配置内部資料信號線,將内部資料信號^線’、 耦合在互補信號線對;又,亦可對應像素而在各^素=1
313545.ptd 第72頁 571267 五、發明說明(68) 〜 ~ 配置有基準單元。無論在 果。 了的配置上皆可獲得相同的效 通常動作模式時的動作 照垂直掃描信號以選擇像素以之歹,;只,形您1相同,可按 號Hi而選擇像素行,並對選擇行之傻ς ί按照水平掃描信 像素資料信號,而被寫入 素"以抽樣TFT寫入 電容元件而佯 &曰_ *像素貝料信號可利用電壓保持 對應之電厂=;電;::iL2f在像素電極上接 電極2壓件211而保持的電麼,並按照相對 /、人有關復新時的動作,係參 作用而分籬PJ T「A植、x 设新才日不k號SELF會 輕合在並將所對應之内部資料線DL謂 stvs產生時r上。虽復新垂直掃描開始信號 升,而使門維ί 下一個垂直掃描時脈信號VCK之上 行該選擇2直掃描信號V1驅動成選擇狀態,可執 像素ρχ,持電壓的復新。在該復新時,各 準之像素二Ϊ 極性反轉。亦即’儲存邏輯以立 至對應邏:L位的/夕V各係在從對應邏輯Η位準之電壓位準 電壓。輯 準之像素貨料的電壓位準,會轉換其保持 對最Ϊ = 1圖框之像素的復新結束時(第4〇Α圖中以Vm顯示 會反^ 1的垂直掃描信號)’相對電極之電壓Vcnt的極性 :短第4〇 A圖中,係顯示該相對電極電壓Vent,從 準轉換成邏輯L位準之狀態作為一例。在復新時各
571267 五、發明說明(69) ~ ,藉由反 然施加在 是施加在 像素的復 資料,係 t之電壓 專效地全 ms左右, 保持電壓 比復新週 響,且不 保持電壓 $素之保持像素資料,會使電壓極性反轉。因而 相對電極電壓Vcnt之極性,在像素ρχ+,雖 像素電極與相對電極之間的 =二m之電壓的極性會反轉,且在心: 邏:hJV各液晶70件會交流驅動。❻是,像素 邏輯Η位準及邏輯L位準之2值資料。 # μ I圖#框之像素的復新時,在相對電極電壓Vcn 部:i止’各像素之保持資料的邏輯位準會 =一古。然而,液晶元件之響應時間,例如為3 0 之%復新之週期,例如為1 6 m S左右,即使 期還十分地長,不^於其液晶元件之響應會 會發生畫質之劣會對顯示圖像發生不良影 之復ί此可乂 Λ,1驅動各像素之液晶元件並進行 第4 Ο B圖係概略顧-丄 千立m / ΛΌ .、、員不相對電極驅動部之構成之一例的 不思圖。第40Β圖中,如m ^ ^ ^ ^ ^ 相對電極驅動電路230,係接受垂直 掃描開始信號STVS盥te、且 艾又土且 茂v +上且 與振盛信號0 VS0,以生成相對電極電 壓Vent。振盪作铗ν〇Λ ^ 蛉中,*木价二Γ 0 vso ’係從第10圖所示之振盪電路55 ^ 〇〇〇 ^ ^脈信號來利用。相對電極驅動電 路ϋ,係在復新摄十A ^
^ ^ . 、、式中,當發生垂直掃描開始信號STVS ^ U ^ ^ "中元成最終列之像素的復新,而當復 新禁止信號作用時,合 田1文 ,,..L ^ 會變更相對電極之電壓Vent的電壓極 性0猎此,當I圖框夕你士 M ^ <像素的復新完成時,會變更相對電
313545.ptd 第74頁 571267 五、發明說明(70) 一'---. 極電壓極性,而在復新時可交流驅動各液晶元件。 另,,該相對電極驅動電路23〇,係在通常動作模 時,在每一垂直掃描時切換相對電極之電壓Vcnt的電' x 性。因而,對該相對電極驅動電路23〇,施加通常動 式指不信號NORM、垂直掃描時脈信號VCK及垂直掃描私 信號STVS,亚可按照動作模式變更相對電極電壓極性σ 更週期。 變 第41 Α圖係顯示本發明實施形態6之復新時之動作的俨 號波形圖。以下,係參照第4 1 A圖說明第3 9圖所示之稽斩^ 電路的動作。 ’ 在復新模式時,振盪信號0 VS0,係在預定週期進行 振盪動作。按照該振盪信號0 V s 0,決定垂直掃描期間。 當振盪信號0 VS0上升時,首先禁止信號INH v會按照未圖 示之復新禁止信號INHVS而在預定期間變成邏輯Η位準,且 選擇列會被驅動成非選擇狀態。預充電指示信號0 ρΕ會響 應該禁止信號INVH之作用而作用,而互補信號線“及“會 預充電至預定電壓VM,又,所對應之内部資料信號線儿及 dr會介以分離閘IGi而耦合在互補信號線CL&⑶上,而該 等之内部資料信號線DL及DR亦會預充電至預充電電壓v/。 感測放大器驅動信號0 P及0 N,亦會響應禁止信號之 作用而不作用’感測放大器亦會依此而不作用。 當禁止信號INHV不作用時,就會按照垂直移位暫存器 之輸出信號,而使下一個垂直掃描線之垂直掃描信號 用。閉鎖指不信號0 TRAP,係按照禁止信號INHV《作用而
313545.ptd 第75頁 571267 五、發明說明(71) 處於邏輯Η位準,傳輸閘TR1及TR2處於導通狀態,感測放 大器SA耦合在互補信號線CL及CR上。該狀態下,復原指示 信號0 INV處於非作用狀態而傳輸閘TR3及TR4處於非導通 狀態,可防止互補信號線CL及CR介以該等的傳輸閘TR1至 TR4而電性短路。 當列選擇信號V i被驅動成選擇狀態之後經過預定時間 時’閉鎖指示信號0 TRAP會作用,傳輸閘TR1及TR2變成非 導通狀態,感測放大器SA與互補信號線Cl及CR會被切離。 該f悲下’介以内部資料線D L或d R而從選擇像素已讀出的 電壓會傳輸至感測放大器SA,並將傳輸閘TR1及TR2形成非 導通狀恶’且切離感測放大器SA與互補信號線“及CR,藉 此可將從選擇像素傳輸之電壓信號(電荷)閉鎖在感測放大 器之感測節點上,以減少感測放大器SA之感測節點的負荷 並以高速進行感測動作。 當感測放 復原指示信號 測放大器SA之 CL及CR上,並 像素資料相反 線DR及DL之資 内。該狀態下 號。例如,最 素,係在復新 號0 TR4會導通,感 接在互補信號線 遞與原來讀出之 該内部資料信號 之原來的像素 轉的像素資料信 資料信號的像 之像素資料信
Ab A完成感測動作,並變 必INV會作用,傳輸閘TR3及 感測節點會以相反的狀態連 對内部資料信號線DL及DR傳 的邏輯之資料信號。傳輸至 料^號係寫入處於選擇狀態 、,對選擇像素儲存邏輯經反 初儲存電源電壓位準之像素 70成時’儲存接地電壓位準
571267 五、發明說明(72) 當振盪信號Φ V S 〇再次上升時,就會對該選擇列之像 素完成保持電壓之復新,内部資料信號線D L及D R與互補信 號線CL及CR會回復到預充電狀態,感測放大器SA不會作 用’而預充電/等化電路PEq會作用。傳輸閘TR3及TR4變成 非導通狀態,又,傳輪閘TR1及TR2會按照禁止信號INHV之 作用而導通以將感測放大器SA之感測節點連接在互補信號 線CL及CR上,感測放大器SA之感測節點可預充電至預充電 電壓Vm。 藉此,在對全像素執行復新之1個復新週期中,可對 全像素將資料信號之邏輯位準予以反轉後再次寫入。 第4 1 B圖係顯示產生像素資料傳輸控制信號之部分構 成之一例的示意圖。第4 1 B圖中,復原指示信號0 I n N,係 從響應來自接受感測放大器驅動信號0P之延遲電路240的 延遲感測放大器驅動信號之上升而被設定且響應禁止信號 INHV而被重設的設定/重設正反器242輸出。延遲電路240 之延遲時間,係感測放大器SA作用,並完成其感測動作而 直至感測節點之電壓穩定化為止所需之時間以上的時間。 亦可對延遲電路2 4 0提供感測放大器驅動信號0 N。又,亦 可在禁止信號I NHV不作用且經過預定時間後使該復原指示 信號0 INN作用。 閉鎖指示信號0 TRAP,係從響應禁止信號OHV之作用 以生成具有預定時間寬度之單觸發脈衝信號的單觸發脈衝 產生電路244輸出。該單觸發脈衝產生電路244所產生之脈 衝信號的脈寬,係感測放大器驅動信號0 N及0 P作用為止
571267 五、發明說明(73)
所需要的時間程度。亦可在感 指示信號0 T R A P不作用,又亦 該閉鎖指示信號0 TRAP不作用 的負荷有可能因感測動作時發 動作,較佳者為,感測動作開 不作用。 測放大器SA作用前使該閉鎖 可在感測放大器SA作用後^吏 。感測放大器SA之感測節點 生變化而無法正確進行感測 始前,閉鎖指示信號Θ TRAP 該閉鎖指示信號4 TRAP,亦可從響應禁止信號lNHVt 上升而被設定並響應感測放大器驅動信號0 p之上升而被 重設的設定/重設正反器之輸出Q生成。 斤另外,相對電極,係對全像素共同配置。然而,亦可 ^每一垂直掃描線上分割該相對電極,且在以垂直掃描線 單位各別完成相對電極之復新時構成反轉其電壓極性的狀 態。 如以上所述,若依據本發明之實施形態6,則在利用 保持電壓而直接驅動液晶元件的情況,於復新時反轉像素 之保持電壓極性且相對電極之電壓亦於復新完成時反轉其 極性,就能以低消耗電流且穩定而不會降低顯示圖像之品 質的方式,進行保持電壓的復新。 [實施形態7 ] 第4 2圖係概略顯示本發明實施形態7之顯示裝置之主 要部分構成的示意圖。第42圖中,係代表性地顯示排列成 2列3行之像素ρχΐ 1至PX1 3及PX21至 PX23。對於整齊排列於行方向的像素分別排列有内部資料 信號線DL 1至DL3,且對應整齊排列配置於列方向的像素,
313545.ptd 第78頁 571267 五、發明說明(74) 配置有垂直掃描線VL1及VL2。 分別對應内部資料信號線DL 1至DL3,而設有行選擇閘 SGT1至SGT3 〇該等的行選擇閘SGT1至SGT3係包含有:接受 與通常動作模式指示信號NORM相對應之水平掃描信號H(H1 至H3)的AND電路GA;以及當該AND電路GA之輸出信號變成 邏輯Η位準時導通,且導通時將所對應之内部資料信號線 DL(DL1至DL3)連接在共用圖像資料線CDL上的傳輸閘ΤΑ。 像素ΡΧ11至ΡΧ13及ΡΧ21至ΡΧ23之各個,由於具有同一 構成,所以在第42圖中,代表性地顯示像素PX1丨之構成。 像素PX1 1係包含有:響應垂直掃描線VL1上之垂直掃描信 说線V1而導通’用以取入内部資料信號線d l 1上之資料信 號的抽樣TFT200 ’用以保持該抽樣TFT200所取入之電壓的 電壓保持電容元件201;連接在電壓保持電容元件與電容 器共用電極線2 2 2 a之間,且在其閘極接受復新指示信號 REF1的N通道M0S電晶體(TFT)250 ;按照電壓保持電容元件 2 〇 1之充電電壓’而彳文電源線2 2 0供給電流的μ 〇 s電晶體 2 0 2,以及按照Μ 0 S電晶體2 0 2所供給的電流而發光的£ l元 件2 0 3。該EL元件2 0 3之另一方電極節點係耦合在接地節點 上0 第4 2圖中’電源線2 2 0,雖係顯示對應各列之各個而 設,但是電源線22 0係對全像素而共同耦合。又,電容 電極線222a及22 2b,係顯示分別設在各列之各個上。#然° 而,該等的電容器電極線22 2a及222b,亦可對全部的= 共同耦合。電容器電極線222a及222b之電壓,亦可為接地
313545.ptd
571267 五、發明說明(75) 電壓’或電源電壓VCC位準,或中間電壓位準。 。在通常動作模式時,通常動作模式指示信號N〇RM為邏 輯Η位準,又,復新指示信號⑽以至REF2全部為邏輯η位 準。因而’在像素ΡΧ11至ΡΧ13及ΡΧ21至ΡΧ23中,MOS電晶 體2 5 0係全部處於導通狀態,電容元件2 〇丨之電極節點,係 刀別輕a在電谷器電極線222a及222b上。在選擇垂直掃描 線VL(VL1或VL2)之狀態下,藉由將水平掃描信號…至”依 序驅動成作用狀態,即可對像素PX11SPX13及^以至^” 寫入像素資料信號。 另 方面,如第43A圖所不,在進行像素資料信號之 j持的復新模式時,通常動作模式指示信號肋〇被設定成 邏輯L位準,行選擇閘別口至SGT3、…全部變成非導通狀 態,内部資料信號線DL1至DL3與共用圖像資料線cdl合祧 切離。該狀態下,如第侧所…度將復 REF全部設定成邏輯L位準之後,就以預定的間隔在預定期 間内依序上升至邏輯Η位準。當該復新指示信號REF(REF1, REF2)為邏輯L·位準時,在像素Ρχ(ρΧ1丨至ΡΧ13及ρχ21至, ΡΧ23)中,MOS電晶體250會處於非導通狀態,電壓保持電 ^元件201之主電極節點會變成浮動(f 1〇ting)狀態。該狀 態下,在電壓保持電容元件2〇1之像素資料保持電壓節點 (儲存節點)的電壓係按照洩漏電流而變化的情況,則電容 器之主電極節點(稱為單元板節點)的電壓位準,亦會因電 容耦合而依此降低。 θ 該狀態下,如第43Β圖所示,在電壓保持電容元件2 〇 i
313545.ptd
第80頁 571267 五、發明說明(76) ' 之儲存節點的電壓PVa,因洩漏電流而降低的情況,由於 該電壓保持電容元件201之單元板節點處於浮動狀態,所 以其電壓位準亦會因電容耦合而依此發生變化。使復新指 =仏號REF^l成為邏輯η位準,使M〇s電晶體25〇形成導通狀 態,^將單元板節點連接在電容器電極線222 (222a,222b) 上。藉此,單元板節點之電壓pvt),會回復到原來的預充 電電,位準。按照該單元板節點之電壓回復,電荷會注入 儲存節點上,而儲存節點之電壓pVa會回復到原來的電壓 位準^抽樣TF T2 0 0處於關斷狀態,可進行電荷泵動作以注 入電荷)。因而,藉由將該M〇s電晶體25〇 形成導通狀態,即可利用電荷栗再次 1人等於儲 子即點之流出電荷量的電荷量,俾使電壓保持電容元件 之保持電壓可回復到原來的電壓位準。藉此,EL元件 可進仃因其供給電流而使發光度不同的色調顯示, 』,在電壓保持電容元件2〇1之儲存節點的電壓,為中 堅位準的情況,亦可正確地復原為原來的電壓位準。 復新指示信號REF1、REF2,係在使用與垂直掃描電路 盪,2移位暫存器並藉由在復新模式時,使振盪電路振 生成^以該振盪信號使移位暫存器進行移位動作即可容易 可)。、要利用與垂直移位暫存器之構成相同的構成即 大辱,而丄在該第4 2圖所示之構成的情況,不需要感測放 位口隼而簡單利用電容器之電荷泵動作即可將原來的電壓 /予以復原,且即使使用有機E L元件以進行色調顯示的
571267
五、發明說明(77) 情況,亦可確實地進行保持電壓之復新。 另外,在上述之構成中,復新指示信號REF係以各^ 單位依序作用。然而,亦可對全像素同時使復新指示Μ 作用。 s銳 又,即使採用液晶元件以取代該有機EL元件的情况 亦可藉由利用同樣的構成’使原來的電壓位準復原。在、 晶元件交流驅動的情況,則變更相對電極電壓之極性。液 如以上所述, 保持有機EL元件之 gp可正確地復原中 $行色調顯示像素 若依據本發明之實施 驅動電壓的電容元件 間電壓位準的電壓, 資料之復新。 形態7 ’則構成使 進行電荷泵動彳乍, 且能以低消耗功率
β上, &像素的電 中讀入復新 _ #像素資 右依據本發 壓’如此就 用的像素資 料。 明’則構成 不需要從外 料信號,而 在内部復新 部之SRAM或 能以低消耗 用以驅動顯 視頻記憶體 電流來復新
第82頁 571267 圖式簡單說明 [簡式之簡單說明] 第1圖係概略顯示本發明顯示裝置之整體構成的示意 圖。 第2圖係概略顯示本發明實施形態1之顯示裝置之主要 部分構成的示意圖。 第3圖係概略顯示第2圖所示之顯示像素構成的示意 圖。 第4圖係概略顯示第3圖所示之顯示像素之剖面構造的 示意圖。 第5圖係顯示第1圖所示之移位時脈切換電路之構成之 一例的示意圖。 第6圖係概略顯示第1圖所示之垂直掃描電路之構成的 示意圖。 第7圖係顯示本發明實施形態1之顯示裝置之通常動作 模式時之動作的時序圖。 第8圖係顯示第6圖所示之垂直掃描電路之動作的時序 圖。 第9圖係顯示本發明實施形態1之顯示裝置之復新模式 時之動作的時序圖。 第1 0圖係顯示第1圖所示之復新控制電路之構成之一 例的示意圖。 第1 1圖係顯示第1 0圖所示之復新控制電路之動作的時 序圖。 第1 2圖係顯示用以控制第1圖所示之復新控制電路之
313545.ptd 第83頁 571267 圖式簡單說明 復新電路部分構成之一例的示意圖。 第1 3圖係顯示第1 2圖所示之復新控制電路之動作的時 序圖。 第1 4圖係顯示本發明之實施形態之變更例的示意圖。 第1 5圖係顯示產生第1 4圖所示之右/左致能信號之部 分構成之一例的示意圖。 第1 6圖係顯示產生第1 5圖所示之右/左致能信號之動 作的時序圖。 第1 7圖係顯示本發明實施形態1之1行之像素部之分割 構成的示意圖。 第1 8圖係顯示本發明實施形態2之顯示裝置之主要部 分構成的示意圖。 第1 9圖係顯示第1 8圖所示之顯示像素矩陣之復新時之 資料線讀出電壓的示意圖。 第2 0圖係顯示本發明之實施形態2之變更例之主要部 分構成的不意圖。 第2 1圖係概略顯示本發明實施形態3之顯示裝置之主 要部分構成的示意圖。 第2 2圖係更具體顯示本發明實施形態3之顯示裝置之 主要部分構成的示意圖。 第2 3圖係顯示本發明實施形態3之顯示裝置之復新控 制部構成之一例的示意圖。 第24圖係顯示第22圖及第23圖所示之電路動作的時序 圖0
313545.ptd 第84頁 571267 圖式簡單說明 第2 5圖係顯示本發明實施形態3之變更例的示意圖。 第2 6圖係顯示本發明實施形態3之變更例2之構成的示 意圖。 第2 7圖係顯示本發明實施形態4之顯示裝置之主要部 分構成的示意圖。 第28圖係顯示產生第27圖所示之奇數/偶數垂直掃描 指示信號之部分構成之一例的示意圖。 第2 9圖係顯示第2 7圖所示之顧示裝置之動作的時序 圖。 第3 0圖係概略顯示本發明實施形態4之顯示裝置之復 新控制部構成的示意圖。 第3 1圖係顯示本發明實施形態4之變更例的示意圖。 第32圖係顯示第30圖及第31圖所示之電路動作的時序 圖。 第3 3圖係概略顯示本發明實施形態4之顯示裝置之變 更例2之主要部分構成的示意圖。 第34圖係顯示第33圖所示之奇數/偶數垂直掃描選擇 信號產生部構成之一例的示意圖。 第3 5圖係概略顯示本發明實施形態4之資料寫入部構 成之一例的示意圖。 第3 6圖係概略顯示本發明實施形態4之變更例2之水平 掃描電路構成之一例的示意圖。 第3 7圖係顯示本發明實施形態5之像素構成的示意 圖0
313545.ptd 第85頁 571267 圖式簡單說明 第3 8圖係顯示本發明實施形態6之像素構成的示意 圖。 第3 9圖係概略顯示本發明實施形態6之顯示裝置之主 要部分構成的示意圖。 第4 Ο A圖係概略顯示第3 9圖所示之顯示裝置之復新時 之動作的示意圖;第40B圖係概略顯示驅動第39圖所示之 相對電極之部分構成的示意圖。 第4 1 A圖係概略顯示第3 9圖所示之顯示裝置之復新時 之内部動作的信號波形圖;第4 1 B圖係概略顯示產生第3 9 圖所示之復原指示信號及閉鎖指示信號之部分構成之一例 的示意圖。 第4 2圖係顯示本發明實施形態7之顯示裝置之主要部 分構成的不意圖。 第43A圖係顯示第42圖所示之顯示裝置之復新時之動 作的信號波形圖;第43B圖係顯示復新時之電壓保持電容 元件之電極電壓變化的示意圖。 第44圖係概略顯示以往顯示裝置之整體構成的示意 圖。 第4 5圖係顯示以往顯示裝置之像素構成之一例的示意 圖。 第4 6圖係顯示以往顯示裝置之保持電壓變化的示意 圖。 第4 7圖係顯示以往顯示裝置之驅動電壓變化的其他 例0
313545.ptd 第86頁 571267 圖式簡單說明 第48圖係概略顯示以往 意圖。 住.、肩不裝置之主要部分構成的示 示之顯示裝置之動作的時序 第4 9圖係顯示第4 8圖所 圖 圖。第50圖係概略顯示以往顯示系統構成之—例的示意 【元件編號之說明】 1 顯示像素矩陣 2 番古权u 7lC ^ 盂直知描電路 不十W描電路 4 ^ ^ ^ 4 連接控制電路 ·· 復新控制電路6 復新電路 7 ' ?b ' 1013 ' CDL共用圖像資料線 8 移位時脈切換電路 8a、8b、8c選擇電路 8aa、8ab、8ba、8bb、8Ca、8cb、21、23、71、90、 134 > 140 > GA、 GA01、 GA02、 GAE1、 GAE2、 GQ1至GQ4 AND電路 8ac、 8bc、 8cc、 61、 80、 115、 141、 164、 165、 173、 181、182 OR 電路 11 水平移位暫存器
1 2、51 缓衝電路 1 5、1 0 1 2、1 1 21 共用電極線 22、24、28、29、81、85、110、111、Π2、113、TA、 TR1至TR4 傳輸閘
25、210、1101、1131 抽樣 TFT
313545.ptd 第87頁 571267 圖式簡單說明 26、201、211、1103、1132 電壓保持電容元件 27 液晶驅動部
27a、1 134 像素驅動TFT 27b、1 135 透明電極 27c 内部像素節點
30、31 P通道 TFT
32、33、130、131、132、133 、250 N 通道 TFT
34至 36 TFT 彩色濾光片 液晶 振盪電路 4 0、2 1 4、11 0 5、1 1 3 6 相對電極 41 金屬層 42 43 玻璃基板 44 50 垂直移位暫存器55 55a 環形振盪器 55b、62、82、83、84、86、96、170、180、IV 反相器 5 6、1 9 4 緩衝器 57、59、60、65、171、172 > 244 單觸發脈衝產生電路 58 計數器 66、 68、174、176、178、242 設定 / 重設正反器 67、 175、177、24 0 延遲電路 69、179 反轉延遲電路 70 顯示裝置 95 EXOR電路 97、98圖像資料線 100 基準電晶體 101 基準電容元件 1 2 0、1 2 0 i、1 2 0 j 讀出閘 122 共用資料匯流排
313545.ptd 第88頁 571267 圖式簡單說明 122a 、 122b 共用資料線 124 ^ 152 輸出電路 125 預充電電路 142 感測系統復新控制 電路 150 > 154 主放大器 160 1時脈延遲電路 162 T型正反器 185 資料再配置電路 190 奇數水平移位暫存 器 192 偶數水平移位戰存 器 200 > 202 TFT 203 有機電致發光元件(EL) 204 > 220 電源線 205 掃描線 206 内部資料信號線 212 >1102 液晶元件 213 共用電極節點 215 電極貞卩點 222a 、 222b 電容is共用電極線 230 >1122 相對電極驅動電路 1001 單位顯示像素 1002 液晶顯示4 1003 垂直掃描電路 1004 > 1007 移位暫存器電路 1005 > 1008 緩衝電路 1006 水平掃描電路 1009 開關電路 1010 掃描線 1011 資料線 1104 寄生電容
313545.ptd 第89頁 571267 圖式簡單說明 1106 電壓保持節點 1120 共用電極驅動電路
1133 内部節點 1 2 0 0 CPU 1 2 0 2 外部記憶體 1 20 4 顯示裝置 CL 、 CR 、 CLi 、 CRi 、 CLj 、 CRj 信號線 D1至D4、DL、DR、 CRi、CLi 資料信號線 DL1、DL2、DR1、DR2、DLi、DRi 資料信號線 DS 延遲輸出信號 HI至H4、Hi、H j 水平掃描信號
HCK、/HCK 水平掃描時脈信號 I G、IG 1、IG 2、IG i 分離閘 INHH 多重選擇禁止信號 INHV 禁止信號 INHVN 通常禁止信號 INHVS 復新禁止信號 L E 左致能信號 NG NAND電路 NORM 通常動作模式指示信號 PD 像素資料信號
PEQ 預充電/等化電路 PGA、PGB 像素群 PX、PX11 至 PX14> PX21 至 PX24、PXli、PX2i 像素 RE 右致能信號 REF1、REF2、SELF 復新指示信號
313545.ptd 第90頁 571267 圖式簡單說明 RST 重設信號 RX1 1至 RX14、RX1i、RX2i SA 、 SA1 、 SA2 感測 SGI > SG2 > SGi > SGj
SRI 、 SR2 、 0 VSO 、 φ VS
STH
STV
STVN
STVS
STVV SW 開關元件
TQ1至 TQ4、SQ1至 SQ4 VI 、 V2 、…Vm 、 Vi VCK
Vent 驅動電壓 VSN 時脈信號
Vcom 共用電極電壓 0 P、0 N 感測放大器 0 VN > / 0 VN通常垂直掃 Φ VS 復新垂直掃 Φ TRAP 閉鎖指示信 Φ INV 復原指示信 基準單元 放大器 切換電路 輸出信號 水平掃描開始指示信號 垂直掃描開始信號 通常垂直掃描開始信號 復新垂直掃描開始信號 正常垂直掃描開始信號 TE 測試致能信號 選擇閘 垂直掃描信號 垂直掃描時脈信號 Vref 基準電壓 0 1、φ 2脈衝信號 Φ PE 預充電指示信號 驅動信號 描時脈信號 描信號 號 號
313545.ptd 第91頁

Claims (1)

  1. 571267
    -—iJl_in〇6936 申%專利範圍 I 種顯示裝置,係包含有· 排列成列及行的複數個像素元件(2 7 ); 而配$數條掃描線(V1,V2; V10,V1E),對應各上述列 蟓 擇作號|用以傳遞各個對於其對應列之像素元件的選 複數條資料線(DL1,DL2, DR1,DR2; d4), 上述杆而d职 可應 件的資二二二:用以傳遞各個對於其對應行之像素元 而配$數個選擇電晶體(25),各個對應上述像素元件 、’且各個響應其對應的掃描線之信號而將所對 …、貝料線之資料信號傳遞至所對應的像素元件上; =持電容元件(26; 21〇),對應各上述選擇電’ ^ ’用以保持施加至所對應之像素元件上的電曰斤旦 ,以及 兒i 掊恭Ϊ新ί構(2,1 2 3,4 5 6,7),響應復新指示,讀出上述保 柱二t ^件之保持電壓,用以按照該讀出之保持電壓 口 ^ ^设新上述保持電容元件之保持電壓。 4
    3]3545.pic 第92頁 1 ·1申二專广範圍第1項之顯示裝置,其中上述復新機構 2 以,3,/,7),係包含有: 再 3 、貝料線控制電路(丨G丨,丨G2 ),響應上述復新指示, 4 用、將上述資料線輕合在對應上述行而配置之 ’、 5 號線^cL,CR; 〇1至C4)上; 補仏 6 電壓設定機構(PEQ),響應上述復新指示而選擇 7 地作用 於作用時將上述互補信號線對設定在預定電 7 7 日 --—^Μ_9Π〇6936 厶年 /、-申請專利範圍 屡位準上· 认^差動放大機構(SA),響應上述德雜托-、e 一乍用,於作用時將所對應的互補俨,:不而選擇性 仃差動放大;以及 補仏就線對之電壓進 列造擇機構(2 ),響應上述 將上述掃描線驅動七、,e樓业…是新私不,以預定順序 元件(26)耦合在資。恶以將所對應的保持電容 之顯示裝置,其中上述復新機構 示以丨5),在預定週期内響應上述復新指 用以二線控制電路(1G1,1G2),響應上述復新指示, 行而配金ί = ;;擇性地耗f在用以產生對應上述 ^ 互補彳°號的互補物號線對(CL,CR )上; 而配=壓初期設定電路(PEQ),對應上述互補信號線對 定★彳於作用日寸將所對應的互補信號線對設定在預 又包位位準上; 對之放大電路(SA),於作用時將上述互補信號線、 对之电位進行差動放大; 順序』t T機構(2)’響應上述復新要求信號,以預定 合在m tf λ述複數條掃描線以將上述保持電容元件耦 口在=對應的資料線上;以及 性地;ί:ΐ =路(5)’響應上述復新要求信號,選擇 返爸反初期設定機構及上述差動放大機構作
    第93頁 4 571267
    案號 91106936 年η月C曰_修正 六、 申請專利範圍 用 〇 4. 如 中 請 專 利 範 圍第1項之顯示裝置,其中,對應各列而 酉己 置 有 互 補 資 料彳§ 5虎被傳遞之弟一及弟二貢料線(DL ,DR)的 對 且 對應各上述掃描線與上述第一及第二資 料 線 之 一 方 的 交叉部而配置有上述像素元件。 5. 如 中 請 專 利 Arhr 章巳 圍第2項或第3項之顯示裝置,其中上述 掃 描 線 (V 1 0,V 2 0,V 1 E,V 2 E ),係對應各列而排列2條, 而 各 列 之 像 素 元件,係耦合在鄰接行之像素元件不同 的 掃 描 線 上 且排列成鄰接行之資料線(D 1至D 4 )成對 上 述 資 料 線控制電路(I G 1,I G 2 ),係將上述成對之 資 料 線 (D1, D 2,D 3,D 4 )搞合在上述互補信號線對上, 上 述 列 選 擇機構(2 ),係在上述復新指示作用時, 在 選 擇 列 中 選 擇1條掃描線,在各資料線對中將保持電 容 元 件 耦 合 在 1條資料線上,且上述列選擇機構,係在 上 述 復 新 指 示 不作用時,在選擇列中同時選擇2條掃描 線 〇 6. 如 中 請 專 利 範 圍第5項之顯示裝置,其中,在各列中, 更 具 備 有 基 準 電容元件(1 0 1 ),該基準電容元件 (] 10: ,係用以在上述成對的資料線上連接與耦合有像 素 元 件 (27)之 資料線不同的資料線上,保持與所對應 之 保 持 電 容 元 件成互補之貢料相對應的電壓。 7. 如 中 請 專 利 範 圍第1項之顯示裝置,其中上述各像素元 件 (2 7 )係 包 含 有:驅動電晶體(2 7 a ),按照所對應之保
    3]3545.ptc 第94頁 571267 _案號91106936 θ年Η月ς日 修正 六 申請專利範圍 持 電 容 元 件 (25)的 保持電壓選擇性 地導通,且導通 時 將 共 用 電 極 麵 合 在 所對應之像素電 極上;以及配置 於 上 述 像 素 電 極 與 相 對電極之間的液 晶元件(4 0 )。 8. 如 中 請 專 利 範 圍 第 2項或第3項之顯 示裝置,其中上 述 復 新 機 構 3,6 )係更具備有: 反 轉 寫 入 機 構 (TR3,TR4),將上述互補信號線對之 差 動 放 大 機 構 所 放 大的資料信號予 以反轉並寫入所 對 應 之 電 壓 保 持 電 容 元件内;以及 極 性 反 轉 機 構 (2 3 0 ),用以將施加在上述像素元件 之 主 電 極 上 的 電 壓 極性予以反轉者 〇 9〇 如 中 請 專 利 範 圍 第 8項之顯示裝置, 其中上述復新機 構 9 係 當 上 述 像 素 元件之全部結束 1次之保持電壓的復 新 時 就 將 上 述 像 素元件之主電極 的電壓極性予以 反 轉 者 〇 10 •如 中 請 專 利 範 圍 第 1項之顯示裝置, 其中上述像素元件 (27), 係 包 含 有 按 照上述保持電容 元件之保持電壓 而 供 給 電 流 並 予 以 發 光的元件(E L )。 11 •如 中 請 專 利 範 圍 第 1項之顯示裝置, 其中上述複數條資 料 線 係 配 置 成 鄰 接貢料線成對’ 上 述 復 新 機 構 (2,4,5,6,8)5係在上述復新指示作 用 時 將 保 持 電 容 元 件(2 7 )耦合在成 對之資料線的一 方 資 料 線 上 並 將 库馬 合在該一方資料 線上的保持電容 元 件 之 保 持 電 壓 予 以 復新,且在通常 動作模式時,在 成 對 之 資 料 線 的 兩 資 料線上搞合保持 電容元件以對該 等
    313545.ptc 第95頁 571267 修正 案號 91106936 六、申請專利範圍 的保持電容元件寫入傳遞至資料線上的資料。 1 2 .如申請專利範圍第1 1項之顯示裝置,其中更具備有在 測試模式時,用以將上述成對之資料線的電壓信號傳 遞至外部的測試輸出電路(1 5 0,1 5 2 ; 1 5 4 ; 1 5 2 )。 1 3 .如申請專利範圍第1 2項之顯示裝置,其中更具備有在 上述測試模式時,在成對之資料線上將自上述電壓保 持電容元件讀出的電壓信號進行差動放大的差動放大 電路(1 2 0 i,1 2 0 j ),
    上述測試輸出電路,係將各成對之資料線的放大 電壓信號輸出至外部。 1 4 .如申請專利範圍第1項之顯示裝置,其中更具備有對應 各上述保持電容元件而配置,用以儲存與所對應之保 持電容元件之保持資料成互補之資料的複數個基準電 容元件。 1 5 .如申請專利範圍第1 4項之顯示裝置,其中上述基準電 容元件,係在列方向上與上述保持電容元件整齊排列 而S己置。
    313545.ptc 第96頁
TW091106936A 2001-05-30 2002-04-08 Display device TW571267B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001161998A JP2002351430A (ja) 2001-05-30 2001-05-30 表示装置

Publications (1)

Publication Number Publication Date
TW571267B true TW571267B (en) 2004-01-11

Family

ID=19005193

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091106936A TW571267B (en) 2001-05-30 2002-04-08 Display device

Country Status (5)

Country Link
US (1) US7006067B2 (zh)
JP (1) JP2002351430A (zh)
KR (1) KR100516238B1 (zh)
CN (1) CN1178191C (zh)
TW (1) TW571267B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8953111B2 (en) 2010-06-29 2015-02-10 Au Optronics Corporation Pixel array
CN104424906A (zh) * 2013-09-10 2015-03-18 群创光电股份有限公司 部分扫描栅极驱动器的方法及其液晶显示装置
TWI684967B (zh) * 2016-11-08 2020-02-11 聯詠科技股份有限公司 影像處理裝置、顯示面板以及顯示裝置

Families Citing this family (56)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1325966C (zh) * 2002-02-06 2007-07-11 三菱电机株式会社 图像显示装置
JP3889691B2 (ja) * 2002-09-27 2007-03-07 三洋電機株式会社 信号伝搬回路および表示装置
JP4103544B2 (ja) * 2002-10-28 2008-06-18 セイコーエプソン株式会社 有機el装置
JP4074207B2 (ja) * 2003-03-10 2008-04-09 株式会社 日立ディスプレイズ 液晶表示装置
JP4464062B2 (ja) 2003-03-24 2010-05-19 Necエレクトロニクス株式会社 電流駆動回路及び表示装置
US7129925B2 (en) * 2003-04-24 2006-10-31 Hewlett-Packard Development Company, L.P. Dynamic self-refresh display memory
US7928945B2 (en) 2003-05-16 2011-04-19 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
JP4168836B2 (ja) * 2003-06-03 2008-10-22 ソニー株式会社 表示装置
JP3870933B2 (ja) * 2003-06-24 2007-01-24 ソニー株式会社 表示装置及びその駆動方法
GB0316482D0 (en) * 2003-07-15 2003-08-20 Koninkl Philips Electronics Nv Active matrix array device
JP3726910B2 (ja) * 2003-07-18 2005-12-14 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
JP2005234241A (ja) * 2004-02-19 2005-09-02 Sharp Corp 液晶表示装置
JP4044536B2 (ja) * 2004-04-07 2008-02-06 シャープ株式会社 表示制御用回路
JP5105699B2 (ja) * 2004-06-18 2012-12-26 三菱電機株式会社 表示装置
JP4551712B2 (ja) * 2004-08-06 2010-09-29 東芝モバイルディスプレイ株式会社 ゲート線駆動回路
JP4207017B2 (ja) 2004-08-10 2009-01-14 セイコーエプソン株式会社 電気光学装置用基板及びその検査方法、並びに電気光学装置及び電子機器
JP4882322B2 (ja) * 2004-09-17 2012-02-22 日本電気株式会社 半導体装置、回路、これらを用いた表示装置、及びこれらの駆動方法
CN100555375C (zh) * 2004-09-17 2009-10-28 日本电气株式会社 半导体器件、使用该器件的电路和显示设备及其驱动方法
JP2006268028A (ja) * 2005-02-28 2006-10-05 Seiko Epson Corp 電気光学装置用基板、電気光学装置及び電子機器
JP4508122B2 (ja) * 2005-04-11 2010-07-21 セイコーエプソン株式会社 電気光学装置及び電子機器
CN101176141B (zh) * 2005-05-18 2010-06-09 统宝香港控股有限公司 显示装置
JP4241671B2 (ja) 2005-06-13 2009-03-18 ソニー株式会社 画素不良検査方法、画素不良検査プログラム及び記憶媒体
KR101277975B1 (ko) * 2006-09-07 2013-06-27 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 구비한 데이터 드라이버,액정표시장치
JP5211591B2 (ja) * 2007-09-10 2013-06-12 セイコーエプソン株式会社 データ線駆動回路、電気光学装置及び電子機器
US8619055B2 (en) * 2008-04-14 2013-12-31 Microsoft Corporation Active matrix touch sensing
KR101536194B1 (ko) * 2008-05-19 2015-07-13 삼성디스플레이 주식회사 액정 표시 장치와 그 구동 방법
JP2010060648A (ja) * 2008-09-01 2010-03-18 Hitachi Displays Ltd 画像表示装置
TWI419128B (zh) * 2008-10-02 2013-12-11 Lg Display Co Ltd 液晶顯示裝置及其驅動方法
JP5011514B2 (ja) * 2009-03-19 2012-08-29 奇美電子股▲ふん▼有限公司 液晶表示装置の駆動方法及び液晶表示装置
US8941628B2 (en) * 2009-09-07 2015-01-27 Sharp Kabushiki Kaisha Pixel circuit and display device
US8860646B2 (en) 2009-09-16 2014-10-14 Sharp Kabushiki Kaisha Liquid crystal display device
DE102009056319B4 (de) * 2009-12-01 2019-11-21 Universität Stuttgart Regelschaltung
WO2011077925A1 (en) * 2009-12-25 2011-06-30 Semiconductor Energy Laboratory Co., Ltd. Method for driving liquid crystal display device
JP5526976B2 (ja) * 2010-04-23 2014-06-18 セイコーエプソン株式会社 記憶性表示装置の駆動方法、記憶性表示装置、および電子機器
CN101853848B (zh) * 2010-05-18 2012-02-15 友达光电股份有限公司 主动元件阵列基板
US9230994B2 (en) 2010-09-15 2016-01-05 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
TWI420460B (zh) * 2011-05-02 2013-12-21 Au Optronics Corp 電泳顯示器及其驅動方法
JP5886496B2 (ja) 2011-05-20 2016-03-16 株式会社半導体エネルギー研究所 半導体装置
JP5271383B2 (ja) * 2011-05-25 2013-08-21 株式会社ジャパンディスプレイウェスト 液晶表示パネル及び電子機器
US20130021320A1 (en) * 2011-07-18 2013-01-24 Chimei Innolux Corporation Pixel element, display panel thereof, and control method thereof
US8836680B2 (en) * 2011-08-04 2014-09-16 Sharp Kabushiki Kaisha Display device for active storage pixel inversion and method of driving the same
KR20130140445A (ko) * 2012-06-14 2013-12-24 삼성디스플레이 주식회사 표시장치, 전원제어장치 및 그 구동 방법
JP2014032399A (ja) 2012-07-13 2014-02-20 Semiconductor Energy Lab Co Ltd 液晶表示装置
KR20140013931A (ko) 2012-07-26 2014-02-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치
US9087565B2 (en) * 2012-11-20 2015-07-21 Taiwan Semiconductor Manufacturing Company, Ltd. Pre-charging a data line
WO2014084153A1 (en) 2012-11-28 2014-06-05 Semiconductor Energy Laboratory Co., Ltd. Display device
US9594281B2 (en) 2012-11-30 2017-03-14 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US9164641B1 (en) * 2014-05-29 2015-10-20 Parade Technologies, Ltd. In-cell touch scanning modes for simultaneous touch and display
KR102177216B1 (ko) * 2014-10-10 2020-11-11 삼성디스플레이 주식회사 표시 장치 및 표시 장치 제어 방법
CN105989792B (zh) * 2015-01-27 2018-11-16 上海和辉光电有限公司 一种电流控制的显示面板的驱动方法及显示面板
US10235952B2 (en) 2016-07-18 2019-03-19 Samsung Display Co., Ltd. Display panel having self-refresh capability
KR102335396B1 (ko) * 2017-04-27 2021-12-06 주식회사 엘엑스세미콘 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
CN110349535B (zh) * 2018-04-02 2021-01-12 联咏科技股份有限公司 增益放大器
FR3081251B1 (fr) * 2018-05-16 2020-06-05 Microoled Dispositif d'affichage permettant de traiter un double signal d'entree
CN112820225B (zh) * 2019-11-15 2023-01-24 京东方科技集团股份有限公司 一种数据缓存电路、显示面板及显示装置
US11315209B2 (en) * 2020-05-08 2022-04-26 Black Sesame Technolgies Inc. In-line and offline staggered bandwidth efficient image signal processing

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH061306B2 (ja) * 1985-10-30 1994-01-05 株式会社日立製作所 液晶表示装置
US5093807A (en) * 1987-12-23 1992-03-03 Texas Instruments Incorporated Video frame storage system
GB9115401D0 (en) * 1991-07-17 1991-09-04 Philips Electronic Associated Matrix display device and its method of operation
US5627557A (en) * 1992-08-20 1997-05-06 Sharp Kabushiki Kaisha Display apparatus
US5442588A (en) * 1994-08-16 1995-08-15 Cirrus Logic, Inc. Circuits and methods for refreshing a dual bank memory
JPH08221039A (ja) 1995-02-17 1996-08-30 Sony Corp 液晶表示装置及びその駆動方法
US5945972A (en) * 1995-11-30 1999-08-31 Kabushiki Kaisha Toshiba Display device
JPH09258168A (ja) 1996-03-19 1997-10-03 Hitachi Ltd 液晶表示装置
JPH10228012A (ja) 1997-02-13 1998-08-25 Nec Niigata Ltd Lcd表示装置
JP3533074B2 (ja) * 1997-10-20 2004-05-31 日本電気株式会社 Vram機能内蔵のledパネル
JP3279238B2 (ja) * 1997-12-01 2002-04-30 株式会社日立製作所 液晶表示装置
JPH11326874A (ja) * 1998-05-15 1999-11-26 Seiko Epson Corp 反射型液晶装置及び反射型プロジェクタ
KR100268904B1 (ko) 1998-06-03 2000-10-16 김영환 Tft-lcd 구동 회로
EP1020840B1 (en) * 1998-08-04 2006-11-29 Seiko Epson Corporation Electrooptic device and electronic device
US6486470B2 (en) * 1998-11-02 2002-11-26 1294339 Ontario, Inc. Compensation circuit for use in a high resolution amplified flat panel for radiation imaging
US6597329B1 (en) * 1999-01-08 2003-07-22 Intel Corporation Readable matrix addressable display system
JP4073107B2 (ja) 1999-03-18 2008-04-09 三洋電機株式会社 アクティブ型el表示装置
KR100701892B1 (ko) * 1999-05-21 2007-03-30 엘지.필립스 엘시디 주식회사 데이터라인 구동방법 및 그를 이용한 액정 표시장치

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8953111B2 (en) 2010-06-29 2015-02-10 Au Optronics Corporation Pixel array
CN104424906A (zh) * 2013-09-10 2015-03-18 群创光电股份有限公司 部分扫描栅极驱动器的方法及其液晶显示装置
TWI684967B (zh) * 2016-11-08 2020-02-11 聯詠科技股份有限公司 影像處理裝置、顯示面板以及顯示裝置
US10803837B2 (en) 2016-11-08 2020-10-13 Novatek Microelectronics Corp. Image processing apparatus, display panel and display apparatus

Also Published As

Publication number Publication date
US7006067B2 (en) 2006-02-28
KR100516238B1 (ko) 2005-09-20
CN1178191C (zh) 2004-12-01
KR20020091772A (ko) 2002-12-06
CN1388503A (zh) 2003-01-01
JP2002351430A (ja) 2002-12-06
US20020180675A1 (en) 2002-12-05

Similar Documents

Publication Publication Date Title
TW571267B (en) Display device
TW575850B (en) Display device
US6873320B2 (en) Display device and driving method thereof
US7586473B2 (en) Active matrix array device, electronic device and operating method for an active matrix array device
TWI297142B (en) Liquid crystal display device and driving method thereof
US8063867B2 (en) Liquid crystal display and method of driving the same
TWI233082B (en) Liquid crystal display and driving method of the same, and portable terminal
JP5483517B2 (ja) 液晶表示装置
TW200809759A (en) Display device
KR20100039633A (ko) 표시 장치 및 이의 구동 방법
JP2006039562A (ja) 表示装置
US20100109990A1 (en) Liquid crystal display device
KR20070013013A (ko) 표시 장치
CN101750824A (zh) 液晶显示面板和电子设备
JP4415467B2 (ja) 画像表示装置
TW200417974A (en) Liquid crystal display
JP2010244007A (ja) 液晶表示装置及びその方法
JP2005018088A (ja) 液晶表示装置
TW201131546A (en) Double-gate liquid crystal display device and related driving method
TW201145252A (en) Display device
US7675499B2 (en) Display device
TWI657430B (zh) 電壓提供電路與控制電路
US9111499B2 (en) Liquid crystal display device
KR101043673B1 (ko) 스토리지 인버젼을 위한 스토리지 드라이버
JP2006301265A (ja) 表示装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees