TW524030B - Card-type recording medium and its manufacture method - Google Patents

Card-type recording medium and its manufacture method Download PDF

Info

Publication number
TW524030B
TW524030B TW090124088A TW90124088A TW524030B TW 524030 B TW524030 B TW 524030B TW 090124088 A TW090124088 A TW 090124088A TW 90124088 A TW90124088 A TW 90124088A TW 524030 B TW524030 B TW 524030B
Authority
TW
Taiwan
Prior art keywords
memory
substrate
card
recording medium
aforementioned
Prior art date
Application number
TW090124088A
Other languages
English (en)
Inventor
Takahiko Yagi
Kazuhiro Uji
Michio Yoshino
Kenichi Yamamoto
Original Assignee
Matsushita Electric Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Ind Co Ltd filed Critical Matsushita Electric Ind Co Ltd
Application granted granted Critical
Publication of TW524030B publication Critical patent/TW524030B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/063Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49855Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/141One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09145Edge details
    • H05K2201/09181Notches in edge pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10159Memory
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10295Metallic connector elements partly mounted in a hole of the PCB
    • H05K2201/10303Pin-in-hole mounted pins
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/15Position of the PCB during processing
    • H05K2203/1572Processing both sides of a PCB by the same process; Providing a similar arrangement of components on both sides; Making interlayer connections from two sides
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3447Lead-in-hole components

Description

發明説明(1 ) 【發明之技術領域】 本發明係有關於在基板之-側面安裝記憶晶片,而於 另—面安裝用以動作控制記憶晶片之晶片的卡片式記錄 媒體。 【發明之技術背景】 習知上,此種卡片式記錄媒體之一例,眾所周知為呈 有快閃記憶體等半導體記憶晶片之小型記憶卡。如此的小 型記憶卡乃因攜帶性佳而有特別多用於攜帶用機器的傾向 ,而期望記錄在攜帶機器之間通信之靜止晝面,動晝、音 柒等貝汛。因此,對於小型記憶卡則期望著具有更大的記 憶容量。 然而,一般而言小型記憶卡因其封包尺寸或厚度依規 格而被制定著’故僅在小型記憶卡内之安裝記憶晶片控制 用1C曰曰片的基板上女裝記憶晶片,則難以將前述記憶容量 大幅地提昇。而當大幅地提昇前述記憶容量時,因小型記 憶卡要進出攜帶機器而必須有某種程度的剛性,且要求耐 衝擊性,因此,亦有必要滿足此等要求。 爰此,本發明之目的即在於解決前述問題,提供一種 能提昇記憶容量,且剛性優而耐衝擊性亦優的卡片式記錄 媒體及其製造方法。 【發明之揭示] 本發明係為了解決前述之問題而具有以下的構成。 依據本發明之第1實施樣態,提供一種卡片式記錄媒體 ,其特徵在於,將安裝多數的記憶晶片而構成之記憶模組 安裝於底基板之一側面之同時,於前述底基板之另一側安 524030 A7
五、發明説明(2 ) 裝用以動作控制前述多數的記憶晶片的K晶片,而將整體 收納於封包内的構成。 依據本發明之第2實施樣態係如第1實施樣態,提供一 種卡片式記錄媒體,其中在前述記憶體用基板之表裡兩面 各安裝前述記憶晶片而構成前述記憶模組。 依據本發明之第3實施樣態係如第1或2實施樣態,提供 一種卡片式記錄媒體,其中前述記憶模組由多數的記憶模 組所構成,各記憶模組之各記憶體用基板安裝前述記憶晶 片°
依據本發明之第4實施樣態係如第1、2或3實施樣態, 提供一種卡片式記錄媒體,其中於前述底基板之前述一側 面安裝前述記憶晶片。 依據本發明之第5實施樣態係如第1、2、3或4實施樣態 ,提供一種卡片式記錄媒體,其中前述記憶體用基板之電 極與前述底基板之電極之間,藉著將前述記憶體用基板之 電極與别述底基板之電極於正交前述底基板之記憶體用基 板安裝面方向呈電氣地連接的導體,而電氣地連接。 依據本發明之第6實施樣態係如第3實施樣態,提供一 種卡片式記錄媒體,其中前述各記憶體用基板之電極間, 藉著將相互鄰接之前述記憶體用基板之各電極於正交前述 記憶體用基板之記憶晶片安裝面方向呈電氣地連接的導體 ,而電氣地連接。 依據本發明之第7實施樣態係如第5或β實施樣態,提供 一種卡片式記錄媒體,其中前述導體係導電性導線。 依據本發明之第8實施樣態係如第1、2、3或4實施樣態 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) 524030 A7 ---- B7_ 五、發明説明(3 ) ,提供一種卡片式記錄媒體,其中前述記憶模組係由第 記憶模組與第2記憶模組所構成,前述底基板之上安裝前述 第1記憶模組,前述第1記憶模組上安裝前述第2記憶模組之 同時,各記憶模組之各記憶體用基板上安裝前述記憶晶片 ,另一方面,上述底基板之電極與前述第丨記憶模組之前述 記憶體用基板之電極與前述第2記憶模組之前述記憶體用 基板,以一個導電性導線呈電氣地連接。 依據本發明之第9實施樣態係如第5或6實施樣態,提供 一種卡片式記錄媒體,其中前述導體係導電性球。 依據本發明之第10實施樣態係如第5或6實施樣態,提 供一種卡片式記錄媒體,其中前述導體係配置於絕緣性樹 脂板内的導電銷。 依據本發明之第11實施樣態係如第5或6實施樣態,提 供一種卡片式記錄媒體,其中前述導體係各端部之上下面 的電極相互呈電氣地連接正方體電子元件。 依據本發明之第12實施樣態係如第1至11實施樣態,提 供一種卡片式記錄媒體,其中前述記憶體用基板上,前述 記憶晶片相對於前述記憶體用基板之長邊方向的中心呈對 稱地配置。 依據本發明之第13實施樣態係如第1至12實施樣態,提 供一種卡片式記錄媒體,其中前述記憶體用基板之兩面至 少各別安裝一個記憶晶片,且前述記憶體用基板之兩面所 安裝之前述記憶晶片的位置係安裝於同一位置。 依據本發明之第14實施樣態係如第1至13實施樣態,提 供一種卡片式記錄媒體,其中前述底基板之前述另一面安 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 ____B7_ 五、發明説明(4 ) 裝記憶晶片。 依據本發明之第15實施樣態係如第1至13實施樣態,提 供一種卡片式記錄媒體,其中前述記憶體用基板或前述底 基板上安裝RF用LSI晶片及底條帶LSI晶片。 依據本發明之第16實施樣態係如第1至15實施樣態,提 供一種卡片式記錄媒體,其中前述記憶體用基板係薄膜基 板0 依據本發明之第17實施樣態係如第1至15實施樣態,提 供一種卡片式記錄媒體,其中前述記憶體用基板及前述底 基板係一片的薄膜基板。 依據本發明之第18實施樣態係提供用以製造如第1至 15實施樣態之卡片式記錄媒體之卡片式記錄媒體之製造方 法’其特徵在於,前述底基板之前述一側面重疊前述記憶 體用基板之後,將前述底基板之電極與前述記憶體用基板 之電極’藉著正交於前述底基板之記憶體用基板安裝面方 向而電氣地連接的導體而呈電氣地連接。 依據本發明之第19實施樣態係提供用以製造如第3或6 實%樣態之卡片式記錄媒體之卡片式記錄媒體之製造方法 ’其特徵在於,前述底基板之前述一側面重疊一片前述記 憶體用基板,於前述一片記憶體用基板上重疊前述另一片 5己憶體用基板之後,將前述底基板之電極與前述記憶體用 基板之電極,藉著正交於前述底基板之記憶體用基板安裝 面方向而電氣地連接的導體而呈電氣地連接。 依據本發明之第2〇實施樣態係如第18或19實施樣態, 提供一種卡片式記錄媒體之製造方法,其中前述導體係導 本紙張尺度適财關家標準(CNS) M規格(2歡297公复) 524030 A7
524030 A7 B7 五、發明説明(6 前述短邊大略平行地配置與前述底基板的電極連接的電極 依據本發明之第2 6實施樣態係如第1至17、2 4或2 5實施 樣態,提供一種卡片式記錄媒體,其中前述記憶模組由積 層之多數记憶模組所構成,前述配置於多數的記憶模組之 中的一侧的记憶模組的s己憶體用基板的記憶晶片的長邊方 向,與配置於多數的記憶模組之中的另一侧的記憶模組的 呑己憶體用基板的記憶晶片的長邊方向呈交叉。 依據本發明之第27實施樣態係如第1至17、24、25或26 實施樣態,提供一種卡片式記錄媒體,其中前述記憶模組 由積層之多數記憶模組所構成,前述配置於多數的記憶模 組之中的上側的記憶模組的記憶體用基板的記憶晶片的厚 度,比配置於多數的記憶模組之中的下側的記憶模組的記 憶體用基板的記憶晶片的厚度大。 依據本發明之第28實施樣態係如第1至π、24至27實施 樣態’提供一種卡片式記錄媒體,其中前述底基板之前述 另一側面,係安裝在記憶體用基板安裝多數的記憶晶片而 所構成的記憶模組。 依據本發明之第29實施樣態係如第1至17、24至28實施 樣態,提供一種卡片式記錄媒體,其中更具有配置於前述 記憶體用基板與前述底基板之間的絕緣性補強樹脂之補強 部。 依據本發明之第30實施樣態係如第1至17、24至29實施 樣態’提供一種卡片式記錄媒體,其中更具有配置於前述 多數的記憶模組之前述記憶體用基板之間的絕緣性補強樹 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再填窝本頁) -Π-填窝士 .訂— 524030 A7 ___________B7 五、發明説明(7 ) 脂之補強部。 依據本發明之第31實施樣態係如第1至17、24至30實施 樣態’提供一種卡片式記錄媒體,其中更具有配置於前述 封包内面與前述記憶體用基板之間的絕緣性補強樹脂之補 強部。 依據本發明之第32實施樣態係如第1至17、24至31實施 樣態’提供一種卡片式記錄媒體,其中更具有配置於前述 封包内面與前述底基板之間的絕緣性補強樹脂之補強部。 依據本發明之第33實施樣態係如第29至31實施樣態, 提供一種卡片式記錄媒體,其中前述絕緣性補強樹脂之厚 度設成前述記憶晶片之厚度以上。 依據本發明之第34實施樣態係如第13實施樣態,提供 一種卡片式記錄媒體,其中前述記憶體用基板之兩面至少 各女裝一個記憶晶片,且安裝於前述記憶體用基板之兩面 的則述記憶晶片的位置為大略相同位置,且形狀為大略相 同。 依據本發明之第35實施樣態係如第1至π、24至34實施 樣態,提供一種卡片式記錄媒體,其中於前述記憶體用基 板與前述底基板之間更具有用以保持兩者之間隔於一定的 接合部。 依據本發明之第36實施樣態係如第1至π、24至35實施 樣〜、& t、種卡片式記錄媒體’其中於前述記憶體用基 板之電極與前述底基板之電極之任何一方更具有用以接合 兩電極間的突起電極。 【圖式之簡單說明】 本紙張尺度適用中_家標準(CNS) M規格⑵⑽撕公楚) (請先閲讀背面之注意事項再剩寫本頁) 士
、可I •10- 524030 A7 _______B7_ 五、發明説明(8 ) 本發明之此等與其他目的與特徵由所附之圖式的最佳 實施樣態的記述而得以瞭解,此等圖式之說明如次。 第1圖係除外本發明之一實施樣態之小型記憶卡之外 殼狀態的概略立體圖。又,去除一部分的導體而易於理解 電極。 第2圖係第1圖之小型記憶卡的側面圖。 第3圖係第1圖之小型記憶卡之完成狀態的一部分斷面 側面圖,然而為易於理解而以斷面表示記憶晶片與基板之 連接部分及外殼。 第4圖A、第4圖B、第4圖C係各別於第1圖之小型記憶卡 之製造方法中,表示製造底基板模組、第1記憶模組、及第 2記憶模組的一部分斷面圖。 第5圖A、第5圖B、第5圖C係各別於第1圖之小型記憶卡 之製造方法中,表示於底基板模組、第1記憶模組、及第2 記憶模組塗布膠狀焊錫之工程的一部分斷面圖,為暫時固 定第1記憶模組與第2記憶模組之工程的一部分斷面的說明 圖。 第6圖A、第6圖B、第6圖C係各別於第1圖之小型記憶卡 之製造方法中,將暫時固定之第丨記憶模組與第2記憶模組 暫時固定於底基板模組的工程,且係將模組間的各電極以 導電性導線個別地連接的工程,及將模組間之各電極以作 為導體之其他例之連續的導電性導線連接的工程之一部分 斷面的說明圖。 第7圖係第2圖之小型記憶卡之完成狀態的一部分斷面 側面圖,然而為易於理解而以斷面表示記憶晶片與基板之
本紙張尺度適用中國國家標準(〇jS) A4規格(210X297公爱) 五、發明説明(9 ) 連接部分及外殼。 第8圖A、第8圖B、第8圖C係各別於第7圖之小型記情卡 之製造方法中,將膠狀焊錫對底基板模組印刷供給的二程 ,於底基板模組之各膠狀焊錫電極上各供給一個導電性球 的工程,將膠狀焊錫塗布於第丨記憶模組之工程的一部分斷 面的說明圖。 第9圖A、第9圖B係各別於第7圖之小型記憶卡之製造方 法中,藉由底基板模組之各膠狀焊錫電極上的導電性球而 將第1纪憶模組安裝於底基板模組上的工程,將膠狀焊錫塗 布於第2記憶模組的工程之一部分的說明圖。 第10圖A、第1 〇圖B係各別於第7圖之小型記憶卡之製造 方法中,於底基板模組上之第1記憶模組之各膠狀焊錫電極 上各供給一個導電性球的工程,藉由第丨記憶模組之各膠狀 焊錫電極上的導電性球而將第2記憶模組安裝於第丨記憶模 組上之工程的一部分斷面的說明圖。 第11圖係本發明之第3實施樣態之小型記憶卡之一部 分斷面側面圖。 第12圖係本發明之第4實施樣態之小型記憶卡之一部 分斷面側面圖。 第13圖係本發明之第5實施樣態之小型記憶卡之一部 分斷面側面圖。 第14圖係本發明之第6實施樣態之小型記憶卡之一部 分斷面側面圖。第11圖係本發明之第3實施樣態之小变記憶 卡之一部分斷面側面圖。 第15圖係本發明之第7實施樣態之小型記憶卡之一部 -12- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 _B7_ 五、發明説明(10 ) 分斷面側面圖。 第16圖係本發明之第8實施樣態之小型記憶卡之一部 分斷面側面圖。第11圖係本發明之第3實施樣態之小型記憶 卡之一部分斷面側面圖。 第17圖係本發明之第9實施樣態之小型記憶卡之一部 分斷面側面圖。 第18圖係本發明之第10實施樣態之小型記憶卡之一部 分斷面側面圖。 第19圖係本發明之第11實施樣態之小型記憶卡之一部 分斷面側面圖。 第20圖係本發明之第12實施樣態之小型記憶卡之一部 分斷面側面圖。 第21圖係本發明之第13實施樣態之小型記憶卡之一部 分斷面側面圖。 第22圖係本發明之第14實施樣態之小型記憶卡之一部 分斷面側面圖。 第23圖係本發明之各第實施樣態之小型記憶卡之基本 的小型記卡的分解立體圖。 第2 4圖係第2 3圖之小型記憶卡之一部分斷面側面圖。 第25圖係第23圖之小型記憶卡之底面圖。 第26圖係本發明之第15實施樣態之小型記憶卡之概略 側面圖。 第27圖係除外本發明之第16實施樣態之小型記憶卡之 外殼狀態的概略側面圖。 第28圖係電極沿著記憶體用基板之長邊而配置之比較 -13- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 B7 五、發明說明(N ) 例的概略平面圖。 第29圖A、第29圖B各別為記憶晶片之長邊方向沿著記 憶體用基板之長邊而配置之比較例,表示記憶晶片發生破 裂狀態的概略平面圖,及應力集中於接合記憶晶片之電極 與記憶體用基板之電極的焊錫接合部而發生裂痕之狀態的 概略側面圖。 第30圖係灣曲測試的說明圖。 第31圖係扭曲測試的說明圖。 第32圖係前述第16實施樣態之變形例之記憶體用基板 的概略平面圖. 第3 3圖係前述第16實施樣態之其他變形例之記憶體用 基板的概略平面圖。 第3 4圖係本發明之第17實施樣態之小型記憶卡之上側 之記憶體用基板的概略側面圖。 第35圖係除外本發明之第17實施樣態之小型記憶卡之 外殼狀態小型記憶卡的概略側面圖。 第36圖係除外本發明之第18實施樣態之小型記憶卡之 外殼狀態的小型記憶卡之下側的二層記憶體用基板的概略 側面圖。 第37圖係將除外本發明之第18實施樣態之小型記憶卡 之外殼狀態的小型記憶卡之下側的二層記憶體用基板,安 裝於底基板狀態的概略側面圖。 第38圖係除外本發明之第18實施樣態之小型記憶卡之 外殼狀態的小型記憶卡的概略側面圖,係於安裝於底基板 之下側的二層記憶體用基板上更加安裝最上層之記憶體用 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 裝--- (請先閱讀背氙之注意事項>^寫本頁) 訂· -丨線, 經濟部智慧財產局員工消費合作社印製 524030 A7 _____ B7__ 五、發明説明(12 ) 基板狀態的概略侧面圖。 第39圖係除外本發明之第19實施樣態之小型記憶卡之 外殼狀態的小型記憶卡的概略側面圖。 第40圖表示對於除外本發明之第19實施樣態之小型記 憶卡之外殼狀態的小型記憶卡,以塗布噴嘴塗布絕緣性之 補強樹脂狀態的概略側面圖。 第41圖係除外本發明之第20實施樣態之小型記憶卡之 外殼狀態的小型記憶卡的概略側面圖。 第42圖係除外本發明之第20實施樣態之小型記憶卡之 外殼狀態的小型記憶卡的概略側面圖。 第43圖係前述第20實施樣態之第1變形例之記憶體用 基板的概略平面圖。 第44圖係前述第20實施樣態之第1變形例之小型記憶 卡之一部分斷面的概略側面圖。 第45圖係前述第20實施樣態之第2變形例之小型記憶 卡之一部分斷面的概略側面圖。 第46圖係前述第20實施樣態之第3變形例之小型記憶 卡之一部分斷面的概略側面圖。 第47圖係前述第20實施樣態之第4變形例之小型記憶 卡之一部分斷面的概略側面圖。 第48圖係前述第20實施樣態之第5變形例之小型記憶 卡之一部分斷面的概略側面圖。 第49圖係前述第20實施樣態之第6變形例之小型記憶 卡之一部分斷面的概略側面圖。 第50圖係前述第20實施樣態之第7變形例之小型記憶 -15- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 B7 五、發明説明(13 ) 卡之一部分斷面的概略側面圖。 第51圖係前述第20實施樣態之第8變形例之小型記憶 卡之一部分斷面的概略側面圖。 第52圖係前述第20實施樣態之第9變形例之小型記憶 卡之一部分斷面的概略側面圖。 第53圖係前述第20實施樣態之第10變形例之小型記憶 卡之一部分斷面的概略側面圖。 第54圖係前述第20實施樣態之第11變形例之小型記憶 卡之一部分斷面的概略側面圖。 第5 5圖係前述第2 0實施樣態之第12變形例之小型記憶 卡之一部分斷面的概略側面圖。 第5 6圖係前述第2 0實施樣態之第13變形例之小型記憶 卡之一部分斷面的概略側面圖。 第57圖係前述第20實施樣態之第14變形例之小型記憶 卡之一部分斷面的概略側面圖。 第58圖係前述第20實施樣態之第15變形例之小型記憶 卡之一部分斷面的概略側面圖。 第59圖係前述第20實施樣態之第16變形例之小型記憶 卡之一部分斷面的概略側面圖。 第60圖係前述第20實施樣態之第16變形例之小型記憶 卡之一部分斷面的概略側面圖。 第61圖係前述第16實施樣態之長方形之小型記憶卡用 之長方形記憶體用基板的立體圖。 第62圖係於第61圖之記憶體用基板安裝二片長方形之 記憶晶片狀態的立體圖。 -16- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 订填寫士 訂— 524030 A7 ^_Ξ_-___ &、發明説明(14 ) 第63圖係前述第20實施樣態之第17變形例之小型記憶 卡之一部分斷面的概略平面圖。 第64圖係前述第20實施樣態之第Π變形例之小型記憶 卡之一部分斷面的概略側面圖。 第65圖係前述第20實施樣態之第18變形例之小型記憶 卡之一部分斷面的概略侧面圖。 第66圖係前述第20實施樣態之第19變形例之小型記憶 卡之一部分斷面的概略側面圖。 第67圖係前述第20實施樣態之第20變形例之小型記憶 卡之一部分斷面的概略側面圖。 第68圖係用以說明本發明之第21實施樣態之小型記憶 卡之課題的說明圖。 第69圖係本發明之第21實施樣態之小型記憶卡之記憶 體用基板的概略側面圖。 第7 0圖係於本發明之第21實施樣態之小型記憶卡之記 憶體用基板之一側面安裝記憶晶片狀態的概略側面圖。 第71圖係於本發明之第21實施樣態之小型記憶卡之記 憶體用基板之表裡兩面各別安裝記憶晶片狀態的概略側面 圖。 第72圖係於本發明之第21實施樣態之小型記憶卡之記 憶體用基板之一側面安裝記憶晶片之後,以封止樹脂封止 電極接合部分狀態之一部分斷面的概略側面圖。 弟73圖係續第72圖之後,於小型記憶卡之記憶體用基 板之另一側面安裝記憶晶片狀態之一部分斷面的概略側面 圖。 -17- 本紙張尺度適财關家標準(CNS) Α4規格(21GX297公釐) 五 發明説明(is ) 第74圖係續第73圖之後,於小型記憶卡之記憶體用基 板之另一側面安裝記憶晶片狀態之一部分斷面的概略側面 圖〇 第75圖係經過第74圖之工程來製造之小型記憶卡之記 憶體用基板之一部分斷面的概略側面圖。 第76圖係藉著第73圖及第74圖之其他方法,於小型記 憶卡之記憶體用基板之兩側面各別安裝記憶晶片狀態的概 略側面圖。 第77圖表示用以說明本發明之第22實施樣態之小型記 憶卡之課題的外殼收納前之記憶體用基板翹曲狀態的說明 圖。 第78圖表示用以說明本發明之第22實施樣態之小型記 憶卡之課題的外殼收納後之記憶體用基板翹曲狀態的說明 圖。 第79圖表示用以說明本發明之第22實施樣態之小型記 憶卡之外殼收納前之記憶體用基板與底基板之間隙保持一 定狀態的說明圖。 第80圖表示用以說明本發明之第22實施樣態之小型記 憶卡之外殼收納後之記憶體用基板與底基板之間隙保持一 定狀態的說明圖。 第81圖表示用以說明本發明之第22實施樣態之小型記 憶卡之外殼收納前之二層記憶體用基板之間隙及下側記憶 體用基板與底基板之間隙分別保持一定狀態的說明圖。 第82圖表示用以說明本發明之第22實施樣態之小型記 憶卡之外殼收納後之二層記憶體用基板之間隙及下側記憶 -18- 本紙張尺度適用中國國家標準(0^) A4規格(210X297公釐) 524030 A7 _____B7_ 五、發明説明(16 ) 體用基板與底基板之間隙分別保持一定狀態的說明圖。 第83圖表示記憶體用基板之電阻器之突出量比記憶晶 片接合用電極之突出量大的狀態之一部分斷面側面圖。 第84圖表示本發明之第23實施樣態之小型記憶卡之記 憶體用基板的一部分斷面側面圖。 第8 5圖表示本發明之第2 3實施樣態之變形例之小型記 憶卡之δ己憶體用基板的一部分斷面側面圖。 第86圖係除外本發明之第16實施樣態之小型記憶卡之 外殼狀態的分解立體圖。 第87圖係除外第86圖之小型記憶卡之外殼狀態的側面 圖。 第88圖表示於本發明之前述實施樣態中,不利用突起 電極之小型記憶卡之製造方法之工程的說明圖。 第89圖表示接續第88圖而於本發明之前述實施樣態中 ’不利用突起電極之小型記憶卡之製造方法之工程的說明 圖。 第90圖表示接續第89圖而於本發明之前述實施樣態中 ’不利用突起電極之小型記憶卡之製造方法之工程的說明 圖。 第91圖表示接續第90圖而於本發明之前述實施樣態中 ’不利用突起電極之小型記憶卡之製造方法之工程的說明 圖。 第92圖表示接續第91圖而於本發明之前述實施樣態中 ’不利用突起電極之小型記憶卡之製造方法之工程的說明 圖。 -19- 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) 一 524030 A7 五、發明説明(17 第93圖表示接續第92圖而於本發明之前述實施樣態中 ,不利用突起電極之小型記憶卡之製造方法之工程的說明 圖〇 第94圖表示接續第93圖而於本發明之前述實施樣態中 ,不利用突起電極之小型記憶卡之製造方法之工程的說明 圖。 第95圖係本發明之第24實施樣態之小型記憶卡之分解 立體圖. 第96圖係本發明之第24實施樣態之小型記憶卡之製造 方法之工程的說明圖。 第97圖係接績第96圖,為本發明之第24實施樣態之小 型記憶卡之製造方法之工程的說明圖。 第98圖係接續第97圖,為本發明之第24實施樣態之小 型記憶卡之製造方法之工程的說明圖。 第99圖係接續第98圖,為本發明之第24實施樣態之小 型記憶卡之製造方法之工程的說明圖。 第100圖係接續第99圖,為本發明之第24實施樣態之小 型記憶卡之製造方法之工程的說明圖。 【發明之最佳實施樣態】 以下依據圖式來詳細說明本發明之實施樣態。又,於 圖式中為了易於理解,固然以斷圖來表示IC晶片或記憶晶 片與各基板之接合部分,然而,實際上接合部分最好是全 部以封止樹脂來封止。 首先’本發明之各種實施樣態之卡片式記錄媒體之一 例的小型記憶卡之具體上的構成以第23圖〜第25圖表示。 -20- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 __ B7 五、發明説明(18 ) 於圖式中,110為基板,113為安裝於基板110之裡面( 第23圖中的上側面、第24圖中的下側面)的 ASIC(Application Specific Integrated Circuit)之控制 器LSI晶片(AS IC用IC晶片),114為安裝在基板11 〇裡面之微 處理器用1C晶片,115為安裝在基板no表面(第23圖中的下 側面、第24圖中的上側面)的快閃記憶晶片,116為基板11〇 的電極,118為安裝在基板110表面的晶片電容器,119為安 裝在基板110表面晶片阻抗,130為覆蓋基板11〇表面的上外 殼’ 131係固定於上外殼130而覆蓋基板11〇之裡面的下外殼 ,131 a為下外殼131的電極用開口,132為寫入保護用切換 開關。 如此的小型記憶卡之規格的例子如第25圖所示,作為 於上外殼130固定下外殼131狀態的製品之小型記憶卡乃要 求寬度24mm*高度32mm*厚度2· 1mm。又,第24圖之上外殼 130的厚度為1· 4mm,下外殼131之厚度為〇· 7mm。又,快閃 記憶體之1C晶片之一例為厚度80/zm短邊7· 8mm*長邊16mm 的長方形薄板狀。 於依照如此規格的小型記憶卡,有關增加記憶體容量 之本發明之各種實施樣態乃如以下詳細的說明。惟,此規 格係為易於理解之一例而記述者,本發明並非僅限於此。 (第1實施樣態) 本發明之第1實施樣態之卡片式記錄媒體之一例之小 型記憶卡如第1〜第3圖所示,具有底基板模組210、安裝於 底基板模組210上之第1記憶模組221、安裝於第1記憶模組 2 21上之第2 5己憶模組2 2 2 ’構成安裝有第2 4圖之前述控制$ -21- 524030 五、發明説明(19 ) LSI晶片113與微處理器用IC晶片114與快閃記憶晶片115的 基板110 ,並於上外殼3〇與下外殼31内,各外殼go、31之間 各別空著一定的間隙而收納著。 底基板模組210之構成係於長方形板狀之底基板1〇的 下面,將微處理器用1C晶片14與ASICfflIC晶片13空著一定 間隔而安裝著。微處理器用IC晶片14之各電極與各基板之 各電極,以及ASIC用1C晶片13之各電極與各基板之各電極 ,乃藉由突塊等而直接地接合,即於倒裝晶片(flip chip) 女裝之後,以絕緣性之封止樹脂來封止接合部。於底基板 10的上面在其一端將晶片電容器18及晶片阻抗19安裝於與 底基板10之長邊延伸方向之長邊正交之短邊延伸方向。底 基板10之長邊延伸方向之近旁與底基板1〇之電路圖形呈電 氣的連接,且作為用以與其他記憶體用基板21、22連接之 電極的功能而多數形成貫通孔1〇8,於各貫通孔1〇a内配置 膠狀焊錫12。長邊方向之兩端的貫通孔丨〇a於製造小型記憶 卡之際係當作定位孔10z使用。又,16為小型記憶卡之導線 電極,18為晶片電容器,19為晶片阻抗。 第1記憶模組221之構成係於比底基板1 〇小的長方形之 第1記憶體用基板21之表裡兩面(上下兩面)安裝共計4個快 閃EEPROM等非揮發性記憶晶片等記憶晶片15。各記憶晶片 15之各電極與第丨記憶體用基板21之各電極藉由突塊等而 直接接合’即於安裝倒裝晶片之後,以絕緣性之封止樹脂 來封止接合部分。第丨記憶體用基板21之長邊延伸方向之長 邊的近旁’與第1記憶體用基板21之電路圖形電氣地連接, 且作為與底基板1〇及第2記憶體用基板22連接之電極的功 -11· A4規格(210X297公釐) 本紙張尺度適用中國國家標準(CNS) ^24030 A7 ___________B7 五、發明説明(20^ -- 月b而多數形成貫通孔21a,各貫通孔21a内配置著膠狀焊錫 12長邊方向之兩端的貫通孔21 a亦可作為製造小型記憶卡 之際的定位孔21 z使用。 第2記憶模組222與第1記憶模組221係相同的構造,係 構成於比底基板丨0小的長方形之第2記憶體用基板22表裡 兩面(上下兩面)安裝合計4個快閃記憶體等記憶晶片15。各 記憶晶片15之各電極與第2記憶體用基板22之各電極藉由 犬塊等而直接接合,即於安裝倒裝晶片之後,以絕緣性之 封止樹脂來封止接合部分。第2記憶體用基板22之長邊延伸 方向之長邊的近旁,與第2記憶體用基板22之電路圖形電氣 地連接,且作為與底基板1〇及第1記憶體用基板21連接之電 極的功能而多數形成貫通孔22a,各貫通孔22a内配置著膠 狀焊錫12。長邊方向之兩端的貫通孔22a亦可作為製造小型 記憶卡之際的定位孔22z使用。 將底基板10之各貫通孔l〇a、第1記憶體用基板21之各 貫通孔21 a及第2記憶體用基板22之各貫通孔22a,分別以正 交於前述底基板10之記憶體用基板安裝面方向將基板間予 以電氣地連接之導體的一例的導電性導線U貫通,而接觸 於各貫通孔内的各膠狀焊錫12,並以導電性導線11將底基 板10之各貫通孔l〇a内的膠狀焊錫12、第1記憶體用基板21 之各貫通孔12a内的膠狀焊錫12、第2記憶體用基板22之各 貫通孔22a内的膠狀焊錫12電氣地連接。具體的例子為各貫 通孔連接於各基板之電路且在直徑為〇· 50# m内周面鍍金 而作為通孔,至於導電性導線11為直徑0.20/zm的銅導線。 各貫通孔乃僅將底基板10之各貫通孔l〇a連接於底基板10 -23- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再顧寫本頁) 寫士 、"· 524030 A7
五、發明説明(21 ) 之電路且在直徑為〇·50 内周面鍍金而作為通孔,第1記 憶體用基板21之各貫通孔2ia及第2記憶體用基板22之各貫 通孔22a乃分別連接於各記憶體用基板之電路,且將在直徑 為〇· 50 // m内周面鍍金之通孔切除一半之概略為半圓形狀( 參照第1圖)。 如此一來,底基板1〇與第丨記憶體用基板21與第2記憶 體用基板22能藉由導電性導線u而連接,因此在底基板1〇 上能分別於兩面將記憶晶片15安裝之二層的記憶體用基板 21、22以狹的間隔配置在小空間内之同時,藉著導電性導 線11而連接各基板間的電極,能提昇電極間的連接強度。 藉著如此的構成,比較於在底基板10之任何一側的面安裝 記憶體的情形,則可安裝記憶體之面積增加至第丨記憶體用 基板21之表裡兩面、第2記憶體用基板22之表裡兩面的4倍 ,而形成能增加至最大4倍的狀態。爰此,例如1個記憶晶 片15為32MB時,而僅能安裝2個記憶晶片15的情形下為2木 32MB=64MB,而最大能達到8*32MB= 256MB。又,1個記憶 晶片15為64MB時,最大能達到8* 6指B=512MB。而且,1 個記憶晶片15為128MB時,最大能達到8 * 128MB =約1GB。 又,由於在各記憶體用基板21、22之表裡兩面能於完 全相同位置安裝各2個相同尺寸及厚度之記憶晶片ι5,故對 各$己憶體用基板21、2 2作用熱的或是機械性的應力時,能 防止例如封止樹脂之硬化收縮等所造成各3單板形成單側 的翹曲。又,於前述各記憶體用基板21、22,前述多數的 5己憶晶片15能相對於則述記憶體用基板21、2 2之長邊方向 的中心而對稱地配置,各記憶體用基板21、22整體能防止 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再㈣寫本頁) 订All寫士 •、可| -24- 五、發明説明(22 ) 應力的偏向分布。 又,旎將安裝記憶晶片15之記憶模組221、222與底基 板10作為其他元件而個別地構成,當判斷熔接(bwn_in)時 °己隐曰9片15為不良時,則僅將其記憶模組廢棄即可,而不 必要連安裝1C晶片13、14之底基板1〇都要廢棄。 又,由於將各記憶晶片15對各基板以無底導線地直接 安裝、即倒裝安裝,換言之,即由於將各記憶晶片丨5之各 電極與各基板之各電極藉由突塊而直接地接合,可節省將 底導線拉出至各記憶晶片15之外側而接合於各基板之空間 或工時’因此能達到小型化及縮短工程。 又’為了要對應第23圖〜第25圖之小型記憶卡的規袼 ’其一例如第2圖所示,底基板1〇之厚度為〇.2mm、第1記憶 體用基板21之厚度為〇· 15mm、第2記憶體用基板22之厚度為 0.15mm、安裝於第2記憶體用基板22之下面的記憶晶片15 與安裝於第1記憶體用基板21上面的記憶晶片15之間隙為 0· 41mm、安裝於第1記憶體用基板21下面的記憶晶片15與底 基板10之上面的間隙為〇 · 41 mm。又,安裝於第2記憶體用基 板22上面的記憶晶片15與底基板10之下面的間隙為1. 12mm 、底基板10之下面與安裝於底基板10之下面的微處理器用 1C晶片14與ASIC用1C晶片13之上面的距離為0.35mm,爰此 ,將安裝於第27記憶體用基板22之上面的記憶晶片15的上 面,與安裝於底基板10之下面的微處理器用1C晶片14與 ASIC用1C晶片13之上面的距離為1· 47mm。 又,各基板即底基板10、第1記憶體用基板21、第2記 憶體用基板22亦可為單層基板或多層基板的形態。 -25- 本紙張尺度適用中國國家標準(CNS) A4规格(210X297公釐) 五、發明説明(23 ) 以下說明前述小型記憶卡的製造方法。 士第4圖A所示,於底基板1〇之下面側安裝微電腦用 晶片之微處理器用1C晶片14與控制器用1C晶片之ASIC用1C 晶片U之二個IC晶片乃進行組合安裝晶片,以形成一個底 基板模組21G。又,此時雖未具體地以圖式顯示,惟於底基 板ίο之下面預先形成小型記憶卡之卡片電極之同時,亦 於底基板10之上面預先安裝晶片電容器18、晶片阻抗19。 又,如第4圖B、第4圖C所示,分別於二片記憶體用基 板21、22之上下兩面各別安裝二個快閃記憶體等記憶晶片 15,而形成2個第1及第2記憶模組221、222。 此等之第4圖A、第4圖β、第4圖C所示之各個工程亦可 同時地進行,亦可以任意的順序進行。又,在製造多數的 小型記憶卡的情形下,亦可各別多次進行第4圖人、第4圖B 、第4圖C所示之工程,而預先製造多數的第丨及第2記憶模 組221、222及底基板模組21〇。 其次說明第5圖A,藉著供給器51對底基板1〇之各貫通 孔10a内供給膠狀焊錫12。同樣地如第5圖B及第5圖C分別所 示一般’藉著供給器51對第1及第2記憶體用基板21、22之 各貫通孔210a、22a内亦供給膠狀焊錫12。又,於各基板1〇 、21、22 ’由於將長邊方向之相同地方的貫通孔當作定位 孔10z、21z、22z來使用,故不能達到作為基板連接用之電 極的功能,而膠狀焊錫12不能插入。又,在使用前述定位 孔10z、21z、22z之外,亦可於各基板設置定位用標記,或 藉著將各基板之電路圖形的一部分當作定位用標記使用而 運用於各基板的定位。 -26- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 五、發明説明(24 ) 接著如第5圖D所示,暫時固定第i記紇221與第2記憶模 、、且222。即,將第2記憶模組222載置於第1記憶體用基板21 上,進行位置調整成各端部之定位孔21z、22z等相互位於 同位置之後,藉著絕緣性之暫時固定用接著劑52,而接 著安裝於第1記憶體用基板21上面之二個記憶晶片丨5、i 5 的上面與女裝於第2 έ己憶體用基板2 2下面之二個記憶晶片 15 Η的下面,而暫時固定第1記憶模組221與第2記憶模組 222。此時第1記憶體用基板21與第2記憶體用基板22大略呈 平行狀。此乃為了將小型記憶卡整體之尺寸作成規格内的 尺寸之故。 其次如第6圖Α所示,將暫時被固定之第1記憶模組221 與苐2 ό己憶模組2 2 2暫時固定於底基板模組210。即,藉著絕 緣性之暫時固定用接著劑將安裝於第1記憶模組221之下面 的一個記憶晶片15與底基板模組21 〇之上面予以接著,而於 底基板模組210上暫時固定經暫時固定之第1記憶模組221 與第2記憶模組222。此時,第1記憶體用基板221與第2記憶 體用基板222與底基板10相互大略呈平行。此乃為了將小型 記憶卡整體之尺寸作成規格内的尺寸之故。 其次如第6圖Β所示,以導電性導導線11個別地連接模 組間的各電極。即,使底基板模組210之各定位孔1〇ζ與第1 記憶模組221之各定位孔21z與第2記憶模組222之各定位孔 22z呈一致的定位狀態,以導電性導線個別地連接底基板模 組210之各貫通孔10a内的膠狀焊錫12的電極與第1記憶模 組221之各貫通孔21a内的膠狀焊錫12的電極與第2記憶模 組222之各貫通孔22a内的膠狀焊錫12的電極。 -27- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 _____B7 五、發明説明(25 ) 其後藉著置入回流至爐内,或是藉著吹送熱空氣等熱 風而溶融各膠狀焊錫12而使膠狀焊錫12與導電性導線π完 全地固定,以確實電氣地連接。 其次在底基板模組210之底基板1〇與第1記憶模組221 之第1記憶體用基板21之間、在第1記憶模組2 21之第1記憶 體用基板21與第2記憶模組222之第2記憶體用基板22之間 、在第2記憶體用基板22之上面的二個記憶晶片15之間,以 絕緣性之封止樹脂200來封止。 其次將此收納於上下外殼30、31内而完成上述小型記 憶卡。 依據上述小型記憶卡之製造方法,將第1圖之小型記憶 卡安裝於底基板模組210之前,預先安裝第1記憶模組221 與第2 5己憶模組2 2 2而藉著熔接實驗等而能檢查記憶模組整 體之功能’在不良的情形下,僅廢棄記憶模組即可,而不 必要連比記憶模組高價的底基板模組210都廢棄,故能達到 降低成本的目的。 又,前述第1實施樣態中,可取代於前述第1實施樣態 中如第6圖B所示,以導電性導線個別地連接底基板模組21〇 之各貫通孔10a内的膠狀焊錫12的電極與第1記憶模組221 之各貫通孔21 a内的膠狀焊錫12的電極與第2記憶模組222 之各貫通孔22a内的膠狀焊錫12的電極,而亦可如第6圖(: 所示將模組間的各電極以導體之其他例之連續的一條或數 條導電性導線53連接。 即,將底基板模組210與第1記憶模組221與第2記憶模 組222形成上下重疊的配置之三個膠狀焊錫12的電極,亦即 本紙張尺度適用中國國家標準(〇fs) A4規格(210X297公董) (請先閲讀背面之注意事項再 本頁) 士
•、可I -28- 524030 五 發明説明(26 ) 將導電性導線53貫通第2記憶模組222之各貫通孔22a内的 膠狀焊錫12的電極、第1記憶模組221之各貫通孔2la内的膠 狀焊錫12的電極、及基板模組210之各貫通孔l〇a内的膠狀 焊錫12的電極。其次折彎成u字狀之後,將導電性導線53 貫通所鄰接之第2記憶模組222之各貫通孔22a内的膠狀焊 錫的電極、第1記憶模組221之各貫通孔21a内的膠狀焊錫 12的電極、及基板模組210之各貫通孔10a内的膠狀焊錫12 的電極。其次再度折彎成U字狀之後,例如貫通所鄰接之第 2記憶模組222之各貫通孔22a内的膠狀焊錫12的電極、第1 吕己憶模組221之各貫通孔21 a内的膠狀焊錫12的電極、及基 板模組210之各貫通孔i〇a内的膠狀焊錫丨2的電極。如此一 來,可將應連接之全部的膠狀焊錫12的電極予以連接。 其次將前述模組搬入回流爐内,而藉著回流工程,或 是藉著吹送熱空氣等熱風而熔融各膠狀焊錫12而使膠狀焊 錫12與導電性導線53以導通的狀態完全地固定,以確實電 氣地連接。 接著將前述導電性導線53之前述曲折成ϋ字狀的部分 切斷而去除,藉此,使位於底基板1〇與第丨及第2記憶體用 基板21、22之上下重疊之三個膠狀焊錫12的電極相互地個 別地導通,且能使三個連接部之各個獨立地導通的的導通 用柱構件具其功能。 依據如此的構成,乃不必要預先準備多數的導電性導 線11,而在能削減應準備之元件數量之同時,能將多數之 導電性導線11比將一線一線地連續之導電性導線53貫通膠 狀:fep錫12的方式更容易連接而達到減輕作業的目的。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公嫠) (請先閱讀背面之注意事項再 本頁)
訂— -29- 524030 A7 五、發明説明(27 於前述第1實施樣態中,亦可將底基板10與第i記憶體 用基板21與第2記憶體用基板22同時地定位而暫時固定。又 ,暫時固定者,乃亦可取代接著劑而使用雙面粘著膠帶。 而且,亦可不使用接著劑而利用其他的材料或焊錫的粘著 力而將前述三片的基板予以定位保持。 (第2實施樣態) 第7圖係本發明之第2實施樣態之小型記憶卡之完成狀 態的一部分斷面側面圖。第7圖中係取代導電性導線53而使 用銅等導電性球71者。即,底基板1〇之各貫通孔1〇a内之膠 狀焊錫12與第1記憶體用基板21之各貫通孔1〇a内的膠狀焊 錫12之間介在著導電性球71,而使底基板1〇與第丨記憶體用 基板21之間保持大略平行之同時,第17記憶體用基板21之 各貫通孔21a内之膠狀焊錫12與第2記憶體用基板22之各貫 通孔22a内的膠狀焊錫12之間介在著導電性球71,而使第夏 記憶體用基板21與第2記憶體用基板22之間保持大略平行 。此情形下’最好將各貫通孔l〇a、21a ' 22a之膠狀焊錫12 的外徑作得比導電性球71之直徑大,而使導電性球71於各 膠狀焊錫12之電極上吃入若干而保持穩定。 導電性球71之一例係能使用直徑〇· 3 # m之銅球。導電 性球71之材料除了銅以外,亦可使用錫鋅系、錫銀系、錫 銅系。 依據第2實施樣態,能達到與第1實施樣態相同的效果 ,且藉著在底基板1 〇與第1記憶體用基板21、及第1記憶體 用基板21與第2記憶體用基板22之間介在著導電性球71而 能容易地將各基板之間隔作成均等,並能將各基板大略平 -30- 本紙張尺度適用中國國家標準(CNS) A4规格(210X297公釐) 請 閲· 讀 背 面. 之 注 意 事 項
524030 A7 五、發明説明(28 , 行地配置。又,若是以比銘等更高融點的材料來構成導電 性球71的話,其在藉著後回流工程或鼓風來溶融焊錫時則 V電性球71不會溶融而能藉著導電性球71確實地確保基板 間隔’而能以高精度地保持基板間的平行。爰此,又因基 板間係以導電性球71來支撐,故即使是作用機械性的應力 亦不易使導電性球71變形。因此,在抵抗熱的應力及機械 性的應力而能確實地保持基板間的平行度之同時,亦能防 止與鄰接之導電性球71之接觸而能防止短路。而且,藉著 將導電性球71之直徑弄小而能在更狹的間距配置,可增進 配線之自由度而能對各記憶晶片15的個別配線,故能達到 提昇記憶晶片15與1C晶片13、14之間的處理速度。 以下說明第7圖之前述小型記憶卡之製造方法。 首先與第1圖之前述小型記憶卡之製造方法相同,如第 4圖A、第4圖B、第4圖C所示,製造第1及第2記憶模組221 、222及底基板組210。又,此時呈未具體地圖式,惟,在 底基板10之下面預先形成小型記憶卡之卡片電極16之同時 ,亦於底基板10之上面預先安裝晶片電容器18、晶片阻抗 19 〇 其次如第8圖A所示’將膠狀焊錫印刷供給至底基板模 組210。即,將對應底基板10之各貫通孔l〇a之貫通孔,亦 即將具有膠狀焊錫54a之模板重疊於底基板模組210之底基 板10上,而一邊於模板54上移動膠狀焊錫12而一邊行動塗 刷器55,從模板54之各膠狀焊錫54a向底基板10之各貫通孔 10a内押入膠狀焊錫12而插入。此時,於底基板1〇之各貫通 孔10a,各膠狀焊錫12會從底基板10向底基板1〇之厚度方向 -31- 請 先 閲· 讀 背 面· 之 注 意 事 項
頁 訂
本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030
本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 ______B7_ 五、發明説明(30 ) 12之電極上的導電性球71而將第1記憶模組221安裝於底基 板模組210上。即,使底基板1〇之兩端的定位孔ι〇ζ與第丄 吞己憶體用基板21之兩端的定位孔21 z —致的狀態,而於底基 板12之各膠狀焊錫12上的導電性球71上載置第1記憶體用 基板21之各貫通孔21a内的膠狀焊錫12,而在底基板1〇上作 用第1記憶體用基板21重合程度之壓力而使各導電性球71 之上部的一部分插入第1記憶體用基板21之各貫通孔21a内 的膠狀焊錫12内。藉此,可使底基板1 〇與第1記憶體用基板 21保持大略平行的定位。又,在底基板1〇上作用第1記憶體 用基板21重合程度之壓力時,亦可藉著暫時固定用絕緣性 接著劑而接著底基板10之上面與第1記憶體用基板21之下 面的二個記憶晶片15的下面。如此一來,要使第1記憶體用 基板21與底基板10相互大略平行之理由乃係為了將小型記 憶卡整體之尺寸設在規格内的尺寸之故。 接著如第9圖B所示,於用以載置於第1記憶模組221上 之第2記憶模組222之第2記憶體用基板22的各貫通孔22a内 ,以供給器51等來塗布供給膠狀焊錫12。此工程亦可與第 10圖A之工程同時或比第1〇圖A之工程後進行。 其次如第10圖A所示,於底基板模組210上之第1記憶模 組221之第1記憶體用基板21之各膠狀焊錫12的電極上各供 給一個導電性球71。即與第8圖B相同地將對應第1記憶模組 221之第1記憶體用基板21之各膠狀焊錫12之貫通孔,即具 有導電性球插入孔58a之導電性球插入用板58,於第1記憶 模組221之第1記憶體用基板21上,最好是不接觸膠狀焊錫 12般地重疊而一邊將多數之導電性球71移動於導電性球插 _____ -33- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 B7 發明説明( 入用板5 8上 而一邊移動塗刷器,以從導電性球插入用板 58之各導電性球插入孔58a將導電性球71各一個載置於第j 記憶體用基板21之各貫通孔21a内的膠狀焊錫a上。各導電 性球71於載置於膠狀焊錫12時,藉著從塗刷器來的壓力而 呈插入膠狀焊錫12内若平狀態,並藉著膠狀焊錫12本身之 粘著力而保持位置。為了將導電性球71確實地各一個載置 於各膠狀焊錫12上,則導電性球插入用板58之厚度要設成 與導電性球71之直控相等或比上述直徑小若干,而作成於 一個導電性球插入孔58a内不會插入多數個導電性球71的 狀態。 其次如第10圖B所示,藉由第1記憶模組221之各膠狀焊 錫12之電極上的導電性球71而將第2記憶模組222安裝於第 1記憶模組221上。即,使底基板1〇之兩端的定位孔1〇2與第 1記憶體用基板21之兩端的定位孔21z與第2記憶體用基板 22之兩端的定位孔22z—致的狀態,而於第1記憶體用基板 21之各膠狀焊錫12上的導電性球71上載置第2記憶體用基 板22之各貫通孔22a内的膠狀焊錫12,而在第1記憶體用基 板21上作用第2記憶體用基板22重合程度之壓力而使各導 電性球71之上部的一部汾插入第2記憶體用基板22之各貫 通孔22a内的膠狀焊錫12内。藉此,可使底基板10與第1記 憶體用基板21與第2記憶體用基板22保持大略平行的定位 。又,在第1記憶體用基板21上作用使第2記憶體用基板22 重合程度之壓力時,亦可藉著暫時固定用絕緣性接著劑52 而接著第1記憶體用基板21之上面的二個記憶晶片15的上 面與第2記憶體用基板22之下面的二個記憶晶片15的下面 -34- 請 閱 面- 之 意 事 項
頁 訂
本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7
五、發明説明(32 ) , 。如此一來,要使第1記憶體用基板21與第2記憶體用基板 22相互大略平行之理由乃係為了將小型記憶卡整體之尺寸 設在規格内的尺寸之故。 接著,藉著將上述模組搬入回流爐内而進行回流工程 ’或是藉著吹送熱空氣等熱風而熔融各膠狀焊錫12並將各 膠狀焊錫12與各導電性球71弄能導通狀態地固定而確實地 電氣連接。 接著於底基板模組210之底基板1 〇與第1記憶模組221 之第1記憶體用基板21之間、第1記憶模組221之第1記憶體 用基板21與第2記憶模組222之第2記憶體用基板22之間、第 2各己憶體用基板22之上面的二個記憶晶片15之間,各別以絕 緣性之封止樹脂200來封止。 其次將此收納於上下箱30、31内而完成獲得上述小型 記憶卡。 又,導電性球71之直徑乃可將底基板模組21〇與第1記 憶模組221之間配置之導電性球71,與配置於第1記憶模組 221與第2記憶模組222之間的導電性球71作成如第7圖之不 同狀態,而亦可作成相同(圖式未顯示)。 又,於上述工程中,雖然係在將第1記憶模組221安裝 於底基板模組210之前將膠狀焊錫12供給至第1記憶模組 2 21之第1記憶用基板21之各貫通孔21 a内,惟,亦可將第1 記憶模組221安裝於底基板模組210之後,將膠狀焊錫12供 給至第1記憶模組221之第1記憶用基板21之各貫通孔21a内 。同樣地,在將第1記憶模組221安裝於第2記憶模組222之 第2記憶用基板22之前,呈然係將膠狀焊錫12供給至第2記 -35- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 ____B7_ 五、發明説明(33 ) 憶模組222之第2記憶用基板22之各貫通孔22a内,惟,亦可 將第2記憶模組222安裝於第1記憶模組221之後,將膠狀焊 錫12供給至第2記憶模組222之第2記憶用基板22之各貫通 孔22a内。 依據上述製造方法,能容易藉著導電性球71而將基板 間的間隔保持於一定’且易確保基板相互的平行度。 上述第2實施樣態之中,導電性球71並不限於上述藉著 印刷來供給,乃亦可將導電性球71各一個或多數個同時吸 著而供給。 又’本發明並不限於上述實施樣態者,亦可以其他種 種樣態來實施。以下說明種種的實施樣態。 (第3實施樣態) 第11圖係本發明之第3實施樣態之小型記憶卡之一部 刀斷面側面圖。第1及第2實施樣態固然係於底基板模組21 〇 上重疊配置第1記憶模組221與第2記憶模組222,然而,將 第2記憶模組222予以省略而如第11圖所示,亦可藉著導電 性導線11於底基板模組210上僅配置第1記憶模組221。而於 第1記憶模組221之第1記憶用基板21,在其上下兩面安裝各 兩個記憶晶片15之同時,使第1記憶用基板21之下面的二個 5己憶晶片15的下面接觸底基板1〇之上面。惟,亦可於第1 記憶用基板21之下面的二個記憶晶片15之下面與底基板j 〇 之上面之間形成間隙(圖式未顯示)。又,在使用導電性導 線11之外,亦可使用焊錫或導電性球(圖式未顯示)。 依據如此構成,比較於僅在底基板1〇上面安裝記憶體 的情形,本實施樣態乃可將高容量之記憶晶片15配置在比 36- 524030 A7 ______B7_ 五、發明説明(34) ' 第1圖或第7圖之小型記憶卡小的空間。 (實施樣態4) 第12圖係於第11圖之小型記憶卡之中,將第】記憶模組 221 一分割之本發明的第4實施樣態。即,藉由導電性導線 11而於底基板模組210上各別安裝分割型第第丨記憶模組 221A與分割型第1記憶模組22;^者。分割型第第丨記憶模組 221A與分割型第1記憶模組221B乃各別於分割第丨記憶用基 板21之尺寸或以下的尺寸之分割型第丨記憶用基板21A、21 之上下兩面各安裝一個記憶晶片15者。 依據如此的構成,可在底基板模組21 〇上與分割型第1 記憶模組221A與分割型第1記憶模組221B之配置上乃能各 自具有自由度。又,於安裝記憶晶片15之記憶模組之熔接 時,在判斷一個記憶晶片15為不良的情形下,在第1記憶模 組221所殘留之三個正常的記憶體亦要廢棄,而因要廢棄分 割型第1記憶模組221A或第1記憶模組221B所殘留之一個記 憶晶片15,故能使記憶晶片15更具效率地使用。 (第5實施樣態) 第13圖係本發明之第5實施樣態之小型記憶卡的一部 分,並非如於第11圖之小型記憶卡之中,在第i記憶模組22i 之上下兩面安裝記憶晶片15,而係在第1記憶模組221之第1 記憶用基板21上面安裝二個記憶晶片15,惟,下面並不安 裝而係在對向於此下面之底基板1〇之上面安裝二個記憶晶 片15者。 (第6實施樣態) 第14圖係本發明之第6實施樣態之小型記憶卡之一部 -37- 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) 請 ! ; 閲 : 讀 ·' 背 : 面-, 之 ! 注 ; 意 , 事 丨 項 : 再贏; 寫裝 本 : 頁 : π 524030
分,於第13圖之小型記憶卡之中,與第丨記憶模組221同樣 地,女I於第1 ό己憶模組2 21上之第2記憶模組2 2 2亦僅在第2 記憶用基板22上面安裝二個記憶晶片15,惟,在不安裝於 下面之同時,更於第2記憶模組222之上安裝第3記憶模組 270者。第3記憶模組270亦與第1記憶模組221同樣地於第3 記憶體用基板70上面僅安裝二個記憶晶片15,然而,不在 下面安裝。 最好的情形係使上述第1記憶模組221、第2記憶模組 222、第3記憶模組270之各記憶晶片15的中心位置一致,而 且使底基板模組210之1C晶片13、14之中心位置一致的話, 小型記憶卡整體對於記憶體用基板之長邊方向能約對稱地 安裝記憶體等元件,而而對於機械性的應力或熱的應力, 相關記憶體用基板之長邊方向之中心能以良好平衡地對抗 ,比較於底基板乃能防止厚度薄之各記憶體用基板的翹曲· (第7實施樣態) 第15圖係本發明之第7實施樣態之小型記憶卡之一部 分,係於第1圖及第7圖之小型記憶卡之中,適用於將微處 理器用1C晶片14與ASIC用1C晶片13之二個1C晶片的功能集 合於一個1C晶片60之單晶片型微電腦之情形下的實施樣態 ’於未安裝底基板10之下面之1C晶片之空的空間更配置追 加的記憶模組61者。追加之記憶模組61在將記憶晶片15安 虞於第4¾己憶體用基板24之上下兩面之同時,乃藉著導電性 導線11等而將記憶體用基板24本身安裝於底基板1〇。藉此 能弄大記憶體容量。 (第8實施樣態) -38- 524030 五、發明説明(36) / 第16圖係本發明之第8實施樣態之小型記憶卡之一部 分,並不將記憶體用基板作成單層或積層基板,而係作成 更薄的薄膜基板者。即係四角形框狀的薄膜基板63,乃於 絕緣體樹脂之框部63b内配置導線端子63a,記憶晶片15之 電極藉由焊錫75而各別直接地安裝於導線端子63a之上下 兩面。薄膜基板63之間隔乃藉著焊錫等柱狀的導電性體62 而設成可確保的狀態。當然,除了焊錫等柱狀之導電性體 62之外,亦可使用導電性球或導線(圖式未顯示)。如此一 來,旎將記憶晶片15直接安裝於薄膜基板63之兩面,而在 能達到小型化及薄型化之同時,就不必要將導線拉出至記 憶晶片15之外部而連接於底基板1〇等,而且能達到小型化
W (第9實施樣態) 第17圖係本發明之第9實施樣態之小型記憶卡之一部 分,係取代上述第1及第2記憶體用基板21、22而使用二片 薄膜基板65、65之其他的實施樣態,故能達到更薄型化。 66係在薄膜基板65、65間及與底基板1〇之間進行電氣地辛 連接之焊錫或銅球等導電體。 (第10實施樣態) 第18圖係本發明之第10實施樣態之小型記憶卡之一部 刀係於絕緣體之合成樹脂薄片内多數配置金線等導電銷 67a之導電性薄片67,將此配置於記憶體用基板21、22之電 極間’或是配置在記憶體用基板21之電極與底基板1〇之電 極之間’而能兼用電氣的連接及兩基板間的保持間隔。 又,在使用導電性銷67a之外,亦可使用導電性膠糊。 本紙張尺度適财關家鮮(CNS) A4規格(210X297公釐) -39· 524030 A7 I--------— ____B7_ 五、發明説明(37 ) 一, ~ ":— @且可使用在絕緣性樹脂薄片内配置導電性粒子之異方向 性導電性薄片來取代導電性薄片67。 (第11實施樣態) 帛19圖係本發明之第! !實施樣態之小型記憶卡之一部 刀係底基板10與第1§己憶用基板21非由不同的基板所構成 ,而係從一片細長的可撓性基板81構成的實施樣態。即, 於細長之可撓性基板81之一側端部的兩面各安裝二個記憶 晶片15,而於另一側之端部的一面安裝二個IC晶片,即, 安裝微處理器用1C晶片14與ASIC用1C晶片13之後,如第19 圖所示使其彎曲成U字形狀而收納於外殼内者。 此例子能將第1記憶用基板21及底基板1 〇作為可撓性 基板81 ’而在能達到薄型化及輕量化之同時,由於能以一 片基板來構成,故不必要將多數的基板相互地連接的工程 | 。又,能藉著將可撓性基板81弄長而更安裝記憶晶片i 5, 故亦能兼用第2記憶用基板22。 (第實施樣態12) 第20圖係本發明之第12實施樣態之小型記憶卡之一部 分’係取代導電性導線或導電性球而使用正方體之電子元 件的實施樣態。即,將使各基板之各端部的上下面的電極 8Oa、8Ob相互電氣地連接的受動元件,具體而言,係將電 容器或晶片阻抗那般的正方體晶片元件80介在底基板1 〇之 電極與上述第1記憶用基板21之電極之間,或是介在上述第 1記憶用基板21之電極與上述第2記憶用基板22之電極1之 間,或是介在兩方之間,而將底基板1 〇之電極與上述第1 記憶用基板21之間隙,或是上述第1記憶用基板21與上述第 -40- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 五、發明説明、, 2記憶用基板22之間隙,或是兩方的間隙,以上述正方體之 晶片電子元件80的厚度來確保之同時,將底基板1()之電極 與上述第1記憶用基板21之電極,或是上述第以憶用基板 21之電極與上述第2記憶用基板22之電極,或是底基板1〇 之電極1 Od與上述第1記憶用基板21之電極2id與上述第2記 憶用基板22之電極22d,藉著上述正方體之晶片電子元件8〇 之至少一側端部之上下電極8〇a或8〇b而連接。在上述正方 體之晶片電子元件80之各端部各別形成涵跨其上下兩面及 兩側面之四面而相互連接的電極8〇a、80b,由於上下面之 電極80a、80b通常係相互地導通,故將此取代導電性導線 11或導電性球71而使用。又,於第20圖中,21 e及22e係安 裝記憶晶片預定領域。 又,將晶片電容器或晶片阻抗80作為原本的功能使用 時,係將兩端部之電極80a、80b各別連接於底基板1〇之電 極與上述第1記憶用基板21的電極,或是各別連接於上述第 1記憶用基板21之電極或上述第2記憶用基板22之電極。而 在不將晶片電容器或晶片阻抗80作為原本的功能使用的情 形下,係僅將一端部之電極80a或80b各別連接於底基板1〇 之電極與上述第1記憶甩基板21的電極,或是各別連接於上 述第1記憶用基板21之電極與上述第2記憶用基板22之電極 (第13、14實施樣態) 第21圖及第22圖係本發明之第13、14實施樣態之小型 記憶卡之一部分,而非僅為記憶媒體的功能,係於記錄媒 體的功能附加其他的功能之實施樣態的一例,而為 -41- 本紙張尺度適用中國國家標準(CNS) Μ規格(210X297公釐) 524030
(Bluetooth)對應之多功能型之小型記憶卡之例子。第2l 圖中,乃取代於第1記憶用基板21之下面側安裝記憶體,而 改之使用RF用LSI晶片78與基帶LSI晶片79,以能進行無線 電通信者。又,第22圖中,於帛】圖之小型記憶卡之底基板 10的上面安裝RF用LSI晶片78與基帶LSI晶片79,而能進行 無線電通信者。例如於攜帶型機器之例如行動電話器,將 此(Bluetooth)對應之多功能型記憶卡插入而能將行動電 話機作為下載終端器使用。其結果則藉著轉送距離1〇m之無 線電通信而能將音樂或影像等下載於行動電話機者。又, 將(Bluetooth)對應之多功能型記憶卡分別插入攜帶型機 器(例如音樂播放器或數位相機等)之間,能從一方的攜帶 型機器對另一方的攜帶型機器轉送音樂或影像等資料。在 此說明(Bluetooth)乃指以行動電話機等iM〇bil、個人電 腦、數位相機、AV(Audio Visual)機器為首要的家電製品 ,以無線來連接遊戲機等而用以操作影像或聲音等資料的 無線電資料通信技術。 (第15實施樣態) 第26圖係本發明之第15實施樣態之小型記憶卡之概略 側面圖。並非如第7圖所示之於底基板1〇與第丨記憶用基板 21之間配置導電性球71之同時於第丨記憶用基板21與第2記 憶用基板22之間配置導電性球71者,此實施樣態乃藉著貫 通第1記憶用基板21之導電性球71A而保持底基板1〇與第2 吕己憶用基板22之間的間隔者。即,於底基板之厚度方向 在底基板10與第1記憶用基板21之間僅配置一個導電性球 71。具體而g,乃將直徑例如〇 · 7 # m左右之各導電性球71 a -42- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公楚) 524030 A7 __B7_ 五、發明説明(4〇 ) 貫通第1記憶用基板21之各貫通孔21 a内的膠狀焊錫12,將 上述各導電性球71A的上部電氣地連接於第2記憶用基板22 之貫通孔22a内的膠狀焊锡12之同時,將上述各導電性球 71A的下部電氣地接合於底基板1〇之貫通孔i〇a内的膠狀焊 錫12。如此一來比較於第7圖之實施樣態,本實施樣態乃能 將導電性球之個數設為一半。 (第16實施樣態) 第27圖係除外本發明之第16實施樣態之小型記憶卡之 外殼狀態的平面圖。第61圖及第62圖係長方形之記憶卡用 之長方形的記憶體用基板的立體圖,係於該記憶體用基板 安裝二片長方形之記憶晶片之狀態的立體圖。第86圖及第 87圖係除外已安裝二片上述長方形之記憶晶片之記憶體用 基板呈二層配置之小型記憶卡之外殼狀態的分解立體圖及 侧面圖。 如第2 7圖、第61圖及第6 2圖所示,長方形之小型記憶 卡用之長方形的記憶體用基板21E的短邊21x,與長方形之 5己憶晶片15之長邊15y呈大略平行般地,於記憶體用基板 21E裝著記憶晶片15。換言之,乃使記憶體用基板21E之長 邊方向與δ己憶晶片15之長邊方向交叉,而例如呈正交般地 將記憶晶片15裝著於記憶體用基板21Ε。而於對向於記憶體 用基板21Ε之一對短邊21χ、21χ之各個内側配置一列短邊延 伸接合用電極41、·、41,而與其他記憶體用基板2ιε、底 基板10之對應位置所配置的電極l〇d、·、i〇d接合。 如此一來,則僅在長方形之記憶體用基板21之短邊延 伸配置電極41、·、41,而於長邊延伸不配置電極。因此 -43- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公變) 524030 A7
五、發明説明(41 ) ’即使因作用於長方形之小型記憶卡的扭曲而使應力作用 於長方形之記憶體用基板21之長邊21y、21y,亦因如第28 圖所示之不在長邊21y延伸配置電極41、·、41,故無導通 不良或連接不良而更能提昇信賴度。 若是如第29A所示之安裝記憶晶片15、·、15之記憶體 用基板21之彎曲或扭曲強度不充分的話,則如第29圖8所示 於記憶晶片15之電極15p與記憶體用基板21之電極21p接合 的焊錫接合部12p集中應力而發生裂痕12W,電極之間I5p 、21p之接合呈開啟情形而造成電氣性的連接不良。又,如 第29圖A所示,於晶片15會產生破裂I5r而造成動作不良, 特別是造成記憶晶片15之一部分讀取不良或寫入不良的原 因。 因此,對於僅於長方形之記憶體用基板21之短邊延伸 配置電極41、·、41之上述第16實施樣態之記憶體用基板 21,進行彎曲測試及扭曲測試而檢討上述有無不良。 彎曲測試如第30圖所示,將安裝著記憶晶片15、·、 15之,憶體用基板21之兩側的短邊側的端部予以固定,例 如於短邊側端部的中央以60秒鐘將2kg之外力對記憶晶片 之長邊方向延伸相互接近的方向作用三次,藉著使記憶體 用基板21具撓性地進行。又,扭曲測試如第31圖所示,將 安裝著記憶晶片15、·、15之記憶體用基板21之一側之短 邊側的端部予以固定,而將另一側之短邊側的端部相對於 一側之短邊側的端部以3kg的外力進行三次扭曲。而兩結果 之判定乃由電氣的連接狀態、資料之寫入及讀入狀態、外 觀的狀態來判定。 -44- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 --- --—-_____B7 五、發明説明(42 ) 彎曲測試及扭曲測試之結果,僅在長方形之記憶體用 基板21的短邊2ix延伸上配置電極41、·、41之記憶體用基 板21對於接合記憶晶片15、·、15之電極與記憶體用基 板之電極的焊錫接合部集中i應力而不會發生裂痕,能確 實施樣態地維持電極間的接合,故電氣性的接觸亦能確實 施樣態地維持。又,記憶晶片15、·、15不會產生破裂, 而不會產生動作不良,特別是不會產生記憶晶片丨5、·、 15之一部分的導引不良或寫入不良。 上述第16貫施樣態之變形例,乃如第32圖所示,亦可 於對向於ό己憶體用基板21之一對短邊2ΐχ、2ΐχ之中僅一方 的短邊21χ的内側在短邊21χ延伸配置二列接合用電極41、 •、41,而與其他記憶體用基板21、底基板1〇接合。 又’上述第16實施樣態之其他變形例如第33圖所示, 亦可於兄憶體用基板21G之短邊21χ大略平行,且於長邊2iy 之中央附近配列二列接合電極41、·、41而與其他記憶體 用基板21、底基板1〇接合。 如此地構成的話,將二片記憶晶片15、15配置於一片 &己憶體用基板21時,於二片記憶晶片15、15之相互交近接 的長邊15y、15y的近旁,在該長邊i5y延伸上配置電極41 、·、41,而朝向二片記憶晶片15、15之各個的對應電極 41、·、41的配線長度乃相互大略相等。而且, 將二片記憶晶片15、15連接於底基板1〇之控制用ic,例如 微處理器用1C晶片14、或是ASIC用1C晶片13、或是將微處 理杰'用1C晶片14及AS 1C用1C晶片13之二個1C晶片的功能整 合為一個1C晶片60之單晶片型微電腦之從記憶體用基板21 本紙張尺度適用中國國家標準(CNS) A4規格(21〇χ297公楚)
訂. (請先閲讀背面之注意事項再塡寫本頁) -45- 524030 A7 _____B7_ 五、發明説明(44 ) 板21裝著記憶晶片15、·、15。 在此二片記憶體用基板21E、21H之各個對向之一對短 邊21x、21x延伸上各別配置一列接合用電極41、· · ·、 41。而如第35圖所示,於底基板1〇之上安裝第27圖之記憶 體用基板21E,且於其上安裝第34圖之記憶體用基板21H, 藉此,如第33圖所示那般地積層。此時,上側之記憶體用 基板21Η及下側之記憶體用基板21E之各個電極41、·· · 、41乃藉著與各別對向之長邊之近旁的長邊延伸上所配置 之電極41、· 、41電氣地連接的導體的一例的焊錫部Ux 、·、11χ而分別連接著。又,下側的記憶體用基板21£及 底基板10之各個電極41、·、41及1〇χ、·、1〇χ乃藉著與 各別對向之長邊之近旁的長邊延伸上所配置之電極41、· 、41電氣地連接的導體的一例的焊錫部11χ、·、Ux而分 別連接著。 依據如此的構成,以積層於底基板1 〇之二片記憶體用 基板21E、21H分別安裝之記憶晶片15、·、15的長邊方向 呈交叉,而對小型記憶卡作用彎曲應力或可撓性應力時, 比較於在同一方向配置記憶晶片15、·、15者,則更能提 昇本小型記憶卡整體之機械性強度、彎曲、以及扭曲強度 〇 (第18實施樣態) 第36圖、第37圖及第38圖係去除本發明之第18實施樣 態之狀態的小型記憶卡下側之二層記憶體用基板21e、21E 之概略側面圖、將下側二層記憶體用基板安裝於底基板1〇 之狀態的概略侧面圖、以及於安裝在底基板1〇之下側二層 -47- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公董) 524030 A7 _____B7_ 五、發明説明(45 ) 記憶體用基板21E、21E,進而安裝最上層之記憶體用基板 21J狀態的概略側面圖。 比本發明之第18實施樣態之小型記憶卡之下側二層記 憶體用基板21E、21E各別安裝之各記憶晶片15的厚度更厚 的記憶晶片151,係於上述最上層之記憶體用基板21J的表 裡兩面,與記憶體用基板21E同樣如第38圖所示合計裝著四 個而配置。即,使長方形之記憶體用基板21J之短邊,與大 厚度1之長方形二片記憶晶片15t、15t之各個長邊呈大略平 行狀態,而於記憶體用基板21J各別安裝二片記憶晶片I5t 、15t。又,最上層之記憶體用基板21J的表面(上面),乃 長方形之記憶體用基板21J之短邊,與寬度比上述裡面之長 方形記憶晶片15t狹之長方形的記憶晶片15t的短邊呈大略 平行狀態,而於記憶體用基板21J各別安裝二片記憶晶片 15t、15t。於最上層之記憶體用基板21J與其下的二層記憶 體用基板21E、21E之各別對向的一對短邊21x、21x之各個 内側,在短邊21x延伸上配置一列接合電極41、·、41,而 與配置於其他記憶體用基板21E或底基板10之對應位置之 電極41、·、41 或 10χ、·、1〇χ接合。 依據如此的構成,並非於底基板之上面一側的面重疊 三個相同厚度之記憶晶片15、·、15之模組21、···、 21者’而係於底基板之上面一側的面重疊二個厚度小的記 憶晶片15、·、15之模組21E、·、21E者,而且於其上配 置一個厚度大的記憶晶片151、·、151之模組21而能提昇 本小型記憶卡整體之機械性強度、彎曲、以及扭曲強度。 (第19實施樣態) _ -48- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 B7 五、發明説明(46 ) 第39圖係本發明之第19實施樣態之除去外殼狀態之小 型記憶卡的概略側面圖。此第19實施樣態不僅在底基板1〇 之表面側配置記憶體用基板21E,且於裡面側亦與底基板1〇 之表面側相同地配置而成者。即,於底基板1 〇之表面積層 配置二層的記憶體用基板21E、21E。另一方面,於底基板 10之裡面配置一層記憶體用基板21E。又,底基板1〇之電極 1〇χ、·、10x與底基板10之裡面一層記憶體用基板21E之電 極41、·、41藉著焊錫部11χ、·、llx而各別地連接。 依據此構成,並非僅在底基板1 〇之一側的面配置記憶 晶片15、·、15的模組而已,而係能配置底基板1 〇之表裡 兩面之記憶晶片15、·、15之模組,且能獲得模組配置的 平衡,而能提昇小型記憶卡整體之機械性強度、·彎曲、以 及扭曲強度。 (第20實施樣態) 其次’本發明之第2 〇實施樣態之小型記憶卡,係能在 圮憶體用基板21Ε與上外殼30之間、記憶體用基板21Ε、21 β 之間、έ己憶體用基板21Ε與底基板1〇之間、記憶體用基板21ε 與上外殼30之間、或是底基板10與上外殼3〇之間等處,藉 著配置絕緣性補強樹脂例如熱硬化性環氧樹脂而能進行小 型記憶卡之補強,特別是能提昇小型記憶卡之機械性強度 、彎曲、以及扭曲強度者。又,於此第2〇實施樣態中,將 絕緣性之補強樹脂配置在記憶晶片15之側部的情形下,亦 注入記憶晶片15與記憶體用基板21之間電氣性的接合部分 的間隙,而進行電氣性接合部分的封止,藉此,最好是進 行電氣性接合部分的保護。爰此,絕緣性之補強樹脂亦最 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) .訂- -49- 524030 A7 五、發明説明(47 好是具有合併封止樹脂之功能於補強功能者。 又,第20實施樣態係於底基板10之表裡兩面之中至少 一側面適用於配置一層記憶體用基板21£的情形、配置二層 記憶體用基板21E的情形、配置三層記憶體用基板21E的情 形者。 具體而言,於底基板1〇表面配置一層記憶體用基板21E 的情形下,藉著塗布絕緣性之補強樹脂之塗布裝置之一例 的塗布喷嘴50,而於安裝底基板10之表面之一端部之晶片 電谷器18及晶片阻抗19的部分,如第4〇圖所示那般地塗布 絕緣性之補強樹脂,而如第41圖所示形成絕緣性之補強部 之一例的一端部補強部44。又,藉著於記憶體用基板21E 之晶片15與上述一端部補強部44a之間,以及鄰接記憶體用 基板21E之記憶晶片15、15之間塗布絕緣性之補強樹脂而供 給’如第41圖所示形成最上層補強部44c、44c。上述最上 層補強部44c、44c乃於塗布記憶體用基板21E之記憶晶片15 之厚度以下的厚度之後,於熱硬化時如第42圖所示變得比 圮憶晶片15的厚度大,而增厚至與上述一端部補強部4乜 之上面略相同厚度亦可。又,上述最上層補強部44c、44c 亦可於熱硬化前,塗布記憶體用基板21E之記憶晶片15之厚 度以上的厚度。藉此能增進記憶晶片15之保護功能。 依據上述的構成,上述一端部補強部44a係配置於安裝 底基板ίο表面之一端部之晶片電容器18及晶片阻抗19的部 分,故特別地能提昇小型記憶卡之卡片電極丨6侧之部分的 機械性強度、彎曲、以及扭曲強度。又,由於最上層補強 部44c、44c配置於記憶體用基板21E之記憶晶片15、15之間 (請先閲讀背面之注意事項再本頁) 寫士 I I I * 、\H 口
524030
五、發明説明(48) 隙等位置’特別是能提昇記憶體用基板21E之機械性強度、 彎曲、以及扭曲強度。又,由於最上層補強部44c、44c之 厚度比記憶體用基板E之表面側的記憶晶片15、15的厚度大 ’故即使從上外殼30A對記憶晶片15、15作用外力,亦藉著 在最上層補強部44c、44c支持上外殼30A的内面而對記憶晶 片15、15不易作用外力,而能達到記憶晶片15、15的保護 功能。 又’上述第20實施樣態之第1變形例如第43圖及第44圖 所示’藉著在記憶體用基板21E之各記憶晶片15的兩側塗布 絕緣性之補強樹脂而供給,而作成形成最上層補強部44c 、44c那般情形亦可。具體而言,在一端部側之記憶體用基 板21g己憶晶片15與上述一端部補強部44a之間,以及記 憶體用基板21E之鄰接的記憶晶片15、15之間,以及與上述 一端部補強部44a相對側之另一端部之記憶體用基板21E與 記憶體用基板21E之另一端部的電極41、·、41之間分別塗 布絕緣性之補強樹脂而供給,而形成最上層補強部44c、44c 、44c亦可。而且,記憶體用基板21£與底基板10之間亦可 塗布絕緣性之補強樹脂而供給,並作成形成層狀之記憶體 用基板補蛋部44d那般情形亦可。此記憶體用基板補強部 44d係配置成覆蓋其用以連接記憶體用基板21e之電極41、 •、41與底基板10之電極ι〇χ、·、ι〇χ之焊錫部ι1χ、·、 llx之周圍而亦進行電極接合部之保護。爰此,藉著一端部 補強部44a、記憶體用基板補強部44d、最上層補強部44c 而構成上述補強部44。又,記憶體用基板補強部44d之厚度 與焊錫部llx之厚度大略相等,換言之記憶體用基板21E與 -51- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公楚) 524030 五、發明説明(53 第47圖類似,亦可對第52圖之小型記憶卡更加一端部補強 部44a而藉著一端部補強部44a與三個最上層補強部44c、· 、44c,來構成上述補強部。 依據此構成,由於在配置三個最上層補強部44c、·、 44c上更加配置一端部補強部44a,故在能保護及牖強最上 層之記憶體用基板21E之表面側的各記憶晶片15之同時,而 能提昇小型記憶卡之卡片電極16側之部分機械性強度、彎 曲、以及扭曲強度。 又’上述第20實施樣態之第11變形例如第54圖所示與 第48圖類似,亦可在使用第51圖之小型記憶卡之層狀的記 憶體用基板補強部44e、44 j之外,代之使用各別作為棒狀 之s己憶體用基板補強部44f、44k而藉著最上層補強部44c 與棒狀之記憶體用基板補強部44f、44k而構成上述補強部 44。又,棒狀的記憶體用基板補強部44f之厚度大略與焊錫 部llx之厚度相等,換言之,記憶體用基板2ΐβ與底基板1〇 之間隙大略相等。又,棒狀的記憶體用基板補強部4处之厚 度大略與焊錫部1 lx之厚度相等,換言之,二層之記憶體用 基板21E、21E與底基板1〇之間隙大略相等。 依據此構成,由於夾著二層之記憶體用基板21E、21E 而於各最上層補強部44c之下方即底基板側配置棒狀的記 憶體用基板補強部44f、44k,故能更穩定地進行記憶體用 基板21之保護及補強,且更能提昇小型記憶卡之整體的機 械性強度、彎曲、以及扭曲強度。 又,上述第20實施樣態之第12變形例如第55圖所示, 與第49圖類似而為第52圖之簡略型,繫合三個最上層補強 -56- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再本頁) 士 訂— 524030 A7 ___B7 五、發明説明(54 ) 部44c、·、44c而作為一個層狀的最上層補強部44g,並藉 著此層狀之最上層補強部44g而構成上述補強部44。又,最 好是藉著將上述層狀之最上層補強部44g之厚度作成記憶 體用基板21E之表面側之記憶晶片15之厚度以上,且與上外 殼30A構成另一個體那般地配置而能確實地保護及補強各 記憶晶片15。 依據此構成,由於配置一個層狀之最上層補強部44g而 可覆蓋圮憶體用基板21E之表面侧的二個記憶晶片15、15 ,故更確實地進行最上層記憶體用基板21E之表面側之二個 吕己憶晶片15、15之保護及補強,而能提昇小型記憶卡之整 體的機械性強度、彎曲、以及扭曲強度。 又,上述第20實施樣態之第13變形例如第56圖所示, 為第55圖之改良型,乃亦可將繫合三個最上層補強部44c 、·、44c而形成之一個層狀的最上層補強部44g接觸於上 外殼30A的内面,而藉著此層狀之最上層補強部44g以構成 上述補強部44。又,上述層狀之最上層補強部44g的厚度為 最止層記憶體用基板21E之表面側的記憶晶片15之厚度以 上’且藉著作成接觸上外殼30 A之内面的尺寸,而能確實地 保護及補強各記憶晶片15。 依據此構成’由於配置一個層狀之最上層補強部44g而 可覆蓋記憶體用基板21E之表面側的二個記憶晶片15、15 ,且此層狀之最上層補強部44g接觸於上外殼30A之内面, 故能藉著層狀之最上層補強部44g而使最上層之記憶體用 基板21E與上外殼30A呈一體化,且能更確實地進行最上層 記憶體用基板21E之表面側之二個記憶晶片15、15之保護及 -57- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)
524030 五、發明説明(55) 補強,而能提昇小型記憶卡之整體的機械性強度'彎曲、 以及扭曲強度。 、々又,上述第20實施樣態之第14變形例如第㈣所示, 為第55圖之簡略型,亦可繫合三個最上層補強部44。、·、 44c而對一個層狀的最上層補強部44g更加上一端 而藉著層狀之最上層補強部岭與_端部補強部44a而構成 上述補強部4 4。 依據此構成,由於在配置一個層狀之最上層補強部44g 而覆蓋5己憶體用基板21E之表面側的二個記憶晶片15、15 ,更配置一端部補強部44a,因此,能更穩定地進行最上層 之圮憶體用基板21E表面側之二個記憶晶片15、15之保護及 補強且此^幵小型έ己憶卡之卡片電極16側之部分的機械 性強度、彎曲、以及扭曲強度,並能提昇小型記憶卡之整 體的機械性強度、彎曲、以及扭曲強度。 又,上述第20實施樣態之第15變形例如第58圖所示, 為第55圖之改良型,乃亦可將繫合三個最上層補強部44c 、·、44c、層狀的最上層補強部44d、層狀之第3記憶體用 基板補強部44i、層狀之記憶體用基板補強部44d之外,更 加上一端部補強部44a而以構成上述補強部44。 依據此構成,由於係配置三層之最上層補強部44c、層 狀之第3記憶體用基板補強部44i、層狀之記憶體用基板補 強部44d、一端部補強部44a,故可使二片記憶體用基板21e 、21E與底基板1 〇 一體化,而在能提昇小型記憶卡之卡片電 極16側之部分的機械性強度、彎曲之以及扭曲強度之同時 ’並能提昇小型記憶卡之整體的機械性強度、彎曲、以及 ______ -58- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公董) 524030 A7 ___B7 _ 五、發明説明(56 ) 扭曲強度。 又,上述第20實施樣態之第16變形例如第59圖及第60 圖所示,為第58圖之進一步改良型,乃亦可將三個最上層 補強部44c、·、44c、層狀之第3記憶體用基板補強部44i 、層狀之記憶體用基板補強部44d及一端部補強部44a以絕 緣性之補強樹脂一體地形成,而構成上述補強部44。即, 如第59圖之平面圖所示,於底基板1〇之對向的一對短邊内 側之短邊延伸部分(換言之,即底基板1〇之一端側的小型記 憶卡之卡式電極16側部分,以及底基板1〇之另一端侧部分) 形成大寬幅之寬幅度的補強部44b、44b之同時,於底基板 10之對向的一對長邊的内側的長邊延伸部分形成細長的補 強部44η、44η,而能更加提昇小型記憶卡之整體的機械性 強度、彎曲、以及扭曲強度。特別是對向之一對短邊内側 之短邊延伸部分係電極41、·、41之近旁部分,藉著將電 極41、·、41之近旁部分的補強部44b、44b之寬度弄寬而 能更確實地進行電極41、·、41之近旁部分的補強。 又’上述第20實施樣態之第17變形例如第63圖及第64 圖所示,亦可取代於第50圖在最上層記憶體用基板21E表面 配置之二個最上層補強部44c、·、44c,而配置比最上層 補強部44c、·、44c厚,且比各記憶晶片15厚的三個最上 層補強部44t、· 、44t。即,藉著三個最上層補強部44t 4 41、層狀之第3 §己憶體用基板補強部4 4 i、層狀之記 憶體用基板補強部44d而構成上述補強部44。 依據此構成,因配置三個最上層補強部44t、·、44t 、層狀之第3記憶體用基板補強部44i、層狀之記憶體用基 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) -59- 524030 A7 _____B7 五、發明説明(57 ) 板補強部44d,故能使二片記憶體用基板21E、21E與底基板 10成一體化而更能提昇小型記憶卡整體之機械性強度、彎 曲、以及扭曲強度。又,三個最上層補強部44t、·、44t 之厚度比記憶體用基板21E之表面側的記憶晶片15、15的厚 度大,故即使從上外殼30A對記憶晶片15、15作用外力亦以 最上層補強部44t、·、44t支持上外殼30A的内面,而變得 不易對記憶晶片15、15作用外力,而能達到記憶晶片15、 15的保護功能。 又,上述第20實施樣態之第18變形例如第65圖所示, 亦可取代於第51圖在最上層記憶體用基板21E表面配置之 二個最上層補強部44c、·、44c,而配置比最上層補強部 44c、·、44c厚,且比各記憶晶片15厚的三個最上層補強 部44t、·、44t。即,藉著三個最上層補強部44t、·、44t 、層狀之第2記憶體用基板補強部44e、層狀之第4記憶體用 基板補強部44 j•而構成上述補強部44。 依據此構成,因配置三個最上層補強部44t、·、44t 、層狀之第2記憶體用基板補強部44e、層狀之第4記憶體用 基板補強部44 j,故能使二片記憶體用基板21 e、21E與底基 板10成一體化而更能提昇小型記憶卡整體之機械性強度、 彎曲、以及扭曲強度。又,三個最上層補強部、·、44t 之厚度比記憶體用基板21E之表面側的記憶晶片15、15的厚 度大,故即使從上外殼30A對記憶晶片15、15作用外力亦以 最上層補強部44t、·、44t支持上外殼30A的内面,而變得 不易對記憶晶片15、15作用外力,而能達到記憶晶片J 5、 15的保護功能。 本紙張尺度適用中國國家標準(CNS) A4規格(21〇x297公釐) -60- 524030 A7 _______B7 五、發明説明(58 ) 又,上述第20實施樣態之第19變形例如第66圖所示, 亦可取代於第52圖在最上層記憶體用基板21E表面配置之 三個最上層補強部44c、·、44c,而配置比最上層補強部 44c、·、44c厚,且比各記憶晶片15厚的三個最上層補強 部44t、·、44t。即,藉著三個最上層補強部44t、·、44t 而構成上述補強部44。 依據此構成,因於最上層之記憶體用基板21E之表面側 的各記憶晶片15的兩側配置最上層補強部44t、· 、44t, 故能保護及補強最上層之記憶體用基板21E之表面側的各 記憶晶片15,而更能提昇小型記憶卡整體之機械性強度、 彎曲、以及扭曲強度。即,三個最上層補強部44t、·、44t 之厚度比記憶體用基板21E之表面側的記憶晶片15、15的厚 度大,故即使從上外殼30A對記憶晶片15、15作用外力亦以 最上層補強部44t、·、44t支持上外殼30A的内面,而變得 不易對記憶晶片15、15作用外力,而能達到記憶晶片15、 15的保護功能。 又,上述第20實施樣態之第20變形例如第67圖所示, 亦可取代於第54圖在最上層記憶體用基板21E表面配置之 三個最上層補強部44c、·、44c,而配置比最上層補強部 44c、·、44c厚,且藉著比各記憶晶片15厚的三個最上層 補強部44t、·、44t及棒狀之記憶體用基板補強部44f、44k 而構成上述補強部44。 依據此構成,夾著二個記憶體用基板21E、21E而於各 最上層補強部44c之下方,即於底基板側設置棒狀之記憶體 用基板補強部44f、44k,因此,能更穩定而確實地保護及 -61- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 _____B7_ 五、發明説明(59 ) 補強二個記憶體用基板21E、21E,而更能提昇小型記憶卡 整體之機械性強度、彎曲、以及扭曲強度。又,三個最上 層補強部44t、·、44t之厚度比記憶體用基板21E之表面側 的記憶晶片15、15的厚度大,故即使從上外殼3〇a對記憶晶 片15、15作用外力亦以最上層補強部441:、.、441:支持上 外殼30A的内面,而變得不易對記憶晶片15、15作用外力, 而能達到記憶晶片15、15的保護功效。 (第21實施樣態) 其次,本發明之第21實施樣態之小型記憶卡係要將配 置於記憶體用基板21之表裡兩面的記憶晶片15、·、15的 位置作成大略相同,而將記憶晶片15、·、15壓接固定於 記憶體用基板21的表裡兩面。 此乃記憶體用基板21之表裡的電極21ρ、·、21p之配 置(lay out)偏移的情形下,對記憶體用基板21之表裡面各 別壓接接合記憶晶片15、15時,會發生荷重不均一,例如 第68圖之表面側右端之接合部分及裡面側之左端部分所示 ,在記憶體用基板21之電極21與記憶晶片15之電極15p之間 會有發生接合不良的可能性。 為了防止如此電極間之接合不良的發生,乃如第69圖 所示將配置於記憶體用基板21之表裡兩面的電極15P、·、 15p的位置,換言之即將配置作成大略相同,且將電極形狀 作成相同。更具體而言,乃將記憶體用基板21之電極21p 、·、21p之中心及周圍設計作成同位置、同一形狀。而如 第7 0圖所示,於記憶體用基板之表裡兩面之任何一面壓接 固定記憶晶片15之後,如第71圖所示藉著於記憶體用基板 -62- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 五、發明説明(6〇 / 21之表裡兩面之任何其他面壓接固定記憶晶片15而使壓接 固定時之記憶體用基板21的變形均一地不無產生,且無接 合不良。 更具體的安裝工程乃如第70圖所示,於記憶體用基板 21之表裡兩面之任何一方的面壓接固定記憶晶片15。接著 如第72圖所示在記憶體用基板21與記憶晶片15之間充填絕 緣性之封止樹脂200,而封止電極I5p與電極21 p之電極接合 部分。其次如第73圖所示,於記憶體用基板載置台49上將 吕己憶體用基板21向其另一方向朝上載置之後,以框形狀或 棒形狀之基板固定工具48將記憶體用基板21之周圍向記憶 體用基板載置台49押附,而矯正記憶體用基板21的翹曲。 此一狀態如第74圖所示,以加熱壓著工具47而一邊將絕緣 性之熱硬化性樹脂薄片介在於記憶體用基板2丨之另一面與 記憶晶片15之間,而一邊將記憶晶片j 5加熱而壓接固定於 記憶體用基板21之另一面,並於記憶體用基板21與記憶晶 片15之間充填絕緣性封止樹脂2〇〇而如第75圖所示封止電 極15p與電極21p之電極接合部分。 又,其他安裝工程如第70圖所示,在記憶體用基板21 之表裡兩面之任何一側的面暫時固定記憶晶片15。接著如 第71圖所示,在記憶體用基板21之表裡兩面之任何另一側 的面暫時固定記憶晶片15。其次如第76圖所示,將固定著 記憶晶片15之記憶體用基板21之另一面呈向上上載置於加 熱壓著工具46上之後,藉著朝向將加熱壓著工具46與加熱 壓著工具47相互近接的方向同時驅動而將記憶晶片15、15 分別同時地壓著固定於記憶體用基板21的兩面。 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公酱) (請先閲讀背面之注意事項再本頁) 太 、-ir·
63- 524030 A7 Γ------Β7 五、發明説明(01 ) 其次在記憶體用基板21之一侧的面與記憶晶片15之間 充填絕緣性之補強樹脂2〇〇而在封止電極15ρ與電極21Ρ之 電極接合部分之同時,於記憶體用基板21之另一側的面與 記憶晶片15之間充填絕緣性之補強樹脂2〇〇而在封止電極 15ρ與電極2lp之電極接合部分。 依據此構成,藉著將配置於記憶體用基板21之表裡兩 面的記憶晶片15、·、15的位置作成在表裡兩面相同,而 將記憶晶片15、·、15壓接於記憶體用基板21之結果,則 在記憶體用基板21之表裡兩面的線膨脹係數大略相同,而 能抵消在記憶體用基板21之表裡兩面所產生的翹曲,進而 能大幅地減輕記憶體用基板21之翹曲或不產生翹曲。 (第22實施樣態) 本發明之第22實施樣態之小型記憶卡,係於記憶體用 基板21之中央部與底基板1〇之間配置接合部11ρ,而用以達 到防止記憶體用基板21翹曲且提昇彎曲強度之信賴度者。 即如第77圖所示,將二片的記憶晶片15、15分別安裝 於表裡兩面的記憶體用基板21安裝於底基板1〇時,由於記 憶體用基板21之電極41、·、41於記憶體用基板21之各短 邊近旁配置在各短邊延伸上,故記憶體用基板21僅在其長 邊方向被底基板10支持,而呈中央部完全未被支持的狀態 。因此,基於記憶體用基板21與底基板1〇之線膨脹係數或 厚度之差而易使記憶體用基板21翹曲。其結果則例如記憶 體用基板21向上翹曲的狀態收納於上外殼30Α與下外殼31Α 之間的話,則如第78圖所示,記憶體用基板21之中央部會 頂接於上外殼30A的内面而有在上外殼30A之中央部產生破 -64- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再^^本頁) 士 .、好—
524030 A7 B7 五、發明説明(63 ) 記憶體用基板21之長邊方向之一端部配置電極41、·、41 的情形下,亦可於記憶體用基板21之長邊方向之另一端部 與中央部各別配置接合部lip。又,接合部只要是不與其他 基板電氣地連接,或是即使連接,只要小型記憶卡配置不 形成必要電路之電極41、·、41即可。 (第23實施樣態) 本發明之第23實施樣態之小型記憶卡,為了接合在記 憶體用基板21之基板表裡兩面形成的電路,而於記憶體用 基板21形成貫通孔21q,而於其貫通孔21q之内周面形成導 體層21r,而且配置用以覆蓋上述導體層21r之合成樹脂製 之阻抗21s。此阻抗21s之相對於記憶體用基板21之突出量 係設成與記憶晶片接合用電極21P之突出量大略相同者。 即如第83圖所示,記憶體用基板21之阻抗21s的突出量 比其他的電極,即比記憶晶片接合用電極21 p之突出量大。 此情形下,將記憶晶片15壓接接合於記憶體用基板21時, 藉著阻抗21s與記憶晶片接合用電極21p之突出量的差而使 作用於記憶體用基板21之荷重呈不均一,例如第68圖之表 面侧之右端的接合部分及裡面側之左端部分所示,記憶體 用基板21之電極21 p與記憶晶片15之電極15p之間有發生接 合不良的可能性。 因此’將上述阻抗21 s予以研磨而如第8 4圖所示,作成 具有與記憶晶片15之電極15p之突出量大約相同突出量的 阻抗21t。如此一來,記憶晶片15之電極15p之突出量與阻 抗211之突出量呈大略相同,而將記憶晶片15壓接接合於記 憶體用基板21時,作用於記憶體用基板21之荷重呈均一而 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再本頁) 士 訂— -66- 524030 A/ 五、發明説明(64 ) 能防止記憶體用基板21之電極21p與記憶晶片15之電極15p 之間發生接合不良。 又,上述第23實施樣態之變形例如第85圖所示,亦可 以電鍍等方式埋入記憶體用基板21之貫通孔21q之導體層 21r内,而形成不突出於導體層21r之開口的電鍍部21u。如 此的構成亦因電鍍部21u比記憶晶片15之電極15p的突出量 低’故將記憶晶片15壓接接合於記憶體用基板21時,作用 於記憶體用基板21之荷重呈均一而能防止記憶體用基板21 之電極21p與記憶晶片15之電極15p之間發生接合不良。 (第24實施樣態) 本發明之第24實施樣態之小型記憶卡,乃非於記憶體 用基板21配置用以電氣地連接基板間的導體(上述導電性 導線11、53等、導電性球71等、焊錫部11χ等),而如第95 圖及第100圖所示,於電極41、·、41上將突起電極lit、 •、:lit予以一體地形成而不須要配置上述導體者。又,突 起電極111、·、111係於製造工程中說明用以固定於記憶 體用基板21之電極41、·、41者,然而於製造工程中亦可 固定於底基板10之電極10、·、10上。 各突起電極lit之高度係設成記憶晶片15之厚度以上 ,而能藉著電鍍將上述突起電極lit一體地形成在記憶體用 基板21之電極21、·、21上。 以下說明利用此突起電極111、·、111之小型記憶卡 的製造方法。 首先,在說明利用此突起電極lit、·、lit之小型記 憶卡的製造方法之前,說明不利用此突起電極111、·、111 -67- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再剩寫本頁) 士 、tr—
524030 A7 五、發明説明(65 ) 之小型記憶卡的製造方法。 如第88圖所示,對底基板模組21〇之底基板1〇印刷供給 膠狀焊錫。即,將具有對應底基板10之各貫通孔l〇a之貫通 孔即具有膠狀焊錫插入孔54a之模板54重疊於底基板模組 210之底基板1〇上,而一邊將膠狀焊錫12移動於模板%上而 邊移動載置台55 ’而從載置台54之各膠狀焊錫插入孔54a 將膠狀焊錫12以押入式地插入底基板丨〇之各貫通孔1 〇a内 ,而如第89圖所示於電極10χ上配置膠狀焊錫12。此時,於 底基板10之各貫通孔10a乃作成膠狀焊錫12從底基板1〇朝 底基板10之厚度方向吃出若干狀態。此乃由於能在後工程 藉著膠狀焊錫12本身之粘著力而能將導電性球(例如焊錫 球或銅球)71穩定地保持在各膠狀焊錫12上之故。又,在印 刷供給膠狀焊錫之外,亦可以供給器來供給。 與此同時或之後於記憶體用基板模組之記憶體用基板 21亦與上述相同地將膠狀焊錫12押入記憶體用基板21之各 貫通孔内那般地插入,而如第9〇圖所示3上山6極41上配置 膠狀焊錫12。 又,在印刷供給膠狀焊錫之外,亦可以供給器來供給 其次如第91圖所示,於記憶體用基板模組之記憶體用 基板21之各膠狀焊錫12的電極上各供給一個導電性球71。 而各導電性球71於被載置在膠狀焊錫12時,係作成吃入膠 料錫12若干的狀態而藉著膠狀焊錫12本身的枯著力以保 持位置。 ’、 #著如第92圖所示使其上下反轉之後,底基板1〇之各 本紙張尺度適用中國國家標準(CNS) A4規格(21〇χ297公釐)
、τ· (請先閲讀背面之注意事項本頁) -68- 524030 A7 ------B7__^_ 五、發明説明(66 ) 膠狀焊錫12與記憶體用基板21之各導電性球71呈對應地將 底基板1 〇與5己憶體用基板2 1予以定位。其次如第g 3圖所示 ,將具有導電性球71、·、71之記憶體用基板21重合於底 基板10而積層,並作用某程度之壓力而作成將記憶體用基 板21之各導電性球71之一部分吃入底基板1 〇之膠狀焊錫j 2 内。如此一來,如第94圖所示能使底基板1〇與記憶體用基 板21保持呈大略平行地定位。又,第94圖之各導電性球71 與記憶體用基板21側之電極41係埋入膠狀焊錫12内的狀態 〇 如此地製造不利用突起電極lit、·、lit之小型記憶 卡’若疋供給導電性球71、·、71較麻煩,較花時間且將 電極41、41間的間距弄成更狹的間距例如〇 · 3mm以下時,則 於接合基板時,會有各焊錫12之間發生接觸之所謂短路的 可能性。為了要確實地防止此一情形,最好是使用上述突 起電極lit、·、lit。以下即說明利用此突起電極llt、· 、lit之小型記憶卡的製造方法。 首先與第88圖及第89圖同樣地於底基板1〇側之各電極 10x配置焊錫。 接薯如第96圖所示,藉著電鍍等方式在記憶體用基板 21之各電極41上形成突起電極lit。其後如第97圖所示,將 記憶晶片15、·、15安裝於記憶體用基板21。又,將二層 之記憶體用基板21安裝至底基板10的情形下,下側之記憶 體用基板21如第98圖所示藉著電鍍等方法在兩面的各電極 41上形成突起電極lit。 其次如第99圖所示,決定底基板1〇與記憶體用基板21 -69- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A7 ____B7_ 五、發明説明(67 ) 位置而使s己憶體用基板21之各電極41上的突起電極111與 底基板10之各電極1 Οχ對應。其次,將記憶體用基板21重合 於底基板10而積層,並作用某程度之壓力而作成將記憶體 用基板21之各突起電極lit之一部分吃入底基板1〇之各電 極1 Ox上之膠狀焊錫12内。如此一來,如第1〇〇圖所示能使 底基板10與記憶體用基板21保持呈大略平行地定位。 依據如此的構成,就不須要導電性球71、·、71,而 可刪除供給導電性球71、·、71的作業及時間。而且,即 使電極41、·、41間的間距狹小’例如〇 · 3mm以下亦因僅 吃入記憶體用基板21之突起電極111底基板1 〇之焊錫12内 若干,而使焊錫不會大量地流向外側,在接合基板時,能 防止各焊錫12接觸之所謂的短路。 上述各實施樣態中,底基板1 〇之各貫通孔1 〇a、第^記 憶體用基板21之各貫通孔21a、以及第2記憶體用基板22之 各貫通孔22a的配置係能任意地配置成各基板之長邊方向 延伸之長邊的近旁延伸、與各基板之長邊方向正交之寬度 方向延伸之短邊的近旁延伸、或是長邊及短邊之近旁延伸 的矩形形狀。 又,於上述各實施樣態中,對於底基板1 〇之各貫通孔 l〇a、第1記憶體用基板21之各貫通孔21a、以及第2記憶體 用基板22之各貫通孔22a供給焊錫的方法在可使用供給器 或印刷其中之一之同時,亦可使用其他的方法(圖式未顯示 )° 又,於上述各實施樣態中,亦可取代膠狀焊錫丨2而使 用導電性接著劑。亦可於此導電性接著劑加入填充物。通 —一________ -70- 本紙張凡度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再本頁) :士 .訂—
524030 A7 _____B7 五、發明説明(68 ) 常要將膠狀焊錫12溶融而使其硬化時必要加熱至2 5 0 °C,然 而,在使用導電性接著劑之情形下,亦有以15〇°C即充足的 情形,而在如此的情形下,能將加熱溫度設得比焊錫還低 ’且能減低各基板之想曲。 又,上述各實施樣態中亦可組合導電性導線或導電性 球來使用。又,取代於此,或可於此等之任何一方或雙方 使用焊錫或銅等柱狀之導電性元件(圖式未顯示)。 又’上述實施樣態中,亦可在各基板之上下任何面安 裝多數之記憶晶片15時’於多數之記憶晶片15之間以用以 作為基板間隔保持用或補強用而於不接觸電極的部分配置 絕緣性或導電極導線、絕緣性或導電性柱、絕緣性或導電 性球(圖式未顯示)。 於上述實施樣態中亦可取代導電性導線11而使用導電 性球71或導體或上述正方體之晶片電子元件80。 又,上述實施樣態中,在使用薄膜基板時,其薄膜基 板之材質可使用聚醯亞胺等,惟,亦可使用厚度〇· 1咖左右 之單層的玻璃環氧樹脂製之基板。 又’適當地組合上述各種實施樣態之中的任意實施樣 態能達到各種實施樣態所具有的效果。 依據本發明乃將在記憶基板安裝多數之記憶晶片而構 成之兄憶模組安裝於底基板之一側的面,因此在底基板上 了將兩面可女裝記憶晶片之記憶用基板配置於狹小間隔且 小的空間内,而比較於在底基板之任何一側的面安裝記憶 晶片的情形,則本發明可安裝記憶晶片的面積能達到記憶 用基板之表裡兩面的二倍那般地增加記憶體容量。 本紙張尺度適财關家標準(⑽M規格⑵GX297公爱) -71- 524030 A7 ~ --—— -_iZ____ 五、發明説明(69 ) 又’藉著導電性導線來連接各基板間的電極,而能提 昇電極間的連接強度。 又’對各基板將各記憶晶片以無底線地直接安裝,即 倒裝女裝,故換言之由於係將各記憶晶片之各電極與各基 板之各電極藉由突起等構件而直接接合,故將外導線拉出 至各記憶晶片之外側而能節省接合各基板之空間或作業, 而能達到小空間化及縮短工程化。 又’於記憶用基板之表裡兩面在完全相同的位置安裝 相同尺寸及厚度之多數個記憶晶片,故在對記憶用基板作 用熱性或機械性的應力時,例如能防止因封止樹脂之硬化 收縮而造成基板朝單側翹曲,又,於上述記憶用基板上, 上述多數的記憶晶片相對於上述記憶用基板之長邊方向能 對稱地配置,而使5己憶用基板整體能防止祇力的偏向分布 又,能將安裝記憶晶片之記憶模組作成與底基板不同 的個體來構成,於熔接時,在判斷記憶晶片為不良的情形 下僅廢棄其s己憶模組即可,而不必要連安裝I c晶片之底 基板都要廢棄。 依據上述小型記憶卡之製造方法,在記憶模組為多數 個的情形下,在將記憶模組安裝於底基板模組之前,預先 女凌各圯憶模組而藉著熔接能檢查記憶模組整體的功能, 在不良的情形下,僅廢棄其記憶模組即可,而不必要連比 較於記憶模組高價的底基板模組都要廢棄,故能達刑降低 成本的目的。 藉著在底基板與記憶用基板之間介在著導電性球而能 本紙張尺度適财關家標準(CNS) A4規格(2igx297公复) (請先閱讀背面之注意事項再 本頁) —訂—
-72- 524030 A7 ------------ B7 _ 五、發明説明() '~ - 使各基板之間隔容易地均等,而能將各基板大略平行地配 置又I電ϋ球以融點比銅等焊錫高的材料來構成的話 ,在後工程中以回流或鼓風來熔融焊錫時亦不會熔融導電 性球,故能以導電性球來確實確保基間隔,且能以高精密 度保持基板間的平行度。又因基板之間以導電性球來支撐 ,故即使作用機械性的應力亦不易使導電性球變形。爰此 ,在抵抗熱性的應力及機械性的應力而能確實保持基板間 的平行度之同時,能防止與鄰接之導電性球的接觸而能防 止紐路。而且,藉著將導電性球之直徑弄小而能配置於更 狹小的間距,能增加配線的自由度,且能達到對各記憶晶 片的個別配線,而能達到提昇在記憶晶片與1(:晶片之間的 處理速度。 【圖式之簡單說明】 10 底基板 2卜22 記憶體用基板 10a 貫通孔 21a 貫通孔 10z 定位孔 21z 定位孔 11 導電性導線 22a 貫通孔 12 膠狀焊錫 22z 定位孔 13 ASIC用1C晶片 44 補強部 14 微處理器用1C晶 48 基板固定工具 片 49 基板載置台 15 記憶晶片 51 供給器 16 卡片電極 52 導電性導線 18 晶片電容器 54 模板 19 晶片阻抗 55、57 塗刷器 -73- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再^^本頁) 、tr·
524030 A7 B7 五、發明説明(7丨) 56 導電性球插入用板 115 快閃記憶晶片 62 柱狀之導電性體 116 電極 63、 65 薄膜基板 118 晶片電容 67 導電性薄片 119 晶片阻抗 67a 導電性銷 130 上外殼 71 導電性球 131 下外殼 80 正方體晶片元件 131a 電極用開口 80a 、80b 上下電極 132 切換開關 81 可撓性基板 200 封止樹脂 110 為基板 210 底基板模組 113 ASIC控制器LSI晶 221 第1記憶模組 片 222 第2記憶模組 114 微處理器用1C晶 270 第3記憶模組 片 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)

Claims (1)

  1. 524030 A8 B8 C8 _ D8 六、申請專利範圍 1· 一種卡片式記錄媒體,係將在記憶用基板(2卜22、70、63、 65)安裝多數之記憶晶片(15)而構成之記憶模組(221、 222、270)安裝於底基板(10)之一側面之同時,於上述底基 板之另一側面安裝用以作動控制上述多數記憶體之1C晶片 (13、14、60),而將整體構件收納到包裝箱(30、31)内。 2·如申請專利範圍第1項之卡片式記錄媒體,其中前述記憶 用基板(21、22)之表裡兩面分別安裝上述記憶晶片(15)而 構成前述記憶模組(221、222、270)。 3·如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 記憶模組(221、222、270)係由多數之記憶模組(221、222、 270)所構成,且於各記憶模組之各記憶體用基板安裝前述 記憶晶片。 4·如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 底基板(10)之前述—側面安裝前述記憶晶片(15)。 5·如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 吕己憶體用基板(21、22)之電極與前述底基板(1〇)之電極之 間,藉著將前述記憶體用基板之電極與前述底基板之電極 於正交前述底基板之記憶體用基板安裝面方向呈電氣地連 接的導體(11、53、71、71A、68、62、66、67a),而電氣 地連接。 6·如申請專利範圍第3項之卡片式記錄媒體,其中前述各記 憶體用基板(21、22、70)之電極間,藉著將相互鄰接之前 述記憶體用基板之各電極於正交前述記憶體用基板之記憶 晶片安裝面方向呈電氣地連接的導體(11、53、71、71A、 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 75 524030 A8 B8 C8 D8六、申請專利範圍 68、62、66、67a),而電氣地連接。 7. 如申請專利範圍第5項之卡片式記錄媒體,其中前述導體 係導電性導線(11、53)。 8. 如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 記憶模組(221、222、270)係由第1記憶模組(221)與第2 記憶模組(222)所構成,前述底基板之上安裝前述第1記憶 模組(221),前述第1記憶模組上安裝前述第2記憶模組 (222)之同時,各記憶模組之各記憶體用基板上安裝前述記 憶晶片,又,上述底基板之電極與前述第1記憶模組之前 述記憶體用基板之電極與前述第2記憶模組之前述記憶體 用基板,以一個導電性導線呈電氣地連接。 9. 如申請專利範圍第5項之卡片式記錄媒體,其中前述導體 係導電性球(71、71A)。 10. 如申請專利範圍第5項之卡片式記錄媒體,其中前述導體 係配置於絕緣性樹脂板(67)内的導電銷(67a)。 11. 如申請專利範圍第5項之卡片式記錄媒體,其中前述導體 係各端部之上下面的電極(80a、80b)相互呈電氣地連接正方 體電子元件(80)。 12. 如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 記憶體用基板上,前述記憶晶片相對於前述記憶體用基板 之長邊方向的中心呈對稱地配置。 13. 如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 記憶體用基板之兩面至少各別安裝一個記憶晶片,且前述 記憶體用基板之兩面所安裝之前述記憶晶片的位置係安裝 請 先 閱* 面· 之 注 意 事 項
    76 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 524030 A8 B8 C8 D8 申請專利範圍 於同一位置。 14·如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 底基板之前述另一面安裝記憶晶片。 15·如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 記憶體用基板或前述底基板上安裝RF用LSI晶片及底條帶 LSI晶片。 16·如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 記憶體用基板係薄膜基板(63、65)。 17·如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 記憶體用基板及前述底基板係一片的薄膜基板(81)。 18· —種卡片式記錄媒體之製造方法,係用以製造申請專利範 圍第1項之卡片式記錄媒體,前述底基板之前述一侧面重 疊前述記憶體用基板之後,將前述底基板之電極與前述記 憶體用基板之電極,藉著正交於前述底基板之記憶體用基 板安裝面方向而電氣地連接的導體(11、53、71、71A、68、 62、66、67a)而呈電氣地連接。 19· 一種卡片式記錄媒體之製造方法,係用以製造申請專利範 圍第3項之卡片式記錄媒體,前述底基板之前述一側面重 疊一片前述記憶體用基板,於前述一片記憶體用基板上重 疊前述另一片記憶體用基板之後,將前述底基板之電極與 前述記憶體用基板之電極,藉著正交於前述底基板之記情、 體用基板安裝面方向而電氣地連接的導體(11、53、71、 71A、68、62、66、67a)而呈電氣地連接。 20·如申請專利範圍第18或19項之卡片式記錄媒體之製造方 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 77 -
    法,其中前述導體係導電性導線(11、53)。 21·如申凊專利範圍第19項之卡片式記錄媒體之製造方法,其 中將别述底基板之電極與前述多數的記憶體用基板之電極 以一個導電性的導線(11、53)電氣地連接。 22·如申凊專利範圍第18或19項之卡片式記錄媒體之製造方 法,其中前述導體為導電性球(71、71a)。 23·如申請專利範圍第5項之卡片式記錄媒體,其中前述記憶 模組(221、222、270)具有第1記憶模組(221)與第2記憶 模組(222),前述導體係將作為前述第丨記憶模組(221)之 前述記憶體用基板(21)之電極功能之貫通孔(21a)予以貫通 的導電性球(71A),且前述導電性球(71A)之上部乃電氣地 連接於前述第2記憶模組前述記憶體用基板(22)的電極, 前述導電性球(71A)之下部乃電氣地連接於前述底基板模 組(210)之前述底基板(1〇)的電極。 C\ Λ •如申請專利範圍第1或2項之卡片式記錄媒體,其中前述 5己憶體用基板係長方形,同時前述記憶晶片為長方形,前 迷長方形之記憶晶片的長邊(15y)乃與前述長方形之記憶 體用基板之至少一側的短邊(2ΐχ)呈大略平行地配置,且沿 著則述短邊配置前述底基板之電極(1 Οχ)連接之前述記惊 體用基板的電極(41)。 25·如申請專利範圍第24項之卡片式記錄媒體,其中前述記憶 晶片係於前述記憶體用基板之一側多數配置,在前述記憶 體用基板之前述一側面上且於前述多數的記憶晶片間,與 月J述β己憶體用基板之前述短邊大略平行地配置與前述底美 本紙張尺度適用中國國家檩準(CNS) Α4規格(210X297公釐) -78 - 524030 A8 B8 C8 _____ D8 六、申請專利範園 板的電極(10x)連接的電極(41)。 26·如申請專利範圍第丨或2項之卡 式記錄媒體,其中前述 記憶模組由積層之多數記憶模組(221、222、270)所構成, 則述配置於多數的記憶模組之中的一側的記憶模組的記憶 體用基板的記憶晶片(15)的長邊方向,與配置於多數的記 憶模組之中的另一側的記憶模組的記憶體用基板的記憶晶 片(15)的長邊方向呈交叉。 27·如申請專利範圍第丨或2項之卡片式記錄媒體,其中前述 記憶模組由積層之多數記憶模組(221、222、27〇)所構成, 前述配置於多數的記憶模組之中的上側的記憶模組的記憶 體用基板的記憶晶片(15)的厚度,比配置於多數的記憶模 組之中的下側的記憶模組的記憶體用基板的記憶晶片(15) 的厚度大。 28.如申請專利範圍第丨或2項之卡片式記錄媒體,其中前述 底基板之前述另一側面,係安裝在記憶體用基板(21)安裝 多數的記憶晶片(15)而所構成的記憶模組。 29·如申請專利範圍第1或2項之卡片式記錄媒體,其中更具 有配置於前述記憶體用基板與前述底基板之間的絕緣性補 強树月曰之補強部(44d、44e)。 30.如申請專利範圍第1或2項之卡片式記錄媒體,其中更具 有配置於前述多數的記憶模組之前述記憶體用基板之間的 絕緣性補強樹脂之補強部(44i、44j)。 31 ·如申请專利範圍第1或2項之卡片式記錄媒體,其中更且 有配置於前述封包内面與前述記憶體用基板之間的絕緣性 _________- Ί9 -_ 本紙張尺度適用中國國家標準(CNS) M規格(210 X 297公釐) 524030 A8 B8 C8 D8 六、申請專利範圍 補強樹脂之補強部(44c、44t)。 請 先 閲 讀 背 之 注 意 事 項 再 填 寫 本 頁 32. 如申請專利範圍第1或2項之卡片式記錄媒體,其中更具 有配置於前述封包内面與前述底基板之間的絕緣性補強樹 脂之補強部(44a)。 33. 如申請專利範圍第29項之卡片式記錄媒體,其中前述絕緣 性補強樹脂之厚度設成前述記憶晶片之厚度以上。 34. 如申請專利範圍第13項之卡片式記錄媒體,其中前述記憶 體用基板之兩面至少各安裝一個記憶晶片,且安裝於前述 記憶體用基板之兩面的前述記憶晶片的位置為大略相同位 置,且形狀為大略相同。 35. 如申請專利範圍第1或2項之卡片式記錄媒體,其中於前 述記憶體用基板與前述底基板之間更具有用以保持兩者之 間隔於一定的接合部(lip)。 36. 如申請專利範圍第1或2項之卡片式記錄媒體,其中於前 述記憶體用基板之電極(41)與前述底基板之電極(1 Ox)之 任何一方更具有用以接合兩電極間的突起電極(lit)。 80 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)
TW090124088A 2000-10-02 2001-09-28 Card-type recording medium and its manufacture method TW524030B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000302443 2000-10-02

Publications (1)

Publication Number Publication Date
TW524030B true TW524030B (en) 2003-03-11

Family

ID=18783794

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090124088A TW524030B (en) 2000-10-02 2001-09-28 Card-type recording medium and its manufacture method

Country Status (5)

Country Link
US (1) US6985363B2 (zh)
KR (1) KR100576902B1 (zh)
CN (1) CN1259200C (zh)
TW (1) TW524030B (zh)
WO (1) WO2002028662A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI690027B (zh) * 2018-07-18 2020-04-01 日商東芝記憶體股份有限公司 半導體記憶裝置

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6639309B2 (en) 2002-03-28 2003-10-28 Sandisk Corporation Memory package with a controller on one side of a printed circuit board and memory on another side of the circuit board
US7049691B2 (en) 2002-10-08 2006-05-23 Chippac, Inc. Semiconductor multi-package module having inverted second package and including additional die or stacked package on second package
US7034387B2 (en) * 2003-04-04 2006-04-25 Chippac, Inc. Semiconductor multipackage module including processor and memory package assemblies
WO2004047084A2 (en) * 2002-11-18 2004-06-03 Storcard, Inc. Secure transaction card with a large storage volume
JP4110992B2 (ja) * 2003-02-07 2008-07-02 セイコーエプソン株式会社 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法
EP1475836B1 (en) * 2003-05-08 2006-05-03 Infineon Technologies AG Circuit module having interleaved groups of circuit chips
KR100621617B1 (ko) 2003-08-27 2006-09-13 삼성전자주식회사 메모리 모듈 구조
US20060138631A1 (en) * 2003-12-31 2006-06-29 Advanced Semiconductor Engineering, Inc. Multi-chip package structure
US7768795B2 (en) * 2004-09-08 2010-08-03 Panasonic Corporation Electronic circuit device, electronic device using the same, and method for manufacturing the same
US7880313B2 (en) * 2004-11-17 2011-02-01 Chippac, Inc. Semiconductor flip chip package having substantially non-collapsible spacer
JP2006253430A (ja) * 2005-03-11 2006-09-21 Renesas Technology Corp 半導体装置およびその製造方法
US7170183B1 (en) * 2005-05-13 2007-01-30 Amkor Technology, Inc. Wafer level stacked package
KR100720077B1 (ko) * 2005-09-09 2007-05-18 (주)티이에스 메모리 카드 제조 방법
JP4886308B2 (ja) * 2005-09-16 2012-02-29 株式会社東芝 Usbメモリ装置
JP4737286B2 (ja) * 2006-03-10 2011-07-27 パナソニック株式会社 カード型情報装置およびその製造方法
US7990727B1 (en) * 2006-04-03 2011-08-02 Aprolase Development Co., Llc Ball grid array stack
JP4843515B2 (ja) 2007-02-01 2011-12-21 パナソニック株式会社 半導体チップの積層構造
US8609463B2 (en) * 2007-03-16 2013-12-17 Stats Chippac Ltd. Integrated circuit package system employing multi-package module techniques
US7968999B2 (en) * 2008-02-28 2011-06-28 Lsi Corporation Process of grounding heat spreader/stiffener to a flip chip package using solder and film adhesive
JP2010079445A (ja) * 2008-09-24 2010-04-08 Toshiba Corp Ssd装置
KR20110006482A (ko) * 2009-07-14 2011-01-20 삼성전자주식회사 메모리 링크 아키텍쳐를 갖는 멀티 프로세서 시스템에 적합한 멀티 칩 패키지 구조
TW201212390A (en) * 2010-09-03 2012-03-16 Walton Advanced Eng Inc USB device structure
CN102403305A (zh) * 2010-09-13 2012-04-04 华东科技股份有限公司 一种usb装置结构
US9865310B2 (en) * 2011-02-24 2018-01-09 Interconnect Systems, Inc. High density memory modules
US9437512B2 (en) * 2011-10-07 2016-09-06 Mediatek Inc. Integrated circuit package structure
DE102011054818A1 (de) * 2011-10-26 2013-05-02 Hella Kgaa Hueck & Co. Elektronische Schaltung
WO2014129008A1 (ja) * 2013-02-25 2014-08-28 株式会社村田製作所 モジュールおよび該モジュールを構成するモジュール部品並びにこのモジュールの製造方法
US9195929B2 (en) * 2013-08-05 2015-11-24 A-Men Technology Corporation Chip card assembling structure and method thereof
FR3044864B1 (fr) * 2015-12-02 2018-01-12 Valeo Systemes De Controle Moteur Dispositif electrique et procede d'assemblage d'un tel dispositif electrique
US9985006B2 (en) * 2016-05-31 2018-05-29 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof
WO2018020640A1 (ja) * 2016-07-28 2018-02-01 三菱電機株式会社 半導体装置
WO2018083723A1 (ja) 2016-11-01 2018-05-11 富士通株式会社 電子装置、電子装置の製造方法及び電子機器
EP3462486B1 (en) 2017-09-29 2021-03-24 Qorvo US, Inc. Process for making a double-sided module with electromagnetic shielding
US10854763B2 (en) * 2018-09-17 2020-12-01 Gbt Technologies Inc. Multi-dimensional integrated circuit having multiple planes and memory architecture having a honeycomb or bee hive structure
US11862736B2 (en) 2018-09-17 2024-01-02 GBT Tokenize Corp. Multi-dimensional photonic integrated circuits and memory structure having optical components mounted on multiple planes of a multi-dimensional package
US11166363B2 (en) 2019-01-11 2021-11-02 Tactotek Oy Electrical node, method for manufacturing electrical node and multilayer structure comprising electrical node
US11201467B2 (en) 2019-08-22 2021-12-14 Qorvo Us, Inc. Reduced flyback ESD surge protection
US11809797B1 (en) 2022-07-31 2023-11-07 Gbt Technologies Inc. Systems and methods of predictive manufacturing of three-dimensional, multi-planar semiconductors

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5792895A (en) * 1980-12-02 1982-06-09 Nippon Telegraph & Telephone Method of laminating printed board
JP2618891B2 (ja) * 1987-05-29 1997-06-11 日立マクセル株式会社 メモリカートリツジ
JPH04332696A (ja) * 1991-05-09 1992-11-19 Mitsubishi Electric Corp Icカード
JPH0544574A (ja) 1991-08-19 1993-02-23 Ngk Insulators Ltd 内燃機関用ピストン
JPH0544574U (ja) * 1991-11-26 1993-06-15 住友ベークライト株式会社 記憶媒体
JPH0679990A (ja) 1992-09-04 1994-03-22 Mitsubishi Electric Corp Icメモリカード
JPH08202844A (ja) 1995-01-25 1996-08-09 Nippon Retsuku Kk 電子機器及びその製造方法
JP2000031614A (ja) * 1997-11-04 2000-01-28 Seiko Epson Corp メモリモジュールおよびメモリモジュールの積層体ならびにメモリモジュールを具備するメモリカードおよびコンピュータ
JP3395126B2 (ja) * 1998-03-27 2003-04-07 日本航空電子工業株式会社 Pcカード
JP3853979B2 (ja) 1998-06-16 2006-12-06 日東電工株式会社 半導体装置の製法
JP4569912B2 (ja) * 2000-03-10 2010-10-27 エルピーダメモリ株式会社 メモリシステム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI690027B (zh) * 2018-07-18 2020-04-01 日商東芝記憶體股份有限公司 半導體記憶裝置
US10833060B2 (en) 2018-07-18 2020-11-10 Toshiba Memory Corporation Semiconductor storage device

Also Published As

Publication number Publication date
KR100576902B1 (ko) 2006-05-03
CN1259200C (zh) 2006-06-14
CN1468177A (zh) 2004-01-14
WO2002028662A1 (fr) 2002-04-11
US6985363B2 (en) 2006-01-10
KR20030061370A (ko) 2003-07-18
US20040104469A1 (en) 2004-06-03

Similar Documents

Publication Publication Date Title
TW524030B (en) Card-type recording medium and its manufacture method
US7009293B2 (en) Interconnect substrate, semiconductor device, methods of fabricating, inspecting, and mounting the semiconductor device, circuit board, and electronic instrument
TW445551B (en) Semiconductor device, its manufacture, circuit board, and electronic apparatus
US8395268B2 (en) Semiconductor memory device
CN106465539B (zh) 电路板、电力存储设备、电池组以及电子设备
JP2002510148A (ja) 複数の基板層と少なくとも1つの半導体チップを有する半導体構成素子及び当該半導体構成素子を製造する方法
CN101960591A (zh) 半导体装置、其制造方法、印刷电路板及电子设备
US20040135243A1 (en) Semiconductor device, its manufacturing method and electronic device
JP4102969B2 (ja) 半導体装置
JP4436582B2 (ja) カード型記録媒体及びその製造方法
US20080111230A1 (en) Wiring film having wire, semiconductor package including the wiring film, and method of fabricating the semiconductor package
KR100281056B1 (ko) 반도체장치및반도체장치모듈
US6987313B2 (en) Semiconductor device
JP4408598B2 (ja) カード型記録媒体
CN101310380B (zh) 半导体封装、电子部件、以及电子设备
CN101281894B (zh) 半导体组件承载结构及其叠接结构
JPH0863567A (ja) Icカード用モジュール
JP2004200665A (ja) 半導体装置およびその製造方法
JP4046247B2 (ja) 薄型コイル及びその製造方法
JP2004200665A6 (ja) 半導体装置およびその製造方法
TW548804B (en) Semiconductor device and its manufacturing method
JP3485736B2 (ja) 半導体装置とその製造方法
JPH08190616A (ja) Icカード
JPH08222689A (ja) 半導体装置とその製造方法
JPH06291248A (ja) 半導体装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent