TW449977B - Synchronized scanning circuit - Google Patents

Synchronized scanning circuit Download PDF

Info

Publication number
TW449977B
TW449977B TW084103015A TW84103015A TW449977B TW 449977 B TW449977 B TW 449977B TW 084103015 A TW084103015 A TW 084103015A TW 84103015 A TW84103015 A TW 84103015A TW 449977 B TW449977 B TW 449977B
Authority
TW
Taiwan
Prior art keywords
signal
phase
frequency
patent application
circuit
Prior art date
Application number
TW084103015A
Other languages
English (en)
Inventor
Timothy William Saeger
Donald Henry Willis
Original Assignee
Thomson Consumer Electronics
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Consumer Electronics filed Critical Thomson Consumer Electronics
Application granted granted Critical
Publication of TW449977B publication Critical patent/TW449977B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • H03L7/23Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronizing For Television (AREA)

Description

d 9 7 7 A7 __________B7 五、發明説^[ ( 1 ) 本發明有關一相位鎖定電壓控制振盪器為一同步输入信 號° 發明背景 雷視接收器之光域掃描電路與所接收視頻信號之同步部 份同步,包含描割水平線及垂直場之水平吸垂直同步部份 。標準彩色雷視制視頻信號由15,734赫芝(KfH或ΠΗ或 1H表示)之水平線頻率之兩逐步場(每一場為262.5水平 線)所界定。逐步顯示間條兩條水平線,Μ形成Μ 29 . 97 赫芝率電覆之52 5線視頻幀。 改良甯視接收器之畫面品質包含發展連縯掃描或逐步掃 描顯示系統,在視頻倍號之一262.5行一場之時間内,顯 示5 25線之全楨。此需要Κ兩倍的視頻信號頻率或2fH之 顯示頻率掃描水平線,且與視頻信號同步。此電視接收器 必須產生兩倍視頻信號水平頻率之顯示頻率之一水平觸發 信號*在輸入同步信號所得之脈衝間,有效插入水平觸發 信號。同樣•可能顯示其他倍視頻信號頻率之lfH視頻信 號。例如:IfH或2fH視頻信號可於4fH顯示掃描頻率, 使用其他倍頻率顯示。 產生一顯示頻率信號之電路包含一乘法鎖相回路,跟踪 所接收输人信號之同步部份。在乘法鎖相回路中,為了產 生銷定在所接收視頻信號之水平觸發倍號,一電壓控制振 盪器Μ幾倍的輸人信號之頻率運作。電壓控制振盪器由一 或更多計數器或ΙΕ反器(當做分頻器.)以倍數,即lfH脈衝 分頻。分頻器之脈衝分頻lfH信號反饋給相位比較器,回 -4- 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) I--------------'ίτI-^----- (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局舅工消費合作社印製 經濟部中央標準局員工消費合作社印製 4 49977 A7 ____^______B7__ 五、發明説@ ( 2 ) 應視頻信號之同步部份,產生一輸出锺壓,當做視頻信號 之同步部份與振盪器間之相位校正函數。相位比較器之輸 出提供一調諧電歷’ Μ控制振盪器之頻率,使電視接收器 可能探察並销定於視頻信號之同步部份。 I?設輸人視_信號偽穩定的,則相位比較器在回路鎖定 時產生一調諧電膜’且調諧電壓之平均或直流部份係穩·定 的。根據過薄調諧電壓之電流,調諧鼋壓Μ接線夾或鋸齒 方式,同步信號率周期改變。即使脈衝分頻”]!信號正確 保持在視_同步信號之相位中,鋸齒調變同步输入信號周 期内之振搛器输出頻率。觸發信號可自一倍lfH信號之電 路產生’即利用分頻器鍊中之一點上之分接,以大於IfH 反饋信號之頻率產生一输出,此反饋信號為鎖相控制之基 。由於調諧雷壓之交流部份所導入之振盪器頻率之鋸齒調 變,此高頻率之脈衝在可控lfH頻率之脈衝間係不對稱的 0 振盪器頻率之周期變化之作用偽有利的,其中電壓控制 振潘器W 32f Η運作。振盪器输出係除Μ 32之頻率,產生 1 f Η反饋信號給相位比較器。除Μ 1 6之振盪器產生控制偏 轉路件之2f Η信號,Μ逐步水平掃描。當32f Η输出頻率因 為調諧雷歷調變於IfH循環中改變時,20交流水平線之 長度不相等。由於交流線之長度不同,並且沒有垂直校正 ,產生分裂之顯示。鵂轉路件之諧振増強分裂效果*對於 遂步掃描顧示係非常不理想的。 相位比較器典型由一低通滤波器耦合振遒器,振盪器输 -5- 本紙張尺度適用中國國家標準(CNS ) A4规格(210X2.97公釐) (請先閱讀背面之注意事項再填寫本頁) -訂 經濟部中央標準局負工消費合作社印製 449 9 7 7 at ___ B7 五、發明説明(3) 出頻率KlfH率調變。然而*擴大過濾會減小鎖相回路之 冋應及跟踪能力。此外多數鎖相回路為梯級的,第一鎖相 回路自同步輸入信號產生2f Η觸發信號,且偏轉電路之第 二鎖相回路同步掃描所產生之2fH觸發信號。然而,若不 犧牲其他糸統參數,則兩鎖相回路有衝突,且不能達到 1. f Η部份之充份衰減。 附圖之簡單說明 國1顯示應用於電視接收機之本發明同步:電路之元件之 方塊隔I。 圖2(a)及!12(b)係比較逐行掃描顯示電視接收機之視頻 同步與水平掃描觸發信號之定時圖。 圃3 ( a )至Uh)係比較由圖1.電路所產生水平同位信號, 調諧雷颳,振蕩输出及觸發信號之定時圖。 圖4係光域分裂作用之顯示圖。 _ 5 ( a )及圓5 ( b)分別說明圖3 ( rf)及根據本發明特點之信 號頻譜。 圖6之詳細電路圖顯示偏移視頻同步信號有關之2fH觸 發信號之相位的典型電路。 圖7係顯示根據面6之電路輸出之邏輯表。 圖8之方塊圖說明重新定位2fH觸發信號之相位之延遲 校正雷路。 圖9之方塊圓說明同步電路之第一發明構形,在间饋路 徑中有第一延遲,在輸出上有第二延遲。 圖】0之方塊圖顯示第二發明構形,在分頻器之回饋路徑 -6- 本紙張尺度適用中國國家標準(CNS ) A4規格(2[ Ο X 297公釐) (諳先路讀背赴之注意事項再填寫本頁)
經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説日月u ) 中有一延遲。 阔〗1之方塊圖顯示第三發明構形,包含一低通濾波器及 一延遲之組合。 阔12U)至_〗2(h)為比較圖9及圖10之電路所產生之水 平同步信號,調諧甯懕,振盪輸出及觸發信號之定時圖。 發明概述 在一同步雷路中,振截器提供較同步输人信號為高整倍 數頻率之输出信號。一控制锺路回應輸入信號,並回應代 表輸出信號之回饋信號,產生一控制信號,表示输入與輸 出信號間相位差或頻率差。振盪器回應控制信號,同步跟 踪蝓出信號至输入信號。控制信號表示振簠輸出信號根據 调期變化自其同步跟踪狀態偏移之周期變化。輸出信號之 相位相對於控制信號之周期變化之對應相位偏移,K抵消 此偏移。 詳細說明 _1說明根據本發明具體實例之一同步電路(22),特別 是罨視接收機之同位電路。同步電路(22)包含回應同步頻 率之同步输入信號(26)之第一鎖相回路(24),及回應來自 第一鎖相同路(24)之輸出(6?)之第二鎖栢回路(5 4)。同步 輸入信號(26)為頻率IfH重現之水平掃描構件或標準梘頻 信號之同步。為了提棋逐行掃描,同步電路(22)在大量的 輸入同步頻率,例如兩倍同步頻率,或2fH頻率,產生一 觸發輪出(32)。為此目的,一可控制振盪器(34)或電壓控 制振盪器於第一相當高倍同步頻率,例如32fH產生一输出 -7- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ----------「棄— (請先閱讀背面之注意事項再填寫本頁) ;訂 經濟部中央標準局員工消費合作社印製 r 449977 A7 .___ B7 五、發明説明(5 ) 信號。在除法期間內,至少一除法器(42)脈衝分頻振盪器 (3 4)之輪出* Μ提供不同倍數之同步頻率,例如2fH之觸 發信號。亦可使用其他特定倍數之同步頻率,以做電梘接 收機之掃描或其他目的。 所說明之具體實例中有兩除法器(42 * 44)。可相位選擇 除法器(42)有除K 16之一可受載計數器,自振盪器(34)之 32f Η輸出產生一 2f Η信號。另一除Μ 32之除法器(44)藉由 ~計數器(72)提供IfH信號(48),信號(48)反饋,Κ與鎖 相回路(24)之输人信號(26)做比較。2f Η之輸出信號 (32)耦合電視接收器之偏轉電路(52),例如:提供與電視 接收器之水平偏轉線圈及回描變壓器連繫之第二鎖相回路 (54)之觸發或參考信號。 同步輪人信號(26)及除振遨器輸出(36)之頻率所產生之 反_鎖相信號(48)提供輸入給一相位比較器,Μ比較鎖相 信號及同步信號(26)。鎖相回路(24)產生一調諧電壓 其平均值代表兩输入之相位校正範圍。相位比較器 (58)及濾波器(68)產生圖3(b)所示,帶有同步頻率之一周 期部份,及一直流部份或平均值(65)之一輸出波形。若兩 輸入信號(26,48)仍在相位及頻率校正|直流郜份(65)維 持恆定。若一信號(26)之相位或頻率越前或跟踪另一信號 (48),則直流部份(65)改變。相位比較器調諧電壓(62)由 具有一轉移函數G ( s ) *普通為一低通函數之漶波器(6 8 )產 生,Κ控制振Μ器(3 4 )。Μ此方式,鎖相回路(24 )探察且 維持輸入同步信號(2 (Π之振盪器頻率及相位之鎖定或追跟 -8 - 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) I:—-------1^)-^-- (請先闊讀背面之注意事項再填寫本頁) -訂 經濟部中央標準局員工消費合作社印裝 449 9 7 7 a? _B7 五、發明説切(6 ) 分媚器(42,44)均有一重覆循環之除法周期,除以16之 除法器(42)有一同位元計數器(74)。除Μ 32之分頻器 UO包含一個五位元計數器(72)。利用相位比較器(58)及 振盪器(34)之作用,除以32之計數器同步於lfH輸入信號 (26),但必須預設除以16之計數器(74) ’保證兩計數器之 除法循環開始於32邝振盪器(36)之相同周期。將除W32之 計數器(72)之IfH输出耦合計數器(74),或直接連接IfH 線(49)及計數器預設觸發線(1 52)(圖1),K完成此預設。 雖然除Μ〗6之計数器(74)循環歷經除M32之計數器(?2)之 兩除法周期,計數器(74)之除法周期與計數器(72)之除法 周期同樣M32fH周期開始。此產生上述lfH調變問題° 在實施本發明之特點中,計數器(7 4)係可並行受載的’ —相位偏移電路(142)偏移除M16之計數器之除法周期相 位,調準2fH周期之相位,產生相對於同步信號(26)相位 之觸發信號(32)。有效消除脈衝分頻2fH輸入頻率之同步 爾路(22)輸出(32)為2fH之調變。然後Μ —延遲校正塊 (1 60 )調準輸出信號(3 2 ),Μ正確相位,提供一驅動信號 Π67)给原同步输人(26)〇 2fH龌動信號(167)當做跟踪 鎖相回路(5 4)之同步输入。習用鎖相回路(54)包含一相位 比較器(258) * —低通濾波器(268),一可控振盪器 (234) ,Μ驅動傾轉齋流(52),及自偏轉鼋路(52)反饋給 相位比較器(258)之一 2fH回描。另一延遲塊(264)插入 反餺信號中,以調準水平圚像對中之栢位。當逐步垂直間 -9- 本紙張尺度適用中國國家標準(CNS ) ( 2!0X297公釐) (請先卧讀背面之注意事項再填寫本頁)
4 499 7 7 Α7 Β7 五、發明説日月(7 ) 隔時,間條掃描視頻圖場之標準視頻信號包含逐步第一及 第二塌。在圃2(a)中*隔一的水平線τη, 10 + 2在同步输入倍 號(26)之1 f Η脈衝間傳输,在交變垂直周期時,Μ逐步顯 示交插奇數及.偶數線之圖場,Μ提供一完整的幀。對逐行 掃描而言,水平掃描率為視頻水平同步率快兩倍,如圖 2(b)之驅動信號Π 67)之說明。如圖2(a)及圖2(b)所示, 調進〗f Η脈衝及2f Η脈衝。在特別的具體實例中,此理想 信號適合相對於lfH偏移lfH之相位,例如在顯示中當做 水平集中視頻之裝置。 經濟部中央標準局員工消費合作社印製 ^u. I 1-1 ^ Bn— ttt tn* ^^^1 TJ 广令 -i (請先閜讀背面之注$項再填寫本頁) 偏轉雷路之水平觸發脈衝由脈衝間之相同間隔分隔。相 位比較器(58)產生圖3 (b)所說明之一調諧電應(62),此調 諧雷顒以〗f Η率約一平均值(65)做周期變化。漶波器 ί68)減少相位比較器操作所產生之周期部份*但不能完全 除去罔期部份。此外,擴大過漶會改變鎖相回路之響應。 諝諧雷懕(62)在振慂器(34)之輸出(36)之脈衝寬度中產生 UH變化•如_ 3 fc)所示。當調諧電壓(62)高於其平均 (6 5>時,振盪器(3 4)之输出(36)之脈衝(102)較在IfH周 期間之平均脈衝寬度Μ。當調諧電壓(62)低於平均時所產 生之脈衝Π 04)係較窄的。此改變不影響除Μ 32之計數器 (72)之周期,由於在信號(26)周期中,長及短脈衝平均超 過32循環,計數器(72)使鎖相回路(24)與IfH之同步输入 信號(26)同步。 若除Μ 16之計數器(74)在除Μ 32之計數器(72)之計數循 環開始時開始操作,由於改變周期跨距大於計数器(74)之 -10- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 449977 經濟部中央標準局員工消費合作社印装 A7 B7 五、發明説明(8 ) —除法循環除以16之計數器(74)受到lfH脈衝寬度改變影 響。在第一 2fH除法周期中,計數器(74)計數長於平均周 期之脈衝Π 〇 2),然後在下一除法周期中計數短於平均脈 衝Π. 04)之脈衝。雖然鎖相回路(24)精確鎖於lfH ,但 2f Η之信號(32 )不對稱,如圖3 (d )所示,間隔△ 11短於間 隔Δΐ2。画4及_5(3)顯示使用具有圃3(d)特點之信號 (32),以觸發水平掃描之結果。逐步2fH水平掃描線L1及 L2在顯示位置中係不相等的。圖5 (a )所示之頻譜除了產生 理想的2fH信號外,亦產生lfH及3fH之頻率部份。實行 結果如圖4所示,一線一線地分裂光域。 參照_1 ,根據本發明之觀點 > 一相位僑轉電路(142) 相對於同步輸入信號(26)之相位偏轉除K 16之分頻周期之 相位,以減輕光域線分裂。更特別地,計數器(74)在除Μ 16之除法循瑱中計數,移位至IfH信號(26,48),及除Κ 32計數器之除法周期,與鎖相回路(24)至输入信號(26)之 操作同步。此移位量足以相對於lfH信號(26,48),移動 除W 1 6之除法周期至長的3 2 f Η脈衝(1 0 2 )及短的3 2 f Η脈衝 Π 04 )進入每一除法周期之點,因此逐步2 f Η除法周期大 致相等,如麵3 U )之輸出信號(3 2 )所示。換言之,2 f Η除 法周期相對於調諧電懕(62)及反饋信號(48)充份位移,因 此在每一逐步除M 1ft之計數循環中,或在除法周期中,在 其直流零甯壓線(65)附近之調諧電壓(62)之平均值係相同 的。在鬪3 3至圓3 h中,間隔(t卜t 2 )表示此相位或時閒位 移0 -11- 本紙浪尺度適用中國國家標準(CNS〉A4規格(210X2.97公釐) I It ^^^1· ml ^^^1 ^^^1 ^^^1 ^ϋ— —^n m -I ,i (請先閱讀背面之注項再填寫本頁) A7 B7 449977 五、發明説明(9 ) 相對於2fH _期之除之周期之相移範圍設定為 32f Η循瓖之預定計數。選擇此數,以在除以16之周期與 1 f Η同步信號周期間得到最佳相位關係。如圖5 (b)所示, 壤擇32fH之最佳相位,可減少與18分貝(dB) —樣多之2fH 水平觸發頻率之1 f Η調變。 阔〗與圖6至圖8說明本發明之具體實例,32fH循環之 特定計數使除K 1 6之計數器(74)之除法周期相位相對於除 W 32之計數器(72)之除法周期,及相對於输入同步信號 (26)位移。相位偏轉電路(142)包含在來自計數器(72)之 IfH信號(49)與除Μ 16之計數器(?4)之預設輸入(152)間 耦接之一定時爾路(].10)。相位偏轉電路(142)提供一計 數,除Κ 16之計數器(74)產生2fH觸發信號(32)之輸出脈 衝,因此決定除法循環之相位。在所示之具體實例中*設 定計數係來自電視接收器之微處理或控制器Π15)之輸出 ,舱經由定時電路(UO),例如:預加載一計數於IfH邊 之除Μ 16之計數器(74)中。計數器(7 4)經過兩除法周期, 或兩連鑛的1. 6計數,直到再次預加載為止。任何特別的計 數部能預加載,Μ得到2fH信號之理想栢移,成為16的分 解。因此除Μ 16之計數器(74)係MlfH信號之循環重新設 定,計數器(74)保持與計數器(72)同步,在同時,由於相 柊之故,2fH輸出信號(32)係對稱的。 使用微處理機(Π5)設定預加載計數僅是其中一選擇。 固線式綺接,雷路交換或其他裝置亦可能相位選擇輸入 (132)給計數器(74〕之輸入(153)。 -12- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (諳先閲讀背面之注意事項再填寫本頁) .^衣. .I訂 經濟部中央標準局員工消費合作社印製 4 499 77 A7 ___B7____ 五、發明説% ( 10 ) 阃6詳细顯示相位偏轉電·路(1 42),栢對於同步信號 (26或28)之相位,偏轉2 fH除法周期之柜位,因此在2fH 輪出信號(32)之逐步周期中,調諧電壓(62)之平均值偽相 等的。定時電路Π10)與32fH信號同步,在每一 lfH循環 中’預加載計數器(74)。32fH之振撤器輪出信號羥由一反 相器’驅動器(117)與兩串级卜正反器(121,123)之時鐘 輸人絹合*及與四位元計數器(7 4)之時鐘輸入耦合。計數 器(74)由四位元匯流排32)之微處理器(115)並行加載 或預設’微處理器與計數器(74)之並行输入(153)耦合。 串列薛潦棑係另—選擇,本文未說明。第一正反器(121) 之D -输人由一反相器π]9)耦合於lf(1之反饋同步输入信 號(49),因此在3 2fH信號之跟踪周期在正反器(121)输出 上出現1 f Η頻率之狀態改變,並在串級中,耦合下一正反 器Π23)之D -输入。第二正反器(123)之输出耦合”反及” 蘭(1 34)之輸入,另一輸入則經由反相器(136)耦合正反 器之D -输人。 經濟部中央標準局貝工消費合作社印製 ^^^1 ^^^1 m Tm ^^^1 J HI i ti· ^^^1 -iJf (請先M讀背面之注意事項再填寫本頁) 在第32次計數上,除以32之計數器(72)输出走高*如圖 3(h)及圓6之信號所示,且第一正反器(丨21)之输入走低 ,如”反及”閛(134)之输出。二進制計數器(74)由匯流排 Π 32 ),Κ預選起動計數加載。〗f η信號(49 >不會改變許 多32f Η循瑁狀態,但在一 32fΗ循環後*計數器加載信號走 高’二進制計數器(74)計數電歷控制振盪器之32 f Η脈衝。 計數器(74)在2fH之兩除法周期計數32脈衝,直到在 信號(49)之下一上升邊,再次預加載為止。 -1 3- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X2.97公釐) 4 49 9 A7 B7 經濟部中央標率局負工消費合作社印製 五、發明説明(11 ) 二谁制計數器(74)作用為本具髏實例之除Μ 16之計數器 。二谁制計數器(74)之四输人當做输入耦合一閘控罨路 Π 4 3 至少在一,但典型為許多3 2 f Η之鄰時鏡周期中* 提供一脈衝輸出。閘控電路Π 4 3 )包含"反及”閘U 4 4)及 ”反或”閛Π. 48) *閘控電路之输出耦合另一”反及”閘 Π54)。閘控雷路U43)除了提供來自32fH振盪器(34)之 計數輸出之除Μ 16或2fH之输出外,亦提供2fH输出脈衝 ,在毎一 2fH周期間,對三32f Η時鏡循環係為低的。由於 阔表7所示之邏輯配置,因此得到此脈衝寬度。 二進制計數器(74)可加載成任何四位元*且仍繼續循環 。選擇加栽於_流排Π32)之二進制計數器(74)之起動計 數,在每一 20周期中,三低循環可定位於在2fH除法周 期中所高生之32fH之1.6計數位置之任何一處。 依照甯視接收器之配置函數,選擇相對於同步信號 (26>之定時遴之2f Η输出信號(32)之定時邊之理理相位偏 轉,因此在觸發信號(32)之逐步2f Η周期中•調諧電壓 (62)之平均值相等。振攝器(34)之個別32fH脈衝之寬度可 Μ改變》但是2fH除法周期係相等的,因為在逐步周期中 長及短脈衝(102,104)大致相等,而非在一周期中計數長 脈衝,.目.在下一周期中計數短脈衝。結果,每一逐步2 f Η 周期之持壤時間大致相同。如圖5(h)所示,校正輸出信號 (32)之镅諧之不理想調變。如上述,雖然lfH頻率之調變 消除,但是2f Η信號之相位相對於1. f Η周期位移。保持 2fH信號與同步输入信號間之特別相位關係是有利的’例 14 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) !·'溱-- (請先W讀背面之注意事項再填寫本頁) 一,? 4 499 7 7 A7 B7 五、發明説日月(12 ) 如:K 1 f Η信號校正之2f Η脈衝,因此耦合第二鎖相固路 (54)之偏轉雷路(5 2)與同步输入信號(26)同步作用。根據 另一發明特點,利用延遲校正電路(1 6 0 )可相對於同步输 入信號(26)諝準2fH输出信號(3 2)之相位關係,如圖1及 圖8之具體實例所示。画8中,利用當做輸入(1 5 3)耦合 計數器(74)之相同四位元資料信號,Μ除K 16計數器 (74)中之預加載計數同位設定方式設定延遲。延遲校正電 路(1 60)之梯鈒中包含兩冲息(164,166)。第一冲息 (164)控制2fH輸出信號(32)之邊與供給第二鎖相回路 (54)之2fH驅動信號(167)間之時間移位或延遲。第二冲 息控制驅動信號Π67)之脈衝寬度。 冲息Π64)提供圖1之定時電路(110)之微處理機 (115)所控制之可選擇延遲。Μ與32fH循環數同位之配置 闲數撰擇延_範醑,觸發輸出信號(32)由可預設之二進制 計數器(74)移位。例如:冲息(164)之可調整延遲補償除 法器U2)之延遲之圖像移位。 經濟部中央標準局員工消費合作社印製 ^^^1- ^^^^1 I - - - ^^^^1 - 、t /V ^^^^1 ^^^^1 ml n (請Λ閱讀背茴之注意事項再填寫本頁) 冲息(1.64)之脈衝寬度由電容器C1之時間常數及經由短 陣開關Π. 6 5 )耦合冲息(1 64 )之一電阻器(1Π - R η )所決定 。在所示的實例中,以來自定時電路(Η 0 )之四位元輸入 在+六鼋陏器Rl-Rn中選擇一電阻器Rl-Rn 。以電容器 C2及雷陏器Ra之值固定冲息之哌衝寬度,此寬度適 合第二鎖相冋路(5 4)。 在所示之並聯銷相回路(2 4)中,輸出佶號(3 2 )及驅動信 號Π67)在第一撖聯之所接收視頻同步信號(26)產生。電 -15- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部中央標準局員工消費合作社印製 4499 77 A7 ______B7 五、發明説日月(13 ) 聘可控振徽器(34)在第二並聯之所接收信號頻率提供時鐘 信號(36),第一並聯之信號頻率高於第二並聯之信號頻率 。在除法器(74)之除法周期插入一移相,得到相位校正, 避免输出僖號(32)之調變。於是將驅動信號(67)之相位校 TH成所需之驅動相位。 _ 1及圖9 - 1〗代表另一發明構形,延遲電路及分頻器互 相耦合,及相對於低通濾波器及振盪器耦合。圖12(a)-12(f)顯示比得上圖3(a) -3(h)及圖1之圖9及圖10中搮 計點之信號A-F之定時。 在圖9及_10中,每一鎖相回路(210,220)有相位比較 器(201),低通滤波器(202)及串聯耦合lfH同位信號D 之霄壓控制振盪器(203) *相位比較器(201)之反饋電壓 包含一分頻器(204),且需要一延遲,保證對稱之振遨器 輸出。有利地,電壓控制器(2 0 3 )以掃描電路之相同頻率 操作(未示出),並產生與1. f Η同步信號f)同步之一對稱 2fΗ驅動信號。相位比較器(20 1 )之输出E耦合低通滹波 器(202),输出F為電壓控制振盪器(203)之控制信號或 調諧雷颸。爾懕控制振盪器(203 )之输出為一對稱2f Η信 號,交流循瑁t a - t a及t b -1 c之持續時間相同。在圖9中 ,延遲校正塊(206)調整输出A ,達到驅動另一電路,例 如鬪]之第二鎖相回路(54)所需之驅動相位。 _9-11使用相同的參數表示對應之電路元件。圖10之® 路提供2f Η鎖相回路(220)之相同延遲及反餺作用,但僅 需要一延遲,即插人反饋雷路之延遲(205)。利用分頻器 -16- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) -_*_ -\_-3 (請先^讀背面之注意事項再填寫本頁) 訂_ 449977 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説叨(h ) f204)之逆流延遲(205),耦合第二鎖相回路罨路(54)之 輸出信號之相位係準確的,同時,反饋信號B 2之相位栢對 於爾陴控制振盪器(2 〇 3)之榆出A精確調整,得到對稱的 振嫌器操作。 如圖12(a) -12(f)所示,電壓控制振盪器(203)之输出 A在毎一情況中係對稱的,然係在例如間隔t c -1 d ,同步 输入D及甯懕控制振盪器(203)之調諧電壓F之相位外。 在圈9及鬪]2(d)中,lfH之反饋信號B係在同步输入D 之相位外。在_1〇及画12(e)中,反饋信號B2係對稱,且 在同步輸入D之相位中。分頻器(204)除振盪器頻率,Μ 蝓入相位比較器(201)。電壓控制振盪器(203)係在反饋 回路之信號C或Β2之相位外,兩電路提供一對稱2fH信號 ,即無1 f Η調變,且兩電路提供相位比較信號C給相位比 較器(2 01 ),強制同步電路。 _阔Π.所示之另一發明構形在調諧電懕或控制信號F之電 路中’而非在反饋鼋路中,提供一延遲I以同步输出,操 作雷限控制振潘器。在匯11中•類比延遲(207)耦合低通 濾波器(20 2 )之输出。低通及延遲函數可在有多極轉移函 齡之軍類比電路中產生。 在所示之所有發明構形中,鎖相回路產生一振盪器控制 信號調諧雷H,表示lfH輸入水平同步信號與振盪器輸出 信號間之相位差或頻率差,输出信號頻率為高整數倍之輸 入信號頻率。即使在過濾後,檢相器產生一調諧電壓,表 示1fH率之周期變化。當調諧電壓應用於振_器控制输入 -17- 本紙張尺度適用中國國家標準(CNS ) A4規格(210Χ2.97公釐) ί--------—'^^-- t請先閱讀背面之注意事項再填寫本頁) -订 經濟部中央標準局—工消費合作社印製 449 9 7 7 A7 ____B7_—__ 五、發明説明(〇 時,振潘器输出信號自其同步跟踪狀態,即自其平均周期 偏移。因此,調諧電壓之IfH循環變化,產生2fH振盪器 輸出i平均周期之lfH變化。其他振盪器可產生此變化, 在其他高倍的同步猶入信號產生掃描驅動。由於鎖相回路 所產生的賴率控制,振盪器输出之平均周期仍跟踪输入同 步信號之平均周期。 利用相對於調諧雷壓中周期變化之相位,控制振盪器输 出信號之相位,可柢消振纆器輸出之偏移。在圖1中,選 擇32f Η爾聒控制振盪器(34)之合適循環,直接偏轉2f Η输 出信號之相位,除法器(42)開始脈衝分頻。在圖9及圖 10中,偏轉振盪器反饋信號之相位,及在圖11中,直接偏 轉檢相器(201>所產生之調諧電壓之相位,可抵濟振蜜器 偏轉。 -18- 本紙張尺度適用中國國家標率(CNS ) Α4規格(210Χ297公釐) (請先閲讀背面之.注意事項再填寫本頁)

Claims (1)

  1. ABCD 449977 六、申請專fj範圍 1 —種同步電路,包含: 一输入頻率之一同步輸入信號之一源; 一振盪器* Μ提供一输出頻率之一輸出信號,此頻率 係一髙整數倍之該输入頻率; 一裝置響應該输入信號,及該輸出信號之反饋信號, Μ產生一控制信號,表示該输入與輸出信號間之相位或 頻寒中之差,該振邇器回應該控制信號,以同步跟踪該 振鑼器輸出信號至該输入信號,該控制信號表示一周期 變化’此變化導致該振盪器輸出信號根據該周期變化自 其同步跟踪狀態橋移;及 耦合該振盪器之裝置,相對於該控制信號之該周期變 化之一對應相位,偏轉該输出信號之一相位,Κ抵消該 偏移。 2. 根據申請專利範圍第1項之電路,其中該相位偏轉裝置 包含一分頻率,耦合該輸出信號所產生之一電路中之一 時間移位電路*該反饋信號出璁於該時間移位電路之一 輸出。 3. 根據申請專利範圍第1項之電路,其中該振盪器输出信 號之該偏移根據該控制信號之該周期變化產生該輸出信 號之該周期之一變化。 4. 根據申謫專利範圍第3項之電路,其中該输出信號之該 平均周期仍未受到該控制信號之該周期變化影響,並且 跟踪該同步输入信號之該平均周期。 5. 根據申請專利範圍第1項之電路,另包含一掃描電路, -19- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本百) 、1Τ 經濟部中央標準局ΐΚ工消費合作社印製 449977 Α8 BS C8 D8 經濟部中央標準局員工消費合作社印製 六、申請專利範圍 此雷路由高於該输人信號,但與其同步之一頻率之該输 出信號所驅動。 6. 根撺申請專利範圍第1項之電路*其中該相位偏轉裝置 包含一分頻器*耦合該反饋信號之一電路中之一時間移 位雷路。 7. 根據申請專利範圍第6項之電路,其中該输出信號係在 該時間移位電路之一輸出得到。 8. 根據申請專利範圍第1項之電路,其中該控制信號之該 固期變化該输入頻率產生。 9. 根楝申請專利範鬮第1項之電路,其中該振盪器產生高 於該输出頻率之振Μ頻率之一振慂信號,且為該输入頻 率之一整數倍,且包含回應該振盪信號之一除法器,以 產生該輸出信號。 10. 根據申請專利範圍第9項之電路,其中該相位偏轉裝置 包含裝置,相對於該同步输入信號之一相位,偏轉該除 法器之一除法周期之一相位。 1],根據申諝專利範圍第10項之電路,包含移位該输出信號 之一相位之裝置,Μ補償該相位偏轉裝置所產生之一相 铪偏轉。 12. 根據申請專利範圍第11項之電路,另包含一掃描電路, 此雷路由高於該输入信號但與其同步之一頻率之該移相 输出信號所镅動。 13. 根據申請專利範圍第1項之雷路,另包含一視頻顯示之 一掃描雷路,回應該振盪器輸出信號,且具有由該输出 -20- 本纸張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先聞讀背面之注意事項再填寫本頁) 訂 449977 Α8 Β8 C8 D8 經濟部中央標準局員工消費合作社印製 六、申請專利範圍 信號之該周期所建立之一掃描間隔*並且易變化。 Ί4. 一種同步霄路,包含: 一榆入頻率之一同步输入信號之一源; 一振播器,Μ提供一输出頻率之一输出信號,此頻率 係一高整倍之該输人頻率; 裝置#應該輸入信號及代表該输出信號之一反饋信號 ,以產生一控制信號•此控制信號係代表在該输入與輸 出信號間之相位或頻率之一不同,該振盪器偽回應該控 制信號,以同步踉踪該振盪器輸出信號至該输入信號, 該控制信號表示一周期變化,導致該振蠢器输出信號根 據該周期變化自其同步追踪狀態之一偏移;及 裝置以耦合該控制信號產生裝置,Μ相對於該输出信 號之一對應相位偏轉該反饋信號之一相位,以抵消該偏 移0 15. 根據申請專利範圍第14項之電路,其中該振盪器输出信 號之該偏移包含約一平均周期之該输出信號之該周期之 一變化。 16. —種同步電路,回應一同步頻率之一同步信號,包含: 一可控振譖器,Κ產生一第一倍之該同步頻率之一振 Μ信號; 至少一除法器 > 在一除法周期中,脈衝分頻該振盪信 號’ Μ提供一第二倍之該同步頻率之一輪出信號; 一相位比較器,可用Μ比較一振盪器輸出與該同步信 號’ W產生耦合該振盪器之一調諧信號,使該输出信號 -21 - 本紙張尺度適用中國1^^^(匚叫八顿路(210乂297公费} ? ^^^1 ^—^1· mV ftfftfl n tut— 1^1^1 l*\i I i. -- (請先閱讀背面之注意事項再填寫本頁) 449977 A8 B8 C8 D8 六、申請專利範圍 與該同步信號同步;及 ,.,> >1 (請先閲讀背面之注意事項再填寫本頁) 裝置,Μ相對於該同步信號之一相位,偏轉該除法周 期之一相位。 17. 根據申請專利範圍第16項之電路*其中該調諧信號有該 同步頻率之一周期部份,且該相位偏轉裝置提供一相位 偏轉,減少該输出信號中之該相同頻率之一周期部份。 18. 根據申請專利範圍第17項之電路.,其中該相位偏轉裝置 提供一相位偏轉,因此該输出信號具有大致相等持續時 間之逐步周期。 19. 根據申請專利範圔第16項之雷路’另包含裝置* Μ移位 該输出信號之一相位,Μ得到該同步信號之一預定相位 校ΤΕ。 20. 根據申請專利範圍第19項之電路,其中該相位移位裝置 包含一冲息。 21. 根據申請專利範圍第16項之電路,其中該除法器包含一 數位計數器,且該相位偏轉裝置包含裝置,Μ至少預設 該計數器之一預定趄動計數,並在該計數器之一預定計 數觸發一输出。 經濟部中央標率局員工消費合作社印製 22. 根據申請專利範圍第21項之電路,另包含裝置,Μ選定 該預定計數,因此可相對於該同步信號之該相位選定該 除法同期之該相位,以在該觸發信號之逐步周期,設定 該調諧信號之該平均值大致相等。 2 3 .根據申請專利範圍第16項之電路,其中該除法器包含一 -22-本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐〉 經濟部中央標準局員Η消費合作社印製 4 499 7 7 as B8 C8 D8 六、申請專剎範圍 第一數位計數器,用以計數該第一倍之該同步頻率至該 第二倍之該同步頻率►及包含一第二計數器•用κ計數 該同步頻翠。 24. 根據申請專利範圍第23項之罨路,其中該相位偏轉裝置 包含裝置*將該第一數位計數器加載於一預設計數。 25. 根捸申請專利範圍第24項之電路,其中該第一數位計數 器有一加載信號,因此在該同步信號之每一周期中,該 第一數位計數器係加載於該預設計數。 26. 根據申請專利範圍第25項之電路,另包含一控制器,耦 合該第一數位計數器,以提供該預設計數。 27. 根據申請專利範圍第26項之電路,另包含一延遲裝置, 耦合該輸出信號,可Μ該控制器設定該延遲裝置為一預 定延遲。 28. 根楝申請專利範圍第25項之窜路,另包含一延遲信號· 耦合該输出信號,提供相對於該輸出信號之一可設定延 遲之一驅動信號,且其中該第一數位計數器之該預設計 數與該可設定延遲係同位的,Μ相對於該同步输人信號 ,校正該驅動信號之一相位。 29. 根據申請專利範圍第16項之電路,另包含一掃描電路, 回應該輸出信號,以在該第二倍之該同步頻率掃描。 30. 根據申請專利範圍第29項之電路,其中該同步頻率代表 一水平視頻線掃描頻率,且其中該输出信號有兩倍該同 步頻率之一頻率,Μ逐行掃描。 31. 根據申請專利範圍第29項之電路,另包含一鎖相回路, 本紙張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 灯 449977 A8 B8 C8 D8 六、申請專剁範圍 耦接於該掃描電路,該鎖相回路係回應該相位偏置裝置 之一输出。 32. 根據申請專利範圍第19項之電路,其中該相移裝置及該 相位偏轉裝置係同位的,以維持與該同步輸人信號排成 一列之該預定相位。 33. 根搲申請專利範圃第32項之電路,其中該相位偏置裝置 包含一數字計數器,且該相移裝置包含具有一可選擇脈 銜寬度之一冲息,一控制器,用Μ選擇該預定計數及該 哌衝寬度之一範圍。 3 4. —同步電路,包含: 一同步输入信號之一源; 時鐘信號之一源; 裝置,使該時鐘信號與該输入信號同步,該時鐘信號 代表在該同步輸入信號之每一周期內,頻率之一周期變 化; 一除法器•耦接時鐘之該源,用Μ除該對時鐘信號之 該頻率,以得到較該输入信號之頻率為高之一输出信號 ;及 裝置*相對於該同步输入信號之一相位,镐置該除法 器之一除法周期之一相位,Μ抵消該頻率之周期變化。 3 5 ,根撺申請專利範圍第3 4項之電路,包含装置 > 用Κ位移 該輸出信號之一相位,Μ補償由該相位偏置裝置所產生 之一相位偏置。 -24- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂- 經濟部中央標準局員工消費合作社印製 4 ί Q 7 Α8 Β8 C8 D8 t、申請專;範圍 36.根據申請專利範圍第35項之電路,另包含一掃描電路, 由該相移輸出信號,Μ高於該输入信號,倍與其同步之 一頻率傳動。 (請先閣讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 -25- 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐)
TW084103015A 1994-06-10 1995-03-28 Synchronized scanning circuit TW449977B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US08/257,980 US5565928A (en) 1994-06-10 1994-06-10 Circuit for generating a scan at a multiple of a synchronizing signal

Publications (1)

Publication Number Publication Date
TW449977B true TW449977B (en) 2001-08-11

Family

ID=22978592

Family Applications (1)

Application Number Title Priority Date Filing Date
TW084103015A TW449977B (en) 1994-06-10 1995-03-28 Synchronized scanning circuit

Country Status (9)

Country Link
US (1) US5565928A (zh)
EP (1) EP0692908B1 (zh)
JP (1) JP3737838B2 (zh)
KR (1) KR100379313B1 (zh)
CN (1) CN1062096C (zh)
DE (1) DE69531913T2 (zh)
MY (1) MY113714A (zh)
SG (1) SG45102A1 (zh)
TW (1) TW449977B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE520064C2 (sv) * 1997-03-18 2003-05-20 Telia Ab Förbättringar av, eller med avseende på, MPEG-2 bredbandsmultimediaterminaler för audiovisuell kommunikation, eller distribution
DE69835118T2 (de) * 1997-04-02 2007-03-01 Koninklijke Philips Electronics N.V. Integrierte Schaltung mit Phasenregelschleife
US6263034B1 (en) * 1998-03-25 2001-07-17 Vitesse Semiconductor Corporation Circuit and technique for digital reduction of jitter transfer
JP3270406B2 (ja) * 1998-12-08 2002-04-02 エヌイーシーマイクロシステム株式会社 ポジション制御回路
JP3324647B2 (ja) * 1999-08-23 2002-09-17 日本電気株式会社 水平同期信号に対する位相同期ループ回路
US6798257B1 (en) * 2001-03-21 2004-09-28 Cisco Technology, Inc. Method and apparatus for providing multiple clock signals on a chip using a second PLL library circuit connected to a buffered reference clock output of a first PLL library circuit
KR102546646B1 (ko) * 2018-08-28 2023-06-23 매그나칩 반도체 유한회사 오실레이터 주파수 컨트롤러를 포함하는 디스플레이 구동 ic
TWI666871B (zh) * 2019-01-17 2019-07-21 瑞昱半導體股份有限公司 二倍頻裝置及方法
CN110530292A (zh) * 2019-09-19 2019-12-03 北京天远三维科技股份有限公司 一种基于无线同步的扫描系统及扫描方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3891800A (en) * 1971-03-16 1975-06-24 Philips Corp Line time base in a television receiver
JPH06101860B2 (ja) * 1986-04-11 1994-12-12 ソニー株式会社 時間軸補正装置
JPH0832059B2 (ja) * 1987-03-09 1996-03-27 株式会社日立製作所 ディジタルテレビジョン信号処理装置
US4791488A (en) * 1987-08-12 1988-12-13 Rca Licensing Corporation Line-locked clock signal generation system
CA2038778C (en) * 1990-03-26 1995-10-24 Ronald Eugene Fernsler Synchronized horizontal scanning at horizontal frequency multiples
US5121086A (en) * 1991-04-09 1992-06-09 Zenith Electronics Corporation PLL including static phase error responsive oscillator control
JPH05207327A (ja) * 1992-01-27 1993-08-13 Mitsubishi Electric Corp 水平同期回路

Also Published As

Publication number Publication date
KR100379313B1 (ko) 2003-06-28
MY113714A (en) 2002-05-31
CN1130321A (zh) 1996-09-04
JP3737838B2 (ja) 2006-01-25
US5565928A (en) 1996-10-15
CN1062096C (zh) 2001-02-14
SG45102A1 (en) 1998-01-16
JPH08279927A (ja) 1996-10-22
EP0692908A2 (en) 1996-01-17
EP0692908A3 (zh) 1996-02-07
EP0692908B1 (en) 2003-10-15
DE69531913T2 (de) 2004-05-06
DE69531913D1 (de) 2003-11-20
KR960003292A (ko) 1996-01-26

Similar Documents

Publication Publication Date Title
TW449977B (en) Synchronized scanning circuit
EP0189319A2 (en) Phase-locked loop
KR200204617Y1 (ko) Lcd모니터의 수직화면 제어장치
KR970005217B1 (ko) 텔레비젼 편향 장치
JP3520082B2 (ja) ビデオ処理のための表示ロックされたタイミング信号
EP0859470B1 (en) Synchronizing signal processing unit
KR920006947B1 (ko) 컬러 텔레비젼 수상기의 동기신호 재생회로
KR100749682B1 (ko) 멀티-스캔 호환 가능 수평 동기 신호 생성 시스템
JP2794693B2 (ja) 水平偏向回路
JPS62216588A (ja) 水平位相シフト回路
JPH10126719A (ja) 3相クロックパルス発生回路
KR0150973B1 (ko) 전압제어발진기의 발진주파수 제어장치
JPH0435382A (ja) クロック発生装置
MXPA95002546A (en) Synchronized exploration circuit
JP3118809B2 (ja) 同期回路
JP2609936B2 (ja) Muse/ntscコンバータ
JP2000175069A (ja) 歪み補正回路
JP3276797B2 (ja) 水平出力パルス発生回路
JPH0350979A (ja) デジタルテレビジョン受像機
JP3424415B2 (ja) 移相回路
JPH09166970A (ja) ドツトクロツク発生回路及び表示装置
JPH066624A (ja) 偏向回路
JP2003345331A (ja) 画像表示用クロック生成回路
GB2098372A (en) Improvements in television circuits
JPS6159034B2 (zh)

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees